--- /srv/rebuilderd/tmp/rebuilderd3NIT5g/inputs/qemu-system-sparc_10.1.2+ds-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderd3NIT5g/out/qemu-system-sparc_10.1.2+ds-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-10-21 05:03:28.000000 debian-binary │ -rw-r--r-- 0 0 0 1384 2025-10-21 05:03:28.000000 control.tar.xz │ --rw-r--r-- 0 0 0 2090740 2025-10-21 05:03:28.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 2091188 2025-10-21 05:03:28.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-sparc │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x183e3d │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x5581d0 0x005581d0 0x005581d0 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x558220 0x00558220 0x00558220 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x5581fc 0x5581fc R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x55824c 0x55824c R E 0x10000 │ │ │ │ LOAD 0x566dd8 0x00566dd8 0x00566dd8 0xd4e94 0xfa918 RW 0x10000 │ │ │ │ DYNAMIC 0x58c4c8 0x0058c4c8 0x0058c4c8 0x001d0 0x001d0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x5581dc 0x005581dc 0x005581dc 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x55822c 0x0055822c 0x0055822c 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x566dd8 0x00566dd8 0x00566dd8 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x566dd8 0x00566dd8 0x00566dd8 0x29228 0x29228 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 00070774 070774 087bbe 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 000f8332 0f8332 009534 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00101868 101868 0003a0 00 A 5 18 4 │ │ │ │ [ 8] .rel.dyn REL 00101c08 101c08 07a670 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0017c278 17c278 001c08 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0017de80 17de80 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0017de8c 17de8c 002bf0 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00180a80 180a80 2e2cb0 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 00463730 463730 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00463738 463738 0f4a98 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 005581d0 5581d0 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 005581d8 5581d8 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 005581dc 5581dc 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00180a80 180a80 2e2d00 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 00463780 463780 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00463788 463788 0f4a98 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00558220 558220 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00558228 558228 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 0055822c 55822c 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00566dd8 566dd8 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00566dd8 566dd8 00044c 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00567224 567224 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00567228 567228 0252a0 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 0058c4c8 58c4c8 0001d0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 0058c698 58c698 003964 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00590000 590000 0abc6c 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -953,218 +953,218 @@ │ │ │ │ 949: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 950: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 951: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 952: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 953: 006604d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 954: 0024be45 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 955: 00631010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 956: 00346091 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 956: 003460e1 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 957: 00591b60 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 958: 00328421 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 958: 00328471 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 959: 00660872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 960: 006366e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 961: 0063c16c 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 962: 00633f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 963: 00598ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 964: 0065f444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 965: 003cedcd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 966: 00321f4d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 967: 0041c8f5 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 965: 003cee1d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 966: 00321f9d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 967: 0041c945 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 968: 0065fe92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 969: 00660b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 970: 0062eaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 971: 00583474 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 972: 0066037e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 973: 003d13d9 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 973: 003d1429 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 974: 001a9141 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 975: 00660d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 976: 006600c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 977: 00636740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 978: 0040d6b9 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 979: 003e98c9 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 978: 0040d709 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 979: 003e9919 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 980: 0062bde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 981: 00407399 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 981: 004073e9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 982: 0065fa4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ - 983: 003d7a09 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 983: 003d7a59 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 984: 001b72c9 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 985: 00631590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 986: 0043adbd 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 986: 0043ae0d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 987: 00660910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 988: 00637ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 989: 0065f59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 990: 00427495 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 990: 004274e5 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 991: 00635718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 992: 0063a83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 993: 003cb251 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 993: 003cb2a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 994: 0058073c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 995: 00639334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 996: 0065fe86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 997: 0066028a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 998: 0062b3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ - 999: 0034c7a9 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 999: 0034c7f9 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1000: 00660570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1001: 00660086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1002: 0062c0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1003: 0065fa22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1004: 006345c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1005: 0021d0f1 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1006: 006310c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1007: 0066047a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1008: 003c1175 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1009: 0040560d 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1008: 003c11c5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1009: 0040565d 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1010: 006607a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1011: 002578e1 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1012: 006312e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1013: 00221c31 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1014: 003cdc55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1014: 003cdca5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1015: 0065f7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1016: 00660b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1017: 001d9171 44 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1018: 0045d241 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1018: 0045d291 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1019: 00660abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1020: 0066003e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1021: 0062ad5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1022: 002b92e9 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1023: 002b7e6d 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1024: 003f2b79 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1025: 003b44e1 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ - 1026: 0035e211 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1024: 003f2bc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1025: 003b4531 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1026: 0035e261 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1027: 00298a61 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1028: 001bae01 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1029: 0063e630 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1030: 0022ea65 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1031: 0041145d 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1031: 004114ad 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1032: 00628724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1033: 0065fcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1034: 0040a411 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1034: 0040a461 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1035: 002cb595 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1036: 00660702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1037: 0066107a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1038: 00660aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1039: 003eb1f9 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1040: 0045b001 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ - 1041: 003b320d 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1039: 003eb249 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1040: 0045b051 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1041: 003b325d 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1042: 0066099c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1043: 002617fd 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1044: 0065f574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1045: 006381c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1046: 00221a09 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1047: 0062dab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1048: 0062bee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1049: 0045b919 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1049: 0045b969 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1050: 001e4aa5 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1051: 003480c9 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1051: 00348119 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1052: 00259ae1 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1053: 00438c5d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1053: 00438cad 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1054: 0062a5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1055: 00638c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_DFAULT_EVENT │ │ │ │ 1056: 0066025e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1057: 006607c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1058: 002350d1 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1059: 0065fb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1060: 00579730 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1061: 0062dbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1062: 001d4435 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1063: 00660f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1064: 0062f454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1065: 006362b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1066: 00185679 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ - 1067: 00400da9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1067: 00400df9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1068: 00660322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1069: 0062d1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1070: 006317e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1071: 006602de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1072: 0063a4a8 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1073: 0066054a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1074: 0059abc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1075: 0065fa70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1076: 0020f575 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1077: 0065f340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1078: 00404855 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1078: 004048a5 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1079: 0062cbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1080: 0028a879 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1081: 0042bd61 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1082: 003f80b1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1081: 0042bdb1 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1082: 003f8101 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1083: 0062c0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ - 1084: 004305a5 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1085: 0053add8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1084: 004305f5 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1085: 0053ae28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1086: 00660012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1087: 006607ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1088: 0032e8ed 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1088: 0032e93d 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1089: 006609bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1090: 0063abe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1091: 003cc8fd 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1091: 003cc94d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1092: 001e0445 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1093: 0040606d 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1094: 003c4ca1 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1093: 004060bd 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1094: 003c4cf1 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1095: 006398e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1096: 00236cad 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1097: 0065f890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1098: 00660b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1099: 002b3df5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1100: 0065f2c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1101: 0040f5f1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1101: 0040f641 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1102: 0028acc1 2 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1103: 0020e8b5 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1104: 001acecd 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1105: 001ac1c9 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1106: 002c8405 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1107: 003f7929 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1107: 003f7979 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1108: 005979c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1109: 00309055 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1109: 003090a5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1110: 0065f43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1111: 0037d9b9 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1111: 0037da09 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1112: 00660a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1113: 001df665 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1114: 0065fdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1115: 00638220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1116: 0062d338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1117: 002ce399 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1118: 0065f394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1119: 003be589 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1120: 002ec5cd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1121: 00413681 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1119: 003be5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1120: 002ec61d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1121: 004136d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1122: 001ed0a9 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1123: 003bcfbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1123: 003bd00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1124: 00286999 272 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1125: 00630fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1126: 0063b5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1127: 00305009 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1127: 00305059 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1128: 0065f776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1129: 004479e5 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1129: 00447a35 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1130: 00660c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1131: 0062ee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ - 1132: 004235b9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1132: 00423609 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1133: 002a3721 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1134: 003f1a9d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1134: 003f1aed 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1135: 00628bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1136: 003f7759 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1136: 003f77a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1137: 00636a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1138: 0065f650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ - 1139: 0034cb85 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1139: 0034cbd5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1140: 00631180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1141: 001d921d 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1142: 0065f798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1143: 0063b1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1144: 00392d35 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1144: 00392d85 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1145: 0062cbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1146: 00632d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1147: 006608b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1148: 003e5ce5 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1148: 003e5d35 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1149: 0062a804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1150: 001c3d09 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1151: 00638d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1152: 00660460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1153: 00330b95 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1153: 00330be5 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1154: 00636f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1155: 0062d838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1156: 003fa9cd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1156: 003faa1d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1157: 001fe5c1 128 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1158: 00582540 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ - 1159: 00409115 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1159: 00409165 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1160: 0062a814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1161: 0062d278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ 1162: 0065fd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1163: 001b32c9 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1164: 006294d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1165: 00660736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1166: 0062e8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ @@ -1176,217 +1176,217 @@ │ │ │ │ 1172: 0063f068 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1173: 0065f844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1174: 006616c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1175: 001b5b99 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1176: 0066040c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1177: 0065fb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1178: 002ce141 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ - 1179: 0032bc2d 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ - 1180: 00458e55 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1181: 0034366d 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1182: 003e042d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1179: 0032bc7d 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1180: 00458ea5 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1181: 003436bd 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1182: 003e047d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1183: 00582d4c 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1184: 0065f284 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1185: 00660cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1186: 002b41dd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1187: 00238c39 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1188: 0041ef5d 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1188: 0041efad 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1189: 0062f474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1190: 002d2cd9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1191: 0043b4d9 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1191: 0043b529 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1192: 006609d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1193: 002b058d 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1194: 00346379 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1194: 003463c9 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1195: 001b30cd 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1196: 00660940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1197: 001fa775 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1198: 006338d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_READL_EVENT │ │ │ │ 1199: 00661662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1200: 003db929 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1200: 003db979 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1201: 0065f6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1202: 003f2ce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1202: 003f2d31 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1203: 0065fe42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1204: 003e16a1 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1204: 003e16f1 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1205: 002cee6d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1206: 00288c81 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1207: 003e80c9 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1207: 003e8119 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1208: 00252889 44 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1209: 0063371c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1210: 006352e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1211: 0066057a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1212: 00633d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ 1213: 0022f349 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1214: 00639c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1215: 001f16d5 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1216: 0062afec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1217: 0063bbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1218: 0025039d 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1219: 003d4e71 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1219: 003d4ec1 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1220: 0062f034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1221: 0063b8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1222: 00629d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1223: 0065ffce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1224: 0066077c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1225: 0032a1f5 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1226: 00402ee9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1225: 0032a245 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1226: 00402f39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1227: 0062c2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1228: 002db9bd 26 FUNC GLOBAL DEFAULT 12 helper_rdasr17 │ │ │ │ - 1229: 0053ae38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1229: 0053ae88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1230: 0062f7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1231: 00595a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1232: 002a365d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1233: 00266929 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1234: 00661314 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ - 1235: 00402a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1236: 002fc875 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ - 1237: 002e3dbd 76 FUNC GLOBAL DEFAULT 12 helper_wrpsr │ │ │ │ - 1238: 004538b9 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1239: 0044ff6d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1235: 00402a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1236: 002fc8c5 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1237: 002e3e0d 76 FUNC GLOBAL DEFAULT 12 helper_wrpsr │ │ │ │ + 1238: 00453909 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1239: 0044ffbd 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1240: 00660772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1241: 0063349c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1242: 006606ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1243: 00660f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1244: 003cb799 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1244: 003cb7e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1245: 001b6f81 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1246: 002f0949 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1246: 002f0999 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1247: 0065fa6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1248: 00635bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ - 1249: 0041a9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1249: 0041aa35 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1250: 00661056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1251: 0065fa54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1252: 0066086c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1253: 0065fef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1254: 0065feac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1255: 004096c1 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1255: 00409711 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1256: 006607fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1257: 0062e9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1258: 00660c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1259: 0029f68d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1260: 00449339 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1260: 00449389 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1261: 00660fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1262: 003039e5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1263: 00430731 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1262: 00303a35 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1263: 00430781 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1264: 00628644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1265: 00593ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1266: 00660a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1267: 00332161 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1267: 003321b1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1268: 0062bef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1269: 002d1fd9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1270: 002ff9dd 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1270: 002ffa2d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1271: 00660bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1272: 00660fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1273: 0062c87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1274: 005978b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1275: 0065ff00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1276: 00309271 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1276: 003092c1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1277: 002da2d9 70 FUNC GLOBAL DEFAULT 12 helper_fsubd │ │ │ │ 1278: 00630700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1279: 0065f69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1280: 00347885 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1281: 0045ecdd 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1282: 003de7dd 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1280: 003478d5 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1281: 0045ed2d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1282: 003de82d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1283: 00636790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1284: 00633908 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ - 1285: 004516d1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1286: 00430eb9 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1287: 0034c6bd 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1285: 00451721 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1286: 00430f09 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1287: 0034c70d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1288: 002da485 212 FUNC GLOBAL DEFAULT 12 helper_fsubq │ │ │ │ - 1289: 003e4ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1289: 003e4f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1290: 002c27c1 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1291: 002da1dd 58 FUNC GLOBAL DEFAULT 12 helper_fsubs │ │ │ │ 1292: 0021cfe1 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1293: 00222101 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1294: 006609ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1295: 0062c680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ - 1296: 003fb329 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1297: 0040f8e5 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1296: 003fb379 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1297: 0040f935 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1298: 00635238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1299: 00629dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1300: 0040dc7d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1300: 0040dccd 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1301: 0063df64 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1302: 0065f46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1303: 00660198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1304: 002cb4b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1305: 0026e8f5 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1306: 00660be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1307: 0020cb89 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1308: 006600a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1309: 002d2169 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1310: 0037c0a1 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1311: 003de40d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1310: 0037c0f1 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1311: 003de45d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1312: 00631d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1313: 0059e514 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrtd │ │ │ │ 1314: 002d259d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1315: 00582a2c 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1316: 0066058a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1317: 00636840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1318: 006316d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1319: 003fd279 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1319: 003fd2c9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1320: 0063ade4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1321: 0034c285 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1321: 0034c2d5 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1322: 00222fc5 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1323: 00433cc5 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1323: 00433d15 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1324: 00634ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1325: 0033a62d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1326: 003d587d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1325: 0033a67d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1326: 003d58cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1327: 00661070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1328: 002ca1a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1329: 00660d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1330: 00224035 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1331: 002dae95 102 FUNC GLOBAL DEFAULT 12 helper_fnaddd │ │ │ │ 1332: 001a91f1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ 1333: 0059e598 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrtq │ │ │ │ - 1334: 003ccf95 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1334: 003ccfe5 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1335: 0059cf6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrts │ │ │ │ 1336: 006285e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1337: 002897c1 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1338: 004066b5 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1338: 00406705 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1339: 00660458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1340: 00660828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1341: 00241b91 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1342: 00660f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1343: 005959c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ - 1344: 003c70e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1344: 003c7139 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1345: 001e5e71 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1346: 0024f21d 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1347: 0063276c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1348: 006610a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1349: 002dae01 74 FUNC GLOBAL DEFAULT 12 helper_fnadds │ │ │ │ - 1350: 003cff49 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1351: 00418521 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1350: 003cff99 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1351: 00418571 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1352: 001b5c85 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1353: 006602be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1354: 0065f630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1355: 0062eec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1356: 00660ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1357: 0024b079 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1358: 00660ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1359: 00660ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1360: 003bb56d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1360: 003bb5bd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1361: 0065f39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1362: 002525fd 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1363: 006600d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1364: 0062d218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1365: 00629ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1366: 0065f8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ - 1367: 003d77cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1367: 003d781d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1368: 0062ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1369: 002b58b9 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1370: 003f3e85 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1370: 003f3ed5 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1371: 00660a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1372: 003218ad 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1372: 003218fd 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1373: 0058c1d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1374: 003a3dcd 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1374: 003a3e1d 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1375: 002a3005 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1376: 00426099 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1376: 004260e9 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1377: 006334bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1378: 0062d228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1379: 0045aa49 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1379: 0045aa99 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1380: 006603fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1381: 0042bf59 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1381: 0042bfa9 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1382: 0062d738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1383: 0062bc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1384: 001a9091 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1385: 006298c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1386: 002d28e5 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1387: 001ade31 6 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1388: 0066031c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ @@ -1396,48 +1396,48 @@ │ │ │ │ 1392: 006600c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_DSTATE │ │ │ │ 1393: 0063bc70 0 NOTYPE GLOBAL DEFAULT 25 __bss_start │ │ │ │ 1394: 00660b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1395: 00660b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1396: 001ee891 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1397: 001dfd25 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1398: 001ad889 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ - 1399: 0042cf0d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1399: 0042cf5d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1400: 0066076c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1401: 00660f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1402: 0062bff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1403: 00635998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1404: 006318b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1405: 0062d4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1406: 002bba41 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1407: 0065fd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1408: 00660d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1409: 002eb379 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1409: 002eb3c9 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1410: 00222831 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1411: 00660112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1412: 0065fba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1413: 0045d3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1413: 0045d3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1414: 00639604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1415: 0065fe5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1416: 002f79dd 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1417: 003e4fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1416: 002f7a2d 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1417: 003e5039 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1418: 0063a288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1419: 002bc2dd 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1420: 00424fe5 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1420: 00425035 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1421: 00636c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1422: 00631c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1423: 00410591 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1423: 004105e1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1424: 00638b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_SET_IRQ_EVENT │ │ │ │ 1425: 0062d208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1426: 003db27d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1426: 003db2cd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1427: 00660d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ - 1428: 0034d279 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1428: 0034d2c9 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1429: 0063378c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1430: 00409fa9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1431: 003059f1 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1432: 0043aa45 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1430: 00409ff9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1431: 00305a41 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1432: 0043aa95 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1433: 0065fe0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1434: 00222ebd 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1435: 006607e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1436: 006603a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1437: 00660e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1438: 00634908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1439: 00660652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ @@ -1448,3142 +1448,3142 @@ │ │ │ │ 1444: 00238685 524 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1445: 00630870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1446: 00660676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1447: 00632cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1448: 00660ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1449: 0062c650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1450: 006600c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1451: 00410315 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1451: 00410365 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1452: 00594294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1453: 006372e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1454: 00634d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1455: 002f3a81 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1455: 002f3ad1 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1456: 006369e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1457: 0065fb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1458: 00217de5 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1459: 0040eaf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1459: 0040eb41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1460: 0065f7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1461: 0065f910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1462: 00401805 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ - 1463: 00452ca9 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1462: 00401855 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1463: 00452cf9 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1464: 001aa221 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1465: 0062c5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1466: 00185639 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1467: 0041e909 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ - 1468: 00346749 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1467: 0041e959 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1468: 00346799 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1469: 0065faac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1470: 00628e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1471: 003e6c39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1471: 003e6c89 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1472: 0065faa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1473: 0063ac54 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1474: 003aab69 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1474: 003aabb9 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1475: 0029b921 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1476: 006602fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1477: 003bc789 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1477: 003bc7d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1478: 0065f646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ - 1479: 003f6fd1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1479: 003f7021 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1480: 00240c29 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1481: 0062db38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1482: 0065f5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1483: 003fb535 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1483: 003fb585 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1484: 006607f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1485: 00639c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1486: 0062f2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1487: 001e1b01 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1488: 004410d1 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1489: 0040f519 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1488: 00441121 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1489: 0040f569 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1490: 0065fcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1491: 00435199 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1492: 003c8829 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1493: 003f4321 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1494: 00327af9 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1491: 004351e9 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1492: 003c8879 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1493: 003f4371 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1494: 00327b49 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1495: 00637fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1496: 001e4bd9 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1497: 0065f886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1498: 0065f8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1499: 001ac91d 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1500: 001df9d9 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1501: 002fc2f5 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1501: 002fc345 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1502: 0065fcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1503: 00631720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1504: 00660bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1505: 001a767d 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1506: 00400fcd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1507: 003fb7a5 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1506: 0040101d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1507: 003fb7f5 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1508: 00628364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1509: 0062e218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1510: 003bc74d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1511: 00303ead 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1510: 003bc79d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1511: 00303efd 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1512: 00660af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1513: 00457879 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1513: 004578c9 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1514: 0065fc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1515: 00632a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1516: 003958a9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1516: 003958f9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1517: 001baab5 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1518: 005796e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1519: 00660902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1520: 0065fbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1521: 0063aea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ - 1522: 004514b5 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1523: 0036d3b5 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1522: 00451505 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1523: 0036d405 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1524: 00633c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1525: 0040c9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1525: 0040ca21 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1526: 00211149 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1527: 00660c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1528: 00580280 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1529: 0033d721 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1529: 0033d771 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1530: 00286fe5 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1531: 002f4475 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1532: 0041bed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1533: 003e108d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1531: 002f44c5 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1532: 0041bf21 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1533: 003e10dd 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1534: 0063a59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1535: 0062e9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1536: 006319b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1537: 00636dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1538: 00462841 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1538: 00462891 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1539: 0022fead 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ - 1540: 004519ed 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1541: 003be601 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1540: 00451a3d 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1541: 003be651 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1542: 001856a9 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1543: 00633fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1544: 0020cc29 828 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1545: 003e8c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1545: 003e8c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1546: 001a51f5 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1547: 0065f7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1548: 003d78f9 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1549: 003312a1 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1548: 003d7949 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1549: 003312f1 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1550: 002ceaed 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1551: 00661060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1552: 0062ef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1553: 00404c05 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1553: 00404c55 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1554: 002bee95 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1555: 00637140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1556: 002b1495 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1557: 0062a854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1558: 00278645 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1559: 001eac21 440 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1560: 006312a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1561: 003ebaad 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1561: 003ebafd 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1562: 0063d760 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1563: 001fea39 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1564: 0065f3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1565: 006610ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1566: 001b5e69 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1567: 0063af64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1568: 00631cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1569: 00660880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1570: 00635018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ - 1571: 003d0b81 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1571: 003d0bd1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1572: 0062eed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1573: 006604ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1574: 00586418 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1575: 001a4cf1 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1576: 00660432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1577: 006281cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1578: 0041cfc9 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ - 1579: 003dc58d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1580: 002efa6d 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1578: 0041d019 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1579: 003dc5dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1580: 002efabd 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1581: 00278cdd 96 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1582: 00628b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1583: 002c5f35 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1584: 0062a9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ - 1585: 0034d5c9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1585: 0034d619 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1586: 0062911c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1587: 00660aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1588: 002d2171 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1589: 00633ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1590: 0040b4cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1591: 00407251 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1592: 00331945 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1593: 0032df4d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1590: 0040b51d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1591: 004072a1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1592: 00331995 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1593: 0032df9d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1594: 00660b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1595: 001c0ba5 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1596: 00597390 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1597: 0062e208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1598: 0045ee7d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1598: 0045eecd 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1599: 0065fdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1600: 001856b9 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1601: 00660adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1602: 003b1fad 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1602: 003b1ffd 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1603: 00660fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1604: 00240039 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1605: 00630f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1606: 00660cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ - 1607: 0053ad60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1608: 00346795 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1607: 0053adb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1608: 003467e5 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1609: 0062d7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1610: 00660f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1611: 00638fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1612: 0042c05d 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1612: 0042c0ad 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1613: 0065f81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1614: 006393d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1615: 001b28e5 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1616: 002aba05 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1617: 002ead49 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1617: 002ead99 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1618: 00660a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1619: 0066009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1620: 002bef11 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1621: 001a7735 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1622: 0065f676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1623: 0065ff4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1624: 003fb481 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1625: 0043adb9 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1624: 003fb4d1 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1625: 0043ae09 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1626: 00638abc 96 OBJECT GLOBAL DEFAULT 24 target_sparc_trace_events │ │ │ │ 1627: 0065fc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1628: 0063a2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1629: 003c7029 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1629: 003c7079 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1630: 00629e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1631: 0032480d 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1631: 0032485d 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1632: 00660816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1633: 00660490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1634: 003bdb39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1635: 003ce309 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1634: 003bdb89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1635: 003ce359 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1636: 0029ed19 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1637: 003f3211 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1637: 003f3261 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1638: 00660cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1639: 0065ff0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1640: 003c193d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ - 1641: 00461a5d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1640: 003c198d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1641: 00461aad 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1642: 006326cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1643: 0065f2d0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1644: 00660a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1645: 005837dc 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1646: 0062d7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1647: 004512a1 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1647: 004512f1 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1648: 00660db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1649: 0027f875 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1650: 0025ab5d 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1651: 001a52d5 232 FUNC GLOBAL DEFAULT 12 bfloat16_to_float64 │ │ │ │ 1652: 00638a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 1653: 00660fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1654: 00660ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1655: 0065fd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1656: 001dce7d 220 FUNC GLOBAL DEFAULT 12 sun4m_fdctrl_init │ │ │ │ 1657: 002b23ad 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1658: 003bad55 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1658: 003bada5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1659: 0062dea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ - 1660: 002e3e09 138 FUNC GLOBAL DEFAULT 12 helper_rdpsr │ │ │ │ + 1660: 002e3e59 138 FUNC GLOBAL DEFAULT 12 helper_rdpsr │ │ │ │ 1661: 0059730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1662: 0063b41c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1663: 002cd399 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1664: 006363d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1665: 0065fa9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1666: 00660c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1667: 002ec611 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1668: 00327515 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1667: 002ec661 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1668: 00327565 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1669: 0065f2aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1670: 0065f312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1671: 0065f7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1672: 00660578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1673: 002f1bdd 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1673: 002f1c2d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1674: 002b26a1 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1675: 0065f33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1676: 006328ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1677: 002ca729 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ - 1678: 002f5d91 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1679: 003cf2ad 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1678: 002f5de1 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1679: 003cf2fd 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1680: 0063a308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1681: 0065fa60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1682: 00460a4d 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1682: 00460a9d 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1683: 0062a3d0 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1684: 003ffce5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1685: 0041aad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1684: 003ffd35 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1685: 0041ab25 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1686: 0020b135 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1687: 001f2b2d 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1688: 001a4de1 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1689: 00660d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 1690: 0037c319 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1690: 0037c369 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1691: 002b2c29 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1692: 0065f2b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1693: 0062eb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1694: 003f1cd9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1694: 003f1d29 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1695: 0063ba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1696: 0034c3ed 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1697: 0044ba59 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1696: 0034c43d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1697: 0044baa9 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1698: 00633d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 1699: 006606f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1700: 0063a138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1701: 0058389c 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1702: 00635a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1703: 00634a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1704: 00660d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_RESET_INTERRUPT_DSTATE │ │ │ │ - 1705: 0037483d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1706: 00381441 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1705: 0037488d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1706: 00381491 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1707: 00660662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1708: 002c15e1 1780 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1709: 002d1fe5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1710: 003c707d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1711: 00344441 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ - 1712: 00445569 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1713: 003bf6e5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ - 1714: 00445459 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1710: 003c70cd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1711: 00344491 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1712: 004455b9 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1713: 003bf735 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1714: 004454a9 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1715: 0062def8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1716: 00660da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1717: 001f1849 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1718: 00343545 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1718: 00343595 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1719: 00660fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1720: 0065fb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1721: 002bef91 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 1722: 002cd219 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 1723: 0022dfad 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 1724: 00261595 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 1725: 002f68a9 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 1725: 002f68f9 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 1726: 006605fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 1727: 002b31b9 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 1728: 00660128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 1729: 00628cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 1730: 006379e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 1731: 0062d2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_ESB_EVENT │ │ │ │ 1732: 0062913c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 1733: 00660250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 1734: 001b6135 12 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 1735: 00630d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 1736: 00660f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1737: 0062c95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 1738: 00238909 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 1739: 0057f300 1152 OBJECT GLOBAL DEFAULT 21 monitor_defs │ │ │ │ - 1740: 002f5979 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 1740: 002f59c9 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 1741: 00638fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1742: 001b6f59 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 1743: 002a2045 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 1744: 0045a389 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 1745: 00345a05 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 1746: 004555cd 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 1747: 003450bd 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ - 1748: 0041628d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 1749: 0043b061 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 1744: 0045a3d9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 1745: 00345a55 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 1746: 0045561d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 1747: 0034510d 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 1748: 004162dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 1749: 0043b0b1 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 1750: 00637220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 1751: 00660d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 1752: 003f5ae9 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 1752: 003f5b39 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 1753: 0062ac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ - 1754: 00449ec5 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 1755: 00350c75 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 1754: 00449f15 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 1755: 00350cc5 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 1756: 00660c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 1757: 004137ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 1757: 004137fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 1758: 001b583d 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 1759: 00660eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 1760: 006373e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 1761: 0030374d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 1761: 0030379d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 1762: 001c79a9 176 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 1763: 0063c5d0 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 1764: 0062b840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 1765: 0065fe2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 1766: 0034ebb9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 1766: 0034ec09 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 1767: 006313f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 1768: 00661684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 1769: 0065fa2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 1770: 0044cdb5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 1770: 0044ce05 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 1771: 005a0b64 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 1772: 0062de48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 1773: 006325cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 1774: 00597288 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 1775: 0059de60 132 OBJECT GLOBAL DEFAULT 24 helper_info_rett │ │ │ │ 1776: 001b5d11 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 1777: 003e7e59 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 1778: 0044e449 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 1777: 003e7ea9 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 1778: 0044e499 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 1779: 00298e05 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 1780: 00330bd5 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 1780: 00330c25 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 1781: 002baad1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 1782: 002cda45 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 1783: 00660fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1784: 005864b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 1785: 006601c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 1786: 00634778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 1787: 001edc89 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 1788: 006606ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 1789: 00633e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 1790: 0065f2b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ - 1791: 003e4699 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 1792: 003ca05d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 1791: 003e46e9 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 1792: 003ca0ad 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 1793: 00631410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 1794: 003dc8fd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 1794: 003dc94d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 1795: 00633f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 1796: 00660156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 1797: 0063ac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 1798: 0024b569 224 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 1799: 0065f8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 1800: 00252b65 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 1801: 005830f4 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 1802: 0065f6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 1803: 0065f015 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 1804: 003f40e5 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 1804: 003f4135 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 1805: 00635188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 1806: 0063ef34 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 1807: 0065f9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 1808: 0065f52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 1809: 001e489d 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 1810: 00629768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 1811: 006616d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 1812: 00660e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 1813: 003c72e1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 1813: 003c7331 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 1814: 0065ffe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 1815: 005829f4 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 1816: 0066167e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 1817: 002f30e9 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 1817: 002f3139 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 1818: 0065f3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 1819: 0066106e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 1820: 003bdafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 1820: 003bdb4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 1821: 0065ff08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 1822: 004385a9 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 1823: 0051821c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 1822: 004385f9 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 1823: 0051826c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 1824: 00661678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 1825: 006605c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 1826: 00639314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 1827: 003b93e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 1828: 0041fff5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 1829: 00434475 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 1827: 003b9431 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 1828: 00420045 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 1829: 004344c5 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 1830: 006315e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 1831: 00327525 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 1832: 00450d2d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 1831: 00327575 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 1832: 00450d7d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 1833: 001ade61 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 1834: 00637280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 1835: 0062caf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 1836: 0025b561 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 1837: 00597a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 1838: 006356a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 1839: 00419b65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 1839: 00419bb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 1840: 0065f582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 1841: 0043b29d 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 1841: 0043b2ed 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 1842: 00660110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 1843: 0062df38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 1844: 002d1edd 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 1845: 003ee045 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 1846: 003452d9 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 1845: 003ee095 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 1846: 00345329 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 1847: 00630070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 1848: 0019dc4d 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 1849: 0065ff60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 1850: 0065fefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 1851: 0062a884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 1852: 00637320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 1853: 00428c95 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 1853: 00428ce5 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 1854: 006322ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 1855: 0034c9e1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 1855: 0034ca31 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 1856: 006606ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 1857: 002bab51 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ - 1858: 0031fc69 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ - 1859: 00346435 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 1858: 0031fcb9 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 1859: 00346485 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 1860: 00249631 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 1861: 00636cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 1862: 00660f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 1863: 0043c86d 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 1863: 0043c8bd 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 1864: 002400a5 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 1865: 0062eb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 1866: 00638580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 1867: 0065f6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 1868: 0028b6a5 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 1869: 00271d31 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 1870: 002cbdc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 1871: 00632cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 1872: 00461a61 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 1872: 00461ab1 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 1873: 002cbb3d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 1874: 0063b204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 1875: 001a96b9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 1876: 003fd8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 1876: 003fd8f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 1877: 002d3f9d 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 1878: 00660290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 1879: 0065f652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 1880: 00420491 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 1880: 004204e1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 1881: 00660928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 1882: 00634cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 1883: 0043db31 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 1884: 003f5f65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 1885: 003eca11 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 1883: 0043db81 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 1884: 003f5fb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 1885: 003eca61 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 1886: 0065f4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 1887: 00636fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 1888: 0042c0f9 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 1888: 0042c149 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 1889: 006335dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 1890: 00326901 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 1891: 00345da5 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 1892: 00326271 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 1890: 00326951 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 1891: 00345df5 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 1892: 003262c1 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 1893: 0065fe58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 1894: 003fad81 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 1894: 003fadd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 1895: 0062afdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 1896: 002e6601 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 1896: 002e6651 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 1897: 0062f0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 1898: 00660bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 1899: 006382d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 1900: 0065fdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 1901: 002898a9 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 1902: 0065feb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 1903: 001ffb41 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 1904: 006604c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 1905: 00344bfd 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ - 1906: 0041d1c9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 1905: 00344c4d 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 1906: 0041d219 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 1907: 00660c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 1908: 003e1245 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ - 1909: 00434961 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 1910: 0040d4b9 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 1911: 003be45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 1912: 00458b91 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 1908: 003e1295 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 1909: 004349b1 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 1910: 0040d509 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 1911: 003be4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 1912: 00458be1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 1913: 006318a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 1914: 00408dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 1914: 00408e4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 1915: 00660bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 1916: 001ea3c5 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 1917: 0065fc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 1918: 002b45ad 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 1919: 00660df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 1920: 003ed6c1 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 1920: 003ed711 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 1921: 0065f058 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 1922: 00660cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 1923: 002ca7fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 1924: 0063b4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 1925: 0062eb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 1926: 001aaba1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 1927: 0062f784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 1928: 002415f1 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 1929: 0066044a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 1930: 0029fd2d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 1931: 0065fc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 1932: 00630600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 1933: 00303985 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 1933: 003039d5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 1934: 0063d93c 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 1935: 0062d888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 1936: 0062b6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 1937: 005906e4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 1938: 00660344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 1939: 0045aad9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 1939: 0045ab29 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 1940: 002aab21 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 1941: 003fed35 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 1942: 0054a760 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 1941: 003fed85 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 1942: 0054a7b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 1943: 002c98fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 1944: 0063a3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 1945: 002d23b1 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 1946: 00221a95 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 1947: 00660888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ - 1948: 0033b391 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 1948: 0033b3e1 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 1949: 0065f69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 1950: 006603b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 1951: 002f73ad 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 1951: 002f73fd 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 1952: 0065fea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 1953: 004517cd 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 1954: 003dbc05 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 1953: 0045181d 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 1954: 003dbc55 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 1955: 00636730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 1956: 0040c91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 1956: 0040c96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 1957: 00631310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 1958: 00660a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 1959: 0062b6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 1960: 00218a95 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 1961: 0062b6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 1962: 00639164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 1963: 0041a355 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ - 1964: 00308d71 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 1963: 0041a3a5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 1964: 00308dc1 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 1965: 0063abf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 1966: 00660608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 1967: 002babc9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 1968: 00636480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 1969: 00353a21 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 1970: 0043a805 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 1969: 00353a71 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 1970: 0043a855 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 1971: 00634818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 1972: 0065fc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 1973: 00660834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 1974: 006602a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 1975: 003f5f75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ - 1976: 00439c61 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 1977: 003eb869 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 1978: 003f5591 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 1975: 003f5fc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 1976: 00439cb1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 1977: 003eb8b9 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 1978: 003f55e1 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 1979: 00660f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 1980: 00636b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 1981: 00636c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 1982: 0065f5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 1983: 006398ac 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 1984: 0065fed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 1985: 00660cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 1986: 0063ad70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 1987: 006600c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 1988: 0040ea79 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 1989: 0040516d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 1990: 003c450d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 1991: 00432b11 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 1992: 003e01d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 1988: 0040eac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 1989: 004051bd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 1990: 003c455d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 1991: 00432b61 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 1992: 003e0225 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 1993: 006602d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 1994: 00638bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_RESET_IRQ_EVENT │ │ │ │ 1995: 006610b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 1996: 00298cfd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 1997: 0025b661 516 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 1998: 001d7d49 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 1999: 00342e15 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 1999: 00342e65 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2000: 0062f764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2001: 00638210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2002: 00431f79 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2002: 00431fc9 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2003: 0066161c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2004: 0062d428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2005: 001e89a9 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2006: 0065ffb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2007: 00660340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2008: 0033bbc1 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2008: 0033bc11 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2009: 0062c520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2010: 00660fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2011: 0062b8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2012: 001b22cd 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2013: 003b992d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2013: 003b997d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2014: 002bc9cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2015: 00421c11 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2015: 00421c61 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2016: 00661682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2017: 00661066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2018: 002240a9 112 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2019: 0065f9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2020: 0033de01 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2020: 0033de51 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2021: 00661654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2022: 002b1769 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2023: 00634738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2024: 0025219d 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2025: 0066114a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2026: 0063babc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2027: 00660574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2028: 00660a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2029: 00634e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2030: 002cc6f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2031: 00660a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2032: 001d7425 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2033: 002edf15 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2034: 00343925 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2033: 002edf65 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2034: 00343975 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2035: 0063a68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2036: 00260ad1 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2037: 00266989 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2038: 004583c1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2038: 00458411 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2039: 002a4239 748 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2040: 0062c5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2041: 003eb1f5 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2041: 003eb245 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2042: 00225281 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2043: 0063a960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2044: 0066061c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2045: 0022f775 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2046: 0020a0e9 6 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2047: 00632bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2048: 00636680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2049: 0043e3b9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2049: 0043e409 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2050: 0062f614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2051: 0065f79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2052: 003a8139 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2053: 003db5dd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2052: 003a8189 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2053: 003db62d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2054: 002d2c39 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2055: 0030bdd5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2055: 0030be25 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2056: 0062cb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2057: 00628f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2058: 00661611 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2059: 003eca21 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2059: 003eca71 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2060: 0063894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2061: 003ee231 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2062: 003f9e39 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2061: 003ee281 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2062: 003f9e89 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2063: 0066068e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2064: 0031fd05 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2064: 0031fd55 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2065: 001e4be1 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2066: 00660cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2067: 0065fd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2068: 003cbf11 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2069: 003edcf1 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2068: 003cbf61 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2069: 003edd41 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2070: 002b622d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2071: 001b0fbd 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2072: 0065f37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2073: 00638b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_GREGSET_ERROR_EVENT │ │ │ │ 2074: 0065f342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2075: 002c5cbd 8 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2076: 00590634 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2077: 0044634d 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2077: 0044639d 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2078: 00660b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2079: 00590654 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2080: 001d68e5 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2081: 0041e159 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2081: 0041e1a9 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2082: 00590694 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2083: 0025783d 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2084: 00635258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2085: 0044e511 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2085: 0044e561 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2086: 0063249c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2087: 00221a25 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ - 2088: 003c764d 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2088: 003c769d 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2089: 00637170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2090: 002d3481 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2091: 0063af84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2092: 00456bd5 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2092: 00456c25 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2093: 002cc4c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2094: 00240ffd 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2095: 00630920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2096: 0040cb75 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2096: 0040cbc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2097: 006608e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ - 2098: 00331ec9 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2099: 0044e6f1 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2098: 00331f19 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2099: 0044e741 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2100: 00630eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2101: 0036b2c9 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2101: 0036b319 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2102: 001f28cd 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2103: 002a0485 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2104: 002388cd 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ 2105: 0020a145 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2106: 003ca859 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ - 2107: 003ecaed 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2106: 003ca8a9 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2107: 003ecb3d 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2108: 0065f2cd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2109: 005392b0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2109: 00539300 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2110: 006300a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2111: 00660b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2112: 003c32d5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2113: 002f568d 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2112: 003c3325 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2113: 002f56dd 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2114: 00634df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2115: 002c8a61 30 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2116: 0022c4c9 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2117: 002dba99 1316 FUNC GLOBAL DEFAULT 12 helper_ld_asi │ │ │ │ 2118: 00635928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2119: 0065fb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2120: 00598284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2121: 00660c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2122: 00638690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2123: 004027f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2123: 00402841 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2124: 0023fa8d 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2125: 002db459 96 FUNC GLOBAL DEFAULT 12 cpu_put_fsr │ │ │ │ 2126: 0063a990 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2127: 00260ccd 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2128: 0065fa42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2129: 0041f239 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2130: 00414c21 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2129: 0041f289 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2130: 00414c71 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2131: 001b1bf5 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2132: 0020dd41 828 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2133: 0043bc1d 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ - 2134: 0041540d 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2133: 0043bc6d 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2134: 0041545d 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2135: 006336ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2136: 00660b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2137: 0062a9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2138: 00637ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2139: 0065fbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2140: 006382e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2141: 002b17e9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2142: 0065fb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2143: 004075d9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2143: 00407629 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2144: 006607ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2145: 00220ff5 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2146: 00418a49 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2147: 0040bcb5 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2146: 00418a99 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2147: 0040bd05 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2148: 0059c37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2149: 0065f7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2150: 0041ec09 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2150: 0041ec59 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2151: 00660070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2152: 003ce4e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ - 2153: 0033dac1 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2154: 00312095 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2152: 003ce539 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2153: 0033db11 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2154: 003120e5 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2155: 00660b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2156: 0033b8c5 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2157: 002ee2cd 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2156: 0033b915 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2157: 002ee31d 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2158: 005829b4 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2159: 001b8ffd 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2160: 0063bbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2161: 002aa0b9 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2162: 00327cad 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2162: 00327cfd 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2163: 001c7dc1 2804 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2164: 00583224 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2165: 00401fbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2166: 00303545 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2165: 0040200d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2166: 00303595 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2167: 0063312c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2168: 00638180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2169: 00350c89 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2169: 00350cd9 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2170: 00660d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2171: 005863a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2172: 0063351c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2173: 0062b830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2174: 00417931 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2175: 0043c175 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2174: 00417981 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2175: 0043c1c5 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2176: 0065fbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2177: 0063dd20 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2178: 005835dc 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2179: 00598f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2180: 00660a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2181: 00660c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2182: 004103a5 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2183: 0033c111 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2182: 004103f5 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2183: 0033c161 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2184: 006601f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2185: 00183615 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2186: 0065ff14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2187: 003f6a01 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2187: 003f6a51 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2188: 006375c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2189: 0062c000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2190: 0065fbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2191: 00630ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2192: 00586580 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2193: 00240fe9 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2194: 005839e4 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2195: 006284d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2196: 006610bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2197: 0034576d 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2197: 003457bd 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2198: 0066090e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2199: 001b53b5 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2200: 0065fe00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2201: 001aa5a1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2202: 00660d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_GREGSET_ERROR_DSTATE │ │ │ │ 2203: 00639bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2204: 0063a128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2205: 001adec9 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2206: 0053ad30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2206: 0053ad80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2207: 002cba5d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2208: 00635b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2209: 0040246d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2209: 004024bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2210: 002a5699 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2211: 0063340c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2212: 00628bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2213: 00660450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2214: 00660638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2215: 00660c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2216: 002b3ac9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2217: 0062daf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2218: 0037dfd9 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2218: 0037e029 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2219: 0062c80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2220: 006392f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2221: 0065ffbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2222: 00660884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2223: 006301b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2224: 003dcd49 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2224: 003dcd99 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2225: 0065f51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2226: 001ecf21 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2227: 002cb0c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2228: 00375b65 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2229: 00428bb5 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2228: 00375bb5 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2229: 00428c05 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2230: 006610a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2231: 0062b4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2232: 00458429 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2232: 00458479 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2233: 0059b9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2234: 003a5c39 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2234: 003a5c89 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2235: 00638a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2236: 0065f6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2237: 002e716d 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2237: 002e71bd 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2238: 00660436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ - 2239: 0054a71c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2239: 0054a76c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2240: 0065fc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2241: 0062b7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2242: 0022e9b5 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ - 2243: 003f0aa1 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2243: 003f0af1 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2244: 001adde1 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2245: 002f47b1 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2245: 002f4801 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2246: 00636b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2247: 0062ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2248: 003c42c1 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2248: 003c4311 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2249: 0020e11d 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2250: 0063bc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2251: 0043aecd 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2252: 0041c2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2251: 0043af1d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2252: 0041c31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2253: 0062a134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2254: 003a4c31 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2255: 0035cfc9 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2254: 003a4c81 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2255: 0035d019 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2256: 00629e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ - 2257: 003d9e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2257: 003d9e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2258: 00582a0c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2259: 0045b7a9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2259: 0045b7f9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2260: 006363a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ 2261: 001d544d 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2262: 00660a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2263: 00660a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2264: 002c8765 22 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2265: 00634ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2266: 00630a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2267: 0045b1b5 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2267: 0045b205 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2268: 00630c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2269: 0021784d 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2270: 0023a889 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2271: 00330005 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2271: 00330055 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2272: 0059982c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2273: 001f7d75 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2274: 0059ac48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2275: 0040db09 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2275: 0040db59 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2276: 00582dfc 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ - 2277: 0045d54d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2278: 003a73f5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2277: 0045d59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2278: 003a7445 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2279: 001d6985 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2280: 00583828 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2281: 0062dbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2282: 0065f75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2283: 0065f8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2284: 006368c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2285: 003fb96d 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2285: 003fb9bd 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2286: 00660174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2287: 00639a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2288: 0065edd8 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2289: 00633f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2290: 003ff125 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2290: 003ff175 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2291: 006380f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2292: 00660330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2293: 006604b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2294: 006365d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2295: 0063ac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2296: 00421045 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2297: 00405749 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2296: 00421095 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2297: 00405799 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2298: 006332ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2299: 00457d39 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2300: 003df405 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2299: 00457d89 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2300: 003df455 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2301: 0021d099 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2302: 0034c9f9 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2303: 0034ce61 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2304: 00413645 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2302: 0034ca49 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2303: 0034ceb1 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2304: 00413695 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2305: 006609a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2306: 00660af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2307: 0041389d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2307: 004138ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2308: 0020a099 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2309: 0062a020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2310: 0062dee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2311: 0062bfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2312: 0066006a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2313: 0043bf91 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2314: 00460be9 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2315: 00415fcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2316: 00452b99 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2317: 002e64b5 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2313: 0043bfe1 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2314: 00460c39 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2315: 0041601d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2316: 00452be9 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2317: 002e6505 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2318: 006607ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2319: 006303c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2320: 003b91c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2320: 003b9215 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2321: 002acddd 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2322: 002c8891 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2323: 0065f71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2324: 00629608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2325: 00582d34 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2326: 001acc2d 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2327: 006283c4 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2328: 0066002c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2329: 0063bc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2330: 00631ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2331: 003e92f1 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2331: 003e9341 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2332: 0063acd8 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2333: 0024234d 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2334: 004231c5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2334: 00423215 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2335: 00660c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2336: 003f2dd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2336: 003f2e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2337: 0023fca1 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2338: 003b4f19 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2338: 003b4f69 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2339: 006374c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2340: 001e83fd 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2341: 0034cca5 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2342: 00440535 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2341: 0034ccf5 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2342: 00440585 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2343: 006364c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2344: 00583de8 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2345: 0027c1e9 756 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2346: 0062da88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2347: 0022285d 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2348: 0062d1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ 2349: 0062b290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2350: 006366a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2351: 002b9c79 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2352: 0065fde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2353: 001d91c5 4 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2354: 0062821c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2355: 00628634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2356: 0042c311 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2356: 0042c361 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2357: 0066080c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2358: 0063a950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2359: 0066050c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2360: 0062cc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2361: 00630b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2362: 00660018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2363: 0062a070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2364: 003b95cd 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2364: 003b961d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2365: 0065f382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2366: 0066069c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2367: 00221fad 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2368: 00639284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2369: 006306c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2370: 00426245 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2370: 00426295 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2371: 0062a4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2372: 0065fb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2373: 0034c2e5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2374: 003bcced 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2373: 0034c335 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2374: 003bcd3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2375: 0065fa3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2376: 0065f6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2377: 00261a5d 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2378: 006602b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 2379: 00404ee1 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2380: 0040b5f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2379: 00404f31 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2380: 0040b649 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2381: 0065fd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2382: 0066055a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2383: 001adfb9 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2384: 0034ef0d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2385: 003e69a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2384: 0034ef5d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2385: 003e69f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2386: 006354d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ 2387: 002da855 56 FUNC GLOBAL DEFAULT 12 helper_fitod │ │ │ │ - 2388: 00430e81 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2388: 00430ed1 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2389: 0062dec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2390: 001b5ced 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2391: 001ed6d1 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2392: 00634608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2393: 002c8c51 100 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2394: 0062c4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2395: 00404791 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2395: 004047e1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2396: 006366c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2397: 0032734d 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2397: 0032739d 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2398: 0062d668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2399: 00186525 3348 FUNC GLOBAL DEFAULT 12 print_insn_sparc │ │ │ │ 2400: 0065f800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2401: 00409e21 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2402: 0044ae01 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2401: 00409e71 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2402: 0044ae51 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2403: 0028acb9 4 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2404: 00660f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2405: 006352a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2406: 0022a715 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2407: 0062a498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ 2408: 002da88d 140 FUNC GLOBAL DEFAULT 12 helper_fitoq │ │ │ │ - 2409: 0054a774 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2409: 0054a7c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2410: 005948c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2411: 002da821 52 FUNC GLOBAL DEFAULT 12 helper_fitos │ │ │ │ 2412: 0059add4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2413: 003a74ad 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2413: 003a74fd 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2414: 001c3949 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2415: 001d91a9 4 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 2416: 001b9a85 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2417: 00343469 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2417: 003434b9 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2418: 002b3639 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2419: 002c9cbd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2420: 0026f261 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2421: 002e631d 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2422: 0032ee45 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2421: 002e636d 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2422: 0032ee95 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2423: 00660c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2424: 00638a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2425: 00594084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2426: 00630dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2427: 002b7659 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2428: 00436361 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2428: 004363b1 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2429: 00660852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2430: 003f5065 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2430: 003f50b5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2431: 00197865 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2432: 003edec1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2432: 003edf11 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2433: 0065f4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2434: 001a6231 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2435: 00660010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ - 2436: 003245ed 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2436: 0032463d 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2437: 00638894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2438: 00660c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2439: 0065f9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2440: 00327631 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2440: 00327681 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2441: 0063a408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2442: 003ea51d 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 2443: 00417cad 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2442: 003ea56d 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2443: 00417cfd 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 2444: 002089b5 44 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2445: 00660364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2446: 0062ead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2447: 0066109c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2448: 00660814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2449: 00632c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 2450: 0043e551 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2450: 0043e5a1 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2451: 0066101e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2452: 0065fd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2453: 006397ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2454: 002833d9 4464 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2455: 00660a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2456: 0062dbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2457: 0033d835 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2457: 0033d885 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2458: 006338f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_SET_IRQ_RAISE_EVENT │ │ │ │ 2459: 0065f866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2460: 0066088e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2461: 00639ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2462: 001cc7cd 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2463: 00410ad1 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2463: 00410b21 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2464: 006323bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2465: 0063bc6c 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 2466: 00304111 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2466: 00304161 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2467: 006304e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2468: 00586350 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2469: 001bacd9 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2470: 0065f804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2471: 0065f842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2472: 00634698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2473: 0065fd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 2474: 00660058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2475: 00591ff0 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2476: 00636800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2477: 0065fe62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2478: 0043de79 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2478: 0043dec9 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 2479: 002a5ead 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2480: 003f6ed9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2480: 003f6f29 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2481: 006608be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2482: 00635a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2483: 0062903c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2484: 004114c1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2484: 00411511 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2485: 00629cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2486: 00633c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 2487: 0065f2e3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 2488: 00634b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 2489: 00598308 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 2490: 0045c339 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2490: 0045c389 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ 2491: 002d872d 64 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 2492: 0062f734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2493: 003f0689 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2493: 003f06d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2494: 0066032c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ - 2495: 002e8689 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 2495: 002e86d9 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2496: 00631460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2497: 0041a725 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 2498: 003c372d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2499: 003a3521 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2497: 0041a775 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 2498: 003c377d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2499: 003a3571 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2500: 00629a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2501: 002190f1 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2502: 00418c81 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 2503: 00414439 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ - 2504: 003ba8e1 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 2505: 002ee45d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2506: 003b6961 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2502: 00418cd1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2503: 00414489 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2504: 003ba931 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2505: 002ee4ad 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2506: 003b69b1 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2507: 0063a920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 2508: 003fe129 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 2508: 003fe179 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 2509: 002cf295 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 2510: 0062914c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2511: 0063314c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2512: 00631d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2513: 003d9e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2513: 003d9edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2514: 0065f992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2515: 00660d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2516: 0063a398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2517: 00635078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 2518: 0040c555 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2519: 002fc4b5 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2518: 0040c5a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2519: 002fc505 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 2520: 00629d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 2521: 004309b9 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 2521: 00430a09 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 2522: 006600ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 2523: 0063b84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 2524: 0025f0b5 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 2525: 00433a9d 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 2526: 004479a5 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 2525: 00433aed 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 2526: 004479f5 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 2527: 0063285c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 2528: 0062a894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 2529: 0065f2ce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ - 2530: 0045917d 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 2530: 004591cd 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 2531: 0065feec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 2532: 0041398d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 2533: 002f6f01 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 2532: 004139dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 2533: 002f6f51 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 2534: 006608d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 2535: 0063a458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 2536: 001dff71 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 2537: 0065faa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 2538: 002c9d69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 2539: 0042025d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 2540: 0043c11d 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 2539: 004202ad 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 2540: 0043c16d 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 2541: 0065fb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 2542: 00637020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ - 2543: 00330c75 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 2543: 00330cc5 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 2544: 00598fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ 2545: 00630950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 2546: 00628554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 2547: 00187549 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 2548: 00660d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 2549: 003c35d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 2550: 00435115 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 2551: 0032e559 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 2549: 003c3629 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 2550: 00435165 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 2551: 0032e5a9 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 2552: 0065fb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ - 2553: 0043d7b5 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 2553: 0043d805 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 2554: 002c24c1 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ - 2555: 0045b245 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 2555: 0045b295 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 2556: 006369b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 2557: 003b5fb5 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 2558: 0030bf71 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 2557: 003b6005 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 2558: 0030bfc1 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 2559: 00661696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 2560: 0066045c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 2561: 0030323d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 2561: 0030328d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 2562: 00631550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 2563: 004510b9 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 2563: 00451109 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 2564: 0028a07d 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 2565: 0065f004 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ - 2566: 003283d5 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 2566: 00328425 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 2567: 002bc94d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 2568: 0063262c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 2569: 001d29e9 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 2570: 002a317d 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 2571: 006373d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 2572: 001b7a19 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 2573: 0065f53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 2574: 00402959 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 2574: 004029a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 2575: 0062dd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 2576: 00660486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 2577: 004249d5 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 2578: 003cced1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 2577: 00424a25 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 2578: 003ccf21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 2579: 002aac35 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 2580: 006316e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ - 2581: 003fb715 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 2582: 003453c9 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 2583: 004209b5 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ - 2584: 003e6161 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 2581: 003fb765 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 2582: 00345419 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 2583: 00420a05 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 2584: 003e61b1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 2585: 001b5a5d 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 2586: 00264e41 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 2587: 0062c8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 2588: 002d3c29 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 2589: 0065f904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 2590: 003cab61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 2591: 004183c9 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 2592: 003e8501 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 2590: 003cabb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 2591: 00418419 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 2592: 003e8551 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 2593: 0057a450 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 2594: 0062ad6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 2595: 003a3955 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 2595: 003a39a5 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 2596: 0065f91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 2597: 004120ad 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 2598: 003bd28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 2599: 002f7b71 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 2600: 00346201 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 2597: 004120fd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 2598: 003bd2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 2599: 002f7bc1 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 2600: 00346251 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 2601: 005806c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 2602: 00632f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 2603: 00660dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2604: 00186129 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 2605: 0026efad 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 2606: 0062c560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 2607: 00634748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 2608: 002225ad 252 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ 2609: 001c8ccd 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 2610: 0062bd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 2611: 00661690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 2612: 0059b92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 2613: 0065f60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 2614: 0065f43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 2615: 003bca1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 2615: 003bca6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 2616: 00635098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 2617: 00660dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 2618: 00629758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 2619: 0062a3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 2620: 00660e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 2621: 0034ccf9 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 2621: 0034cd49 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 2622: 002358e5 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 2623: 003c4385 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 2624: 0035dce9 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 2623: 003c43d5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 2624: 0035dd39 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 2625: 00629fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 2626: 006602cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 2627: 006306f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 2628: 0063b2dc 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 2629: 004101e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 2629: 00410239 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 2630: 0024526d 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 2631: 006607f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 2632: 0065fe8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 2633: 00660168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 2634: 0066111c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 2635: 0059ef6c 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 2636: 00408249 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 2636: 00408299 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 2637: 00638fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 2638: 003034dd 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 2639: 003fda0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 2638: 0030352d 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 2639: 003fda5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 2640: 00635ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 2641: 006301c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 2642: 003433e9 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 2642: 00343439 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 2643: 00660bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 2644: 00582ac8 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 2645: 0062d648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 2646: 006603fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 2647: 001a2669 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 2648: 003fddb9 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 2648: 003fde09 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 2649: 0062cb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 2650: 00437ec9 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 2650: 00437f19 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 2651: 001b6861 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 2652: 0041aa21 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 2652: 0041aa71 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 2653: 005998b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 2654: 00413555 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 2654: 004135a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 2655: 0059accc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 2656: 00279d69 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 2657: 0025374d 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 2658: 00660310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ - 2659: 003baa7d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 2660: 0030c2a5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 2659: 003baacd 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 2660: 0030c2f5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 2661: 006608fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 2662: 00639d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 2663: 00660cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 2664: 0063238c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 2665: 00579dd8 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 2666: 0043a361 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 2666: 0043a3b1 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 2667: 0065fab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 2668: 00630f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 2669: 0041275d 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 2669: 004127ad 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 2670: 0063dd30 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 2671: 0024f20d 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 2672: 0065fd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 2673: 003ac535 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 2673: 003ac585 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 2674: 0025b53d 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 2675: 0062d528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 2676: 00660e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 2677: 0022d6d9 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 2678: 0057b1a4 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 2679: 0020f23d 336 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 2680: 00403901 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 2681: 0040b545 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ - 2682: 004419d5 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 2680: 00403951 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 2681: 0040b595 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 2682: 00441a25 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 2683: 006610b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 2684: 002a30f5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 2685: 0062cc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 2686: 003ec935 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 2687: 003c31cd 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 2688: 003a8ff1 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 2686: 003ec985 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 2687: 003c321d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 2688: 003a9041 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 2689: 002ccd8d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 2690: 00239931 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 2691: 0029f795 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 2692: 0065fa4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 2693: 003b1599 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 2693: 003b15e9 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 2694: 0063bb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 2695: 003cda8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 2696: 003e826d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 2697: 004487fd 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 2698: 003049dd 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 2695: 003cdadd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 2696: 003e82bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 2697: 0044884d 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 2698: 00304a2d 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 2699: 002a5bb5 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 2700: 00287c2d 116 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 2701: 0042d419 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 2701: 0042d469 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 2702: 001ac191 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 2703: 0066167a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 2704: 0065f9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 2705: 00582698 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 2706: 00660da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 2707: 006616b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 2708: 001e0f21 100 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 2709: 00661612 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_i386_c │ │ │ │ 2710: 0065f5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 2711: 0029e045 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 2712: 00660ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 2713: 0065f35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 2714: 0062ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 2715: 00637954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 2716: 0032067d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 2716: 003206cd 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 2717: 00590198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 2718: 00261245 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 2719: 00430bc1 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 2719: 00430c11 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 2720: 001a6ad9 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 2721: 0044c60d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 2721: 0044c65d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 2722: 0065f8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 2723: 00458215 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 2723: 00458265 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 2724: 00639e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 2725: 0065fd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 2726: 00660a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 2727: 0065f572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 2728: 0034e5e1 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 2728: 0034e631 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 2729: 00660dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2730: 002d1ac9 288 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 2731: 0066011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 2732: 0065fbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 2733: 0066026e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 2734: 0063a5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 2735: 00638b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_SWITCH_PSTATE_EVENT │ │ │ │ 2736: 00628684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 2737: 006604d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 2738: 0041d9e5 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 2739: 003b202d 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 2740: 00370fa5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 2738: 0041da35 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 2739: 003b207d 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 2740: 00370ff5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 2741: 0024172d 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 2742: 0065f291 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 2743: 00343125 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 2744: 003fdafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 2745: 0043a6b5 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 2746: 004013a1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 2743: 00343175 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 2744: 003fdb4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 2745: 0043a705 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 2746: 004013f1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 2747: 00660434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 2748: 003f3089 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 2748: 003f30d9 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 2749: 0062b910 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 2750: 0065f618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 2751: 0043a311 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ - 2752: 00337715 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 2753: 00410351 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 2751: 0043a361 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 2752: 00337765 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 2753: 004103a1 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 2754: 00634618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 2755: 00631620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 2756: 002eb0bd 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 2756: 002eb10d 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 2757: 00660e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 2758: 00411e1d 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 2758: 00411e6d 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 2759: 002c1435 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 2760: 0040ec59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 2761: 003ebb89 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 2760: 0040eca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 2761: 003ebbd9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 2762: 00286b41 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 2763: 0065fc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 2764: 0062c400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 2765: 003bcb85 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 2765: 003bcbd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 2766: 001eb009 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 2767: 0062d328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 2768: 0062a5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 2769: 0043b475 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ - 2770: 0043e0e9 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 2769: 0043b4c5 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 2770: 0043e139 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 2771: 00236f65 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 2772: 0059ae58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 2773: 0062b620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ 2774: 0066045e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 2775: 00639ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 2776: 00236665 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 2777: 002c8f71 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 2778: 0063b7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 2779: 003b5c01 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 2779: 003b5c51 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 2780: 00631bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 2781: 0057cf58 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 2782: 00631880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 2783: 002b6cb1 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 2784: 0065ff4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 2785: 003b2455 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 2785: 003b24a5 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 2786: 0062a7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 2787: 0062b460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 2788: 00661686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 2789: 0065ff78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 2790: 0042be4d 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 2790: 0042be9d 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 2791: 00232bc5 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 2792: 0065fd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 2793: 0065fb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 2794: 003e54f1 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 2794: 003e5541 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 2795: 002a3065 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 2796: 0063893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 2797: 00638090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 2798: 006602ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 2799: 00278a2d 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ - 2800: 002fc879 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 2800: 002fc8c9 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 2801: 0065ff10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ 2802: 001f55b1 196 FUNC GLOBAL DEFAULT 12 grlib_ahb_pnp_add_entry │ │ │ │ - 2803: 0031f625 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 2803: 0031f675 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 2804: 0065fe66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 2805: 00252e91 620 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 2806: 0065f578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 2807: 00446951 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 2807: 004469a1 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 2808: 00630390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 2809: 0044b605 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 2810: 00413f05 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 2809: 0044b655 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 2810: 00413f55 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 2811: 006606e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ - 2812: 002e3fdd 468 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_interrupt │ │ │ │ + 2812: 002e402d 468 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_interrupt │ │ │ │ 2813: 00279df1 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 2814: 003b93a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 2814: 003b93f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 2815: 0065fa90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 2816: 003a3c61 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 2816: 003a3cb1 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 2817: 0062b5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 2818: 00660584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 2819: 006307f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 2820: 0063b2c8 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 2821: 00660bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 2822: 0065fb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 2823: 003ebf39 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 2824: 0041deb1 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 2823: 003ebf89 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 2824: 0041df01 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 2825: 00187e8d 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 2826: 006348c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 2827: 002a1951 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 2828: 006291dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 2829: 006616de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 2830: 00660646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 2831: 00414175 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 2831: 004141c5 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 2832: 00628fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 2833: 00634b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 2834: 003ffda9 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 2834: 003ffdf9 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 2835: 00187f41 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 2836: 001ed4c5 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 2837: 0024be35 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 2838: 003dd9b1 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 2839: 00304f29 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 2840: 003c7a85 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 2838: 003dda01 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 2839: 00304f79 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 2840: 003c7ad5 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 2841: 005967b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 2842: 006335ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 2843: 0062b3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 2844: 0065f930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 2845: 0058409c 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 2846: 00431de5 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 2846: 00431e35 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 2847: 0028466d 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 2848: 00185839 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ - 2849: 004314ed 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 2850: 003d56ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 2849: 0043153d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 2850: 003d56fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 2851: 00596394 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 2852: 002c2665 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 2853: 003bc699 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 2853: 003bc6e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 2854: 0025f2f1 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 2855: 00660a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 2856: 0044e419 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 2856: 0044e469 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 2857: 00660b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 2858: 0025ab01 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 2859: 00186025 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 2860: 0030de3d 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 2861: 003bd4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 2860: 0030de8d 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 2861: 003bd4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 2862: 00629df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 2863: 002cb65d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 2864: 003058b1 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 2865: 00537218 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ - 2866: 003bb20d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 2864: 00305901 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 2865: 00537268 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 2866: 003bb25d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 2867: 006616a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 2868: 0065f92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 2869: 002f63f1 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 2870: 002f1689 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 2869: 002f6441 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 2870: 002f16d9 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 2871: 00660d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_DISABLED_DSTATE │ │ │ │ - 2872: 00537210 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 2872: 00537260 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 2873: 00633ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 2874: 00660926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 2875: 0062b710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 2876: 00304d35 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 2876: 00304d85 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 2877: 00630690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 2878: 001ac061 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 2879: 003ef209 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 2879: 003ef259 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 2880: 00660d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_GET_PHYS_ADDR_DATA_DSTATE │ │ │ │ 2881: 00240365 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 2882: 002bdfc9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 2883: 00632dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 2884: 0065fc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 2885: 0042e3b1 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 2885: 0042e401 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 2886: 00660976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 2887: 00636eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 2888: 003c8c55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 2888: 003c8ca5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 2889: 00242d59 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 2890: 00404e1d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 2890: 00404e6d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 2891: 0025c0a9 1536 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 2892: 002f5a65 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 2892: 002f5ab5 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 2893: 0065f318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 2894: 0064fa14 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 2895: 0065f908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 2896: 00417865 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 2897: 0031880d 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 2896: 004178b5 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 2897: 0031885d 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 2898: 00632bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 2899: 002c8971 192 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 2900: 0040c7fd 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 2900: 0040c84d 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 2901: 005a606c 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 2902: 004414f5 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 2902: 00441545 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 2903: 0065f560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 2904: 00660818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 2905: 0043bb45 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 2905: 0043bb95 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 2906: 00660c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 2907: 00637f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 2908: 00660260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 2909: 001b2269 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 2910: 004426ad 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 2910: 004426fd 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 2911: 0065fbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 2912: 0062ad1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 2913: 0065f406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 2914: 00660428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 2915: 002962ed 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 2916: 00660616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 2917: 00660998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 2918: 006319d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 2919: 0065f69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 2920: 006604a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 2921: 00660d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 2922: 00638050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 2923: 0022f965 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 2924: 002c9a69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 2925: 0036b2fd 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 2926: 0042cad9 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 2925: 0036b34d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 2926: 0042cb29 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 2927: 005a1208 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 2928: 00583624 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 2929: 0065f66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 2930: 0063786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 2931: 00638640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 2932: 0065f668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 2933: 004307d1 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 2933: 00430821 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 2934: 002b09b1 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 2935: 0065ff9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 2936: 00638100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 2937: 00634bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 2938: 001ee3b1 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 2939: 0062937c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ - 2940: 00447c05 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 2940: 00447c55 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 2941: 0063333c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 2942: 00226ff1 924 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 2943: 003255bd 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 2943: 0032560d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 2944: 0065f516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 2945: 003939a5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 2945: 003939f5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 2946: 001d806d 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 2947: 0062bf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 2948: 002be04d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 2949: 004328e1 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 2950: 003ecafd 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 2949: 00432931 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 2950: 003ecb4d 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 2951: 0065f684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 2952: 00250425 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 2953: 0030c221 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 2953: 0030c271 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 2954: 0062b380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 2955: 00660ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 2956: 002f0e71 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 2956: 002f0ec1 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 2957: 002c8ac5 52 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 2958: 00660862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 2959: 002b7305 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 2960: 00451e95 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 2960: 00451ee5 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 2961: 001b58c9 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 2962: 00635b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 2963: 00234579 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 2964: 0066083a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 2965: 003d50c9 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 2965: 003d5119 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 2966: 0065f666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 2967: 001e9359 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 2968: 0020b0a9 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 2969: 0065ff80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 2970: 003d3521 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 2970: 003d3571 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 2971: 001fc25d 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 2972: 004442b9 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 2972: 00444309 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 2973: 0062d728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 2974: 003f2e0d 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 2974: 003f2e5d 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 2975: 00250551 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 2976: 0063a248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 2977: 004598fd 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 2977: 0045994d 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 2978: 0065fc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 2979: 002588b1 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 2980: 00187fdd 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 2981: 00660bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 2982: 0042cb19 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 2982: 0042cb69 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 2983: 002d3f09 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 2984: 0041d479 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 2984: 0041d4c9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 2985: 00262459 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 2986: 006616dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 2987: 004165ed 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 2987: 0041663d 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 2988: 005806e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 2989: 006397fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 2990: 005826d0 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 2991: 00582580 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 2992: 00198265 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 2993: 003e56f5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 2993: 003e5745 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 2994: 0062b500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 2995: 0062ca4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 2996: 0065fbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 2997: 003a58f5 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 2998: 003d3f51 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 2997: 003a5945 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 2998: 003d3fa1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 2999: 0063b114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3000: 00635908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3001: 00660742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3002: 00402161 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ - 3003: 0044a8b5 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3002: 004021b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3003: 0044a905 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3004: 002b4add 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3005: 006606a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3006: 0063a55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3007: 00635ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3008: 003bea85 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3008: 003bead5 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3009: 00218c15 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3010: 006294e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3011: 0040ca0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3011: 0040ca5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3012: 002b7ed1 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3013: 006600b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3014: 002b4a81 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3015: 005826fc 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3016: 0065fef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3017: 0063a1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 3018: 0062b870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3019: 00634ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3020: 0065f71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3021: 00660f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3022: 00322359 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3022: 003223a9 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3023: 002c2e01 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3024: 006315b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3025: 0024917d 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3026: 00582764 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3027: 006616b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3028: 00660d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ - 3029: 00451091 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3029: 004510e1 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3030: 006292cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3031: 0026e415 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3032: 00660328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3033: 00402e11 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3033: 00402e61 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3034: 00660a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3035: 002c9e55 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3036: 0066100e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3037: 003a2f29 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ - 3038: 00457b49 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3037: 003a2f79 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3038: 00457b99 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3039: 0062c0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3040: 0020c3d1 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3041: 006606ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3042: 00660758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3043: 006609ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3044: 00637420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3045: 00661084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3046: 0065f760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ - 3047: 003ca215 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3047: 003ca265 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3048: 002d43d5 656 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3049: 006608b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3050: 0065f7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3051: 00639a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3052: 00637290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3053: 0059838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3054: 00639944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ - 3055: 0041cc01 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3056: 002e4b81 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3057: 003e82a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3055: 0041cc51 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3056: 002e4bd1 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3057: 003e82f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3058: 0065fc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3059: 0062de38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3060: 003c1e8d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3060: 003c1edd 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3061: 0062d378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3062: 003b9d89 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3062: 003b9dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3063: 0065ff74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3064: 0065fae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3065: 002be0d5 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3066: 0022ebcd 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3067: 006301f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3068: 00660d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_GET_PHYS_ADDR_CODE_DSTATE │ │ │ │ 3069: 0063ab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3070: 0062d6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3071: 00596f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3072: 00660966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3073: 00660eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3074: 0062f154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3075: 006392c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3076: 003f2921 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3076: 003f2971 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3077: 001b301d 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3078: 0065ff36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3079: 0062c320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3080: 002b9329 724 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3081: 0065f934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3082: 00628694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3083: 0062ebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3084: 00629788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3085: 0065fc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3086: 001ba7d9 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3087: 00660e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ - 3088: 00346115 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3088: 00346165 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3089: 006607fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3090: 006358d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3091: 002ec5bd 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3091: 002ec60d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3092: 00630c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3093: 0059ef64 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3094: 003aa0d5 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3094: 003aa125 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3095: 0063237c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3096: 0062ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3097: 002ab75d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3098: 0063bc7c 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3099: 00660700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3100: 00632a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3101: 002f4c61 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3102: 0034d301 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3103: 0044ade5 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3101: 002f4cb1 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3102: 0034d351 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3103: 0044ae35 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3104: 00288025 352 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3105: 002c8901 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3106: 003b92b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3106: 003b9305 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3107: 0062c620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3108: 00636af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3109: 002cad6d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3110: 001d8d15 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ - 3111: 00400e1d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3111: 00400e6d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3112: 00637964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3113: 0062e048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3114: 006371a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3115: 001ac1a5 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3116: 0063245c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3117: 00630e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3118: 00583738 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3119: 00660a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3120: 002cfaad 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3121: 0028324d 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3122: 003f7179 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3122: 003f71c9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3123: 001b4a91 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3124: 0066069a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3125: 0028acb5 4 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3126: 0065ffa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3127: 006329bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3128: 0062dce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3129: 0062af2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3130: 0066048c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3131: 003f0c65 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ - 3132: 0044ba79 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3131: 003f0cb5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3132: 0044bac9 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3133: 00660bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3134: 0063255c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3135: 00596eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3136: 0062a774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3137: 006345b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3138: 005907b4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3139: 0065fdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3140: 00590834 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3141: 0062d5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3142: 00590844 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ - 3143: 00369ae1 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ - 3144: 003c9d75 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3143: 00369b31 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3144: 003c9dc5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3145: 00639c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3146: 003e3e41 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3147: 0030c389 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3148: 003e4ab5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3146: 003e3e91 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3147: 0030c3d9 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3148: 003e4b05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3149: 0066021a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3150: 002e6411 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3150: 002e6461 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3151: 0062c720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3152: 002504a9 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3153: 00595d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3154: 0033dda5 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3154: 0033ddf5 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3155: 00288d0d 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3156: 0062eb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3157: 001b62e1 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3158: 0027c7ed 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3159: 006348b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3160: 003a87d1 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3160: 003a8821 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3161: 0065f5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3162: 0062fff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3163: 0033bc09 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3163: 0033bc59 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3164: 006382c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3165: 00628564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3166: 00630020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3167: 004609fd 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3167: 00460a4d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3168: 0062a154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3169: 003cca59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3169: 003ccaa9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3170: 002592f9 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ - 3171: 0042c935 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3171: 0042c985 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3172: 0025a999 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3173: 0063336c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3174: 0065f7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3175: 0059bab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3176: 00287e55 464 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3177: 00411931 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3177: 00411981 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3178: 002b64c1 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3179: 00433509 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3179: 00433559 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ 3180: 00637010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3181: 00250fbd 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3182: 0065f4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3183: 0065f2c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3184: 00660efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3185: 005837a0 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ - 3186: 002ec0d1 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3186: 002ec121 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3187: 0062e0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3188: 00660a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3189: 0065fc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3190: 001a6451 256 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3191: 006602e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3192: 006377ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3193: 00633ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 3194: 00660874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3195: 00660994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3196: 00582620 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3197: 0043adad 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3197: 0043adfd 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3198: 0063e658 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3199: 001854b5 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3200: 0065f99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3201: 0044b30d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3201: 0044b35d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3202: 00633b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 3203: 00599934 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 3204: 002c5b55 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3205: 002bcc4d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 3206: 0063353c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 3207: 0062a834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3208: 0066083e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3209: 001b2f61 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3210: 002d07ed 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3211: 0065f38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3212: 00660e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 3213: 0041ab95 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3214: 00451935 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3213: 0041abe5 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3214: 00451985 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3215: 0019cb19 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3216: 0059ebc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmuld │ │ │ │ 3217: 006603ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 3218: 003d1461 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3218: 003d14b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3219: 00632c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3220: 001d9d55 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3221: 00660186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3222: 003c7781 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3222: 003c77d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3223: 001ade11 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3224: 0059ea3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmuls │ │ │ │ - 3225: 00448609 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3225: 00448659 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3226: 00631750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3227: 0065f44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3228: 00660410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3229: 0062e764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3230: 00184581 30 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3231: 00660f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3232: 0062e168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3233: 003dd2e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3233: 003dd335 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3234: 00214415 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3235: 001f7d6d 4 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 3236: 00235349 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3237: 00596e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3238: 0025f2a5 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3239: 0031ca35 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3239: 0031ca85 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3240: 00660462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3241: 001a86bd 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3242: 003da33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3242: 003da38d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3243: 0063284c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3244: 00634a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3245: 0065f644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3246: 006305c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 3247: 00342909 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3248: 0044fca5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3249: 0034babd 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3247: 00342959 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3248: 0044fcf5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3249: 0034bb0d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3250: 00660fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3251: 002452ad 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3252: 0062a638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3253: 00632c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 3254: 002cb709 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3255: 00637a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3256: 0065fd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3257: 00592efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3258: 00660080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3259: 0041761d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3259: 0041766d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3260: 0065f84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3261: 00185fbd 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3262: 00632f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3263: 003ec859 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3263: 003ec8a9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3264: 0063980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3265: 0040fedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3265: 0040ff2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3266: 00639a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3267: 001bb6b5 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3268: 00630c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3269: 0063b7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3270: 002bcf51 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3271: 003d7665 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3271: 003d76b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3272: 00638a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3273: 00402a49 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3273: 00402a99 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3274: 006350d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3275: 0062a984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3276: 0065fd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3277: 006309c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 3278: 003c71c5 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ - 3279: 0043fe79 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3278: 003c7215 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3279: 0043fec9 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3280: 0065fa88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3281: 0063779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3282: 003f681d 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3282: 003f686d 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3283: 002bcccd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3284: 002789ad 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ 3285: 006334ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 3286: 002bfd05 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3287: 003d7fc9 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3287: 003d8019 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3288: 00638d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ - 3289: 0042ad91 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3290: 003e65b9 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 3291: 00312c45 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3289: 0042ade1 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3290: 003e6609 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3291: 00312c95 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3292: 00660230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3293: 006349d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3294: 00222041 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 3295: 002f0ee5 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3295: 002f0f35 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3296: 001a84dd 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3297: 0063b5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3298: 0065ffd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 3299: 00238945 500 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3300: 0065f2da 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3301: 0024b1cd 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 3302: 0065f32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 3303: 00660f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 3304: 00637de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 3305: 0025950d 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 3306: 00238891 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 3307: 00578f00 52 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ - 3308: 0043dbc9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 3309: 003fb655 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 3310: 00445929 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 3308: 0043dc19 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 3309: 003fb6a5 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 3310: 00445979 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 3311: 00238bf9 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 3312: 00408e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 3312: 00408e89 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 3313: 0027f6e5 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 3314: 00629998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 3315: 00402d81 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 3316: 003de9ed 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 3315: 00402dd1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 3316: 003dea3d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 3317: 0065f738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 3318: 00660832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 3319: 002daba1 58 FUNC GLOBAL DEFAULT 12 helper_fdtoi │ │ │ │ 3320: 0065f9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 3321: 00582b70 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 3322: 0065f33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 3323: 00660636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 3324: 0066076a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ 3325: 002cb581 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 3326: 00238b39 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 3327: 00660416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 3328: 0022b7e9 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 3329: 0062bcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 3330: 00592e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 3331: 00350855 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 3332: 004599e9 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 3331: 003508a5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 3332: 00459a39 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 3333: 00639e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 3334: 002daadd 144 FUNC GLOBAL DEFAULT 12 helper_fdtoq │ │ │ │ 3335: 00638fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 3336: 006346e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ 3337: 002da919 58 FUNC GLOBAL DEFAULT 12 helper_fdtos │ │ │ │ - 3338: 003fda85 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 3338: 003fdad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 3339: 0059aedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 3340: 00238bb9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 3341: 0065f490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 3342: 00582830 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 3343: 0063268c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 3344: 003c97ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 3344: 003c983d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 3345: 0024bc69 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 3346: 00637ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 3347: 001b7851 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 3348: 003e454d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 3349: 003f754d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 3348: 003e459d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 3349: 003f759d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 3350: 0062a508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 3351: 0065f96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 3352: 003bdd91 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 3352: 003bdde1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 3353: 00639274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 3354: 00639394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 3355: 0032f069 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 3355: 0032f0b9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 3356: 00661082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 3357: 0065f8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 3358: 00637b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 3359: 002bcfd5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 3360: 0041bf0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 3360: 0041bf5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 3361: 00638360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ - 3362: 003bf4a9 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 3363: 003cd849 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 3362: 003bf4f9 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 3363: 003cd899 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 3364: 00634f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 3365: 003b9e01 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 3365: 003b9e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 3366: 00639934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 3367: 0066016a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 3368: 00636860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 3369: 00660138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 3370: 0062f544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 3371: 003befe9 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 3371: 003bf039 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 3372: 00582e64 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 3373: 00660c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 3374: 003b24e5 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 3374: 003b2535 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 3375: 006607a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 3376: 003f0e29 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ - 3377: 003e0469 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 3378: 003f7d0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 3379: 00517f8c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 3376: 003f0e79 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 3377: 003e04b9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 3378: 003f7d5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 3379: 00517fdc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 3380: 00637520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 3381: 003d9ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 3381: 003d9d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 3382: 0063ada4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 3383: 0043e619 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 3383: 0043e669 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 3384: 00221bd9 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 3385: 003f27b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 3385: 003f2809 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 3386: 0062f6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 3387: 005937c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 3388: 0062e228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 3389: 0024de95 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 3390: 0041e011 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 3390: 0041e061 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 3391: 002bd27d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 3392: 00252251 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 3393: 0043baa9 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 3393: 0043baf9 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 3394: 0063359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 3395: 003d9559 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 3395: 003d95a9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 3396: 0062f374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 3397: 0022620d 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 3398: 00660500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 3399: 0040cac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 3399: 0040cb11 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 3400: 00660456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 3401: 0063dff8 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 3402: 00660dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 3403: 0065f92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 3404: 00218511 296 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 3405: 004533c9 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 3405: 00453419 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 3406: 0063260c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 3407: 0065f9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 3408: 00631510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 3409: 0065f408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 3410: 001dbc95 520 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 3411: 0063985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 3412: 001e5e09 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 3413: 0063b98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 3414: 00598410 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 3415: 004020ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 3416: 00435e81 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 3415: 004020fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 3416: 00435ed1 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 3417: 0065fe04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 3418: 002ce47d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 3419: 0063244c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 3420: 0066163c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 3421: 003b96ed 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 3421: 003b973d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 3422: 0023cdad 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 3423: 00240715 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 3424: 00633888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_PAGE_GET_FLAGS_EVENT │ │ │ │ 3425: 006303b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 3426: 0062ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ - 3427: 0040b21d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 3427: 0040b26d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 3428: 0062b6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ - 3429: 00421655 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 3430: 005371f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 3429: 004216a5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 3430: 00537240 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 3431: 006295c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 3432: 0063348c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 3433: 001b5ec5 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 3434: 00449069 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 3434: 004490b9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 3435: 001d8781 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 3436: 0062a8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 3437: 004476e9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 3438: 003a655d 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 3439: 002f612d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ - 3440: 003d07f9 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 3441: 00351a75 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 3442: 0032fa1d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 3437: 00447739 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 3438: 003a65ad 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 3439: 002f617d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 3440: 003d0849 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 3441: 00351ac5 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 3442: 0032fa6d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 3443: 006609b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 3444: 0044e3dd 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 3445: 00342f65 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 3446: 004077cd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 3447: 0041f7fd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ - 3448: 0043ae01 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 3444: 0044e42d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 3445: 00342fb5 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 3446: 0040781d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 3447: 0041f84d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 3448: 0043ae51 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 3449: 0063a6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 3450: 002749c9 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 3451: 00409365 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ - 3452: 004014ed 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 3451: 004093b5 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 3452: 0040153d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 3453: 0065f2e2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 3454: 0063d738 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 3455: 00661104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 3456: 00630880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 3457: 002962e9 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 3458: 0065f008 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 3459: 002e4c1d 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 3460: 0042b63d 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 3459: 002e4c6d 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 3460: 0042b68d 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 3461: 00592df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 3462: 0065f526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 3463: 0065f986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 3464: 0063b548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 3465: 001aea19 166 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 3466: 00456c69 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 3466: 00456cb9 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 3467: 00639ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 3468: 00460bc1 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ - 3469: 003d7809 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 3468: 00460c11 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 3469: 003d7859 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 3470: 00630f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 3471: 0062dd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 3472: 003431cd 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 3472: 0034321d 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 3473: 0020be6d 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 3474: 002177b1 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 3475: 00454f2d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 3475: 00454f7d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 3476: 002b6471 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 3477: 006603f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 3478: 002404fd 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 3479: 006601fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 3480: 0065f4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 3481: 006604fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 3482: 002d240d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 3483: 00582f68 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 3484: 00638d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 3485: 00660c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 3486: 00661128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 3487: 0034bd31 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 3487: 0034bd81 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 3488: 00630100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 3489: 00413735 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 3489: 00413785 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 3490: 006285b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 3491: 002bd301 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 3492: 002f3105 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 3492: 002f3155 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 3493: 0062c90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 3494: 00345205 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 3494: 00345255 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 3495: 0066010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 3496: 0066071e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 3497: 00353fe5 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 3498: 0040cb39 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 3497: 00354035 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 3498: 0040cb89 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 3499: 0063a1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3500: 003fe7d5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 3500: 003fe825 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 3501: 00639014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 3502: 003d7719 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 3503: 003e0ce5 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 3504: 0043b955 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 3502: 003d7769 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 3503: 003e0d35 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 3504: 0043b9a5 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 3505: 002d1c31 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 3506: 0065fda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 3507: 003e96d5 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 3508: 0034be19 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 3507: 003e9725 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 3508: 0034be69 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 3509: 0025b3bd 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 3510: 002b6fd9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 3511: 0045b0f9 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ - 3512: 0054a700 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 3511: 0045b149 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 3512: 0054a750 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 3513: 0065f8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 3514: 006609ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 3515: 0022e5a9 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 3516: 0022eed1 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 3517: 006302f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 3518: 00628f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 3519: 003a622d 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 3519: 003a627d 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 3520: 0062d598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 3521: 003a63b5 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 3521: 003a6405 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 3522: 00630410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 3523: 001dc389 728 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 3524: 0065fff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 3525: 0062c3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 3526: 00660390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 3527: 0062934c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 3528: 0044821d 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 3528: 0044826d 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 3529: 006610b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3530: 00218b95 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 3531: 0065fc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 3532: 0065f48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 3533: 0044acf1 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 3534: 00342bad 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 3535: 0040b581 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 3533: 0044ad41 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 3534: 00342bfd 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 3535: 0040b5d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 3536: 006299a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 3537: 002e4ae5 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 3537: 002e4b35 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 3538: 0065fc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 3539: 006606b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 3540: 0062f184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 3541: 003b22f5 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 3541: 003b2345 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 3542: 0063a63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 3543: 00245c19 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 3544: 0063e148 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 3545: 00426859 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 3546: 003ec191 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 3545: 004268a9 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 3546: 003ec1e1 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 3547: 002b6f19 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 3548: 00296335 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 3549: 0062e158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 3550: 00661114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 3551: 00660122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 3552: 003a52b1 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 3552: 003a5301 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 3553: 0062c0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 3554: 00372875 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 3554: 003728c5 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 3555: 0059ba34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 3556: 0064f994 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 3557: 0063a2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 3558: 0066017e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 3559: 0062df08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 3560: 00660618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 3561: 0063b144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 3562: 0065fe02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 3563: 003bd91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 3563: 003bd96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 3564: 00628abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ - 3565: 00444871 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 3565: 004448c1 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 3566: 0063278c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 3567: 006297a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 3568: 003dc59d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 3568: 003dc5ed 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 3569: 006316a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 3570: 0062e8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 3571: 0054a740 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 3572: 003bde09 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 3571: 0054a790 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 3572: 003bde59 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 3573: 00639454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 3574: 00322939 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 3574: 00322989 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 3575: 00639980 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ 3576: 0065f68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 3577: 00416389 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 3577: 004163d9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 3578: 0063bb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 3579: 003ed809 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 3579: 003ed859 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 3580: 00638510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ - 3581: 0042dccd 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 3581: 0042dd1d 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 3582: 001e6081 148 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 3583: 003c9f91 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 3584: 00300cc9 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 3585: 0041861d 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 3583: 003c9fe1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 3584: 00300d19 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 3585: 0041866d 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 3586: 002c8db5 236 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 3587: 00660764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 3588: 005999b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 3589: 0063283c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 3590: 006616b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 3591: 001aa4e9 184 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ 3592: 002a5ed5 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 3593: 00630680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 3594: 0065f3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 3595: 0065fc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 3596: 00628c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 3597: 006609ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 3598: 006363e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 3599: 0041b371 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 3599: 0041b3c1 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 3600: 0059c274 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 3601: 002522fd 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 3602: 003e983d 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 3602: 003e988d 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 3603: 00660306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 3604: 0065f2b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 3605: 00639960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 3606: 00660a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 3607: 001f292d 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 3608: 004358a9 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 3608: 004358f9 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 3609: 00660a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 3610: 003e2929 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 3610: 003e2979 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 3611: 0065f430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ - 3612: 003d1f6d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 3613: 00304d01 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 3612: 003d1fbd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 3613: 00304d51 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 3614: 0022ddd5 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 3615: 0065fc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 3616: 002b992d 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 3617: 002aaf65 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 3618: 0023ce49 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 3619: 0063dd34 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 3620: 00660f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 3621: 00660274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 3622: 00638670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 3623: 0043484d 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 3624: 003ac3fd 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 3623: 0043489d 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 3624: 003ac44d 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 3625: 0063ad54 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 3626: 00660a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 3627: 00660c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 3628: 005923b8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 3629: 0065fa76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 3630: 0059d59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ 3631: 006601ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 3632: 006346c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 3633: 0062ebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 3634: 006291bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ 3635: 002caa29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 3636: 00635208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 3637: 001b3ef9 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 3638: 001b5645 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 3639: 004030e1 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 3640: 0042182d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 3639: 00403131 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 3640: 0042187d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 3641: 0062c040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 3642: 00637f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 3643: 0041455d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 3644: 003e91cd 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 3643: 004145ad 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 3644: 003e921d 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 3645: 002a0bb9 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 3646: 0065fc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 3647: 0045958d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 3647: 004595dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 3648: 0063277c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ - 3649: 00347e3d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 3649: 00347e8d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 3650: 002c9b29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 3651: 0033bd2d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 3651: 0033bd7d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 3652: 00197e81 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 3653: 00661006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 3654: 0063329c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 3655: 003be5c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 3655: 003be615 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 3656: 00660bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 3657: 0065f4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 3658: 0022d891 108 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 3659: 0063add4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 3660: 00331d55 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 3660: 00331da5 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 3661: 001b98f9 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 3662: 002cd46d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 3663: 003e02c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 3663: 003e0315 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 3664: 0027f829 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 3665: 006353e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 3666: 00265389 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 3667: 001ba6c9 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 3668: 0026dad1 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 3669: 0040c40d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 3670: 00451705 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 3669: 0040c45d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 3670: 00451755 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 3671: 00636ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 3672: 002bac59 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ - 3673: 00354929 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 3674: 00325165 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 3675: 00425b19 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 3676: 00404a79 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 3673: 00354979 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 3674: 003251b5 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 3675: 00425b69 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 3676: 00404ac9 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 3677: 0019ee29 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 3678: 0062f364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 3679: 002401e5 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 3680: 001c24f5 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 3681: 00660ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 3682: 002ec5b9 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 3682: 002ec609 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 3683: 005807d8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 3684: 006362c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 3685: 00288ff5 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 3686: 0062f0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 3687: 0034c719 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 3687: 0034c769 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 3688: 006383b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 3689: 0040b671 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 3690: 003e8cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 3689: 0040b6c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 3690: 003e8d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 3691: 00634928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 3692: 001f1d31 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 3693: 0021160d 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 3694: 002f5051 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 3694: 002f50a1 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 3695: 00661042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 3696: 0041691d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 3696: 0041696d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 3697: 0062926c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 3698: 002f39a5 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 3698: 002f39f5 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 3699: 00288fcd 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 3700: 002915cd 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 3701: 0062f0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ - 3702: 003bddcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 3702: 003bde1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 3703: 00636cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 3704: 001b6a49 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 3705: 00630ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 3706: 003bc8f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 3707: 00459e0d 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 3706: 003bc941 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 3707: 00459e5d 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 3708: 00660e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 3709: 002db50d 78 FUNC GLOBAL DEFAULT 12 helper_set_fsr_nofcc │ │ │ │ 3710: 00639d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 3711: 00597e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 3712: 00197c71 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 3713: 002ca7e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 3714: 0062c5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 3715: 003d7845 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 3715: 003d7895 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 3716: 0059c16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 3717: 00632d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 3718: 001dfa09 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 3719: 0062a458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 3720: 0059af60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 3721: 00238b79 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ - 3722: 003eb6cd 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 3722: 003eb71d 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 3723: 0062da28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 3724: 0065fd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 3725: 003a3d35 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 3726: 0043cbe1 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 3725: 003a3d85 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 3726: 0043cc31 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 3727: 002ce8fd 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 3728: 0065f808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 3729: 001a54a1 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 3730: 0062824c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 3731: 00264251 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 3732: 0065f93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 3733: 0065fcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 3734: 003d78bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ - 3735: 003fb349 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 3736: 003ec6f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 3734: 003d790d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 3735: 003fb399 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 3736: 003ec749 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 3737: 0021119d 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 3738: 0025b4f5 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 3739: 0062826c 72 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 3740: 002b9a29 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 3741: 00582ffc 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 3742: 0065fd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 3743: 00660968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 3744: 00628484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 3745: 003e8ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 3745: 003e8f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 3746: 00660aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 3747: 0062b470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 3748: 003eba0d 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 3748: 003eba5d 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 3749: 00630bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 3750: 0029e2c9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 3751: 0065f378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 3752: 0043655d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 3752: 004365ad 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 3753: 006299d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 3754: 003bef29 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 3755: 003ca475 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 3754: 003bef79 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 3755: 003ca4c5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 3756: 00635a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 3757: 00320e2d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 3757: 00320e7d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 3758: 002a2df9 472 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 3759: 0040cd5d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 3760: 00328099 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 3761: 0034c1cd 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 3762: 00450c9d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 3763: 003c2211 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 3759: 0040cdad 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 3760: 003280e9 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 3761: 0034c21d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 3762: 00450ced 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 3763: 003c2261 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 3764: 00660546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 3765: 00184689 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 3766: 00421345 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 3766: 00421395 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 3767: 00632a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 3768: 002f8359 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 3769: 003d24a9 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 3768: 002f83a9 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 3769: 003d24f9 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ 3770: 0065f450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 3771: 001eddf5 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 3772: 0063b8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 3773: 00351acd 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 3773: 00351b1d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 3774: 0065f45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 3775: 004f6d20 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 3776: 003f87a5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 3777: 0040c88d 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 3775: 004f6d70 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 3776: 003f87f5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 3777: 0040c8dd 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 3778: 0062d4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 3779: 00410651 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 3779: 004106a1 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 3780: 0062b3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 3781: 0065fbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 3782: 00222d29 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 3783: 0042741d 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 3783: 0042746d 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 3784: 001fd651 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 3785: 004213c9 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 3786: 00442625 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 3787: 002fb05d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 3785: 00421419 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 3786: 00442675 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 3787: 002fb0ad 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 3788: 001d949d 100 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 3789: 00222565 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 3790: 0065f38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 3791: 0065fd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 3792: 0025d65d 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 3793: 00245299 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 3794: 003f56cd 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 3794: 003f571d 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 3795: 00660dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 3796: 0063e004 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 3797: 00637040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 3798: 00634d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 3799: 00633ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 3800: 002249e5 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 3801: 0062af8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 3802: 0045d115 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 3802: 0045d165 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 3803: 0024b105 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 3804: 00629868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 3805: 0065f822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 3806: 0065fa1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 3807: 0062f594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 3808: 00638854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 3809: 00331515 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 3810: 00402071 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 3811: 00404045 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 3809: 00331565 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 3810: 004020c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 3811: 00404095 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 3812: 00184461 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 3813: 0062c490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ - 3814: 003b9a4d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 3814: 003b9a9d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 3815: 0065fac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 3816: 003621d5 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 3816: 00362225 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 3817: 006600a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 3818: 003d1b51 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 3818: 003d1ba1 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 3819: 0065fea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 3820: 004530a9 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 3820: 004530f9 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 3821: 0062acdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 3822: 00350031 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 3822: 00350081 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 3823: 001d91b1 14 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ - 3824: 00430689 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 3825: 00322349 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 3824: 004306d9 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 3825: 00322399 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 3826: 00630630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 3827: 0062edd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 3828: 00241b31 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 3829: 0066081c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 3830: 00631240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 3831: 00444f1d 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 3831: 00444f6d 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 3832: 0066067e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 3833: 0042cc99 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 3833: 0042cce9 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 3834: 00197729 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 3835: 0065fb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 3836: 0064f838 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 3837: 002d25ad 256 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 3838: 0065f914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 3839: 0034c7c9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 3840: 003a3e65 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 3841: 003b94ad 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 3839: 0034c819 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 3840: 003a3eb5 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 3841: 003b94fd 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 3842: 00226249 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 3843: 002c8715 56 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 3844: 00660944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 3845: 0023d3d5 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 3846: 0065feea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 3847: 00660898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 3848: 002a1b05 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 3849: 003e0211 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 3850: 0042cdd9 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 3849: 003e0261 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 3850: 0042ce29 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 3851: 0062b450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 3852: 00633858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEON3_SET_IRQ_EVENT │ │ │ │ - 3853: 003444b5 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 3853: 00344505 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 3854: 0062e944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 3855: 006603d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 3856: 003e86a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 3856: 003e86f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 3857: 005a1000 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 3858: 0034bf4d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 3859: 00327449 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 3858: 0034bf9d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 3859: 00327499 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 3860: 0065f7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 3861: 0065f840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 3862: 001edaed 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 3863: 001c89c9 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 3864: 00306485 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 3864: 003064d5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 3865: 001b7df1 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 3866: 003e24a9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 3866: 003e24f9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 3867: 00660084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 3868: 0065f688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 3869: 00326cd9 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 3869: 00326d29 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 3870: 001fe915 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 3871: 0065f58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 3872: 0025b291 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 3873: 00630960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 3874: 003e89b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 3874: 003e8a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 3875: 0062d968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 3876: 00660120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 3877: 00628c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 3878: 0031200d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 3878: 0031205d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 3879: 00633d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 3880: 00632a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 3881: 003e8849 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 3881: 003e8899 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 3882: 0023b531 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 3883: 0066038e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 3884: 00372029 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 3884: 00372079 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 3885: 002b5b69 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 3886: 0040a171 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 3886: 0040a1c1 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 3887: 0022de4d 116 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 3888: 0065fe3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 3889: 00635228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 3890: 0065f344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 3891: 0065fee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 3892: 006292ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 3893: 00633e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 3894: 0062db98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 3895: 00660bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 3896: 0065fac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 3897: 0026ebad 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 3898: 00632eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 3899: 0065ff72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 3900: 0026e9b5 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 3901: 002f0a15 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 3901: 002f0a65 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 3902: 00636660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 3903: 004499fd 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 3903: 00449a4d 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 3904: 002b451d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 3905: 00402599 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 3905: 004025e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 3906: 00632b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 3907: 0065f874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 3908: 0062cd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 3909: 0066013e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 3910: 0059bd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 3911: 0040cbb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 3912: 0044fbe1 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 3911: 0040cc01 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 3912: 0044fc31 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ 3913: 00629c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 3914: 00660ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 3915: 0062e128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 3916: 003a2e75 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 3917: 002f6a69 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 3918: 003be151 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ - 3919: 0044ee29 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 3916: 003a2ec5 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 3917: 002f6ab9 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 3918: 003be1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 3919: 0044ee79 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 3920: 00583574 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 3921: 006610b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 3922: 0065ff62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 3923: 0065f7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 3924: 0036b1c9 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 3924: 0036b219 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 3925: 00289c81 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 3926: 00660bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 3927: 006607ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 3928: 001aeac9 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 3929: 00579758 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 3930: 003c95d9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 3930: 003c9629 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 3931: 0066106a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 3932: 005939d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 3933: 0063254c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 3934: 00660acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ - 3935: 0032a259 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 3936: 004065f1 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 3935: 0032a2a9 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 3936: 00406641 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 3937: 002c99bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 3938: 003c10d1 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 3938: 003c1121 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 3939: 0066165e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 3940: 006394f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 3941: 0065f23c 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 3942: 002ff649 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 3943: 0054a714 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 3942: 002ff699 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 3943: 0054a764 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 3944: 00240c3d 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 3945: 00660ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 3946: 0062f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 3947: 001c9961 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 3948: 003d98c9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 3948: 003d9919 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 3949: 00660d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 3950: 002fc75d 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 3950: 002fc7ad 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 3951: 002cd88d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 3952: 00434195 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 3952: 004341e5 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 3953: 00638370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 3954: 0041bd69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 3955: 0040b509 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 3954: 0041bdb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 3955: 0040b559 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 3956: 0059b488 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 3957: 00303021 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 3957: 00303071 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 3958: 0062f724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ - 3959: 0053ae98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 3959: 0053aee8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 3960: 0063231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 3961: 006363c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ - 3962: 00406439 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 3962: 00406489 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 3963: 001b4fe1 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ - 3964: 0044b379 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 3964: 0044b3c9 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 3965: 0065f2d3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 3966: 005840d8 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 3967: 0065fd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 3968: 00638460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 3969: 006298f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 3970: 0065fcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 3971: 00660ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 3972: 005835c4 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 3973: 003cc669 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 3974: 002f41d5 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 3973: 003cc6b9 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 3974: 002f4225 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 3975: 0065f502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 3976: 0063236c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 3977: 0065fbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 3978: 003ea0ad 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 3978: 003ea0fd 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 3979: 0063338c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 3980: 0062d768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 3981: 00633b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 3982: 004f7500 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 3983: 003efcb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 3982: 004f7550 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 3983: 003efd05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 3984: 0022eb91 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 3985: 003bd73d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 3985: 003bd78d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 3986: 0065f5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ 3987: 00184909 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 3988: 0062c450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 3989: 00310c3d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ - 3990: 00403691 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 3989: 00310c8d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 3990: 004036e1 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 3991: 00630340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 3992: 0065f324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 3993: 002e4ce5 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 3993: 002e4d35 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 3994: 0065f7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ 3995: 0022173d 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ - 3996: 0034ca19 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 3996: 0034ca69 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 3997: 0062b340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 3998: 00661610 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 3999: 003deb85 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ - 4000: 0045a051 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 3999: 003debd5 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4000: 0045a0a1 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4001: 0065fae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4002: 0062d388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4003: 0062b580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ - 4004: 003bd995 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4005: 00351879 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4004: 003bd9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4005: 003518c9 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4006: 0066013c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4007: 00597204 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 4008: 0065f820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4009: 003bcddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4010: 0054a77c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4011: 003e154d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4009: 003bce2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4010: 0054a7cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4011: 003e159d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4012: 0065fd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 4013: 0065fe0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4014: 0062b770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 4015: 0023a8c9 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 4016: 002aa0bd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 4017: 002cebed 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ - 4018: 0043861d 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4019: 003c2069 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4018: 0043866d 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4019: 003c20b9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4020: 00660df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4021: 00660d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4022: 00660fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4023: 00582fd0 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4024: 0065f4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ - 4025: 003bc7c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4025: 003bc815 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4026: 001b6785 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4027: 0041be1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4027: 0041be6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4028: 001b3b5d 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4029: 0019efb9 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4030: 001ecfd5 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4031: 003ba729 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4032: 00458ed9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ - 4033: 00351a51 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4031: 003ba779 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4032: 00458f29 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4033: 00351aa1 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4034: 001c7345 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4035: 006610c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4036: 001bc3ed 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 4037: 0063ae50 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 4038: 00235331 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ - 4039: 00404b41 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4039: 00404b91 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4040: 001b6599 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 4041: 003bebd1 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4041: 003bec21 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4042: 00630df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4043: 00634a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4044: 0023d27d 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4045: 006345e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4046: 0062f414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4047: 0065f704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 4048: 0062a330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 4049: 00660148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4050: 00660964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4051: 006328ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4052: 0062a874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 4053: 003ebbed 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4053: 003ebc3d 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4054: 0066062e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4055: 0065fe40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4056: 003ec0cd 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ - 4057: 004371c1 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4056: 003ec11d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4057: 00437211 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4058: 001adef9 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 4059: 00636fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 4060: 003c1f15 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 4060: 003c1f65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 4061: 0065f396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 4062: 001df8e9 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 4063: 003c4d39 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ - 4064: 00406229 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 4063: 003c4d89 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 4064: 00406279 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 4065: 0029ec05 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 4066: 006297b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 4067: 00444fa5 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 4067: 00444ff5 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 4068: 0063350c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ - 4069: 0044501d 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 4069: 0044506d 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 4070: 0062b350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ - 4071: 003f59a1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 4072: 003e8add 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 4071: 003f59f1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 4072: 003e8b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 4073: 006304b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 4074: 006616d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 4075: 0019cae5 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 4076: 001b9ee5 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 4077: 0042d421 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 4077: 0042d471 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 4078: 00633be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 4079: 00631820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 4080: 00343c85 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 4080: 00343cd5 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 4081: 006615c8 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 4082: 003fa1fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 4082: 003fa24d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 4083: 00634568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 4084: 001b3385 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 4085: 003cb735 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 4086: 0043a59d 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 4087: 003b50ad 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 4085: 003cb785 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 4086: 0043a5ed 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 4087: 003b50fd 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 4088: 00631c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 4089: 0032f189 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 4089: 0032f1d9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 4090: 0063d955 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 4091: 00631b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 4092: 0065fb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 4093: 0062a124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 4094: 0062c3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 4095: 0022af71 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 4096: 0065fcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 4097: 0041d64d 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 4097: 0041d69d 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 4098: 00580778 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 4099: 0043dbf5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 4099: 0043dc45 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 4100: 00660484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 4101: 0063240c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 4102: 002a0c69 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ - 4103: 0041d93d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 4103: 0041d98d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 4104: 0062d608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 4105: 006373c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 4106: 00590000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ - 4107: 003dbcc9 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 4107: 003dbd19 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 4108: 00661034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 4109: 0065f438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 4110: 00638570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 4111: 002402a1 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 4112: 0065f752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 4113: 00630540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 4114: 00350151 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 4115: 004348e1 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 4114: 003501a1 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 4115: 00434931 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 4116: 006332fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 4117: 001e3ae1 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 4118: 00637470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 4119: 0063297c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 4120: 006335bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 4121: 00660dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 4122: 002c0089 144 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 4123: 003e8a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 4123: 003e8ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 4124: 00635548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 4125: 006601e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 4126: 002b40b1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 4127: 001c2979 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 4128: 001ab0f1 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 4129: 0065f420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 4130: 001f7e6d 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 4131: 0063b174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 4132: 002a0bc1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 4133: 003f5481 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 4134: 003e9c15 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 4135: 003bd9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ - 4136: 003a7635 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 4133: 003f54d1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 4134: 003e9c65 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 4135: 003bda21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 4136: 003a7685 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 4137: 0065f57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 4138: 006291ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 4139: 00660788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 4140: 0034f219 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 4140: 0034f269 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 4141: 00639064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 4142: 0062edb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ - 4143: 002ef469 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 4143: 002ef4b9 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 4144: 006609b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 4145: 003c1809 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 4145: 003c1859 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 4146: 00660052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 4147: 0059ed54 132 OBJECT GLOBAL DEFAULT 24 helper_info_flcmpd │ │ │ │ 4148: 00630770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 4149: 0065fd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 4150: 00660f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 4151: 00448105 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 4151: 00448155 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 4152: 0062f0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 4153: 0065fa8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 4154: 001af529 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 4155: 00660980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 4156: 006304f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 4157: 0059e8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_fsr_nofcc_noftt │ │ │ │ - 4158: 003e5845 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 4158: 003e5895 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 4159: 0062f094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 4160: 00229db1 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 4161: 0059edd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_flcmps │ │ │ │ 4162: 00660fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 4163: 0040d3f9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 4163: 0040d449 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 4164: 0058076c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 4165: 0059a27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 4166: 00326a71 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 4167: 00343521 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 4166: 00326ac1 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 4167: 00343571 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 4168: 002a1e61 312 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 4169: 0022c4e5 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 4170: 001aba9d 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 4171: 0062f024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 4172: 00636e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 4173: 0062bd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ - 4174: 003c879d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 4175: 0045d511 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 4174: 003c87ed 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 4175: 0045d561 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 4176: 00660ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 4177: 0065f83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 4178: 006603ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 4179: 0066107e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 4180: 003bcf09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 4180: 003bcf59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 4181: 0063357c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 4182: 00636a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 4183: 0042aba5 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 4184: 003dfff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 4183: 0042abf5 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 4184: 003e0045 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 4185: 001b0e9d 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 4186: 0065ff8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ - 4187: 003bdef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 4187: 003bdf49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 4188: 006318d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 4189: 0044f6a9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 4189: 0044f6f9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 4190: 001ab625 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 4191: 006384d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 4192: 00660030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 4193: 003ef539 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 4193: 003ef589 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 4194: 002ab64d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 4195: 0043f745 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 4196: 003bbccd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 4197: 00433ebd 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 4198: 003bf3cd 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 4199: 003e8e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 4200: 0036fcc9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 4195: 0043f795 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 4196: 003bbd1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 4197: 00433f0d 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 4198: 003bf41d 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 4199: 003e8e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 4200: 0036fd19 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 4201: 006607ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 4202: 00212359 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 4203: 0065f88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 4204: 002a5a4d 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 4205: 00660e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 4206: 00636e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 4207: 0062c4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 4208: 005806d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 4209: 00255d45 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ - 4210: 003bf609 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 4210: 003bf659 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 4211: 006602d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 4212: 001f7d4d 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 4213: 0044e7f1 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 4214: 00438549 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 4213: 0044e841 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 4214: 00438599 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 4215: 001eae4d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 4216: 00583d4c 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 4217: 0065f828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 4218: 00331135 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 4218: 00331185 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 4219: 0062d6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 4220: 0065fa40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 4221: 003fa409 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 4221: 003fa459 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 4222: 00639f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 4223: 00636640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 4224: 0063370c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ - 4225: 0034344d 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 4225: 0034349d 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 4226: 006316c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 4227: 00637fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 4228: 00636270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 4229: 00197c09 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 4230: 0062c8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ - 4231: 003d8de5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 4231: 003d8e35 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 4232: 0025f301 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 4233: 0062c9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 4234: 002a59dd 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 4235: 003f5a65 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 4235: 003f5ab5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 4236: 0065f5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 4237: 0022e115 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 4238: 002bbb59 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 4239: 0040c229 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 4239: 0040c279 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 4240: 0028827d 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 4241: 00630800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 4242: 004578d1 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 4242: 00457921 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 4243: 0029f185 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 4244: 00636bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 4245: 00185499 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 4246: 003ff1e5 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 4246: 003ff235 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 4247: 002285c1 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 4248: 00634da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 4249: 0065f2a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 4250: 003e6151 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 4250: 003e61a1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 4251: 002bc401 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 4252: 0032a351 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 4252: 0032a3a1 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 4253: 002d24a5 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 4254: 001bac05 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 4255: 00633eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 4256: 0033c2f1 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 4256: 0033c341 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 4257: 00185b01 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 4258: 0065ff52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 4259: 003bca95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 4259: 003bcae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 4260: 0066032e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ - 4261: 00405ca1 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 4261: 00405cf1 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 4262: 0065f68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 4263: 0065f8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 4264: 0062c020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 4265: 002352b5 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 4266: 0063376c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 4267: 00580754 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 4268: 006608ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 4269: 002cecdd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 4270: 00427311 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 4270: 00427361 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 4271: 0063ab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 4272: 00660cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 4273: 0065fb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 4274: 0065ff20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 4275: 0031f581 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ - 4276: 003c59a5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 4275: 0031f5d1 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 4276: 003c59f5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 4277: 002781ad 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 4278: 0062947c 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 4279: 0063a61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 4280: 00414949 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 4280: 00414999 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 4281: 0020a275 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 4282: 001e1b6d 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ - 4283: 003c4e8d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ - 4284: 004308d1 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 4283: 003c4edd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 4284: 00430921 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 4285: 0065fcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 4286: 002552c1 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 4287: 002ca439 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 4288: 00537244 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 4289: 0045ab99 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 4290: 003c890d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 4288: 00537294 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 4289: 0045abe9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 4290: 003c895d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 4291: 00630ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 4292: 00446585 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 4292: 004465d5 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 4293: 001da299 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 4294: 0053723c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 4295: 00435d99 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 4294: 0053728c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 4295: 00435de9 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 4296: 0063a1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4297: 00634918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 4298: 003c1a25 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 4299: 00537234 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 4298: 003c1a75 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 4299: 00537284 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 4300: 006609c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ - 4301: 0030bab5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 4301: 0030bb05 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 4302: 001abd1d 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 4303: 00660be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 4304: 00381381 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 4304: 003813d1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 4305: 0026dc6d 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 4306: 00288231 76 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 4307: 0062f434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 4308: 0062a7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 4309: 0065f498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 4310: 003e5115 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 4311: 0041d539 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 4312: 0041b5c5 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 4310: 003e5165 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 4311: 0041d589 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 4312: 0041b615 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 4313: 001d523d 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 4314: 00303631 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 4314: 00303681 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 4315: 00629548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 4316: 001e89a1 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 4317: 006285a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 4318: 00660b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 4319: 001aeb59 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 4320: 003ebe09 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 4320: 003ebe59 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 4321: 00660ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 4322: 0037761d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 4322: 0037766d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 4323: 002c5b15 62 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 4324: 00590904 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 4325: 00403f05 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 4325: 00403f55 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 4326: 00590974 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 4327: 0065f28b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 4328: 00590a04 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 4329: 00632e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 4330: 00631130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 4331: 0031da3d 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 4331: 0031da8d 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 4332: 0066031e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 4333: 00660a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 4334: 00660b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 4335: 003bd305 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 4336: 003f2151 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 4335: 003bd355 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 4336: 003f21a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 4337: 00637490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 4338: 00235341 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 4339: 006606da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 4340: 0065f283 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 4341: 00636b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 4342: 002189fd 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 4343: 003245fd 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 4343: 0032464d 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 4344: 0065ff84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 4345: 0045c165 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 4345: 0045c1b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 4346: 0022f449 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 4347: 006327bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 4348: 0063b4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 4349: 0062cc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 4350: 002ca005 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 4351: 0037b43d 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 4351: 0037b48d 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 4352: 006394a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 4353: 002a2645 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 4354: 004533f5 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ - 4355: 0045001d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 4354: 00453445 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 4355: 0045006d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 4356: 00660a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 4357: 002be889 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 4358: 00630380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 4359: 005a100c 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 4360: 004050bd 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 4361: 003a9e39 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 4362: 002f7c1d 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 4360: 0040510d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 4361: 003a9e89 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 4362: 002f7c6d 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 4363: 0063b8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 4364: 001f7d49 2 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ 4365: 001861d1 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 4366: 003be061 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 4367: 0037dcb5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 4366: 003be0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 4367: 0037dd05 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 4368: 006398f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 4369: 00630af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 4370: 003ed8b9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 4371: 00350549 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 4370: 003ed909 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 4371: 00350599 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 4372: 00660aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 4373: 006609aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 4374: 005a6058 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 4375: 0063dd50 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 4376: 0065f706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 4377: 0062b3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 4378: 0062beb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 4379: 00628a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 4380: 00631ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 4381: 003ce3a5 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 4381: 003ce3f5 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 4382: 00631a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 4383: 00236399 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 4384: 0065f4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 4385: 0065f5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 4386: 0065fd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 4387: 0043acdd 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 4387: 0043ad2d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 4388: 006602d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 4389: 002ee421 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 4390: 0041688d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 4391: 0041e415 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 4389: 002ee471 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 4390: 004168dd 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 4391: 0041e465 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 4392: 00660ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 4393: 004496cd 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 4393: 0044971d 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 4394: 00596310 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 4395: 002b7f11 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 4396: 006330ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 4397: 003c8f5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 4397: 003c8fad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 4398: 00639194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 4399: 00330ddd 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 4400: 0044ae75 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 4399: 00330e2d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 4400: 0044aec5 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 4401: 00631480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 4402: 002bc8cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 4403: 0065fe7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 4404: 00631350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 4405: 0065faf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 4406: 00660288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 4407: 00632e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 4408: 001b57b1 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 4409: 00290f95 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 4410: 0063acb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 4411: 0025b2b5 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 4412: 0040b5bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 4413: 003e84c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 4412: 0040b60d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 4413: 003e8515 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 4414: 0065fd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 4415: 006601ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 4416: 00452f1d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 4416: 00452f6d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 4417: 0062b05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 4418: 00660256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ - 4419: 004344a9 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 4420: 004037fd 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 4419: 004344f9 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 4420: 0040384d 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 4421: 00583548 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 4422: 0065fe90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 4423: 0030cb55 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 4424: 00328971 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 4423: 0030cba5 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 4424: 003289c1 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 4425: 0065fa8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 4426: 0066066a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 4427: 006290fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 4428: 00639634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 4429: 002521ad 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 4430: 00660c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 4431: 002d0795 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 4432: 006605ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 4433: 003be2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 4433: 003be345 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 4434: 002be905 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 4435: 00251dc9 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 4436: 0066118c 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 4437: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 4438: 00306499 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 4438: 003064e9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 4439: 00660f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 4440: 0062af0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 4441: 003e5fe9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 4441: 003e6039 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 4442: 006286c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 4443: 005977b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ 4444: 002ce63d 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ - 4445: 0034804d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 4445: 0034809d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 4446: 00660688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 4447: 0045ef25 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 4447: 0045ef75 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 4448: 0065f51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 4449: 003aaaad 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 4450: 0042c3b9 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 4449: 003aaafd 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 4450: 0042c409 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 4451: 00660588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ - 4452: 0034cb65 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 4452: 0034cbb5 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 4453: 00277f29 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 4454: 0063b578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 4455: 0063d954 1 OBJECT GLOBAL DEFAULT 25 pci_available │ │ │ │ 4456: 0062afac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 4457: 0044cd09 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 4458: 00454ecd 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 4457: 0044cd59 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 4458: 00454f1d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 4459: 006602f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 4460: 0066053e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 4461: 006610a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 4462: 003d1789 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 4462: 003d17d9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 4463: 00629778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 4464: 0062915c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 4465: 0031906d 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 4465: 003190bd 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 4466: 001ba66d 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 4467: 003b4995 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 4467: 003b49e5 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 4468: 0065f938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 4469: 0065ff5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 4470: 0059628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 4471: 0066165a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ - 4472: 00416305 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 4472: 00416355 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 4473: 001a4c1d 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 4474: 00628afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ 4475: 002c15dd 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 4476: 0065f9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 4477: 00632adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 4478: 00636310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 4479: 00634958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ 4480: 002db0cd 92 FUNC GLOBAL DEFAULT 12 helper_fcmped │ │ │ │ - 4481: 003d8461 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 4481: 003d84b1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 4482: 00288521 280 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 4483: 00660e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 4484: 003fb22d 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 4484: 003fb27d 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 4485: 0027c9fd 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 4486: 0041e0d5 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 4486: 0041e125 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 4487: 0059520c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 4488: 002d54ad 192 FUNC GLOBAL DEFAULT 12 sparc_cpu_get_phys_page_debug │ │ │ │ 4489: 00660602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 4490: 00630d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 4491: 001df785 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ 4492: 002db1bd 148 FUNC GLOBAL DEFAULT 12 helper_fcmpeq │ │ │ │ - 4493: 003c9935 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 4493: 003c9985 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 4494: 00630cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 4495: 002db021 80 FUNC GLOBAL DEFAULT 12 helper_fcmpes │ │ │ │ 4496: 00661676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 4497: 006306b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 4498: 0065fe2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 4499: 001d4361 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 4500: 0065fa0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 4501: 00451c75 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 4501: 00451cc5 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 4502: 00660b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 4503: 00660914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 4504: 00660e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 4505: 003ebb99 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 4506: 00406165 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 4505: 003ebbe9 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 4506: 004061b5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 4507: 0020e759 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 4508: 0024bd01 172 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ - 4509: 003db4a1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ - 4510: 0041b1f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 4509: 003db4f1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 4510: 0041b241 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 4511: 00630970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 4512: 0062f104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 4513: 006603a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 4514: 004034f9 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 4514: 00403549 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 4515: 0063264c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 4516: 006607bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 4517: 0059772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 4518: 0043522d 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 4518: 0043527d 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 4519: 006604c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ 4520: 002dc969 228 FUNC GLOBAL DEFAULT 12 helper_ld_code │ │ │ │ - 4521: 0054a738 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 4521: 0054a788 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 4522: 0066018a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 4523: 0062c380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 4524: 0062a380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 4525: 0032dcdd 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ - 4526: 002fb935 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 4525: 0032dd2d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 4526: 002fb985 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 4527: 00660af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 4528: 001a6019 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 4529: 003da4a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 4529: 003da4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 4530: 0062d928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 4531: 0065f58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 4532: 00634ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 4533: 00660548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 4534: 0040f1b9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 4534: 0040f209 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 4535: 006380e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 4536: 00660af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 4537: 0062adac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 4538: 001f2a11 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 4539: 003fb16d 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 4540: 002f5471 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 4539: 003fb1bd 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 4540: 002f54c1 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 4541: 001880a5 4 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 4542: 0065fcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 4543: 00633e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 4544: 002ce3b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 4545: 00639f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 4546: 002be985 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ - 4547: 004117e9 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 4547: 00411839 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 4548: 002b6bc5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 4549: 00637a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 4550: 002f7075 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 4550: 002f70c5 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ 4551: 00660d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_DMISS_DSTATE │ │ │ │ - 4552: 003ecfe1 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 4552: 003ed031 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 4553: 0065fd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 4554: 004091b5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 4555: 0040b7a9 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 4556: 004577a9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 4554: 00409205 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 4555: 0040b7f9 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 4556: 004577f9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 4557: 0062dc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 4558: 0024b035 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 4559: 0062c190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 4560: 0034561d 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 4560: 0034566d 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 4561: 00289751 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 4562: 003f33ed 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 4562: 003f343d 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 4563: 002d2709 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 4564: 00310bd5 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 4564: 00310c25 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 4565: 00660470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 4566: 0020e6b5 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 4567: 00633bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 4568: 0042e40d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 4569: 003cf711 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 4568: 0042e45d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 4569: 003cf761 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 4570: 0028b471 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 4571: 00596208 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 4572: 0043635d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 4573: 0045b2c9 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 4572: 004363ad 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 4573: 0045b319 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 4574: 00660836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 4575: 003251f5 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 4576: 004046dd 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 4575: 00325245 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 4576: 0040472d 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 4577: 0027a1ed 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ - 4578: 003e6b69 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 4578: 003e6bb9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ 4579: 002b4e99 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 4580: 0062bed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 4581: 00660ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 4582: 0065f4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 4583: 0065f71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ 4584: 0063ef30 4 OBJECT GLOBAL DEFAULT 25 multifd_send_state │ │ │ │ 4585: 006601da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ @@ -4592,1374 +4592,1374 @@ │ │ │ │ 4588: 006381e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 4589: 002593f1 192 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 4590: 0062c5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 4591: 00298d65 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 4592: 00660eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 4593: 005923c8 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 4594: 00660ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 4595: 002ec479 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 4596: 002e6625 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 4595: 002ec4c9 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 4596: 002e6675 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 4597: 00260e99 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 4598: 002b5045 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 4599: 0062e7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 4600: 00660dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 4601: 006603be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 4602: 002f378d 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 4602: 002f37dd 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 4603: 002b5219 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 4604: 001aeb7d 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 4605: 0062e288 1148 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ - 4606: 00419339 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 4606: 00419389 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 4607: 0027a295 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 4608: 0034f21d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 4608: 0034f26d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 4609: 0066051c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 4610: 00235565 740 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 4611: 0066054e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 4612: 0041888d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 4612: 004188dd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 4613: 00633dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 4614: 001b9f65 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 4615: 001ee335 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 4616: 001bea01 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 4617: 0037decd 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 4617: 0037df1d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 4618: 00265bb9 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 4619: 006601b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 4620: 004099ad 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 4620: 004099fd 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 4621: 00598494 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 4622: 0040fd0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 4622: 0040fd5d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 4623: 00631280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 4624: 005976a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 4625: 003db8e5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 4626: 0032089d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 4625: 003db935 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 4626: 003208ed 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 4627: 00660798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 4628: 00638600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 4629: 0063989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 4630: 0027c879 388 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 4631: 0034f11d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 4632: 00430b4d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 4631: 0034f16d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 4632: 00430b9d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 4633: 00660746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 4634: 001bc24d 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 4635: 0064f890 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 4636: 00635668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 4637: 00629748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 4638: 002f42ed 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 4638: 002f433d 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 4639: 0065f2dc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 4640: 00419959 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 4641: 0043b9b9 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ - 4642: 0031cf89 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 4640: 004199a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 4641: 0043ba09 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 4642: 0031cfd9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 4643: 001b4c95 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 4644: 003fb339 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 4644: 003fb389 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 4645: 00639d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 4646: 0065fdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 4647: 00660ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 4648: 0065f29f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 4649: 002bb39d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 4650: 001e0405 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 4651: 00638240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 4652: 0065f556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 4653: 00638250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 4654: 0062b600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 4655: 006603de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 4656: 00453abd 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 4657: 0043582d 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 4658: 0043b619 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 4656: 00453b0d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 4657: 0043587d 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 4658: 0043b669 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 4659: 0065f314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 4660: 0062c100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 4661: 003d0911 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 4661: 003d0961 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 4662: 00660992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 4663: 00635658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 4664: 0045bb39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 4665: 00342ba5 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 4666: 0041be59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 4664: 0045bb89 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 4665: 00342bf5 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 4666: 0041bea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 4667: 0065fff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 4668: 00637100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 4669: 0062f524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 4670: 001dc8d5 344 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 4671: 002b9895 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 4672: 0042c975 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 4672: 0042c9c5 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 4673: 0065f1b0 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 4674: 0066021c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 4675: 00580a14 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 4676: 00381281 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 4677: 003844c9 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 4676: 003812d1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 4677: 00384519 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 4678: 00289bed 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 4679: 00660210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 4680: 00286c7d 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 4681: 0065f4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 4682: 006601be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 4683: 001ba7e9 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 4684: 003e5ff9 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 4684: 003e6049 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 4685: 002cd605 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 4686: 001f7d7d 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ - 4687: 003b4555 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 4687: 003b45a5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 4688: 00582874 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 4689: 00661632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 4690: 0062e9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 4691: 0065f3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 4692: 002b9c5d 24 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 4693: 0065f000 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 4694: 0025a73d 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 4695: 0062acbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 4696: 0042ad2d 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 4696: 0042ad7d 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 4697: 0019a609 5032 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 4698: 006609a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 4699: 00286235 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 4700: 00661076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 4701: 00660ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 4702: 002d2ce1 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 4703: 003e2381 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 4703: 003e23d1 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 4704: 00660d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 4705: 0033d63d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 4705: 0033d68d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 4706: 00660e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 4707: 00638844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 4708: 002c8081 146 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 4709: 0034c085 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 4710: 003aa589 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 4709: 0034c0d5 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 4710: 003aa5d9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 4711: 001d95e9 360 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 4712: 003bd125 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 4713: 003457f5 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 4714: 0033bc85 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 4712: 003bd175 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 4713: 00345845 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 4714: 0033bcd5 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 4715: 00660372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 4716: 0063d764 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 4717: 0062dd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 4718: 0042c0dd 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 4718: 0042c12d 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 4719: 00636460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 4720: 00660ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 4721: 00632fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 4722: 00660918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 4723: 00240f4d 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 4724: 0066043a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 4725: 0053ad48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 4725: 0053ad98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 4726: 0065f598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 4727: 0065f870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 4728: 002b6695 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 4729: 00660582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ - 4730: 002f7dad 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 4730: 002f7dfd 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 4731: 0065f7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 4732: 006356e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 4733: 002c877d 192 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 4734: 00660aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 4735: 00633868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_BAD_ADDR_EVENT │ │ │ │ 4736: 0062c550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 4737: 00184489 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 4738: 00639c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 4739: 00350505 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 4739: 00350555 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 4740: 0020b56d 96 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 4741: 00637b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 4742: 0059bbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 4743: 0025aa05 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 4744: 003db33d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 4744: 003db38d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 4745: 0020c451 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 4746: 004460c9 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 4746: 00446119 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 4747: 00660858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 4748: 0062f4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 4749: 005990f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 4750: 001aafdd 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 4751: 006608ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 4752: 0062c84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 4753: 0040e53d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 4753: 0040e58d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 4754: 002b5ded 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 4755: 00660e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 4756: 0065ff16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 4757: 002847a1 76 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 4758: 00632d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 4759: 0041d32d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 4759: 0041d37d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 4760: 0063e640 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 4761: 0063a970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 4762: 002ee2ad 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 4762: 002ee2fd 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 4763: 00254f9d 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 4764: 003e3ef5 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 4764: 003e3f45 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 4765: 00660326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 4766: 003fdd55 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 4766: 003fdda5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 4767: 00660b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 4768: 0065f7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 4769: 003bcf45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 4769: 003bcf95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 4770: 00272411 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 4771: 004487e5 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 4771: 00448835 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 4772: 0029a851 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 4773: 00660efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 4774: 00661096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 4775: 002cd3ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 4776: 00261ee5 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 4777: 003dc679 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 4777: 003dc6c9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 4778: 0062eb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 4779: 00296495 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ - 4780: 0044e199 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 4780: 0044e1e9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 4781: 0065f92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 4782: 00639768 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 4783: 002d2405 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 4784: 00599a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 4785: 00630a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 4786: 0044908d 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ - 4787: 002f735d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 4788: 003bf53d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 4786: 004490dd 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 4787: 002f73ad 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 4788: 003bf58d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 4789: 0062c740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 4790: 0065fda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 4791: 002ed015 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 4791: 002ed065 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 4792: 0062e118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 4793: 0065f75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 4794: 002f09b9 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 4795: 002fa7bd 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 4794: 002f0a09 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 4795: 002fa80d 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 4796: 0066089c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 4797: 0065f544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 4798: 0040cee9 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 4798: 0040cf39 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 4799: 0065ff5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 4800: 001ae91d 84 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 4801: 0044ac95 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 4802: 003ba069 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 4801: 0044ace5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 4802: 003ba0b9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 4803: 001ac4b5 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 4804: 00187689 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 4805: 00660ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 4806: 00660aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 4807: 002b4ef9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 4808: 00635b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 4809: 0062aefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 4810: 006605d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 4811: 002217d9 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ - 4812: 00461bb1 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 4812: 00461c01 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 4813: 00628e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 4814: 0063dc48 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 4815: 0020b321 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 4816: 0065f4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 4817: 00631950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 4818: 0036caa1 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 4818: 0036caf1 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 4819: 0065f47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 4820: 003d6c8d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 4820: 003d6cdd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 4821: 0063b0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 4822: 002b5089 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ - 4823: 0036287d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 4823: 003628cd 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 4824: 002b527d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 4825: 0066059c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 4826: 0065fbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 4827: 0029faa1 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 4828: 006290ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 4829: 006607c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 4830: 0062c440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 4831: 002ccbdd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 4832: 0063352c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 4833: 003f27f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 4834: 003bd7f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 4833: 003f2845 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 4834: 003bd841 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 4835: 0063982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ - 4836: 003b58d9 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 4836: 003b5929 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 4837: 00660592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 4838: 003d7791 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 4838: 003d77e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 4839: 0065fc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 4840: 00660d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 4841: 0041af69 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 4841: 0041afb9 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 4842: 00661674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 4843: 002bb17d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 4844: 002baddd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 4845: 006616e8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 4846: 0063896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 4847: 00660008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 4848: 0041a8f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 4849: 003e06fd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 4850: 00375f89 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 4848: 0041a945 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 4849: 003e074d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 4850: 00375fd9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 4851: 00660ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 4852: 00631790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 4853: 00633c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 4854: 0063b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 4855: 003cac25 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 4855: 003cac75 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 4856: 0065f298 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 4857: 00660e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 4858: 0059a618 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 4859: 003f2fcd 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 4859: 003f301d 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 4860: 0027a265 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 4861: 0065f98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 4862: 003bece9 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 4862: 003bed39 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 4863: 0063365c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 4864: 0065f2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 4865: 001d7521 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 4866: 0065f4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 4867: 00288bf1 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 4868: 0062bd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 4869: 0062efb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 4870: 0054a754 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 4870: 0054a7a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ 4871: 00639414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 4872: 00582884 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 4873: 0028acad 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 4874: 00239779 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 4875: 003db805 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 4875: 003db855 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 4876: 0065fff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 4877: 00417749 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 4877: 00417799 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 4878: 00629f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 4879: 006392b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 4880: 001ee1fd 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 4881: 00345d55 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 4881: 00345da5 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 4882: 0020e7ed 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 4883: 0026e881 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 4884: 0065fe5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 4885: 002d1ff5 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 4886: 0030578d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 4886: 003057dd 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 4887: 0025ac6d 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 4888: 00637070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 4889: 0065fd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 4890: 00660e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 4891: 0045116d 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 4892: 00330eed 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 4891: 004511bd 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 4892: 00330f3d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 4893: 002219a5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 4894: 003ce2f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 4895: 00328291 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 4894: 003ce349 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 4895: 003282e1 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 4896: 0065fc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 4897: 003f85b1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 4897: 003f8601 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 4898: 0062ae3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 4899: 00633e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ - 4900: 00304231 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 4901: 00318905 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 4900: 00304281 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 4901: 00318955 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 4902: 002cbdd5 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 4903: 00288a51 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 4904: 00463738 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 4904: 00463788 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 4905: 0065f210 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 4906: 003b90d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 4906: 003b9125 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 4907: 0065fb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 4908: 0065f814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 4909: 00439d79 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 4909: 00439dc9 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 4910: 0065fa3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 4911: 00660664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 4912: 0059afe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 4913: 00661324 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 4914: 0027a06d 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 4915: 0065f6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 4916: 002dbfbd 2476 FUNC GLOBAL DEFAULT 12 helper_st_asi │ │ │ │ 4917: 00630140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 4918: 00635ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 4919: 001aa0c1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 4920: 006328cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 4921: 006371f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 4922: 0031e8e5 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 4922: 0031e935 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 4923: 0065f7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 4924: 0062c390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 4925: 00187ccd 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 4926: 00593e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 4927: 0062d798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 4928: 0065fb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 4929: 00660026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ 4930: 002b12c5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 4931: 00632ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 4932: 0062920c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 4933: 0062bf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 4934: 002a4095 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 4935: 0028aa25 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 4936: 001eb289 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 4937: 003d11bd 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 4937: 003d120d 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 4938: 00632c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 4939: 006293ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 4940: 00227af5 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 4941: 0065f36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 4942: 0065fcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ - 4943: 004325b1 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 4944: 0032fd8d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 4943: 00432601 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 4944: 0032fddd 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 4945: 0024c8ed 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 4946: 0063a728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 4947: 006380b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 4948: 003c09a5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 4948: 003c09f5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 4949: 0065f67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 4950: 0062f8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 4951: 005a0cc0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 4952: 0026f1f9 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ 4953: 00290de9 124 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 4954: 0065f014 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 4955: 00639a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 4956: 0062aa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 4957: 0062bd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 4958: 001adae1 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 4959: 004595c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 4959: 00459619 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 4960: 006300d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 4961: 006396b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 4962: 0043be61 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 4963: 00404619 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ - 4964: 003e7f61 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 4962: 0043beb1 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 4963: 00404669 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 4964: 003e7fb1 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 4965: 00636830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 4966: 00635768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 4967: 00420f75 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 4968: 0031292d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 4969: 003c0d91 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 4967: 00420fc5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 4968: 0031297d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 4969: 003c0de1 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 4970: 0063248c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 4971: 006616eb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 4972: 002963b9 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 4973: 006324cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 4974: 003b318d 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 4974: 003b31dd 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 4975: 006609b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 4976: 003cd071 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 4976: 003cd0c1 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 4977: 0062d938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 4978: 006602dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ - 4979: 003ca139 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 4979: 003ca189 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 4980: 00631830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 4981: 006308a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 4982: 006354f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 4983: 003e8169 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 4983: 003e81b9 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 4984: 00660002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 4985: 00598518 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 4986: 00636760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 4987: 0065fcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 4988: 006297c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 4989: 00638f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 4990: 006301d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ 4991: 0065fa6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 4992: 00630bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 4993: 00661024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 4994: 0065f446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 4995: 0065fad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 4996: 0059dac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmuld │ │ │ │ - 4997: 003dd5c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 4997: 003dd615 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 4998: 0065ffa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 4999: 00597ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 5000: 0062b01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 5001: 0065f9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 5002: 0065fae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 5003: 00595944 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 5004: 006369a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 5005: 0062cc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 5006: 00629f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 5007: 00661048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 5008: 00638dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 5009: 002eb3f1 2 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 5009: 002eb441 2 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 5010: 0022e919 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 5011: 00637450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 5012: 0028a991 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 5013: 0063ae24 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 5014: 003aa3f9 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 5015: 003e89ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 5016: 003e6e59 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 5017: 004498fd 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 5014: 003aa449 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 5015: 003e8a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 5016: 003e6ea9 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 5017: 0044994d 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 5018: 0059db48 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmulq │ │ │ │ 5019: 00218639 220 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 5020: 0042aced 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 5020: 0042ad3d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 5021: 0059da40 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmuls │ │ │ │ 5022: 0024c12d 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 5023: 002d3ecd 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 5024: 0065f6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 5025: 0040282d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 5025: 0040287d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 5026: 0065ff54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 5027: 006608ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 5028: 006324bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 5029: 006385c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 5030: 00345269 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 5030: 003452b9 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 5031: 0023a7c9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 5032: 00639434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 5033: 0032eb4d 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 5033: 0032eb9d 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 5034: 0062a648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 5035: 0026d979 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 5036: 003c5995 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 5037: 002fc541 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 5036: 003c59e5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 5037: 002fc591 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 5038: 00637b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 5039: 0032d481 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 5039: 0032d4d1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 5040: 00661628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 5041: 0062ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ 5042: 001c38a1 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 5043: 00660444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 5044: 006606e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ - 5045: 002fc7e9 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 5045: 002fc839 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 5046: 00634f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 5047: 00259f39 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 5048: 0028991d 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 5049: 002b4dc9 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 5050: 00638520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 5051: 00660b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 5052: 002b647d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 5053: 0062e0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 5054: 0065f9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 5055: 0065f6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 5056: 004022c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 5056: 00402319 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 5057: 0063306c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 5058: 00321d79 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 5058: 00321dc9 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 5059: 00636e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 5060: 0065f802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 5061: 0062bf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 5062: 0065ff98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 5063: 005a0d08 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 5064: 00278aed 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 5065: 00628aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 5066: 00629908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 5067: 00636f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 5068: 001bc075 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 5069: 00628474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 5070: 006604a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 5071: 003dcba1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 5071: 003dcbf1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 5072: 00660446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 5073: 001ae971 166 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ - 5074: 0045d2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 5074: 0045d345 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 5075: 006601bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 5076: 003f41d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 5076: 003f4229 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 5077: 00631430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 5078: 00639be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 5079: 0025b5f1 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 5080: 00411ea1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 5081: 004362d9 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 5080: 00411ef1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 5081: 00436329 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 5082: 0062f634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 5083: 0065fa16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 5084: 001ba9e1 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 5085: 00434bf1 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 5085: 00434c41 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 5086: 0065f34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 5087: 00217921 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 5088: 00660100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 5089: 00310c31 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 5089: 00310c81 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 5090: 00635738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 5091: 0062912c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 5092: 006348a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 5093: 0065f87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 5094: 0062c3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 5095: 0065f984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 5096: 0066066e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 5097: 004019dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 5097: 00401a2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 5098: 00580ec8 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 5099: 006602d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 5100: 00401ff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 5100: 00402049 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 5101: 0065fe76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 5102: 002fc5e9 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 5102: 002fc639 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 5103: 002d3499 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 5104: 0042942d 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 5104: 0042947d 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 5105: 006347a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 5106: 0033c95d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 5106: 0033c9ad 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 5107: 00634798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 5108: 001c2761 284 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 5109: 0029b899 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 5110: 00309315 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 5110: 00309365 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 5111: 0059bb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 5112: 00660d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 5113: 00582de8 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 5114: 0020c535 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 5115: 00599178 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 5116: 0044f1cd 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 5116: 0044f21d 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 5117: 0025a831 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 5118: 006604f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 5119: 00660034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 5120: 0035cf05 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 5120: 0035cf55 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 5121: 0058c3d0 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 5122: 0063258c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 5123: 0041b051 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ - 5124: 002f4f79 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 5125: 003bf9b9 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 5126: 00330f3d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 5127: 003c3585 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 5128: 002ebbf5 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 5123: 0041b0a1 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 5124: 002f4fc9 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 5125: 003bfa09 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 5126: 00330f8d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 5127: 003c35d5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 5128: 002ebc45 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 5129: 00289539 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 5130: 0054a764 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 5130: 0054a7b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 5131: 0065f4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 5132: 0023402d 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 5133: 00283329 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 5134: 003d54d5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 5135: 00343ad5 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 5134: 003d5525 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 5135: 00343b25 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 5136: 0062ec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 5137: 00599ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 5138: 00631440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 5139: 0063b2d8 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 5140: 00660064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 5141: 00634c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 5142: 00412ef5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 5142: 00412f45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 5143: 001b49fd 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 5144: 002b083d 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 5145: 003a7ccd 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 5145: 003a7d1d 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 5146: 0065f010 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 5147: 002be175 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 5148: 002cfa91 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 5149: 003cd329 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 5150: 002fb8a9 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 5149: 003cd379 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 5150: 002fb8f9 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 5151: 0062d268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ - 5152: 003e279d 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 5153: 0045b66d 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 5152: 003e27ed 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 5153: 0045b6bd 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 5154: 0023506d 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ - 5155: 003fdc29 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 5155: 003fdc79 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 5156: 0062945c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 5157: 002223e9 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 5158: 00583414 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 5159: 002cdd9d 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 5160: 0065f85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 5161: 0063302c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 5162: 00660bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 5163: 0062d8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 5164: 006308d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 5165: 0031e9e5 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 5165: 0031ea35 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 5166: 001b5fb1 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 5167: 0065f56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 5168: 0028a6d1 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 5169: 0023f8ad 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 5170: 0022dde9 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 5171: 003b1289 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 5171: 003b12d9 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 5172: 00636f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 5173: 002b4e39 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 5174: 0063bb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 5175: 0066028c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 5176: 0062c9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 5177: 002412f9 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 5178: 0062de08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 5179: 00661036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 5180: 001a6dd1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 5181: 0065f9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 5182: 003e4475 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 5182: 003e44c5 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 5183: 0065f754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 5184: 001b1455 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 5185: 006368f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 5186: 00582718 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ - 5187: 00368e15 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 5187: 00368e65 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 5188: 0025cb99 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 5189: 0062923c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 5190: 001ed66d 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 5191: 0062a698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 5192: 002b5001 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 5193: 006604d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 5194: 005969c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 5195: 002b51b5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ - 5196: 003d12a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 5196: 003d12f9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 5197: 00660d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 5198: 0062b2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 5199: 003dbd4d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 5199: 003dbd9d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 5200: 006608a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 5201: 00351791 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ - 5202: 003274f9 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 5201: 003517e1 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 5202: 00327549 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 5203: 00290bd1 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 5204: 001ee881 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 5205: 0041c0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 5205: 0041c101 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 5206: 0065f414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 5207: 0062a1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 5208: 0065f584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 5209: 0065fd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 5210: 002fc64d 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 5210: 002fc69d 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 5211: 00660800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 5212: 00236485 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 5213: 0065fbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 5214: 006377fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ - 5215: 003cc0a1 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 5215: 003cc0f1 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 5216: 00660cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 5217: 003c53dd 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 5217: 003c542d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 5218: 00660386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 5219: 0062c85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 5220: 00436af9 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 5220: 00436b49 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 5221: 00628784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 5222: 0066164a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 5223: 0062a264 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 5224: 003fbb01 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 5224: 003fbb51 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 5225: 0062a390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 5226: 0065ffba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 5227: 003dc2f9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 5228: 00431fcd 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 5227: 003dc349 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 5228: 0043201d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 5229: 0062938c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 5230: 0024ea41 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 5231: 00583720 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 5232: 00660a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 5233: 00415095 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 5233: 004150e5 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 5234: 00631b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 5235: 001b9571 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 5236: 006285c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 5237: 001ee421 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 5238: 006336fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 5239: 00660ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 5240: 00401111 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 5240: 00401161 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 5241: 00639e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 5242: 0027f309 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 5243: 002892bd 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 5244: 001e45ed 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 5245: 00660e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 5246: 006365a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 5247: 0040b419 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 5247: 0040b469 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 5248: 006609c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 5249: 00660488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 5250: 0062d978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ - 5251: 003aa191 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 5251: 003aa1e1 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 5252: 0024fc79 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 5253: 0029e44d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 5254: 003d7881 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 5255: 003a2689 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 5254: 003d78d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 5255: 003a26d9 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 5256: 002cf899 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 5257: 00220ead 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 5258: 00330f99 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 5258: 00330fe9 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 5259: 001b1315 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 5260: 003bc9e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 5261: 00447175 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 5260: 003bca31 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 5261: 004471c5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 5262: 0062a224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 5263: 00197b21 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ - 5264: 003a97ad 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 5264: 003a97fd 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 5265: 0066057e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 5266: 0065fbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 5267: 002a0e6d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 5268: 0062f0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 5269: 006367b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 5270: 00660f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 5271: 0065f80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 5272: 00660a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 5273: 00303485 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 5273: 003034d5 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 5274: 00223e71 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 5275: 0066101c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 5276: 0044c5e5 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 5276: 0044c635 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 5277: 0059b068 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 5278: 00639758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 5279: 00637e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 5280: 006601e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 5281: 0020e611 164 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 5282: 0063a6dc 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 5283: 00445c9d 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 5283: 00445ced 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 5284: 0063275c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 5285: 001bc1d5 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ - 5286: 00402995 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 5286: 004029e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 5287: 0065faaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 5288: 00278a61 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 5289: 005371f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 5289: 00537248 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 5290: 00635148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 5291: 0062c170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 5292: 0065fb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 5293: 0041b119 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 5293: 0041b169 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 5294: 0063a1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 5295: 006600e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 5296: 00631170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 5297: 003fc161 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 5297: 003fc1b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 5298: 0065fa66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 5299: 001ea785 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 5300: 002125f1 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 5301: 0023a809 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 5302: 0063988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5303: 00440de9 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 5303: 00440e39 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 5304: 0026f051 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 5305: 001eae19 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 5306: 00631990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 5307: 00637500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 5308: 003e414d 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 5308: 003e419d 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 5309: 006602c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 5310: 0041f321 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 5311: 0034b8e5 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 5312: 003b4e99 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 5313: 00438ead 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 5314: 00431f31 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 5310: 0041f371 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 5311: 0034b935 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 5312: 003b4ee9 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 5313: 00438efd 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 5314: 00431f81 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 5315: 001d9435 104 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 5316: 0062ec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 5317: 00628734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 5318: 0065fc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 5319: 00660922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 5320: 006290dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 5321: 0065f5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 5322: 003eb719 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 5322: 003eb769 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 5323: 0065f8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 5324: 0066057c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 5325: 0059e1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_code │ │ │ │ - 5326: 00453081 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 5327: 00343885 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 5326: 004530d1 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 5327: 003438d5 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 5328: 002d3ea1 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 5329: 0065f542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 5330: 00631610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 5331: 0063a778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 5332: 00197a39 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 5333: 00660298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 5334: 0041c1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 5334: 0041c1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 5335: 0058385c 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 5336: 001bbaf1 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 5337: 0062939c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 5338: 0041e629 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 5338: 0041e679 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 5339: 002142fd 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 5340: 00635bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 5341: 00639464 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 5342: 00639708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 5343: 00661178 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 5344: 0065fe1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 5345: 002715f5 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 5346: 0062c060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 5347: 0065f63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 5348: 0063ad04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 5349: 0030caa1 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 5350: 0043ead1 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 5349: 0030caf1 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 5350: 0043eb21 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 5351: 0029f089 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 5352: 0044fbd5 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 5352: 0044fc25 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 5353: 00636230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 5354: 0065fb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 5355: 006372b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 5356: 0059c508 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 5357: 0063dd3c 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 5358: 002fe021 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 5359: 00310765 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 5358: 002fe071 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 5359: 003107b5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 5360: 00660d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 5361: 0063afd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 5362: 006602b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 5363: 00638dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 5364: 0066075a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 5365: 00633a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 5366: 00411c5d 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 5366: 00411cad 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 5367: 00660222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 5368: 0065f6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 5369: 002a1769 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 5370: 00631630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 5371: 00454b8d 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 5371: 00454bdd 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 5372: 0065fd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 5373: 0062efc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 5374: 001b4a39 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 5375: 0019f1f1 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 5376: 006603b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 5377: 006616b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 5378: 002badc1 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 5379: 001b543d 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 5380: 00457039 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 5380: 00457089 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 5381: 00660a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5382: 002a12b1 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 5383: 006609f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 5384: 0044ad65 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 5384: 0044adb5 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 5385: 0065fe32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 5386: 0042c561 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 5387: 003df4dd 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 5386: 0042c5b1 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 5387: 003df52d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 5388: 00265f79 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 5389: 006338a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_TLBFLUSH_EVENT │ │ │ │ 5390: 00629a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 5391: 0062e7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 5392: 00255b91 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 5393: 0065fc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 5394: 001a58b5 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 5395: 0029874d 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 5396: 00660fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 5397: 003bf619 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 5397: 003bf669 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 5398: 005801e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 5399: 0065fb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 5400: 0065fdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 5401: 00214311 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 5402: 00436349 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 5402: 00436399 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 5403: 0065f658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 5404: 003f3d31 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 5405: 003d4321 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 5404: 003f3d81 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 5405: 003d4371 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 5406: 00633e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 5407: 002ccf3d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 5408: 006609f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 5409: 003b2bc9 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 5409: 003b2c19 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 5410: 0065f3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 5411: 003e3c39 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 5411: 003e3c89 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 5412: 00660fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 5413: 00287ca1 168 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 5414: 00628c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 5415: 0063270c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 5416: 0065f2e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 5417: 00660db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ - 5418: 003cd435 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 5418: 003cd485 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 5419: 00638680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 5420: 00634998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 5421: 0024f22d 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 5422: 00630060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 5423: 0066098c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 5424: 00185cc9 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 5425: 003bcecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 5426: 00342ccd 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 5425: 003bcf1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 5426: 00342d1d 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 5427: 001cc849 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 5428: 00449fdd 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 5428: 0044a02d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 5429: 002d3bc9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ 5430: 00638c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_DPROT_EVENT │ │ │ │ - 5431: 003bdcdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 5431: 003bdd2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 5432: 0062919c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ - 5433: 003fdfc1 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 5433: 003fe011 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 5434: 002ba8d1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 5435: 002bad55 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 5436: 004027b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 5436: 00402805 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 5437: 0063a2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 5438: 00595080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 5439: 003e9231 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 5439: 003e9281 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 5440: 00252e35 92 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 5441: 003e1ab9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 5441: 003e1b09 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 5442: 00248929 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 5443: 003fb5a5 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 5444: 00455711 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 5445: 003278a1 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 5446: 0034f84d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 5443: 003fb5f5 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 5444: 00455761 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 5445: 003278f1 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 5446: 0034f89d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 5447: 00660696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 5448: 0065fd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 5449: 002a187d 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 5450: 00596de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 5451: 00660382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 5452: 0063324c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 5453: 00631a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 5454: 002408b5 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 5455: 00594840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 5456: 0032236d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 5456: 003223bd 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 5457: 0022e0a9 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 5458: 001fb7cd 1064 FUNC GLOBAL DEFAULT 12 m48t59_write │ │ │ │ 5459: 00628344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 5460: 00240b21 216 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 5461: 0032938d 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 5462: 00320da5 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 5461: 003293dd 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 5462: 00320df5 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 5463: 0057bfe4 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 5464: 00660334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 5465: 00277175 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 5466: 003cd5f5 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 5466: 003cd645 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 5467: 0066040e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 5468: 00660fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 5469: 006609d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 5470: 00629d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 5471: 00630d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 5472: 0059c928 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 5473: 006607d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 5474: 00331101 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 5474: 00331151 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 5475: 006375f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 5476: 00660c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 5477: 0065fea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 5478: 001cc991 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 5479: 001f7d2d 2 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 5480: 0062a4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 5481: 00219bcd 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 5482: 00635278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ - 5483: 003093e5 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 5483: 00309435 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 5484: 00633de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 5485: 003ec46d 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ - 5486: 00457889 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 5485: 003ec4bd 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 5486: 004578d9 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 5487: 0024b2c9 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ - 5488: 0043b31d 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 5489: 003c7335 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 5488: 0043b36d 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 5489: 003c7385 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 5490: 0065fb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 5491: 0065f2d8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 5492: 00220a45 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 5493: 00457dbd 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 5493: 00457e0d 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 5494: 00298811 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 5495: 00344435 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 5495: 00344485 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 5496: 00661646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 5497: 00660c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 5498: 0040bec5 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 5499: 002f313d 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 5498: 0040bf15 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 5499: 002f318d 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 5500: 0065f8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 5501: 00631390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 5502: 0065efb8 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 5503: 002ba951 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 5504: 0066027a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 5505: 00660282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 5506: 00214321 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 5507: 002a338d 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 5508: 00631c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 5509: 0063a9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 5510: 003c1ab5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 5510: 003c1b05 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 5511: 005826e8 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 5512: 00660cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 5513: 00635648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 5514: 002cebd1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 5515: 001b621d 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 5516: 00590a54 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 5517: 00590ab4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 5518: 006398d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 5519: 00250cb1 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 5520: 00590ad4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 5521: 0065fee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 5522: 0030300d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 5522: 0030305d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 5523: 00660516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 5524: 00636db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 5525: 0037d9ad 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 5525: 0037d9fd 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 5526: 0062ad9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 5527: 0023532d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 5528: 003cfdcd 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 5528: 003cfe1d 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 5529: 0062dd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 5530: 0037adc1 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 5530: 0037ae11 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 5531: 00660eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 5532: 00243ff5 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 5533: 00630d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 5534: 006395f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 5535: 006357c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 5536: 006304d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 5537: 00224229 112 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 5538: 002ef9c1 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 5538: 002efa11 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 5539: 00634e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 5540: 006293cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 5541: 0063b508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 5542: 0065f33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ - 5543: 003bc095 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 5543: 003bc0e5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 5544: 0062a1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 5545: 00631ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 5546: 001f7d59 2 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 5547: 002bacd1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 5548: 0043ff15 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 5548: 0043ff65 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 5549: 00651538 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ - 5550: 00457021 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 5550: 00457071 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 5551: 006609a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 5552: 001fdfdd 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 5553: 0065f5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 5554: 006332dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 5555: 0062ea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 5556: 004324a9 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 5556: 004324f9 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 5557: 00633b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 5558: 0065f3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 5559: 00635b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 5560: 0065fcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 5561: 002ab42d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 5562: 003baef9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 5562: 003baf49 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 5563: 002cc955 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 5564: 00213a71 4 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 5565: 0065f50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 5566: 006608ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 5567: 00660854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 5568: 00342f15 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 5568: 00342f65 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 5569: 002d0f29 120 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 5570: 0059b8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 5571: 00660dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 5572: 001d9349 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 5573: 0042b639 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 5574: 003d0ca5 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 5573: 0042b689 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 5574: 003d0cf5 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 5575: 0025aadd 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 5576: 0065fc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 5577: 00634c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 5578: 00660f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 5579: 006331ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 5580: 0041a519 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ - 5581: 003d9f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 5580: 0041a569 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 5581: 003d9f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 5582: 0065f90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 5583: 0033c5b9 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 5583: 0033c609 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 5584: 0062df28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 5585: 0059c718 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 5586: 001b5495 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 5587: 002cee51 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 5588: 00660408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 5589: 00631870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 5590: 002bd50d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 5591: 0065fc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ - 5592: 003e871d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ - 5593: 00345529 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 5592: 003e876d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 5593: 00345579 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 5594: 0062f204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 5595: 002c874d 22 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 5596: 003e114d 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 5596: 003e119d 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 5597: 001b3bf1 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 5598: 003d8aa5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 5598: 003d8af5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 5599: 0065f4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 5600: 0062c8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 5601: 0065f386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 5602: 00634eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 5603: 0065f614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 5604: 002f52dd 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 5604: 002f532d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 5605: 0065f53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 5606: 00582568 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 5607: 0065f3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 5608: 003c79c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 5608: 003c7a11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 5609: 002ba9c5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 5610: 00320dc9 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 5610: 00320e19 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 5611: 00639104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 5612: 00243e51 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 5613: 002a3535 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 5614: 00660540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 5615: 002f5cc9 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 5615: 002f5d19 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 5616: 0065f686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ - 5617: 0044f965 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 5617: 0044f9b5 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 5618: 001e5e01 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 5619: 00290cc5 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 5620: 003fbef9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 5620: 003fbf49 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 5621: 001d4fd1 144 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 5622: 0059bc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 5623: 0034b95d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 5624: 0043ea0d 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 5623: 0034b9ad 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 5624: 0043ea5d 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 5625: 0028ac41 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 5626: 006608b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 5627: 0062de98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 5628: 003e8c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 5628: 003e8c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 5629: 00660a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 5630: 00286349 720 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 5631: 00637160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 5632: 003c3a0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 5632: 003c3a5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 5633: 006351e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 5634: 001af90d 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 5635: 0043ac5d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 5635: 0043acad 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 5636: 0065fbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 5637: 001e59dd 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 5638: 001b747d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 5639: 003dceb1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 5639: 003dcf01 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 5640: 0062bf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 5641: 0059352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ - 5642: 0043239d 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 5642: 004323ed 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 5643: 0062ca5c 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 5644: 0045c305 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 5644: 0045c355 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 5645: 0062be40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 5646: 00628a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 5647: 0065fa96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 5648: 00232ba9 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 5649: 003a9955 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 5649: 003a99a5 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 5650: 0029fa61 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 5651: 0043067d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 5651: 004306cd 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 5652: 0063ee78 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 5653: 0062a764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 5654: 001ade81 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 5655: 006374e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 5656: 003de395 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 5656: 003de3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 5657: 001b1f69 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 5658: 003aa545 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 5658: 003aa595 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 5659: 0065f848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 5660: 001cc80d 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 5661: 0063aab4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 5662: 0031fad9 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 5663: 00435869 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 5662: 0031fb29 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 5663: 004358b9 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 5664: 002bca4d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 5665: 002ecc65 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 5665: 002eccb5 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 5666: 002cc70d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 5667: 005991fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 5668: 003dc4c1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 5669: 0030be45 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 5668: 003dc511 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 5669: 0030be95 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 5670: 0062ad3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 5671: 005831c0 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 5672: 00291079 1008 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 5673: 003c4999 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 5673: 003c49e9 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 5674: 00660a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 5675: 002bd58d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 5676: 003ab84d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 5676: 003ab89d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 5677: 00660c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 5678: 00660e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ - 5679: 003bd6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 5679: 003bd715 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 5680: 0062c030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 5681: 00632bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5682: 00634bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 5683: 003b9e79 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 5684: 003bf7c1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 5683: 003b9ec9 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 5684: 003bf811 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 5685: 0065ff82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 5686: 002b3431 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 5687: 0065fcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 5688: 002711d5 552 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 5689: 003fdd19 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 5689: 003fdd69 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 5690: 001b13e9 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 5691: 00446ee9 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 5692: 00538f50 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 5693: 003be6b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 5691: 00446f39 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 5692: 00538fa0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 5693: 003be705 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 5694: 0065f854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 5695: 00660e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 5696: 0062a370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 5697: 00639f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 5698: 002f5e4d 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 5698: 002f5e9d 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 5699: 0065f998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 5700: 0062b890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 5701: 0065ff58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 5702: 002f3a71 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 5702: 002f3ac1 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 5703: 001ada31 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 5704: 0040a819 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 5704: 0040a869 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 5705: 00629e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 5706: 00660ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 5707: 005934a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 5708: 0023ac81 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 5709: 00660352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 5710: 00635a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 5711: 0043ba95 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 5711: 0043bae5 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 5712: 00660d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_DONE_DSTATE │ │ │ │ - 5713: 004097c9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 5713: 00409819 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 5714: 0062b480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 5715: 006602a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 5716: 00660a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 5717: 001a6345 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 5718: 0059e934 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_fsr │ │ │ │ 5719: 001d9569 128 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 5720: 0063acc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ - 5721: 002f364d 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 5721: 002f369d 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 5722: 001f136d 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 5723: 003cc719 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 5723: 003cc769 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 5724: 0062b750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 5725: 0040e661 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 5726: 0041d829 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 5725: 0040e6b1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 5726: 0041d879 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 5727: 0065fb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 5728: 003e6c49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 5728: 003e6c99 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 5729: 00634d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 5730: 003121c5 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 5731: 0040eb2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 5730: 00312215 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 5731: 0040eb7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 5732: 001c4269 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 5733: 0034d701 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 5733: 0034d751 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 5734: 0062bdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 5735: 00660aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 5736: 00422c09 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 5736: 00422c59 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 5737: 00660b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 5738: 00636250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 5739: 0059ee5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_fsr_nofcc │ │ │ │ 5740: 00633c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 5741: 002bcacd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 5742: 00660b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 5743: 002ca0dd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 5744: 00343655 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 5744: 003436a5 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 5745: 006361b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ - 5746: 003c586d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 5747: 003ce971 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 5746: 003c58bd 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 5747: 003ce9c1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 5748: 0065f2bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 5749: 00384535 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 5749: 00384585 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 5750: 0066051e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 5751: 0063a81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 5752: 002a4085 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 5753: 0062e8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 5754: 00638720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 5755: 0062b4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 5756: 0062bdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 5757: 006377dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 5758: 001b4a05 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 5759: 001ae019 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 5760: 00629fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 5761: 00593be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 5762: 0033e55d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 5762: 0033e5ad 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 5763: 005797f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ - 5764: 003a757d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 5765: 00343bc5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 5764: 003a75cd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 5765: 00343c15 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 5766: 006345f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 5767: 006610a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 5768: 0065f5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 5769: 00430795 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 5769: 004307e5 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 5770: 00660efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 5771: 003bd431 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 5771: 003bd481 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 5772: 00255215 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 5773: 00629cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 5774: 00639354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 5775: 003db45d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 5776: 003813c1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 5777: 0040ddd9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 5775: 003db4ad 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 5776: 00381411 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 5777: 0040de29 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 5778: 0062dd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 5779: 00262669 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 5780: 0065f6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 5781: 0065f838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 5782: 00310851 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ - 5783: 003480bd 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 5782: 003108a1 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 5783: 0034810d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ 5784: 00660d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_DFAULT_DSTATE │ │ │ │ - 5785: 0035cf0d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 5785: 0035cf5d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 5786: 002658e9 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 5787: 0022f601 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 5788: 00631d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 5789: 00265fe5 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 5790: 0065f504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 5791: 001dfd81 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 5792: 00303055 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 5792: 003030a5 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 5793: 0022afb5 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 5794: 002cb0d5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 5795: 0020e961 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 5796: 003e7775 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 5796: 003e77c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 5797: 00288185 52 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 5798: 0043217d 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 5798: 004321cd 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 5799: 006602fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ - 5800: 004269c1 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 5800: 00426a11 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 5801: 0062ea04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 5802: 00628acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 5803: 0065f80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 5804: 00400e71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 5805: 003290d1 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 5804: 00400ec1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 5805: 00329121 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 5806: 0066017c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 5807: 00288c45 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 5808: 00628b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 5809: 0041bf85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 5810: 002f4a41 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 5809: 0041bfd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 5810: 002f4a91 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 5811: 0065fe22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 5812: 0062a618 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 5813: 001aecc1 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 5814: 00660cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 5815: 001e05bd 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 5816: 003e86e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 5816: 003e8731 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 5817: 0063b9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 5818: 00660b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 5819: 003b1405 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 5820: 0031884d 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 5821: 00402689 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 5819: 003b1455 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 5820: 0031889d 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 5821: 004026d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 5822: 00638630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 5823: 003b6add 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 5823: 003b6b2d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 5824: 00638f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 5825: 003cc94d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 5826: 003a25e9 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 5825: 003cc99d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 5826: 003a2639 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 5827: 00224049 96 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 5828: 00593424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 5829: 003455cd 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 5830: 00409c49 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ - 5831: 004223f1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 5829: 0034561d 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 5830: 00409c99 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 5831: 00422441 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 5832: 006358f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 5833: 0065fefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 5834: 0062f4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 5835: 0065f81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 5836: 0065f009 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 5837: 006300c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 5838: 00240fc1 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ - 5839: 0033d7b9 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 5840: 0046255d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 5839: 0033d809 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 5840: 004625ad 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 5841: 00660f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 5842: 0065faba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 5843: 001b7105 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 5844: 001d7eb9 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 5845: 00636f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 5846: 0025b375 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 5847: 002741e5 54 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 5848: 001dfedd 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 5849: 00254da5 24 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 5850: 002d0ead 70 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 5851: 002226a9 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 5852: 0065f772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 5853: 00630f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ - 5854: 003ed785 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 5855: 0034e8dd 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 5854: 003ed7d5 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 5855: 0034e92d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 5856: 0062e8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 5857: 001baa2d 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 5858: 006609ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 5859: 006600ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 5860: 006609cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 5861: 003e1cb9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 5861: 003e1d09 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 5862: 001df7fd 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 5863: 003f53fd 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 5864: 004522c1 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 5863: 003f544d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 5864: 00452311 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 5865: 00635328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 5866: 00579780 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 5867: 002ba0e1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 5868: 003dc3e5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ - 5869: 0032e291 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 5868: 003dc435 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 5869: 0032e2e1 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 5870: 00582508 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 5871: 0066112c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 5872: 002efad1 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 5872: 002efb21 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 5873: 00218d9d 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 5874: 00344b85 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 5874: 00344bd5 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 5875: 0062ea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 5876: 0062ee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 5877: 00628e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 5878: 00634728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 5879: 0040d389 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ - 5880: 003e00e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5879: 0040d3d9 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 5880: 003e0135 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 5881: 0062f294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 5882: 002f490d 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 5882: 002f495d 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 5883: 00661616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 5884: 00402869 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 5884: 004028b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 5885: 0065fbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 5886: 0062cc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 5887: 002c20c5 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 5888: 003a66dd 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 5888: 003a672d 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 5889: 001e5879 356 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 5890: 0022f2cd 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 5891: 00630610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 5892: 0065f7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 5893: 0020ed91 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 5894: 0043e3b1 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 5894: 0043e401 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 5895: 0062d758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 5896: 0065f77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 5897: 0062e834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 5898: 0062ec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 5899: 00185d65 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 5900: 002f6e91 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 5900: 002f6ee1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 5901: 00634d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 5902: 002ab31d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 5903: 002cc87d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 5904: 003b1ead 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 5905: 00431679 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ - 5906: 0040f451 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 5904: 003b1efd 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 5905: 004316c9 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 5906: 0040f4a1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 5907: 00633fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 5908: 003da199 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 5908: 003da1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 5909: 0065fefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 5910: 0024f1f1 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 5911: 00326739 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 5912: 003d7755 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 5911: 00326789 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 5912: 003d77a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ 5913: 00213a3d 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 5914: 00638884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 5915: 00660706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 5916: 0062bd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 5917: 006608b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 5918: 002236f1 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 5919: 0034caed 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 5920: 00435ba5 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 5921: 003bd779 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 5919: 0034cb3d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 5920: 00435bf5 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 5921: 003bd7c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 5922: 00221e8d 96 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 5923: 0062ae0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 5924: 006312c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 5925: 00630b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 5926: 0065f7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 5927: 00660840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 5928: 00634a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 5929: 0063a2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 5930: 00632bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 5931: 003c8719 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 5932: 002f6bd1 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 5931: 003c8769 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 5932: 002f6c21 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 5933: 006610c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 5934: 006337ec 60 OBJECT GLOBAL DEFAULT 24 hw_sparc_trace_events │ │ │ │ 5935: 002ba159 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 5936: 00278c09 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 5937: 0029fcb5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ - 5938: 003be63d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 5938: 003be68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 5939: 0063253c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ 5940: 002886f1 360 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 5941: 001fda4d 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 5942: 001e94a1 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 5943: 0036dccd 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 5943: 0036dd1d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 5944: 00660332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 5945: 00660184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 5946: 0065f9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 5947: 001e0219 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 5948: 002b47a5 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 5949: 002e63f1 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 5949: 002e6441 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 5950: 0062e854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 5951: 0023cbe5 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 5952: 0020cf6d 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 5953: 0063a01c 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ - 5954: 0042c505 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 5954: 0042c555 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 5955: 002234e5 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 5956: 002cdee9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 5957: 00634768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 5958: 00630720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 5959: 00240c51 16 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ 5960: 0063785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_EVENT_EVENT │ │ │ │ 5961: 0062ef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_ACCESS_BLOCKED_EVENT │ │ │ │ @@ -5968,630 +5968,630 @@ │ │ │ │ 5964: 006382a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_REJECT_EVENT │ │ │ │ 5965: 0066049a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 5966: 001e5f2d 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 5967: 00185f3d 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 5968: 0062f7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 5969: 006356b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 5970: 001ade21 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 5971: 003ea35d 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 5971: 003ea3ad 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ 5972: 00660534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_DSTATE │ │ │ │ - 5973: 003edf15 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 5973: 003edf65 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 5974: 0062a3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 5975: 002862c1 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 5976: 0065f294 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 5977: 0062b7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 5978: 0063adb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 5979: 00660caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ 5980: 001a4875 248 FUNC GLOBAL DEFAULT 12 float64_rem │ │ │ │ 5981: 00638a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 5982: 006334dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 5983: 0024b179 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ - 5984: 002e4cf5 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 5985: 0040e3e1 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ - 5986: 0040c995 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 5987: 003ec531 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 5984: 002e4d45 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 5985: 0040e431 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 5986: 0040c9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 5987: 003ec581 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 5988: 001e12c5 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 5989: 0065fa2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 5990: 00660fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 5991: 0065f89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 5992: 00372699 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 5992: 003726e9 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 5993: 00632b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 5994: 00241aed 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 5995: 002e3805 232 FUNC GLOBAL DEFAULT 12 sparc_tcg_init │ │ │ │ - 5996: 003ca649 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 5997: 002ef37d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 5995: 002e3855 232 FUNC GLOBAL DEFAULT 12 sparc_tcg_init │ │ │ │ + 5996: 003ca699 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 5997: 002ef3cd 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 5998: 00592cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 5999: 003c96ed 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 6000: 004584ad 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 6001: 00410d59 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 5999: 003c973d 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 6000: 004584fd 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 6001: 00410da9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 6002: 00289d31 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 6003: 00630ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 6004: 002120a9 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 6005: 0065fca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 6006: 0066005e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 6007: 001b95ed 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 6008: 0040ed85 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 6008: 0040edd5 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 6009: 0065f80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 6010: 003e033d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 6010: 003e038d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 6011: 0065f522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 6012: 00349fa5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 6012: 00349ff5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 6013: 006608d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 6014: 00271c3d 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 6015: 0063273c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 6016: 0041f95d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 6016: 0041f9ad 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 6017: 0065f2a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 6018: 00214431 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 6019: 006605f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ - 6020: 002f7021 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 6020: 002f7071 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 6021: 0026207d 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 6022: 0044ab6d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 6022: 0044abbd 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 6023: 00599280 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 6024: 0022557d 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 6025: 0063242c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 6026: 001adf89 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 6027: 0062b7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 6028: 0022f555 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 6029: 002ec5f1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 6030: 002ecc3d 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ - 6031: 002e3bf9 218 FUNC GLOBAL DEFAULT 12 helper_save │ │ │ │ + 6029: 002ec641 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 6030: 002ecc8d 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 6031: 002e3c49 218 FUNC GLOBAL DEFAULT 12 helper_save │ │ │ │ 6032: 0062a7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 6033: 0065fc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 6034: 00660118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 6035: 00660ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 6036: 003e9c99 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 6036: 003e9ce9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 6037: 0062a194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 6038: 0032a3d9 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 6039: 003ba62d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 6038: 0032a429 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 6039: 003ba67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 6040: 0021152d 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 6041: 0065f7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 6042: 0062a8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 6043: 00636930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 6044: 0042e36d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 6044: 0042e3bd 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 6045: 006323cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 6046: 0062a9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 6047: 0062e7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 6048: 00638b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_RETRY_EVENT │ │ │ │ 6049: 002aab1d 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 6050: 001ae469 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 6051: 0066109e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 6052: 006608b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 6053: 00661068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 6054: 002ba1d5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 6055: 0020a0e1 6 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 6056: 002a453d 668 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 6057: 001e071d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 6058: 00415f3d 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ - 6059: 0045d2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 6058: 00415f8d 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 6059: 0045d309 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 6060: 00639c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 6061: 0062941c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 6062: 006290bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 6063: 002cff01 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 6064: 0065ff86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 6065: 00660a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 6066: 00447bc1 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 6066: 00447c11 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 6067: 0065fd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 6068: 0066082c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 6069: 0066050e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 6070: 00221301 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 6071: 002ec511 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 6072: 00431e49 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 6073: 0045b091 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 6074: 0043399d 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 6071: 002ec561 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 6072: 00431e99 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 6073: 0045b0e1 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 6074: 004339ed 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 6075: 001b7355 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 6076: 002f31f1 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 6076: 002f3241 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 6077: 0065fdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 6078: 002cdb11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 6079: 00634d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 6080: 001ade01 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 6081: 00211391 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 6082: 0062f5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 6083: 002fbb99 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 6083: 002fbbe9 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 6084: 00592c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 6085: 00580230 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 6086: 00303edd 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 6086: 00303f2d 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 6087: 0022e825 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 6088: 0065fca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 6089: 001eb0f1 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 6090: 00331b4d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 6090: 00331b9d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 6091: 00251df1 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 6092: 001d90a9 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 6093: 0063b9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 6094: 006616e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 6095: 00320d95 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ - 6096: 0034538d 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 6095: 00320de5 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 6096: 003453dd 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 6097: 00660c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 6098: 00350b15 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 6099: 0043bb35 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 6098: 00350b65 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 6099: 0043bb85 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 6100: 00639344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 6101: 003dc309 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 6102: 0045887d 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ - 6103: 004262b5 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 6101: 003dc359 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 6102: 004588cd 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 6103: 00426305 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 6104: 0065f628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 6105: 002f13b5 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 6106: 0035405d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 6105: 002f1405 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 6106: 003540ad 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 6107: 0026dbad 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 6108: 00660be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 6109: 0062a214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 6110: 0066164e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 6111: 00630980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 6112: 001a9f89 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 6113: 00636940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 6114: 00413609 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 6115: 003fdb75 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 6114: 00413659 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 6115: 003fdbc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 6116: 001b486d 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 6117: 002a07f9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 6118: 0065f350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 6119: 0065f2e8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 6120: 006284c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 6121: 005838d0 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 6122: 0034c2cd 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 6122: 0034c31d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 6123: 002bb06d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 6124: 00419d71 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 6124: 00419dc1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 6125: 0063b94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 6126: 006608f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 6127: 0062a794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 6128: 00303889 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 6128: 003038d9 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 6129: 0062c9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 6130: 00454cb9 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 6131: 003b12e5 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 6130: 00454d09 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 6131: 003b1335 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 6132: 001aa011 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 6133: 006281ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 6134: 00639654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 6135: 0065f944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 6136: 00637df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 6137: 0063a348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 6138: 006607b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 6139: 001b123d 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 6140: 006607a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 6141: 0036dab9 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 6141: 0036db09 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 6142: 0062b6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 6143: 0065fdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 6144: 00243d0d 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 6145: 00234651 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 6146: 002bb421 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 6147: 006604ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 6148: 0020f865 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 6149: 0062a2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 6150: 0043079d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 6150: 004307ed 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 6151: 002ce9fd 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 6152: 00632c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 6153: 003812c1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ - 6154: 00461a85 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 6153: 00381311 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 6154: 00461ad5 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 6155: 0062820c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 6156: 0065fc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 6157: 00631490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 6158: 006330bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 6159: 00581014 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 6160: 0043073d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 6160: 0043078d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 6161: 006605cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 6162: 0028904d 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 6163: 00660272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 6164: 003d9d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 6164: 003d9d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 6165: 006335fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 6166: 0062dcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 6167: 003d14e5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 6167: 003d1535 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 6168: 0024c2a1 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 6169: 00209fad 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 6170: 00660af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 6171: 0040ed89 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 6172: 00406375 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 6171: 0040edd9 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 6172: 004063c5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 6173: 0065fe36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 6174: 003b4821 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 6174: 003b4871 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 6175: 00660bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 6176: 00660d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 6177: 00305735 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 6177: 00305785 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 6178: 00660a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 6179: 00660f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ 6180: 006604ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 6181: 0062b7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 6182: 003cad2d 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 6182: 003cad7d 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 6183: 001b3731 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 6184: 003e8795 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 6184: 003e87e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 6185: 0027683d 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 6186: 001aede1 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 6187: 00592be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 6188: 006605da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 6189: 00636b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 6190: 00638170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 6191: 0066055e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 6192: 0066084e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 6193: 00660392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 6194: 003deec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ - 6195: 003c048d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 6196: 00331a9d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 6194: 003def11 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 6195: 003c04dd 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 6196: 00331aed 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 6197: 00595398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 6198: 0065f2cf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 6199: 0065f2a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ - 6200: 0041e7c5 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 6200: 0041e815 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 6201: 00595734 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 6202: 002e4a1d 192 FUNC GLOBAL DEFAULT 12 grlib_irqmp_ack │ │ │ │ - 6203: 003984e1 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 6202: 002e4a6d 192 FUNC GLOBAL DEFAULT 12 grlib_irqmp_ack │ │ │ │ + 6203: 00398531 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 6204: 0062d398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 6205: 0062cc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 6206: 00430fa1 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 6207: 0042d6d5 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 6206: 00430ff1 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 6207: 0042d725 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 6208: 0026dff5 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 6209: 00661086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 6210: 00631900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 6211: 0066095a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 6212: 0066081e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ - 6213: 003df5f1 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 6214: 0031ff7d 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 6213: 003df641 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 6214: 0031ffcd 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 6215: 0063335c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 6216: 003e3a4d 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 6216: 003e3a9d 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 6217: 0065fa7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 6218: 006605d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 6219: 002649fd 528 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 6220: 00411751 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 6220: 004117a1 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 6221: 001979cd 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 6222: 0063a00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 6223: 00234b2d 212 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 6224: 00312121 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 6224: 00312171 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 6225: 0065fb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 6226: 0042e3b9 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 6226: 0042e409 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 6227: 00636430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 6228: 006283d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 6229: 00582954 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 6230: 0030c411 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 6231: 0043cbc9 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 6230: 0030c461 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 6231: 0043cc19 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 6232: 001ad895 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 6233: 002a4525 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 6234: 001aeba1 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 6235: 003c3cdd 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 6235: 003c3d2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 6236: 00633d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 6237: 001fda55 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 6238: 00638df8 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 6239: 002ef695 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 6239: 002ef6e5 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 6240: 0065f7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 6241: 0065f8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 6242: 0053af40 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 6242: 0053af90 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 6243: 001a5d79 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 6244: 00403751 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 6245: 0042ba59 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 6246: 004586b1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 6244: 004037a1 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 6245: 0042baa9 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 6246: 00458701 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 6247: 002ca375 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 6248: 00634db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 6249: 003df125 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 6249: 003df175 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 6250: 006610fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 6251: 004478a1 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 6251: 004478f1 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 6252: 00225255 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 6253: 0065f42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 6254: 0063266c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 6255: 001a59a5 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 6256: 00639c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 6257: 0066063e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 6258: 002d04d5 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 6259: 003f3db5 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 6259: 003f3e05 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 6260: 006397bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 6261: 003d3b05 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 6262: 0043cc3d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 6263: 0045b481 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 6261: 003d3b55 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 6262: 0043cc8d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 6263: 0045b4d1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 6264: 0065f84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 6265: 00241a91 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 6266: 00408425 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 6266: 00408475 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 6267: 00582f4c 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 6268: 0063a738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 6269: 0065ff2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 6270: 003221cd 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 6270: 0032221d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 6271: 0066077a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ - 6272: 0044a805 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 6273: 00327f39 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ - 6274: 0041e845 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 6272: 0044a855 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 6273: 00327f89 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 6274: 0041e895 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 6275: 0062da78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 6276: 00660e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ - 6277: 003bde45 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 6278: 0037b6d9 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 6279: 003d46c1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 6277: 003bde95 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 6278: 0037b729 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 6279: 003d4711 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 6280: 00629968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 6281: 00413fc5 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 6282: 0044e311 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 6281: 00414015 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 6282: 0044e361 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 6283: 006384f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 6284: 00660614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 6285: 0065fd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 6286: 0065f36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 6287: 00378451 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 6287: 003784a1 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 6288: 0025a92d 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 6289: 00635058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 6290: 00660b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 6291: 0063ee14 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 6292: 001b7785 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 6293: 0065ffee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 6294: 002669c9 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 6295: 0065f7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 6296: 0040ca49 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 6296: 0040ca99 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 6297: 002b97c9 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 6298: 001ae241 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 6299: 00430da9 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 6299: 00430df9 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 6300: 0062ad7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 6301: 002b1499 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 6302: 0054a76c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 6302: 0054a7bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 6303: 0062c220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 6304: 0065fe18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 6305: 00634f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 6306: 0063a5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 6307: 00636350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 6308: 001ade59 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 6309: 003ab861 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 6309: 003ab8b1 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 6310: 002647e5 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 6311: 0065ff02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 6312: 00290e65 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 6313: 0026e6fd 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 6314: 00660320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 6315: 00660c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 6316: 0063dd2c 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 6317: 003c2929 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 6317: 003c2979 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 6318: 0025566d 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 6319: 001fafb1 2 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 6320: 0065f528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 6321: 0065f2c7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 6322: 0066047c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 6323: 002aa9cd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 6324: 006605d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 6325: 0062c310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 6326: 003a76e1 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 6327: 003c3035 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 6326: 003a7731 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 6327: 003c3085 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 6328: 002d3489 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 6329: 0063a56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 6330: 00221a41 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 6331: 002d2071 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 6332: 0062a9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 6333: 002872dd 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 6334: 0062a164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 6335: 0066079e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 6336: 002cef45 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 6337: 0066096e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 6338: 0043b435 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 6338: 0043b485 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 6339: 00629c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 6340: 0062df18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 6341: 0066084a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 6342: 00430681 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 6342: 004306d1 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 6343: 00661630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 6344: 0062a944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 6345: 00639bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 6346: 0030c475 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 6346: 0030c4c5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 6347: 006311d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 6348: 002ecff9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 6348: 002ed049 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 6349: 005997a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 6350: 00261655 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 6351: 00220a9d 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 6352: 001cc75d 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 6353: 001a5b09 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 6354: 003fdb39 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 6355: 00413a41 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 6356: 003dcd59 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 6354: 003fdb89 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 6355: 00413a91 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 6356: 003dcda9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 6357: 00629f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 6358: 0042b779 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 6358: 0042b7c9 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 6359: 00660068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 6360: 00264395 996 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 6361: 00408e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 6361: 00408ec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 6362: 001b13b5 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 6363: 0063d934 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 6364: 0062eab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 6365: 00660ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 6366: 00660fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 6367: 00661072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ - 6368: 003e024d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 6368: 003e029d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 6369: 0062e238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 6370: 00631860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 6371: 0059dddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 6372: 00352de5 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 6372: 00352e35 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 6373: 006602e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ 6374: 002d2189 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 6375: 002618dd 236 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 6376: 0033b39d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 6376: 0033b3ed 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 6377: 0062acfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 6378: 0041574d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 6378: 0041579d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 6379: 0065fc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 6380: 001b597d 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 6381: 00634fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 6382: 003f3e39 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 6382: 003f3e89 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 6383: 00660ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 6384: 002ff325 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 6384: 002ff375 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 6385: 001f0c29 196 FUNC GLOBAL DEFAULT 12 espdma_memory_write │ │ │ │ 6386: 00286e79 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 6387: 0066024c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 6388: 0063b85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 6389: 0063332c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 6390: 00632fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 6391: 002ba2c9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 6392: 00660d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 6393: 0065f9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 6394: 0065fc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 6395: 0044fc69 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 6395: 0044fcb9 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 6396: 0065fca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 6397: 00628d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 6398: 003320ed 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 6398: 0033213d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 6399: 0059d200 132 OBJECT GLOBAL DEFAULT 24 helper_info_fstod │ │ │ │ 6400: 001b75c1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 6401: 0065f282 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 6402: 001b7601 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 6403: 0034bce1 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 6403: 0034bd31 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 6404: 00639954 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 6405: 0065f698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 6406: 00450a99 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 6406: 00450ae9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 6407: 0065faca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 6408: 0059d38c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fstoi │ │ │ │ - 6409: 00343a45 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 6409: 00343a95 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 6410: 002226d1 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 6411: 002653d1 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 6412: 00636ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 6413: 0062ae5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 6414: 004137e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 6415: 002ee4c1 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 6416: 0041edb1 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 6414: 00413839 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 6415: 002ee511 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 6416: 0041ee01 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 6417: 0022218d 132 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 6418: 0065f97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 6419: 0036a4c9 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 6419: 0036a519 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ 6420: 0059d308 132 OBJECT GLOBAL DEFAULT 24 helper_info_fstoq │ │ │ │ - 6421: 003d7219 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 6422: 00337781 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ - 6423: 003bd251 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 6421: 003d7269 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 6422: 003377d1 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 6423: 003bd2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 6424: 00660554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ 6425: 002cce51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 6426: 00440e69 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 6426: 00440eb9 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 6427: 006608d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 6428: 0065f4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 6429: 0062ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 6430: 00660c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 6431: 0062ddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 6432: 00347c75 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 6433: 00369625 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 6432: 00347cc5 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 6433: 00369675 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 6434: 001d7dd9 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 6435: 0065f3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 6436: 00660e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 6437: 00634c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 6438: 0041e2c1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 6438: 0041e311 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 6439: 00597180 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 6440: 002d5209 292 FUNC GLOBAL DEFAULT 12 dump_mmu │ │ │ │ 6441: 0063355c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 6442: 00433b71 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 6443: 0044937d 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 6442: 00433bc1 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 6443: 004493cd 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 6444: 001ee88d 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 6445: 003b2685 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 6445: 003b26d5 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 6446: 0066044e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 6447: 00639644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 6448: 00583698 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 6449: 001addf1 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 6450: 001d91d5 4 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 6451: 0065f63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 6452: 00661656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 6453: 002ec605 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 6453: 002ec655 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 6454: 0062f394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 6455: 00660f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 6456: 00347c6d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 6456: 00347cbd 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 6457: 0022fbf1 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 6458: 00632e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 6459: 0062dcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 6460: 0065f596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 6461: 00416531 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 6461: 00416581 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 6462: 0065f3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 6463: 006603c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 6464: 00660d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_DPROT_DSTATE │ │ │ │ 6465: 00630e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 6466: 00637000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 6467: 00660680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 6468: 00634d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 6469: 002ecde1 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 6469: 002ece31 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 6470: 0063b558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 6471: 0066097a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ - 6472: 0041fa39 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 6473: 002f0c79 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 6472: 0041fa89 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 6473: 002f0cc9 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 6474: 002ba351 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ - 6475: 003283c5 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 6475: 00328415 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 6476: 002a0a29 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 6477: 00631cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 6478: 00199855 3508 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 6479: 0065fba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 6480: 006607e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 6481: 00459d51 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 6481: 00459da1 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 6482: 00660370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 6483: 003f6c2d 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 6483: 003f6c7d 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 6484: 00660236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 6485: 0041c255 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 6485: 0041c2a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 6486: 00630b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 6487: 00660ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 6488: 002c977d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 6489: 001e047d 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 6490: 00660d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 6491: 003b595d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 6491: 003b59ad 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 6492: 002d23f5 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 6493: 0063a148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 6494: 002bbbe1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 6495: 0065fcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 6496: 0065f896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 6497: 0063a8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 6498: 00633fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 6499: 0031e959 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 6499: 0031e9a9 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 6500: 00582c70 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 6501: 00660106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 6502: 00660142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 6503: 00635b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 6504: 00630230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 6505: 0065fc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 6506: 002bc489 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 6507: 0065fc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 6508: 005184ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 6509: 00405549 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 6510: 003730e9 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 6511: 003dff7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 6508: 005184fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 6509: 00405599 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 6510: 00373139 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 6511: 003dffcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 6512: 0062d788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 6513: 001b2e45 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 6514: 002cd099 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 6515: 005970fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 6516: 00431415 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 6516: 00431465 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 6517: 00256ae9 736 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 6518: 003a7791 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 6518: 003a77e1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 6519: 006386c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 6520: 0066069e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 6521: 003f6179 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 6521: 003f61c9 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 6522: 00639294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 6523: 00402215 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 6523: 00402265 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 6524: 0066030a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 6525: 00371dad 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 6525: 00371dfd 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 6526: 0062aedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 6527: 00638b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_NOSET_IRQ_EVENT │ │ │ │ 6528: 00660180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 6529: 0059c484 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 6530: 00660734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 6531: 0066103c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 6532: 002c81d5 252 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 6533: 00660094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 6534: 003d7e81 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 6534: 003d7ed1 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 6535: 0065fcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 6536: 00430bad 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 6536: 00430bfd 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 6537: 0062f5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 6538: 00638824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 6539: 003dbe11 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 6539: 003dbe61 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 6540: 0063bb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 6541: 006369c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 6542: 0065ff94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 6543: 00453b81 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 6543: 00453bd1 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 6544: 00635408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 6545: 003e4389 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 6545: 003e43d9 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 6546: 002395dd 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 6547: 0065f7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 6548: 00447a79 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 6548: 00447ac9 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 6549: 00660666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 6550: 005797a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 6551: 00636910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 6552: 00420931 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 6553: 00446ad1 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 6552: 00420981 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 6553: 00446b21 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 6554: 00634708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 6555: 0062e1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 6556: 0062e924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 6557: 0025dd2d 404 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 6558: 003e5605 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 6558: 003e5655 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 6559: 002d0401 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 6560: 00636320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 6561: 00331935 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 6561: 00331985 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 6562: 0022dec1 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 6563: 00638330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 6564: 002c96c1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 6565: 0025d58d 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 6566: 0062b440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 6567: 003ceed5 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 6567: 003cef25 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 6568: 001b3f79 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 6569: 00660a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 6570: 001bad7d 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 6571: 003e5e59 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 6571: 003e5ea9 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 6572: 0065f638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 6573: 00629e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 6574: 00638c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_MMU_FAULT_EVENT │ │ │ │ 6575: 006302a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 6576: 00629898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 6577: 0065ffc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 6578: 005180d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 6578: 00518124 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 6579: 002722cd 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 6580: 0062efd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 6581: 0063a178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 6582: 00660f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 6583: 0063788c 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 6584: 00414aa1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 6584: 00414af1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 6585: 002ba3d9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 6586: 0036b1d5 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 6586: 0036b225 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 6587: 0062ec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 6588: 002a2ce1 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 6589: 0025ebdd 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 6590: 00638d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 6591: 001e9311 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 6592: 0065f7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 6593: 001ade79 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ @@ -6599,321 +6599,321 @@ │ │ │ │ 6595: 0057bedc 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 6596: 00184741 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 6597: 00632e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 6598: 002489dd 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 6599: 0065f532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 6600: 001ade69 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 6601: 00290d69 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 6602: 002f575d 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 6602: 002f57ad 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 6603: 0062e994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 6604: 0066046a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 6605: 0066006c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 6606: 00630c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 6607: 0034803d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 6607: 0034808d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 6608: 00660506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 6609: 0026e64d 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 6610: 001b76c1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 6611: 006601fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 6612: 006349f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 6613: 006285d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 6614: 0062e088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 6615: 002f86b1 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 6615: 002f8701 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 6616: 00660466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 6617: 00410fb5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 6618: 003dc141 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 6617: 00411005 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 6618: 003dc191 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 6619: 006365c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 6620: 00660b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 6621: 002ab0fd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 6622: 0065f3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 6623: 0024eaf9 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 6624: 00629588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 6625: 00597078 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 6626: 001fe4d5 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 6627: 00632d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 6628: 0065f2dd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 6629: 0065fbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 6630: 00537200 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 6631: 00305615 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ - 6632: 002e3ad9 18 FUNC GLOBAL DEFAULT 12 cpu_cwp_inc │ │ │ │ + 6630: 00537250 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 6631: 00305665 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 6632: 002e3b29 18 FUNC GLOBAL DEFAULT 12 cpu_cwp_inc │ │ │ │ 6633: 00660e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 6634: 006370a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 6635: 0019781d 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 6636: 0030c131 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 6636: 0030c181 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 6637: 0065f7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 6638: 0062d408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 6639: 0065fada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 6640: 00223d19 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 6641: 0065f7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 6642: 0024e85d 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 6643: 002b7039 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 6644: 0065f90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 6645: 003b4f51 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ - 6646: 0041a931 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 6645: 003b4fa1 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 6646: 0041a981 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 6647: 00660ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 6648: 00599070 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 6649: 003a5a91 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 6649: 003a5ae1 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 6650: 0065f295 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ - 6651: 00426ded 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 6651: 00426e3d 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 6652: 00212665 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 6653: 0023a505 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 6654: 0065f60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 6655: 0041425d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 6656: 00373655 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 6657: 0033dd65 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 6655: 004142ad 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 6656: 003736a5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 6657: 0033ddb5 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 6658: 0065f764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 6659: 001e9355 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 6660: 0065fba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 6661: 00223499 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 6662: 0022f905 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ - 6663: 003b2015 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 6664: 00326459 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 6665: 0042aacd 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 6663: 003b2065 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 6664: 003264a9 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 6665: 0042ab1d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 6666: 00660e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 6667: 00634878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 6668: 0065f500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 6669: 006607dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 6670: 00580f28 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 6671: 0041c789 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 6671: 0041c7d9 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 6672: 00187e81 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 6673: 0066022c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 6674: 00660b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 6675: 002b6f79 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 6676: 0062a254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 6677: 003ba125 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 6677: 003ba175 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 6678: 001ad421 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 6679: 0062a904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 6680: 00241c19 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ - 6681: 00311ad1 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 6681: 00311b21 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 6682: 00637b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 6683: 0062d848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 6684: 003da42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 6684: 003da47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 6685: 0062d368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 6686: 002ebe29 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 6687: 003d86c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 6686: 002ebe79 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 6687: 003d8715 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 6688: 00636c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 6689: 006325bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 6690: 003e51c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 6691: 003367d5 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 6690: 003e5219 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 6691: 00336825 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 6692: 0027b619 1796 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 6693: 00656db0 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ - 6694: 003d1651 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 6695: 0034c9e9 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 6694: 003d16a1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 6695: 0034ca39 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 6696: 00660f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 6697: 00629e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 6698: 0065fb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 6699: 0065fd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 6700: 001d74f1 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 6701: 00660988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 6702: 00629f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 6703: 001a9c01 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 6704: 0040a0ed 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 6705: 00353979 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 6704: 0040a13d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 6705: 003539c9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 6706: 00660a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 6707: 00594c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 6708: 0063bc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 6709: 00660ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 6710: 003c5059 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 6710: 003c50a9 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 6711: 00248515 384 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 6712: 003c41bd 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 6712: 003c420d 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 6713: 0065f954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 6714: 006345d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 6715: 00304e2d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 6715: 00304e7d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 6716: 0065fb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 6717: 00660c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 6718: 001ba841 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 6719: 001edfad 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 6720: 0063250c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 6721: 0045d5c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 6722: 004570e5 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ - 6723: 002e9c65 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 6721: 0045d615 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 6722: 00457135 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 6723: 002e9cb5 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 6724: 0062f404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 6725: 0065f5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 6726: 0062db08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 6727: 00660fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 6728: 0062c660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 6729: 00594420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 6730: 0065fd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 6731: 00660882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 6732: 0062bd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 6733: 0058079c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 6734: 00426ee5 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 6734: 00426f35 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 6735: 00590ae4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 6736: 003e4485 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 6736: 003e44d5 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 6737: 0065f5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 6738: 00590b04 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 6739: 00590b44 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ - 6740: 003a7b55 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 6740: 003a7ba5 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 6741: 0063a6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 6742: 004372f9 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 6743: 003dd115 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 6742: 00437349 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 6743: 003dd165 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 6744: 006282d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 6745: 0065f3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 6746: 00633c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 6747: 0042bd5d 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 6747: 0042bdad 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 6748: 001f0b65 196 FUNC GLOBAL DEFAULT 12 espdma_memory_read │ │ │ │ 6749: 002a5e19 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 6750: 00636df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 6751: 001df6bd 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 6752: 001a82c9 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 6753: 003de599 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 6753: 003de5e9 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 6754: 0063a8ec 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 6755: 0032f779 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 6755: 0032f7c9 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 6756: 0029f425 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 6757: 006616aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ - 6758: 00330ef5 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 6759: 0045704d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ - 6760: 003bc4b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 6758: 00330f45 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 6759: 0045709d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 6760: 003bc509 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 6761: 0065f8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 6762: 0025a879 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 6763: 0030572d 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 6763: 0030577d 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 6764: 00633f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 6765: 00632b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 6766: 003bd1d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 6766: 003bd229 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 6767: 001f1801 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 6768: 00635578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 6769: 00660b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 6770: 00661052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 6771: 00456fa1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 6772: 00451b01 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 6771: 00456ff1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 6772: 00451b51 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 6773: 0062dca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 6774: 00420d41 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 6774: 00420d91 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 6775: 00660d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 6776: 0062ec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 6777: 00639928 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 6778: 0063309c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 6779: 0065f7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 6780: 002bc671 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 6781: 001a9cb1 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 6782: 003e87d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 6783: 003da51d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 6782: 003e8821 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 6783: 003da56d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 6784: 0028a63d 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 6785: 0042addd 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 6785: 0042ae2d 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 6786: 001b66c5 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 6787: 0042bc85 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 6788: 0032f7bd 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 6787: 0042bcd5 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 6788: 0032f80d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 6789: 0066113e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 6790: 0065f4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 6791: 0065fd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 6792: 0065fad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 6793: 0062d518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 6794: 001ac591 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 6795: 00660786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 6796: 001ba051 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ - 6797: 004033c1 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 6797: 00403411 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 6798: 00628ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 6799: 0063e1a0 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 6800: 00634b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 6801: 00415191 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 6801: 004151e1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 6802: 0065fdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 6803: 006390b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 6804: 003e0571 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 6805: 003a8cbd 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 6804: 003e05c1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 6805: 003a8d0d 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 6806: 00225495 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 6807: 0066032a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 6808: 002b34c5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 6809: 00449155 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 6809: 004491a5 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 6810: 00221aad 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 6811: 001d5f09 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ - 6812: 0043db8d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 6813: 003fdc65 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 6814: 003b9efd 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 6815: 003ca3b1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 6812: 0043dbdd 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 6813: 003fdcb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 6814: 003b9f4d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 6815: 003ca401 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 6816: 0063a338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 6817: 005839f8 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 6818: 002aadcd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 6819: 00639214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 6820: 006372f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 6821: 0029df59 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 6822: 00631890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 6823: 003935fd 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ - 6824: 003b5811 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 6823: 0039364d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 6824: 003b5861 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 6825: 0065f398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 6826: 0062ef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 6827: 0059940c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 6828: 00413771 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 6828: 004137c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 6829: 00660d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 6830: 00291469 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 6831: 0065ff46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 6832: 00629628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 6833: 001e5291 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 6834: 0065f82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 6835: 00660760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ 6836: 00660a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 6837: 00631530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 6838: 00222211 80 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 6839: 00426fd5 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 6840: 003f646d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 6839: 00427025 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 6840: 003f64bd 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 6841: 001ba221 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 6842: 0042157d 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 6842: 004215cd 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 6843: 00630790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 6844: 003258b1 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 6844: 00325901 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 6845: 0063aa0c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 6846: 003bfba1 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 6846: 003bfbf1 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 6847: 005840ec 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 6848: 006601dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 6849: 0063ae14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 6850: 00597624 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 6851: 002cfcad 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 6852: 00351189 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 6852: 003511d9 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 6853: 00598cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 6854: 006608d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 6855: 003fdfd1 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 6855: 003fe021 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 6856: 002d0b39 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 6857: 0065f404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 6858: 0040bfad 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 6858: 0040bffd 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 6859: 00660314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 6860: 0062e724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 6861: 001e82e9 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ 6862: 002a2909 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 6863: 006609b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 6864: 0045be61 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 6865: 00408055 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 6864: 0045beb1 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 6865: 004080a5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 6866: 00254221 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 6867: 0065f832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 6868: 00597834 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 6869: 0054a73c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 6869: 0054a78c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 6870: 0066169a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 6871: 00630330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 6872: 00660f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 6873: 0065f28c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 6874: 0065f9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 6875: 0063ab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 6876: 003fa615 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 6876: 003fa665 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ 6877: 0062a080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 6878: 0062d468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ - 6879: 003de759 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 6879: 003de7a9 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 6880: 00636b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 6881: 00330c1d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 6881: 00330c6d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 6882: 006362f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 6883: 0065f98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 6884: 0043ba11 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 6884: 0043ba61 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 6885: 0062c86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 6886: 003f6a9d 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 6887: 003d3d45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 6888: 003ee3f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 6886: 003f6aed 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 6887: 003d3d95 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 6888: 003ee445 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 6889: 00631220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 6890: 0062b4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 6891: 00636c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 6892: 0065fa9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 6893: 006324fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 6894: 0045d589 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 6894: 0045d5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 6895: 001a9d5d 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 6896: 002cc291 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 6897: 004608b5 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 6897: 00460905 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 6898: 0065fdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 6899: 0063339c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 6900: 0033a13d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 6900: 0033a18d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 6901: 002a60b1 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 6902: 00660468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 6903: 002e9f05 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 6904: 00325891 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 6903: 002e9f55 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 6904: 003258e1 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 6905: 0065f5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 6906: 0065f5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 6907: 002b6131 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 6908: 003e8f15 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 6908: 003e8f65 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 6909: 00633d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 6910: 006352c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 6911: 0065fc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 6912: 00628e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 6913: 00660d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 6914: 00660050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ 6915: 001ba185 74 FUNC GLOBAL DEFAULT 12 qkbd_state_lift_all_keys │ │ │ │ @@ -6921,577 +6921,577 @@ │ │ │ │ 6917: 006348d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 6918: 0065fb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 6919: 0025b45d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 6920: 006349b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 6921: 00660e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6922: 001bca25 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 6923: 00637ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 6924: 00330289 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 6924: 003302d9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 6925: 00633b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 6926: 00318779 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 6926: 003187c9 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 6927: 0062f214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 6928: 002b67d5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 6929: 00628fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 6930: 00660cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 6931: 0065f898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 6932: 00660b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 6933: 00635be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ - 6934: 0036a8e9 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 6935: 00327df9 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 6936: 003e5b41 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 6934: 0036a939 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 6935: 00327e49 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 6936: 003e5b91 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 6937: 002a0fd5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 6938: 0066131c 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 6939: 003dec09 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 6939: 003dec59 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 6940: 0065f640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 6941: 0041770d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 6942: 00453649 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 6941: 0041775d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 6942: 00453699 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 6943: 00278aa5 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 6944: 003ead3d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 6945: 00413be5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 6944: 003ead8d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 6945: 00413c35 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 6946: 006362a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 6947: 00446949 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 6947: 00446999 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 6948: 0063a9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 6949: 006616d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 6950: 0065fec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 6951: 00660014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 6952: 00412b79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 6952: 00412bc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 6953: 002b6459 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 6954: 0066014a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 6955: 0063ac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 6956: 00278779 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 6957: 001b73f9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 6958: 00278129 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 6959: 0062ca0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 6960: 00628d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 6961: 0054a744 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 6961: 0054a794 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 6962: 0062e984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 6963: 00638864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 6964: 00660f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 6965: 0066011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 6966: 0065fc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 6967: 0062dc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 6968: 00259221 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 6969: 00236301 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 6970: 00310755 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 6970: 003107a5 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 6971: 0062aeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 6972: 0065f976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 6973: 001afbf5 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 6974: 002b5e61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 6975: 00582a78 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 6976: 00660faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 6977: 0032f025 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 6977: 0032f075 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 6978: 0062f164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 6979: 0065f972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 6980: 003f29d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 6981: 0040f7a9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 6980: 003f2a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 6981: 0040f7f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 6982: 001bb94d 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 6983: 003ca281 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 6983: 003ca2d1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 6984: 001b660d 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 6985: 003e5241 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 6986: 004089d9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 6987: 0041c075 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 6985: 003e5291 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 6986: 00408a29 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 6987: 0041c0c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 6988: 00639560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 6989: 001df9e1 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 6990: 00636ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 6991: 00458705 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 6991: 00458755 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 6992: 001d1edd 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 6993: 001c985d 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 6994: 0045d151 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 6994: 0045d1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 6995: 001b7c8d 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 6996: 002a0841 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 6997: 00444d15 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 6997: 00444d65 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 6998: 002bea8d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 6999: 004574f9 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 6999: 00457549 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 7000: 0022ad19 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 7001: 0033d955 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 7001: 0033d9a5 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 7002: 00660e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 7003: 001a4a69 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 7004: 001f29a5 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 7005: 001acacd 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 7006: 002b3f65 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 7007: 00660e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 7008: 0028a8dd 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 7009: 002cff31 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 7010: 00660510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 7011: 00596520 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 7012: 00636920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 7013: 00342981 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 7013: 003429d1 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 7014: 0062bc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 7015: 0033ddfd 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 7015: 0033de4d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 7016: 00660d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 7017: 00660df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 7018: 00628eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 7019: 0065fd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 7020: 00629c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 7021: 006384c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 7022: 0045a6b9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 7023: 003ecea5 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 7024: 003d76a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 7022: 0045a709 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 7023: 003ecef5 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 7024: 003d76f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 7025: 006376f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 7026: 0065f332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ - 7027: 0033d911 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 7027: 0033d961 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 7028: 00596100 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 7029: 003d8a21 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 7029: 003d8a71 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 7030: 0062e1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 7031: 0062d678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 7032: 0062ccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 7033: 0065f7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 7034: 001df411 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 7035: 0066056c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 7036: 0030c781 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 7036: 0030c7d1 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 7037: 002a4535 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 7038: 00427069 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 7039: 0042c629 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 7038: 004270b9 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 7039: 0042c679 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 7040: 006602c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 7041: 002a6065 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 7042: 00403bd1 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ - 7043: 0054a708 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 7044: 0044aa39 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 7042: 00403c21 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 7043: 0054a758 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 7044: 0044aa89 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 7045: 0062a1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 7046: 00198d4d 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 7047: 0065fafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 7048: 0065fc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 7049: 006293ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 7050: 001a8141 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 7051: 001a8a51 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 7052: 00583090 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 7053: 003efaa9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 7054: 0040f0e1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 7053: 003efaf9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 7054: 0040f131 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 7055: 0066099e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 7056: 0063a198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 7057: 0063299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 7058: 00590e48 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 7059: 0062c98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 7060: 0021247d 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 7061: 00221749 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 7062: 003eb365 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 7062: 003eb3b5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 7063: 0065fb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 7064: 00318ee5 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 7064: 00318f35 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 7065: 0065faee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 7066: 002cb349 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 7067: 0041fe9d 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 7067: 0041feed 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 7068: 002beb09 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 7069: 00413ca1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 7069: 00413cf1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 7070: 00579488 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 7071: 002dac71 60 FUNC GLOBAL DEFAULT 12 helper_fsqrtd │ │ │ │ 7072: 002cbc1d 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 7073: 0042bdd1 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 7073: 0042be21 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 7074: 00260d85 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 7075: 00632c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 7076: 0043cc49 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 7076: 0043cc99 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 7077: 0065ff5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 7078: 001f99bd 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 7079: 0065ff24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 7080: 00660876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 7081: 00250fa5 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 7082: 002b6c55 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 7083: 0062ac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 7084: 00416769 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 7084: 004167b9 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 7085: 001ad0a5 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 7086: 0027f459 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 7087: 002ec5e9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 7087: 002ec639 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 7088: 0065fd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 7089: 002dacad 180 FUNC GLOBAL DEFAULT 12 helper_fsqrtq │ │ │ │ 7090: 0065f892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 7091: 002dac3d 52 FUNC GLOBAL DEFAULT 12 helper_fsqrts │ │ │ │ 7092: 00660b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 7093: 00343b75 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 7093: 00343bc5 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 7094: 0059649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 7095: 0062a954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 7096: 0063b5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 7097: 002e4d35 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 7097: 002e4d85 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 7098: 00630370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 7099: 0030bfcd 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 7099: 0030c01d 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 7100: 0063322c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 7101: 0065f5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 7102: 0065f2e1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 7103: 006354a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 7104: 00211e3d 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 7105: 0059f9ac 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ - 7106: 0040ae41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 7106: 0040ae91 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 7107: 001eaeed 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 7108: 0063241c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 7109: 00638710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 7110: 0063b2d4 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 7111: 002ece65 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 7112: 00400419 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 7111: 002eceb5 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 7112: 00400469 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 7113: 0059607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 7114: 0062c4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 7115: 002a452d 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 7116: 0023aab5 280 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ - 7117: 0041fc7d 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 7117: 0041fccd 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 7118: 00580748 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 7119: 0022e375 564 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 7120: 00636bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 7121: 001d9345 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 7122: 003f8249 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 7123: 002e4b39 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 7124: 002f67e1 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 7122: 003f8299 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 7123: 002e4b89 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 7124: 002f6831 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 7125: 00582b58 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 7126: 00420555 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 7127: 003fad45 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 7128: 0043090d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 7126: 004205a5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 7127: 003fad95 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 7128: 0043095d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 7129: 00660c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 7130: 002b7f41 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 7131: 00660c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ - 7132: 00405d25 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 7132: 00405d75 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 7133: 001b73b9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 7134: 0037bdbd 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 7135: 00343595 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 7134: 0037be0d 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 7135: 003435e5 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 7136: 00197909 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 7137: 0059cee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrpsr │ │ │ │ 7138: 001b9ed1 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 7139: 00660c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 7140: 001fafed 44 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ - 7141: 004000f1 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 7141: 00400141 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 7142: 0065f7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 7143: 002b6325 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 7144: 003c92dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 7145: 003aa9ed 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 7144: 003c932d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 7145: 003aaa3d 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 7146: 0063ab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 7147: 003f2a89 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 7147: 003f2ad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 7148: 00236e3d 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 7149: 001e1539 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 7150: 00633bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 7151: 0045edd5 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 7151: 0045ee25 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 7152: 002be80d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 7153: 00660a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 7154: 0062c730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 7155: 0063361c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 7156: 0065fcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 7157: 00636180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 7158: 00660248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 7159: 00631320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 7160: 002f1461 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 7160: 002f14b1 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 7161: 0020bd6d 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 7162: 001b59c9 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 7163: 0065feee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 7164: 001f9af9 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 7165: 006305e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 7166: 0065f6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ - 7167: 0044942d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 7167: 0044947d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 7168: 0065f258 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 7169: 001f1a4d 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 7170: 0062ef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ 7171: 00660600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 7172: 00660740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 7173: 00633b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 7174: 0020f89d 140 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 7175: 003f55e5 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 7176: 0040ef85 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ - 7177: 003e8cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 7178: 003e03f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 7175: 003f5635 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 7176: 0040efd5 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 7177: 003e8d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 7178: 003e0441 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 7179: 002b6dd9 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 7180: 0065f6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 7181: 003a5f29 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 7181: 003a5f79 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 7182: 0059d938 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsubd │ │ │ │ 7183: 0065f830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 7184: 0065f868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 7185: 0065f62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 7186: 006381a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 7187: 00261185 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 7188: 00635308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 7189: 00309065 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 7190: 0043bad1 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ - 7191: 00446d19 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 7192: 00402701 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 7189: 003090b5 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 7190: 0043bb21 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 7191: 00446d69 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 7192: 00402751 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 7193: 0062d2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 7194: 0044db49 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 7194: 0044db99 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 7195: 00631080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 7196: 0063ae04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 7197: 002beb89 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 7198: 006604a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 7199: 0059d9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsubq │ │ │ │ - 7200: 002f31a5 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 7200: 002f31f5 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 7201: 00264e15 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 7202: 0059d8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsubs │ │ │ │ - 7203: 003de1c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 7204: 0036aafd 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 7203: 003de215 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 7204: 0036ab4d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 7205: 006600aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 7206: 001b5ed1 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 7207: 0045bb49 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 7207: 0045bb99 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 7208: 0066021e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 7209: 00660aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 7210: 0063dff0 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 7211: 00636ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 7212: 006291ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 7213: 003e1e39 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 7213: 003e1e89 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 7214: 0062f344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 7215: 002b9bf1 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 7216: 003d5fbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ - 7217: 00393425 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 7216: 003d600d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 7217: 00393475 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 7218: 0062c350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 7219: 0062c480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 7220: 003d099d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 7220: 003d09ed 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 7221: 001b9ee1 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 7222: 005371e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 7222: 00537234 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 7223: 001ad605 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 7224: 00458565 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ - 7225: 0041c3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 7226: 00458961 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 7224: 004585b5 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 7225: 0041c449 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 7226: 004589b1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 7227: 001f2b39 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 7228: 002f461d 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ - 7229: 003c7139 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 7228: 002f466d 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 7229: 003c7189 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 7230: 0065f68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 7231: 001d1931 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 7232: 0034ccd9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 7233: 003e88fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 7232: 0034cd29 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 7233: 003e894d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 7234: 00596418 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 7235: 001f2a19 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 7236: 003b923d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 7236: 003b928d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 7237: 0022a6e5 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 7238: 0065f478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 7239: 0062b8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 7240: 00583884 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 7241: 002f82d9 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 7241: 002f8329 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 7242: 006606d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 7243: 006332cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 7244: 004181e5 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 7244: 00418235 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 7245: 001f7d85 72 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 7246: 0062a4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 7247: 001f3079 192 FUNC GLOBAL DEFAULT 12 empty_slot_init │ │ │ │ 7248: 00595ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 7249: 00629928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 7250: 0034d7e1 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 7251: 00331091 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 7250: 0034d831 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 7251: 003310e1 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 7252: 0062909c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 7253: 0065f5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 7254: 002c5cc5 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 7255: 00630b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 7256: 00637340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 7257: 002fdee5 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 7257: 002fdf35 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 7258: 00279c95 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 7259: 00289c05 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 7260: 0063b224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 7261: 00660fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 7262: 00405885 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 7263: 003c8b91 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 7264: 00426125 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 7265: 003e52b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 7262: 004058d5 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 7263: 003c8be1 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 7264: 00426175 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 7265: 003e5309 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 7266: 0062f774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 7267: 0062d258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 7268: 003442c9 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 7269: 003a4f6d 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 7270: 003b1dbd 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 7268: 00344319 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 7269: 003a4fbd 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 7270: 003b1e0d 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 7271: 0066034a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 7272: 0063a438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 7273: 003ff431 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 7273: 003ff481 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 7274: 0066163a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 7275: 00452ff9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 7275: 00453049 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 7276: 0065f946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 7277: 00289661 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 7278: 0065f948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 7279: 0043ba39 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 7279: 0043ba89 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ 7280: 0059df68 132 OBJECT GLOBAL DEFAULT 24 helper_info_restore │ │ │ │ - 7281: 00461a7d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 7282: 0042de01 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 7281: 00461acd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 7282: 0042de51 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 7283: 00286619 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 7284: 0044e339 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 7284: 0044e389 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 7285: 002d296d 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 7286: 0041c80d 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 7286: 0041c85d 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 7287: 0062a5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 7288: 0062c94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 7289: 001eab11 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 7290: 0065f672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ 7291: 001880a9 4 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 7292: 0065fede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 7293: 00660056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 7294: 00660a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 7295: 00639fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 7296: 002ce095 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 7297: 003e20c5 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 7298: 00326b59 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 7297: 003e2115 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 7298: 00326ba9 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 7299: 001f9c35 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 7300: 0027702d 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 7301: 003e7edd 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 7302: 0041bcb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 7301: 003e7f2d 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 7302: 0041bd05 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 7303: 0063a768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 7304: 00583924 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 7305: 0063ba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 7306: 0062f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 7307: 0066113a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 7308: 00660cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 7309: 0062f464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 7310: 003f2b3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ - 7311: 002f7d49 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 7310: 003f2b8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 7311: 002f7d99 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 7312: 002a0cbd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 7313: 00661644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 7314: 00660c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 7315: 003c22d5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 7315: 003c2325 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 7316: 00660ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 7317: 002a0f45 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 7318: 00599304 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 7319: 004487f9 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 7319: 00448849 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 7320: 0066046e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 7321: 0023ced5 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 7322: 002bae5d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 7323: 003e5205 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 7324: 003e5c01 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 7323: 003e5255 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 7324: 003e5c51 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 7325: 0065fce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 7326: 0054a6fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 7326: 0054a74c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 7327: 006600a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 7328: 0066074c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 7329: 001b7275 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 7330: 00586378 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 7331: 0020dca1 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 7332: 006337bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 7333: 006606bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ - 7334: 0045a1dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 7334: 0045a22d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 7335: 006313a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 7336: 0065fa78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 7337: 0027a341 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 7338: 00583610 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 7339: 006305b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 7340: 002b9bfd 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 7341: 00661040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 7342: 002e4d3d 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ + 7342: 002e4d8d 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 7343: 00661148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 7344: 0028b51d 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 7345: 003c2fe9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 7345: 003c3039 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 7346: 002a0c15 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 7347: 006610a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 7348: 00517e3c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 7348: 00517e8c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 7349: 00631b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 7350: 0059bfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 7351: 0044f6c1 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 7351: 0044f711 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 7352: 00628dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 7353: 0062cc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 7354: 002f72fd 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 7355: 0033193d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 7354: 002f734d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 7355: 0033198d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 7356: 00637310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 7357: 00660672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 7358: 002f58a9 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 7358: 002f58f9 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 7359: 006616f0 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 7360: 0027f505 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 7361: 003d0531 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 7361: 003d0581 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 7362: 001a845d 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 7363: 00660b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 7364: 003c7f19 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 7364: 003c7f69 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 7365: 006383e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 7366: 003d2ba5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 7366: 003d2bf5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 7367: 0062ddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 7368: 003ccd6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 7369: 0033d6f1 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 7368: 003ccdbd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 7369: 0033d741 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 7370: 002d2345 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 7371: 00637f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 7372: 0062a350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ - 7373: 00456f35 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 7373: 00456f85 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 7374: 00637430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 7375: 006601f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 7376: 006610d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 7377: 003b62f1 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 7377: 003b6341 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 7378: 0065f702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 7379: 003cf9ad 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 7379: 003cf9fd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 7380: 002cdfcd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 7381: 006616ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 7382: 00660188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 7383: 003ed14d 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 7383: 003ed19d 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 7384: 0065f99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 7385: 002efa7d 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 7385: 002efacd 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 7386: 002ba4cd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 7387: 00630c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 7388: 0066073a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 7389: 002b63a1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 7390: 001b780d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 7391: 0062db48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 7392: 0045b881 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 7392: 0045b8d1 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 7393: 0066026a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 7394: 0062cd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ - 7395: 002e3b01 248 FUNC GLOBAL DEFAULT 12 helper_rett │ │ │ │ - 7396: 00436195 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 7395: 002e3b51 248 FUNC GLOBAL DEFAULT 12 helper_rett │ │ │ │ + 7396: 004361e5 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 7397: 0066166c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 7398: 003bbafd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 7398: 003bbb4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 7399: 0066019c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 7400: 00660714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 7401: 0063375c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 7402: 0028748d 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 7403: 00635318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 7404: 0066093a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 7405: 0062943c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 7406: 00458d91 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 7406: 00458de1 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 7407: 0065f89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 7408: 0065f2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 7409: 0065fcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 7410: 00660032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 7411: 00300d5d 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 7411: 00300dad 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 7412: 0062a558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 7413: 0065f372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 7414: 0065fd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 7415: 00660028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 7416: 0041f161 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 7416: 0041f1b1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 7417: 002a5a81 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 7418: 00240bf9 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 7419: 0065f29a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 7420: 0065fd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 7421: 002a14a9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 7422: 0062d808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 7423: 003b4e31 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 7423: 003b4e81 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 7424: 00639004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 7425: 002e7f15 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ - 7426: 002ee04d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 7427: 002f8399 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 7425: 002e7f65 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 7426: 002ee09d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 7427: 002f83e9 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 7428: 0062aa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 7429: 0027421d 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 7430: 0065f8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 7431: 003d0009 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 7431: 003d0059 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 7432: 001b3cc9 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 7433: 0062bc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 7434: 0065f816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 7435: 0023b6b5 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 7436: 003c29ed 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 7436: 003c2a3d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 7437: 006362e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 7438: 006604b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 7439: 002a5a15 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 7440: 006326dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 7441: 0059bf5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 7442: 002ba545 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 7443: 0043f7a1 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 7443: 0043f7f1 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 7444: 0062c89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 7445: 006302e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 7446: 0063b2e0 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 7447: 0062ded8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 7448: 006600f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 7449: 006616e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 7450: 00638440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 7451: 003beb45 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 7451: 003beb95 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 7452: 0062a3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 7453: 0062c4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 7454: 0065fb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 7455: 002ec5c9 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 7455: 002ec619 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 7456: 002cf349 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 7457: 00420bfd 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 7457: 00420c4d 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 7458: 002bee19 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 7459: 001a73a1 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 7460: 0042cb69 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 7460: 0042cbb9 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 7461: 0062eee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 7462: 001a2521 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 7463: 0062b0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 7464: 00638750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 7465: 003caea9 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 7465: 003caef9 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 7466: 0062b2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 7467: 00451f6d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 7467: 00451fbd 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 7468: 00660f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 7469: 001f2b01 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 7470: 006372a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 7471: 006353d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 7472: 001aeac1 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 7473: 00346565 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 7473: 003465b5 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 7474: 00634758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 7475: 004574bd 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 7475: 0045750d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 7476: 0066036a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 7477: 00660f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 7478: 00248b5d 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 7479: 001c88b5 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 7480: 0065fef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 7481: 001f7dcd 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 7482: 00660daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 7483: 006605de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 7484: 001e9a65 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 7485: 0027a389 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 7486: 003f52cd 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 7486: 003f531d 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 7487: 0062d5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 7488: 0065fc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 7489: 00660cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 7490: 006600e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 7491: 002612a5 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 7492: 002993ed 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 7493: 001bab3d 112 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ @@ -7500,138 +7500,138 @@ │ │ │ │ 7496: 0062cb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 7497: 00660006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 7498: 006616be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 7499: 0065f41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 7500: 00634b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 7501: 00638bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_CLEAR_SOFTINT_EVENT │ │ │ │ 7502: 00636e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 7503: 003709e9 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 7504: 0032a53d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 7505: 0044e205 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 7503: 00370a39 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 7504: 0032a58d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 7505: 0044e255 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 7506: 00298641 160 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 7507: 003ce745 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 7507: 003ce795 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 7508: 00660166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 7509: 001a2331 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 7510: 006355e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 7511: 001d5161 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 7512: 00221ba9 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 7513: 002cfe9d 50 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 7514: 002cd16d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 7515: 00255401 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 7516: 00638fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 7517: 00583768 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 7518: 0062e824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 7519: 0063af14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 7520: 00235385 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 7521: 003053e1 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 7522: 002ec5fd 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 7521: 00305431 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 7522: 002ec64d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 7523: 00637f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 7524: 002230f1 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 7525: 001a7459 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 7526: 0040549d 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 7527: 0030beb5 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 7526: 004054ed 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 7527: 0030bf05 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 7528: 00660bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 7529: 005954a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 7530: 00413591 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 7530: 004135e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 7531: 0065fdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 7532: 00661090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 7533: 00376f4d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 7534: 003c5d85 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 7533: 00376f9d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 7534: 003c5dd5 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 7535: 0029e371 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 7536: 0063a940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 7537: 0065fb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 7538: 00413915 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 7538: 00413965 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 7539: 00661008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 7540: 00410261 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ - 7541: 0042b9f1 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ - 7542: 0041d8e9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 7540: 004102b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 7541: 0042ba41 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 7542: 0041d939 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 7543: 00630280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 7544: 001c7305 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 7545: 0065f58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 7546: 0065f6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 7547: 00595104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 7548: 006602d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ 7549: 006609de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_GID_DSTATE │ │ │ │ 7550: 00583f8c 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 7551: 00221ce5 100 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 7552: 00636900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 7553: 002ba5c1 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 7554: 006608de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ - 7555: 002e4ced 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 7556: 00457f8d 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 7555: 002e4d3d 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 7556: 00457fdd 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 7557: 00660930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 7558: 002c6039 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 7559: 00630d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 7560: 0041e1dd 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 7561: 0045b3a1 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 7560: 0041e22d 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 7561: 0045b3f1 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 7562: 0065f604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 7563: 002882e1 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 7564: 003452f5 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 7564: 00345345 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 7565: 006366f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 7566: 002cf0d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 7567: 00354a1d 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 7567: 00354a6d 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 7568: 0022541d 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 7569: 00628f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 7570: 0062ee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 7571: 002bd791 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 7572: 0058070c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ - 7573: 00405911 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 7574: 003eea4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 7573: 00405961 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 7574: 003eea9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 7575: 0062b650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 7576: 002f3b51 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 7576: 002f3ba1 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 7577: 0059e82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdpsr │ │ │ │ 7578: 0062a598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 7579: 0062f704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 7580: 00637580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 7581: 002f4bf9 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 7581: 002f4c49 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ 7582: 00638b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_WRPIL_EVENT │ │ │ │ 7583: 0062b3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 7584: 0029e499 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 7585: 002f4b5d 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 7585: 002f4bad 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 7586: 0065fd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 7587: 0065f4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 7588: 0065fbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 7589: 0024e511 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 7590: 001cc9f5 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 7591: 0062f0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 7592: 00633b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 7593: 0045d205 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 7594: 00400789 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 7593: 0045d255 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 7594: 004007d9 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 7595: 0066056a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ - 7596: 00457215 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 7596: 00457265 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 7597: 002cd0ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 7598: 00321bf1 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 7598: 00321c41 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 7599: 00636990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 7600: 0044646d 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 7600: 004464bd 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 7601: 00634fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 7602: 0041b505 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 7603: 003bda0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 7604: 0042204d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 7602: 0041b555 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 7603: 003bda5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 7604: 0042209d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 7605: 00637994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 7606: 0063a3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 7607: 0023cc39 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 7608: 0044e7e5 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 7608: 0044e835 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 7609: 00660d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_NO_SWITCH_PSTATE_DSTATE │ │ │ │ 7610: 0065fd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 7611: 0066056e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ - 7612: 004110c9 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 7612: 00411119 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 7613: 00660c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 7614: 001ae7a5 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 7615: 001ff541 236 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 7616: 003c0725 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 7617: 003ffc39 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 7618: 00451e09 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 7616: 003c0775 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 7617: 003ffc89 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 7618: 00451e59 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 7619: 006600cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 7620: 0065f664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 7621: 00431d5d 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 7621: 00431dad 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 7622: 00628444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 7623: 00660c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 7624: 006383d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 7625: 00227839 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 7626: 00348a6d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 7626: 00348abd 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 7627: 0065f8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 7628: 006338e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_SET_IRQ_LOWER_EVENT │ │ │ │ 7629: 00635178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 7630: 0062ef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 7631: 00629eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 7632: 0065ff64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 7633: 002b3e5d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ @@ -7640,74 +7640,74 @@ │ │ │ │ 7636: 00660c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 7637: 002bda21 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 7638: 001a750d 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 7639: 0062f224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 7640: 00580410 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 7641: 0062d1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 7642: 00661622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 7643: 003fce59 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 7644: 002e9901 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 7645: 004f7140 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 7643: 003fcea9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 7644: 002e9951 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 7645: 004f7190 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 7646: 0062b5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 7647: 003ee601 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 7647: 003ee651 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 7648: 002a16f9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 7649: 0025dc11 52 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 7650: 0065f980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 7651: 001b69c1 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 7652: 002b43cd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 7653: 0066000c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ - 7654: 00452c15 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 7654: 00452c65 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 7655: 00629858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 7656: 002bb0f1 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 7657: 006605a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ - 7658: 003f3b4d 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 7659: 003e5061 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 7658: 003f3b9d 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 7659: 003e50b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 7660: 0065f8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 7661: 0053721c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 7661: 0053726c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 7662: 0065fcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 7663: 00635888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 7664: 00599388 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 7665: 00635298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 7666: 0065fbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 7667: 0065f4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 7668: 00453379 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 7669: 003bc83d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 7668: 004533c9 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 7669: 003bc88d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 7670: 00660bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 7671: 0065fc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 7672: 001b2dbd 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 7673: 0020f531 68 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 7674: 00289699 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 7675: 00660e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 7676: 00660fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 7677: 00630360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 7678: 0041c309 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 7679: 00413825 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 7678: 0041c359 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 7679: 00413875 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 7680: 001fecbd 240 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 7681: 001eb069 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 7682: 002d2805 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 7683: 003189b9 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 7683: 00318a09 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 7684: 0020f60d 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 7685: 0066003c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 7686: 00660dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 7687: 002d3acd 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ 7688: 00628fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 7689: 0040ff91 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 7689: 0040ffe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 7690: 00634b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 7691: 002a1bbd 352 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 7692: 00633ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 7693: 00416dc1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 7693: 00416e11 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 7694: 006604c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 7695: 00449ba5 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 7695: 00449bf5 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 7696: 0063bc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 7697: 00660576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 7698: 003de9fd 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 7698: 003dea4d 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 7699: 00660234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ - 7700: 0037bcf1 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 7701: 00460969 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 7702: 0041f739 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 7700: 0037bd41 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 7701: 004609b9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 7702: 0041f789 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 7703: 001aaaf1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 7704: 0065f812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 7705: 005a1110 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 7706: 00660970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 7707: 002cbe9d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 7708: 0065f2ad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 7709: 006603e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ @@ -7715,532 +7715,532 @@ │ │ │ │ 7711: 0065f966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 7712: 00236451 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 7713: 0065f8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 7714: 006336ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 7715: 00660420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 7716: 002b95fd 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 7717: 0066024e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 7718: 003b58cd 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 7718: 003b591d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 7719: 0026ed29 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 7720: 0043cc01 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 7720: 0043cc51 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 7721: 001b5539 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 7722: 0063a80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 7723: 0036a75d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 7723: 0036a7ad 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 7724: 0065f290 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 7725: 006356c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 7726: 0062c690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 7727: 00448b21 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ - 7728: 0045ba71 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 7729: 00393b35 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 7730: 0040cf6d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 7727: 00448b71 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 7728: 0045bac1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 7729: 00393b85 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 7730: 0040cfbd 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 7731: 0065fbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 7732: 00635538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 7733: 003fd461 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 7734: 0031ff25 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ - 7735: 00415255 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 7733: 003fd4b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 7734: 0031ff75 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 7735: 004152a5 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 7736: 0059394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 7737: 002879f1 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 7738: 002bdcc1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 7739: 002c1579 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 7740: 0062d3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ 7741: 00660126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 7742: 0025a8e5 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 7743: 0022f04d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 7744: 0024bb09 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 7745: 0029f721 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 7746: 00660c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 7747: 00347e45 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 7747: 00347e95 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 7748: 0065f73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 7749: 006607d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 7750: 00634ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ - 7751: 00431d19 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 7751: 00431d69 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 7752: 006603a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 7753: 00660556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 7754: 0065f402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 7755: 0065f3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 7756: 00456f99 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 7756: 00456fe9 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 7757: 00186099 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 7758: 0022f05d 220 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 7759: 001c7329 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 7760: 0041b041 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 7760: 0041b091 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 7761: 0065f624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 7762: 002b3ec5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 7763: 006367a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 7764: 0028a7f1 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 7765: 0063aa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 7766: 0062925c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 7767: 00631d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 7768: 00660f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 7769: 0020ee8d 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 7770: 00437651 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 7771: 00342fbd 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 7770: 004376a1 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 7771: 0034300d 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 7772: 0063b87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 7773: 00198465 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 7774: 0042b965 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 7774: 0042b9b5 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 7775: 0063b294 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 7776: 00661694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 7777: 001fabb1 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 7778: 00417a39 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 7778: 00417a89 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 7779: 00198001 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 7780: 005863c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 7781: 006359b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 7782: 006610ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 7783: 004344ad 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 7783: 004344fd 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 7784: 001b3491 240 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 7785: 002a0d11 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 7786: 002b4309 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 7787: 0043a76d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 7788: 003c6561 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 7787: 0043a7bd 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 7788: 003c65b1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 7789: 00661648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 7790: 00342991 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 7790: 003429e1 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 7791: 0020a50d 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 7792: 0064f840 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 7793: 00637b74 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 7794: 00447bfd 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 7794: 00447c4d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 7795: 006315c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 7796: 00660e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 7797: 005a0ab4 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 7798: 00660fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 7799: 00630530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 7800: 00635728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 7801: 005938c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 7802: 003c7545 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 7802: 003c7595 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 7803: 00240acd 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 7804: 0063bb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 7805: 002ce529 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 7806: 0020e9d1 106 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 7807: 0065f29e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 7808: 0031f5b1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 7809: 003ce9c5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 7808: 0031f601 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 7809: 003cea15 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 7810: 0065fffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 7811: 00660da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 7812: 006609d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 7813: 002b10d9 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 7814: 003267e5 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 7814: 00326835 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 7815: 0065f9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 7816: 0042ff99 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 7817: 0041c345 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 7816: 0042ffe9 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 7817: 0041c395 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 7818: 00661540 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 7819: 00582c58 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 7820: 0044280d 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 7820: 0044285d 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 7821: 0019f329 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 7822: 00629568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 7823: 00414e99 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 7823: 00414ee9 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 7824: 0059373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 7825: 0041dc89 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 7825: 0041dcd9 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 7826: 0065f2d9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 7827: 002c615d 1268 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 7828: 00440549 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 7829: 00306ae5 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 7828: 00440599 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 7829: 00306b35 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 7830: 00590000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 7831: 0065f882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 7832: 00660db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 7833: 003bf1b9 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 7833: 003bf209 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 7834: 00197c79 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 7835: 003fadf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 7835: 003fae49 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 7836: 00629618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 7837: 002cb97d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 7838: 004470b9 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 7838: 00447109 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 7839: 001babad 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 7840: 0059dd58 132 OBJECT GLOBAL DEFAULT 24 helper_info_power_down │ │ │ │ 7841: 006329dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 7842: 003f6575 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ - 7843: 002ef11d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 7842: 003f65c5 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 7843: 002ef16d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 7844: 00639c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 7845: 006322dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 7846: 00635a58 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 7847: 0066108e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 7848: 001b9d4d 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 7849: 00583700 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 7850: 002ef999 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 7850: 002ef9e9 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 7851: 0065fc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 7852: 0065fcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 7853: 0065f9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 7854: 002e6569 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 7855: 0040e35d 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 7854: 002e65b9 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 7855: 0040e3ad 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 7856: 0066058c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ - 7857: 0034bcd1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 7858: 0041f891 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 7857: 0034bd21 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 7858: 0041f8e1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 7859: 001fc145 156 FUNC GLOBAL DEFAULT 12 m48t59_realize_common │ │ │ │ 7860: 00660e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 7861: 0063323c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 7862: 003de861 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 7862: 003de8b1 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 7863: 0062c4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 7864: 002a3035 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 7865: 003c7129 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 7866: 003207c9 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ - 7867: 003c0661 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 7865: 003c7179 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 7866: 00320819 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 7867: 003c06b1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 7868: 006605b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 7869: 00243d49 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 7870: 0066001e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 7871: 00630ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 7872: 004094f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 7872: 00409541 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 7873: 0063a8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ - 7874: 003b6cbd 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 7874: 003b6d0d 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 7875: 002c0425 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 7876: 002b9831 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 7877: 0065fca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ - 7878: 003f047d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 7878: 003f04cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 7879: 0065f310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 7880: 001ff715 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 7881: 003a94b5 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 7881: 003a9505 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 7882: 001f9d89 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 7883: 003ff781 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 7883: 003ff7d1 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 7884: 005936b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 7885: 0065f5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 7886: 0034c555 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 7887: 00435ba1 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 7886: 0034c5a5 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 7887: 00435bf1 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 7888: 0065fd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 7889: 002c9e41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 7890: 002bc5e9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 7891: 002a5ab5 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 7892: 00432b61 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 7893: 003e69dd 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 7892: 00432bb1 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 7893: 003e6a2d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 7894: 00660626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 7895: 0034c8e1 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 7895: 0034c931 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 7896: 002d20d1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ 7897: 00660612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 7898: 001da079 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 7899: 0042f2e5 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 7899: 0042f335 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 7900: 00639304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 7901: 0065fd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 7902: 00660338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 7903: 0062f1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 7904: 002ce209 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_le │ │ │ │ 7905: 006607da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 7906: 00593844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 7907: 0026c389 396 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 7908: 001b6e11 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 7909: 003dd7d1 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 7910: 003e9651 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 7911: 0030bfc5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 7912: 003bf7d1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 7909: 003dd821 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 7910: 003e96a1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 7911: 0030c015 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 7912: 003bf821 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 7913: 00632b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 7914: 002ec395 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 7914: 002ec3e5 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 7915: 0063b89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 7916: 003eada5 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 7916: 003eadf5 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 7917: 0062ec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 7918: 00661672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 7919: 0032d66d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 7919: 0032d6bd 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 7920: 001f7d45 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 7921: 00660c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 7922: 0041e999 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 7922: 0041e9e9 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 7923: 0065feb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 7924: 001fad95 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 7925: 0065fe10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 7926: 00629d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 7927: 006608e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 7928: 0027232d 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 7929: 003b4f3d 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 7929: 003b4f8d 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 7930: 002cb71d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 7931: 00235535 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 7932: 00660378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 7933: 0062e734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 7934: 0062916c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 7935: 00594000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 7936: 0065f74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 7937: 00221b41 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 7938: 006306a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 7939: 0062a518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 7940: 003ea70d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 7940: 003ea75d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 7941: 0020a071 40 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 7942: 0062f3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 7943: 0065f3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 7944: 006351a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 7945: 006336dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ - 7946: 00421db5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 7946: 00421e05 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 7947: 0063269c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 7948: 0062936c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 7949: 0065f108 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 7950: 00325629 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 7950: 00325679 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 7951: 00639cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 7952: 0062dcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 7953: 00631560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 7954: 00590b84 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 7955: 00590ba4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 7956: 00590c14 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 7957: 00279acd 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 7958: 00371e19 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 7959: 003bc9a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 7960: 003e2635 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 7958: 00371e69 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 7959: 003bc9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 7960: 003e2685 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 7961: 00660a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 7962: 0041eab1 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 7963: 00326f39 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 7962: 0041eb01 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 7963: 00326f89 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 7964: 0065f7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 7965: 006610f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 7966: 00243ec5 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 7967: 0066039a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 7968: 004004dd 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 7968: 0040052d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 7969: 0065f864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 7970: 0062e148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 7971: 00424e7d 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 7972: 003f6b05 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 7971: 00424ecd 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 7972: 003f6b55 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 7973: 00638190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 7974: 00184529 88 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 7975: 003dad75 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 7975: 003dadc5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 7976: 002ca501 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 7977: 00382ef9 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 7977: 00382f49 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 7978: 0029e3fd 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 7979: 001b7995 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 7980: 00660254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 7981: 003437cd 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 7981: 0034381d 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 7982: 001b544d 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 7983: 001d9501 104 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 7984: 00628b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 7985: 002caf1d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 7986: 004579ad 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 7986: 004579fd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 7987: 006607b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 7988: 0065f2a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 7989: 001b6325 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 7990: 003478bd 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 7990: 0034790d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 7991: 00582a60 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 7992: 0065f4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 7993: 00631380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 7994: 0032a629 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 7994: 0032a679 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 7995: 006600d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 7996: 0065f59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 7997: 0062a204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 7998: 003be769 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 7998: 003be7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 7999: 0062d618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 8000: 00637300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 8001: 0045446d 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 8001: 004544bd 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 8002: 0063282c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 8003: 00660b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 8004: 0065fe34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 8005: 0063e008 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 8006: 0065f34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 8007: 0063dfe4 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 8008: 00593634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 8009: 0040d501 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 8009: 0040d551 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 8010: 0065fb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 8011: 00599f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 8012: 002a5d35 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 8013: 00661030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 8014: 0041f96d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 8014: 0041f9bd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 8015: 00628e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 8016: 00586530 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ 8017: 00660d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_CLEAR_SOFTINT_DSTATE │ │ │ │ - 8018: 003e7b15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 8018: 003e7b65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 8019: 00636f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 8020: 0027a595 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 8021: 0065fff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 8022: 002b4841 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 8023: 0043cbbd 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 8023: 0043cc0d 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 8024: 002b3a71 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 8025: 0036a749 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 8025: 0036a799 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 8026: 002a0229 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 8027: 0045cf35 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 8027: 0045cf85 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 8028: 002cae45 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ - 8029: 003cfba5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 8029: 003cfbf5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 8030: 001c39d5 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 8031: 0042719d 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 8031: 004271ed 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 8032: 0062b4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 8033: 001d5e91 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 8034: 0022635d 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 8035: 002b9b89 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 8036: 006603d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 8037: 0042b585 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 8037: 0042b5d5 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 8038: 002983dd 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 8039: 00660b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 8040: 002263a5 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 8041: 0063b184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 8042: 003e8231 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 8043: 0053c410 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 8042: 003e8281 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 8043: 0053c460 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 8044: 0063adf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 8045: 0031eb11 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 8045: 0031eb61 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 8046: 00660b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 8047: 0031efd5 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 8047: 0031f025 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 8048: 0059a69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 8049: 00638814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 8050: 00660844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 8051: 0065f2bb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 8052: 0065f41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ - 8053: 003bc5e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 8053: 003bc635 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 8054: 00661624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 8055: 002be3ad 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ - 8056: 003e6965 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 8057: 003d06a9 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 8058: 0054a734 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 8056: 003e69b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 8057: 003d06f9 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 8058: 0054a784 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 8059: 0066094c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 8060: 0062a478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 8061: 003bd341 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 8061: 003bd391 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 8062: 0065f510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 8063: 00410a11 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 8063: 00410a61 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 8064: 0029ec81 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 8065: 002cb1a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 8066: 00631260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 8067: 003e853d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 8067: 003e858d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 8068: 001ea0a9 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 8069: 00331ed1 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ - 8070: 00436659 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 8069: 00331f21 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 8070: 004366a9 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 8071: 00636e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 8072: 00630820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 8073: 002b4241 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 8074: 0062d8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 8075: 0040ab59 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 8076: 0040579d 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 8077: 0041c1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 8078: 00433591 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 8075: 0040aba9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 8076: 004057ed 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 8077: 0041c22d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 8078: 004335e1 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 8079: 0062d538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 8080: 003dcc7d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 8081: 003ea1fd 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 8082: 0034bed1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 8080: 003dcccd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 8081: 003ea24d 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 8082: 0034bf21 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 8083: 0065fe82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 8084: 00426411 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 8085: 003c2d7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 8084: 00426461 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 8085: 003c2dcd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 8086: 00632ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 8087: 00592b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 8088: 0062a658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 8089: 00660b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 8090: 00660f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 8091: 002b20c9 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 8092: 00628d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 8093: 0062f7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 8094: 002a2fd9 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 8095: 00582998 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 8096: 006390e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 8097: 003d5c1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 8098: 003d1019 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 8097: 003d5c6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 8098: 003d1069 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 8099: 00635b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 8100: 006610c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 8101: 00660fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ - 8102: 00457ab5 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 8102: 00457b05 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 8103: 002b994d 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 8104: 00631120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 8105: 00629538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 8106: 00430a35 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 8107: 003a5745 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 8106: 00430a85 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 8107: 003a5795 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 8108: 0065f590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 8109: 0032d3f5 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ - 8110: 0042cbd5 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 8109: 0032d445 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 8110: 0042cc25 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 8111: 0029913d 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 8112: 00537220 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 8112: 00537270 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 8113: 00634e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 8114: 00630300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 8115: 001b7e99 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 8116: 00660924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 8117: 003c43c9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 8117: 003c4419 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 8118: 00635618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 8119: 00254bd9 376 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 8120: 0062e198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 8121: 006605ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 8122: 003453d5 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 8122: 00345425 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 8123: 0020e551 192 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 8124: 001fd875 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 8125: 001b9701 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 8126: 00636a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 8127: 00660ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 8128: 00303f3d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ - 8129: 003eaaad 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 8128: 00303f8d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 8129: 003eaafd 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 8130: 001ff8a5 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 8131: 0062ea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 8132: 0045d18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 8132: 0045d1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 8133: 002a5419 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 8134: 003d1905 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 8134: 003d1955 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 8135: 00630a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 8136: 002cb3f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 8137: 0034eb81 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 8137: 0034ebd1 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 8138: 002ab86d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 8139: 002c8115 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 8140: 002b9bc1 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 8141: 0042d60d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 8142: 00381e21 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 8143: 003bdd19 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 8141: 0042d65d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 8142: 00381e71 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 8143: 003bdd69 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 8144: 001a5585 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 8145: 00582d0c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 8146: 0065f6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 8147: 001a7d79 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 8148: 00636b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 8149: 006608ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 8150: 003c0205 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ - 8151: 00331c81 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 8150: 003c0255 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 8151: 00331cd1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 8152: 006607e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 8153: 003e7035 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 8154: 003ba801 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 8153: 003e7085 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 8154: 003ba851 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 8155: 0065f662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 8156: 00660218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 8157: 0065fedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 8158: 0063271c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 8159: 0065f884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 8160: 00660a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 8161: 0062f3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 8162: 0041d289 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 8163: 003480b1 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 8162: 0041d2d9 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 8163: 00348101 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 8164: 00636200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 8165: 00660244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 8166: 00628ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 8167: 002a1f99 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 8168: 002cb89d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 8169: 00322541 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 8169: 00322591 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 8170: 0065fd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 8171: 00444cb1 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 8171: 00444d01 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 8172: 0065f2a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 8173: 001bb0f1 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 8174: 0065f978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 8175: 003ffb75 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 8175: 003ffbc5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 8176: 00660a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 8177: 0065f250 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 8178: 0065fcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 8179: 002c8cb5 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ - 8180: 003dee85 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 8180: 003deed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 8181: 005838f8 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 8182: 0023a749 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 8183: 006601e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 8184: 0037849d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 8184: 003784ed 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 8185: 0066061e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 8186: 005839a4 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 8187: 00422fe5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 8187: 00423035 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 8188: 00660db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 8189: 001da4cd 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 8190: 0062b330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ - 8191: 003c75c9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 8192: 003dddfd 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 8191: 003c7619 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 8192: 003dde4d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 8193: 006327cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 8194: 0065fa30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 8195: 00628a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 8196: 00660698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 8197: 00660726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 8198: 00639eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 8199: 003baf5d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 8199: 003bafad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 8200: 0020b9e1 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 8201: 001b1295 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 8202: 00660aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 8203: 0026eaad 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 8204: 002ca0c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 8205: 006395c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 8206: 00347fe1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 8206: 00348031 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 8207: 00635788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 8208: 00630150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 8209: 0065fad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 8210: 0023b4ad 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 8211: 002641f9 88 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 8212: 00632e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 8213: 0066036e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 8214: 002b9a49 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 8215: 006295e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 8216: 003bb92d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 8217: 003ca6d5 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 8216: 003bb97d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 8217: 003ca725 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 8218: 0065fa1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 8219: 0042dee1 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 8220: 003be985 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 8221: 00435f65 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 8219: 0042df31 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 8220: 003be9d5 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 8221: 00435fb5 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 8222: 002991e9 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 8223: 00631250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 8224: 002595e9 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 8225: 00299499 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 8226: 0065f40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 8227: 0041640d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 8227: 0041645d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 8228: 0062d2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 8229: 002b5ee9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 8230: 001bb89d 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ - 8231: 0041bffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 8231: 0041c04d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 8232: 00221acd 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 8233: 003dc745 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 8233: 003dc795 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 8234: 0026227d 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 8235: 00343679 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 8235: 003436c9 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 8236: 005837f0 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 8237: 0063b010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 8238: 00661308 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 8239: 006357b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 8240: 001e06bd 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 8241: 00631bc4 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 8242: 00660054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ @@ -8250,404 +8250,404 @@ │ │ │ │ 8246: 00298dcd 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 8247: 0059b50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 8248: 001b98c5 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 8249: 0026e1ed 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 8250: 0065f940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 8251: 002232c5 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 8252: 0065f712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 8253: 0040ec95 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 8254: 00343379 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 8253: 0040ece5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 8254: 003433c9 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 8255: 0062a668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ - 8256: 0053c974 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 8256: 0053c9c4 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 8257: 0062e8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 8258: 006352f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 8259: 001aa7d1 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 8260: 00661360 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 8261: 0042cbe1 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ - 8262: 003e8411 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 8261: 0042cc31 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 8262: 003e8461 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 8263: 00660a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 8264: 003cd1b5 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 8264: 003cd205 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 8265: 001a56a9 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 8266: 0065fadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ - 8267: 003f235d 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 8267: 003f23ad 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 8268: 00637f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 8269: 00425acd 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 8270: 003f5e1d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 8271: 003a9ec5 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 8272: 003041c1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 8269: 00425b1d 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 8270: 003f5e6d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 8271: 003a9f15 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 8272: 00304211 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 8273: 0027f7e5 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 8274: 0065f73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 8275: 0063e018 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 8276: 00217919 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 8277: 0065f5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 8278: 0062ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 8279: 003cb3e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 8279: 003cb439 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 8280: 00634f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 8281: 0020ecbd 212 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ - 8282: 0037db25 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 8282: 0037db75 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 8283: 0028848d 52 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 8284: 001f0221 2 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ - 8285: 0044b7b9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 8285: 0044b809 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 8286: 006346b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 8287: 0065fb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 8288: 0065f692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 8289: 003d1165 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 8289: 003d11b5 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 8290: 0063ac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 8291: 0065f53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 8292: 002bb529 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 8293: 00636890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 8294: 003b980d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 8294: 003b985d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 8295: 0059d17c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fitod │ │ │ │ 8296: 0065f48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 8297: 00584038 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 8298: 00404281 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 8298: 004042d1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 8299: 0065f520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 8300: 002873ad 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 8301: 0065f56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 8302: 00580718 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 8303: 0065fa4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 8304: 002ba255 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 8305: 002bbdb9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 8306: 006364e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 8307: 0059d284 132 OBJECT GLOBAL DEFAULT 24 helper_info_fitoq │ │ │ │ 8308: 00264d55 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 8309: 003b148d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 8309: 003b14dd 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 8310: 0059cff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fitos │ │ │ │ - 8311: 003df211 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 8311: 003df261 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 8312: 00660fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ - 8313: 003fe895 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 8313: 003fe8e5 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 8314: 00590e8c 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 8315: 00631cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 8316: 00248c1d 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 8317: 002b9af5 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 8318: 00637350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 8319: 0065f936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 8320: 003f6331 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 8320: 003f6381 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 8321: 001e38d5 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 8322: 002f17e9 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 8323: 00420eb1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 8322: 002f1839 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 8323: 00420f01 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 8324: 006604a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 8325: 006605a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 8326: 00594ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 8327: 00628a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 8328: 003c4915 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 8328: 003c4965 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 8329: 00633b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 8330: 00628ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 8331: 00660de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 8332: 006282e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 8333: 003a24ad 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 8334: 00433d61 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 8333: 003a24fd 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 8334: 00433db1 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 8335: 002d2181 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 8336: 003d8c25 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 8337: 003eba9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 8338: 003fdcdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 8339: 00331e35 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 8336: 003d8c75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 8337: 003ebaed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 8338: 003fdd2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 8339: 00331e85 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 8340: 0062a090 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 8341: 0020f98d 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 8342: 005947bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 8343: 0024fcf5 1544 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 8344: 00629fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 8345: 00660400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 8346: 00636a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 8347: 00660c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 8348: 0062f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 8349: 0035cf51 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 8349: 0035cfa1 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 8350: 0062b8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 8351: 00258d85 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 8352: 00660ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 8353: 0040b635 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 8353: 0040b685 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 8354: 0066064c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 8355: 003aa47d 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 8356: 002f5d59 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 8357: 0031d17d 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 8355: 003aa4cd 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 8356: 002f5da9 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 8357: 0031d1cd 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 8358: 00660a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 8359: 002253e1 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 8360: 0054a748 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 8360: 0054a798 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 8361: 00599fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 8362: 002cd519 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 8363: 0063325c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 8364: 0062da18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 8365: 001e89b5 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 8366: 0028942d 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 8367: 00400db9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 8368: 0041da61 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 8367: 00400e09 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 8368: 0041dab1 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 8369: 001bc0e5 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 8370: 003deefd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 8371: 003be6f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 8372: 00327ef5 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 8370: 003def4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 8371: 003be741 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 8372: 00327f45 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 8373: 0063b234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ - 8374: 00449921 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 8374: 00449971 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 8375: 006606c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 8376: 003bf6f5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 8376: 003bf745 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 8377: 00581054 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 8378: 00628adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 8379: 0042bf61 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 8379: 0042bfb1 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 8380: 00637530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 8381: 0042f739 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 8381: 0042f789 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 8382: 00634658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 8383: 00632b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 8384: 006606a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 8385: 003cf795 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 8385: 003cf7e5 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 8386: 0063256c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 8387: 0066071c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 8388: 005a6358 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 8389: 00630e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 8390: 002b3ff9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ 8391: 0027a8cd 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 8392: 0022eb7d 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 8393: 003275d5 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 8393: 00327625 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 8394: 0059a720 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 8395: 001d6b09 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 8396: 0065fdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 8397: 0023fa71 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 8398: 003dd22d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 8399: 003bce91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 8398: 003dd27d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 8399: 003bcee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 8400: 00630bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 8401: 002b3fc9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 8402: 00421ac5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 8402: 00421b15 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 8403: 0062ef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 8404: 003a21d1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 8404: 003a2221 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 8405: 00270f95 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 8406: 0066027e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 8407: 0025aa29 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 8408: 00639c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 8409: 003b506d 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 8409: 003b50bd 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 8410: 00636ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ - 8411: 00458621 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 8412: 0043352d 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 8411: 00458671 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 8412: 0043357d 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ 8413: 001b3f31 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 8414: 0065f2cb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 8415: 003ce259 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 8415: 003ce2a9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 8416: 00299991 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 8417: 005825c0 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 8418: 0041f559 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 8418: 0041f5a9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 8419: 005a0ce4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 8420: 0065fca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 8421: 002cfe69 50 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 8422: 00660f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 8423: 003e0805 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 8423: 003e0855 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 8424: 006605b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 8425: 0033d7cd 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 8425: 0033d81d 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 8426: 00660040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 8427: 00631d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 8428: 003e8885 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 8428: 003e88d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 8429: 0066094e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 8430: 003f8b65 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 8431: 002f6175 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 8430: 003f8bb5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 8431: 002f61c5 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 8432: 00660d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 8433: 0022e02d 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 8434: 0062e964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 8435: 00660ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 8436: 001f7d61 2 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 8437: 0059331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 8438: 001ad981 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 8439: 00631360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 8440: 0065f5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 8441: 003519a5 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 8442: 004328a9 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 8441: 003519f5 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 8442: 004328f9 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 8443: 001e5bc9 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 8444: 0065f6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 8445: 00243ff9 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 8446: 00637570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 8447: 00660c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 8448: 00638420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 8449: 0062f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 8450: 0043c09d 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 8450: 0043c0ed 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 8451: 006386a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 8452: 003e9ab9 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 8452: 003e9b09 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 8453: 0065fe88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 8454: 0062ac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 8455: 0031fa71 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 8456: 00435acd 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 8455: 0031fac1 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 8456: 00435b1d 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 8457: 002b9775 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 8458: 0022738d 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 8459: 006283a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 8460: 00260b09 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 8461: 003092c1 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 8461: 00309311 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 8462: 0065f546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 8463: 0065f8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 8464: 00636500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 8465: 001edff1 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 8466: 001fb0a5 44 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 8467: 006602b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 8468: 003087e5 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 8468: 00308835 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 8469: 002da369 70 FUNC GLOBAL DEFAULT 12 helper_fdivd │ │ │ │ - 8470: 0042cda9 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 8471: 003dc9e9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 8470: 0042cdf9 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 8471: 003dca39 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 8472: 002cd2d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 8473: 0045cfad 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 8473: 0045cffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 8474: 0066004e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 8475: 0025a7e9 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 8476: 006338c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_EVENT │ │ │ │ 8477: 0063a910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 8478: 0065fffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 8479: 0025a9bd 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 8480: 00635838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 8481: 00660194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 8482: 006606c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 8483: 0065f2c4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 8484: 0020f03d 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 8485: 0041139d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 8485: 004113ed 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 8486: 001e4be9 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 8487: 003d4129 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 8487: 003d4179 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 8488: 002da62d 212 FUNC GLOBAL DEFAULT 12 helper_fdivq │ │ │ │ 8489: 002cc35d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 8490: 002da255 58 FUNC GLOBAL DEFAULT 12 helper_fdivs │ │ │ │ 8491: 00208241 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 8492: 00628b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 8493: 00221375 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 8494: 00660224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 8495: 003e8e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 8495: 003e8eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ 8496: 00636ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ - 8497: 0030bd9d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 8498: 0041f61d 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 8497: 0030bded 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 8498: 0041f66d 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 8499: 00631740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 8500: 002ca5a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 8501: 0066071a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 8502: 00660b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 8503: 006363f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 8504: 0065f5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 8505: 00459aa9 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 8505: 00459af9 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 8506: 0065f59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 8507: 003d5ded 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 8507: 003d5e3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 8508: 00660e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 8509: 006375b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 8510: 004456a1 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ - 8511: 004454e5 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 8512: 003bfdc9 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 8513: 003e8aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 8510: 004456f1 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 8511: 00445535 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 8512: 003bfe19 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 8513: 003e8af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 8514: 00593298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 8515: 00629558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 8516: 001e3ab1 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 8517: 006600bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 8518: 0065fc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 8519: 00457961 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 8519: 004579b1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 8520: 0065f778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 8521: 002a0d95 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 8522: 003d1241 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 8522: 003d1291 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 8523: 00660946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 8524: 00635448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ - 8525: 0054a70c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 8526: 004480fd 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 8525: 0054a75c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 8526: 0044814d 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 8527: 0065f3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 8528: 001c287d 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 8529: 0065fc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 8530: 0062ca2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 8531: 003257c1 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 8531: 00325811 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 8532: 00636de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 8533: 006284a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 8534: 003ea791 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 8534: 003ea7e1 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 8535: 001f78dd 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 8536: 0062ed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 8537: 003e1305 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 8537: 003e1355 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 8538: 0022e871 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 8539: 0066092e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 8540: 0044741d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 8540: 0044746d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 8541: 0066041a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 8542: 004043a9 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 8542: 004043f9 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 8543: 006602ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 8544: 00308f41 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 8544: 00308f91 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 8545: 0065f89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 8546: 00303491 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 8547: 00416b29 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 8546: 003034e1 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 8547: 00416b79 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 8548: 0065fc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 8549: 0062df98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 8550: 005807cc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 8551: 0022f03d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 8552: 00580398 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 8553: 00637e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 8554: 0041eb7d 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 8554: 0041ebcd 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 8555: 0065fb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 8556: 002ff265 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 8556: 002ff2b5 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 8557: 006318e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 8558: 0063aa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ - 8559: 0032a0f5 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 8559: 0032a145 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 8560: 001df86d 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 8561: 001857ad 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 8562: 003de6d5 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 8562: 003de725 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 8563: 0065f1b4 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 8564: 0062ffc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 8565: 003d0ac1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 8565: 003d0b11 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 8566: 0063aeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ - 8567: 004108d1 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 8568: 003b6991 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 8569: 00460835 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 8567: 00410921 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 8568: 003b69e1 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 8569: 00460885 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 8570: 0062918c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 8571: 0065fa1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 8572: 00221a5d 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 8573: 003e0ef9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 8573: 003e0f49 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 8574: 0065f240 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ 8575: 0065f55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ - 8576: 00344a59 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 8576: 00344aa9 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 8577: 00636e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 8578: 002d0ef5 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 8579: 0065ffe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 8580: 00660f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 8581: 0062a1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 8582: 003f550d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 8582: 003f555d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 8583: 0063251c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 8584: 0062ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 8585: 0065fb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 8586: 0065fb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 8587: 00450299 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 8587: 004502e9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 8588: 00266959 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 8589: 002797dd 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 8590: 006605f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 8591: 00579690 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 8592: 00630d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 8593: 0059270c 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 8594: 0062ee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 8595: 0040ce65 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 8595: 0040ceb5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 8596: 001bbec5 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 8597: 001d7109 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 8598: 00305789 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 8599: 002f6981 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 8598: 003057d9 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 8599: 002f69d1 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 8600: 0062c710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 8601: 0041f3d9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 8601: 0041f429 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 8602: 002cfbad 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 8603: 00277305 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 8604: 003d076d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 8604: 003d07bd 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 8605: 006600ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 8606: 00660368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 8607: 0063986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 8608: 0059b590 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 8609: 0037dbb1 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 8609: 0037dc01 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ 8610: 0063b518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 8611: 0029f0d5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 8612: 00326899 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 8612: 003268e9 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 8613: 0023dd45 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 8614: 00343941 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 8615: 002ec615 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 8614: 00343991 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 8615: 002ec665 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 8616: 006365b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 8617: 001845a1 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 8618: 0043a4a5 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 8619: 0044a9c1 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 8618: 0043a4f5 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 8619: 0044aa11 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 8620: 00593214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 8621: 00631040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 8622: 006616a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 8623: 0065f748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 8624: 00635248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 8625: 001fbd31 676 FUNC GLOBAL DEFAULT 12 m48t59_read │ │ │ │ 8626: 001d6a89 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 8627: 0020a0fd 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 8628: 0062c150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 8629: 0036fad9 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 8629: 0036fb29 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 8630: 0062d488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 8631: 00660b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 8632: 0065fdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ - 8633: 00319061 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 8633: 003190b1 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 8634: 002a1165 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 8635: 0065f55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 8636: 003ba1b5 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 8636: 003ba205 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 8637: 0063316c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 8638: 001e5a35 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 8639: 00635338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 8640: 002f13e1 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 8640: 002f1431 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 8641: 0065f8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 8642: 003b2d05 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 8642: 003b2d55 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 8643: 002abb9d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 8644: 00631a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 8645: 00660a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 8646: 0062c81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 8647: 00224119 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 8648: 0062c8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 8649: 0062c630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ @@ -8655,297 +8655,297 @@ │ │ │ │ 8651: 002a5e81 44 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 8652: 006600b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 8653: 0065f2c8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 8654: 00660284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 8655: 001af139 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 8656: 005956b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 8657: 00580348 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ - 8658: 0037ae81 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 8658: 0037aed1 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 8659: 00580320 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 8660: 00660e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 8661: 0063239c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 8662: 0062e704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 8663: 0034f1f5 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 8663: 0034f245 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 8664: 0065ffca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 8665: 006605b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 8666: 006371c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ - 8667: 0041c68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 8667: 0041c6dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 8668: 006292bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 8669: 0065f412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 8670: 0066090a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 8671: 0037b3a5 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 8671: 0037b3f5 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 8672: 00629e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 8673: 0021d00d 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 8674: 0066106c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 8675: 002654e1 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ 8676: 00286cd5 76 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 8677: 00660304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 8678: 00660e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 8679: 0066011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 8680: 00634b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 8681: 003e29ad 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 8682: 003ce0f9 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 8681: 003e29fd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 8682: 003ce149 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 8683: 00660e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 8684: 003bd3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 8684: 003bd409 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 8685: 0062f8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ - 8686: 0042b5f5 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 8686: 0042b645 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 8687: 0063b538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 8688: 00631910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 8689: 0065f2d7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 8690: 0045d3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ - 8691: 003e901d 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 8690: 0045d435 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 8691: 003e906d 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 8692: 00660822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 8693: 00636ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 8694: 0065fc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 8695: 00634e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 8696: 0040307d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 8697: 003c6221 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 8696: 004030cd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 8697: 003c6271 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 8698: 001c8ab9 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 8699: 00629938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ - 8700: 00420a51 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 8700: 00420aa1 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 8701: 001ba229 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 8702: 0062a2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ - 8703: 00330f15 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 8703: 00330f65 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 8704: 0062acec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 8705: 00629a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 8706: 00631680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 8707: 006361f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 8708: 0062a578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 8709: 00660144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 8710: 006603a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 8711: 001d8eb9 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 8712: 0027873d 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 8713: 002a2451 500 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ - 8714: 002f4561 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ - 8715: 003326d9 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 8714: 002f45b1 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 8715: 00332729 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 8716: 002cac95 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 8717: 0062e268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 8718: 002cc869 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 8719: 00660520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_DCACHE_FREEZE_DSTATE │ │ │ │ - 8720: 00457869 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ + 8720: 004578b9 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 8721: 00628574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 8722: 002788c5 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 8723: 003da3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 8724: 003be0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 8723: 003da405 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 8724: 003be129 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 8725: 006608dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 8726: 003ea2d9 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 8726: 003ea329 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 8727: 006603ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 8728: 0040a565 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 8728: 0040a5b5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 8729: 00288e49 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 8730: 006356d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 8731: 0041e6b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 8731: 0041e709 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 8732: 0065ff90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 8733: 0063265c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 8734: 002409e9 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 8735: 00660ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8736: 003d8749 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 8736: 003d8799 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 8737: 0065f6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 8738: 00660cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 8739: 00582da8 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 8740: 00660c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 8741: 00631270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ - 8742: 00432185 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 8742: 004321d5 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 8743: 002b9cf1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 8744: 0062ac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 8745: 0040c2b5 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 8745: 0040c305 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 8746: 001845f1 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 8747: 0044dc75 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 8747: 0044dcc5 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 8748: 0065f3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 8749: 006286f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 8750: 003434c9 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 8751: 0042d63d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 8750: 00343519 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 8751: 0042d68d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 8752: 00661078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 8753: 003de969 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 8753: 003de9b9 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 8754: 006319e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 8755: 003e0289 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 8755: 003e02d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 8756: 001b6ef1 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 8757: 0040bd09 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 8757: 0040bd59 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 8758: 00630490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 8759: 00660000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ - 8760: 002f3781 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 8761: 0033cac5 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 8760: 002f37d1 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 8761: 0033cb15 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 8762: 0062f574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 8763: 00636bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 8764: 005798f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 8765: 0062f354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 8766: 00631160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 8767: 00660f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 8768: 005a0b2c 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 8769: 004138d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 8769: 00413929 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 8770: 00635918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 8771: 00289a25 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 8772: 0025ebf1 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 8773: 0066035e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 8774: 003b2c99 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ - 8775: 00457cc5 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 8774: 003b2ce9 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 8775: 00457d15 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 8776: 0065f64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 8777: 001fc0e1 98 FUNC GLOBAL DEFAULT 12 m48t59_reset_common │ │ │ │ 8778: 0062db88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 8779: 00660954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 8780: 0062bfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 8781: 003ca5fd 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 8781: 003ca64d 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 8782: 0062dae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 8783: 006311c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 8784: 0065f308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 8785: 0025b2fd 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 8786: 002bb319 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 8787: 0063a5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 8788: 005833b0 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ 8789: 001b21ed 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 8790: 00660b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 8791: 00245241 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 8792: 001ade09 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 8793: 002877ad 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 8794: 00579668 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 8795: 00452045 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ - 8796: 0042ca55 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 8795: 00452095 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 8796: 0042caa5 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 8797: 00237bc5 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 8798: 0020f831 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 8799: 0065fab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 8800: 00660724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 8801: 00660690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 8802: 001d91d1 4 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 8803: 001b4b21 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 8804: 0034ccf1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 8804: 0034cd41 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 8805: 00639f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 8806: 0065fba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 8807: 002789b5 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 8808: 003e04ed 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 8808: 003e053d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 8809: 0065f289 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 8810: 0062a934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 8811: 00436049 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 8811: 00436099 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 8812: 0062c92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 8813: 0065f5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 8814: 003c40f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 8814: 003c4149 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 8815: 00660e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 8816: 002b9d69 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 8817: 00661640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 8818: 0062bc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 8819: 00449a89 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 8819: 00449ad9 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 8820: 002caa3d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 8821: 002368b5 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 8822: 00660276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 8823: 0025b249 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ - 8824: 002ef431 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ - 8825: 003169cd 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 8824: 002ef481 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 8825: 00316a1d 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 8826: 0062d998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 8827: 00638280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 8828: 005826bc 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 8829: 00638f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ - 8830: 0030c641 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 8830: 0030c691 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 8831: 0065f460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 8832: 003c2365 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 8832: 003c23b5 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 8833: 0062c430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ - 8834: 002ef57d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 8834: 002ef5cd 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 8835: 0065f7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 8836: 00636630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 8837: 002cc589 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 8838: 0065f40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 8839: 00376aad 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 8840: 00454b7d 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 8839: 00376afd 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 8840: 00454bcd 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 8841: 00660fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 8842: 003cb315 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 8842: 003cb365 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 8843: 00628a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 8844: 001eadd9 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ - 8845: 0034e87d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 8845: 0034e8cd 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 8846: 0065f8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 8847: 00309369 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 8847: 003093b9 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 8848: 0065f5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 8849: 00660f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 8850: 00632c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 8851: 00630fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 8852: 0063320c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 8853: 002ec345 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 8853: 002ec395 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 8854: 0065f8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 8855: 00660c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 8856: 0062f174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 8857: 00262501 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 8858: 002bfe59 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 8859: 00590008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 8860: 002bfeb5 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 8861: 0065f316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 8862: 001e5d71 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 8863: 0065facc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ - 8864: 003e3e7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 8865: 003e9765 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 8864: 003e3ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 8865: 003e97b5 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 8866: 00255099 360 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 8867: 0065f97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 8868: 0062c1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 8869: 0063ae30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 8870: 003cee51 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 8870: 003ceea1 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 8871: 00630520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 8872: 0065fef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 8873: 001d30e1 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 8874: 0065f784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 8875: 006605aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 8876: 003ba47d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 8877: 0053ae80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 8876: 003ba4cd 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 8877: 0053aed0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 8878: 00661134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 8879: 0030339d 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 8879: 003033ed 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 8880: 00239acd 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 8881: 003329b1 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 8881: 00332a01 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 8882: 0065f6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 8883: 003760bd 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 8883: 0037610d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 8884: 0062adfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 8885: 00633bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 8886: 003f2d59 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 8887: 0032f845 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 8886: 003f2da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 8887: 0032f895 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 8888: 0065ff8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 8889: 003bdf35 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 8890: 003e387d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 8889: 003bdf85 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 8890: 003e38cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 8891: 001b1519 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 8892: 0044abb9 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 8893: 0040b04d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 8892: 0044ac09 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 8893: 0040b09d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 8894: 0025aab9 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 8895: 003c1b4d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 8895: 003c1b9d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 8896: 001acb7d 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ - 8897: 005392b8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 8898: 002f54f5 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 8897: 00539308 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 8898: 002f5545 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 8899: 0062a2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 8900: 002659f1 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ - 8901: 002ff245 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 8902: 003ffefd 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 8901: 002ff295 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 8902: 003fff4d 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 8903: 0063aa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 8904: 0065f281 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 8905: 003bdf71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 8906: 003e6c29 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 8905: 003bdfc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 8906: 003e6c79 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 8907: 0062dfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 8908: 0063ab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 8909: 003274a9 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 8909: 003274f9 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 8910: 0063b658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 8911: 0065f2a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 8912: 0026ec7d 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 8913: 0025879d 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 8914: 003ba3bd 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 8915: 0043e941 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 8916: 003c4f1d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 8914: 003ba40d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 8915: 0043e991 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 8916: 003c4f6d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 8917: 00634548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 8918: 006309b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 8919: 00639024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 8920: 001e5e0d 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 8921: 006603f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ - 8922: 00451a51 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 8922: 00451aa1 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 8923: 00586440 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 8924: 001cc779 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 8925: 001d18f9 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 8926: 0065f9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 8927: 0059ecd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaddd │ │ │ │ - 8928: 0032e059 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ - 8929: 0043da49 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 8928: 0032e0a9 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 8929: 0043da99 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 8930: 006603ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 8931: 001b2835 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 8932: 003e6ae5 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 8932: 003e6b35 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 8933: 0063a3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 8934: 002dca4d 48 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_transaction_failed │ │ │ │ 8935: 0062c6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 8936: 0024bfad 384 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 8937: 006606e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 8938: 0044810d 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 8938: 0044815d 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 8939: 00634838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 8940: 00437641 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 8940: 00437691 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 8941: 00273d25 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 8942: 0059a06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 8943: 006616ef 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 8944: 00638070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 8945: 002d2b1d 284 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_hwaddr │ │ │ │ 8946: 0023445d 284 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 8947: 002b9de5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ @@ -8956,52 +8956,52 @@ │ │ │ │ 8952: 0065f2ab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 8953: 00660c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 8954: 001a6125 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 8955: 0062c5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 8956: 00661666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 8957: 0065fec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 8958: 00660226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 8959: 003fdbb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 8960: 00326c6d 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 8961: 003d9f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 8959: 003fdc01 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 8960: 00326cbd 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 8961: 003d9f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 8962: 00597b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 8963: 002b3c1d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 8964: 00660e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 8965: 00583050 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 8966: 0042ca99 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 8967: 0034cbd9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 8966: 0042cae9 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 8967: 0034cc29 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 8968: 002c11f5 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 8969: 0065f8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 8970: 0059a7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 8971: 001ad165 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 8972: 00661318 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 8973: 00660f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 8974: 00372f39 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 8974: 00372f89 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 8975: 001f7d35 10 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 8976: 002c8af9 244 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 8977: 0041e71d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 8977: 0041e76d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 8978: 00234c01 1132 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 8979: 0033293d 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 8979: 0033298d 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 8980: 0065f6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 8981: 0062d448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 8982: 00630580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ - 8983: 002f3a79 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 8983: 002f3ac9 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 8984: 0023a849 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 8985: 002daefd 92 FUNC GLOBAL DEFAULT 12 helper_fnmuld │ │ │ │ 8986: 00582d20 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 8987: 0065fcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 8988: 002a3ca9 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 8989: 002f6e39 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 8989: 002f6e89 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 8990: 00628cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 8991: 001f2b3d 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 8992: 0057b378 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 8993: 006603e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 8994: 00630240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 8995: 0023a2dd 492 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 8996: 0045bb9d 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 8996: 0045bbed 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 8997: 0062c290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 8998: 0063aaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 8999: 00639174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9000: 002dae4d 72 FUNC GLOBAL DEFAULT 12 helper_fnmuls │ │ │ │ 9001: 006609da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 9002: 00660c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 9003: 0065f8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ @@ -9009,729 +9009,729 @@ │ │ │ │ 9005: 0025b351 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 9006: 002408d5 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 9007: 001bb4b5 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 9008: 0059e490 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsmuld │ │ │ │ 9009: 002c5bfd 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 9010: 0063aa60 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 9011: 002ca97d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 9012: 002e3a69 74 FUNC GLOBAL DEFAULT 12 cpu_put_psr_raw │ │ │ │ - 9013: 0044aadd 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 9012: 002e3ab9 74 FUNC GLOBAL DEFAULT 12 cpu_put_psr_raw │ │ │ │ + 9013: 0044ab2d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 9014: 0062c570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 9015: 00660824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 9016: 006616c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ 9017: 0022d641 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 9018: 0043dc21 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 9019: 003aa325 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 9018: 0043dc71 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 9019: 003aa375 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 9020: 002d10b9 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 9021: 00639c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 9022: 003fbc51 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 9022: 003fbca1 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 9023: 006325ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 9024: 00454239 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 9024: 00454289 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 9025: 0065f620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 9026: 0062b2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 9027: 00582b44 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 9028: 0024130d 268 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 9029: 00634c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 9030: 006607ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 9031: 003eb5b1 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 9031: 003eb601 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 9032: 006350b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 9033: 00660aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 9034: 0063a9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 9035: 003dc4b1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 9035: 003dc501 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 9036: 00639204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 9037: 0044df8d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 9037: 0044dfdd 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 9038: 0062d288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 9039: 003e3eb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 9040: 003d8b69 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 9039: 003e3f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 9040: 003d8bb9 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 9041: 0066160e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 9042: 0041c129 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 9042: 0041c179 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 9043: 0062b400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 9044: 001b4e1d 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 9045: 002bc6f9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 9046: 002792cd 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 9047: 0062d558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 9048: 0062abec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 9049: 00660c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 9050: 0062b0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 9051: 00222745 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 9052: 002c04b9 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 9053: 002f489d 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 9053: 002f48ed 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 9054: 00660d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 9055: 00638bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_SET_SOFTINT_EVENT │ │ │ │ 9056: 006308b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 9057: 00661650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 9058: 00207e95 92 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 9059: 00660538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_SET_IRQ_LOWER_DSTATE │ │ │ │ 9060: 0065ff6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 9061: 006338b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_CTRL_EVENT │ │ │ │ 9062: 0062a528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 9063: 001a9e09 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 9064: 00639ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 9065: 002cabbd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 9066: 0062afcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 9067: 00458829 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 9067: 00458879 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 9068: 00634588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 9069: 0065f5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 9070: 00517c44 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 9070: 00517c94 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 9071: 0062d3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 9072: 001ad6cd 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 9073: 002b4a29 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 9074: 006281dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 9075: 00631d80 1356 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 9076: 002f19d5 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 9076: 002f1a25 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 9077: 00660182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 9078: 00445aa1 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 9078: 00445af1 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 9079: 00660678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 9080: 001b1019 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 9081: 00583970 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 9082: 006316b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 9083: 00660b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 9084: 00635978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 9085: 00537248 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 9085: 00537298 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 9086: 00660dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 9087: 002a5fbd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 9088: 0040c959 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ - 9089: 00537240 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 9090: 00405a7d 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 9088: 0040c9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 9089: 00537290 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 9090: 00405acd 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 9091: 002a3d8d 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 9092: 00631710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 9093: 00273d75 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 9094: 0020ab79 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 9095: 0065f5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 9096: 00343661 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 9096: 003436b1 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 9097: 006347e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 9098: 0066042a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 9099: 00630190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 9100: 0027875d 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 9101: 0065f00c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 9102: 003c93a1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ - 9103: 00457be1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ + 9102: 003c93f1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 9103: 00457c31 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 9104: 001e207d 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 9105: 0063ba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 9106: 0066085e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 9107: 006606e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 9108: 0030bf21 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 9108: 0030bf71 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 9109: 0022ec81 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 9110: 004267d1 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 9110: 00426821 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ 9111: 0062da08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 9112: 0032e669 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 9113: 003ea20d 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 9112: 0032e6b9 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 9113: 003ea25d 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 9114: 0066023e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 9115: 0065fdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 9116: 0062c140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 9117: 00349eb9 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 9117: 00349f09 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 9118: 0065f6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ - 9119: 003c57bd 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 9119: 003c580d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 9120: 001b56fd 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 9121: 0034c441 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 9121: 0034c491 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 9122: 002c0129 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 9123: 0065f46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 9124: 00634fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 9125: 001860e9 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 9126: 0035d85d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 9126: 0035d8ad 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 9127: 0062be50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 9128: 0063ab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 9129: 003c4bb5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 9129: 003c4c05 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 9130: 00636590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 9131: 00631650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 9132: 0062ae9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 9133: 003e844d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 9134: 003cbb65 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 9133: 003e849d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 9134: 003cbbb5 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 9135: 0065ee11 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 9136: 00637a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ 9137: 0020a191 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 9138: 00660938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ - 9139: 00457b01 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 9139: 00457b51 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 9140: 00636370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 9141: 00633e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 9142: 0065fe14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 9143: 0059b170 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ - 9144: 003d52fd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 9145: 003c3c0d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 9144: 003d534d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 9145: 003c3c5d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 9146: 006602a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 9147: 00590c54 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 9148: 00590cb4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 9149: 00590cc4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 9150: 002d1051 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 9151: 00305201 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 9151: 00305251 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 9152: 0062f5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 9153: 0065fbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 9154: 00660562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 9155: 00636a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 9156: 00636d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 9157: 006307b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 9158: 0024c175 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 9159: 0065fa24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 9160: 0059b614 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 9161: 00457885 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 9162: 003bce55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 9163: 004233ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 9164: 003c6625 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 9161: 004578d5 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 9162: 003bcea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 9163: 004233fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 9164: 003c6675 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 9165: 006602aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 9166: 003437f1 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 9166: 00343841 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 9167: 0065f6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 9168: 003c7c4d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 9169: 00393569 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 9170: 003e5dc9 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 9168: 003c7c9d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 9169: 003935b9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 9170: 003e5e19 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 9171: 0062d478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 9172: 00449421 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 9172: 00449471 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 9173: 001a9ec9 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 9174: 001b5c1d 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 9175: 00660c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 9176: 0057cbc4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 9177: 001e89ad 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 9178: 0065f49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 9179: 006608ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 9180: 0065f358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 9181: 0062affc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 9182: 0042f6e9 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 9182: 0042f739 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 9183: 006384e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 9184: 0066103e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 9185: 00629d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 9186: 0065f8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ - 9187: 00461a65 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 9187: 00461ab5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 9188: 00595188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 9189: 0062c110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 9190: 00635688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 9191: 005828a0 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ - 9192: 003fbca5 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 9193: 003a9f45 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 9192: 003fbcf5 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 9193: 003a9f95 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 9194: 0062c8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ - 9195: 004f67c0 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 9196: 0030c069 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 9195: 004f6810 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 9196: 0030c0b9 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 9197: 0066089a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 9198: 0054a768 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 9199: 003e05f5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 9198: 0054a7b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 9199: 003e0645 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 9200: 0063bacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 9201: 002fb95d 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 9201: 002fb9ad 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 9202: 002db875 128 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 9203: 0065f4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 9204: 00633ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ - 9205: 003fb8dd 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 9205: 003fb92d 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 9206: 002c20fd 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 9207: 0059d410 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdtoi │ │ │ │ 9208: 0063a86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 9209: 003e4f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 9209: 003e4fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 9210: 0025d5a5 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 9211: 0062eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 9212: 002f003d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 9212: 002f008d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 9213: 006601e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 9214: 006607e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 9215: 004028e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 9215: 00402931 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 9216: 00254dbd 62 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 9217: 00656da8 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 9218: 0065f4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 9219: 002b6489 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 9220: 0020a30d 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 9221: 0059e724 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdtoq │ │ │ │ 9222: 0059d074 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdtos │ │ │ │ 9223: 00660c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 9224: 0063895c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 9225: 0032f8b5 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 9225: 0032f905 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 9226: 0065ffe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 9227: 0062cb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ - 9228: 003da06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 9228: 003da0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 9229: 006346d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 9230: 0063b1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 9231: 002b39e1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 9232: 003456a5 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 9232: 003456f5 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 9233: 006399fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ - 9234: 003d81a1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 9234: 003d81f1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 9235: 002a5f15 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 9236: 0065f239 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 9237: 0045a1ed 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 9237: 0045a23d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 9238: 0062ac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 9239: 0063aae0 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 9240: 00660154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 9241: 00421979 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 9241: 004219c9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 9242: 0065ffb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 9243: 00580784 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 9244: 00630ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 9245: 00278915 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 9246: 0043a9f9 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ - 9247: 003dff41 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 9246: 0043aa49 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 9247: 003dff91 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 9248: 0065f7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 9249: 00634a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 9250: 00660cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 9251: 003faf1d 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 9251: 003faf6d 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 9252: 00298c2d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 9253: 006600da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 9254: 0029b7e9 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 9255: 0065f9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 9256: 00637130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 9257: 0065fc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 9258: 00250d1d 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 9259: 0066059a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ - 9260: 003bd4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 9260: 003bd535 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 9261: 00248979 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 9262: 006332ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 9263: 003a6cf9 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 9263: 003a6d49 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 9264: 0065f3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 9265: 002d29f5 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 9266: 0062dd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 9267: 00633e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 9268: 00660b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 9269: 0062ec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 9270: 0023cc75 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 9271: 006616ed 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 9272: 003a4dcd 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 9272: 003a4e1d 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 9273: 006606fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 9274: 0066005c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 9275: 0066073e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 9276: 0063892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 9277: 0043b009 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 9277: 0043b059 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 9278: 00660692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 9279: 0059a0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 9280: 0043e389 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 9280: 0043e3d9 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 9281: 001a9a09 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 9282: 0063ab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 9283: 0066085c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 9284: 00660a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 9285: 0065f2c9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 9286: 0065f548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 9287: 001edd3d 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 9288: 0066080e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 9289: 00400561 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 9290: 0043aaa5 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 9291: 003e34c5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 9289: 004005b1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 9290: 0043aaf5 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 9291: 003e3515 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 9292: 0065fa12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 9293: 0065f4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 9294: 0065fd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 9295: 002a5b81 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 9296: 0041ad05 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 9296: 0041ad55 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 9297: 002b46fd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 9298: 0020e085 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 9299: 001b2ecd 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 9300: 0062b2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 9301: 002ec5ed 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 9302: 003e1efd 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 9301: 002ec63d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 9302: 003e1f4d 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 9303: 0065f6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ 9304: 00289169 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 9305: 00632eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 9306: 00597bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 9307: 006333fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 9308: 002b4b81 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 9309: 00259299 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 9310: 0033dc49 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 9311: 003def39 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 9310: 0033dc99 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 9311: 003def89 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 9312: 001b37b1 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 9313: 0034599d 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 9313: 003459ed 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 9314: 00660e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 9315: 00637330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 9316: 0040b6ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 9316: 0040b6fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 9317: 0066087c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 9318: 0059a828 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 9319: 001c29fd 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 9320: 0045a779 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 9320: 0045a7c9 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 9321: 0062f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 9322: 0063984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 9323: 002b4b25 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 9324: 00255201 6 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 9325: 003cfd49 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 9325: 003cfd99 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 9326: 0066053c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 9327: 006305d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 9328: 001dff09 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 9329: 00254f8d 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 9330: 00660130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 9331: 0066054c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 9332: 00630d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 9333: 00630ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 9334: 00660358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 9335: 0062a234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 9336: 006600a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 9337: 006607ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 9338: 0025b4d1 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 9339: 00402b41 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 9340: 0043df4d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 9339: 00402b91 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 9340: 0043df9d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 9341: 006616bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 9342: 003da121 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 9342: 003da171 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 9343: 00638430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 9344: 001cc769 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 9345: 002a5d9d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 9346: 0062e754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 9347: 00660bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 9348: 001f1d75 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 9349: 006365f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 9350: 00288961 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 9351: 00660648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 9352: 00661660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 9353: 0065fafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 9354: 002f88f9 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 9354: 002f8949 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 9355: 006386b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 9356: 00634ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 9357: 00458c15 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 9358: 003248ad 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 9357: 00458c65 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 9358: 003248fd 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 9359: 001a9ab1 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 9360: 00258bf1 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 9361: 002f8565 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 9361: 002f85b5 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 9362: 0065f354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 9363: 00235355 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ - 9364: 00449219 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 9365: 003bcc39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 9364: 00449269 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 9365: 003bcc89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 9366: 0062cc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 9367: 0062a010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 9368: 0062ebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 9369: 001b1345 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ - 9370: 004001d1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 9370: 00400221 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 9371: 0062e0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 9372: 006314b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 9373: 00298c95 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ - 9374: 00435a25 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 9374: 00435a75 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 9375: 00660650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 9376: 001976c1 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 9377: 0065f322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 9378: 0062b08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 9379: 006606aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 9380: 0062dc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 9381: 00299c35 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 9382: 005829e0 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 9383: 0063af04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 9384: 006609a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 9385: 00447c01 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 9385: 00447c51 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 9386: 00639520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 9387: 0062f3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 9388: 0065f2c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 9389: 001bc2a5 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 9390: 003e7205 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 9390: 003e7255 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 9391: 006601a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 9392: 0065fa86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 9393: 00660362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 9394: 002eb3ed 2 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 9395: 003e4cc1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 9396: 0042dff1 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 9394: 002eb43d 2 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 9395: 003e4d11 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 9396: 0042e041 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 9397: 006607fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 9398: 003e509d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 9399: 003bf0f9 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 9400: 002f5865 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 9398: 003e50ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 9399: 003bf149 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 9400: 002f58b5 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 9401: 0062c6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 9402: 0020f929 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 9403: 0062d9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 9404: 0043c5ed 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 9405: 003433d9 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 9404: 0043c63d 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 9405: 00343429 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 9406: 0029fc39 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 9407: 006600e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 9408: 0065f7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 9409: 0066065a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 9410: 0044bb1d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 9410: 0044bb6d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 9411: 00579934 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 9412: 0063373c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 9413: 002a3361 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 9414: 00636d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 9415: 003f2571 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 9415: 003f25c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 9416: 0065f5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 9417: 0063291c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ 9418: 0063af34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 9419: 00629c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 9420: 00631030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 9421: 003dc3d5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 9421: 003dc425 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 9422: 001ade19 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 9423: 00297e69 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 9424: 00408b71 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 9424: 00408bc1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ 9425: 00660d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_SET_SOFTINT_DSTATE │ │ │ │ - 9426: 003ca795 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 9427: 003e006d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 9426: 003ca7e5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 9427: 003e00bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 9428: 0066015a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 9429: 0040ed49 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 9430: 002e6ad1 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 9429: 0040ed99 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 9430: 002e6b21 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 9431: 006351b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 9432: 0065fe44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 9433: 0065f54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ - 9434: 003c9e51 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 9434: 003c9ea1 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 9435: 00630210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 9436: 00634ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 9437: 00660fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 9438: 0062e038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ - 9439: 002f3241 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 9439: 002f3291 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 9440: 0022ec09 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 9441: 00237e35 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 9442: 0065ff44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 9443: 0062be90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 9444: 0065f4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 9445: 006606de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 9446: 002e9f09 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 9446: 002e9f59 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 9447: 0059c820 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 9448: 001e0071 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 9449: 0065f9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 9450: 001a9b59 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 9451: 001af241 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 9452: 003b9111 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 9453: 004039dd 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 9452: 003b9161 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 9453: 00403a2d 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 9454: 0063a278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 9455: 00630930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 9456: 0065fd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 9457: 00457189 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 9458: 003aa37d 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 9457: 004571d9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 9458: 003aa3cd 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 9459: 00660d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 9460: 003ce5ad 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 9460: 003ce5fd 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 9461: 00259b49 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 9462: 00369979 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 9462: 003699c9 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 9463: 001a6c59 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 9464: 00631a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 9465: 00636380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 9466: 0043b9a1 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 9466: 0043b9f1 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 9467: 0066023c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 9468: 0042b731 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 9469: 00405231 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 9468: 0042b781 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 9469: 00405281 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 9470: 0027c55d 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 9471: 00660cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 9472: 0065fe28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ - 9473: 00302ff5 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 9474: 00426589 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 9475: 003bdc65 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 9476: 0032747d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 9473: 00303045 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 9474: 004265d9 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 9475: 003bdcb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 9476: 003274cd 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 9477: 002cdb25 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 9478: 0062ae4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 9479: 0022eb51 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 9480: 002a6089 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 9481: 00407315 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 9481: 00407365 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 9482: 002cdf05 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 9483: 0065f006 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 9484: 0062ac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 9485: 0059b1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 9486: 006376e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 9487: 006606ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 9488: 0063afe4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 9489: 006607c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 9490: 004040c1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 9490: 00404111 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 9491: 0065feaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 9492: 0026e4cd 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 9493: 003bffb5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 9494: 00306449 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 9495: 003443ad 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 9493: 003c0005 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 9494: 00306499 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 9495: 003443fd 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 9496: 001a7cb9 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ - 9497: 0044ac11 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 9497: 0044ac61 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 9498: 00660e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 9499: 0065ffde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ - 9500: 00412dc1 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 9501: 003245b5 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 9502: 003c90a5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 9500: 00412e11 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 9501: 00324605 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 9502: 003c90f5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 9503: 00639444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 9504: 00633e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 9505: 002f493d 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 9505: 002f498d 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 9506: 0062efa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 9507: 002b3b4d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 9508: 0065f2c6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 9509: 00225571 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 9510: 00660240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 9511: 00660a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 9512: 0059b698 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 9513: 002a4bd1 944 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 9514: 0065f3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 9515: 003a79dd 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 9515: 003a7a2d 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 9516: 00635388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 9517: 0066169e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 9518: 00347ff1 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 9518: 00348041 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 9519: 006376a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 9520: 002a3469 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 9521: 0065f3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 9522: 002a0385 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 9523: 001854a5 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 9524: 001f2a41 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 9525: 002e5515 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 9525: 002e5565 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 9526: 002b73b5 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 9527: 0062eeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 9528: 00413861 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 9529: 00331c25 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 9528: 004138b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 9529: 00331c75 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 9530: 0065f3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 9531: 006384a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 9532: 00219789 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 9533: 001fd6d5 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 9534: 0065f530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 9535: 004540a5 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 9536: 003480b5 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 9535: 004540f5 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 9536: 00348105 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 9537: 00634cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 9538: 00637560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 9539: 00660afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 9540: 0063343c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 9541: 00630b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 9542: 001d91a5 4 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 9543: 001fd531 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 9544: 002b4115 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ - 9545: 0043b399 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 9545: 0043b3e9 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 9546: 00660ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 9547: 00660c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 9548: 001a7fb9 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 9549: 00661154 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 9550: 0063a82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 9551: 00582c84 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 9552: 00198355 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 9553: 0034c95d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 9553: 0034c9ad 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 9554: 00637a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 9555: 00660ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 9556: 006359f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ - 9557: 0030bee9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 9558: 003bcd29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 9557: 0030bf39 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 9558: 003bcd79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 9559: 00660e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 9560: 0063235c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 9561: 0059c610 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 9562: 002ab6d5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 9563: 003d805d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 9563: 003d80ad 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 9564: 002d532d 384 FUNC GLOBAL DEFAULT 12 sparc_cpu_memory_rw_debug │ │ │ │ - 9565: 0033dd11 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 9565: 0033dd61 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 9566: 00660d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 9567: 001ade49 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 9568: 0025b519 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 9569: 00630110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 9570: 0030b48d 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 9570: 0030b4dd 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 9571: 00638380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 9572: 00636470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 9573: 00660494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 9574: 003dfb9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 9574: 003dfbed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 9575: 001ab619 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 9576: 0066110c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ - 9577: 003ceaad 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 9577: 003ceafd 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 9578: 00265ec9 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 9579: 003fdda9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ - 9580: 003f0895 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 9581: 003e52f5 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 9579: 003fddf9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 9580: 003f08e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 9581: 003e5345 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 9582: 0063a268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 9583: 001f74e1 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 9584: 0044b2d5 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 9584: 0044b325 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 9585: 002da291 70 FUNC GLOBAL DEFAULT 12 helper_faddd │ │ │ │ 9586: 0065fbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 9587: 0065ffc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 9588: 0065f602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 9589: 0045233d 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 9589: 0045238d 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 9590: 006381d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 9591: 00630e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 9592: 0062abac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 9593: 0065f248 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 9594: 00639694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 9595: 00187b9d 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 9596: 006314f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 9597: 00636980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 9598: 0065fec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 9599: 00630840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 9600: 0065f794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 9601: 00637e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 9602: 0066046c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 9603: 003bb0bd 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ - 9604: 0043532d 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 9603: 003bb10d 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 9604: 0043537d 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 9605: 002da3b1 212 FUNC GLOBAL DEFAULT 12 helper_faddq │ │ │ │ 9606: 00636700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 9607: 002ec5f5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 9607: 002ec645 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 9608: 0065fdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 9609: 002da1a1 58 FUNC GLOBAL DEFAULT 12 helper_fadds │ │ │ │ 9610: 0065f2ac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 9611: 002db071 92 FUNC GLOBAL DEFAULT 12 helper_fcmpd │ │ │ │ 9612: 0062da38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 9613: 0062ea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 9614: 0062a4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 9615: 0065ffda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 9616: 001b3de9 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ - 9617: 0044cc75 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 9618: 003dffb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 9617: 0044ccc5 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 9618: 003e0009 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 9619: 00630db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 9620: 00631b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 9621: 00660e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 9622: 0065fa10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 9623: 006312b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 9624: 006610e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 9625: 002db129 148 FUNC GLOBAL DEFAULT 12 helper_fcmpq │ │ │ │ 9626: 00660728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 9627: 002dafd1 80 FUNC GLOBAL DEFAULT 12 helper_fcmps │ │ │ │ 9628: 0066130c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 9629: 002ace11 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 9630: 00343025 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 9630: 00343075 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 9631: 0066020c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 9632: 003be511 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 9633: 003c6d89 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ - 9634: 0032738d 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 9632: 003be561 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 9633: 003c6dd9 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 9634: 003273dd 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 9635: 0062deb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 9636: 0036b295 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 9636: 0036b2e5 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 9637: 0063ac80 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 9638: 00309281 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 9638: 003092d1 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 9639: 002a557d 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 9640: 006602bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 9641: 0065f4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 9642: 002a131d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 9643: 0065f928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 9644: 001f8935 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 9645: 00660ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 9646: 00639d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 9647: 006602fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 9648: 006604d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 9649: 003c27fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 9649: 003c284d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 9650: 006609e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 9651: 00322269 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 9652: 004415a9 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 9651: 003222b9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 9652: 004415f9 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 9653: 00660eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 9654: 0065f7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 9655: 001d5d95 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 9656: 00660424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 9657: 004490c1 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 9657: 00449111 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 9658: 002c9a7d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 9659: 00633828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_DCACHE_FREEZE_EVENT │ │ │ │ - 9660: 0045ac95 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 9661: 002f0245 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 9660: 0045ace5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 9661: 002f0295 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 9662: 0062f564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 9663: 0065f570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 9664: 00453c8d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 9664: 00453cdd 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 9665: 0065fd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 9666: 0023fb89 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 9667: 003aa1ed 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 9667: 003aa23d 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 9668: 006605c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 9669: 0044b745 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ - 9670: 003d4891 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 9669: 0044b795 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 9670: 003d48e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 9671: 0019b9b1 4404 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 9672: 00635608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 9673: 00628e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 9674: 00660f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 9675: 00660cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 9676: 00630c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 9677: 003ee0fd 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 9678: 0044d025 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 9677: 003ee14d 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 9678: 0044d075 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 9679: 00628fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 9680: 0031897d 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 9680: 003189cd 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 9681: 00660598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 9682: 001b9151 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 9683: 003d2205 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 9684: 004442d9 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 9683: 003d2255 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 9684: 00444329 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 9685: 0029df2d 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 9686: 0023683d 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 9687: 00427279 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 9687: 004272c9 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 9688: 00660dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 9689: 003bd521 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 9690: 003be3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 9689: 003bd571 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 9690: 003be3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 9691: 001b3e65 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 9692: 0065f306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 9693: 00415ae9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 9693: 00415b39 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 9694: 0062c130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 9695: 002d307d 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 9696: 003f65f9 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 9696: 003f6649 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 9697: 0062d5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ - 9698: 00437d31 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 9698: 00437d81 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 9699: 0066169c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 9700: 002fb6f9 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 9700: 002fb749 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 9701: 00660c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 9702: 00660102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 9703: 00238cb9 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 9704: 0045d061 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ - 9705: 004485d9 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 9704: 0045d0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 9705: 00448629 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 9706: 00630ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 9707: 003db1bd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 9707: 003db20d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 9708: 00660b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 9709: 005a0afc 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 9710: 00639918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 9711: 003e527d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 9711: 003e52cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 9712: 001ade39 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 9713: 0042b901 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 9713: 0042b951 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 9714: 0066062a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 9715: 0065f62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 9716: 0065fb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 9717: 0065ff96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ 9718: 00583988 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 9719: 006385d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 9720: 002b1319 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 9721: 002e7d8d 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 9722: 004112e1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ - 9723: 0044ae11 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 9724: 00411d99 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 9721: 002e7ddd 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 9722: 00411331 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 9723: 0044ae61 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 9724: 00411de9 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 9725: 0027892d 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ - 9726: 003ab35d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 9726: 003ab3ad 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 9727: 0062ebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 9728: 00206295 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 9729: 00628dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 9730: 00660140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 9731: 0065f28a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 9732: 002c0119 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 9733: 0062b640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -9741,1173 +9741,1173 @@ │ │ │ │ 9737: 0065fe3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 9738: 0065fbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 9739: 00660f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 9740: 00632e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 9741: 00234919 532 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 9742: 0065fcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 9743: 00660984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 9744: 00517e44 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 9744: 00517e94 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 9745: 0063dd54 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 9746: 00582d68 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 9747: 0066108c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 9748: 002bb4a5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 9749: 00630a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 9750: 00660580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 9751: 0065f788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 9752: 00427109 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 9752: 00427159 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 9753: 0062d458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 9754: 00288989 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 9755: 00411335 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 9755: 00411385 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 9756: 002ba651 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 9757: 003cb0bd 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 9758: 0043b6d1 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 9757: 003cb10d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 9758: 0043b721 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 9759: 0062ea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 9760: 0065fed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 9761: 002bbd2d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 9762: 0065f806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 9763: 004175a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 9763: 004175f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 9764: 0065f558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 9765: 003d7be5 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 9765: 003d7c35 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 9766: 0063a2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 9767: 006394e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 9768: 0044b33d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 9768: 0044b38d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 9769: 0058374c 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 9770: 00660216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 9771: 00630c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 9772: 0023b5fd 184 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 9773: 002cc7c5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 9774: 0063a238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ - 9775: 0045169d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 9775: 004516ed 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 9776: 006616d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 9777: 0065fd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 9778: 0041c59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 9778: 0041c5ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 9779: 0059e61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdmulq │ │ │ │ - 9780: 00350219 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 9780: 00350269 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 9781: 0062d348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 9782: 0043f939 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 9782: 0043f989 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 9783: 002b9995 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 9784: 006616a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 9785: 003ec385 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 9786: 00517a48 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 9787: 0043e01d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 9785: 003ec3d5 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 9786: 00517a98 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 9787: 0043e06d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 9788: 00638060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 9789: 00582670 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 9790: 0065fd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 9791: 0062907c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 9792: 00584080 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 9793: 00425a05 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ - 9794: 002f5f1d 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 9793: 00425a55 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 9794: 002f5f6d 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 9795: 006317f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 9796: 003d7ac5 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 9796: 003d7b15 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 9797: 006604d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ - 9798: 003ecbc9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 9799: 0030c2b9 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 9800: 0033c899 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 9798: 003ecc19 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 9799: 0030c309 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 9800: 0033c8e9 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 9801: 0029fbf1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 9802: 00271ab5 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 9803: 0043e3c5 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 9803: 0043e415 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 9804: 001ade41 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 9805: 002b4bf9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 9806: 00598200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 9807: 0063b86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 9808: 00639908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 9809: 0065fda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 9810: 00661420 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 9811: 004093e9 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 9811: 00409439 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 9812: 0062ccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 9813: 001d2c2d 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 9814: 00660710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 9815: 0065f38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 9816: 00631690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 9817: 003bce19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 9817: 003bce69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 9818: 0066070e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 9819: 0065f6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 9820: 0041bde1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 9820: 0041be31 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 9821: 00221709 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 9822: 0062df68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 9823: 0062a1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 9824: 0041bf49 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 9825: 0045b34d 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 9824: 0041bf99 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 9825: 0045b39d 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 9826: 00660ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 9827: 0040e321 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 9827: 0040e371 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 9828: 0066062c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 9829: 0066012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 9830: 00330479 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 9831: 00412d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 9832: 00433bd9 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 9830: 003304c9 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 9831: 00412dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 9832: 00433c29 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 9833: 00660c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 9834: 0063b598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 9835: 00660a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 9836: 00345e55 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 9836: 00345ea5 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 9837: 006374b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 9838: 00660280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 9839: 006323dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 9840: 002c99a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 9841: 002a5ccd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 9842: 00637060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 9843: 005a0acc 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 9844: 0020f729 172 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 9845: 00637e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 9846: 00410045 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 9846: 00410095 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 9847: 006383a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 9848: 00597c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 9849: 00660308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 9850: 00434a69 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 9850: 00434ab9 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 9851: 0026e941 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 9852: 00236d75 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 9853: 00638d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 9854: 0041ac81 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 9854: 0041acd1 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 9855: 0063a7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 9856: 003bc47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 9857: 0037af69 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 9856: 003bc4cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 9857: 0037afb9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 9858: 00631c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 9859: 002e647d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 9859: 002e64cd 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 9860: 006333dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 9861: 003444c1 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 9861: 00344511 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 9862: 00633f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 9863: 0062ccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 9864: 00596730 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 9865: 001accdd 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 9866: 006610f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ - 9867: 00439e45 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 9867: 00439e95 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 9868: 0062924c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 9869: 002c2135 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 9870: 002bffa9 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 9871: 001a6b99 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 9872: 00575894 52 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 9873: 0041db21 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 9873: 0041db71 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 9874: 006601ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 9875: 00660f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 9876: 0030e1e1 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 9876: 0030e231 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 9877: 0062f3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 9878: 006600e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 9879: 003da4e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 9879: 003da531 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 9880: 0026cca1 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 9881: 0062f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 9882: 001ae691 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 9883: 00635138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 9884: 00660146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ 9885: 002db321 240 FUNC GLOBAL DEFAULT 12 helper_flcmpd │ │ │ │ - 9886: 002edf31 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 9886: 002edf81 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 9887: 0025aa4d 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 9888: 004136f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 9888: 00413749 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 9889: 0065fac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 9890: 0063ab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 9891: 006605a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 9892: 0033b58d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 9892: 0033b5dd 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 9893: 0024c979 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 9894: 00250601 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 9895: 00185949 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 9896: 00660d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_INTERRUPT_DSTATE │ │ │ │ 9897: 00660d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 9898: 00420375 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 9898: 004203c5 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 9899: 0063a8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 9900: 00638aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 9901: 003fc36d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 9901: 003fc3bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ 9902: 0020a229 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 9903: 00660718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 9904: 0027a2ed 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 9905: 002db251 208 FUNC GLOBAL DEFAULT 12 helper_flcmps │ │ │ │ 9906: 006604fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9907: 0045e5f9 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 9907: 0045e649 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 9908: 00255209 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 9909: 0066088a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 9910: 006601b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 9911: 003d811d 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 9912: 00326add 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 9911: 003d816d 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 9912: 00326b2d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 9913: 0065f9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 9914: 003f11b1 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 9914: 003f1201 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 9915: 002b9909 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 9916: 002d0589 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 9917: 00635678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 9918: 00347f8d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 9918: 00347fdd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 9919: 0065f6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 9920: 00408d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 9921: 0045b559 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 9920: 00408dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 9921: 0045b5a9 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 9922: 00660a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 9923: 00660170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 9924: 002a4225 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 9925: 003218a9 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 9925: 003218f9 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 9926: 002d439d 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 9927: 00453bf9 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 9927: 00453c49 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 9928: 002b0959 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 9929: 003e8579 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 9930: 00404185 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 9931: 00408fb9 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 9929: 003e85c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 9930: 004041d5 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 9931: 00409009 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 9932: 005966ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 9933: 006610dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 9934: 004347f9 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 9934: 00434849 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 9935: 0063232c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 9936: 0062c250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 9937: 0040273d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 9937: 0040278d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 9938: 002cb889 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 9939: 002bcd4d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 9940: 0044fd29 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 9940: 0044fd79 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 9941: 0063983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 9942: 00628704 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 9943: 00661032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 9944: 003c8655 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 9944: 003c86a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 9945: 006610d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9946: 003da24d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 9946: 003da29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 9947: 001eab55 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ - 9948: 003cade5 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 9948: 003cae35 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 9949: 006616ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 9950: 001abbdd 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 9951: 002c0005 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 9952: 0040acfd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 9952: 0040ad4d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 9953: 0063a108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 9954: 00660b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 9955: 0063ac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 9956: 00629638 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 9957: 003bc879 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 9957: 003bc8c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 9958: 0065f6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 9959: 00628324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 9960: 00660f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 9961: 00660df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 9962: 0062bcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 9963: 003e8669 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 9963: 003e86b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 9964: 00632d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 9965: 0065fbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 9966: 0066005a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 9967: 00450dbd 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 9968: 0043b65d 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 9967: 00450e0d 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 9968: 0043b6ad 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 9969: 00633a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 9970: 0062e904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 9971: 0063326c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 9972: 0065fce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 9973: 001aef09 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 9974: 00661110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 9975: 0025b615 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 9976: 006609d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 9977: 00286f09 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 9978: 0065f6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 9979: 003de8e5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 9979: 003de935 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 9980: 001e5dbd 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 9981: 00639664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ - 9982: 002e39ad 138 FUNC GLOBAL DEFAULT 12 cpu_get_psr │ │ │ │ + 9982: 002e39fd 138 FUNC GLOBAL DEFAULT 12 cpu_get_psr │ │ │ │ 9983: 002ba455 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 9984: 00660e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ - 9985: 0041ff2d 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 9985: 0041ff7d 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 9986: 0062ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 9987: 0065f9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ - 9988: 0041b861 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 9989: 0041be95 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 9990: 004579f9 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 9988: 0041b8b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 9989: 0041bee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 9990: 00457a49 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 9991: 006608aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 9992: 00660b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 9993: 002e4af1 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 9993: 002e4b41 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 9994: 00636970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 9995: 001c3959 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 9996: 0062a824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 9997: 0063ba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 9998: 002b442d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 9999: 00432ac9 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 9999: 00432b19 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 10000: 002bd059 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 10001: 001aa431 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 10002: 003b1d6d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 10003: 003f624d 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 10004: 0041aa99 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ - 10005: 00318d9d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 10002: 003b1dbd 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 10003: 003f629d 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 10004: 0041aae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 10005: 00318ded 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 10006: 006609a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 10007: 00633c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 10008: 00303a45 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 10008: 00303a95 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 10009: 00632acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 10010: 005825a0 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 10011: 00631140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 10012: 001edba1 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 10013: 0066070a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ - 10014: 003bcad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 10014: 003bcb21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 10015: 0022f63d 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 10016: 0062a864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 10017: 0065fcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 10018: 0064fa18 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 10019: 00381301 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 10019: 00381351 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 10020: 0066078a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 10021: 0044a0a1 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 10021: 0044a0f1 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 10022: 002192d1 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 10023: 00660ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 10024: 003e7d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 10024: 003e7dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 10025: 0024be15 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 10026: 0065fa58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 10027: 00417f99 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 10028: 003d6e65 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 10027: 00417fe9 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 10028: 003d6eb5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 10029: 0065f974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 10030: 0059b824 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 10031: 003da7a5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 10031: 003da7f5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 10032: 002b9a05 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 10033: 002780e1 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 10034: 0065f958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 10035: 00660522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_ICACHE_FREEZE_DSTATE │ │ │ │ 10036: 0065fa5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 10037: 003e2865 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 10037: 003e28b5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 10038: 0021d155 14412 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 10039: 001ac1bd 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 10040: 00409a31 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 10040: 00409a81 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 10041: 0059b278 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 10042: 002cfd89 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 10043: 00636440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 10044: 003e57b5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 10044: 003e5805 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 10045: 002cb649 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 10046: 00596628 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 10047: 00628f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 10048: 00660ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 10049: 00636670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 10050: 0062908c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 10051: 00660354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 10052: 002ef571 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 10052: 002ef5c1 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 10053: 00633ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 10054: 002746d5 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 10055: 002ec5e5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 10055: 002ec635 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 10056: 0062b8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 10057: 001ffa11 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 10058: 00423959 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 10058: 004239a9 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ 10059: 001f8555 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 10060: 00288cc1 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 10061: 002b3c59 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 10062: 00289005 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 10063: 006304a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 10064: 004518b5 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 10065: 002fb5f5 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 10066: 0043b059 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 10067: 0030c7cd 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 10064: 00451905 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 10065: 002fb645 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 10066: 0043b0a9 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 10067: 0030c81d 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 10068: 0062a2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 10069: 001b5905 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 10070: 005371fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 10071: 003d7f09 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 10070: 0053724c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 10071: 003d7f59 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 10072: 0062c500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 10073: 00223dfd 116 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 10074: 00582c14 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 10075: 0043ead5 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 10075: 0043eb25 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 10076: 0025b8f9 1968 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 10077: 00630290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 10078: 0066031a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 10079: 00660022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 10080: 003f2831 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 10080: 003f2881 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 10081: 001b7895 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 10082: 0042c579 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 10082: 0042c5c9 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 10083: 001f2ad9 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 10084: 0020f661 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 10085: 0034fffd 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 10085: 0035004d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 10086: 005807c0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 10087: 00258a01 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 10088: 00661140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 10089: 0065fcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 10090: 002d3db9 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 10091: 005838bc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 10092: 006616ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 10093: 0034c399 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 10093: 0034c3e9 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 10094: 00257fa5 760 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 10095: 001e0545 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 10096: 006600b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 10097: 0041f881 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 10097: 0041f8d1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 10098: 002c7edd 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 10099: 003e8159 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 10099: 003e81a9 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 10100: 0059c2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 10101: 00197c81 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 10102: 004500cd 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 10102: 0045011d 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 10103: 0065fff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 10104: 0065fac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 10105: 0062d418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 10106: 00638530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 10107: 0062ee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 10108: 00661000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ - 10109: 003ed99d 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 10109: 003ed9ed 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 10110: 00660208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 10111: 0066165c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 10112: 00635028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 10113: 003b4321 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 10113: 003b4371 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 10114: 00254ee9 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 10115: 003a5425 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 10115: 003a5475 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 10116: 00638cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 10117: 003ed42d 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 10117: 003ed47d 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 10118: 005826ac 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 10119: 00403e25 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 10119: 00403e75 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 10120: 0063b154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 10121: 004179b5 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 10122: 002f4e49 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 10121: 00417a05 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 10122: 002f4e99 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 10123: 0065fb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 10124: 00629518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ - 10125: 0040b491 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 10126: 00452271 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 10125: 0040b4e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 10126: 004522c1 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 10127: 002bd385 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 10128: 00592f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 10129: 001a4b49 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ - 10130: 0031d005 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 10130: 0031d055 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 10131: 001d9141 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 10132: 0065fc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 10133: 00199099 1980 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 10134: 003fbe15 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 10135: 00343ad9 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 10136: 003aa1d1 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 10134: 003fbe65 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 10135: 00343b29 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 10136: 003aa221 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 10137: 00636f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 10138: 00660e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 10139: 00403321 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 10139: 00403371 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 10140: 0027c6c9 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 10141: 00637690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 10142: 00631210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 10143: 0040ed0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ - 10144: 003430d5 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 10143: 0040ed5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 10144: 00343125 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 10145: 0023407d 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 10146: 006601f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 10147: 002b9ed9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 10148: 00660b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 10149: 00630c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 10150: 006609be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 10151: 0023bf49 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 10152: 00417659 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 10152: 004176a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 10153: 00630cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 10154: 002bcbcd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 10155: 006608fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 10156: 00250f31 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 10157: 005807b4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 10158: 0065feae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 10159: 001c4125 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 10160: 001d8795 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 10161: 0042bd1d 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 10162: 00419f59 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 10163: 003ed081 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 10161: 0042bd6d 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 10162: 00419fa9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 10163: 003ed0d1 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 10164: 0062dc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 10165: 003d618d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 10166: 0030c711 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 10165: 003d61dd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 10166: 0030c761 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 10167: 0062d7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 10168: 0065f67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 10169: 0066012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 10170: 00437df9 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 10170: 00437e49 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 10171: 0062b04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 10172: 00404345 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 10173: 0030459d 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 10172: 00404395 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 10173: 003045ed 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 10174: 00583cd4 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 10175: 00439dc5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 10175: 00439e15 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 10176: 002db435 36 FUNC GLOBAL DEFAULT 12 helper_get_fsr │ │ │ │ - 10177: 00330c01 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 10177: 00330c51 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 10178: 0024037d 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 10179: 00300a81 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 10180: 00304479 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 10179: 00300ad1 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 10180: 003044c9 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 10181: 00287a61 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 10182: 003bf37d 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 10182: 003bf3cd 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 10183: 002bbc5d 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 10184: 001b4ad5 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 10185: 003f5129 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 10185: 003f5179 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 10186: 006349c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 10187: 001ade89 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 10188: 0062d1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 10189: 005975a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 10190: 00413951 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 10191: 0045a0e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 10190: 004139a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 10191: 0045a131 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 10192: 0065fe6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 10193: 00440bc9 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 10193: 00440c19 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 10194: 001b64d9 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 10195: 002bc505 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 10196: 001edc99 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 10197: 001e0ec9 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 10198: 003b9c8d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 10198: 003b9cdd 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 10199: 001e5acd 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 10200: 00214335 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ 10201: 005935b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 10202: 00639cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 10203: 0059c8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 10204: 0065f2af 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 10205: 0066102c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 10206: 0063243c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 10207: 001e41e1 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 10208: 003b5351 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 10208: 003b53a1 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 10209: 00660b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 10210: 0022dc01 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 10211: 002f81d5 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 10211: 002f8225 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 10212: 00628a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 10213: 002249e1 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 10214: 00633a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 10215: 001e18e5 136 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 10216: 001b11ed 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 10217: 002ee395 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 10217: 002ee3e5 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 10218: 0062b300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 10219: 00592d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 10220: 0059c1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 10221: 0025b585 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 10222: 0065f554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 10223: 0065f44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 10224: 00597ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 10225: 0063252c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 10226: 003dd3b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 10227: 0041c525 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 10228: 00343d4d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 10226: 003dd409 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 10227: 0041c575 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 10228: 00343d9d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 10229: 002b9f61 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 10230: 00597cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 10231: 0065f9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 10232: 00633ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 10233: 00660dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 10234: 0062d6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 10235: 002bced1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 10236: 0065f6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 10237: 0062e028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 10238: 0062944c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 10239: 00629528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 10240: 006300b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ - 10241: 00455589 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 10241: 004555d9 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 10242: 00630fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 10243: 00660ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 10244: 0065f4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 10245: 0065f470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ 10246: 0022ed19 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 10247: 003f6689 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 10247: 003f66d9 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 10248: 006317b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 10249: 006311e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 10250: 0026dd05 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 10251: 00289b51 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 10252: 0053ada8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 10252: 0053adf8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 10253: 001ad225 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 10254: 00582cb0 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 10255: 0020f5d5 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 10256: 001b10f9 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 10257: 0063296c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 10258: 00286dc9 176 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 10259: 0062b700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 10260: 006603bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 10261: 003dedc9 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 10261: 003dee19 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 10262: 006290cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 10263: 00660a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 10264: 0062d958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 10265: 0065f2e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 10266: 00661692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ - 10267: 003dce25 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 10267: 003dce75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 10268: 0065f86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 10269: 006381b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 10270: 00628b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 10271: 0059751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 10272: 00425fdd 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 10272: 0042602d 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 10273: 0066111e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 10274: 0062c540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 10275: 00240f31 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 10276: 00630c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 10277: 004605b5 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 10277: 00460605 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 10278: 00631500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 10279: 00660360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 10280: 0041c381 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 10280: 0041c3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 10281: 00630cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 10282: 0065f7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 10283: 00631b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 10284: 0062d7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 10285: 00660fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 10286: 00580790 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 10287: 00660cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 10288: 0063a228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 10289: 0028e235 10032 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 10290: 001a6655 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ - 10291: 0044f6bd 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 10291: 0044f70d 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 10292: 00184849 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 10293: 00637680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 10294: 0065fb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 10295: 00660124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 10296: 005933a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 10297: 0063a9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 10298: 003e8489 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 10298: 003e84d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 10299: 00631a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 10300: 003b127d 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 10300: 003b12cd 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 10301: 00634e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 10302: 00661122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 10303: 001ac74d 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 10304: 003b9bfd 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 10304: 003b9c4d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 10305: 00239c6d 384 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 10306: 00660394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 10307: 0065f6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 10308: 0042bf2d 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 10308: 0042bf7d 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 10309: 0062cd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 10310: 00630780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 10311: 0065fc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 10312: 00660658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 10313: 0063bbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 10314: 006603da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 10315: 0032d3b1 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 10315: 0032d401 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 10316: 0063ad44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 10317: 001e20b9 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 10318: 001b6ee5 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 10319: 0044df1d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 10319: 0044df6d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 10320: 0062ad0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 10321: 00217bf5 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 10322: 0020a465 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 10323: 002caba9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 10324: 001e00f5 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 10325: 00628d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 10326: 002bd815 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 10327: 0044b2ed 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 10327: 0044b33d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 10328: 0065fbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 10329: 003df6fd 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 10329: 003df74d 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 10330: 0059c694 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ 10331: 002db55d 400 FUNC GLOBAL DEFAULT 12 sparc_cpu_gdb_read_register │ │ │ │ - 10332: 003f3a95 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 10333: 004031b1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 10334: 003ee2f5 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 10332: 003f3ae5 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 10333: 00403201 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 10334: 003ee345 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 10335: 0062f234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 10336: 003d8521 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 10336: 003d8571 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 10337: 001e3ef1 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 10338: 003dab11 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 10339: 003bd599 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 10338: 003dab61 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 10339: 003bd5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 10340: 00633ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 10341: 0043bf01 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 10341: 0043bf51 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 10342: 0062f714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 10343: 00660fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 10344: 0065f612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 10345: 00416251 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 10345: 004162a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 10346: 002996c9 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 10347: 0042c279 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 10347: 0042c2c9 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 10348: 002278b1 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 10349: 002b9fe9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 10350: 0062a5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 10351: 00634fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 10352: 00628764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 10353: 00420ff9 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 10353: 00421049 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 10354: 0065f440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 10355: 006607a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 10356: 002bd1f1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 10357: 003cb4ad 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 10357: 003cb4fd 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 10358: 001ed42d 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 10359: 00596940 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 10360: 006323ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 10361: 00634868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 10362: 00660046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 10363: 003e8d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 10364: 00405fa9 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ - 10365: 0032f71d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 10363: 003e8d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 10364: 00405ff9 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 10365: 0032f76d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 10366: 00660a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 10367: 001fe59d 36 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 10368: 00592014 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 10369: 0062a114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 10370: 003bdfad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 10370: 003bdffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 10371: 00265d0d 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 10372: 00637510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 10373: 0065fbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 10374: 00636e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 10375: 003c7805 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 10375: 003c7855 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 10376: 00278d3d 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 10377: 004492b9 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 10377: 00449309 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 10378: 0062d948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 10379: 00597498 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 10380: 00223ea9 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 10381: 00636950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 10382: 003e19f5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 10382: 003e1a45 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 10383: 0063b99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 10384: 00634788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 10385: 00208041 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 10386: 00628614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 10387: 00660518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 10388: 0065f5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 10389: 003272dd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 10389: 0032732d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 10390: 001b4c11 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 10391: 003c8ce1 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 10391: 003c8d31 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 10392: 0065f86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 10393: 0065f66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 10394: 002cce65 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 10395: 002bdaa1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ - 10396: 00428c1d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 10396: 00428c6d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 10397: 001b7e5d 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 10398: 0040ca85 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 10398: 0040cad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 10399: 00661304 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 10400: 003292f5 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 10400: 00329345 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 10401: 00639624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 10402: 003f28e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 10402: 003f2935 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 10403: 002d21c9 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 10404: 006382b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 10405: 00631760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 10406: 00660e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 10407: 004023b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 10407: 00402409 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 10408: 002c8575 224 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ - 10409: 003c0b41 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 10410: 0040cafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 10409: 003c0b91 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 10410: 0040cb4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 10411: 001bc1a9 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 10412: 0020b109 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 10413: 00636f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 10414: 0025e2f9 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 10415: 003a8e59 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 10415: 003a8ea9 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 10416: 0065f46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 10417: 004023f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 10417: 00402445 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 10418: 00286aa9 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 10419: 0033bee9 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 10419: 0033bf39 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 10420: 0062f4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 10421: 0059b2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 10422: 001d6b71 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 10423: 005968bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 10424: 002ce2d1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 10425: 002ca8a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 10426: 0027f531 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 10427: 003c8ad9 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 10428: 003a5dad 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 10429: 00409bc1 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 10427: 003c8b29 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 10428: 003a5dfd 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 10429: 00409c11 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 10430: 006364d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 10431: 0065fdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 10432: 002526dd 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 10433: 003da6cd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 10434: 0041ceb5 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 10435: 00408eb1 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 10433: 003da71d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 10434: 0041cf05 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 10435: 00408f01 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 10436: 0062dd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 10437: 00638400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 10438: 006610fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 10439: 003c44a9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 10439: 003c44f9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 10440: 006600ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 10441: 0062ca3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 10442: 003542e5 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 10442: 00354335 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 10443: 001851ad 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 10444: 001ae8c9 84 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 10445: 001dfcb1 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 10446: 003c1dc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 10446: 003c1e19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 10447: 0066084c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 10448: 0065ff18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 10449: 002b448d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 10450: 002f78b5 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 10450: 002f7905 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 10451: 0066025c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 10452: 00660c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 10453: 004264a9 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 10453: 004264f9 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 10454: 0062d508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 10455: 0065fb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 10456: 006616c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 10457: 00660074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 10458: 00440be5 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 10458: 00440c35 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 10459: 00639c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10460: 00660bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 10461: 003e2d69 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 10462: 003f6311 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 10463: 0032f905 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ - 10464: 003bd035 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ - 10465: 00556a18 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ + 10461: 003e2db9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 10462: 003f6361 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 10463: 0032f955 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 10464: 003bd085 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 10465: 00556a68 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ 10466: 006366d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 10467: 00416ff9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 10468: 002f18d5 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 10467: 00417049 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 10468: 002f1925 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 10469: 0063a298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 10470: 006610e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 10471: 001adde9 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 10472: 0062ea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 10473: 003250e9 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 10473: 00325139 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 10474: 00582740 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 10475: 00660232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 10476: 00582554 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 10477: 002f3c1d 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 10477: 002f3c6d 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 10478: 0062c8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 10479: 0063b568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 10480: 00660896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 10481: 006293bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 10482: 0030baf1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 10483: 0030fc95 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ - 10484: 00351a9d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 10485: 0042cbc9 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 10482: 0030bb41 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 10483: 0030fce5 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 10484: 00351aed 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 10485: 0042cc19 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 10486: 0063b628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 10487: 00660c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 10488: 00417399 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 10488: 004173e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 10489: 0065fa64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 10490: 0062a9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 10491: 00639254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 10492: 00661144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 10493: 001edbf1 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 10494: 00436685 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 10494: 004366d5 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 10495: 002366d9 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 10496: 00660dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 10497: 00638de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 10498: 00580730 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 10499: 002aa0b5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 10500: 0063b528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 10501: 0059d518 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 10502: 00330ffd 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 10502: 0033104d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 10503: 00660e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 10504: 0065f72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 10505: 0023aef5 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 10506: 00637b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 10507: 00660c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 10508: 002bdd61 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 10509: 0045bee5 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 10510: 0043e5e5 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 10511: 0042c365 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 10509: 0045bf35 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 10510: 0043e635 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 10511: 0042c3b5 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 10512: 00660804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ - 10513: 00376b2d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 10513: 00376b7d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 10514: 00634e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 10515: 0065fe2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 10516: 0044814d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 10517: 004576b5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 10518: 003c7d35 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 10519: 00426aa5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 10520: 0034cce1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 10516: 0044819d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 10517: 00457705 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 10518: 003c7d85 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 10519: 00426af5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 10520: 0034cd31 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 10521: 0059a174 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 10522: 00628f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 10523: 001b5c91 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 10524: 0065f2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 10525: 0065f49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 10526: 003c30c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ - 10527: 00459541 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 10526: 003c3115 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 10527: 00459591 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 10528: 0026eef5 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 10529: 001b5b55 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 10530: 003e518d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 10530: 003e51dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 10531: 00630320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 10532: 0065fddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 10533: 003ba48d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 10533: 003ba4dd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 10534: 00639ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 10535: 003f5ef9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 10535: 003f5f49 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 10536: 006325ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 10537: 0033dd29 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 10537: 0033dd79 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 10538: 00582518 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 10539: 00596838 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 10540: 0040d569 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 10541: 003e5151 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 10540: 0040d5b9 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 10541: 003e51a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 10542: 006602ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 10543: 00259651 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 10544: 0041fb25 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 10544: 0041fb75 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 10545: 00221ae1 96 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 10546: 0062b5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 10547: 00517f88 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 10547: 00517fd8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 10548: 0062a994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ - 10549: 00309139 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 10549: 00309189 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 10550: 00631770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 10551: 001b5dc5 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 10552: 00635368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 10553: 002bb5a9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 10554: 00634ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 10555: 0059a8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 10556: 00660e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 10557: 003f3951 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 10557: 003f39a1 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 10558: 0062edc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 10559: 0062dac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 10560: 002b3d41 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 10561: 00327355 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 10562: 003db381 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 10561: 003273a5 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 10562: 003db3d1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 10563: 0065f458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 10564: 0065f96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 10565: 002bbe35 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 10566: 0042b5b9 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 10566: 0042b609 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 10567: 00660830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 10568: 003c18e9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 10568: 003c1939 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 10569: 0062c99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 10570: 003755dd 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 10570: 0037562d 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 10571: 002406e5 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 10572: 0065fad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10573: 00382205 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 10573: 00382255 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 10574: 0065f9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 10575: 006306d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 10576: 0062d898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 10577: 0065fe08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 10578: 006616f0 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 10579: 0040a2a9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 10580: 00426b85 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 10579: 0040a2f9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 10580: 00426bd5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 10581: 0063310c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 10582: 00635198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 10583: 00634d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 10584: 00594f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 10585: 00415875 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 10585: 004158c5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 10586: 006313d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 10587: 003b5231 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 10587: 003b5281 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 10588: 0063b7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 10589: 00634ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 10590: 0062c1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 10591: 0062b740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 10592: 002790ed 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 10593: 0065fdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 10594: 0062c6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 10595: 0063a478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 10596: 0029debd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 10597: 00597f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 10598: 00660808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 10599: 00594738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 10600: 00629a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 10601: 00320541 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 10601: 00320591 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 10602: 006298a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 10603: 00444cd5 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 10603: 00444d25 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 10604: 00636880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 10605: 0065fa84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ - 10606: 0034562d 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 10606: 0034567d 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 10607: 0062d9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 10608: 0065fa34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 10609: 00631970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 10610: 006355c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 10611: 0062a448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 10612: 0042c885 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 10613: 003b9369 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 10612: 0042c8d5 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 10613: 003b93b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 10614: 00628c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 10615: 0065ff3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 10616: 00447779 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 10616: 004477c9 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 10617: 001e04f5 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 10618: 0043dc4d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 10619: 003d19cd 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 10618: 0043dc9d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 10619: 003d1a1d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 10620: 001e13d1 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 10621: 00628aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 10622: 0063af74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 10623: 003f18cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 10624: 003ba555 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 10623: 003f191d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 10624: 003ba5a5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 10625: 00660ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 10626: 006609e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 10627: 0065f442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 10628: 0062de28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 10629: 00660fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 10630: 00343729 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ - 10631: 002fc1a5 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 10632: 00449fb9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 10633: 00350665 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 10630: 00343779 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 10631: 002fc1f5 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 10632: 0044a009 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 10633: 003506b5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 10634: 002d3245 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 10635: 00632f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 10636: 001f7f75 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 10637: 00263df1 1032 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 10638: 00583d60 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 10639: 0034c5c1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 10639: 0034c611 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 10640: 0065fdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 10641: 0066166a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 10642: 006379d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 10643: 003be09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 10643: 003be0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 10644: 00660528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_BAD_ADDR_DSTATE │ │ │ │ - 10645: 00457b95 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ - 10646: 003266d9 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 10645: 00457be5 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ + 10646: 00326729 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 10647: 00660212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 10648: 00634948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 10649: 0062a5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 10650: 0046232d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 10651: 0045931d 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 10652: 0053aeb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 10650: 0046237d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 10651: 0045936d 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 10652: 0053af00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 10653: 006616ee 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 10654: 00440cb5 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 10654: 00440d05 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 10655: 0063342c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 10656: 0065fa56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 10657: 00636f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 10658: 00639e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ - 10659: 0040ff55 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 10659: 0040ffa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 10660: 0021905d 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 10661: 0065fb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 10662: 002fbb5d 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 10662: 002fbbad 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 10663: 00271a05 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ - 10664: 002f0c5d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 10664: 002f0cad 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 10665: 0020f38d 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 10666: 00661054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 10667: 0066035c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 10668: 003e9111 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 10668: 003e9161 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 10669: 0065f28e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 10670: 005836e4 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 10671: 0062abcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 10672: 00660024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 10673: 00630b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 10674: 00660cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 10675: 002b61d9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 10676: 0065f642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 10677: 0063b4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 10678: 003f5ba1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 10678: 003f5bf1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 10679: 0065f750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 10680: 0044667d 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 10681: 003f0271 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 10680: 004466cd 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 10681: 003f02c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 10682: 006386e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 10683: 0062ac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 10684: 0062904c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 10685: 00660278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 10686: 0065fc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 10687: 0065fc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 10688: 006393c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 10689: 006601a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 10690: 002ab5c5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 10691: 0062cc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 10692: 00426c65 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 10692: 00426cb5 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 10693: 00661321 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 10694: 0033c1bd 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 10694: 0033c20d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 10695: 002d242d 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 10696: 00628674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 10697: 0063261c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 10698: 0026e6d9 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 10699: 00635168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 10700: 006608a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 10701: 0066076e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 10702: 00460271 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 10702: 004602c1 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 10703: 001b4a35 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 10704: 00381181 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 10704: 003811d1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 10705: 0062ab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 10706: 0065f54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ 10707: 002db941 80 FUNC GLOBAL DEFAULT 12 helper_tsubcctv │ │ │ │ - 10708: 002f8b45 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 10708: 002f8b95 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 10709: 0062ffd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ - 10710: 00444a4d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 10710: 00444a9d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 10711: 00265031 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ - 10712: 004593a1 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 10713: 0042c085 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 10712: 004593f1 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 10713: 0042c0d5 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 10714: 002cb405 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 10715: 00630440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 10716: 0065fa7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 10717: 00252575 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 10718: 0065f770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 10719: 0065fd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 10720: 006609fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 10721: 0045d1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 10721: 0045d219 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 10722: 00660826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 10723: 00637550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 10724: 0065f9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 10725: 006314c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 10726: 00660850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 10727: 0032f0c1 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 10727: 0032f111 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 10728: 0065f9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 10729: 002f0d21 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 10729: 002f0d71 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 10730: 0065ff04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 10731: 0062f6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 10732: 00660674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 10733: 00278e85 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 10734: 00411cb1 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 10734: 00411d01 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 10735: 00237635 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 10736: 002f7741 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 10736: 002f7791 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 10737: 0059bdd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 10738: 0058c200 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 10739: 0034c221 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 10740: 003c00f1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 10739: 0034c271 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 10740: 003c0141 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 10741: 0065f2c3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 10742: 0062f304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 10743: 00637460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 10744: 006609e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 10745: 00638db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 10746: 0027a6f1 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 10747: 0032726d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 10748: 003fd9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 10749: 0045d4d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 10747: 003272bd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 10748: 003fda21 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 10749: 0045d525 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 10750: 006608c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ - 10751: 0045bd11 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ - 10752: 004146d9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 10753: 003c3da1 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 10751: 0045bd61 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 10752: 00414729 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 10753: 003c3df1 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 10754: 0059b71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 10755: 00303acd 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 10755: 00303b1d 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 10756: 0062f684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 10757: 00632a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 10758: 0062a5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 10759: 00632cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 10760: 003da379 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 10761: 003038fd 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 10762: 003f92f5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 10760: 003da3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 10761: 0030394d 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 10762: 003f9345 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 10763: 00629fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 10764: 00660bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 10765: 003451c5 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ - 10766: 003d8805 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 10765: 00345215 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 10766: 003d8855 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 10767: 0065f462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 10768: 002f57e9 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 10768: 002f5839 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 10769: 002aa209 320 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 10770: 002ec5c1 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ - 10771: 002ffc81 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 10770: 002ec611 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 10771: 002ffcd1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 10772: 00660504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 10773: 00343e0d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 10774: 00425c95 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ - 10775: 0044fea5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 10776: 002eb39d 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ - 10777: 0043ace5 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 10773: 00343e5d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 10774: 00425ce5 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 10775: 0044fef5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 10776: 002eb3ed 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 10777: 0043ad35 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 10778: 00278e3d 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 10779: 0065fd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 10780: 00186065 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 10781: 001eb329 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 10782: 00660c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 10783: 00258875 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 10784: 0054a724 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 10784: 0054a774 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 10785: 0065f79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 10786: 00252091 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ - 10787: 003c3b25 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 10788: 0032fbf5 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 10787: 003c3b75 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 10788: 0032fc45 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 10789: 0025a635 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 10790: 0063328c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 10791: 0042c4a9 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 10791: 0042c4f9 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 10792: 0065f5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ - 10793: 0031cca1 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 10793: 0031ccf1 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 10794: 0023913d 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 10795: 0065f922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 10796: 004115d9 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 10796: 00411629 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 10797: 0062f084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 10798: 0066034c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 10799: 00630170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 10800: 002ab97d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 10801: 00637240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 10802: 00639264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 10803: 00404ff9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 10803: 00405049 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 10804: 0062d878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 10805: 003321b5 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 10805: 00332205 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 10806: 0062d988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 10807: 0063272c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 10808: 005a1258 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 10809: 00660eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 10810: 0065f42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 10811: 0040e481 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 10811: 0040e4d1 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 10812: 0063b4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 10813: 0062dde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 10814: 002bb739 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 10815: 0041461d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 10815: 0041466d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 10816: 0062a244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 10817: 004177c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 10818: 0040fbd1 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 10819: 0036ab71 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 10817: 00417811 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 10818: 0040fc21 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 10819: 0036abc1 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 10820: 0065fc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 10821: 0043473d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 10821: 0043478d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 10822: 006283e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 10823: 003a9cd5 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 10823: 003a9d25 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 10824: 001b5369 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 10825: 00304445 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 10826: 003f9699 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 10825: 00304495 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 10826: 003f96e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 10827: 0066167c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 10828: 00325735 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 10828: 00325785 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 10829: 002bbfd1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 10830: 003c89d1 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 10831: 00345495 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 10830: 003c8a21 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 10831: 003454e5 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 10832: 0028aaf1 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 10833: 003426f9 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 10833: 00342749 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 10834: 0063230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 10835: 00660be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 10836: 00660628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 10837: 00632abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 10838: 0062dc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 10839: 00221eed 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 10840: 001e4561 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 10841: 0063abd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 10842: 003c54f5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 10842: 003c5545 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 10843: 00594dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 10844: 0065f30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 10845: 001ae355 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 10846: 0024be25 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 10847: 003cc99d 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 10848: 003a2eb9 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 10847: 003cc9ed 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 10848: 003a2f09 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 10849: 00592950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 10850: 00241769 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 10851: 0063af24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 10852: 003e6d9d 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 10852: 003e6ded 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 10853: 0063787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 10854: 0063b588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 10855: 00303139 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 10855: 00303189 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 10856: 0062a924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 10857: 00660ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 10858: 0062d708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 10859: 0065fb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 10860: 006390d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 10861: 005945ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ 10862: 005863f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 10863: 00660e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 10864: 006603f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10865: 002403ed 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 10866: 004574f5 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 10866: 00457545 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 10867: 00636d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 10868: 00661022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 10869: 0062bfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 10870: 00630310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 10871: 00634cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 10872: 0063b7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 10873: 00660e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 10874: 0044ddbd 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 10875: 004620fd 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 10874: 0044de0d 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 10875: 0046214d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 10876: 0062a608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 10877: 001b4141 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 10878: 0066063a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ - 10879: 0041aa5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 10879: 0041aaad 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 10880: 0065fc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 10881: 002b60dd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 10882: 001b9c79 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 10883: 00261365 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 10884: 0023c0c9 252 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ 10885: 0023463d 20 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 10886: 0059a1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 10887: 00245219 40 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 10888: 00660790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 10889: 0064f990 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 10890: 00661614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 10891: 0063a188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 10892: 0063377c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 10893: 00633fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 10894: 00432bc5 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 10894: 00432c15 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 10895: 0063363c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 10896: 006326ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 10897: 0066079a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 10898: 0020f4d5 92 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 10899: 0065f3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 10900: 00411bcd 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 10900: 00411c1d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 10901: 006602c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 10902: 0043f899 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 10902: 0043f8e9 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 10903: 00661002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 10904: 00639374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 10905: 00661664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 10906: 0063233c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 10907: 0066092c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 10908: 0065ff92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 10909: 006607b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ @@ -10915,1629 +10915,1629 @@ │ │ │ │ 10911: 00288859 128 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 10912: 001f2a8d 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 10913: 006370d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 10914: 0025b0bd 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 10915: 0059a930 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 10916: 0062d908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 10917: 006616cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 10918: 004419a1 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 10918: 004419f1 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 10919: 0065f5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 10920: 00238f3d 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 10921: 001b21d5 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 10922: 0065f466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 10923: 00637924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 10924: 002770f9 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 10925: 002594b1 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 10926: 00393975 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 10926: 003939c5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 10927: 0065f550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 10928: 00628a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 10929: 00634c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 10930: 003e0031 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 10930: 003e0081 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 10931: 00639d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 10932: 001a6551 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 10933: 003d154d 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ - 10934: 0045b7b9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 10933: 003d159d 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 10934: 0045b809 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 10935: 002120ed 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 10936: 001a7ef9 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 10937: 0065f2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 10938: 0065fa46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 10939: 00660406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 10940: 0044fb81 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 10940: 0044fbd1 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 10941: 001fdb2d 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 10942: 00635b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 10943: 00582650 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 10944: 0065f608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 10945: 00660496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 10946: 0065fe70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 10947: 0062f274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 10948: 0045d09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 10949: 00457c2d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 10950: 003a962d 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 10951: 0031f579 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 10948: 0045d0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 10949: 00457c7d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 10950: 003a967d 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 10951: 0031f5c9 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 10952: 00660782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 10953: 0062eaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 10954: 0043fb09 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 10954: 0043fb59 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 10955: 001a9769 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 10956: 00337afd 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 10956: 00337b4d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 10957: 00661028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 10958: 006334fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 10959: 00286795 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 10960: 0062bc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ - 10961: 002f1959 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 10961: 002f19a9 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 10962: 0063a9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 10963: 006357a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 10964: 00445085 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 10964: 004450d5 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 10965: 006607a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 10966: 00660b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 10967: 002995f5 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 10968: 00660cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ - 10969: 0040bb69 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 10969: 0040bbb9 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 10970: 001faced 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 10971: 0063234c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 10972: 001861b1 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 10973: 00223d99 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ - 10974: 00449dd9 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 10974: 00449e29 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 10975: 00583194 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 10976: 0041d165 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 10976: 0041d1b5 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 10977: 00241309 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 10978: 00265cad 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 10979: 0044fdc9 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 10979: 0044fe19 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 10980: 0063b5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 10981: 0057e18c 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 10982: 0043e8ed 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 10982: 0043e93d 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 10983: 0062b660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 10984: 0028acbd 4 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 10985: 0037d8d1 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 10985: 0037d921 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 10986: 00639e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 10987: 0029df21 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 10988: 001b4e39 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 10989: 00660eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 10990: 002d2445 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 10991: 002cdd89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 10992: 0063b9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 10993: 00660e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 10994: 004029d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 10994: 00402a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 10995: 002b99b9 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 10996: 00661046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 10997: 004189b9 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 10997: 00418a09 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 10998: 0062dc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 10999: 00632e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 11000: 005806dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 11001: 00344869 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 11001: 003448b9 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 11002: 00298cc9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 11003: 0062b07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 11004: 0065f35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 11005: 003dae95 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 11005: 003daee5 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 11006: 00660aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 11007: 00660cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 11008: 0066101a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 11009: 003e2c25 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 11009: 003e2c75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 11010: 00660f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 11011: 006615b8 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 11012: 003c3251 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 11012: 003c32a1 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 11013: 00660c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 11014: 003df321 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 11015: 0042e149 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 11014: 003df371 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 11015: 0042e199 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 11016: 0066008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 11017: 0024b485 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 11018: 002bb8c9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 11019: 006374d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 11020: 00186191 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 11021: 002584cd 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 11022: 00660752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 11023: 00660bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 11024: 0063a52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 11025: 0045b491 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 11025: 0045b4e1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 11026: 00631700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 11027: 006395e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 11028: 002b091d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 11029: 003bc621 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 11029: 003bc671 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 11030: 0065f9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 11031: 0065fb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 11032: 0066041c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 11033: 0062a7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 11034: 001c7a59 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 11035: 0065f6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 11036: 002868fd 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 11037: 0065f9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 11038: 0041d3ed 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 11039: 0041efed 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 11038: 0041d43d 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 11039: 0041f03d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 11040: 00636580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 11041: 006603cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 11042: 006603dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 11043: 001fb075 44 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 11044: 002416b9 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 11045: 002bc161 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 11046: 001b7501 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 11047: 00300e5d 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ - 11048: 003ddff5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 11049: 002f0b95 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 11047: 00300ead 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 11048: 003de045 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 11049: 002f0be5 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 11050: 0065f426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ - 11051: 0043c839 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 11052: 003e9e4d 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 11051: 0043c889 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 11052: 003e9e9d 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 11053: 006601f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 11054: 001f7d55 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 11055: 0065f56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 11056: 001ad795 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 11057: 001d919d 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 11058: 00660806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 11059: 001f16e9 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 11060: 00634dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 11061: 002aaedd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 11062: 00342889 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 11063: 0045aec9 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 11062: 003428d9 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 11063: 0045af19 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 11064: 006327ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 11065: 0024e39d 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 11066: 0065f130 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 11067: 0045cf71 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 11068: 00431e85 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 11067: 0045cfc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 11068: 00431ed5 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 11069: 00660972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 11070: 0063dd1c 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 11071: 00266d75 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 11072: 0065f480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 11073: 002cf665 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 11074: 00631640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 11075: 0065f562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 11076: 003e36ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 11076: 003e36fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 11077: 00638620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 11078: 00347901 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 11078: 00347951 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 11079: 0065f64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 11080: 003e9d25 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 11080: 003e9d75 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 11081: 00660d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 11082: 00636850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 11083: 0027c5c5 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 11084: 00635518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 11085: 003c73fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 11086: 004375c1 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 11087: 003c3801 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 11085: 003c744d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 11086: 00437611 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 11087: 003c3851 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 11088: 006609fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 11089: 002d0491 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 11090: 0042bb79 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 11090: 0042bbc9 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 11091: 0066073c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 11092: 002d4665 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 11093: 003e6c59 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 11093: 003e6ca9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 11094: 00299629 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 11095: 0022e799 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 11096: 00660b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 11097: 0062bdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 11098: 00413101 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 11098: 00413151 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 11099: 002d327d 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 11100: 002b0a21 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 11101: 00660708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 11102: 0062e8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 11103: 003f6e49 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 11104: 003be27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 11103: 003f6e99 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 11104: 003be2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 11105: 002b97b5 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 11106: 002c8fe1 120 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 11107: 0065fdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 11108: 003e60c1 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 11108: 003e6111 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 11109: 006333ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 11110: 00636c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 11111: 002cf455 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 11112: 00599490 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 11113: 0066104e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 11114: 00637650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 11115: 006605d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 11116: 003a510d 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 11117: 0030cb69 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 11116: 003a515d 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 11117: 0030cbb9 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 11118: 002c5bb9 8 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 11119: 0062c83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 11120: 00254ea1 18 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 11121: 00638080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 11122: 00586490 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ - 11123: 0044ab39 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 11124: 00450985 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 11123: 0044ab89 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 11124: 004509d5 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 11125: 0062d198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 11126: 002abcad 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 11127: 006607cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 11128: 0045b9d9 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 11129: 0041431d 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 11130: 0031e871 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 11128: 0045ba29 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 11129: 0041436d 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 11130: 0031e8c1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 11131: 006364a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 11132: 006353f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 11133: 0029150d 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 11134: 006359c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 11135: 003c9cf1 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 11135: 003c9d41 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 11136: 002b1535 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 11137: 0037c49d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 11138: 00402611 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 11137: 0037c4ed 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 11138: 00402661 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 11139: 0065f592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 11140: 002b6465 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 11141: 0059b7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 11142: 003f2c2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 11143: 0035393d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 11142: 003f2c7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 11143: 0035398d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 11144: 0065f9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 11145: 0065f86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 11146: 002c8a81 66 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 11147: 001c429d 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 11148: 0062f044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 11149: 006605bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 11150: 002ed0b1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 11151: 003c9c6d 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 11150: 002ed101 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 11151: 003c9cbd 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 11152: 00261a05 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 11153: 0065fbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 11154: 00660a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 11155: 00660b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 11156: 00417c0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 11156: 00417c5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 11157: 00582dd4 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 11158: 003a3c91 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 11159: 00422dd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 11158: 003a3ce1 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 11159: 00422e29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 11160: 0062eda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 11161: 00628cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 11162: 00637110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 11163: 00591088 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 11164: 00311449 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 11164: 00311499 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 11165: 0065feb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 11166: 00637ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 11167: 0065f9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 11168: 0062c1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 11169: 0058390c 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 11170: 002619c9 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 11171: 002340ad 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 11172: 00632f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 11173: 00628f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 11174: 00660a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 11175: 003c0339 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 11175: 003c0389 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 11176: 001d91a1 2 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 11177: 0025ab81 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 11178: 0022f1e1 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 11179: 00597ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 11180: 0062b730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 11181: 00435ce9 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 11182: 003b1f25 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 11183: 002ef6cd 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 11181: 00435d39 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 11182: 003b1f75 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 11183: 002ef71d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 11184: 00639f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 11185: 004491b9 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 11186: 0034ccc1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 11185: 00449209 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 11186: 0034cd11 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 11187: 002b9e65 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 11188: 004157b1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 11189: 0054a75c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 11190: 0040aa0d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 11188: 00415801 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 11189: 0054a7ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 11190: 0040aa5d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 11191: 0065ff1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 11192: 002d4f41 332 FUNC GLOBAL DEFAULT 12 sparc_cpu_tlb_fill │ │ │ │ 11193: 00660978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 11194: 00660ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 11195: 00631b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 11196: 001d7e6d 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 11197: 00599bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 11198: 006604e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 11199: 006347b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 11200: 0065f728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 11201: 002f5259 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 11202: 0053ad90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 11201: 002f52a9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 11202: 0053ade0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 11203: 00660292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 11204: 00265b71 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 11205: 002ee1b1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 11205: 002ee201 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 11206: 006322cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 11207: 003fedf5 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 11207: 003fee45 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 11208: 0024c989 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 11209: 006290ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 11210: 00583638 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 11211: 003f33fd 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 11211: 003f344d 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 11212: 00639fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 11213: 002d054d 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 11214: 00660552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 11215: 002fc019 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ - 11216: 0041bc79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 11215: 002fc069 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 11216: 0041bcc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 11217: 00590e7c 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 11218: 006603b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 11219: 0033a14d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 11219: 0033a19d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 11220: 0065fe1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 11221: 00635568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 11222: 00661668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 11223: 0065f29d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ - 11224: 003b204d 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 11224: 003b209d 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 11225: 0065fe96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 11226: 00630a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 11227: 00441979 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 11227: 004419c9 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 11228: 00660fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 11229: 006610e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 11230: 00223d35 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 11231: 00453031 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 11231: 00453081 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 11232: 0059a300 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 11233: 0065fde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 11234: 006387f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 11235: 00452c01 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 11235: 00452c51 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 11236: 001faa7d 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 11237: 00452d79 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 11237: 00452dc9 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ 11238: 00638b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_NO_SWITCH_PSTATE_EVENT │ │ │ │ - 11239: 002fc675 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 11239: 002fc6c5 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 11240: 0062abbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 11241: 0033bf5d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 11241: 0033bfad 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 11242: 00630f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 11243: 0065ff0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 11244: 006347d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 11245: 0022215d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 11246: 0063b7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 11247: 0062900c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 11248: 003fc711 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 11248: 003fc761 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 11249: 001b7941 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 11250: 006322fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 11251: 0062b530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 11252: 00289a79 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 11253: 0065ff2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 11254: 0044787d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 11255: 003e7dd5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 11256: 003c9549 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 11254: 004478cd 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 11255: 003e7e25 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 11256: 003c9599 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 11257: 00639364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 11258: 00240611 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 11259: 0042d4b9 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 11260: 003c0181 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 11259: 0042d509 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 11260: 003c01d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 11261: 006364b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 11262: 00660190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 11263: 00222261 200 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 11264: 00639550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 11265: 00240515 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 11266: 00221fb1 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 11267: 0062f444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 11268: 00660158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 11269: 0062c010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 11270: 00430e25 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 11271: 004f7614 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 11270: 00430e75 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 11271: 004f7664 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 11272: 002b69b5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 11273: 00583ff4 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 11274: 0065f6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 11275: 00660dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 11276: 00278c6d 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 11277: 0066047e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 11278: 0065fd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 11279: 00207e0d 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 11280: 0065f9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 11281: 0063b93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 11282: 0065f436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 11283: 002ee1f1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 11283: 002ee241 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 11284: 001c2615 332 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 11285: 001ade29 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 11286: 002d4a1d 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 11287: 0065fa62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 11288: 002d2d45 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 11289: 0065f94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 11290: 006284b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ 11291: 0029f519 372 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 11292: 00660b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 11293: 0065f338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 11294: 00636ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 11295: 00239ded 436 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 11296: 00459531 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 11296: 00459581 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 11297: 0063a158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 11298: 00582cc4 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 11299: 0024c965 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 11300: 0062d828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 11301: 00660e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 11302: 00635858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 11303: 001d40f1 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 11304: 00410485 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 11304: 004104d5 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 11305: 001ade91 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ 11306: 00660edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 11307: 00241419 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 11308: 003e8975 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 11308: 003e89c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 11309: 0065f2d2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 11310: 0065f3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 11311: 0043c66d 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 11311: 0043c6bd 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 11312: 00661688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 11313: 00637fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 11314: 0066018e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 11315: 0063dd04 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 11316: 001ae8c1 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 11317: 006353a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 11318: 003da98d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 11319: 00414885 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 11318: 003da9dd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 11319: 004148d5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 11320: 006323fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 11321: 00660a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 11322: 002fc6f1 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 11323: 003a3b6d 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 11322: 002fc741 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 11323: 003a3bbd 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 11324: 0065faa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 11325: 003269b1 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 11325: 00326a01 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 11326: 00661638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 11327: 00635848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 11328: 0066045a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 11329: 0066086e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 11330: 001a57d5 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 11331: 003d6705 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 11331: 003d6755 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 11332: 00637f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 11333: 0065f8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 11334: 00431725 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 11334: 00431775 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 11335: 00660932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 11336: 0065eddc 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 11337: 0041ca61 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ - 11338: 004f7610 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 11337: 0041cab1 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 11338: 004f7660 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 11339: 0029f87d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 11340: 00633c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 11341: 0063a118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 11342: 001dfec1 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 11343: 0066043c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 11344: 00660f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 11345: 001b9051 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 11346: 0028b655 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 11347: 0024ee55 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 11348: 00634ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ - 11349: 0040b6e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 11349: 0040b739 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 11350: 0062bd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 11351: 0036c719 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 11352: 003f6f55 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 11351: 0036c769 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 11352: 003f6fa5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 11353: 006305f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ - 11354: 004101ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 11355: 00426519 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 11354: 004101fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 11355: 00426569 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 11356: 00660172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 11357: 00636280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 11358: 00660104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 11359: 002b7611 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 11360: 003ebffd 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 11360: 003ec04d 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 11361: 002d3b95 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 11362: 00634638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 11363: 00456ed1 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 11363: 00456f21 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 11364: 00660266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 11365: 0065faa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 11366: 002884c1 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 11367: 0062e894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 11368: 00213725 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 11369: 002f37a5 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 11369: 002f37f5 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 11370: 006605f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 11371: 00628394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 11372: 00660d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_WRITE_SOFTINT_DSTATE │ │ │ │ 11373: 006379c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 11374: 00660c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 11375: 006394d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 11376: 003c7b35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 11376: 003c7b85 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 11377: 0065fd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 11378: 0062d688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 11379: 00447375 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 11379: 004473c5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ 11380: 001ac179 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 11381: 00265fd5 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 11382: 002cc641 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 11383: 00660cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 11384: 00628ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 11385: 0040eba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 11385: 0040ebf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 11386: 0065ffd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 11387: 0065fee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 11388: 00279f51 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 11389: 001b988d 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 11390: 002ee271 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 11390: 002ee2c1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 11391: 006600b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 11392: 002f3859 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 11393: 003cf419 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 11392: 002f38a9 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 11393: 003cf469 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 11394: 001c7cb5 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 11395: 001c2889 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 11396: 00630940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 11397: 002a2a01 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 11398: 00660a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 11399: 0041894d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 11399: 0041899d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 11400: 00660ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 11401: 0065f4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 11402: 002ec5b1 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 11402: 002ec601 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 11403: 0062df78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 11404: 003bb74d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 11405: 0030645d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 11404: 003bb79d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 11405: 003064ad 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 11406: 0062a050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 11407: 0022ae59 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 11408: 001dfbb5 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 11409: 0065f4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 11410: 002e4ae9 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 11411: 00440e01 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 11410: 002e4b39 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 11411: 00440e51 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 11412: 00660d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ - 11413: 003254bd 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 11413: 0032550d 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 11414: 0062cb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 11415: 006354e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 11416: 00637ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 11417: 00635218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 11418: 00305039 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ - 11419: 002fc24d 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 11418: 00305089 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 11419: 002fc29d 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 11420: 00636cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 11421: 001c3639 616 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 11422: 0065f16c 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 11423: 002fc731 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 11424: 004347b5 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 11423: 002fc781 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 11424: 00434805 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 11425: 00286861 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 11426: 00632dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 11427: 00660b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 11428: 0043a3cd 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 11429: 003bc801 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 11428: 0043a41d 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 11429: 003bc851 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 11430: 00224539 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 11431: 001dffdd 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 11432: 0065fcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 11433: 00369899 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 11434: 00326bc5 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 11433: 003698e9 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 11434: 00326c15 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 11435: 006608da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 11436: 002a30c5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 11437: 0025b5cd 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 11438: 003d9f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 11438: 003d9fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 11439: 0065f894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 11440: 00631230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 11441: 00629578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 11442: 0062a7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 11443: 0066088c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 11444: 00230199 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ - 11445: 00321a69 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 11445: 00321ab9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 11446: 002ce7fd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ - 11447: 0030bac9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 11447: 0030bb19 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 11448: 0063a3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 11449: 0062f664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 11450: 003e6c19 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 11451: 0030c1b9 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 11450: 003e6c69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 11451: 0030c209 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 11452: 002867c5 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 11453: 0065f8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 11454: 00633bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 11455: 0034bcd5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 11456: 004411a1 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 11455: 0034bd25 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 11456: 004411f1 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 11457: 00582bac 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 11458: 00583e2c 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 11459: 0062f144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 11460: 0062b02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 11461: 00537208 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 11461: 00537258 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 11462: 0063354c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 11463: 00370b79 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 11463: 00370bc9 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 11464: 00660482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 11465: 003fabdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 11466: 0054a6f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 11467: 00537204 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ - 11468: 002ecddd 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 11469: 0043f1f9 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 11470: 003bc969 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 11465: 003fac2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 11466: 0054a748 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 11467: 00537254 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 11468: 002ece2d 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 11469: 0043f249 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 11470: 003bc9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 11471: 0065ff68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 11472: 003463c5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 11472: 00346415 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 11473: 00661098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 11474: 0065f61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 11475: 00430685 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 11475: 004306d5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 11476: 0065f320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 11477: 0059562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 11478: 0063b040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 11479: 0064f970 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 11480: 0022246d 96 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 11481: 0032026d 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 11481: 003202bd 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 11482: 00660640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 11483: 002ce621 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 11484: 0020f6b5 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 11485: 00660de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 11486: 00599514 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 11487: 00628304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 11488: 0062ed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 11489: 00630f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 11490: 002a00bd 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 11491: 006282b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 11492: 002fb69d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 11492: 002fb6ed 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 11493: 002d1be9 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 11494: 0065f942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 11495: 0062d8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 11496: 0065f91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 11497: 002369c5 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 11498: 0065fec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ - 11499: 003e8b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 11499: 003e8ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 11500: 00630ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 11501: 0040fa0d 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 11501: 0040fa5d 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 11502: 00597d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 11503: 0062c9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ - 11504: 0043b6c1 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 11504: 0043b711 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 11505: 0066048e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 11506: 00660098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 11507: 00660f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 11508: 001f1c59 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 11509: 00660bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 11510: 002c9769 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 11511: 00637ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 11512: 00517e40 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 11512: 00517e90 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 11513: 001ee885 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 11514: 0065f452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 11515: 002866e1 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 11516: 00416c75 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 11516: 00416cc5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 11517: 0063294c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 11518: 0040d629 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 11518: 0040d679 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 11519: 00288349 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 11520: 002d55dd 48 FUNC GLOBAL DEFAULT 12 hmp_info_tlb │ │ │ │ 11521: 005a313c 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 11522: 006391e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 11523: 006367d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 11524: 001d91f1 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ 11525: 0029e27d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 11526: 003b9e3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 11526: 003b9e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 11527: 0018585d 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 11528: 001adfe9 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 11529: 003eb7d9 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 11530: 0040baa9 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 11531: 00447b0d 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 11532: 002fc86d 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 11529: 003eb829 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 11530: 0040baf9 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 11531: 00447b5d 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 11532: 002fc8bd 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 11533: 00634888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 11534: 002d23b9 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 11535: 006602ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 11536: 006387c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 11537: 00299f31 2336 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 11538: 0063bbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 11539: 001b77c9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 11540: 0065f5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 11541: 00632e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 11542: 0063293c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 11543: 00598074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 11544: 0063bc70 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ - 11545: 0040faa9 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ - 11546: 00381341 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 11547: 002fdfb9 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 11548: 00303305 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 11545: 0040faf9 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 11546: 00381391 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 11547: 002fe009 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 11548: 00303355 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 11549: 0062f5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 11550: 001fa911 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 11551: 001b4e2d 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 11552: 00599c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 11553: 00582684 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 11554: 0029fe3d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 11555: 00660396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 11556: 0043daa9 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 11556: 0043daf9 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 11557: 00582bf0 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 11558: 003e9b91 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 11558: 003e9be1 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 11559: 00660388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 11560: 0065f6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 11561: 00660380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 11562: 00660a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 11563: 00332af1 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 11563: 00332b41 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 11564: 0065fe6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ - 11565: 003ecef9 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 11565: 003ecf49 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ 11566: 002ab20d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 11567: 0065f76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 11568: 00631d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 11569: 0043dced 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 11569: 0043dd3d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 11570: 0065f678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 11571: 0066166e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 11572: 00287539 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 11573: 00444715 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 11573: 00444765 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 11574: 001d70d5 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 11575: 0062c270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 11576: 003f7f19 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 11576: 003f7f69 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 11577: 00634598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 11578: 0037de9d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 11578: 0037deed 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 11579: 0062e0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 11580: 002ef731 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 11580: 002ef781 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 11581: 00637e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 11582: 0063a54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 11583: 005989bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 11584: 00660d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 11585: 002cc13d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 11586: 00632d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 11587: 00639244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 11588: 00457009 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 11588: 00457059 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 11589: 0062906c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 11590: 0030c0c9 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 11591: 0034ebb5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 11590: 0030c119 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 11591: 0034ec05 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 11592: 002a5111 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 11593: 0065f8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 11594: 0059a384 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 11595: 0065fb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 11596: 0042f771 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 11596: 0042f7c1 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 11597: 006608f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 11598: 006301a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 11599: 0022df2d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 11600: 00633ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 11601: 00409745 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 11602: 00452bf1 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 11603: 0041fb15 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 11601: 00409795 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 11602: 00452c41 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 11603: 0041fb65 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 11604: 0022d8fd 348 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 11605: 002ed069 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 11605: 002ed0b9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 11606: 0062b760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 11607: 00579da4 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 11608: 00660c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 11609: 00631070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 11610: 001a416d 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ - 11611: 003c6cc5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 11611: 003c6d15 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 11612: 00660a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 11613: 003e4221 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 11613: 003e4271 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 11614: 00254dfd 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 11615: 0065ff7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 11616: 0062b610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 11617: 003ca345 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 11617: 003ca395 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 11618: 002881b9 96 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 11619: 00628d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 11620: 001a77ed 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 11621: 0062aa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 11622: 00628b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 11623: 00322479 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 11623: 003224c9 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 11624: 00660950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 11625: 0062c2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 11626: 001b7439 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 11627: 002a1689 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 11628: 001b6ac9 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 11629: 006380a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 11630: 001b4f85 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 11631: 00661120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 11632: 002d1431 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 11633: 0062ee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 11634: 006385b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 11635: 0066019a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 11636: 00660d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 11637: 003f4025 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 11638: 0037b919 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 11637: 003f4075 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 11638: 0037b969 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 11639: 0062eb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 11640: 002ca361 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 11641: 002aa9d9 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 11642: 003a23fd 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 11642: 003a244d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 11643: 002554d1 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 11644: 0033ba2d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 11644: 0033ba7d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 11645: 001edb41 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 11646: 002ca67d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 11647: 00629de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 11648: 002e4aed 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 11648: 002e4b3d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 11649: 005838e4 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ - 11650: 003c05fd 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 11650: 003c064d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 11651: 0029ff55 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 11652: 006602c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 11653: 0065fd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 11654: 00661124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ - 11655: 0034ebf9 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 11656: 00393455 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 11657: 003edb91 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 11655: 0034ec49 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 11656: 003934a5 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 11657: 003edbe1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 11658: 005a1024 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 11659: 0062f014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 11660: 0066063c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 11661: 006367c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 11662: 0030badd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 11662: 0030bb2d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 11663: 006281fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 11664: 00241465 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 11665: 0065f722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 11666: 0062932c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 11667: 001e839d 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 11668: 003d9ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 11668: 003d9f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 11669: 00636fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 11670: 0065f586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 11671: 00634f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 11672: 002a4a5d 372 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 11673: 0041fa49 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 11673: 0041fa99 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 11674: 0062c530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 11675: 0062c330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 11676: 002cd96d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 11677: 00660eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 11678: 0059b380 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 11679: 002f028d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 11679: 002f02dd 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 11680: 00629ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 11681: 00266cfd 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 11682: 001eae9d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 11683: 00345621 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 11683: 00345671 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 11684: 0066160d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ - 11685: 0032e5f1 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 11685: 0032e641 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 11686: 0065f482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 11687: 006292fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 11688: 0065fe46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 11689: 00639134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 11690: 001e4ebd 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 11691: 0066091c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 11692: 00660a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 11693: 0040c15d 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 11693: 0040c1ad 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 11694: 0062dc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 11695: 003e83d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 11695: 003e8425 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 11696: 0065f2e0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 11697: 002d37e1 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 11698: 001be99d 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 11699: 002f0789 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 11699: 002f07d9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 11700: 00660e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 11701: 00660de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 11702: 00636360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 11703: 00660048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 11704: 0065f83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 11705: 00237411 548 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ 11706: 00628594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 11707: 006604ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 11708: 003aa645 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 11708: 003aa695 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 11709: 00660866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 11710: 0063b244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 11711: 00630860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 11712: 00639ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ - 11713: 002e3cd5 232 FUNC GLOBAL DEFAULT 12 helper_restore │ │ │ │ + 11713: 002e3d25 232 FUNC GLOBAL DEFAULT 12 helper_restore │ │ │ │ 11714: 0065ffec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 11715: 006610de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 11716: 00660d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_TFAULT_DSTATE │ │ │ │ 11717: 0062e258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 11718: 00635378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 11719: 001a8c91 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 11720: 0041c615 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 11720: 0041c665 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 11721: 00660472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 11722: 00660f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 11723: 001d3361 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 11724: 001a78b9 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 11725: 00660dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11726: 00240a31 156 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 11727: 0065f91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 11728: 00596184 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 11729: 002abde1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 11730: 00632dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 11731: 0063313c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 11732: 0065f30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 11733: 00633838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_ICACHE_FREEZE_EVENT │ │ │ │ 11734: 001b7921 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 11735: 00411a61 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 11735: 00411ab1 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 11736: 0059c0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 11737: 0065f4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 11738: 0062df88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 11739: 00218e41 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 11740: 003ccb1d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 11740: 003ccb6d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 11741: 00630fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 11742: 0065f70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 11743: 0063ba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 11744: 001d7e59 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 11745: 00630050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 11746: 001e4b49 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 11747: 003bafb1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 11748: 00449d65 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 11747: 003bb001 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 11748: 00449db5 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 11749: 0029e755 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 11750: 001f5675 144 FUNC GLOBAL DEFAULT 12 grlib_apb_pnp_add_entry │ │ │ │ 11751: 00660116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 11752: 00630510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 11753: 002a4fa9 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 11754: 0062b670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 11755: 0065f740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 11756: 0065fe4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 11757: 001b9b65 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 11758: 006600fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 11759: 003ccc81 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ - 11760: 0041fbf1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 11761: 002ff72d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 11759: 003cccd1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 11760: 0041fc41 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 11761: 002ff77d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 11762: 00638660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 11763: 002d3b2d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 11764: 00635158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 11765: 003bd869 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 11765: 003bd8b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 11766: 006317d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 11767: 0062f7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 11768: 002ef8b5 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 11769: 00404b3d 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 11768: 002ef905 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 11769: 00404b8d 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 11770: 0063df58 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ - 11771: 0043bdb9 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 11772: 003b5c6d 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 11773: 0034cc51 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 11771: 0043be09 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 11772: 003b5cbd 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 11773: 0034cca1 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 11774: 0022a885 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 11775: 003e14a9 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 11775: 003e14f9 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 11776: 001aa381 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 11777: 00656dc9 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ - 11778: 0044f4ed 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 11778: 0044f53d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 11779: 00638480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 11780: 00636490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 11781: 002bcb4d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 11782: 00660f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 11783: 0065fda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ - 11784: 00430b9d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 11784: 00430bed 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 11785: 0065f2e7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 11786: 00272095 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ - 11787: 004038bd 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 11787: 0040390d 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 11788: 00628dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 11789: 0025ef91 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 11790: 0020ea59 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 11791: 006609e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 11792: 00635bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 11793: 00632fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 11794: 00430df9 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 11794: 00430e49 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 11795: 0065f2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 11796: 0065ff28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 11797: 003bde81 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 11797: 003bded1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 11798: 0026ee4d 168 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 11799: 003b9f81 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 11799: 003b9fd1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 11800: 001f9a6d 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 11801: 002daa79 98 FUNC GLOBAL DEFAULT 12 helper_fqtod │ │ │ │ 11802: 002a5be9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 11803: 00321cb5 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 11803: 00321d05 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 11804: 00660f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 11805: 001a7185 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 11806: 0065f32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 11807: 002fba89 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 11807: 002fbad9 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 11808: 002dabdd 96 FUNC GLOBAL DEFAULT 12 helper_fqtoi │ │ │ │ - 11809: 003f2bb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 11810: 0032fc99 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 11811: 00439e91 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 11809: 003f2c05 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 11810: 0032fce9 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 11811: 00439ee1 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 11812: 0062a8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 11813: 00630450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 11814: 00318df9 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 11815: 003e42dd 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 11816: 00345bfd 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 11814: 00318e49 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 11815: 003e432d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 11816: 00345c4d 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 11817: 00639fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 11818: 00219579 344 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 11819: 00636720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 11820: 0030cb5d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 11820: 0030cbad 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 11821: 002da98d 96 FUNC GLOBAL DEFAULT 12 helper_fqtos │ │ │ │ 11822: 0026ba7d 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 11823: 0059c9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 11824: 00660092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 11825: 0062e744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 11826: 0066068a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 11827: 0065fd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 11828: 00451439 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 11828: 00451489 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 11829: 001ac3d5 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 11830: 00582e44 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 11831: 00660c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 11832: 0063305c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 11833: 00660860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11834: 0045c0d5 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 11834: 0045c125 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 11835: 0029e7d1 252 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 11836: 0034c839 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 11836: 0034c889 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 11837: 0063dd08 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 11838: 006375d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 11839: 0066000e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 11840: 003da63d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 11841: 0035dbf1 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 11842: 0044b6b1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 11840: 003da68d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 11841: 0035dc41 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 11842: 0044b701 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 11843: 00636aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 11844: 00628c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 11845: 003f43b1 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 11846: 0041c165 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 11845: 003f4401 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 11846: 0041c1b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 11847: 00597de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 11848: 0066061a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 11849: 0034f23d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 11850: 0043ad91 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 11849: 0034f28d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 11850: 0043ade1 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 11851: 006330dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 11852: 0063ba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 11853: 00241da9 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 11854: 0059c064 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 11855: 006603d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 11856: 002bce4d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 11857: 0045a819 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 11858: 003f5f85 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 11857: 0045a869 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 11858: 003f5fd5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 11859: 001fae5d 244 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_system_partition │ │ │ │ 11860: 001e17a1 138 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 11861: 006602a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 11862: 0040cde1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 11862: 0040ce31 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 11863: 00595ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 11864: 0062ddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 11865: 00221bbd 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 11866: 001d91e1 4 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 11867: 002a1d1d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 11868: 003fcc89 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 11868: 003fccd9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 11869: 001d8d7d 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 11870: 006609b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 11871: 0041b655 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 11871: 0041b6a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 11872: 0066001a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 11873: 0042c405 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 11874: 00342dc5 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 11875: 003b5751 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 11873: 0042c455 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 11874: 00342e15 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 11875: 003b57a1 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 11876: 00221fd5 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 11877: 0065fd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 11878: 0065f5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 11879: 003e9775 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 11879: 003e97c5 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 11880: 001f9ba9 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 11881: 0065f2cc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 11882: 00631a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 11883: 0062cb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 11884: 003439f9 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 11884: 00343a49 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ 11885: 0065f3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 11886: 002d22dd 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 11887: 001d91dd 4 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 11888: 0029dfad 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 11889: 001a723d 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 11890: 0062aebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 11891: 00628cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 11892: 0065fc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 11893: 0065fe9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 11894: 00637640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 11895: 0062e068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 11896: 0063a60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 11897: 0057b044 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 11898: 001d8c19 168 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 11899: 00430f21 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 11900: 0040b7fd 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 11901: 003cb5a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 11899: 00430f71 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 11900: 0040b84d 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 11901: 003cb5f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 11902: 00660750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 11903: 0063a53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 11904: 002350b9 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 11905: 0065fb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 11906: 0063318c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 11907: 0062a488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 11908: 0043447d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 11908: 004344cd 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 11909: 0065f4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 11910: 00660ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 11911: 006372d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 11912: 00634f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ 11913: 00660568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 11914: 0066064e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 11915: 0020fa01 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 11916: 003c4a6d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 11916: 003c4abd 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 11917: 0062c070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 11918: 0066092a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 11919: 0026146d 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 11920: 00422221 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ - 11921: 003deb49 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 11922: 0045cebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 11923: 0041ce29 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 11924: 003cd531 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 11920: 00422271 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 11921: 003deb99 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 11922: 0045cf0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 11923: 0041ce79 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 11924: 003cd581 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 11925: 00660ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 11926: 00638650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ - 11927: 003a2581 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 11927: 003a25d1 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 11928: 00595e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 11929: 003bd8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 11929: 003bd8f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 11930: 00590010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 11931: 001984f1 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 11932: 005807a8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 11933: 006399ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 11934: 00633848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEON3_RESET_IRQ_EVENT │ │ │ │ 11935: 00639144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 11936: 0022f429 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 11937: 0059c79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 11938: 0062c91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 11939: 00230279 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 11940: 00598a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 11941: 004177fd 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 11941: 0041784d 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 11942: 0066110e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 11943: 0022acc1 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 11944: 0026f165 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 11945: 00660286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 11946: 0027f8d5 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 11947: 0065f484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 11948: 00327ff5 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 11948: 00328045 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 11949: 002d2871 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 11950: 0065ff9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 11951: 0063b020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 11952: 00332ad1 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 11952: 00332b21 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 11953: 00630a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 11954: 0065fdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 11955: 00413d5d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 11955: 00413dad 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 11956: 0065f6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 11957: 002a1ad5 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 11958: 004f6f40 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 11958: 004f6f90 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 11959: 00580700 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 11960: 001a496d 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ 11961: 0063304c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 11962: 003f9a01 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 11962: 003f9a51 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 11963: 0023d06d 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 11964: 00637aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 11965: 0030e06d 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 11965: 0030e0bd 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 11966: 0065f964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 11967: 002245f1 480 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 11968: 00234369 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 11969: 003db6e1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 11970: 003ea031 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 11969: 003db731 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 11970: 003ea081 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 11971: 00639384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 11972: 0032de2d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 11972: 0032de7d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 11973: 00661658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 11974: 002bd161 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 11975: 00660dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 11976: 006606b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 11977: 003c07b5 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 11978: 003f9bfd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 11977: 003c0805 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 11978: 003f9c4d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 11979: 0063a87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 11980: 00661092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 11981: 003df415 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 11982: 003e4fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 11981: 003df465 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 11982: 003e4ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 11983: 002725e5 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 11984: 0065f016 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ - 11985: 00440df9 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 11986: 00393b91 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 11985: 00440e49 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 11986: 00393be1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 11987: 00629838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 11988: 0037d881 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 11989: 00332b01 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ - 11990: 004176d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 11991: 00404905 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 11988: 0037d8d1 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 11989: 00332b51 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 11990: 00417721 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 11991: 00404955 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 11992: 00583208 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 11993: 00660a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 11994: 00276ecd 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 11995: 004373f9 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 11996: 0044cfc1 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 11997: 003e75a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 11995: 00437449 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 11996: 0044d011 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 11997: 003e75f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 11998: 00660c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 11999: 00660bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 12000: 00300cc5 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 12001: 0043c069 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 12000: 00300d15 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 12001: 0043c0b9 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 12002: 00630e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 12003: 001f9cf5 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 12004: 0062b0ec 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 12005: 0065f8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 12006: 002a10ed 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 12007: 0065f8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 12008: 00660a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 12009: 001a72f1 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 12010: 00303b61 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 12010: 00303bb1 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 12011: 002cd7a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 12012: 00635898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 12013: 0026eb2d 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 12014: 00629a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 12015: 003dc90d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 12015: 003dc95d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 12016: 00632a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ - 12017: 003b664d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 12018: 005371e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 12019: 00324fd1 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 12020: 002fb829 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 12017: 003b669d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 12018: 00537238 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 12019: 00325021 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 12020: 002fb879 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 12021: 00628434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 12022: 0042dc91 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 12023: 004320dd 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 12024: 003f5c65 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 12022: 0042dce1 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 12023: 0043212d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 12024: 003f5cb5 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 12025: 001d91cd 4 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 12026: 003c8da1 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 12027: 003bccb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 12026: 003c8df1 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 12027: 003bcd01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 12028: 0065fee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 12029: 002ff41d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 12030: 002fbb7d 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ - 12031: 00337c0d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 12029: 002ff46d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 12030: 002fbbcd 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 12031: 00337c5d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 12032: 001ed399 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 12033: 002f7a3d 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 12033: 002f7a8d 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 12034: 006312d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 12035: 0065ffa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 12036: 00636ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 12037: 006605f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 12038: 00660654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 12039: 0062d2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 12040: 00660336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 12041: 00660e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 12042: 0027f741 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 12043: 0062e058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 12044: 003311b5 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 12044: 00331205 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 12045: 00660bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 12046: 0062c340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 12047: 004347ad 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 12048: 0044bb81 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 12047: 004347fd 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 12048: 0044bbd1 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 12049: 002cd5f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 12050: 00660802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 12051: 0066055c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 12052: 00599598 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 12053: 00660e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 12054: 00638200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 12055: 002b80b9 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 12056: 00372191 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 12056: 003721e1 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 12057: 006361e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 12058: 0063bb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 12059: 0026e571 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ 12060: 002db819 32 FUNC GLOBAL DEFAULT 12 helper_debug │ │ │ │ - 12061: 0053adc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 12061: 0053ae10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 12062: 0059b404 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 12063: 0066058e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 12064: 0025a9e1 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 12065: 00595de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 12066: 0044b69d 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 12066: 0044b6ed 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 12067: 00660a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 12068: 002cb7dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 12069: 006302c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 12070: 006616ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 12071: 00629ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 12072: 0028acc5 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 12073: 0062b810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 12074: 00636cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 12075: 00254ef9 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 12076: 00637670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 12077: 0043b579 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 12077: 0043b5c9 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 12078: 0065fb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 12079: 00446829 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 12080: 003e8f99 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 12079: 00446879 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 12080: 003e8fe9 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 12081: 00223405 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 12082: 003dec8d 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 12082: 003decdd 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 12083: 00639738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 12084: 003dfda9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 12084: 003dfdf9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 12085: 00639a9c 268 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 12086: 00589f60 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 12087: 00660132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 12088: 0062dc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 12089: 006606f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 12090: 0062b4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 12091: 00636e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 12092: 006616e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 12093: 0032ef91 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 12093: 0032efe1 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 12094: 006602ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 12095: 0062f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ - 12096: 003436cd 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 12096: 0034371d 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 12097: 00660ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 12098: 001b20ed 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 12099: 00638834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 12100: 0065fcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 12101: 001855f9 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 12102: 0044ba25 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 12103: 00435c41 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ - 12104: 003c54a1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 12102: 0044ba75 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 12103: 00435c91 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 12104: 003c54f1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 12105: 00629c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 12106: 006319f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 12107: 00628dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 12108: 00660fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 12109: 003c100d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 12109: 003c105d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 12110: 00185471 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 12111: 0041e6c9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ - 12112: 003dcb91 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 12111: 0041e719 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 12112: 003dcbe1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 12113: 00278975 54 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 12114: 002ab3a5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ - 12115: 00402341 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 12115: 00402391 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 12116: 0059d6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_tsubcctv │ │ │ │ 12117: 00220d91 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 12118: 0065fac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 12119: 0023a13d 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 12120: 0065f3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 12121: 0065f356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 12122: 00636620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 12123: 0026eda9 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 12124: 0027924d 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 12125: 00408801 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 12125: 00408851 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 12126: 0062f2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 12127: 0062d298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 12128: 001c3db9 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 12129: 006616ea 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 12130: 00639ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 12131: 0062d9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 12132: 00433e09 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 12132: 00433e59 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 12133: 0062f384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 12134: 006300f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 12135: 00599cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 12136: 0063dd24 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ 12137: 0020a0f5 2 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 12138: 0062931c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 12139: 005802d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 12140: 003cdffd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 12140: 003ce04d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 12141: 006350f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 12142: 0022f431 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ - 12143: 003bc65d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 12144: 003f4175 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 12145: 003b9d11 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 12146: 003bacd1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 12143: 003bc6ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 12144: 003f41c5 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 12145: 003b9d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 12146: 003bad21 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 12147: 0066013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 12148: 003da031 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 12148: 003da081 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 12149: 0022dc65 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 12150: 0065f9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 12151: 002d43bd 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 12152: 0065f454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 12153: 003f6321 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 12153: 003f6371 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 12154: 00639a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ 12155: 001ab1ed 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 12156: 00221db5 140 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 12157: 00296539 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 12158: 00590eec 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 12159: 00638c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_TMISS_EVENT │ │ │ │ 12160: 0065f87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 12161: 003f8d39 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 12161: 003f8d89 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 12162: 001f7d25 6 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 12163: 0065f950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 12164: 004122e5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 12165: 00418125 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 12166: 0030bf81 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 12164: 00412335 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 12165: 00418175 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 12166: 0030bfd1 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 12167: 0065fb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 12168: 0065f2be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 12169: 0062b06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 12170: 006387e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ - 12171: 0034bec5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 12172: 003939f9 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 12173: 00423789 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 12171: 0034bf15 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 12172: 00393a49 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 12173: 004237d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 12174: 00224299 220 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 12175: 0059a408 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 12176: 003e6529 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 12176: 003e6579 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 12177: 002db991 42 FUNC GLOBAL DEFAULT 12 helper_power_down │ │ │ │ - 12178: 0034cb41 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 12178: 0034cb91 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 12179: 00639f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 12180: 00660508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 12181: 001eb369 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 12182: 0066080a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 12183: 0065f8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 12184: 001e5b59 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 12185: 00638d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 12186: 0065ffd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 12187: 00400e81 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ - 12188: 0040264d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 12187: 00400ed1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 12188: 0040269d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 12189: 0065f67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 12190: 0043abf1 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 12191: 00304145 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 12190: 0043ac41 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 12191: 00304195 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 12192: 002ba859 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 12193: 002ca281 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 12194: 001e37e1 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 12195: 0063abac 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 12196: 002b5d85 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 12197: 00660c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 12198: 0040a711 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 12198: 0040a761 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 12199: 006600c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 12200: 00235335 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 12201: 00258525 632 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 12202: 002e9709 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 12202: 002e9759 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 12203: 0066095c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 12204: 0027a7e5 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 12205: 002ba069 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 12206: 003f277d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 12207: 0031cc39 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 12208: 00410135 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 12206: 003f27cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 12207: 0031cc89 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 12208: 00410185 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 12209: 0062946c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 12210: 002bc84d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 12211: 00660b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 12212: 004369e9 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 12213: 0045197d 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 12212: 00436a39 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 12213: 004519cd 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 12214: 0059541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ - 12215: 003d334d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 12215: 003d339d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 12216: 00637e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 12217: 0034cad5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 12217: 0034cb25 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 12218: 0065f9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 12219: 0034535d 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 12220: 003fa021 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 12221: 003c1745 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 12219: 003453ad 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 12220: 003fa071 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 12221: 003c1795 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 12222: 00628d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 12223: 001ab73d 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 12224: 0065fba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 12225: 00240531 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 12226: 001d215d 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 12227: 002c2c5d 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 12228: 003090ad 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 12229: 0053ae20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 12228: 003090fd 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 12229: 0053ae70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 12230: 00628374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 12231: 00224909 216 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 12232: 002c8655 192 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 12233: 005a0ff4 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ - 12234: 00370efd 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 12235: 003811c1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 12234: 00370f4d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 12235: 00381211 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 12236: 0028950d 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 12237: 003bdbed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 12237: 003bdc3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 12238: 00660eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 12239: 00311469 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 12239: 003114b9 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 12240: 00632d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 12241: 006616ec 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 12242: 00447ac9 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 12242: 00447b19 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 12243: 00628384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 12244: 00660e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 12245: 0026284d 5128 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 12246: 0041ccb9 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 12247: 0033c589 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 12246: 0041cd09 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 12247: 0033c5d9 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 12248: 0062a688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 12249: 00255c91 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 12250: 0062daa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 12251: 0065fc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ - 12252: 00436481 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 12253: 00402bfd 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 12254: 0034efd1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 12255: 002f0cbd 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 12256: 0032469d 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 12252: 004364d1 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 12253: 00402c4d 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 12254: 0034f021 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 12255: 002f0d0d 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 12256: 003246ed 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 12257: 00637a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 12258: 00635458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 12259: 00248cb5 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 12260: 0065f3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 12261: 0065f7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 12262: 00634578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 12263: 00629848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 12264: 0065f952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 12265: 001aad01 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 12266: 00407451 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 12266: 004074a1 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 12267: 001d2b4d 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ - 12268: 002ef971 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 12268: 002ef9c1 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 12269: 00265529 208 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ - 12270: 004139c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 12271: 00401de5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 12270: 00413a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 12271: 00401e35 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 12272: 00660558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 12273: 00660ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 12274: 0042dd9d 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 12274: 0042dded 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 12275: 002bb209 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 12276: 0062a8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 12277: 0040d101 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 12277: 0040d151 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 12278: 00590e6c 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 12279: 00629598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 12280: 006605ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ 12281: 0020a1dd 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 12282: 002fc961 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 12282: 002fc9b1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 12283: 006380d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 12284: 001dff31 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 12285: 00636a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 12286: 004201d1 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 12287: 00327155 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 12286: 00420221 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 12287: 003271a5 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 12288: 002d05d9 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 12289: 006399dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 12290: 0044f079 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 12290: 0044f0c9 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 12291: 00660d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_SET_IRQ_DSTATE │ │ │ │ 12292: 00660346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 12293: 00636a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 12294: 0062f244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 12295: 00660778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 12296: 002767b5 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 12297: 0034b86d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 12297: 0034b8bd 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 12298: 006616c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 12299: 003ce0c1 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 12300: 003f0099 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 12301: 003bc4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 12302: 003e58bd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 12303: 003e2ab5 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 12299: 003ce111 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 12300: 003f00e9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 12301: 003bc545 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 12302: 003e590d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 12303: 003e2b05 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 12304: 0062b8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 12305: 0065f7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 12306: 0065fa0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 12307: 0022ed59 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 12308: 00636d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ - 12309: 003428c9 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 12310: 003ba6a5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ - 12311: 003faccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 12309: 00342919 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 12310: 003ba6f5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 12311: 003fad1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 12312: 0065fab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 12313: 00430f4d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 12313: 00430f9d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 12314: 006319c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 12315: 00628c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 12316: 002f1869 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 12316: 002f18b9 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 12317: 0062c9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 12318: 0032e249 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 12318: 0032e299 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 12319: 001da1a5 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 12320: 00582e90 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 12321: 00660870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 12322: 0066029a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 12323: 0065f29b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 12324: 003b953d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 12324: 003b958d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 12325: 001da72d 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 12326: 0020e07d 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 12327: 0065fdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 12328: 0042e081 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 12328: 0042e0d1 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 12329: 006604b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 12330: 006348e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 12331: 001d1969 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 12332: 003e2cb1 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 12332: 003e2d01 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 12333: 0065f648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 12334: 003de491 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 12334: 003de4e1 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 12335: 00628464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 12336: 006365e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 12337: 001e8a39 2264 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 12338: 00248a59 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 12339: 0040255d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 12339: 004025ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 12340: 006616da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 12341: 0065fbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 12342: 00630a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 12343: 001abe39 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 12344: 00635748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 12345: 006310a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 12346: 00185e69 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 12347: 003bf255 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 12347: 003bf2a5 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 12348: 0065fbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 12349: 006385a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 12350: 0065f8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 12351: 0059ad50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 12352: 00345929 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 12352: 00345979 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 12353: 001b1081 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 12354: 0065f021 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 12355: 005a0b70 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 12356: 00660e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 12357: 00452395 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 12357: 004523e5 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 12358: 0065ff3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 12359: 002ec5ad 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 12359: 002ec5fd 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 12360: 0062a320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 12361: 006603fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 12362: 002b0469 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 12363: 00634aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 12364: 00660a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 12365: 0065f5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 12366: 003c7f9d 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ - 12367: 00330389 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ - 12368: 0045a469 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ - 12369: 0042b809 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 12366: 003c7fed 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 12367: 003303d9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 12368: 0045a4b9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 12369: 0042b859 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 12370: 0065f41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 12371: 00248aa1 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 12372: 003bc531 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 12372: 003bc581 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 12373: 0065ffb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 12374: 0027f321 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 12375: 0065f299 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 12376: 003da1d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 12376: 003da225 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 12377: 00660560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 12378: 0058342c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 12379: 003b53b9 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 12380: 00459799 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 12379: 003b5409 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 12380: 004597e9 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 12381: 0065f758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 12382: 003eb949 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 12382: 003eb999 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 12383: 00582ab4 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 12384: 0063267c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 12385: 00434691 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 12385: 004346e1 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 12386: 00582ee4 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 12387: 00420665 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 12388: 00326689 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ - 12389: 0041bd2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 12390: 00458a75 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 12387: 004206b5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 12388: 003266d9 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 12389: 0041bd7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 12390: 00458ac5 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 12391: 00660846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 12392: 00449ad5 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 12392: 00449b25 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 12393: 00632f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 12394: 00660982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 12395: 00403415 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 12395: 00403465 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 12396: 0065f42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 12397: 0023b081 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 12398: 00660e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 12399: 0065fd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 12400: 0065f2d4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 12401: 002ccaf1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 12402: 002b16c1 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 12403: 003e0fb9 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 12404: 0030d211 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 12405: 003277c9 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 12403: 003e1009 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 12404: 0030d261 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 12405: 00327819 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 12406: 00660f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 12407: 00639114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 12408: 0063a1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 12409: 0065f5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 12410: 00638d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 12411: 006303f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 12412: 003bd64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 12412: 003bd69d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 12413: 0023b3ad 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ - 12414: 003ede6d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 12414: 003edebd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 12415: 002787c1 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 12416: 00583d34 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 12417: 0065f792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 12418: 00446349 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 12418: 00446399 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 12419: 0025ec95 764 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 12420: 0065f392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 12421: 006307c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 12422: 0034cae5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 12422: 0034cb35 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 12423: 0062a588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 12424: 0065f2b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 12425: 0063a318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 12426: 00580208 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 12427: 00631020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 12428: 002d1fed 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 12429: 004268e5 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 12429: 00426935 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 12430: 00631b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 12431: 002ee059 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 12431: 002ee0a9 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 12432: 0062e9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 12433: 002bd60d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 12434: 0036e425 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 12435: 00442441 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 12434: 0036e475 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 12435: 00442491 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 12436: 00628e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 12437: 003defb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 12438: 0032bbfd 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 12439: 0034c67d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 12437: 003df001 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 12438: 0032bc4d 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 12439: 0034c6cd 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 12440: 002cc941 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 12441: 0059961c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 12442: 0062a8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ - 12443: 0040ffcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 12443: 0041001d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 12444: 00218fa9 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 12445: 003e22a1 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 12445: 003e22f1 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 12446: 0063257c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 12447: 00660a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 12448: 0065fd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 12449: 003eee65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 12449: 003eeeb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 12450: 00637f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 12451: 00628774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 12452: 00582984 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 12453: 0062901c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 12454: 0025f171 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ - 12455: 0037b9f9 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 12455: 0037ba49 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 12456: 006606c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 12457: 0025a01d 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 12458: 00660ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 12459: 00206341 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 12460: 006302d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 12461: 0040bdfd 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 12461: 0040be4d 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 12462: 0066030e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ 12463: 00630990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 12464: 006606d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 12465: 0029f911 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 12466: 00638730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ - 12467: 003e880d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 12468: 00448a65 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 12467: 003e885d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 12468: 00448ab5 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 12469: 0065f514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 12470: 0065fa3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 12471: 0062f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 12472: 0063a498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 12473: 00595f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 12474: 002ab295 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 12475: 0062d1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 12476: 00661050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 12477: 0053aef8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 12477: 0053af48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 12478: 006609c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 12479: 00240771 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 12480: 006609fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 12481: 0065ff7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 12482: 0031fbcd 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 12482: 0031fc1d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 12483: 0065fa00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 12484: 0024ec4d 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 12485: 002b7dbd 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 12486: 00218d0d 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 12487: 0065f472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 12488: 003d2965 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ - 12489: 003045e9 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 12488: 003d29b5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 12489: 00304639 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 12490: 0062ef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 12491: 0065fea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 12492: 00638320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 12493: 0065f54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 12494: 00220f21 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 12495: 00631cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 12496: 00660e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 12497: 0022db9d 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 12498: 001f1e29 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 12499: 003453f1 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 12499: 00345441 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 12500: 00237e59 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 12501: 00331059 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 12501: 003310a9 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 12502: 0063b7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 12503: 00632c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 12504: 002673e9 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ - 12505: 003c2ba5 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 12505: 003c2bf5 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 12506: 00238091 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 12507: 003fae35 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 12507: 003fae85 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 12508: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 12509: 0062ca1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 12510: 004190f9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 12510: 00419149 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 12511: 00660f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 12512: 001d2055 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 12513: 002f0db9 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 12513: 002f0e09 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 12514: 001bb171 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 12515: 00660784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 12516: 00252aa1 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 12517: 00276c1d 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 12518: 006308c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 12519: 003e5465 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 12520: 003cf5c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 12521: 0046037d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 12519: 003e54b5 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 12520: 003cf619 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 12521: 004603cd 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 12522: 00599d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 12523: 0022ff0d 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 12524: 0044920d 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 12524: 0044925d 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 12525: 001e2175 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 12526: 0065f576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 12527: 0062addc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 12528: 0065f77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 12529: 0065f8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 12530: 0023a57d 460 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 12531: 0040682d 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ - 12532: 002e7b19 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 12531: 0040687d 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 12532: 002e7b69 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 12533: 002d251d 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 12534: 0065f73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 12535: 00660a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 12536: 00660b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 12537: 0065f55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 12538: 0065ff1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ 12539: 00660730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_SOF_DSTATE │ │ │ │ @@ -12556,139 +12556,139 @@ │ │ │ │ 12552: 00580258 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 12553: 0059a48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 12554: 0065f774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 12555: 002d0f25 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 12556: 0062d358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 12557: 00633df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 12558: 00660376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 12559: 003e256d 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ - 12560: 00409b01 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 12559: 003e25bd 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 12560: 00409b51 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 12561: 0025f199 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 12562: 00433b75 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 12562: 00433bc5 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 12563: 006608c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 12564: 00582634 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ - 12565: 003dc755 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 12566: 003bcc75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 12567: 0030b47d 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ - 12568: 003d44f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 12565: 003dc7a5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 12566: 003bccc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 12567: 0030b4cd 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 12568: 003d4541 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 12569: 0029b9d1 7768 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 12570: 00660e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 12571: 00631600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 12572: 002a3ef5 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 12573: 0032fea1 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 12573: 0032fef1 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 12574: 00638390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 12575: 0033bdf9 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 12575: 0033be49 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 12576: 001c41fd 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 12577: 0065ffdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 12578: 0063ba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 12579: 003b6c25 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 12579: 003b6c75 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 12580: 001b71bd 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 12581: 0066016e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 12582: 00311529 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 12582: 00311579 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 12583: 0066103a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 12584: 0053ad18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 12584: 0053ad68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 12585: 0062bd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 12586: 0065f2b7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 12587: 003bfc65 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 12588: 0030c0b5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 12587: 003bfcb5 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 12588: 0030c105 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 12589: 00660878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 12590: 0062ec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 12591: 00240c61 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 12592: 00285995 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 12593: 0066066c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 12594: 00660418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 12595: 00636560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 12596: 0063341c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 12597: 0065f790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 12598: 002797e5 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 12599: 003d8fb9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 12599: 003d9009 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 12600: 0063b134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 12601: 0065f96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 12602: 00660076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 12603: 006381f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 12604: 00660894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 12605: 003e7d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 12605: 003e7de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 12606: 00660c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 12607: 00638d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 12608: 00639728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 12609: 0022793d 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 12610: 003c7e55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 12610: 003c7ea5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 12611: 0065fa6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 12612: 00661126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 12613: 0065f346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 12614: 003aaa6d 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 12614: 003aaabd 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 12615: 00660f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 12616: 0062c700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 12617: 0063292c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 12618: 00634898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 12619: 0036a9d9 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 12619: 0036aa29 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 12620: 002cccb5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 12621: 00660f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 12622: 0062a174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 12623: 003f60b5 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ - 12624: 0043d10d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 12625: 003d16a5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 12623: 003f6105 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 12624: 0043d15d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 12625: 003d16f5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 12626: 0065f916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 12627: 001d9f99 222 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 12628: 0065fe06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ - 12629: 002ec61d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 12629: 002ec66d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 12630: 0065f90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 12631: 00431d51 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 12632: 002fa039 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 12631: 00431da1 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 12632: 002fa089 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 12633: 00660712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 12634: 001e3891 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 12635: 0065f280 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 12636: 0065fe3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 12637: 0062b550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 12638: 00345c9d 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ - 12639: 002f42f1 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 12640: 00331a55 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ - 12641: 003db7c1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 12638: 00345ced 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 12639: 002f4341 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 12640: 00331aa5 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 12641: 003db811 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 12642: 00635088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 12643: 002cc129 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 12644: 00221829 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 12645: 002d1fdd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 12646: 001c4191 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 12647: 002896f5 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 12648: 001eb3a1 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 12649: 001b5f69 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 12650: 0063f06c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 12651: 003bcff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 12652: 00517a44 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 12651: 003bd049 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 12652: 00517a94 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 12653: 00215fb1 2892 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 12654: 0065f680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 12655: 0065f2ba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 12656: 002488e9 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 12657: 0065f7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 12658: 005806b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 12659: 00660d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 12660: 0063367c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 12661: 0031d0a1 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 12661: 0031d0f1 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 12662: 00633c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 12663: 0063b81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 12664: 001f7d81 2 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 12665: 0063ad80 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 12666: 00660838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 12667: 0063783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 12668: 0043e3bd 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 12668: 0043e40d 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 12669: 0065f380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 12670: 0062d778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 12671: 00631d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 12672: 006600f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 12673: 00637090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 12674: 001aeb15 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 12675: 0054a704 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 12675: 0054a754 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 12676: 0065f45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 12677: 00660dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 12678: 0044c691 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 12678: 0044c6e1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 12679: 00660c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 12680: 003c32e5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 12680: 003c3335 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 12681: 006603c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 12682: 0018804d 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 12683: 0043d3a1 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 12683: 0043d3f1 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 12684: 0066017a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 12685: 0066059e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 12686: 0023cf45 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 12687: 0065ffe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 12688: 00637250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 12689: 0026f0fd 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 12690: 001e5a09 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ @@ -12697,64 +12697,64 @@ │ │ │ │ 12693: 00636610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 12694: 00636810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 12695: 00633cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 12696: 005965a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 12697: 0066023a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 12698: 006604ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 12699: 0023675d 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 12700: 003a82dd 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 12700: 003a832d 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 12701: 00237de1 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 12702: 00660756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 12703: 004136bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 12703: 0041370d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 12704: 0065f464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 12705: 0022f739 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 12706: 0054a728 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 12706: 0054a778 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 12707: 00298441 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 12708: 00661014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 12709: 00660b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 12710: 003cd22d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 12710: 003cd27d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 12711: 00637a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 12712: 0063a8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 12713: 00628664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 12714: 00412e15 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 12715: 003f6bc9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 12714: 00412e65 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 12715: 003f6c19 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 12716: 0025e405 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 12717: 00660a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 12718: 0065fb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 12719: 003a7e49 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 12719: 003a7e99 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 12720: 006285f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 12721: 002370bd 320 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 12722: 001bbd85 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 12723: 0040ec1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 12723: 0040ec6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 12724: 0065fe98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 12725: 002279d1 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 12726: 00660b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 12727: 00638150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 12728: 001d6f01 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ - 12729: 003aa2cd 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 12730: 0043bbb1 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ - 12731: 0033d9fd 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 12729: 003aa31d 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 12730: 0043bc01 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 12731: 0033da4d 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 12732: 00660996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 12733: 003e225d 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 12734: 003286a1 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 12733: 003e22ad 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 12734: 003286f1 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 12735: 002c8a31 24 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 12736: 00217b5d 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 12737: 00344041 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 12737: 00344091 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 12738: 0062c2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 12739: 00594e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 12740: 0020f7d5 92 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 12741: 0065fc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 12742: 00243d89 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 12743: 006307e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 12744: 00633c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 12745: 002c9b3d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 12746: 003ce2e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 12746: 003ce339 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 12747: 00254eb5 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 12748: 0042e0e9 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 12749: 00402ef9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 12748: 0042e139 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 12749: 00402f49 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 12750: 00594630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 12751: 002d229d 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 12752: 00628d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 12753: 0065fbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 12754: 005829cc 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 12755: 00276e2d 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 12756: 00264f39 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ @@ -12767,1806 +12767,1806 @@ │ │ │ │ 12763: 0062e794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ 12764: 0022a7b9 204 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 12765: 006329ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 12766: 0065fc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 12767: 00633b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 12768: 00635878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 12769: 006297d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12770: 003fae71 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 12770: 003faec1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 12771: 002d142d 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ - 12772: 00402035 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ - 12773: 00405bb9 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 12772: 00402085 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 12773: 00405c09 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 12774: 00634de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 12775: 0040f379 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 12775: 0040f3c9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 12776: 0062f694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 12777: 0066039c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ - 12778: 003219b5 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 12778: 00321a05 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 12779: 00257ea1 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 12780: 001b99f9 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 12781: 002bc771 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 12782: 003deac5 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 12783: 0034c96d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 12782: 003deb15 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 12783: 0034c9bd 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 12784: 002bcdcd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 12785: 00638590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 12786: 00630000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 12787: 003e8de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 12787: 003e8e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 12788: 00660cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 12789: 0062c670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 12790: 003f0fed 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 12790: 003f103d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 12791: 00630be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 12792: 0024e9c9 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 12793: 0062a030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 12794: 00276d01 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 12795: 005980f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 12796: 0063a758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 12797: 003101a5 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 12797: 003101f5 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 12798: 00639580 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 12799: 00225185 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 12800: 0065f81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 12801: 003e82e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 12802: 002f333d 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 12803: 00324949 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 12801: 003e8335 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 12802: 002f338d 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 12803: 00324999 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 12804: 00634e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 12805: 0065f2d5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 12806: 001cc949 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 12807: 003bda85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 12807: 003bdad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 12808: 0029df79 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 12809: 0062c080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 12810: 0063abc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 12811: 002b4655 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 12812: 0062c1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 12813: 001fa739 58 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 12814: 002d23fd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ 12815: 00290f3d 88 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 12816: 00637660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ 12817: 002b49e1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 12818: 006601ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 12819: 0029edbd 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 12820: 006604c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 12821: 0042c189 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 12821: 0042c1d9 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 12822: 002276f5 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 12823: 0063af94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 12824: 0062b7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 12825: 0062f484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 12826: 00661150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 12827: 0066037c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 12828: 0062dd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 12829: 002b4985 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 12830: 006616c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 12831: 002fca61 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 12831: 002fcab1 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 12832: 0062c280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 12833: 002ab185 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 12834: 006297f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 12835: 001f7d79 2 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 12836: 00660062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 12837: 003032a1 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 12838: 003bf52d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 12837: 003032f1 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 12838: 003bf57d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 12839: 0063a468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 12840: 001e20f9 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 12841: 0026df3d 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 12842: 0042de79 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 12842: 0042dec9 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 12843: 002bd0dd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 12844: 003c9ebd 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 12844: 003c9f0d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 12845: 001f7569 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 12846: 00630dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 12847: 00660cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 12848: 0062da98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 12849: 0062a964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 12850: 003042a1 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 12850: 003042f1 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 12851: 0065fc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 12852: 0063dff4 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 12853: 006604ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 12854: 0062ecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 12855: 006608bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 12856: 0041199d 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 12856: 004119ed 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 12857: 00289b99 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 12858: 002f5cc1 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 12858: 002f5d11 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 12859: 00185985 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 12860: 00628334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 12861: 00635c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 12862: 002b52e1 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 12863: 00240569 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 12864: 006352b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 12865: 00633ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 12866: 0065ffbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 12867: 0065f970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 12868: 00660108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 12869: 006604be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 12870: 002b6a55 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 12871: 0022aee5 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 12872: 002ebc41 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 12872: 002ebc91 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 12873: 0059c400 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 12874: 0062de68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 12875: 006604b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 12876: 00598b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 12877: 0044a545 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 12877: 0044a595 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 12878: 0065fecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 12879: 0065f57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 12880: 0035497d 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 12880: 003549cd 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 12881: 00630a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 12882: 0062825c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 12883: 00660f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 12884: 002b7099 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 12885: 003ba565 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 12885: 003ba5b5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 12886: 002b28cd 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 12887: 00660d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 12888: 003b5de5 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 12888: 003b5e35 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 12889: 0062bc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 12890: 00278f11 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 12891: 0065f486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 12892: 00629e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 12893: 0022c4f5 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 12894: 002cfed1 48 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 12895: 0028abd9 104 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 12896: 0066010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 12897: 00660a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 12898: 002a101d 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 12899: 0065ffa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 12900: 0062eba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 12901: 003c9485 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 12902: 003aa1dd 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 12903: 00450121 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 12901: 003c94d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 12902: 003aa22d 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 12903: 00450171 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 12904: 0062aeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ - 12905: 0053722c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 12905: 0053727c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 12906: 0062f1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 12907: 003d3755 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 12907: 003d37a5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 12908: 0065f660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 12909: 0020d005 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 12910: 003a7861 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 12911: 00537224 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 12910: 003a78b1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 12911: 00537274 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 12912: 0065f476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 12913: 00660732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 12914: 005a0cf0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 12915: 00400ce5 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 12915: 00400d35 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 12916: 00636ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 12917: 0062c090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 12918: 0062927c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 12919: 00660b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 12920: 002a2105 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 12921: 003c4885 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 12921: 003c48d5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 12922: 006605a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ - 12923: 003c3ad1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 12924: 0042691d 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 12923: 003c3b21 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 12924: 0042696d 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 12925: 006349a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 12926: 003c28c1 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 12926: 003c2911 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 12927: 0065fa9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 12928: 0065fb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 12929: 0065f9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 12930: 0045bda1 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 12930: 0045bdf1 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 12931: 00660c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 12932: 0063a488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 12933: 00660e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 12934: 00628754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 12935: 005a0cfc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 12936: 00235379 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 12937: 0066164c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 12938: 0063afb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 12939: 002bd409 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 12940: 0065f2b6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 12941: 00409059 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 12942: 00459551 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 12943: 004098ed 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 12941: 004090a9 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 12942: 004595a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 12943: 0040993d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 12944: 0063a85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 12945: 00660916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 12946: 0062abfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 12947: 003edc25 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 12947: 003edc75 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 12948: 001ee889 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 12949: 002caafd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 12950: 00660b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 12951: 0062d1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 12952: 0027820d 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 12953: 0065f5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ - 12954: 00413519 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 12955: 0034f0e1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 12954: 00413569 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 12955: 0034f131 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 12956: 0059c58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 12957: 00633d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 12958: 0065f512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 12959: 001aa851 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 12960: 00638230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 12961: 00660632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 12962: 0065fdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 12963: 00634648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 12964: 0065f29c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 12965: 0065f61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 12966: 002ca969 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 12967: 002f5cc5 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 12968: 002ebda9 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 12967: 002f5d15 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 12968: 002ebdf9 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 12969: 005825f4 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 12970: 0063777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 12971: 003fac19 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 12972: 0054a778 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 12973: 004472dd 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 12971: 003fac69 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 12972: 0054a7c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 12973: 0044732d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 12974: 0062e248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 12975: 00401631 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 12976: 0030bfd1 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 12975: 00401681 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 12976: 0030c021 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 12977: 0065fd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 12978: 0065f982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 12979: 0062f6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ - 12980: 003d7b09 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 12980: 003d7b59 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 12981: 006355b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 12982: 0035de75 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 12982: 0035dec5 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 12983: 0063263c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 12984: 0065f97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ - 12985: 00459b39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 12986: 00413a05 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 12985: 00459b89 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 12986: 00413a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 12987: 0065f2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 12988: 0040ecd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 12989: 0040f6cd 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 12990: 003ca149 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 12988: 0040ed21 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 12989: 0040f71d 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 12990: 003ca199 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 12991: 006293dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 12992: 002724a9 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 12993: 00660a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 12994: 006371d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 12995: 006396f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ - 12996: 002e6831 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 12996: 002e6881 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 12997: 006281bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 12998: 0042010d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 12998: 0042015d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 12999: 0065f5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 13000: 0065f756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 13001: 00660d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 13002: 002b6031 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 13003: 0043e091 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 13004: 00448cc5 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 13005: 003a7319 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 13003: 0043e0e1 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 13004: 00448d15 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 13005: 003a7369 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 13006: 00660ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 13007: 00632a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 13008: 0041b431 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 13008: 0041b481 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 13009: 0025b4ad 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ - 13010: 0053af10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 13010: 0053af60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 13011: 00583808 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 13012: 003f5cf5 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 13012: 003f5d45 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 13013: 006335cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 13014: 002376b9 212 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 13015: 0066068c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 13016: 00424dd5 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 13016: 00424e25 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 13017: 0062ec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 13018: 002a0695 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 13019: 00660072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 13020: 0062edf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 13021: 0065ffb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 13022: 004f7144 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 13023: 004100bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 13022: 004f7194 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 13023: 0041010d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 13024: 001b7745 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 13025: 00628424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 13026: 0028a64d 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 13027: 002648f1 268 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 13028: 00660d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 13029: 001b7541 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 13030: 002ce225 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 13031: 006604ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 13032: 00630e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 13033: 006329ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 13034: 0065f64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 13035: 00599b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 13036: 00639184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 13037: 003c3149 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 13038: 003ff88d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 13037: 003c3199 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 13038: 003ff8dd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 13039: 006604e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 13040: 002d205d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 13041: 00660442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ - 13042: 0034d1f1 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 13042: 0034d241 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 13043: 00634628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 13044: 0065f888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 13045: 0065f4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 13046: 002ec5b5 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 13046: 002ec605 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 13047: 0063aad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 13048: 0062eef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 13049: 004309dd 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 13049: 00430a2d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 13050: 0065fe68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 13051: 0065f994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 13052: 00660dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 13053: 003543a1 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 13053: 003543f1 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 13054: 001af5a5 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 13055: 003b5a5d 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 13055: 003b5aad 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 13056: 0065f234 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 13057: 002e9a1d 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 13058: 003bd701 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 13057: 002e9a6d 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 13058: 003bd751 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 13059: 0065f8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 13060: 003505a9 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 13060: 003505f9 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 13061: 0065f85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 13062: 00261e8d 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ - 13063: 003f3cad 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 13064: 00435de1 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 13063: 003f3cfd 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 13064: 00435e31 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 13065: 0065f622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 13066: 005a0b58 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 13067: 003ff94d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 13068: 0042b4f9 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 13067: 003ff99d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 13068: 0042b549 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 13069: 0062e1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 13070: 003ed98d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 13071: 003f3151 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 13070: 003ed9dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 13071: 003f31a1 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ 13072: 00660ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 13073: 0065f286 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 13074: 0027895d 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 13075: 00320ec5 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 13075: 00320f15 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 13076: 00636450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 13077: 002bb7b9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 13078: 006372c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 13079: 0063a2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 13080: 00660ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 13081: 0062935c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 13082: 00660ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 13083: 0062f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 13084: 00417785 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 13084: 004177d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 13085: 00660a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 13086: 00660214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 13087: 002bc04d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 13088: 0065f39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 13089: 00638490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 13090: 00660206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 13091: 0034cccd 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 13091: 0034cd1d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 13092: 00249061 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 13093: 0065f34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 13094: 0063b97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 13095: 006604cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 13096: 00402e21 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 13096: 00402e71 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ 13097: 00629e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 13098: 006337ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 13099: 0062c5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 13100: 0065fc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 13101: 0065fb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 13102: 00187ef1 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 13103: 0062ddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 13104: 004458c5 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 13104: 00445915 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 13105: 005835f4 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 13106: 0020a2c1 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 13107: 0065fcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ - 13108: 002e67d5 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 13108: 002e6825 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 13109: 0065f5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 13110: 00310949 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 13111: 003b59a5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 13112: 003dadb9 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 13113: 003fbf75 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 13110: 00310999 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 13111: 003b59f5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 13112: 003dae09 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 13113: 003fbfc5 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 13114: 00594d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 13115: 0065fc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 13116: 003e48a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 13116: 003e48f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 13117: 0062afbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 13118: 00660794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 13119: 006298d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 13120: 00660ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 13121: 002a58e1 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 13122: 00660fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 13123: 0065f32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 13124: 00337b85 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 13124: 00337bd5 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 13125: 0062917c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 13126: 0065f4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 13127: 0059817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 13128: 003851b9 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 13128: 00385209 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 13129: 0062af1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 13130: 006350e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 13131: 001fd6c9 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 13132: 00630750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 13133: 00594528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 13134: 00660a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 13135: 0065f536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 13136: 003c8449 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 13136: 003c8499 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 13137: 00636b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 13138: 001aa2d1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 13139: 002ab075 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 13140: 0066051a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 13141: 002ee6c5 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 13142: 003be2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 13143: 003e88c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 13144: 00385119 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 13141: 002ee715 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 13142: 003be309 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 13143: 003e8911 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 13144: 00385169 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 13145: 00633d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 13146: 00660768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 13147: 001a9811 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 13148: 003bd3f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 13148: 003bd445 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 13149: 006603c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 13150: 006379b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 13151: 003b15f9 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 13152: 003bd215 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 13151: 003b1649 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 13152: 003bd265 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 13153: 006609f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 13154: 00628c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 13155: 006605ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 13156: 0053ae68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 13157: 0044047d 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 13156: 0053aeb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 13157: 004404cd 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 13158: 00187a61 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 13159: 0025d57d 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 13160: 0065f862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 13161: 003f948d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 13161: 003f94dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 13162: 00638bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_INTERRUPT_EVENT │ │ │ │ 13163: 00638874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 13164: 003be331 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 13164: 003be381 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 13165: 0065fb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 13166: 0065fe64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 13167: 001e03fd 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 13168: 00537250 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 13168: 005372a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 13169: 001e89bd 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 13170: 00236895 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 13171: 006326bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 13172: 0063b104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 13173: 00660610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 13174: 001ab4c9 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 13175: 001e8a1d 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 13176: 00583a2c 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 13177: 0040da49 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 13177: 0040da99 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 13178: 006602f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 13179: 001d2945 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 13180: 00628b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 13181: 0066096c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 13182: 00629d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 13183: 00660dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 13184: 00633d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 13185: 004052f9 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 13186: 0054a6f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ - 13187: 003276a9 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 13185: 00405349 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 13186: 0054a744 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 13187: 003276f9 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 13188: 0063287c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 13189: 003e8399 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 13189: 003e83e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 13190: 006604c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ - 13191: 004159f5 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ - 13192: 002e38ed 190 FUNC GLOBAL DEFAULT 12 cpu_set_cwp │ │ │ │ + 13191: 00415a45 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 13192: 002e393d 190 FUNC GLOBAL DEFAULT 12 cpu_set_cwp │ │ │ │ 13193: 00278ca5 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 13194: 0065f4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 13195: 0065fe56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 13196: 0062b7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 13197: 006307a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 13198: 0028a985 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 13199: 00636a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 13200: 006376b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 13201: 003379d5 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 13201: 00337a25 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 13202: 00660464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 13203: 006601d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ - 13204: 003dbae1 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 13205: 0043ad9d 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 13206: 003b9099 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 13204: 003dbb31 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 13205: 0043aded 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 13206: 003b90e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 13207: 00265f65 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 13208: 002e4ae1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 13209: 00411221 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 13208: 002e4b31 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 13209: 00411271 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 13210: 0065ff48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 13211: 00635868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 13212: 0062f8e4 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 13213: 0063a7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 13214: 00660754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 13215: 003c0a65 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 13215: 003c0ab5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 13216: 00660ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 13217: 0034d6b9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 13218: 00402fdd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ - 13219: 003e6759 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 13217: 0034d709 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 13218: 0040302d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 13219: 003e67a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 13220: 0063b214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 13221: 00225459 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 13222: 0065f8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 13223: 001a98b9 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 13224: 006390f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 13225: 001c7c29 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 13226: 003d317d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 13226: 003d31cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 13227: 0065fed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 13228: 0043c749 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 13228: 0043c799 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 13229: 0062c88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 13230: 002f3529 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 13231: 0041f0dd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 13232: 003ef3a1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 13230: 002f3579 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 13231: 0041f12d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 13232: 003ef3f1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 13233: 0062b370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ - 13234: 0054a720 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 13234: 0054a770 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 13235: 0063b618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 13236: 00635b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 13237: 00198345 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 13238: 00579708 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 13239: 00660d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 13240: 0025b2d9 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ 13241: 0022f239 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 13242: 00596b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 13243: 0065f47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 13244: 0062f114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 13245: 0065ff70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 13246: 00630260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 13247: 00634f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 13248: 0032194d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 13248: 0032199d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 13249: 00221b99 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 13250: 002bf01d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 13251: 00367f5d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 13251: 00367fad 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 13252: 0063b83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 13253: 00582ae0 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 13254: 003e73d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 13254: 003e7425 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 13255: 006346a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 13256: 0062d6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 13257: 0041b129 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 13257: 0041b179 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 13258: 001fe641 112 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 13259: 003a9b21 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 13260: 0040e0a9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 13259: 003a9b71 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 13260: 0040e0f9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 13261: 0062cba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 13262: 0020fb71 292 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 13263: 00660aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 13264: 004116c1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 13264: 00411711 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 13265: 0066014c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 13266: 0043581d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 13266: 0043586d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 13267: 00243c95 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 13268: 00661620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 13269: 002cdccd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 13270: 00639154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 13271: 003f1f15 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 13271: 003f1f65 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 13272: 002c960d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 13273: 0065f588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 13274: 002e6591 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 13274: 002e65e1 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 13275: 0065fb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 13276: 004419d1 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 13276: 00441a21 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 13277: 006608f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 13278: 00377261 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 13279: 00396281 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 13278: 003772b1 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 13279: 003962d1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 13280: 006379f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 13281: 003be499 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 13282: 0030ce71 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 13281: 003be4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 13282: 0030cec1 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 13283: 0063b030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 13284: 0065f94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 13285: 002f6b51 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ - 13286: 002f6a01 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 13285: 002f6ba1 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 13286: 002f6a51 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 13287: 00592740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 13288: 003c8385 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 13288: 003c83d5 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 13289: 002aba8d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 13290: 003064a5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 13290: 003064f5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 13291: 002d26e5 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 13292: 0063b264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 13293: 00239445 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 13294: 0062f2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 13295: 001e5ef1 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 13296: 003bab89 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 13296: 003babd9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 13297: 001e5fe5 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 13298: 00661146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 13299: 002c1cd5 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 13300: 00661094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 13301: 0063368c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 13302: 00631470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 13303: 0066114e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 13304: 0065f63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 13305: 0022af11 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 13306: 006605e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 13307: 006347c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 13308: 006604de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 13309: 002fe415 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 13309: 002fe465 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 13310: 00227899 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 13311: 002cfb91 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 13312: 0062f254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 13313: 0042086d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 13313: 004208bd 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 13314: 006610ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 13315: 006361a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 13316: 00596acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 13317: 0065ff30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 13318: 0065fe9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 13319: 006600be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 13320: 0040c4d1 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 13321: 0043ff69 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 13320: 0040c521 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 13321: 0043ffb9 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 13322: 00583660 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 13323: 0065f94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 13324: 00185661 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 13325: 00660078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 13326: 003c2a55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 13327: 003e8321 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 13326: 003c2aa5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 13327: 003e8371 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 13328: 00629f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 13329: 001b9bed 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ - 13330: 002ece09 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 13330: 002ece59 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 13331: 00660300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 13332: 00637400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 13333: 00632afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 13334: 00628cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 13335: 0062dbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 13336: 006355a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 13337: 00322381 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 13337: 003223d1 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 13338: 006601c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 13339: 0032fa2d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 13339: 0032fa7d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 13340: 00638804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 13341: 002aad45 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 13342: 00452c51 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 13343: 0040ff19 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 13342: 00452ca1 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 13343: 0040ff69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 13344: 00638140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ - 13345: 004353ad 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 13345: 004353fd 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 13346: 0062f314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 13347: 0062b800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 13348: 0040f291 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 13348: 0040f2e1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 13349: 001a9961 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 13350: 0063b88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 13351: 0045a335 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 13351: 0045a385 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 13352: 0063b060 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 13353: 006610f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 13354: 0065ffcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 13355: 002891fd 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ - 13356: 00536934 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 13356: 00536984 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 13357: 0063ba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 13358: 00449161 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 13358: 004491b1 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 13359: 0062a784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 13360: 0065febc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 13361: 00348019 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 13362: 0045d27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 13361: 00348069 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 13362: 0045d2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 13363: 00660780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 13364: 0043aa05 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 13365: 00418309 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 13366: 0034cadd 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 13364: 0043aa55 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 13365: 00418359 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 13366: 0034cb2d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 13367: 00638010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 13368: 006609c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ - 13369: 003d9fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 13369: 003da009 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 13370: 0066163e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 13371: 003fc8a9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 13371: 003fc8f9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 13372: 00660920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 13373: 004229fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 13373: 00422a4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 13374: 0065ffb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ - 13375: 00403b4d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 13375: 00403b9d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 13376: 002c8ea1 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 13377: 0066004c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 13378: 004513cd 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 13378: 0045141d 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 13379: 0065fe94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 13380: 00660a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 13381: 0063369c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 13382: 00660c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 13383: 00628bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 13384: 003e835d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 13385: 0030577d 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 13384: 003e83ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 13385: 003057cd 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 13386: 00212299 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 13387: 001dfca5 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 13388: 00459b49 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 13388: 00459b99 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 13389: 0066020e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 13390: 00660d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 13391: 0063baec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 13392: 006603d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 13393: 003da6dd 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 13394: 00343131 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 13393: 003da72d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 13394: 00343181 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 13395: 0025234d 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 13396: 003851fd 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 13396: 0038524d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 13397: 002b6735 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 13398: 002f56d5 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ - 13399: 002f1b0d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 13398: 002f5725 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 13399: 002f1b5d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 13400: 00638a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 13401: 00660202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 13402: 002d2061 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 13403: 00439f39 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 13404: 0030b3a9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 13403: 00439f89 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 13404: 0030b3f9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 13405: 001dbe9d 232 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 13406: 001a92a1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 13407: 001c38b9 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 13408: 006606b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 13409: 0063b0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 13410: 006616f0 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 13411: 0065fe26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 13412: 006376c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 13413: 001a306d 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 13414: 0042b679 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 13415: 003c9d85 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 13414: 0042b6c9 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 13415: 003c9dd5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 13416: 0062a678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 13417: 006294f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 13418: 00660d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_MMU_FAULT_DSTATE │ │ │ │ 13419: 001e3835 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 13420: 00328c25 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 13421: 003c7bf9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 13420: 00328c75 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 13421: 003c7c49 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 13422: 00630f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 13423: 00393a4d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 13423: 00393a9d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 13424: 0065f2a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 13425: 00630470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 13426: 0065fb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 13427: 0062823c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 13428: 002b4c31 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 13429: 00596a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 13430: 001b1145 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 13431: 0062cce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 13432: 00660b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 13433: 0034bd3d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 13433: 0034bd8d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 13434: 0066033e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 13435: 006607f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 13436: 00660c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 13437: 006605e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 13438: 00235849 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 13439: 0065f990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 13440: 0062f604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 13441: 0065fc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ 13442: 002b4f79 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 13443: 00660cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 13444: 002b50ed 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 13445: 0062adec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 13446: 003a8b21 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 13446: 003a8b71 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 13447: 002d3b61 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 13448: 00631110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 13449: 00629cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 13450: 0066110a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 13451: 0065fe72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 13452: 0065ff32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 13453: 006605fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 13454: 00344179 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 13454: 003441c9 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 13455: 0063b0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 13456: 001acddd 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 13457: 006399bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 13458: 0063279c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 13459: 0059a9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 13460: 002f155d 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 13460: 002f15ad 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 13461: 0062a6a8 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 13462: 005864e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 13463: 00660812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 13464: 00634e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 13465: 0066067c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 13466: 005831d8 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 13467: 0065fb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 13468: 0065f8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ - 13469: 004473d9 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 13469: 00447429 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 13470: 00631800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 13471: 006330cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 13472: 00629f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 13473: 0065f7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 13474: 00260aad 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 13475: 002b7d59 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 13476: 00628b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 13477: 001b0de5 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 13478: 002e646d 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ - 13479: 003d18f5 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 13478: 002e64bd 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 13479: 003d1945 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 13480: 00660ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 13481: 0065f956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 13482: 0065f906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ - 13483: 0042bc41 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 13483: 0042bc91 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 13484: 0065f2e9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 13485: 00244001 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 13486: 00660384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 13487: 0065f2a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 13488: 0025829d 560 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 13489: 00591034 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 13490: 0062d638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 13491: 0062ea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 13492: 0065f418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 13493: 0066102e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 13494: 0031fda1 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 13494: 0031fdf1 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 13495: 001e89c5 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 13496: 002fbf99 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 13497: 002f34e5 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 13496: 002fbfe9 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 13497: 002f3535 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 13498: 001861f1 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 13499: 003cdb51 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 13500: 00342c09 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 13499: 003cdba1 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 13500: 00342c59 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 13501: 0062e108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 13502: 0063b2cc 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 13503: 0065f580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ 13504: 00660e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 13505: 005a0b44 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ - 13506: 003d9d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 13506: 003d9ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 13507: 002408c5 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 13508: 0041c4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 13508: 0041c4fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 13509: 006610aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 13510: 002bdf41 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 13511: 00660864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 13512: 0066104a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 13513: 0065fb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 13514: 006295a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ 13515: 0062a4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_EVENT │ │ │ │ 13516: 0062e934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_EVENT │ │ │ │ 13517: 00287d49 268 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 13518: 00636710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 13519: 006361d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 13520: 006616b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 13521: 0065f674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 13522: 00220ae5 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 13523: 0044b3a9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 13523: 0044b3f9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 13524: 001a8079 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 13525: 003fb9f1 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 13525: 003fba41 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 13526: 0022ab61 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 13527: 00638a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 13528: 006389dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 13529: 00631150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 13530: 00660f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 13531: 001ab955 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 13532: 00586558 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 13533: 003a700d 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 13534: 00324579 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 13535: 003d2f8d 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 13536: 003ea5bd 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 13533: 003a705d 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 13534: 003245c9 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 13535: 003d2fdd 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 13536: 003ea60d 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 13537: 006601ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 13538: 0063780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 13539: 002cb1b5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 13540: 0065f39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 13541: 00593df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 13542: 003be115 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 13542: 003be165 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 13543: 006348f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 13544: 0043c2a5 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 13545: 003da3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 13544: 0043c2f5 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 13545: 003da441 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 13546: 0023788d 824 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 13547: 002cf999 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 13548: 0058325c 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 13549: 003d7dc1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 13549: 003d7e11 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 13550: 00596bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 13551: 0065fdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 13552: 00628d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 13553: 002d25a5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 13554: 0065f93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 13555: 00661136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ - 13556: 0042b859 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 13556: 0042b8a9 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 13557: 00225359 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 13558: 002b7cf5 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 13559: 001d8c11 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 13560: 003bdebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 13561: 00452385 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 13560: 003bdf0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 13561: 004523d5 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 13562: 00630500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ 13563: 006393f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 13564: 002f5c2d 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 13564: 002f5c7d 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 13565: 006606ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 13566: 001ed151 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ - 13567: 003fb2bd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 13567: 003fb30d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 13568: 00631a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 13569: 006306e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 13570: 002f5b1d 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 13570: 002f5b6d 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 13571: 006303d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 13572: 0063bb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 13573: 0022ecf9 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 13574: 0065f9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 13575: 0032b545 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 13576: 0040a1c5 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 13575: 0032b595 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 13576: 0040a215 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 13577: 006308f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 13578: 006609c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 13579: 001aadb1 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 13580: 002e6579 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 13580: 002e65c9 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 13581: 002cbb29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 13582: 00629ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 13583: 003037c1 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 13583: 00303811 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 13584: 0062bf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 13585: 00430aed 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 13585: 00430b3d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 13586: 002c1db5 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 13587: 00354175 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 13587: 003541c5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 13588: 0066161a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 13589: 00459f91 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 13589: 00459fe1 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 13590: 00660036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 13591: 00629f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 13592: 0065fb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 13593: 00636fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 13594: 00660e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 13595: 00342c81 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 13595: 00342cd1 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 13596: 00636da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 13597: 003bc6d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 13597: 003bc725 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 13598: 0066108a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13599: 002bb949 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 13600: 006602a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 13601: 0065fb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 13602: 0063c5cc 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 13603: 00660a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ 13604: 001d6929 92 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 13605: 006606fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 13606: 006292ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 13607: 0065fd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 13608: 00595314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 13609: 00266c19 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 13610: 0065fa52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 13611: 0042b67d 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 13612: 003fd995 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 13611: 0042b6cd 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 13612: 003fd9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 13613: 00636340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 13614: 0065f4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 13615: 002bc1e9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 13616: 002cb969 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 13617: 0065f4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 13618: 005996a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 13619: 0063a388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 13620: 00321071 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 13620: 003210c1 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 13621: 002368f9 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 13622: 0063319c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ 13623: 0065f9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 13624: 001eb075 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 13625: 0062d588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 13626: 002b4cfd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 13627: 0065fa20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 13628: 0031dc21 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 13628: 0031dc71 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 13629: 00660016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 13630: 00414fd1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 13630: 00415021 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 13631: 002b9069 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 13632: 0062c0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 13633: 00594bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 13634: 0062b0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 13635: 0063374c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 13636: 002b4fbd 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 13637: 0065f3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 13638: 002d258d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 13639: 002b5151 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 13640: 0062f644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 13641: 0044b195 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 13641: 0044b1e5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 13642: 0063aef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 13643: 0062c200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 13644: 00661004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 13645: 00660856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 13646: 003d1169 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ - 13647: 004144f9 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 13646: 003d11b9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 13647: 00414549 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 13648: 00630180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 13649: 0023778d 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 13650: 002c2719 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 13651: 0059439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 13652: 0065f988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 13653: 0062c510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 13654: 0063a51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 13655: 002cc41d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 13656: 00633f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 13657: 00639f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 13658: 003f34c5 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 13659: 00405de9 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 13660: 003bdb75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 13658: 003f3515 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 13659: 00405e39 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 13660: 003bdbc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 13661: 005821bc 840 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 13662: 0063347c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 13663: 0062de78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 13664: 001b3fed 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 13665: 004211ad 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 13665: 004211fd 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 13666: 002cecc1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 13667: 00638700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ - 13668: 003be1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 13668: 003be219 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 13669: 00660196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 13670: 002d2179 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 13671: 0062ebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 13672: 001d91e9 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 13673: 00660ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 13674: 00660f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 13675: 003453e1 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ - 13676: 003b99bd 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 13675: 00345431 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 13676: 003b9a0d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 13677: 00660e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 13678: 003fd66d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 13678: 003fd6bd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 13679: 002223f1 124 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 13680: 0030bf79 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 13680: 0030bfc9 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 13681: 006602b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 13682: 0062c590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 13683: 00660f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 13684: 0063b4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 13685: 006366b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 13686: 006601ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 13687: 0065f400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ - 13688: 0045d0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 13688: 0045d129 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 13689: 001df97d 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 13690: 0062f754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 13691: 001b3639 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 13692: 00599dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 13693: 002b7f81 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 13694: 002362cd 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 13695: 002211cd 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 13696: 00634cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 13697: 00430649 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 13697: 00430699 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 13698: 0065fa48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 13699: 00211531 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 13700: 0059ec4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnaddd │ │ │ │ 13701: 0066081a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 13702: 003f5351 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 13702: 003f53a1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 13703: 002b4179 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 13704: 003bd82d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 13705: 0032f099 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 13704: 003bd87d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 13705: 0032f0e9 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 13706: 00660f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 13707: 0066067a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 13708: 003f286d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 13709: 003c4b31 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 13708: 003f28bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 13709: 003c4b81 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 13710: 00636bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 13711: 00660d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 13712: 00629a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 13713: 003446c9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 13713: 00344719 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 13714: 001983dd 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 13715: 00632cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 13716: 003b989d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 13716: 003b98ed 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 13717: 0059eac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnadds │ │ │ │ 13718: 00628354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ - 13719: 003d8d21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 13719: 003d8d71 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 13720: 00636570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 13721: 0065f3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 13722: 00306471 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 13722: 003064c1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 13723: 0025b865 148 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 13724: 0059a510 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 13725: 003f295d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 13725: 003f29ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 13726: 0065f710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 13727: 00660296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 13728: 00259e69 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 13729: 001bad21 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 13730: 0063295c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 13731: 001ee065 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 13732: 00599ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 13733: 001d6d9d 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 13734: 0033a7e9 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 13734: 0033a839 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 13735: 006389ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 13736: 00462241 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 13736: 00462291 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 13737: 00635698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 13738: 0065ff22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 13739: 0066033a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 13740: 0065f368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 13741: 0065fd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 13742: 00582b94 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ 13743: 00630590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 13744: 0062c82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 13745: 0023c1c5 2476 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 13746: 002c7fa5 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 13747: 00660748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 13748: 0041bfc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 13749: 003d9cad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 13750: 00435375 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 13751: 003faba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 13748: 0041c011 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 13749: 003d9cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 13750: 004353c5 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 13751: 003fabf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 13752: 006373b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 13753: 006602ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 13754: 003c1af9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 13755: 003be025 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 13754: 003c1b49 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 13755: 003be075 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 13756: 00630670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 13757: 0065fe78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 13758: 003eb4ed 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 13759: 003df1a9 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 13758: 003eb53d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 13759: 003df1f9 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 13760: 001e077d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 13761: 00660160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 13762: 00660f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 13763: 0028adb1 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 13764: 00660ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 13765: 0065f57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 13766: 0065fdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 13767: 00635b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ - 13768: 0034d469 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 13769: 003dcc6d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 13768: 0034d4b9 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 13769: 003dccbd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 13770: 00299c39 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 13771: 0065f35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 13772: 00299c41 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 13773: 0066025a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 13774: 0063317c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 13775: 001fd5f1 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 13776: 00299c6d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 13777: 001a8771 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 13778: 0066064a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 13779: 00299cd9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 13780: 00299d49 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 13781: 003e8d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 13781: 003e8dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 13782: 00299dbd 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 13783: 006600fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 13784: 00299e35 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 13785: 0029deb1 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 13786: 003e6c09 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 13786: 003e6c59 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 13787: 00299eb1 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 13788: 0029b965 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 13789: 0062d658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 13790: 0025e571 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 13791: 00259c25 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 13792: 001ad329 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 13793: 00262739 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 13794: 002cb28d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 13795: 00400a11 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 13795: 00400a61 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 13796: 00660e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 13797: 002b4c91 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 13798: 0065f3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 13799: 00327889 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 13799: 003278d9 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 13800: 0065f7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 13801: 002aa0c1 14 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 13802: 0065f7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 13803: 00251e51 348 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 13804: 00218831 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 13805: 0065fbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 13806: 006368b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ - 13807: 003bc56d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 13807: 003bc5bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 13808: 0065f5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 13809: 00636ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 13810: 0062a340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 13811: 00637e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 13812: 00410525 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 13813: 002fc91d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 13814: 002e3e95 328 FUNC GLOBAL DEFAULT 12 cpu_check_irqs │ │ │ │ - 13815: 0041ee99 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 13816: 004315e1 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 13812: 00410575 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 13813: 002fc96d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 13814: 002e3ee5 328 FUNC GLOBAL DEFAULT 12 cpu_check_irqs │ │ │ │ + 13815: 0041eee9 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 13816: 00431631 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 13817: 0065f4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 13818: 003458b1 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 13818: 00345901 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 13819: 00660d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 13820: 00402431 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 13820: 00402481 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 13821: 0062a184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 13822: 003b463d 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 13823: 00437545 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 13824: 00431045 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 13822: 003b468d 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 13823: 00437595 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 13824: 00431095 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 13825: 00636240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ - 13826: 00431271 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 13826: 004312c1 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 13827: 00591ae4 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 13828: 00634a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 13829: 003e5a55 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 13829: 003e5aa5 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 13830: 002a14f1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 13831: 002bd899 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ - 13832: 003465d9 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 13832: 00346629 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 13833: 0062d5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 13834: 003bd161 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 13834: 003bd1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 13835: 001d6ff1 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 13836: 0063a788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 13837: 0065fccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 13838: 0065f690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 13839: 00636be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 13840: 0062b790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 13841: 001c791d 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 13842: 001e07dd 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 13843: 003d6535 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 13843: 003d6585 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 13844: 0062e884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 13845: 001f2b29 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 13846: 00636f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 13847: 0065f766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 13848: 003b9add 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 13848: 003b9b2d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 13849: 001ac841 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ - 13850: 002fa7a9 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 13850: 002fa7f9 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 13851: 0065fda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 13852: 003e0379 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 13852: 003e03c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 13853: 0065fabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 13854: 002b3575 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 13855: 0059310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 13856: 00660a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 13857: 00266ded 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 13858: 001a8829 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 13859: 0063364c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 13860: 00344f51 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 13860: 00344fa1 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 13861: 0063ac00 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 13862: 0065ff8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 13863: 0065fdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 13864: 0042c0b1 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 13864: 0042c101 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 13865: 00660ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 13866: 0063a708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 13867: 0065fb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 13868: 00592adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 13869: 002d2131 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 13870: 00305341 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 13870: 00305391 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 13871: 00299295 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 13872: 0045d679 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 13873: 0053724c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 13872: 0045d6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 13873: 0053729c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 13874: 0065f31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 13875: 0062a09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 13876: 003edb0d 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 13876: 003edb5d 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 13877: 006393e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 13878: 0044644d 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 13879: 00447d69 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 13878: 0044649d 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 13879: 00447db9 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 13880: 0065fb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 13881: 00639db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ 13882: 00660530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_TLBFLUSH_DSTATE │ │ │ │ - 13883: 0042f779 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ - 13884: 0041caed 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 13883: 0042f7c9 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 13884: 0041cb3d 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 13885: 0065f606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 13886: 0065f818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 13887: 003bd611 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 13887: 003bd661 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 13888: 00583934 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 13889: 006336bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 13890: 00303689 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 13891: 0034c715 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 13890: 003036d9 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 13891: 0034c765 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 13892: 00637a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 13893: 0062e874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 13894: 0062ffe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 13895: 00238fe9 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 13896: 00660c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 13897: 0065fbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 13898: 0062c260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 13899: 006327fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 13900: 002616b5 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 13901: 0063311c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 13902: 0065f36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 13903: 00198fb9 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 13904: 002bdb21 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 13905: 00459475 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 13906: 003fadbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 13905: 004594c5 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 13906: 003fae0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 13907: 0065fe4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 13908: 0042692d 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 13908: 0042697d 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 13909: 006394b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 13910: 0065ffc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 13911: 006604f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 13912: 00582f98 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 13913: 003cb85d 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 13914: 00337a49 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 13915: 0035d76d 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 13913: 003cb8ad 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 13914: 00337a99 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 13915: 0035d7bd 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 13916: 001aa8f9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 13917: 002b0701 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 13918: 0036b0f5 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 13919: 003ff6c1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 13918: 0036b145 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 13919: 003ff711 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 13920: 0062d438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 13921: 00582fe4 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 13922: 002d39d1 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 13923: 00393151 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 13924: 002f81c1 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 13923: 003931a1 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 13924: 002f8211 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ 13925: 00593088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 13926: 00660082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 13927: 0065f374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 13928: 0065fbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 13929: 00629828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 13930: 0063981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 13931: 0062abdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 13932: 00235235 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 13933: 002ebea5 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 13933: 002ebef5 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 13934: 0065fc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 13935: 00660350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 13936: 00660f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 13937: 00381241 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 13937: 00381291 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 13938: 00635008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 13939: 0021915d 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 13940: 0063303c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 13941: 001a2421 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 13942: 00370cad 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 13943: 004489d1 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 13942: 00370cfd 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 13943: 00448a21 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 13944: 00592a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 13945: 0062f5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 13946: 00259f79 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 13947: 0043ab51 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ - 13948: 0033c25d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 13949: 004068f1 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 13947: 0043aba1 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 13948: 0033c2ad 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 13949: 00406941 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 13950: 001fb0d1 44 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 13951: 002cae31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 13952: 001d8785 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 13953: 0065f45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 13954: 0066097e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 13955: 0065f878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 13956: 00660c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 13957: 0062cb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 13958: 003e09a5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 13958: 003e09f5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 13959: 001f2a15 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 13960: 0065faf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 13961: 00639dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 13962: 00660348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 13963: 0062f8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 13964: 0065feb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 13965: 0066162e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 13966: 0062b5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 13967: 00637944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 13968: 006297e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ - 13969: 003e8a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 13969: 003e8a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 13970: 002b35d9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 13971: 0065fe7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 13972: 001bb1fd 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 13973: 0065f508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 13974: 0065fe48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 13975: 0062d9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 13976: 003e9381 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 13976: 003e93d1 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 13977: 001a88dd 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 13978: 001d7559 2032 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 13979: 006387d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 13980: 002cac81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 13981: 003d03f5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 13982: 0040f441 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 13981: 003d0445 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 13982: 0040f491 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 13983: 006392a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 13984: 00599724 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 13985: 00633dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ - 13986: 0045a0f1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 13986: 0045a141 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 13987: 0065f496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 13988: 003b9201 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 13988: 003b9251 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 13989: 001ab2e1 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 13990: 00402779 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 13990: 004027c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 13991: 00636390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 13992: 001aa9a1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 13993: 0066113c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 13994: 003e0b45 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 13994: 003e0b95 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 13995: 0065fc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 13996: 00639a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 13997: 0065fd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 13998: 002d3741 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 13999: 003e85b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 13999: 003e8605 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 14000: 0066049c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 14001: 003cfa6d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 14001: 003cfabd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 14002: 00660942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 14003: 0065f6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 14004: 00631810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 14005: 0062accc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 14006: 0065f9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 14007: 0065fd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 14008: 003ebd45 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 14008: 003ebd95 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 14009: 0065fc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 14010: 0065f78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 14011: 00660f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 14012: 003e5f29 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 14012: 003e5f79 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 14013: 00630d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 14014: 0059e9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnsmuld │ │ │ │ - 14015: 003df56d 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 14016: 003ffa09 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 14015: 003df5bd 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 14016: 003ffa59 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 14017: 006301e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 14018: 00628e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 14019: 001f98cd 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 14020: 00408d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 14021: 0042f975 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 14020: 00408d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 14021: 0042f9c5 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 14022: 002bde01 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 14023: 002ef32d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ - 14024: 0043f1b9 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 14023: 002ef37d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 14024: 0043f209 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 14025: 002502fd 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 14026: 00660738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 14027: 006351d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 14028: 00637600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 14029: 00637b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 14030: 0066074e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 14031: 00660fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 14032: 0065fc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 14033: 00637410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 14034: 003b9189 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 14034: 003b91d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 14035: 00286bd9 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ - 14036: 003a2c11 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 14037: 003d8e75 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 14036: 003a2c61 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 14037: 003d8ec5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 14038: 00593004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 14039: 00639570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 14040: 00639500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 14041: 0062f6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 14042: 0062e188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 14043: 0065fdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 14044: 002f16c9 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 14045: 0045b6e9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 14044: 002f1719 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 14045: 0045b739 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 14046: 002b7121 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 14047: 002052ed 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 14048: 0065fc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 14049: 001ba1d1 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 14050: 005929d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ - 14051: 003bd2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ - 14052: 00321a0d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 14051: 003bd319 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 14052: 00321a5d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 14053: 0063aed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 14054: 001ab849 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ - 14055: 0042c229 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 14056: 00446fe9 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 14055: 0042c279 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 14056: 00447039 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 14057: 006312f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 14058: 00634b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 14059: 001d91ad 4 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 14060: 00599e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 14061: 004f72ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 14062: 00440c25 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 14061: 004f733c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 14062: 00440c75 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 14063: 00634f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 14064: 0062bdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 14065: 0062adbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 14066: 0062c610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 14067: 00635ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ - 14068: 00462191 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 14068: 004621e1 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 14069: 00639614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 14070: 0041c471 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 14070: 0041c4c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 14071: 0020b18d 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 14072: 00632ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 14073: 0065f3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 14074: 0065f6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 14075: 00598bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 14076: 003fdbed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 14077: 003c1fd9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 14076: 003fdc3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 14077: 003c2029 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 14078: 00638770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 14079: 00582cd4 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 14080: 00638c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_TFAULT_EVENT │ │ │ │ 14081: 0062de88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 14082: 003e8b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 14082: 003e8b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 14083: 0059a594 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ - 14084: 00416491 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 14084: 004164e1 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 14085: 0065ff38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 14086: 001aaa49 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 14087: 00591fcc 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 14088: 0065f5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 14089: 003dc831 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 14089: 003dc881 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 14090: 00286f0d 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ - 14091: 003bac6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 14091: 003bacbd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 14092: 0066028e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 14093: 00331509 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 14094: 00417c1d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 14093: 00331559 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 14094: 00417c6d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 14095: 0062bd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 14096: 003de3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 14096: 003de421 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 14097: 001d6c2d 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 14098: 0062c1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 14099: 0066052c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_PAGE_GET_FLAGS_DSTATE │ │ │ │ 14100: 00636650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 14101: 00227ab1 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 14102: 0062b5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 14103: 0066053a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_SET_IRQ_RAISE_DSTATE │ │ │ │ 14104: 0065f390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 14105: 0065fbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 14106: 0059ef68 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 14107: 0065f3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 14108: 00660228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 14109: 00453c41 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 14109: 00453c91 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 14110: 0063334c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 14111: 002b4cc9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 14112: 0034d7e5 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 14112: 0034d835 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 14113: 0065fc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 14114: 002f6ca9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 14115: 003be18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 14114: 002f6cf9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 14115: 003be1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 14116: 006605be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 14117: 00632e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 14118: 00328441 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 14118: 00328491 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 14119: 0062d4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 14120: 004512bd 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 14120: 0045130d 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 14121: 0063356c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 14122: 0043cc61 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 14122: 0043ccb1 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 14123: 00299709 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 14124: 0063bafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 14125: 006314a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 14126: 00420b79 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 14126: 00420bc9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 14127: 002594f1 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 14128: 003dbeb5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 14128: 003dbf05 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 14129: 001b2085 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 14130: 0065fdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ - 14131: 003d8281 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 14131: 003d82d1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 14132: 00213905 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 14133: 006286b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 14134: 00636e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 14135: 00235369 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 14136: 00629d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 14137: 00660f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 14138: 002ef7ad 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 14138: 002ef7fd 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 14139: 00259afd 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 14140: 002cc59d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 14141: 0065fd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 14142: 0063ad34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 14143: 00660bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 14144: 006286e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 14145: 00460bad 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 14146: 003d2601 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 14145: 00460bfd 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 14146: 003d2651 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 14147: 00635288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 14148: 0065fa02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 14149: 0062c210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 14150: 00440ddd 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 14151: 00344ebd 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 14150: 00440e2d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 14151: 00344f0d 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 14152: 0066097c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ - 14153: 002e3ab5 34 FUNC GLOBAL DEFAULT 12 cpu_put_psr │ │ │ │ + 14153: 002e3b05 34 FUNC GLOBAL DEFAULT 12 cpu_put_psr │ │ │ │ 14154: 001abf4d 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 14155: 0024945d 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 14156: 0065f3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 14157: 0066060c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 14158: 002642e1 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 14159: 0054a770 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 14159: 0054a7c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 14160: 00637f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 14161: 002a3c45 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 14162: 0024e279 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 14163: 00661670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 14164: 003426a9 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 14164: 003426f9 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 14165: 0065f74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 14166: 0062d2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 14167: 003ba669 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 14168: 003ecde1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 14167: 003ba6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 14168: 003ece31 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 14169: 0062db18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 14170: 002f6555 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 14170: 002f65a5 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 14171: 0066009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 14172: 002627b1 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 14173: 00452eb5 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 14173: 00452f05 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 14174: 00637984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 14175: 006377cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 14176: 0063df60 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 14177: 006324ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 14178: 002bd48d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 14179: 002f6fc9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 14180: 003eaa29 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 14179: 002f7019 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 14180: 003eaa79 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 14181: 0065fc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 14182: 001fafad 4 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 14183: 00411075 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 14183: 004110c5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 14184: 0065fd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 14185: 00311039 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 14185: 00311089 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 14186: 00637480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 14187: 00583304 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 14188: 0044b305 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 14189: 0041974d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 14190: 003bf079 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 14188: 0044b355 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 14189: 0041979d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 14190: 003bf0c9 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 14191: 00583a40 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 14192: 006314d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 14193: 0065f4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 14194: 00421c69 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 14194: 00421cb9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 14195: 002d556d 36 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_unaligned_access │ │ │ │ 14196: 0020bcf5 44 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ - 14197: 00345ba9 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 14198: 003bdc29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 14197: 00345bf9 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 14198: 003bdc79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 14199: 0062b630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ - 14200: 00403271 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 14200: 004032c1 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 14201: 0065fd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 14202: 006600d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 14203: 00630640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 14204: 0066048a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 14205: 0062f4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 14206: 006600dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ - 14207: 00460c95 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 14208: 003464ed 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 14209: 003a6e89 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 14207: 00460ce5 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 14208: 0034653d 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 14209: 003a6ed9 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 14210: 0065f474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 14211: 00635398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 14212: 0062c600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 14213: 006291cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 14214: 004225e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 14214: 00422635 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 14215: 002b65f5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 14216: 0065fcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 14217: 00661636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 14218: 003f64f1 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 14218: 003f6541 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 14219: 002cdbe9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 14220: 00632aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ - 14221: 002fbdf5 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 14221: 002fbe45 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 14222: 0063a89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 14223: 00634718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 14224: 00326fd9 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 14224: 00327029 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 14225: 00185b81 188 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 14226: 0065f718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 14227: 0030b3f9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 14228: 003bc271 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 14227: 0030b449 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 14228: 003bc2c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 14229: 0065faec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 14230: 002aacbd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 14231: 0044f3e5 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 14231: 0044f435 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 14232: 0065fffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 14233: 001e0141 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 14234: 0065fd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 14235: 0065f700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 14236: 002b0741 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 14237: 002cf769 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 14238: 00325a05 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 14238: 00325a55 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 14239: 0062c420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 14240: 002b3f01 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 14241: 0065fb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 14242: 002bb621 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 14243: 00660252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 14244: 0045c015 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 14245: 003217a5 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 14244: 0045c065 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 14245: 003217f5 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 14246: 0066024a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 14247: 00637fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 14248: 00638450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 14249: 0022da59 160 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 14250: 0065ffc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 14251: 00660566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 14252: 00628ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 14253: 006295f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 14254: 0066019e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 14255: 002bbead 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 14256: 001a898d 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 14257: 0020ea3d 26 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 14258: 003c615d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 14259: 0045c37d 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 14258: 003c61ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 14259: 0045c3cd 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 14260: 0065fc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 14261: 00405235 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 14261: 00405285 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 14262: 005840c0 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 14263: 003caca9 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 14264: 003c7119 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 14263: 003cacf9 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 14264: 003c7169 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 14265: 0065fd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 14266: 001d87c5 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 14267: 005797d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 14268: 0029ef21 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 14269: 002cf559 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 14270: 001d8dad 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 14271: 0041a191 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 14272: 0042dd55 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 14273: 00435989 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 14271: 0041a1e1 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 14272: 0042dda5 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 14273: 004359d9 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 14274: 00197d81 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 14275: 00630080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 14276: 0040957d 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 14276: 004095cd 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 14277: 002ca295 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 14278: 00636550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 14279: 0065febe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 14280: 00594ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 14281: 00299661 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 14282: 0065f8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ - 14283: 00459209 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 14283: 00459259 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 14284: 00638780 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 14285: 0065ff3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 14286: 002a382d 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 14287: 0041ab11 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 14287: 0041ab61 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 14288: 0065ffaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 14289: 0065fb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 14290: 006603f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 14291: 00637e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 14292: 0044c751 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 14293: 00433499 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 14294: 0043b75d 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ - 14295: 00452f61 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 14292: 0044c7a1 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 14293: 004334e9 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 14294: 0043b7ad 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 14295: 00452fb1 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 14296: 00660ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ - 14297: 003be3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 14297: 003be435 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 14298: 0062d548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 14299: 005946b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 14300: 003cf68d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 14301: 004596d5 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 14300: 003cf6dd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 14301: 00459725 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 14302: 006609ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 14303: 003f8f09 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 14304: 0043b0ad 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 14303: 003f8f59 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 14304: 0043b0fd 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 14305: 0065fc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 14306: 003cfac1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 14307: 00377ac1 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 14306: 003cfb11 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 14307: 00377b11 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 14308: 006602c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 14309: 00633da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 14310: 006608a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 14311: 002578f1 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 14312: 006349e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ - 14313: 00358169 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 14313: 003581b9 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 14314: 0062d568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 14315: 0066105c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 14316: 00255cd9 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 14317: 00660ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 14318: 00456d15 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 14319: 003e00a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 14320: 003532a1 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 14318: 00456d65 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 14319: 003e00f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 14320: 003532f1 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 14321: 006370f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 14322: 0066114c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 14323: 0063c5e8 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 14324: 00633e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 14325: 00660986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ - 14326: 00414b65 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 14327: 003eb051 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 14326: 00414bb5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 14327: 003eb0a1 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 14328: 0065f9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 14329: 001e0e79 78 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 14330: 003bfef1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 14330: 003bff41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 14331: 001d91e5 4 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 14332: 001a70d1 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 14333: 00586328 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 14334: 0066029e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 14335: 0025aa71 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 14336: 00628e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 14337: 006605a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 14338: 003bc5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 14338: 003bc5f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 14339: 006610cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 14340: 0037b865 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 14341: 003f6d61 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 14340: 0037b8b5 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 14341: 003f6db1 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 14342: 002c82d1 308 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 14343: 00290c4d 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 14344: 00440119 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 14344: 00440169 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 14345: 00660ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 14346: 0065f88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 14347: 00456041 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 14347: 00456091 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 14348: 0065f40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 14349: 0062f554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 14350: 002f6d71 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 14350: 002f6dc1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 14351: 00660502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 14352: 0033d959 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 14352: 0033d9a9 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 14353: 0062f134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 14354: 00630890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 14355: 00660e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 14356: 0062c6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 14357: 003be4d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 14357: 003be525 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 14358: 001ff4e9 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 14359: 0062d578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 14360: 0062d7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 14361: 0065fa14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 14362: 001b66b5 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 14363: 00634678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 14364: 001b74c1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 14365: 00287181 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 14366: 00660536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_READL_DSTATE │ │ │ │ 14367: 002b5f91 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 14368: 00436b9d 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 14368: 00436bed 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 14369: 006315a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 14370: 002368a5 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 14371: 0065f52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ - 14372: 0041c435 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 14372: 0041c485 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 14373: 0059dc50 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdivd │ │ │ │ 14374: 001ee299 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 14375: 0063afc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 14376: 00272be9 2740 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 14377: 006606a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 14378: 0063b1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 14379: 002a22f5 300 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 14380: 00639da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 14381: 006602b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 14382: 0065f52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 14383: 0065f714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 14384: 003ed1dd 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ - 14385: 003c0009 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 14384: 003ed22d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 14385: 003c0059 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 14386: 001ba22d 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 14387: 0059dcd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdivq │ │ │ │ 14388: 0063b5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 14389: 003c9ba9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 14389: 003c9bf9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 14390: 001fdf69 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 14391: 0027a779 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 14392: 0059dbcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdivs │ │ │ │ 14393: 0065fa92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 14394: 003f1709 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 14394: 003f1759 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 14395: 0064f888 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 14396: 002d4079 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 14397: 0066042e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 14398: 0065fb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 14399: 0065f8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 14400: 001a9609 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ - 14401: 00381481 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 14401: 003814d1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 14402: 001b48d1 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 14403: 00634ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 14404: 00437fed 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 14405: 004f6bdc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 14406: 0043a0d9 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 14407: 003278a9 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 14404: 0043803d 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 14405: 004f6c2c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 14406: 0043a129 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 14407: 003278f9 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 14408: 001a67d9 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 14409: 0025efb5 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 14410: 0044ba15 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 14410: 0044ba65 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 14411: 00631c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 14412: 001ae12d 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 14413: 001a8dd1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 14414: 00630a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 14415: 0063df54 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ 14416: 00636c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 14417: 0065f4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 14418: 001b5aa9 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 14419: 00220ce1 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 14420: 0062ef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 14421: 00437f91 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 14421: 00437fe1 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ 14422: 00660796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 14423: 00636c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 14424: 00634808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ - 14425: 00351909 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 14425: 00351959 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 14426: 0065f2de 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 14427: 0065f8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 14428: 006334cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 14429: 00218965 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 14430: 00321921 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 14430: 00321971 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 14431: 006608e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 14432: 0062f1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 14433: 0062a9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 14434: 002353a5 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 14435: 003ab435 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 14435: 003ab485 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 14436: 001e4dd5 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 14437: 0031e7d5 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 14437: 0031e825 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 14438: 00216dd9 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 14439: 00243fed 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 14440: 00635468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 14441: 003f7409 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 14442: 0041029d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 14441: 003f7459 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 14442: 004102ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 14443: 0062a538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 14444: 00598620 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 14445: 0040eb69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 14446: 0045d421 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 14447: 003cdd19 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 14445: 0040ebb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 14446: 0045d471 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 14447: 003cdd69 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 14448: 002bafe9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 14449: 0062d748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 14450: 0040c5e1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 14450: 0040c631 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 14451: 00660fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 14452: 00582e18 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 14453: 003fd959 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 14453: 003fd9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ 14454: 0065fc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 14455: 00660bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 14456: 00636ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 14457: 0065fbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 14458: 006333cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 14459: 00598c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 14460: 001b7705 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 14461: 003be72d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 14461: 003be77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 14462: 0065f834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 14463: 00635938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 14464: 00638030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 14465: 0040219d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 14465: 004021ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 14466: 0065f5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 14467: 002bb295 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 14468: 00415da1 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 14469: 003a3fb1 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 14468: 00415df1 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 14469: 003a4001 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 14470: 0062c6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 14471: 00638760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 14472: 0042c9ad 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 14472: 0042c9fd 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 14473: 006331cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 14474: 0062f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 14475: 0041bda5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 14475: 0041bdf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 14476: 0021257d 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ - 14477: 0043c8f1 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 14477: 0043c941 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 14478: 0065f30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 14479: 002c8a49 22 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 14480: 00459871 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 14481: 003c369d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 14480: 004598c1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 14481: 003c36ed 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 14482: 006603d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 14483: 001ff3b5 308 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 14484: 006606be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 14485: 006353c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 14486: 00336869 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 14486: 003368b9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 14487: 005830bc 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 14488: 006605e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 14489: 0037e041 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 14489: 0037e091 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 14490: 002d40ed 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 14491: 0043a02d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 14491: 0043a07d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 14492: 00595ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 14493: 00660e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 14494: 0062eff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 14495: 00304929 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 14495: 00304979 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 14496: 00660c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 14497: 0065f918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ - 14498: 0030c291 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 14499: 003435e9 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 14500: 002f55e5 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 14501: 003db0fd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 14498: 0030c2e1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 14499: 00343639 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 14500: 002f5635 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 14501: 003db14d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ 14502: 0059e280 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_asi │ │ │ │ - 14503: 003035a1 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 14503: 003035f1 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 14504: 001ed03d 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 14505: 0065f634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 14506: 001878ed 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 14507: 0065f796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 14508: 00660220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 14509: 00629ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 14510: 003dba09 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 14511: 003438d9 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 14510: 003dba59 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 14511: 00343929 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 14512: 00629918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 14513: 003e1391 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 14513: 003e13e1 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 14514: 00630b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 14515: 0063a6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 14516: 0040f1c9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 14516: 0040f219 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 14517: 00213981 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 14518: 00637a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 14519: 0063b1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 14520: 00639fc8 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 14521: 0065f900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 14522: 003dc0bd 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 14522: 003dc10d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 14523: 00636d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 14524: 00421f01 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 14524: 00421f51 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 14525: 0063898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 14526: 001f7d71 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 14527: 00639530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 14528: 002b13c9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 14529: 00660b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 14530: 00629a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 14531: 001ade71 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ - 14532: 003fac55 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 14532: 003faca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 14533: 0063a5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 14534: 00447429 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 14535: 003d7d05 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 14536: 003efec1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 14534: 00447479 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 14535: 003d7d55 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 14536: 003eff11 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 14537: 0065f8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 14538: 00439e05 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 14538: 00439e55 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 14539: 0065f762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 14540: 006605b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 14541: 0063aa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 14542: 003cd90d 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 14543: 003bd8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 14544: 003f32a9 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 14542: 003cd95d 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 14543: 003bd931 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 14544: 003f32f9 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 14545: 001fdbbd 938 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 14546: 00583fe0 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 14547: 002fb751 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 14547: 002fb7a1 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 14548: 006331bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 14549: 00254f21 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 14550: 00596ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 14551: 0063a88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 14552: 0065fa8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 14553: 002c883d 58 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 14554: 0062dfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 14555: 001be775 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 14556: 0065fb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 14557: 0020e4e9 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 14558: 001cc8fd 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 14559: 0062aecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 14560: 002f51d5 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 14561: 003c98b1 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 14560: 002f5225 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 14561: 003c9901 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 14562: 00635bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 14563: 00660c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 14564: 00595c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 14565: 006358b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 14566: 005831a8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 14567: 0065f2b9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ 14568: 0025a951 34 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ @@ -14575,945 +14575,945 @@ │ │ │ │ 14571: 0025dca9 132 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 14572: 002b9b7d 12 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 14573: 006601de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 14574: 0062ae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 14575: 006607aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 14576: 0065f7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 14577: 0065fa26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 14578: 003b29d9 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 14579: 0034c965 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 14578: 003b2a29 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 14579: 0034c9b5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 14580: 00660e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 14581: 00631980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 14582: 00660afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 14583: 0065fb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 14584: 006376d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 14585: 0040bf9d 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 14585: 0040bfed 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 14586: 002ccf29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 14587: 0062adcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 14588: 00660cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 14589: 0020551d 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 14590: 0023f8fd 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 14591: 0062b570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ - 14592: 004033b1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 14592: 00403401 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 14593: 005a0b7c 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ - 14594: 0033bac9 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 14594: 0033bb19 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 14595: 0022fdc1 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 14596: 006380c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 14597: 002ce8e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 14598: 00433b15 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 14598: 00433b65 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 14599: 0023fd81 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 14600: 001f7cf5 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 14601: 00411585 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 14601: 004115d5 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 14602: 005949cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 14603: 00631ad0 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 14604: 00342a31 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 14605: 00393415 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 14606: 003d68d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 14604: 00342a81 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 14605: 00393465 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 14606: 003d6929 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 14607: 001e4cc5 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 14608: 0063a3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 14609: 0053ae50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 14609: 0053aea0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 14610: 0020e775 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 14611: 0065fde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 14612: 00632efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 14613: 003064b1 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 14613: 00306501 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 14614: 0065fb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 14615: 002bd91d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 14616: 00628b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 14617: 006610f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 14618: 0059418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 14619: 00458789 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 14620: 00343245 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 14619: 004587d9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 14620: 00343295 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 14621: 002ab7e5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 14622: 005a0ccc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 14623: 002cf87d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 14624: 001fd465 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 14625: 0062d4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 14626: 004024e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 14627: 003dcab5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 14626: 00402535 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 14627: 003dcb05 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 14628: 0022e2c9 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 14629: 0065fd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 14630: 00630560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 14631: 00631730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 14632: 00661112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 14633: 003a3a79 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 14633: 003a3ac9 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 14634: 002ce705 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 14635: 0063ba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 14636: 003e1b3d 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 14637: 0040a8c9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ - 14638: 0043e3d5 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 14636: 003e1b8d 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 14637: 0040a919 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 14638: 0043e425 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 14639: 0064fa10 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 14640: 0063df5c 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 14641: 0065fd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ - 14642: 00320f51 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 14642: 00320fa1 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 14643: 00630220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 14644: 0065f924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 14645: 0065f2a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 14646: 002f3791 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 14647: 003d12fd 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 14646: 002f37e1 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 14647: 003d134d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 14648: 00582848 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 14649: 002196d1 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 14650: 003e2a31 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 14651: 00426749 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 14650: 003e2a81 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 14651: 00426799 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 14652: 00637974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 14653: 006610f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 14654: 0033c045 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 14655: 00426cf9 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 14656: 00442079 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 14654: 0033c095 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 14655: 00426d49 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 14656: 004420c9 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 14657: 0024c859 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 14658: 0065f926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 14659: 00660492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 14660: 003d1cbd 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 14660: 003d1d0d 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 14661: 00630b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ - 14662: 003defed 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 14662: 003df03d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 14663: 005928cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ - 14664: 002f148d 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 14664: 002f14dd 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 14665: 00660810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 14666: 00453525 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 14667: 003fe099 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 14666: 00453575 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 14667: 003fe0e9 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 14668: 0065ff7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 14669: 00595bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 14670: 0065fd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 14671: 00660270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 14672: 00354ac5 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 14672: 00354b15 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 14673: 00660a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 14674: 00630350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 14675: 0034ccd1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 14676: 003c5775 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ - 14677: 00304355 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 14678: 003a8975 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 14675: 0034cd21 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 14676: 003c57c5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 14677: 003043a5 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 14678: 003a89c5 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 14679: 0066027c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 14680: 004374bd 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 14680: 0043750d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 14681: 0063b5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 14682: 0062bf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 14683: 00288219 24 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 14684: 002b9b99 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 14685: 0062f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 14686: 0058334c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 14687: 00660d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 14688: 001f7d65 6 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 14689: 0020faf9 120 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 14690: 0065fdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ 14691: 00660480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 14692: 0066016c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 14693: 003e015d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 14693: 003e01ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 14694: 006604f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ - 14695: 00324ba1 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 14695: 00324bf1 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 14696: 00660bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 14697: 002dada9 86 FUNC GLOBAL DEFAULT 12 helper_fmaddd │ │ │ │ - 14698: 002e560d 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 14698: 002e565d 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 14699: 0065f552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 14700: 00661604 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 14701: 0066030c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 14702: 002bdba1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 14703: 0063a748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 14704: 0064f99c 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 14705: 00632fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 14706: 004349cd 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 14706: 00434a1d 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 14707: 0062be10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ 14708: 0028b601 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 14709: 00660312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 14710: 002dad61 72 FUNC GLOBAL DEFAULT 12 helper_fmadds │ │ │ │ 14711: 006605dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 14712: 003c74c1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 14712: 003c7511 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 14713: 006603b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 14714: 002ca44d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 14715: 00300eb1 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 14715: 00300f01 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 14716: 0020e6d9 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 14717: 0020b161 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 14718: 00593b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 14719: 00451105 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 14720: 003439a9 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 14719: 00451155 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 14720: 003439f9 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 14721: 00236185 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 14722: 0063dd4c 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 14723: 0066035a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 14724: 00637720 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 14725: 0065fdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 14726: 0053ad78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 14727: 0040946d 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 14726: 0053adc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 14727: 004094bd 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 14728: 0062f334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 14729: 0062dda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 14730: 002a0769 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 14731: 0043af35 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 14731: 0043af85 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 14732: 00660f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 14733: 00410225 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 14733: 00410275 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 14734: 0025dc45 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 14735: 006358c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 14736: 0063a7a8 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 14737: 00592848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 14738: 00635628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 14739: 003256bd 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 14739: 0032570d 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 14740: 006353b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 14741: 0062e178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ - 14742: 00435231 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 14742: 00435281 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 14743: 0062f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 14744: 00321801 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 14744: 00321851 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 14745: 00240d0d 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 14746: 00660f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 14747: 006391c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 14748: 006601d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 14749: 001ed10d 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 14750: 006374a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 14751: 0053ea58 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 14751: 0053eaa8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 14752: 00630400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 14753: 00631100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 14754: 002b6875 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 14755: 001f7ebd 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 14756: 001adf29 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 14757: 0065f76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 14758: 00591b0c 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 14759: 0065fbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 14760: 002fc001 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 14760: 002fc051 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 14761: 00660624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 14762: 006601c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 14763: 0041d991 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 14764: 00300965 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 14765: 0040e5dd 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 14763: 0041d9e1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 14764: 003009b5 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 14765: 0040e62d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 14766: 00660f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 14767: 002d3561 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 14768: 0044e32d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 14769: 002f6ae9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 14768: 0044e37d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 14769: 002f6b39 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 14770: 001cc845 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 14771: 0031134d 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 14772: 003df2cd 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 14771: 0031139d 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 14772: 003df31d 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 14773: 00639674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 14774: 002c9bfd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 14775: 004f7504 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 14776: 004418a9 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 14775: 004f7554 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 14776: 004418f9 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 14777: 006600f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 14778: 006335ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 14779: 003b92f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 14779: 003b9341 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 14780: 0062b09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 14781: 00638160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 14782: 003e6ee9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 14782: 003e6f39 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 14783: 0063baac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 14784: 002da701 96 FUNC GLOBAL DEFAULT 12 helper_fsmuld │ │ │ │ 14785: 00250e95 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 14786: 003d6365 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 14786: 003d63b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 14787: 0065f6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 14788: 0065feb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 14789: 001a6899 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 14790: 006331fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 14791: 00593ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 14792: 0065fbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 14793: 0020a9dd 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 14794: 001af649 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 14795: 0024840d 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 14796: 0062ac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 14797: 003f3c0d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 14797: 003f3c5d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 14798: 00639f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 14799: 003e0121 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 14799: 003e0171 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 14800: 0065fb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 14801: 006608a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 14802: 0065ff26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 14803: 003ced09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 14803: 003ced59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 14804: 0062f054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 14805: 001d8b1d 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 14806: 0062c050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 14807: 002cbcf9 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 14808: 0035e5dd 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 14809: 003c848d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 14808: 0035e62d 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 14809: 003c84dd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 14810: 0063afa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 14811: 00629798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 14812: 006281ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 14813: 002bdea1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 14814: 005986a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 14815: 00635358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 14816: 003f4a6d 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 14816: 003f4abd 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ 14817: 00660d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 14818: 002c1509 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 14819: 006354c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 14820: 006359d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 14821: 00276c4d 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 14822: 00635038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 14823: 00634000 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 14824: 00631050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 14825: 00660bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 14826: 00639e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 14827: 001a9559 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 14828: 003b9279 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 14828: 003b92c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 14829: 002b7e9d 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 14830: 0065f4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 14831: 00221fb5 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 14832: 00321e45 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 14832: 00321e95 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 14833: 0066160f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 14834: 0065fe54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 14835: 001a6719 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 14836: 0066160c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 14837: 00437215 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 14837: 00437265 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 14838: 0062b2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 14839: 00221e41 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 14840: 0062af6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 14841: 002be669 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 14842: 001b2141 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 14843: 0064f270 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 14844: 002b9871 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 14845: 0065f860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ 14846: 0029e0c1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 14847: 001a85cd 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 14848: 00660b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 14849: 002a2b49 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 14850: 006337cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 14851: 003e0301 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 14851: 003e0351 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 14852: 00636520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 14853: 0066168c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 14854: 0065f4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 14855: 004415b1 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 14855: 00441601 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 14856: 005927c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 14857: 005840ac 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 14858: 00637360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 14859: 0065fe50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 14860: 0026ece1 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 14861: 0062c300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 14862: 002d2e35 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 14863: 00430895 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 14863: 004308e5 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 14864: 002c93d1 192 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 14865: 006299e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 14866: 001a53bd 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 14867: 001ee899 76 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 14868: 0065f3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 14869: 00441f95 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 14869: 00441fe5 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 14870: 0065ff40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 14871: 0062df48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 14872: 00448a0d 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 14872: 00448a5d 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 14873: 00661132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 14874: 003c5a71 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ - 14875: 0034d4b9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ - 14876: 003677bd 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 14874: 003c5ac1 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 14875: 0034d509 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 14876: 0036780d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 14877: 00631570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 14878: 002d2595 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 14879: 003bdca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 14879: 003bdcf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 14880: 002a0e25 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 14881: 002c20d5 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 14882: 005825d8 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 14883: 0065f6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 14884: 005831ec 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 14885: 0065f84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 14886: 0065f610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 14887: 003b2485 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 14888: 003e1875 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 14887: 003b24d5 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 14888: 003e18c5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 14889: 00660c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 14890: 003a9191 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 14890: 003a91e1 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 14891: 00660b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 14892: 0065f44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 14893: 00660474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 14894: 00661020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ - 14895: 003ffac9 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 14895: 003ffb19 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 14896: 001e5f89 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ - 14897: 0032edb9 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 14897: 0032ee09 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 14898: 0066022e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 14899: 0022ad59 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 14900: 0062822c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 14901: 00660bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 14902: 00252819 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 14903: 0065f2bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 14904: 003f7b35 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 14905: 003ccbbd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 14904: 003f7b85 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 14905: 003ccc0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 14906: 002cf01d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 14907: 00593a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 14908: 0024c19d 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 14909: 0065fb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 14910: 002be6e5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 14911: 0024b38d 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 14912: 00310a35 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 14912: 00310a85 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 14913: 00635528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 14914: 006608e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 14915: 006328dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 14916: 00660dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 14917: 00216b71 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 14918: 001e1151 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 14919: 0066038a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 14920: 00223639 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 14921: 00309001 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 14921: 00309051 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 14922: 00660150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 14923: 00632bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 14924: 002507c5 1152 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 14925: 0021110d 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 14926: 002cfda5 196 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 14927: 00633cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 14928: 0033114d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 14929: 00407e15 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ - 14930: 003e99e1 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 14928: 0033119d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 14929: 00407e65 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 14930: 003e9a31 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 14931: 00584010 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 14932: 00630120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 14933: 001f7e1d 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 14934: 002d1205 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 14935: 00634a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 14936: 002e7eb9 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 14936: 002e7f09 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 14937: 006395d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 14938: 005a0d14 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 14939: 0062c160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 14940: 0040f601 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 14940: 0040f651 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 14941: 00582c98 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 14942: 00638270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 14943: 0054a758 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 14943: 0054a7a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 14944: 00660bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 14945: 0065ff76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 14946: 006303a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 14947: 0059e7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdasr17 │ │ │ │ - 14948: 0041c039 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 14948: 0041c089 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 14949: 00290bb5 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 14950: 00638ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 14951: 00637200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 14952: 0063345c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 14953: 0045a101 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 14954: 0036c819 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 14953: 0045a151 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 14954: 0036c869 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 14955: 00660b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 14956: 001d9081 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 14957: 006605ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 14958: 00635128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 14959: 00660908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 14960: 002a15dd 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 14961: 00634688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 14962: 00637080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 14963: 006604dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 14964: 0041c561 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 14964: 0041c5b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 14965: 006606d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 14966: 006391b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 14967: 00634978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 14968: 00631d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 14969: 00630270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 14970: 00629e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ 14971: 00262565 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 14972: 00276a55 284 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 14973: 0065f7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 14974: 00283081 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 14975: 004589e5 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 14975: 00458a35 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 14976: 00637eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 14977: 00660a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 14978: 003f2c69 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 14979: 004457d1 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 14978: 003f2cb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 14979: 00445821 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 14980: 00637270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 14981: 0033bfa9 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 14981: 0033bff9 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 14982: 00660412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ - 14983: 00310199 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 14983: 003101e9 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 14984: 005a0b14 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 14985: 00582860 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 14986: 002172fd 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 14987: 00632b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 14988: 00633ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 14989: 002a1241 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 14990: 002e6da5 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ - 14991: 003ea5ad 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 14990: 002e6df5 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 14991: 003ea5fd 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 14992: 0065f328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 14993: 0032e13d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 14994: 003d4c35 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 14993: 0032e18d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 14994: 003d4c85 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 14995: 0025abad 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 14996: 001b7581 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 14997: 003c8a55 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 14997: 003c8aa5 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 14998: 00274051 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 14999: 002a0eb5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 15000: 00633f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 15001: 006606a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 15002: 0041ed25 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 15002: 0041ed75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 15003: 0026ec51 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 15004: 00635438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 15005: 0065fab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 15006: 00197959 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 15007: 00660b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 15008: 0063b9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 15009: 0065fe16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 15010: 002ce9e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ 15011: 0062910c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 15012: 002cdbfd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 15013: 0065faf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 15014: 0063897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 15015: 00264d0d 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 15016: 00637ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 15017: 00456775 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 15017: 004567c5 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 15018: 0062b690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 15019: 00638110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 15020: 00635498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 15021: 0045d025 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 15021: 0045d075 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 15022: 00631940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 15023: 006397dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 15024: 002c25c5 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 15025: 003fd8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 15025: 003fd931 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 15026: 002be765 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 15027: 00240f5d 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 15028: 00660564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 15029: 006326ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 15030: 00438d1d 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 15031: 003466c1 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 15032: 004476a1 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 15030: 00438d6d 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 15031: 00346711 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 15032: 004476f1 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 15033: 006313e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 15034: 0065f3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 15035: 0022195d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 15036: 00402521 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 15036: 00402571 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 15037: 00220a7d 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 15038: 00660d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_NOSET_IRQ_DSTATE │ │ │ │ 15039: 00637210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 15040: 0043cc31 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 15040: 0043cc81 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 15041: 001e4489 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 15042: 001baff1 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 15043: 0041f49d 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 15044: 0054a710 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 15043: 0041f4ed 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 15044: 0054a760 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 15045: 0065ff56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 15046: 0062ad4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 15047: 0062b390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 15048: 002b6bf5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 15049: 003f2a4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 15050: 003bd19d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 15051: 0040c085 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 15049: 003f2a9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 15050: 003bd1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 15051: 0040c0d5 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 15052: 0020b1e5 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 15053: 00628314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 15054: 00660f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 15055: 00252551 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 15056: 00630760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 15057: 00637ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ - 15058: 0043f6a9 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 15058: 0043f6f9 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 15059: 00629ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 15060: 00583d04 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 15061: 00223ed1 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 15062: 001edf4d 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 15063: 00631400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 15064: 00236625 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 15065: 0032e919 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 15065: 0032e969 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 15066: 0065f5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 15067: 006603e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 15068: 0062cca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 15069: 0062ea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 15070: 0063298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 15071: 002668fd 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 15072: 001a5019 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 15073: 00638020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 15074: 006602da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 15075: 00437f0d 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 15075: 00437f5d 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 15076: 002c5bc1 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 15077: 0023d10d 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 15078: 00630550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 15079: 003b977d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 15079: 003b97cd 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 15080: 0024bbb9 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 15081: 0065f7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 15082: 0065f7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 15083: 0062a0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 15084: 0062c3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 15085: 005796b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 15086: 006371b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ - 15087: 0037bb99 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 15087: 0037bbe9 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 15088: 0062dfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 15089: 006603ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 15090: 00239295 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 15091: 002723f1 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 15092: 003c2b19 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 15093: 0035cf15 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 15092: 003c2b69 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 15093: 0035cf65 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 15094: 001e5319 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 15095: 0042690d 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 15096: 004428f1 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ - 15097: 004028a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 15095: 0042695d 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 15096: 00442941 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 15097: 004028f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 15098: 002c0bed 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 15099: 005a0f30 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 15100: 0062be00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 15101: 0018494d 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 15102: 006606f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 15103: 005839c4 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 15104: 0065fe7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 15105: 0062bbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 15106: 002261a9 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 15107: 006319a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 15108: 003bd46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 15108: 003bd4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 15109: 001d9071 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 15110: 00221a79 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ - 15111: 0043a439 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 15111: 0043a489 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 15112: 00634a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 15113: 006604a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 15114: 00637e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 15115: 0062e1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 15116: 002ed2d1 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 15116: 002ed321 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 15117: 002a13f9 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 15118: 0043f9b1 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 15119: 003def75 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 15118: 0043fa01 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 15119: 003defc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 15120: 00634e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 15121: 0065ffae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 15122: 0062bd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 15123: 003e8939 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 15123: 003e8989 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 15124: 0065f996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 15125: 00660404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 15126: 0065f3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 15127: 003be241 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 15127: 003be291 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 15128: 00628d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 15129: 0065fa50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 15130: 001a6d19 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 15131: 0065fe12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 15132: 00638500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 15133: 00630f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 15134: 0028a01d 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 15135: 00583788 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 15136: 0034eb45 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 15136: 0034eb95 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 15137: 006283b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 15138: 006386f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 15139: 003b965d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 15139: 003b96ad 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 15140: 00222895 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 15141: 003a6859 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 15142: 00461d8d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 15141: 003a68a9 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 15142: 00461ddd 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 15143: 006345a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 15144: 003191c5 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 15144: 00319215 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 15145: 0029fea9 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 15146: 00660ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 15147: 001a5115 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 15148: 003442d9 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 15148: 00344329 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 15149: 0062c96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 15150: 00261c11 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 15151: 005a0bfc 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ - 15152: 003783b1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 15152: 00378401 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 15153: 0062e914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 15154: 0045ad55 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 15154: 0045ada5 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 15155: 001dfe95 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 15156: 0065f2a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 15157: 0065f88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 15158: 002abb15 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 15159: 0044eead 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 15159: 0044eefd 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 15160: 002c8f09 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 15161: 002aa349 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 15162: 0063ab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 15163: 00660948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 15164: 0023b5ad 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 15165: 006361c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 15166: 006610be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 15167: 00456679 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 15167: 004566c9 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 15168: 0065ff1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 15169: 002c9be9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 15170: 0062ea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 15171: 0063b4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 15172: 0065f2ae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 15173: 00634dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 15174: 00660d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 15175: 00582cfc 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 15176: 002bd68d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 15177: 00638310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 15178: 00660596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ - 15179: 004135cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 15179: 0041361d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 15180: 0062f1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ - 15181: 0053ae08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 15181: 0053ae58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 15182: 002cd879 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 15183: 005184b4 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 15183: 00518504 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 15184: 0065f3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 15185: 00324bb5 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 15186: 003bda49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 15185: 00324c05 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 15186: 003bda99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 15187: 0062ccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 15188: 001e4071 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 15189: 005184b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 15189: 00518500 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 15190: 0066008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 15191: 00635c14 1388 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 15192: 003e50d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 15192: 003e5129 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 15193: 00660438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 15194: 00350a95 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 15194: 00350ae5 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 15195: 006610ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 15196: 00264dc9 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 15197: 003d1865 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 15198: 0043fe39 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 15197: 003d18b5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 15198: 0043fe89 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 15199: 00630910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ - 15200: 00460d4d 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ - 15201: 00402f89 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 15200: 00460d9d 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 15201: 00402fd9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 15202: 0065f00b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 15203: 0063b3c8 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 15204: 00518364 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 15204: 005183b4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 15205: 0026249d 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 15206: 0066087a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 15207: 0062b360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 15208: 002c8d1d 152 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 15209: 0025b5a9 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 15210: 00661100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 15211: 006600de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 15212: 004414c5 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 15213: 003f28a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 15212: 00441515 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 15213: 003f28f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 15214: 001b6f89 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 15215: 0063b9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 15216: 002cd6c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 15217: 00660b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 15218: 003a5599 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 15218: 003a55e9 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 15219: 001f77e5 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 15220: 00635b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ - 15221: 004605ad 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 15221: 004605fd 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 15222: 0063b80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 15223: 006601b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 15224: 003bcda1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 15224: 003bcdf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 15225: 002c9491 170 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 15226: 0042fe59 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 15226: 0042fea9 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 15227: 002c9059 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 15228: 0022aa7d 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 15229: 003dd281 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 15229: 003dd2d1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 15230: 00660e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 15231: 0063b284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 15232: 001f7655 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 15233: 003da15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 15234: 002e66dd 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 15233: 003da1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 15234: 002e672d 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 15235: 00628c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 15236: 0025aa95 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 15237: 0065f8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 15238: 00449165 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 15239: 0045a609 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 15238: 004491b5 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 15239: 0045a659 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 15240: 00580438 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 15241: 003f49a9 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 15242: 004171c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 15243: 003aa6f5 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 15241: 003f49f9 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 15242: 00417219 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 15243: 003aa745 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 15244: 0062c180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 15245: 00343f2d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 15245: 00343f7d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 15246: 006607c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 15247: 003e26d9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 15247: 003e2729 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 15248: 0065f2db 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 15249: 002d2cdd 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 15250: 006614c8 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 15251: 001e196d 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 15252: 00638c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_GET_PHYS_ADDR_DATA_EVENT │ │ │ │ 15253: 001d90f5 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 15254: 0063a378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 15255: 00660258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 15256: 003da0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 15256: 003da135 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 15257: 002a4f81 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 15258: 00630460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 15259: 002f4369 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 15259: 002f43b9 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 15260: 00660586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 15261: 0036238d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 15261: 003623dd 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 15262: 00660622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 15263: 00660ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 15264: 0030c5b9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 15264: 0030c609 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 15265: 002c9d7d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 15266: 00405f05 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 15266: 00405f55 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 15267: 00638ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 15268: 003d5a4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 15268: 003d5a9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 15269: 006609ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 15270: 001a6a19 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 15271: 0065fc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 15272: 0062bda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 15273: 002fb93d 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 15273: 002fb98d 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 15274: 0062f6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 15275: 0065fde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 15276: 00632d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 15277: 002aa6a9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 15278: 00628454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 15279: 003bd55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 15279: 003bd5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 15280: 0065f6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 15281: 003fca41 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 15281: 003fca91 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 15282: 00276f5d 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 15283: 0065f2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 15284: 0043d9d1 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 15284: 0043da21 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 15285: 00660d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 15286: 006327dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 15287: 0065f336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 15288: 003f90e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 15288: 003f9139 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 15289: 006391a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 15290: 00639234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 15291: 0030bec5 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 15291: 0030bf15 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 15292: 001b8f91 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 15293: 003b143d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 15294: 00459e91 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 15293: 003b148d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 15294: 00459ee1 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 15295: 002aafed 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 15296: 00630ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 15297: 00320141 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 15298: 003f2d1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 15297: 00320191 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 15298: 003f2d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 15299: 0065f742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 15300: 00583590 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 15301: 0041479d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 15301: 004147ed 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 15302: 002867f5 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 15303: 0063259c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 15304: 004052fd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 15305: 00438b19 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 15306: 003e0a31 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 15304: 0040534d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 15305: 00438b69 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 15306: 003e0a81 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 15307: 006603e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 15308: 00229e69 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ - 15309: 003bc92d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 15310: 002f7d65 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 15309: 003bc97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 15310: 002f7db5 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 15311: 00660d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 15312: 0063bb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 15313: 0062f3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 15314: 0065f518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 15315: 0058260c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 15316: 00461d09 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 15316: 00461d59 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 15317: 0065fce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 15318: 001aa711 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 15319: 00638c8c 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 15320: 006318c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 15321: 002f15b9 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 15321: 002f1609 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 15322: 00222c65 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 15323: 0037dfc9 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 15323: 0037e019 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 15324: 00661088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 15325: 002e687d 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 15325: 002e68cd 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 15326: 00634c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 15327: 00638a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 15328: 002ff8ed 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 15328: 002ff93d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 15329: 0057a8ac 48 OBJECT GLOBAL DEFAULT 21 m48t59_io_ops │ │ │ │ - 15330: 00372841 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ - 15331: 00425ba5 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 15330: 00372891 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 15331: 00425bf5 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 15332: 001b1379 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 15333: 003fdf05 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 15333: 003fdf55 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 15334: 006357e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 15335: 003c58d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 15335: 003c5921 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 15336: 00660452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 15337: 0035422d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 15337: 0035427d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 15338: 00660900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 15339: 0062b8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 15340: 00410811 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 15341: 0041adf1 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 15342: 0036b395 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 15340: 00410861 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 15341: 0041ae41 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 15342: 0036b3e5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 15343: 0065f730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 15344: 006323ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 15345: 003b1519 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 15345: 003b1569 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 15346: 002c2cf1 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 15347: 00631b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 15348: 0041f1e5 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 15348: 0041f235 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 15349: 00636210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 15350: 0063bc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 15351: 00278555 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 15352: 006369f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 15353: 003beda5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15354: 0040b8dd 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 15353: 003bedf5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15354: 0040b92d 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 15355: 0065f636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 15356: 003091b9 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 15356: 00309209 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ 15357: 00660d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_RESET_IRQ_DSTATE │ │ │ │ - 15358: 00447fa1 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 15358: 00447ff1 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 15359: 0062b860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 15360: 0065f85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 15361: 006328fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 15362: 0045d63d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 15362: 0045d68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 15363: 0022f3d5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 15364: 003e2571 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 15364: 003e25c1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 15365: 006389fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 15366: 0040ebe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 15366: 0040ec31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 15367: 0062c0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 15368: 0065f4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 15369: 00272225 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 15370: 003c99b9 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 15371: 0044432d 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 15370: 003c9a09 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 15371: 0044437d 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 15372: 00660ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 15373: 0044af99 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 15373: 0044afe9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 15374: 0025b399 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 15375: 0062eb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 15376: 0040d8dd 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ - 15377: 004258b1 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 15376: 0040d92d 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 15377: 00425901 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 15378: 0025d839 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 15379: 0045d601 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 15379: 0045d651 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 15380: 00660448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 15381: 003e1d7d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 15381: 003e1dcd 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 15382: 00598728 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 15383: 00629ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 15384: 001b7de9 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 15385: 00350b95 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 15385: 00350be5 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 15386: 00639510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 15387: 001bbc79 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 15388: 00628624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 15389: 0062bfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 15390: 0065fbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 15391: 00637630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 15392: 001ac19d 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ - 15393: 00432c85 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 15394: 004162c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 15393: 00432cd5 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 15394: 00416319 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 15395: 0062d3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 15396: 0022aefd 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 15397: 00461a6d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 15397: 00461abd 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 15398: 0065f288 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 15399: 0063ad24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 15400: 0063a58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 15401: 0065ffd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 15402: 00343a91 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 15403: 003bd959 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 15402: 00343ae1 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 15403: 003bd9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 15404: 00631420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 15405: 0025a8c1 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 15406: 003dcf61 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 15406: 003dcfb1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 15407: 002c5b59 8 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 15408: 00630bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 15409: 00273eed 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 15410: 0027a5e1 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 15411: 002f6359 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 15411: 002f63a9 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 15412: 002b6555 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 15413: 00442231 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 15414: 0042df59 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 15415: 00337a71 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 15413: 00442281 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 15414: 0042dfa9 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 15415: 00337ac1 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 15416: 002b48dd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 15417: 00418461 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 15417: 004184b1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 15418: 00629958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 15419: 00630900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 15420: 001b29c9 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 15421: 003bd0ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 15421: 003bd0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 15422: 00632b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 15423: 003dd2d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 15423: 003dd325 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ 15424: 001e02d9 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 15425: 0041e385 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 15425: 0041e3d5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 15426: 001f7749 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 15427: 00636400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 15428: 0028845d 48 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 15429: 00660262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 15430: 00635968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 15431: 002d2ea9 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 15432: 0062f624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 15433: 00332b61 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 15433: 00332bb1 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 15434: 001f75d9 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 15435: 0062d8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 15436: 00628bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 15437: 0065fce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 15438: 0065f968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 15439: 0040f6dd 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 15440: 003e62b5 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 15441: 002ecdd5 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 15442: 003ffe39 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 15439: 0040f72d 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 15440: 003e6305 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 15441: 002ece25 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 15442: 003ffe89 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 15443: 00207635 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 15444: 003c76bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 15444: 003c770d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 15445: 00298d31 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 15446: 006606c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 15447: 002504b1 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 15448: 0033be91 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 15448: 0033bee1 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 15449: 001f6b7d 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 15450: 006604fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 15451: 002badcd 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 15452: 00287069 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 15453: 0063e654 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 15454: 006333ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 15455: 001ad8ad 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 15456: 0043faa5 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 15456: 0043faf5 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 15457: 00660d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 15458: 00631190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 15459: 002db4b9 84 FUNC GLOBAL DEFAULT 12 helper_set_fsr_nofcc_noftt │ │ │ │ 15460: 006610ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 15461: 00633878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_TRANSLATE_PA_EVENT │ │ │ │ 15462: 0029db59 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 15463: 0062dc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 15464: 0029db8d 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 15465: 0045a549 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 15465: 0045a599 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 15466: 006608f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 15467: 0029dbc5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 15468: 0029dc89 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 15469: 0029dcc9 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 15470: 00635758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 15471: 006373a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 15472: 0029dd0d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 15473: 003e8e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 15473: 003e8eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 15474: 00660b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 15475: 00636c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 15476: 0022aee9 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 15477: 0066077e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 15478: 0030cb65 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 15478: 0030cbb5 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 15479: 006357d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 15480: 00637230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 15481: 006333bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 15482: 00415e79 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 15483: 0045d45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 15482: 00415ec9 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 15483: 0045d4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 15484: 0065fa28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ - 15485: 003e3f79 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 15485: 003e3fc9 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 15486: 0062e974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 15487: 00660fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 15488: 002c5bdd 32 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 15489: 003a69d1 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 15490: 002e9a5d 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 15489: 003a6a21 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 15490: 002e9aad 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 15491: 0065f302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 15492: 003e6a61 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 15493: 00326e9d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 15492: 003e6ab1 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 15493: 00326eed 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 15494: 0063330c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 15495: 0062d5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 15496: 00635428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 15497: 00400b2d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 15497: 00400b7d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 15498: 00631840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 15499: 0063781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 15500: 00254f49 68 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 15501: 00660eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 15502: 001ede9d 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 15503: 0062aa44 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 15504: 0040c14d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 15505: 00300c4d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 15504: 0040c19d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 15505: 00300c9d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 15506: 0025b405 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 15507: 0040cbed 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 15508: 0034664d 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 15507: 0040cc3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 15508: 0034669d 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 15509: 006377ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 15510: 006313c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 15511: 00583334 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 15512: 0020cf85 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 15513: 002999d9 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 15514: 0065fc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 15515: 0063344c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ @@ -15523,155 +15523,155 @@ │ │ │ │ 15519: 00660c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 15520: 002b043d 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 15521: 0065fd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 15522: 002859dd 240 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 15523: 0059d7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_faddd │ │ │ │ 15524: 00259a99 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 15525: 0025ab25 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 15526: 004021d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 15526: 00402229 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 15527: 0065ff9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 15528: 0065f2b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 15529: 006605ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 15530: 0065f9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 15531: 0030be7d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 15532: 0031ca89 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 15533: 0045af1d 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 15531: 0030becd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 15532: 0031cad9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 15533: 0045af6d 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 15534: 0059d830 132 OBJECT GLOBAL DEFAULT 24 helper_info_faddq │ │ │ │ - 15535: 00326cd1 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 15535: 00326d21 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 15536: 0062d4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 15537: 002ccbc9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ 15538: 0059d728 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadds │ │ │ │ - 15539: 002ece75 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 15540: 0042e0b5 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 15539: 002ecec5 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 15540: 0042e105 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 15541: 0059e178 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpd │ │ │ │ 15542: 00661609 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 15543: 001c7aad 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 15544: 0063b274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 15545: 0062a300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 15546: 0063784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ - 15547: 003e862d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 15547: 003e867d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 15548: 0066095e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 15549: 003509c1 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 15549: 00350a11 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 15550: 0065ff6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 15551: 003d6aa9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 15551: 003d6af9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 15552: 0059e070 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpq │ │ │ │ 15553: 0059e40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmps │ │ │ │ - 15554: 0043ace1 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 15555: 0043226d 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 15554: 0043ad31 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 15555: 004322bd 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 15556: 006606d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 15557: 0062f674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 15558: 002cd959 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 15559: 0065ffac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 15560: 0027805d 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 15561: 0024baad 92 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 15562: 0030cb61 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 15563: 003169ad 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 15562: 0030cbb1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 15563: 003169fd 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 15564: 00636dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 15565: 002cca19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 15566: 0063b9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 15567: 0063899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 15568: 00448109 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 15569: 002efa5d 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 15568: 00448159 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 15569: 002efaad 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 15570: 001b6efd 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 15571: 002da761 192 FUNC GLOBAL DEFAULT 12 helper_fdmulq │ │ │ │ 15572: 00628494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 15573: 00660c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 15574: 003507b1 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 15574: 00350801 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 15575: 00660716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 15576: 0027f31d 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 15577: 0022a751 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 15578: 00405b65 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 15578: 00405bb5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 15579: 00633e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 15580: 0065fe8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 15581: 0065f616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 15582: 00660ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 15583: 002a07b1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 15584: 00629818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 15585: 0025f1d5 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 15586: 0065fb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ - 15587: 003bd689 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 15587: 003bd6d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 15588: 001a7a09 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 15589: 00342d4d 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 15589: 00342d9d 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 15590: 00660200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 15591: 00660842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 15592: 00630570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 15593: 0065f93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 15594: 00635808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 15595: 0065f7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 15596: 00637180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 15597: 0042ca11 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 15597: 0042ca61 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 15598: 00235345 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 15599: 0022414d 220 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 15600: 003fb0bd 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 15600: 003fb10d 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 15601: 00660912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 15602: 006600d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 15603: 006606f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 15604: 00320de9 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 15604: 00320e39 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 15605: 0065ee30 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 15606: 00660238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 15607: 0062be60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ - 15608: 003934cd 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 15609: 003ef8c5 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ - 15610: 00405e29 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 15608: 0039351d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 15609: 003ef915 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 15610: 00405e79 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 15611: 006385e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 15612: 00636f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 15613: 003fb39d 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 15614: 002ee619 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 15613: 003fb3ed 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 15614: 002ee669 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 15615: 00580724 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 15616: 0062db28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 15617: 00261125 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 15618: 00630cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 15619: 0062cb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 15620: 00660c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 15621: 0029d829 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 15622: 00628efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 15623: 00460555 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 15623: 004605a5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 15624: 0063358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 15625: 0062bc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 15626: 001f1049 320 FUNC GLOBAL DEFAULT 12 ledma_memory_read │ │ │ │ 15627: 00631b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 15628: 002e6435 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 15628: 002e6485 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 15629: 0066078c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ - 15630: 004102d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 15630: 00410329 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 15631: 00660572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 15632: 0041c5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 15632: 0041c629 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 15633: 002a2bf9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 15634: 006286d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 15635: 00660b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 15636: 0034280d 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 15637: 00449ce5 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 15636: 0034285d 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 15637: 00449d35 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 15638: 0065fbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 15639: 001adc5d 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 15640: 006324dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 15641: 0065f2df 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 15642: 0031cb59 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 15642: 0031cba9 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 15643: 001f80c9 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 15644: 0065ff12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 15645: 005958c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 15646: 00444e95 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 15646: 00444ee5 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 15647: 002c983d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 15648: 002e7031 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 15649: 003f5835 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 15648: 002e7081 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 15649: 003f5885 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 15650: 00185d05 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 15651: 00238f99 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 15652: 0065f568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 15653: 00631a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 15654: 006317c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 15655: 003ed4f1 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 15655: 003ed541 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 15656: 00639fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 15657: 0035e49d 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 15657: 0035e4ed 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 15658: 006392d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 15659: 0062f514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 15660: 00586508 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 15661: 001e182d 184 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 15662: 00660cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 15663: 002d36bd 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 15664: 00400bc9 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 15664: 00400c19 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 15665: 0063b124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 15666: 003ce8ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 15666: 003ce8fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 15667: 0065fa38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 15668: 00183e3d 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 15669: 0065f296 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 15670: 0065f4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 15671: 00582eb8 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 15672: 00660ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 15673: 0065f9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ @@ -15679,529 +15679,529 @@ │ │ │ │ 15675: 001a6959 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 15676: 0062bc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 15677: 00235091 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 15678: 00632c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 15679: 0063ac44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 15680: 002d2231 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 15681: 0066105a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 15682: 00376afd 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 15682: 00376b4d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 15683: 001bc285 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 15684: 0065ff0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 15685: 0043001d 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 15685: 0043006d 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 15686: 00660f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 15687: 00660294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 15688: 0043fae9 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 15689: 0040d2b5 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 15688: 0043fb39 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 15689: 0040d305 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 15690: 0062dd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 15691: 003db57d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 15691: 003db5cd 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 15692: 0065f468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 15693: 003c8e65 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 15693: 003c8eb5 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 15694: 00628794 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 15695: 00660990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 15696: 003be7a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 15696: 003be7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 15697: 0065f448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 15698: 0065fc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 15699: 0066003a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 15700: 001b90d5 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 15701: 0036b139 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 15701: 0036b189 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 15702: 001bea49 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 15703: 0041ea1d 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 15703: 0041ea6d 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 15704: 0062c6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 15705: 002b9c1d 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 15706: 003e5025 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 15706: 003e5075 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 15707: 001d9b11 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 15708: 00630030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 15709: 00251e19 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 15710: 0065fb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 15711: 003ec77d 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 15711: 003ec7cd 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 15712: 002a2ba1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 15713: 00251bc1 424 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 15714: 0065f3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 15715: 00632dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 15716: 002efff5 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 15716: 002f0045 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 15717: 0065f005 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 15718: 004129a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 15718: 004129f9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 15719: 0063a168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 15720: 001a7b01 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 15721: 00660fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 15722: 00451e45 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 15722: 00451e95 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 15723: 0065f50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 15724: 00660a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 15725: 003e668d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 15725: 003e66dd 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 15726: 002caffd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 15727: 0065f9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 15728: 002ceda1 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ 15729: 005a55e0 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ - 15730: 00457871 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ + 15730: 004578c1 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 15731: 0059583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 15732: 003e2001 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 15732: 003e2051 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 15733: 0062f4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 15734: 002cf785 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 15735: 00660d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_WRPIL_DSTATE │ │ │ │ 15736: 00270edd 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 15737: 003b52b9 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 15737: 003b5309 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 15738: 00660e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 15739: 0065feda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 15740: 00635068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 15741: 0040d225 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 15742: 0045ba61 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 15743: 003ea689 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 15741: 0040d275 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 15742: 0045bab1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 15743: 003ea6d9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 15744: 0065ffd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 15745: 003d9381 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 15745: 003d93d1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 15746: 0065f66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 15747: 0036b459 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 15747: 0036b4a9 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 15748: 0022a995 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 15749: 005794bc 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 15750: 00660d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 15751: 0065f7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 15752: 006388a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 15753: 0062ae8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ - 15754: 003311f1 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 15754: 00331241 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 15755: 006609dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ - 15756: 0034426d 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 15756: 003442bd 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 15757: 00637590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 15758: 00637610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 15759: 0025dec1 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 15760: 005987ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 15761: 0041c291 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 15761: 0041c2e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 15762: 006600ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 15763: 0065f78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 15764: 003622b5 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 15764: 00362305 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 15765: 0022a8bd 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 15766: 00660242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 15767: 0030d6c5 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 15767: 0030d715 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 15768: 00660a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 15769: 0065f626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 15770: 00660d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 15771: 0066094a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 15772: 00660162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 15773: 002b8ee1 392 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 15774: 0062b320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 15775: 003453b9 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 15775: 00345409 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 15776: 00197b85 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ - 15777: 0034cce9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 15777: 0034cd39 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 15778: 002cf681 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 15779: 003f2a11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 15779: 003f2a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 15780: 0066007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 15781: 0065f8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 15782: 00632d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 15783: 0065f3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 15784: 0065fc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ - 15785: 0043a499 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 15785: 0043a4e9 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 15786: 00636540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 15787: 003fd91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 15787: 003fd96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 15788: 002c2dd1 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 15789: 00660776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 15790: 00429ebd 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 15790: 00429f0d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 15791: 002b9a6d 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 15792: 0065feba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 15793: 003cf4dd 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 15793: 003cf52d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ 15794: 0020a0f1 4 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 15795: 0044c9e5 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 15795: 0044ca35 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 15796: 0066079c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 15797: 0065f902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 15798: 003ed071 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 15798: 003ed0c1 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 15799: 002c9271 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 15800: 00661118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 15801: 001b61ad 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 15802: 00637b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 15803: 003d9dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 15804: 003f51b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 15803: 003d9e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 15804: 003f5205 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 15805: 0065fcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 15806: 00635118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 15807: 0065f6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 15808: 0065f304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 15809: 0065f83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 15810: 00308e51 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 15810: 00308ea1 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 15811: 0065fe74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 15812: 00661018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ - 15813: 004020e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 15813: 00402139 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 15814: 006379a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 15815: 00633db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 15816: 003ebabd 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 15817: 004100f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 15816: 003ebb0d 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 15817: 00410149 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 15818: 00583944 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 15819: 003e7d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 15819: 003e7d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 15820: 006610ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 15821: 0062940c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 15822: 0065fd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 15823: 0045a8d9 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 15824: 0041ba6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 15823: 0045a929 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 15824: 0041babd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 15825: 002ce15d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 15826: 00660bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 15827: 006604da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 15828: 00639bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 15829: 00638300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 15830: 0063dd2d 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 15831: 0062c640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 15832: 006602e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 15833: 006384b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 15834: 0063bd48 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 15835: 002b9c3d 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 15836: 00302da5 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 15837: 0044add9 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 15838: 003c859d 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 15836: 00302df5 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 15837: 0044ae29 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 15838: 003c85ed 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 15839: 0066041e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 15840: 0065fbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 15841: 0041a9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 15841: 0041a9f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ 15842: 0065f694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 15843: 003d9aa1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 15843: 003d9af1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 15844: 00635598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 15845: 0065f5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 15846: 0033e60d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 15846: 0033e65d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 15847: 0065f95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 15848: 005957b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 15849: 00278741 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 15850: 002cbf79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 15851: 001fafb5 12 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 15852: 00636690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ - 15853: 004360a5 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 15853: 004360f5 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 15854: 006605c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 15855: 001b61e5 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ - 15856: 0040f529 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 15857: 0042b47d 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 15856: 0040f579 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 15857: 0042b4cd 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 15858: 0066087e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 15859: 00660fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 15860: 0062dbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 15861: 006350c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 15862: 003e6c69 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 15862: 003e6cb9 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 15863: 00631850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 15864: 0065f37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 15865: 00660606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 15866: 0028acb1 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 15867: 00517f90 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 15868: 002f8795 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 15867: 00517fe0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 15868: 002f87e5 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 15869: 0028b419 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 15870: 0065f70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 15871: 002452a5 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 15872: 00660df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 15873: 00629ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 15874: 0062a310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 15875: 002193dd 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 15876: 003d4a61 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ - 15877: 003d76dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 15876: 003d4ab1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 15877: 003d772d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 15878: 0062902c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 15879: 00660956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 15880: 002ef0cd 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 15880: 002ef11d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 15881: 0029e709 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 15882: 00661044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 15883: 005833f8 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 15884: 006364f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ - 15885: 0030d615 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 15885: 0030d665 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 15886: 0065f79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 15887: 0065f960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 15888: 0043da5d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 15888: 0043daad 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 15889: 0062f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 15890: 00660934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 15891: 003c1239 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 15891: 003c1289 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 15892: 0066004a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 15893: 002bb9c9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 15894: 00630090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 15895: 001b7e11 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 15896: 0065f49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 15897: 00631520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 15898: 0065f782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 15899: 001e0309 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 15900: 00217335 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 15901: 001d8d39 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 15902: 002bc265 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 15903: 00330c81 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 15903: 00330cd1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 15904: 005a1018 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 15905: 00238649 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 15906: 00635ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 15907: 00453069 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 15907: 004530b9 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 15908: 0062bf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 15909: 003d0dc5 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ - 15910: 003d8889 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 15909: 003d0e15 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 15910: 003d88d9 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 15911: 0027148d 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 15912: 003814c1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 15912: 00381511 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 15913: 00639970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 15914: 0020af95 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 15915: 00456a05 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 15915: 00456a55 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 15916: 00661444 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 15917: 002218cd 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 15918: 001e3ac1 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 15919: 002cc2a5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 15920: 0062b310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 15921: 002cb4cd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 15922: 0065f9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 15923: 004161d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 15923: 00416229 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 15924: 00661116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 15925: 00635818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 15926: 00637700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 15927: 00630810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 15928: 00594b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 15929: 0062c7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 15930: 002baee1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 15931: 0066093c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 15932: 001b4d0d 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 15933: 00584124 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 15934: 0044bb09 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 15934: 0044bb59 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 15935: 001b5761 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 15936: 0065fdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 15937: 003eda49 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 15937: 003eda99 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 15938: 0062dff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 15939: 00661016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 15940: 006370b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 15941: 00344341 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 15941: 00344391 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 15942: 0063a328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 15943: 002b15ed 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 15944: 002d347d 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 15945: 0065fe4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 15946: 00594318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 15947: 002ccca1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 15948: 002da0dd 26 FUNC GLOBAL DEFAULT 12 cpu_sparc_set_id │ │ │ │ - 15949: 003dcac5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 15949: 003dcb15 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 15950: 0062ee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 15951: 003cba1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 15951: 003cba6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 15952: 006600f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 15953: 002ca1bd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 15954: 00660f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 15955: 00582a98 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 15956: 00660a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 15957: 0062b780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 15958: 001f2a0d 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 15959: 002f4dcd 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 15960: 0030c4e5 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 15961: 003f9869 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 15959: 002f4e1d 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 15960: 0030c535 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 15961: 003f98b9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 15962: 00660aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 15963: 0041eaa1 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 15963: 0041eaf1 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 15964: 0063776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 15965: 0062d3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 15966: 002b62a9 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 15967: 002b2361 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 15968: 002b2bd9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 15969: 0065f2c5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 15970: 003daa61 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 15971: 0037b0d5 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 15970: 003daab1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 15971: 0037b125 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 15972: 002b2f05 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 15973: 00637a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 15974: 0063b678 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 15975: 00458d81 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ - 15976: 003727f1 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 15975: 00458dd1 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 15976: 00372841 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 15977: 0063b194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 15978: 0065fe5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 15979: 00638410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 15980: 002a17c5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 15981: 006606dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 15982: 003c9669 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 15982: 003c96b9 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 15983: 00629988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 15984: 002ffb69 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 15984: 002ffbb9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 15985: 001b06c1 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 15986: 0042d66d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ - 15987: 00409255 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 15986: 0042d6bd 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 15987: 004092a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 15988: 00630de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 15989: 00636420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 15990: 002fbce1 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 15990: 002fbd31 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 15991: 002890f1 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 15992: 002db7fd 26 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 15993: 00634bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 15994: 00660c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 15995: 001edeed 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 15996: 001ece4d 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 15997: 0062eea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 15998: 002f0bfd 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 15999: 004515c5 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 15998: 002f0c4d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 15999: 00451615 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 16000: 00660d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 16001: 0045a989 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 16001: 0045a9d9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 16002: 001c38cd 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 16003: 001b5941 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 16004: 0027872d 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 16005: 0065f768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 16006: 00634938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 16007: 00639404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 16008: 0020ba29 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ - 16009: 00411a71 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 16009: 00411ac1 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 16010: 0065f3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 16011: 001a7bf5 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 16012: 00660f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 16013: 00457881 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 16014: 003197dd 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 16013: 004578d1 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 16014: 0031982d 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 16015: 0066034e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 16016: 003c2e41 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 16017: 003b941d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 16016: 003c2e91 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 16017: 003b946d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 16018: 00660cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 16019: 006291fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 16020: 003064a9 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 16021: 003e9591 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 16022: 00448aad 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 16020: 003064f9 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 16021: 003e95e1 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 16022: 00448afd 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 16023: 0066026c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 16024: 006316f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 16025: 00328fc9 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 16025: 00329019 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 16026: 001d91c1 4 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 16027: 00629978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 16028: 0024bdad 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 16029: 0065f732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 16030: 0027432d 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 16031: 0029dff9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ - 16032: 0040dd3d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 16033: 00327d95 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 16032: 0040dd8d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 16033: 00327de5 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 16034: 0065f007 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 16035: 00393b31 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 16035: 00393b81 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 16036: 00582fb4 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 16037: 00415349 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 16037: 00415399 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 16038: 0062b03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 16039: 0065fb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 16040: 00639d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 16041: 00310d05 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 16041: 00310d55 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 16042: 002bea11 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 16043: 006610fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 16044: 0065f3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 16045: 00583284 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 16046: 002cd22d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 16047: 00660630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ - 16048: 003ea9a5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ - 16049: 002f50d5 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 16048: 003ea9f5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 16049: 002f5125 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 16050: 00227929 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 16051: 001aead1 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 16052: 002cfc91 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 16053: 0062f124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 16054: 00248695 196 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 16055: 00660f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 16056: 002b3a1d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 16057: 00660eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 16058: 0066065e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 16059: 00270f41 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 16060: 00635828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 16061: 002d3de9 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 16062: 00349a31 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 16063: 0031f959 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 16064: 003247fd 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 16062: 00349a81 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 16063: 0031f9a9 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 16064: 0032484d 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 16065: 00631060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 16066: 0033d691 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 16066: 0033d6e1 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 16067: 0062acac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ - 16068: 002f1b89 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 16068: 002f1bd9 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 16069: 006610d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 16070: 002986e1 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 16071: 0043fe89 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 16071: 0043fed9 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 16072: 002cf279 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 16073: 001bad6d 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 16074: 00660f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 16075: 00629c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 16076: 001bac89 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 16077: 006391d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 16078: 0065fc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 16079: 00661142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ - 16080: 002fc9e1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ - 16081: 003bd5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 16082: 003f6c7d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 16080: 002fca31 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 16081: 003bd625 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 16082: 003f6ccd 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 16083: 006362d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 16084: 003ff371 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 16085: 0044d1c5 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 16084: 003ff3c1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 16085: 0044d215 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 16086: 0065fc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 16087: 0065f7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 16088: 0065f8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 16089: 006375a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 16090: 006286a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 16091: 0033de99 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 16092: 00408f35 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 16093: 0040a7c1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 16091: 0033dee9 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 16092: 00408f85 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 16093: 0040a811 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 16094: 0065f2b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ - 16095: 003c4dfd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 16095: 003c4e4d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 16096: 00660694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 16097: 00582f1c 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 16098: 0065f326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 16099: 00629738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 16100: 00660bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 16101: 003caff9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 16101: 003cb049 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 16102: 00661626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 16103: 002cf575 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 16104: 002b3bb5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 16105: 0065fafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 16106: 00636d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 16107: 00264cb1 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 16108: 00629f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 16109: 00660da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 16110: 003d8341 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 16110: 003d8391 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 16111: 006600b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 16112: 003e32b1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 16112: 003e3301 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 16113: 0065fa04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 16114: 003dabd1 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 16115: 0043c7c9 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 16114: 003dac21 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 16115: 0043c819 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 16116: 0025f15d 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 16117: 0029f295 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 16118: 00439c01 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 16119: 003dc9d9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 16120: 003fad09 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 16118: 00439c51 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 16119: 003dca29 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 16120: 003fad59 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 16121: 0062ae6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 16122: 005a0cd8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 16123: 0065fec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 16124: 00631920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 16125: 00632b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 16126: 003e598d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 16126: 003e59dd 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 16127: 006606b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 16128: 002405e5 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 16129: 0065f5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 16130: 002db839 60 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 16131: 001dff19 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 16132: 00637f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 16133: 00660a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 16134: 00632bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 16135: 0020faad 76 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 16136: 0025b481 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 16137: 003bb361 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 16137: 003bb3b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 16138: 002db411 36 FUNC GLOBAL DEFAULT 12 cpu_get_fsr │ │ │ │ 16139: 0065f506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 16140: 0036e3cd 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 16141: 0043e801 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 16140: 0036e41d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 16141: 0043e851 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 16142: 001b1199 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 16143: 001d8ec5 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 16144: 002a15a1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 16145: 003f51c5 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 16145: 003f5215 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 16146: 0062f5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ - 16147: 004404d9 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 16147: 00440529 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ 16148: 0065f2d1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 16149: 0062b3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 16150: 003dc821 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 16151: 004024a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 16152: 0041c6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 16153: 00414ce5 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 16154: 0031cf25 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 16150: 003dc871 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 16151: 004024f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 16152: 0041c719 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 16153: 00414d35 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 16154: 0031cf75 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 16155: 0063a930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 16156: 002c9321 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 16157: 006393b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 16158: 00451669 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 16158: 004516b9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 16159: 001f7d31 2 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 16160: 003f2ca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ - 16161: 0040094d 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 16160: 003f2cf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 16161: 0040099d 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 16162: 001e8959 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 16163: 00639094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 16164: 003ed97d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 16164: 003ed9cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 16165: 001dbf85 1028 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ 16166: 00238285 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 16167: 006350a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 16168: 00276b71 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 16169: 0066043e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 16170: 00639424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 16171: 001ffa45 252 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 16172: 0066065c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_FREE_DSTATE │ │ │ │ 16173: 00661130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 16174: 00660164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 16175: 0062f504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 16176: 00660e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 16177: 006600ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 16178: 0065f3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 16179: 0040ef01 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ - 16180: 004403ed 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 16179: 0040ef51 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 16180: 0044043d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 16181: 006325fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 16182: 0041c651 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 16182: 0041c6a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 16183: 0062c410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 16184: 002ee5b9 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 16184: 002ee609 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 16185: 0065f2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 16186: 004422c9 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 16186: 00442319 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 16187: 0066098e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ - 16188: 00454aed 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 16188: 00454b3d 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 16189: 00638d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 16190: 00631c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 16191: 00289d59 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 16192: 00221cd5 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 16193: 0041d04d 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 16193: 0041d09d 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 16194: 00639e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 16195: 00629878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ - 16196: 003d0481 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 16196: 003d04d1 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 16197: 00632d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 16198: 001e467d 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 16199: 00629dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 16200: 00660402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 16201: 00632f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 16202: 00635488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 16203: 00582a4c 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ @@ -16209,458 +16209,458 @@ │ │ │ │ 16205: 001b6f65 26 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 16206: 0063315c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 16207: 002cb279 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 16208: 00630250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 16209: 006601d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 16210: 00634988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 16211: 006608f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 16212: 003da0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 16212: 003da0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 16213: 001b7cf1 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 16214: 003be54d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 16214: 003be59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 16215: 0066072a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 16216: 00660958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 16217: 00660594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 16218: 0062de58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 16219: 0063360c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 16220: 0063778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 16221: 006392e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 16222: 0044e345 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 16222: 0044e395 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 16223: 0066102a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 16224: 003cbfdd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16224: 003cc02d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 16225: 00632a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 16226: 00279861 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 16227: 0065f3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 16228: 002e9e09 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 16229: 00417b4d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 16228: 002e9e59 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 16229: 00417b9d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 16230: 0066093e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 16231: 002a2789 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ - 16232: 003f57a9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 16232: 003f57f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 16233: 00628f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 16234: 00450e51 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 16234: 00450ea1 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 16235: 00660c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 16236: 006311f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 16237: 003778b1 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 16238: 003f1539 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 16237: 00377901 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 16238: 003f1589 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 16239: 0065f428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 16240: 00583244 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 16241: 001a6f51 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 16242: 00660ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 16243: 001a94a9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 16244: 00660e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 16245: 002d0fed 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 16246: 00638c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_DMISS_EVENT │ │ │ │ 16247: 00660770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 16248: 00537214 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 16249: 0044b075 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 16250: 00446705 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 16251: 00407489 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 16252: 003da301 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 16253: 003eaefd 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 16248: 00537264 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 16249: 0044b0c5 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 16250: 00446755 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 16251: 004074d9 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 16252: 003da351 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 16253: 003eaf4d 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 16254: 0063b95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 16255: 004026c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 16255: 00402715 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 16256: 001ac185 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 16257: 00630e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 16258: 0053720c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 16259: 0034ecf9 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 16258: 0053725c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 16259: 0034ed49 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 16260: 006355f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 16261: 001a0479 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 16262: 006603f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 16263: 0063327c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 16264: 003ec869 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ - 16265: 004025d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 16266: 003c1c35 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 16264: 003ec8b9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 16265: 00402625 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 16266: 003c1c85 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 16267: 00660246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 16268: 00635948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 16269: 00318849 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 16269: 00318899 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 16270: 002d3ef9 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 16271: 001e4d69 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 16272: 00636300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 16273: 0023848d 444 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 16274: 0065f3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 16275: 00637a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ - 16276: 002ec5d1 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ - 16277: 00347ccd 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 16276: 002ec621 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 16277: 00347d1d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 16278: 0065f920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 16279: 001978ad 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 16280: 0065faae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 16281: 006382f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 16282: 00660fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 16283: 003f83e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 16283: 003f8431 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 16284: 002371fd 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 16285: 002785cd 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 16286: 0065f285 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 16287: 006315d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 16288: 00638000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 16289: 0063b648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 16290: 0062cbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 16291: 00300f05 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 16291: 00300f55 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 16292: 0024ea71 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 16293: 0065f364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 16294: 00660c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 16295: 00442149 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 16295: 00442199 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 16296: 0062af5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 16297: 006393a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 16298: 00632c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 16299: 002b98e9 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ - 16300: 003b24b9 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 16300: 003b2509 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 16301: 0065fad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 16302: 001bb7c5 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 16303: 005802a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 16304: 002b5f39 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 16305: 0062e078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 16306: 002c0241 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ - 16307: 00415bad 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 16308: 0043a4b1 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 16307: 00415bfd 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 16308: 0043a501 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 16309: 001b78d9 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 16310: 001ade51 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 16311: 00223ee9 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 16312: 00660e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 16313: 0029899d 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 16314: 0062eb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 16315: 00240745 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 16316: 0063321c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 16317: 00639e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 16318: 0022ff6d 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 16319: 00635638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 16320: 00433b6d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 16321: 003061b5 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 16320: 00433bbd 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 16321: 00306205 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 16322: 0023cff1 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 16323: 00636c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 16324: 00410515 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 16324: 00410565 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 16325: 0065f6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 16326: 00660b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 16327: 00639cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 16328: 00631930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 16329: 0062b4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 16330: 002b6089 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 16331: 002f0055 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 16331: 002f00a5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 16332: 00278d7d 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 16333: 0023443d 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 16334: 0065fa74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 16335: 0045cde5 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 16336: 00537704 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ - 16337: 00339c31 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 16338: 002f85fd 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 16335: 0045ce35 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 16336: 00537754 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 16337: 00339c81 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 16338: 002f864d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 16339: 005a11dc 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ - 16340: 003c4839 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 16340: 003c4889 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 16341: 0022597d 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 16342: 002db7dd 30 FUNC GLOBAL DEFAULT 12 cpu_raise_exception_ra │ │ │ │ - 16343: 00332085 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 16343: 003320d5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 16344: 00259b29 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 16345: 00660fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 16346: 0042b7c1 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 16346: 0042b811 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 16347: 00593d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 16348: 00590d44 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 16349: 0062af9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 16350: 00661642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 16351: 0022519d 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 16352: 002e6a59 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 16353: 0041c705 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 16352: 002e6aa9 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 16353: 0041c755 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 16354: 0065ff4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 16355: 00225b15 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 16356: 006608ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 16357: 003f2999 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 16357: 003f29e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 16358: 00660d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_RETRY_DSTATE │ │ │ │ 16359: 0065f5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 16360: 0032f259 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 16360: 0032f2a9 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 16361: 00638f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 16362: 00660de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 16363: 0066105e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 16364: 0044a6a1 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 16364: 0044a6f1 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 16365: 002c8879 22 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 16366: 003b6f89 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 16366: 003b6fd9 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 16367: 00225a31 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 16368: 0063a428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 16369: 00630d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 16370: 0065ffe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 16371: 0065f810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 16372: 00636190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 16373: 0065f297 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 16374: 00409855 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 16375: 00460979 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 16374: 004098a5 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 16375: 004609c9 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 16376: 00660bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 16377: 003e5689 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 16378: 0041de21 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 16377: 003e56d9 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 16378: 0041de71 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 16379: 002251e5 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 16380: 002ee171 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 16381: 00327bb5 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 16382: 00410081 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 16383: 00310b75 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 16380: 002ee1c1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 16381: 00327c05 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 16382: 004100d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 16383: 00310bc5 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 16384: 001d8779 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 16385: 003d7c29 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 16385: 003d7c79 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 16386: 0066060a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 16387: 0040228d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 16388: 00421281 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 16387: 004022dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 16388: 004212d1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 16389: 006358e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 16390: 0033194d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 16390: 0033199d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 16391: 00637150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 16392: 00591074 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 16393: 00250c45 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 16394: 0066160a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 16395: 00400295 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 16395: 004002e5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 16396: 00638c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_GET_PHYS_ADDR_CODE_EVENT │ │ │ │ 16397: 0065f540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 16398: 0066082a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 16399: 00436111 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 16399: 00436161 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 16400: 0025f22d 120 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 16401: 003d91ad 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 16402: 003a9ca5 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 16403: 00329841 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ - 16404: 002f4595 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 16405: 002e3a39 46 FUNC GLOBAL DEFAULT 12 cpu_put_psr_icc │ │ │ │ + 16401: 003d91fd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 16402: 003a9cf5 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 16403: 00329891 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 16404: 002f45e5 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 16405: 002e3a89 46 FUNC GLOBAL DEFAULT 12 cpu_put_psr_icc │ │ │ │ 16406: 00660720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 16407: 006604f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 16408: 00325899 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 16408: 003258e9 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 16409: 0066161e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 16410: 002b99e5 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 16411: 003d392d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 16411: 003d397d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 16412: 00660044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 16413: 00593ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 16414: 00660f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 16415: 00248bbd 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 16416: 0062f794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 16417: 0066037a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 16418: 0065f836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 16419: 00660038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 16420: 0065f287 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 16421: 0065fe8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 16422: 00660960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 16423: 0040f369 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 16423: 0040f3b9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 16424: 0066091e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16425: 002cc065 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 16426: 00639748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 16427: 00660e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16428: 002719c5 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 16429: 003c7109 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 16429: 003c7159 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 16430: 002cdfb1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 16431: 004485e9 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 16431: 00448639 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 16432: 00629f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 16433: 006616d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 16434: 00285881 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 16435: 0042c68d 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 16435: 0042c6dd 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 16436: 005835a4 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 16437: 00184b05 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 16438: 0062c93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 16439: 0037b065 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 16440: 003da581 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 16439: 0037b0b5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 16440: 003da5d1 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 16441: 0065f6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ - 16442: 003e6469 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 16442: 003e64b9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 16443: 0022b6e9 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 16444: 002d38fd 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 16445: 00660792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 16446: 006299b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 16447: 006602f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 16448: 00660962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 16449: 006368e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 16450: 002ce461 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ - 16451: 004605a1 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 16451: 004605f1 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 16452: 0063af54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 16453: 00629ad8 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 16454: 0062a360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 16455: 0062d3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 16456: 00637260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 16457: 0062cbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 16458: 002f441d 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 16458: 002f446d 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 16459: 0065f6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 16460: 0063a69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 16461: 00660722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 16462: 00633f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 16463: 003bcbfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 16463: 003bcc4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 16464: 00186109 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 16465: 0062a000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 16466: 004053d1 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 16466: 00405421 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 16467: 00633cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 16468: 00660de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 16469: 00631670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 16470: 00261785 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 16471: 001f1ca9 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 16472: 00184415 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 16473: 00634828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 16474: 00630660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 16475: 00330315 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 16475: 00330365 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 16476: 00639084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 16477: 002cf471 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 16478: 002f1a71 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 16478: 002f1ac1 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 16479: 0062c1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 16480: 0065fef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 16481: 00660be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 16482: 001aa171 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 16483: 0065fa18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 16484: 00633b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 16485: 00635108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 16486: 0044aa71 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 16487: 00451301 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 16488: 003da289 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 16486: 0044aac1 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 16487: 00451351 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 16488: 003da2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 16489: 0065f720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 16490: 006601e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 16491: 006354b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 16492: 00628edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 16493: 006607e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 16494: 00332285 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 16494: 003322d5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 16495: 00635778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 16496: 006603ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 16497: 00637934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 16498: 00405661 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 16498: 004056b1 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 16499: 002d11c5 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 16500: 00632e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 16501: 0062a060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 16502: 001e572d 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 16503: 00660318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 16504: 003ab23d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 16504: 003ab28d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 16505: 0065fd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 16506: 006309d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ - 16507: 003ba291 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 16507: 003ba2e1 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 16508: 006601ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 16509: 00593c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 16510: 00630740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 16511: 0065fc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 16512: 002ef3d9 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 16512: 002ef429 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 16513: 0063bb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 16514: 00297e31 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 16515: 001d8f31 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 16516: 001b7285 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 16517: 00630ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 16518: 00661012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16519: 0062c580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 16520: 0045d499 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 16520: 0045d4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 16521: 00629cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 16522: 001a5f49 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ - 16523: 0040a5bd 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 16523: 0040a60d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 16524: 00632b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 16525: 0063dffc 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 16526: 0063b638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 16527: 0031151d 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 16528: 0032453d 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 16527: 0031156d 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 16528: 0032458d 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 16529: 002380c9 444 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 16530: 0043c759 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 16530: 0043c7a9 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 16531: 00660a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 16532: 006331ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 16533: 00413e1d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 16534: 003ca539 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 16533: 00413e6d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 16534: 003ca589 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 16535: 002525f1 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 16536: 0065fb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 16537: 00634848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 16538: 0063281c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 16539: 002f086d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 16540: 003e9f71 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 16541: 00401bad 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 16539: 002f08bd 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 16540: 003e9fc1 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 16541: 00401bfd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 16542: 0065f76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 16543: 006284e4 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 16544: 0062c230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 16545: 0041dbc5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 16545: 0041dc15 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 16546: 0066075c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 16547: 006606f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 16548: 0066008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ - 16549: 003dc151 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 16549: 003dc1a1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 16550: 0062dc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 16551: 0045d36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 16551: 0045d3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 16552: 0065f4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 16553: 0065fce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 16554: 00248a55 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 16555: 0065f50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 16556: 0042bcd5 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 16556: 0042bd25 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 16557: 00633af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 16558: 0041c3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 16558: 0041c40d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 16559: 0065f432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 16560: 00634668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 16561: 006608c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 16562: 0062929c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 16563: 0062a040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 16564: 0065f72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 16565: 0029f809 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 16566: 002cf1c5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ - 16567: 00450c0d 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 16567: 00450c5d 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 16568: 0066007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 16569: 00631aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 16570: 0025e369 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 16571: 0044afed 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 16571: 0044b03d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 16572: 0062f284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 16573: 006309a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 16574: 00660eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 16575: 00660374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 16576: 006610d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 16577: 0065f846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 16578: 003aa05d 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 16578: 003aa0ad 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 16579: 002b9855 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 16580: 00409d61 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 16580: 00409db1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 16581: 00271a21 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 16582: 001cc941 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 16583: 002ef579 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 16583: 002ef5c9 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 16584: 0020f5bd 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 16585: 0065f87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 16586: 001b4a1d 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 16587: 00255cd1 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 16588: 0030fc89 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 16588: 0030fcd9 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 16589: 0065f746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 16590: 006292dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 16591: 0063280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 16592: 0066052a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_TRANSLATE_PA_DSTATE │ │ │ │ - 16593: 002fc0f5 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 16594: 003dc22d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 16593: 002fc145 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 16594: 003dc27d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 16595: 002c9f2d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 16596: 001d2cdd 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 16597: 0062d5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 16598: 00636780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 16599: 004422c1 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 16599: 00442311 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 16600: 0062e774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 16601: 0062d8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 16602: 00439995 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 16602: 004399e5 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 16603: 0063a62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 16604: 001a7011 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 16605: 00660426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 16606: 001b7641 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 16607: 004092e1 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ - 16608: 0053af28 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 16607: 00409331 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 16608: 0053af78 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 16609: 0062f004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ - 16610: 0033aaf1 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 16610: 0033ab41 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 16611: 0062f424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 16612: 002cde45 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 16613: 0022ebe9 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 16614: 004300d5 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 16614: 00430125 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 16615: 00235395 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 16616: 0062cb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 16617: 0065fabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 16618: 0066083c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 16619: 00636ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 16620: 0027f481 130 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 16621: 00660c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 16622: 0026e6f5 6 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 16623: 006327ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 16624: 00184979 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 16625: 00660974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 16626: 0065f3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 16627: 0065fe6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 16628: 003c9021 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 16628: 003c9071 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 16629: 0065fe1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 16630: 0062e0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 16631: 00639ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 16632: 00630480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 16633: 001e4e41 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 16634: 00348575 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 16634: 003485c5 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 16635: 006331dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 16636: 0062da48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 16637: 0040bbf5 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 16637: 0040bc45 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 16638: 0065f47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 16639: 002f379d 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 16640: 003bcb0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 16639: 002f37ed 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 16640: 003bcb5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 16641: 0063300c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 16642: 006603c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 16643: 00660d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 16644: 00630830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 16645: 006604e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 16646: 0065f566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 16647: 0033da89 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 16647: 0033dad9 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 16648: 0062ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 16649: 0062be70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 16650: 0023b431 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 16651: 0066070c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 16652: 0065fab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 16653: 00628d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ - 16654: 00440c21 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 16655: 003227dd 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 16654: 00440c71 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 16655: 0032282d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 16656: 0062c9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 16657: 001a6e91 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 16658: 0062e954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 16659: 00629ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 16660: 00628584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 16661: 002b6c25 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 16662: 0062a568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ @@ -16668,97 +16668,97 @@ │ │ │ │ 16664: 0062e9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 16665: 006388c4 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 16666: 00632aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 16667: 0066091a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16668: 0027f92d 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 16669: 002ce819 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 16670: 00629c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 16671: 0041a96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 16672: 003a7195 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 16671: 0041a9bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 16672: 003a71e5 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 16673: 00660090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 16674: 0022c4d1 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 16675: 0063b1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 16676: 0059bcc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 16677: 00639df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 16678: 00630b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 16679: 0062db68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 16680: 00660ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 16681: 00583074 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 16682: 006334ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 16683: 002a3095 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 16684: 00212181 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 16685: 001aa651 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 16686: 003bd37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 16686: 003bd3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 16687: 0064fa0c 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 16688: 0062b0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 16689: 00403de1 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 16689: 00403e31 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 16690: 0063a208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 16691: 006616a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 16692: 00287255 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 16693: 0065f31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_DSTATE │ │ │ │ 16694: 0065f208 8 OBJECT GLOBAL DEFAULT 25 mon_list │ │ │ │ 16695: 00590d84 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 16696: 006351c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 16697: 00660abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 16698: 00595b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 16699: 001e203d 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 16700: 0062c470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 16701: 003eb429 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 16701: 003eb479 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 16702: 0065f416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 16703: 0065f5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 16704: 00660b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 16705: 00639d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 16706: 00639dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 16707: 00630a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 16708: 00597414 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 16709: 003d9ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 16710: 0043bb3d 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 16709: 003da045 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 16710: 0043bb8d 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 16711: 0065f6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 16712: 00343b2d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 16712: 00343b7d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 16713: 001ab60d 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ 16714: 006374f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 16715: 0065f00a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 16716: 00457ced 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 16716: 00457d3d 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 16717: 00639540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 16718: 00628c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 16719: 00660ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 16720: 006601a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 16721: 00635418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 16722: 002bec15 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 16723: 00629808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 16724: 001dfe05 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 16725: 0034e55d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 16726: 003f1375 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 16727: 003227fd 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 16725: 0034e5ad 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 16726: 003f13c5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 16727: 0032284d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 16728: 00637190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 16729: 0065fdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 16730: 0066111a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 16731: 00281975 3740 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ - 16732: 002e3779 140 FUNC GLOBAL DEFAULT 12 sparc_translate_code │ │ │ │ + 16732: 002e37c9 140 FUNC GLOBAL DEFAULT 12 sparc_translate_code │ │ │ │ 16733: 0065fa82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 16734: 00660c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 16735: 00630430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 16736: 0065fc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 16737: 002cf0f5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 16738: 0057f278 52 OBJECT GLOBAL DEFAULT 21 vmstate_sparc_cpu │ │ │ │ 16739: 0065f734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 16740: 006347f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 16741: 003bdbb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 16741: 003bdc01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 16742: 002382bd 404 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 16743: 0062930c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 16744: 00629f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 16745: 00591b88 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 16746: 003d0655 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 16746: 003d06a5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 16747: 00660096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 16748: 00639d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 16749: 006605c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 16750: 00661180 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 16751: 003d1e19 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 16752: 004416e1 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 16753: 004596c5 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 16751: 003d1e69 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 16752: 00441731 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 16753: 00459715 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 16754: 00660ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 16755: 00633aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 16756: 00637540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 16757: 001d7e81 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 16758: 002b3d71 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 16759: 00660cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_DSTATE │ │ │ │ 16760: 00628c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ @@ -16769,16 +16769,16 @@ │ │ │ │ 16765: 002cbc09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 16766: 00633f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 16767: 0063ad60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 16768: 0065f962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 16769: 0065ffea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 16770: 002bb831 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 16771: 001e8329 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 16772: 003d06ad 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 16773: 002f0e75 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 16772: 003d06fd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 16773: 002f0ec5 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 16774: 0066109a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 16775: 0062d3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 16776: 0063bbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 16777: 00582ce8 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 16778: 00636d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 16779: 002c9ff1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 16780: 0065f9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ @@ -16787,189 +16787,189 @@ │ │ │ │ 16783: 0063308c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 16784: 006607f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 16785: 0063aa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 16786: 002bc0c5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 16787: 001bae91 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 16788: 001b3581 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 16789: 00660cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 16790: 005371ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 16790: 0053723c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 16791: 0020b1b9 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 16792: 006605b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 16793: 00255c01 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 16794: 0065fc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 16795: 00660eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 16796: 00226201 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 16797: 002191f1 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 16798: 001febe5 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 16799: 0023abcd 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 16800: 00630ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 16801: 002cba49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 16802: 0044a061 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 16802: 0044a0b1 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 16803: 002ca73d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 16804: 003a60b1 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 16804: 003a6101 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 16805: 0028850d 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 16806: 006605e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 16807: 0063acf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 16808: 00660da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 16809: 002cf365 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 16810: 0063372c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 16811: 0027f421 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 16812: 0066050a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 16813: 006283f0 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 16814: 002f6c35 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 16814: 002f6c85 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 16815: 00594ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 16816: 0062f324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 16817: 0065f564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 16818: 00629fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 16819: 00218715 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 16820: 00240651 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 16821: 0062d318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 16822: 0065fd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 16823: 001f7d41 4 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 16824: 005944a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 16825: 0032b4e5 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 16825: 0032b535 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 16826: 00660afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 16827: 003a9cbd 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 16827: 003a9d0d 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 16828: 0065f5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 16829: 00660114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 16830: 003dd2f5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 16830: 003dd345 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 16831: 0062e278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 16832: 00660d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 16833: 0062cd58 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 16834: 003bbe9d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 16834: 003bbeed 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 16835: 001eb361 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 16836: 002b63f1 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 16837: 0033c6d1 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 16837: 0033c721 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 16838: 00660d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 16839: 0027a635 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 16840: 006607be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 16841: 00631290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 16842: 003df991 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 16843: 003edf81 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 16842: 003df9e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 16843: 003edfd1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 16844: 006377bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 16845: 0043a1d1 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 16845: 0043a221 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 16846: 0062bc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 16847: 00629d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 16848: 006606e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 16849: 002ccff1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 16850: 0022d745 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 16851: 00400635 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 16851: 00400685 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 16852: 0062bf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 16853: 0062c460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 16854: 00417695 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 16855: 00345149 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 16854: 004176e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 16855: 00345199 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 16856: 00224375 452 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 16857: 0065f5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 16858: 0065f51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 16859: 00660e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 16860: 0034ccb9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 16860: 0034cd09 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 16861: 00634d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 16862: 00310941 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 16862: 00310991 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 16863: 002d249d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 16864: 001e431d 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 16865: 0034e3e1 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 16865: 0034e431 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 16866: 00629aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 16867: 0023cb71 116 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 16868: 00635348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 16869: 0023535d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 16870: 006607d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 16871: 002f3ced 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 16871: 002f3d3d 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 16872: 0065f388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 16873: 00436a5d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 16873: 00436aad 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 16874: 0026263d 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 16875: 002791bd 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 16876: 00450489 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 16876: 004504d9 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 16877: 0065f4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 16878: 0062a144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 16879: 002b0559 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 16880: 0063b608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 16881: 0027200d 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 16882: 00635268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 16883: 00594948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 16884: 006607f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 16885: 006606a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 16886: 0059e0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmped │ │ │ │ 16887: 00221f19 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 16888: 00629d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 16889: 0031d10d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 16890: 0044a749 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 16891: 00436699 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 16889: 0031d15d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 16890: 0044a799 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 16891: 004366e9 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 16892: 00660c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 16893: 006604ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 16894: 00344d8d 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 16894: 00344ddd 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 16895: 002cd7b5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 16896: 00433931 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 16896: 00433981 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 16897: 00594108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 16898: 00660c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 16899: 003d8601 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 16899: 003d8651 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 16900: 0066098a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ 16901: 0059dfec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpeq │ │ │ │ - 16902: 002fb029 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 16902: 002fb079 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 16903: 0059e388 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpes │ │ │ │ 16904: 006311a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 16905: 0024d251 556 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 16906: 00660ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 16907: 002baf65 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 16908: 0062be20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 16909: 0042c2c5 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 16910: 00327e39 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 16911: 00415cb5 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 16909: 0042c315 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 16910: 00327e89 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 16911: 00415d05 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 16912: 0062a548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 16913: 001fdaf5 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 16914: 0062a4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 16915: 006317a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 16916: 003ea459 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 16916: 003ea4a9 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 16917: 0029e231 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 16918: 0065f850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 16919: 00639d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 16920: 00660bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 16921: 0037c1f9 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 16922: 00318e81 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 16921: 0037c249 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 16922: 00318ed1 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 16923: 0065f488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 16924: 0042f339 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 16924: 0042f389 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 16925: 006601fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 16926: 001bbb7d 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 16927: 002ff255 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 16928: 00402251 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 16927: 002ff2a5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 16928: 004022a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 16929: 002247d1 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 16930: 002cc4dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 16931: 0042d521 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 16931: 0042d571 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 16932: 00661026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 16933: 0065fb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 16934: 0063301c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 16935: 006609f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 16936: 0065ff34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 16937: 00280a81 1308 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 16938: 002b7cd9 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 16939: 0062921c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 16940: 002cef29 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 16941: 003bee65 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 16941: 003beeb5 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 16942: 0065fed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 16943: 00631450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 16944: 001ed609 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 16945: 00461a55 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 16945: 00461aa5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 16946: 0065feca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 16947: 003064a1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 16947: 003064f1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 16948: 00660704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 16949: 0024be59 340 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 16950: 002d47dd 576 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 16951: 003c33b1 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 16951: 003c3401 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 16952: 005a0c8c 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 16953: 0062cd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 16954: 00660b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 16955: 002ec619 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 16955: 002ec669 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 16956: 0062f584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 16957: 00634e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 16958: 002d3cc5 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 16959: 00240c95 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 16960: 00582c40 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 16961: 00598830 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 16962: 0043b05d 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 16963: 00302ccd 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 16964: 00459605 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 16962: 0043b0ad 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 16963: 00302d1d 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 16964: 00459655 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 16965: 0065f632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 16966: 00216afd 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 16967: 0022daf9 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 16968: 0065f8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 16969: 002cdcb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 16970: 001c7d35 140 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 16971: 002521dd 116 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ @@ -16984,158 +16984,158 @@ │ │ │ │ 16980: 0062df58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 16981: 0065fed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 16982: 006293fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 16983: 0062ee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 16984: 002ce721 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 16985: 006337dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 16986: 006607b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 16987: 003051ed 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 16987: 0030523d 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 16988: 00638290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 16989: 0044dd35 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 16989: 0044dd85 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 16990: 002cd459 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 16991: 00628f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 16992: 002bb6b9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 16993: 0066089e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 16994: 0042077d 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 16994: 004207cd 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 16995: 0062a468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 16996: 001b6731 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 16997: 003ebcd5 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 16997: 003ebd25 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 16998: 0066090c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 16999: 00660b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 17000: 0023a789 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 17001: 00660454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 17002: 003d10b1 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 17002: 003d1101 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 17003: 001b275d 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 17004: 003fafa9 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 17004: 003faff9 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 17005: 00661108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 17006: 002bbf49 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 17007: 006616e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 17008: 0032f091 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 17008: 0032f0e1 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ 17009: 0065f4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 17010: 0065f780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 17011: 0065fee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 17012: 003fbd89 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ - 17013: 0040f019 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 17012: 003fbdd9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 17013: 0040f069 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 17014: 00635798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 17015: 0040fc61 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 17016: 00407559 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 17015: 0040fcb1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 17016: 004075a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 17017: 0029e10d 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 17018: 0042dd1d 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 17018: 0042dd6d 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 17019: 00660dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 17020: 003fa7f1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 17020: 003fa841 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 17021: 002a1619 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 17022: 0041e771 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 17022: 0041e7c1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 17023: 002b6af5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 17024: 006603e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 17025: 00634be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 17026: 0020a0f9 2 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 17027: 002b4d5d 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 17028: 00251fad 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 17029: 004118ad 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 17030: 003d2759 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 17029: 004118fd 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 17030: 003d27a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 17031: 006604bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 17032: 0026d0ed 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ 17033: 002db6ed 240 FUNC GLOBAL DEFAULT 12 sparc_cpu_gdb_write_register │ │ │ │ - 17034: 00430bbd 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 17034: 00430c0d 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 17035: 0065fc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 17036: 0062efe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 17037: 0037d9a5 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 17038: 003444ad 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 17037: 0037d9f5 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 17038: 003444fd 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 17039: 00638f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 17040: 0040a871 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 17041: 003ef6d1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 17040: 0040a8c1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 17041: 003ef721 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 17042: 0062ee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 17043: 00660cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 17044: 0042b8ad 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 17044: 0042b8fd 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 17045: 006398c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 17046: 0029ebb9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 17047: 0065f370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 17048: 0058355c 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 17049: 00630f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 17050: 00660dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 17051: 00439cc1 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 17052: 003c2cb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 17051: 00439d11 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 17052: 003c2d09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 17053: 0065f4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 17054: 001a2749 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 17055: 0065f95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 17056: 003508ed 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 17057: 0053aec8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ - 17058: 0042cddd 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 17059: 0034bcc9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 17056: 0035093d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 17057: 0053af18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 17058: 0042ce2d 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 17059: 0034bd19 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 17060: 0065fe24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 17061: 0031ce11 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 17061: 0031ce61 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 17062: 00660bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 17063: 003dc21d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 17064: 0037db39 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 17063: 003dc26d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 17064: 0037db89 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 17065: 00638740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 17066: 0040e54d 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 17066: 0040e59d 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 17067: 006390c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 17068: 003f6385 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 17068: 003f63d5 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 17069: 006605ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 17070: 0065f9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 17071: 00421719 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 17071: 00421769 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 17072: 006602e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 17073: 003ce681 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 17073: 003ce6d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 17074: 002793f1 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 17075: 0065fbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 17076: 0063b8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 17077: 00638560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 17078: 006616f0 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 17079: 0065fbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 17080: 001dfb09 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 17081: 00220e49 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 17082: 006609d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 17083: 002bec91 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 17084: 0065f3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 17085: 0034c739 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 17085: 0034c789 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 17086: 006332bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 17087: 00660498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 17088: 00369011 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 17089: 004597a9 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 17088: 00369061 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 17089: 004597f9 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 17090: 00628bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 17091: 00238055 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 17092: 00628604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ - 17093: 003eec59 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 17093: 003eeca9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 17094: 002c5b61 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 17095: 002f5361 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 17095: 002f53b1 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 17096: 006603a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ - 17097: 0036f4bd 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 17098: 0045c3e9 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 17097: 0036f50d 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 17098: 0045c439 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 17099: 0027928d 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 17100: 0020af85 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 17101: 006368a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 17102: 006606ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 17103: 00631a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 17104: 0063dd28 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 17105: 00264da1 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 17106: 00243f39 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 17107: 002c5ef1 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 17108: 00660906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 17109: 001c8ac9 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 17110: 003be421 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 17110: 003be471 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 17111: 006603aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 17112: 0063a1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 17113: 00197765 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 17114: 0062d2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 17115: 002a0ddd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 17116: 00637f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 17117: 003293d1 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 17118: 00321b2d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 17119: 0030c5cd 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 17117: 00329421 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 17118: 00321b7d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 17119: 0030c61d 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 17120: 0065ff6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 17121: 0065f670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 17122: 0024c4f1 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 17123: 004349d9 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 17123: 00434a29 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 17124: 002c9ca9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 17125: 002fc369 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 17125: 002fc3b9 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 17126: 002211a1 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 17127: 0065f2ea 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ - 17128: 0042bf5d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 17128: 0042bfad 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 17129: 0065fa36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 17130: 00330bbd 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 17130: 00330c0d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 17131: 0062d4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 17132: 006606cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 17133: 0065fc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 17134: 0058272c 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 17135: 00639e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 17136: 002caf09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 17137: 00278a45 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ @@ -17148,245 +17148,245 @@ │ │ │ │ 17144: 002a19a9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 17145: 006302b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 17146: 0066074a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 17147: 002bed0d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 17148: 00660542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 17149: 00660b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 17150: 002b07a9 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 17151: 0033ca2d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 17151: 0033ca7d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 17152: 00637120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 17153: 006602f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ - 17154: 00347f11 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 17154: 00347f61 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 17155: 0065f4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 17156: 00593f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 17157: 003da8b9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 17157: 003da909 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 17158: 0065face 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 17159: 003a3051 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 17159: 003a30a1 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 17160: 0065f6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 17161: 002a1821 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 17162: 0062c2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 17163: 00447eb9 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 17163: 00447f09 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 17164: 002cbce5 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 17165: 00327a45 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 17166: 003ea16d 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 17167: 0043d995 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 17168: 003c70f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 17165: 00327a95 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 17166: 003ea1bd 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17167: 0043d9e5 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 17168: 003c7149 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 17169: 002db8f5 76 FUNC GLOBAL DEFAULT 12 helper_taddcctv │ │ │ │ 17170: 0065f434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 17171: 0065f7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 17172: 006369d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 17173: 00639de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 17174: 0062e7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ - 17175: 0033b92d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 17175: 0033b97d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 17176: 001d5da9 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 17177: 002cad59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 17178: 002c59d1 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 17179: 001adb91 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 17180: 002f7609 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ - 17181: 003e597d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 17182: 0040291d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 17180: 002f7659 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 17181: 003e59cd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 17182: 0040296d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 17183: 0063a5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 17184: 0062d498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 17185: 0059859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 17186: 00227461 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 17187: 0028a729 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ - 17188: 003fb7f9 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 17188: 003fb849 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 17189: 0062933c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 17190: 006368d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 17191: 005a0c0c 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 17192: 0062e008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 17193: 00631370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 17194: 0034bb19 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 17195: 002f5ad9 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 17194: 0034bb69 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 17195: 002f5b29 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 17196: 006373f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 17197: 006610c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 17198: 002b5fe1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 17199: 00660f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 17200: 0063b164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 17201: 0063a258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 17202: 00234909 16 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 17203: 004049c9 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 17203: 00404a19 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 17204: 002528b5 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 17205: 00660820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 17206: 00299695 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 17207: 0065fb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 17208: 0065faa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 17209: 0065fa80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 17210: 001ac9f9 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 17211: 00455425 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 17211: 00455475 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 17212: 00278e45 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 17213: 0054a750 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ - 17214: 0042c73d 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 17213: 0054a7a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 17214: 0042c78d 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 17215: 0063b254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 17216: 0041bcf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 17216: 0041bd41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 17217: 002bfcd9 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 17218: 006282f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 17219: 006313b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 17220: 0065f494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 17221: 0063247c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 17222: 006397cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 17223: 00632a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 17224: 00633c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 17225: 006394c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 17226: 0053adf0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 17226: 0053ae40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 17227: 002a11d5 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 17228: 0065fb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 17229: 00324b75 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 17229: 00324bc5 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 17230: 006388b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 17231: 006608d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 17232: 0026ec89 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 17233: 002cd6dd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ - 17234: 0040bded 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 17235: 00435b61 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ - 17236: 00421121 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 17234: 0040be3d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 17235: 00435bb1 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 17236: 00421171 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 17237: 0063ba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 17238: 0044af59 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 17238: 0044afa9 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 17239: 00629a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 17240: 0025b3e1 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 17241: 003c03fd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 17241: 003c044d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 17242: 0065fa98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 17243: 003da2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 17243: 003da315 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 17244: 00638540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 17245: 006303e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 17246: 003ec945 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 17246: 003ec995 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 17247: 0020ef41 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 17248: 0065ff66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 17249: 002236ad 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 17250: 0026e5ad 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 17251: 0065f6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 17252: 00660f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 17253: 00456b1d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 17253: 00456b6d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 17254: 0062c360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 17255: 0062b850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 17256: 0029e18d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 17257: 0065fd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 17258: 00205919 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 17259: 002bed8d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 17260: 00660eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 17261: 00660476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 17262: 0062da68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 17263: 003ec78d 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 17263: 003ec7dd 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 17264: 0065f43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 17265: 00660b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 17266: 0065f6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 17267: 006610e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 17268: 003a931d 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 17268: 003a936d 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 17269: 002c2885 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 17270: 002ee231 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ - 17271: 0045a325 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 17270: 002ee281 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 17271: 0045a375 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 17272: 0062c750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 17273: 004166d9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 17273: 00416729 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 17274: 0063b82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 17275: 004493d9 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 17275: 00449429 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 17276: 00633f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 17277: 001acfbd 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 17278: 0044e34d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 17278: 0044e39d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 17279: 00634558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 17280: 002da321 70 FUNC GLOBAL DEFAULT 12 helper_fmuld │ │ │ │ 17281: 006370c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 17282: 0065faf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 17283: 00240fd5 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ - 17284: 00430891 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 17284: 004308e1 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 17285: 006389bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 17286: 0062d698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 17287: 00637fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 17288: 0065f75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 17289: 00660634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ 17290: 002da559 212 FUNC GLOBAL DEFAULT 12 helper_fmulq │ │ │ │ - 17291: 002ff399 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 17292: 00309229 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 17291: 002ff3e9 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 17292: 00309279 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 17293: 002da219 58 FUNC GLOBAL DEFAULT 12 helper_fmuls │ │ │ │ 17294: 002d3881 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 17295: 002ec60d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ - 17296: 003b914d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 17295: 002ec65d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 17296: 003b919d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 17297: 00266c75 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 17298: 006397ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 17299: 006386d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 17300: 00660fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 17301: 0043e719 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 17301: 0043e769 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 17302: 0065fcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 17303: 004175e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 17303: 00417631 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 17304: 002ca8bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 17305: 002ab8f5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 17306: 0066075e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 17307: 0024f4c1 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 17308: 0027429d 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 17309: 0034f09d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 17309: 0034f0ed 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 17310: 00660b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 17311: 002ce079 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 17312: 00660db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 17313: 0066096a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ - 17314: 0040125d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 17314: 004012ad 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 17315: 00634968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 17316: 00660d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 17317: 00660514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 17318: 00637710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 17319: 0034ca11 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 17319: 0034ca61 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 17320: 0021985d 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 17321: 0063bb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 17322: 0054a74c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 17323: 0032fa29 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 17322: 0054a79c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 17323: 0032fa79 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 17324: 00261879 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 17325: 0063ad14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 17326: 0066038c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 17327: 003c4f71 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 17327: 003c4fc1 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 17328: 001dfe79 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 17329: 0065f726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 17330: 0063a64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 17331: 0059e304 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_asi │ │ │ │ 17332: 00660b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 17333: 005988b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 17334: 0062a844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 17335: 0025266d 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 17336: 00660e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ 17337: 002cc349 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 17338: 003a6b69 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 17338: 003a6bb9 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 17339: 006359e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 17340: 0065f708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 17341: 002b97dd 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 17342: 0062f074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 17343: 0042acad 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 17343: 0042acfd 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 17344: 00257895 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 17345: 001a8d31 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 17346: 00660c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 17347: 00254d51 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 17348: 003ea8e1 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 17348: 003ea931 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 17349: 006396e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 17350: 0062e804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 17351: 0043f86d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 17351: 0043f8bd 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 17352: 0065f534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 17353: 006330fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 17354: 006324ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 17355: 0066018c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 17356: 00629888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 17357: 00633cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 17358: 0065f293 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 17359: 0034c655 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 17359: 0034c6a5 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 17360: 002cc7b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 17361: 00637af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 17362: 00248c69 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 17363: 00326375 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 17364: 0043bb2d 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 17363: 003263c5 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 17364: 0043bb7d 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 17365: 005806f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 17366: 0063a980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 17367: 002a1a31 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 17368: 003bf929 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 17368: 003bf979 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 17369: 0062dd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 17370: 001b36b5 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 17371: 00417ed9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 17372: 002ed071 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 17371: 00417f29 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 17372: 002ed0c1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 17373: 00630650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 17374: 001e3919 408 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 17375: 0040f835 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 17375: 0040f885 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 17376: 002c9109 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 17377: 002e4add 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ - 17378: 003cfc89 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 17377: 002e4b2d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 17378: 003cfcd9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 17379: 0065f366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 17380: 00454b45 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 17381: 004205d9 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 17380: 00454b95 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 17381: 00420629 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 17382: 00638470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 17383: 0063246c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 17384: 00660886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 17385: 0062c240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 17386: 00287b01 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ 17387: 0065fde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_READ_DSTATE │ │ │ │ 17388: 0019834d 6 FUNC GLOBAL DEFAULT 12 bfloat16_sub │ │ │ │ @@ -17396,176 +17396,176 @@ │ │ │ │ 17392: 0065f3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 17393: 001ad519 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 17394: 00661038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 17395: 0065faf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 17396: 0029efd5 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 17397: 0065f31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 17398: 00630e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 17399: 0030905d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 17399: 003090ad 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 17400: 0066082e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 17401: 0065f348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 17402: 00660020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 17403: 002f3bcd 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 17403: 002f3c1d 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 17404: 00661320 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 17405: 0041c4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 17405: 0041c539 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 17406: 002b9971 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 17407: 00265a45 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 17408: 0063a65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 17409: 003e8bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 17409: 003e8c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 17410: 0065fd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 17411: 006295d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 17412: 00415931 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 17412: 00415981 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 17413: 0066010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 17414: 0042cd69 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 17415: 0054a730 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 17414: 0042cdb9 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 17415: 0054a780 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 17416: 001b6141 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 17417: 00634858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 17418: 00630da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 17419: 001b5b09 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 17420: 0038106d 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 17420: 003810bd 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 17421: 0024d1bd 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 17422: 0063dd38 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 17423: 00638cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 17424: 006367e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 17425: 003d8c35 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 17425: 003d8c85 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 17426: 001d331d 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 17427: 003cec05 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 17428: 00451c19 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 17427: 003cec55 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 17428: 00451c69 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 17429: 0065f65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 17430: 00629a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 17431: 00639f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17432: 0054a718 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 17432: 0054a768 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 17433: 0062eb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 17434: 00630010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 17435: 001e9a51 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ - 17436: 003cb66d 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 17437: 0053aee0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 17436: 003cb6bd 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 17437: 0053af30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 17438: 00628a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 17439: 001a7e39 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 17440: 006608c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 17441: 00661102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 17442: 006358a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 17443: 002f3c4d 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 17444: 00421415 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 17445: 003b2b0d 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 17443: 002f3c9d 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 17444: 00421465 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 17445: 003b2b5d 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 17446: 00660baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 17447: 0042abd1 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 17448: 0040b725 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 17447: 0042ac21 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 17448: 0040b775 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 17449: 0062f194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 17450: 0062bfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 17451: 00638130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 17452: 00635588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 17453: 0062d818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 17454: 003ca945 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 17454: 003ca995 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 17455: 00237e95 448 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 17456: 0065f376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 17457: 005a3920 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 17458: 0029e209 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 17459: 0065fe80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 17460: 00660f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 17461: 003274ad 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 17461: 003274fd 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 17462: 00583d78 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 17463: 00638610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 17464: 0063a5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 17465: 0062bf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ - 17466: 003c9f81 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 17466: 003c9fd1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 17467: 0066168a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 17468: 00273e41 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 17469: 00257965 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 17470: 0037b319 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 17471: 0037bf01 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 17472: 0030be0d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 17470: 0037b369 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 17471: 0037bf51 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 17472: 0030be5d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 17473: 0029d82d 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 17474: 00436635 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 17474: 00436685 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 17475: 0062cb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 17476: 003cce31 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 17476: 003cce81 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 17477: 00660f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 17478: 0032a2cd 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 17478: 0032a31d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 17479: 0065fc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 17480: 003bfe8d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ - 17481: 00457a21 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 17480: 003bfedd 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 17481: 00457a71 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 17482: 00635958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 17483: 0065f82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 17484: 0034ba7d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 17484: 0034bacd 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 17485: 0063b91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 17486: 002c9f19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 17487: 001d2acd 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 17488: 0066015e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 17489: 0065fcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 17490: 0065f9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 17491: 0062c97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 17492: 0063aee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17493: 0024219d 188 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 17494: 002e658d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 17495: 0040f0f1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 17494: 002e65dd 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 17495: 0040f141 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 17496: 0066012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 17497: 003c8511 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 17497: 003c8561 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 17498: 002a2421 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 17499: 00660b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 17500: 0022dcc5 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 17501: 00660a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 17502: 001d41bd 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 17503: 00660dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 17504: 00661698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 17505: 006605d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 17506: 004f7a40 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 17506: 004f7a90 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 17507: 00586468 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 17508: 0065fe84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 17509: 00632ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 17510: 0020f3e5 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 17511: 0063337c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 17512: 006329fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 17513: 002cf97d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 17514: 001c8961 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 17515: 0063b96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 17516: 0065ffa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 17517: 00444d61 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 17517: 00444db1 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 17518: 00632b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 17519: 00635a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 17520: 003edc15 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 17520: 003edc65 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 17521: 00660cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 17522: 0066072c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 17523: 00435e21 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 17523: 00435e71 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 17524: 0065fa32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 17525: 0062e138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 17526: 00324a3d 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 17526: 00324a8d 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 17527: 00232cf1 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 17528: 00447d7d 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 17528: 00447dcd 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 17529: 0062d9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ - 17530: 003e4f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ - 17531: 00457581 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 17530: 003e4f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 17531: 004575d1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 17532: 002cafe9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 17533: 00636d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 17534: 001b0f61 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 17535: 0065f330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 17536: 003dc669 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 17536: 003dc6b9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 17537: 00660b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 17538: 006351f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 17539: 001f97f1 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 17540: 0065fb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 17541: 0041c0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 17542: 0042b631 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 17541: 0041c13d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 17542: 0042b681 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 17543: 006601b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 17544: 0062ede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 17545: 0065f65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 17546: 0024ca4d 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 17547: 00415689 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 17548: 003e8759 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 17549: 003ab3f1 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 17550: 00403f81 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 17551: 00418eb9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 17547: 004156d9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 17548: 003e87a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 17549: 003ab441 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 17550: 00403fd1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 17551: 00418f09 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 17552: 00660dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 17553: 006609ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 17554: 003a9fdd 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 17555: 0044ad19 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 17554: 003aa02d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 17555: 0044ad69 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 17556: 0062d718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 17557: 0065fd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 17558: 0042b649 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 17558: 0042b699 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 17559: 00639124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 17560: 0044633d 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 17560: 0044638d 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 17561: 0065f858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 17562: 0065fcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 17563: 0062b560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 17564: 0057a9e4 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 17565: 00634bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 17566: 006314e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 17567: 00638bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_RESET_INTERRUPT_EVENT │ │ │ │ @@ -17573,1063 +17573,1063 @@ │ │ │ │ 17569: 002591b1 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 17570: 00660ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 17571: 00635558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 17572: 002aae55 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 17573: 00258885 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 17574: 0062d628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 17575: 00638260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ - 17576: 003bca59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 17576: 003bcaa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 17577: 0064f830 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 17578: 0063ac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 17579: 0065fa0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 17580: 002a1a8d 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ - 17581: 003e8dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 17581: 003e8dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 17582: 0065fd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 17583: 00345c4d 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 17584: 0040d14d 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 17583: 00345c9d 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 17584: 0040d19d 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 17585: 0065ff42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 17586: 001ab3d5 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 17587: 00660d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 17588: 0033c3e5 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 17588: 0033c435 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 17589: 00628178 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 17590: 0062d7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 17591: 003ce211 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 17591: 003ce261 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 17592: 002a5c59 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 17593: 003bcbc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ - 17594: 00447a35 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 17593: 003bcc11 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 17594: 00447a85 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 17595: 0023553d 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 17596: 00327ebd 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 17596: 00327f0d 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 17597: 0066078e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 17598: 0063782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 17599: 0065f3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 17600: 006608ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 17601: 0065f77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 17602: 003e5379 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 17602: 003e53c9 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 17603: 0020cf65 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 17604: 00636a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 17605: 003ec635 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 17605: 003ec685 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 17606: 00197ac1 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 17607: 00660e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 17608: 0066104c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17609: 006600ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 17610: 003e85f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 17610: 003e8641 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 17611: 002d344d 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 17612: 004447b1 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 17612: 00444801 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 17613: 0066072e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 17614: 0066162a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 17615: 002ee839 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 17615: 002ee889 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 17616: 00289d99 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 17617: 00630e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 17618: 001ad8a1 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 17619: 002f8241 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ - 17620: 0044797d 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 17619: 002f8291 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 17620: 004479cd 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 17621: 006600d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 17622: 00353069 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 17622: 003530b9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 17623: 00660e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 17624: 0063b498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 17625: 0062ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ - 17626: 00518368 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 17626: 005183b8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 17627: 001b49f9 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 17628: 00518220 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 17628: 00518270 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 17629: 001bb095 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 17630: 002f6f59 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 17630: 002f6fa9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 17631: 006608a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 17632: 005180d8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 17632: 00518128 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 17633: 0063e000 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 17634: 0062d868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 17635: 00412521 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 17635: 00412571 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 17636: 0063288c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 17637: 00631ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 17638: 002fb7a5 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 17638: 002fb7f5 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 17639: 00636770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 17640: 0024c3b1 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 17641: 002abc25 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 17642: 0032f97d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 17642: 0032f9cd 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 17643: 00660e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 17644: 00661138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ - 17645: 0041330d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 17645: 0041335d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 17646: 001d9295 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 17647: 00636c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ - 17648: 0041077d 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 17648: 004107cd 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 17649: 0065f3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 17650: 003bd0e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 17650: 003bd139 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 17651: 001b7d75 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 17652: 002f0e41 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 17652: 002f0e91 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 17653: 0025b321 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 17654: 0027fa65 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 17655: 003e99f1 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 17655: 003e9a41 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 17656: 0063adc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 17657: 0066009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 17658: 00322139 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 17658: 00322189 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 17659: 001f997d 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 17660: 0062c120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 17661: 0062eca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 17662: 00660d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_TMISS_DSTATE │ │ │ │ 17663: 0062e814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 17664: 00634b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 17665: 006396c4 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 17666: 0062d8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ - 17667: 00453cc5 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 17668: 00450709 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 17667: 00453d15 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 17668: 00450759 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 17669: 0062ed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 17670: 006616a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 17671: 00636870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 17672: 006330ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 17673: 0065fe52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 17674: 0062ef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 17675: 002ce2ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_le_mmu │ │ │ │ 17676: 0065f9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 17677: 0066029c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 17678: 001b9b35 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 17679: 0062dfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 17680: 0063badc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 17681: 00402125 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 17681: 00402175 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 17682: 006610c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 17683: 003d008d 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ - 17684: 002f6dc9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 17685: 00446eb1 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 17686: 00326c71 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 17683: 003d00dd 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 17684: 002f6e19 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 17685: 00446f01 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 17686: 00326cc1 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 17687: 00265c2d 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 17688: 003220bd 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 17688: 0032210d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 17689: 0062bce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 17690: 00241c9d 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 17691: 003480a1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 17691: 003480f1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 17692: 0065ff88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 17693: 00660178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 17694: 0059bed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 17695: 00660e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 17696: 003edda9 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 17697: 004195b5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 17696: 003eddf9 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 17697: 00419605 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 17698: 002b7ba1 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 17699: 0025a855 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 17700: 003d9e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 17701: 003c3885 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 17702: 002ef63d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 17700: 003d9ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 17701: 003c38d5 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 17702: 002ef68d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 17703: 0063346c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 17704: 00630e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 17705: 0062b590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 17706: 00343811 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 17707: 003eac9d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 17708: 003275ed 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 17706: 00343861 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 17707: 003eaced 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 17708: 0032763d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 17709: 006601ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 17710: 0022e96d 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 17711: 0065fdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 17712: 0062e7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 17713: 0029ee6d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 17714: 00298d99 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 17715: 0065f2eb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 17716: 00537238 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 17717: 003d73e9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 17718: 003b9d4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 17716: 00537288 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 17717: 003d7439 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 17718: 003b9d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 17719: 0065f9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 17720: 00660904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 17721: 001dc829 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 17722: 00537230 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 17723: 00377b89 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 17722: 00537280 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 17723: 00377bd9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 17724: 005a0f28 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 17725: 003bdfe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 17726: 00537228 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 17725: 003be039 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 17726: 00537278 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 17727: 00660f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17728: 0066006e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 17729: 002ebc71 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 17729: 002ebcc1 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 17730: 0062d308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 17731: 00630730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 17732: 006607b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 17733: 002be439 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 17734: 003b43d5 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 17734: 003b4425 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 17735: 00636260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 17736: 0065f8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 17737: 001b56ad 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 17738: 002ce545 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 17739: 0062d858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 17740: 0066007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ - 17741: 00381201 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 17741: 00381251 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 17742: 00598938 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 17743: 0059e6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fqtod │ │ │ │ - 17744: 0043f839 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 17744: 0043f889 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 17745: 0059d494 132 OBJECT GLOBAL DEFAULT 24 helper_info_fqtoi │ │ │ │ - 17746: 00403a89 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 17747: 003eabd9 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 17746: 00403ad9 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 17747: 003eac29 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 17748: 006605e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 17749: 001d5061 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 17750: 0036b409 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 17750: 0036b459 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 17751: 00661064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 17752: 00661608 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 17753: 006602ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 17754: 003e800d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 17754: 003e805d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 17755: 00288639 184 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 17756: 002179d1 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 17757: 00410e19 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 17757: 00410e69 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 17758: 00230209 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 17759: 0065f716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 17760: 0059d0f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fqtos │ │ │ │ 17761: 0065fdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 17762: 00221915 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 17763: 002c91c1 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 17764: 006601c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 17765: 0066049e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 17766: 00660ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ - 17767: 00324ce1 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 17767: 00324d31 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 17768: 00631780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 17769: 00638a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 17770: 0065fe20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 17771: 0065f48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 17772: 0065fb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 17773: 002cc1e9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 17774: 0063a798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 17775: 00660f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 17776: 0041af79 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 17776: 0041afc9 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 17777: 001b4859 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 17778: 0065f292 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 17779: 00630c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 17780: 003ce1c9 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 17780: 003ce219 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 17781: 002353b9 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 17782: 003e0679 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 17782: 003e06c9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 17783: 00660cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 17784: 0065fa5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 17785: 001b9091 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 17786: 00660bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 17787: 0063987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 17788: 00660422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 17789: 002be4b9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 17790: 0059b0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 17791: 0045ebb5 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 17792: 003bd071 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 17791: 0045ec05 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 17792: 003bd0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 17793: 002723a5 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 17794: 0028713d 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 17795: 00660532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_CTRL_DSTATE │ │ │ │ - 17796: 002e996d 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 17796: 002e99bd 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 17797: 0065f362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 17798: 0066086a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 17799: 0062dfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 17800: 00629e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 17801: 00636e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 17802: 001ee895 2 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ - 17803: 0033bff5 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 17803: 0033c045 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 17804: 00660590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 17805: 00221ef5 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 17806: 00430a8d 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 17807: 003ddc05 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 17806: 00430add 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 17807: 003ddc55 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 17808: 00660e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 17809: 003e2b61 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 17809: 003e2bb1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 17810: 00660342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 17811: 0062cd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 17812: 002d3a6d 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 17813: 00633d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 17814: 002ccb05 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 17815: 0065f824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 17816: 001b4915 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 17817: 002a21c9 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 17818: 003fdca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 17819: 003c56b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 17818: 003fdcf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 17819: 003c5701 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 17820: 001a4ed9 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 17821: 00634f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 17822: 006310b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 17823: 003e667d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 17823: 003e66cd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 17824: 00631200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 17825: 0045e5d9 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 17825: 0045e629 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 17826: 006363b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 17827: 00639324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ - 17828: 003d0335 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 17828: 003d0385 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 17829: 006601d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 17830: 002896bd 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 17831: 0025b26d 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 17832: 00631090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 17833: 002a0f8d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 17834: 00637ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 17835: 0062ffb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 17836: 00287bc9 100 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 17837: 00598d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 17838: 00660a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 17839: 003fbbc1 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 17839: 003fbc11 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 17840: 002248b5 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 17841: 0062f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 17842: 0065f95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 17843: 0065f99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 17844: 0033c45d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 17844: 0033c4ad 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 17845: 00631b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 17846: 003a7fc5 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 17846: 003a8015 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 17847: 00660302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 17848: 006307d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 17849: 004414fd 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 17849: 0044154d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 17850: 0065f6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 17851: 00378311 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 17851: 00378361 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 17852: 006606fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 17853: 0065f78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 17854: 003219b9 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 17854: 00321a09 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 17855: 00636b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 17856: 0059be54 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 17857: 0065fa06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ - 17858: 0045cef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 17859: 002ebcad 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ - 17860: 0040446d 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 17861: 0030c549 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 17858: 0045cf49 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 17859: 002ebcfd 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 17860: 004044bd 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 17861: 0030c599 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 17862: 0063b668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 17863: 0065fa08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 17864: 0065faea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 17865: 00628f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 17866: 006600e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ - 17867: 004518c9 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 17868: 00451139 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 17867: 00451919 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 17868: 00451189 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 17869: 0062942c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 17870: 0023b10d 10 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 17871: 00279945 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 17872: 006309e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 17873: 00660324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 17874: 0045161d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 17875: 00400e0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 17874: 0045166d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 17875: 00400e5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 17876: 006603ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 17877: 0062af4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 17878: 00458fe9 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 17879: 004167cd 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 17878: 00459039 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 17879: 0041681d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 17880: 0062b510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 17881: 0035d3f9 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 17882: 00300b9d 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 17881: 0035d449 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 17882: 00300bed 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 17883: 00634c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 17884: 002fbec9 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 17884: 002fbf19 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 17885: 0023fa59 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ - 17886: 0040a38d 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 17886: 0040a3dd 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 17887: 002cead1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 17888: 002cd159 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 17889: 00261ca9 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 17890: 002ef9f9 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 17891: 00407a09 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 17892: 003e622d 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 17890: 002efa49 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 17891: 00407a59 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 17892: 003e627d 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 17893: 002be5ed 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 17894: 0062be80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 17895: 0062d9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 17896: 0062dcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 17897: 002fceb9 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 17897: 002fcf09 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 17898: 002be53d 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 17899: 002cd2ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 17900: 0065f74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 17901: 001e84f1 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 17902: 003c0ccd 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 17902: 003c0d1d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 17903: 0062bf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 17904: 0065ff2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 17905: 00633fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 17906: 0026e689 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 17907: 00407c41 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 17907: 00407c91 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 17908: 00634c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 17909: 00218349 456 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 17910: 00639224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 17911: 00457919 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 17911: 00457969 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 17912: 0025b145 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 17913: 0062f3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 17914: 00631c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 17915: 00415c31 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 17915: 00415c81 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 17916: 00235339 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 17917: 006605fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 17918: 0065f70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 17919: 001e0f85 460 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 17920: 00634f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 17921: 002353b1 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 17922: 0023cc41 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 17923: 00222175 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 17924: 0042d575 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 17924: 0042d5c5 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 17925: 00636750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 17926: 0059aa38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 17927: 00660f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 17928: 00288ba9 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 17929: 0065fa72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 17930: 003bdac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 17931: 0042c22d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 17930: 003bdb11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 17931: 0042c27d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 17932: 002a1539 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 17933: 006390a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 17934: 002ec609 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ - 17935: 004155cd 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 17934: 002ec659 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 17935: 0041561d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 17936: 0027f935 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 17937: 00660bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 17938: 0066039e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 17939: 00660066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 17940: 0033c06d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 17940: 0033c0bd 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 17941: 00660060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 17942: 00660fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 17943: 002d1a8d 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 17944: 0042bbe1 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 17944: 0042bc31 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 17945: 00660cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 17946: 0059eee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_debug │ │ │ │ 17947: 00631c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 17948: 0040b455 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 17948: 0040b4a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 17949: 0065f538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 17950: 002cd52d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 17951: 003ceb41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 17951: 003ceb91 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 17952: 001d91d9 4 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ - 17953: 003cf1e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 17953: 003cf239 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 17954: 001ac671 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 17955: 00661634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 17956: 0063ae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 17957: 003f6009 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 17958: 003e3055 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 17959: 003f68e1 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 17957: 003f6059 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 17958: 003e30a5 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 17959: 003f6931 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 17960: 006602ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 17961: 00630aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 17962: 00450de5 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 17963: 003db69d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 17964: 00426325 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 17962: 00450e35 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 17963: 003db6ed 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 17964: 00426375 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 17965: 002d26b1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 17966: 0062d238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 17967: 003fc579 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 17968: 0043abad 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 17969: 003be36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 17970: 00448191 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 17967: 003fc5c9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 17968: 0043abfd 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 17969: 003be3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 17970: 004481e1 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 17971: 0065f736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 17972: 00628654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 17973: 0036efa1 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 17974: 0040e899 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 17973: 0036eff1 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 17974: 0040e8e9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 17975: 0062e018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 17976: 00634ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 17977: 001beb15 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 17978: 0024ef49 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 17979: 004f7a44 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 17979: 004f7a94 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 17980: 006357f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 17981: 003e8b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 17981: 003e8be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 17982: 00660398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 17983: 00457a6d 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 17983: 00457abd 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 17984: 001a4fd5 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 17985: 001f1189 484 FUNC GLOBAL DEFAULT 12 ledma_memory_write │ │ │ │ 17986: 00638b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_DISABLED_EVENT │ │ │ │ 17987: 00638f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 17988: 0065ff50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 17989: 0065f424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 17990: 0031f505 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 17991: 0045d331 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 17992: 003b13ed 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 17990: 0031f555 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 17991: 0045d381 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 17992: 003b143d 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 17993: 006352d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 17994: 003c0a75 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 17995: 00462471 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 17994: 003c0ac5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17995: 004624c1 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 17996: 0022d235 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 17997: 0065fbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 17998: 0065f876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 17999: 001be781 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 18000: 0062e1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 18001: 00638120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 18002: 00660550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 18003: 003035e9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 18003: 00303639 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 18004: 006610ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 18005: 0027f939 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 18006: 0066099a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 18007: 00630200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 18008: 0062a974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 18009: 002506ed 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 18010: 00660fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 18011: 0062c2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 18012: 0054a72c 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 18012: 0054a77c 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 18013: 0022ac09 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 18014: 0066162c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 18015: 002b806d 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 18016: 006601c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 18017: 001d74c1 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 18018: 0062c370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ - 18019: 00458f65 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 18019: 00458fb5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 18020: 0062905c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 18021: 0063a218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 18022: 0043aa3d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 18022: 0043aa8d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 18023: 0063aa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 18024: 0065f65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 18025: 001ade99 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 18026: 006607ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 18027: 0065f4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 18028: 002220cd 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 18029: 00630d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 18030: 006310e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 18031: 00660366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 18032: 00220ccd 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 18033: 003e0891 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 18033: 003e08e1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 18034: 00628e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 18035: 002aa9d5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 18036: 0065f826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 18037: 0041aead 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 18037: 0041aefd 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 18038: 00636220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 18039: 00660430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 18040: 0022fde9 196 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 18041: 0065f8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 18042: 00660544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 18043: 0065fdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 18044: 006607c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 18045: 00639718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 18046: 00255d95 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 18047: 001e5e75 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ - 18048: 00400a9d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 18048: 00400aed 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 18049: 00631580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 18050: 0065fb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 18051: 0066112e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 18052: 00661062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 18053: 002d4019 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 18054: 0062d918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 18055: 00629da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 18056: 0065fcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 18057: 00456df9 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 18057: 00456e49 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 18058: 00634ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 18059: 006603ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 18060: 001b9de5 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 18061: 002ebc49 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 18061: 002ebc99 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 18062: 006309f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 18063: 00416215 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 18063: 00416265 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 18064: 0062c4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 18065: 001addd9 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 18066: 003bc8b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ - 18067: 0043e78d 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 18066: 003bc905 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 18067: 0043e7dd 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 18068: 0062af3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 18069: 0063a448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 18070: 0065ffc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 18071: 003e2e2d 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 18071: 003e2e7d 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 18072: 0065fd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 18073: 0065ff06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 18074: 001f7cfd 40 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 18075: 0066100c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 18076: 0045a289 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 18076: 0045a2d9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 18077: 00660744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 18078: 006601cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 18079: 0020b975 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 18080: 00631ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 18081: 002f7c61 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 18081: 002f7cb1 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 18082: 00660e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 18083: 0034c54d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 18083: 0034c59d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 18084: 0065f16c 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 18085: 0065fd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 18086: 00517c40 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 18087: 003da469 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 18088: 00345b31 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 18089: 004214f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 18086: 00517c90 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 18087: 003da4b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 18088: 00345b81 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 18089: 00421541 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 18090: 0063a3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 18091: 0063b92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 18092: 002d2499 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 18093: 0062cbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 18094: 00660088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 18095: 003fd029 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 18095: 003fd079 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 18096: 00630420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 18097: 0031cd81 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 18098: 003a8481 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 18099: 002ee151 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 18097: 0031cdd1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 18098: 003a84d1 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 18099: 002ee1a1 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 18100: 006299f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 18101: 00343781 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 18102: 003cc839 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 18103: 00409ee5 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 18104: 00410171 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 18105: 00370b81 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 18101: 003437d1 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 18102: 003cc889 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 18103: 00409f35 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 18104: 004101c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 18105: 00370bd1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 18106: 001d4169 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 18107: 0066085a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 18108: 003c55dd 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 18108: 003c562d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 18109: 006602e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 18110: 0040e2e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 18110: 0040e335 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 18111: 001dcdd1 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_sysbus │ │ │ │ 18112: 00660890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 18113: 002aa9d1 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 18114: 006606d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 18115: 0063a9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 18116: 0065f456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 18117: 0062dba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 18118: 006282c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 18119: 00634a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 18120: 004227f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 18120: 00422841 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 18121: 0065fbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 18122: 00331a05 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 18122: 00331a55 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 18123: 00661010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 18124: 002fd651 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 18124: 002fd6a1 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 18125: 0062f744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 18126: 002cca2d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 18127: 0065fd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 18128: 0025a909 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 18129: 0023a541 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 18130: 0065f384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 18131: 001eda29 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 18132: 003bcd65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 18133: 00437eb5 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 18134: 003dbba5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 18132: 003bcdb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 18133: 00437f05 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 18134: 003dbbf5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 18135: 0065f2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 18136: 003d7039 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 18136: 003d7089 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 18137: 00636960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 18138: 006607d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 18139: 0062aa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 18140: 003d0c21 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 18140: 003d0c71 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 18141: 001b3f3d 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 18142: 006603c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 18143: 002cbf8d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 18144: 00629ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 18145: 00400705 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 18146: 004568f5 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 18145: 00400755 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 18146: 00456945 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 18147: 001dfcc9 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 18148: 003e7945 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 18148: 003e7995 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 18149: 006602f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 18150: 002b404d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 18151: 00278b05 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 18152: 002214b5 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 18153: 0029df39 32 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 18154: 00660b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 18155: 0065fc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 18156: 00580760 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 18157: 0058331c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 18158: 002615f5 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 18159: 0066015c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 18160: 00660ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 18161: 00660644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 18162: 00637030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 18163: 0041e565 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 18163: 0041e5b5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 18164: 002bd70d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 18165: 0062cc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 18166: 00660512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 18167: 002be1fd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 18168: 001dffbd 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 18169: 0030b449 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 18169: 0030b499 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 18170: 00634d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 18171: 0062bcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 18172: 0065f696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 18173: 00634c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 18174: 00598ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 18175: 0042d035 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 18175: 0042d085 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 18176: 00660660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 18177: 001d69f9 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 18178: 0065f594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 18179: 0065fe30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 18180: 0062c3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 18181: 005802f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 18182: 0062a7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 18183: 0062b680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 18184: 003ecc55 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 18184: 003ecca5 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 18185: 0020e325 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 18186: 0041b27d 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 18186: 0041b2cd 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 18187: 0063366c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 18188: 003cbae1 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 18189: 0041c219 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 18190: 00432c39 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 18191: 003df0d9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 18188: 003cbb31 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 18189: 0041c269 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 18190: 00432c89 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 18191: 003df129 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 18192: 0026737d 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 18193: 0066100a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 18194: 00660356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 18195: 0065fd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 18196: 00630710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 18197: 00236365 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 18198: 006601d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 18199: 0065f410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 18200: 003252a9 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 18200: 003252f9 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 18201: 0027a14d 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 18202: 002ef52d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 18202: 002ef57d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 18203: 006315f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 18204: 00225bf5 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 18205: 00660524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEON3_RESET_IRQ_DSTATE │ │ │ │ 18206: 006601a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 18207: 002c953d 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 18208: 0034e549 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 18208: 0034e599 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 18209: 002302ed 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 18210: 002d2561 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 18211: 006299c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 18212: 0066020a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 18213: 00635508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 18214: 003df7bd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 18214: 003df80d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 18215: 00660936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 18216: 00225fc9 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 18217: 00235519 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 18218: 002a0889 416 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 18219: 002abd35 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 18220: 001a9351 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 18221: 006607de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 18222: 00637380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 18223: 00639bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 18224: 001b7681 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 18225: 006389ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 18226: 003210e9 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 18226: 00321139 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 18227: 00638550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 18228: 0043db9d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 18228: 0043dbed 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 18229: 00628eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 18230: 00225dd9 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 18231: 00660682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 18232: 002cc409 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 18233: 002c5de9 264 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 18234: 002bd9a1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 18235: 002be285 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 18236: 00279ebd 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 18237: 002a138d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 18238: 00417921 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 18239: 0033a669 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 18238: 00417971 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 18239: 0033a6b9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 18240: 00660478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 18241: 0064f998 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 18242: 002377dd 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 18243: 001b3ba9 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 18244: 00660ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 18245: 005830dc 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 18246: 00431ce1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 18246: 00431d31 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 18247: 00240135 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 18248: 0062b520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 18249: 002f6d01 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 18250: 0040002d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 18249: 002f6d51 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 18250: 0040007d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 18251: 0025d615 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 18252: 0020a359 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ 18253: 002b124d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 18254: 001b93c1 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 18255: 001ae57d 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 18256: 003ba7ad 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 18256: 003ba7fd 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 18257: 00660a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 18258: 006300e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 18259: 00660136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 18260: 0062eac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 18261: 003d2db1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 18261: 003d2e01 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 18262: 0065fcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 18263: 005955a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 18264: 004085f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 18264: 00408645 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 18265: 0024d47d 2584 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 18266: 00628fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 18267: 0059aabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 18268: 0065f8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 18269: 00660e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 18270: 002a2d75 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 18271: 001adf59 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 18272: 00636600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 18273: 0029e3bd 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 18274: 003cc145 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 18274: 003cc195 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 18275: 0065fd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 18276: 00298bf9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 18277: 00185455 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 18278: 0063a66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 18279: 00660b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 18280: 00631330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 18281: 0044722d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 18281: 0044727d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 18282: 0065f852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 18283: 0024b111 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 18284: 001a8395 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 18285: 002fb8fd 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 18285: 002fb94d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 18286: 00628dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 18287: 003c9129 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 18287: 003c9179 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 18288: 002d0ab9 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 18289: 006600a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 18290: 0035cf8d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 18290: 0035cfdd 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 18291: 0065f2e6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 18292: 00414dd5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 18292: 00414e25 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 18293: 00628f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 18294: 00222921 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 18295: 004140b5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 18295: 00414105 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 18296: 001977b9 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 18297: 00436715 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 18298: 00436885 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 18299: 002f53e9 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 18297: 00436765 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 18298: 004368d5 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 18299: 002f5439 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 18300: 00630160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 18301: 002b11fd 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ 18302: 00639054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 18303: 0032ba41 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 18304: 00437661 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 18305: 00452fa9 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 18303: 0032ba91 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 18304: 004376b1 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 18305: 00452ff9 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 18306: 006601f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 18307: 0065f744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 18308: 003e9f0d 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 18308: 003e9f5d 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 18309: 00660c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 18310: 0058296c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 18311: 0065f352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 18312: 003b9dc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 18313: 00433b05 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 18312: 003b9e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 18313: 00433b55 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 18314: 00633898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_PGFLUSH_EVENT │ │ │ │ 18315: 0062f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 18316: 0062c2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 18317: 0065fcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 18318: 002a2c51 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 18319: 0043f715 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 18319: 0043f765 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 18320: 00660f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 18321: 006604aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 18322: 0059271c 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 18323: 0041858d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 18323: 004185dd 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 18324: 0065f872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 18325: 00629c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 18326: 0062f064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 18327: 0062db78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 18328: 006295b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 18329: 00632a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 18330: 001addf9 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ - 18331: 00411b3d 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 18331: 00411b8d 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 18332: 0062b490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 18333: 0063362c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 18334: 0065fbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 18335: 00636410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 18336: 00583114 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 18337: 0066040a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 18338: 0065fe38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 18339: 003d20b1 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 18340: 0040f2a1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18339: 003d2101 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 18340: 0040f2f1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 18341: 0062f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 18342: 00631340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 18343: 002bdc21 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 18344: 003cd14d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 18345: 0042ce49 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 18344: 003cd19d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 18345: 0042ce99 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 18346: 002be30d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 18347: 0065fd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 18348: 00660952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 18349: 0065fece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 18350: 00222b19 332 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 18351: 003f898d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 18352: 0041dd5d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 18351: 003f89dd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 18352: 0041ddad 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 18353: 00223fb9 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 18354: 0033d95d 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 18355: 005376c8 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 18354: 0033d9ad 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 18355: 00537718 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 18356: 00639e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 18357: 0032aa89 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 18357: 0032aad9 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 18358: 00660774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 18359: 002ec155 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 18359: 002ec1a5 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 18360: 0025a975 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 18361: 0040237d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 18361: 004023cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 18362: 00240b0d 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 18363: 0044f6ed 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 18363: 0044f73d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 18364: 00632f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 18365: 0032771d 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 18365: 0032776d 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 18366: 00660264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 18367: 002224cd 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ - 18368: 003bcf81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 18368: 003bcfd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 18369: 00639074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 18370: 00661618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 18371: 00634af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 18372: 006396a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 18373: 0041c9a5 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 18373: 0041c9f5 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 18374: 0062bcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 18375: 00628744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 18376: 002ecf65 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 18377: 003e0bd1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 18376: 002ecfb5 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 18377: 003e0c21 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 18378: 00632ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 18379: 0062928c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 18380: 0065fb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 18381: 00631660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 18382: 00381401 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 18382: 00381451 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 18383: 00660414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 18384: 003da835 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 18385: 003be205 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 18384: 003da885 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 18385: 003be255 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 18386: 00211615 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 18387: 002a2fd1 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 18388: 0065f8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 18389: 0063a418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 18390: 00405a29 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 18390: 00405a79 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 18391: 006610b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 18392: 00635048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 18393: 0062eae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 18394: 0062e784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 18395: 001e4b15 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 18396: 0032a4b9 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 18396: 0032a509 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 18397: 002aa0d1 312 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 18398: 00638a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 18399: 002a1b35 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 18400: 0034c00d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 18400: 0034c05d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 18401: 00631540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 18402: 00298c61 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ - 18403: 002e6c31 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 18403: 002e6c81 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 18404: 001e05c9 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 18405: 0063a84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 18406: 00451d25 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 18407: 003da211 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 18406: 00451d75 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 18407: 003da261 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 18408: 00636d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 18409: 0065f7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 18410: 00660f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 18411: 002f4d75 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 18411: 002f4dc5 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ 18412: 00638bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_WRITE_SOFTINT_EVENT │ │ │ │ - 18413: 003dacb5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 18413: 003dad05 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 18414: 001af029 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 18415: 002490a9 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 18416: 0040a069 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 18416: 0040a0b9 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 18417: 0025d5a1 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 18418: 00442055 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 18418: 004420a5 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 18419: 00628b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 18420: 0062ee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 18421: 0025a80d 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 18422: 00308d49 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 18422: 00308d99 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 18423: 00660c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 18424: 006601b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 18425: 00660b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 18426: 002cda31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 18427: 0065f6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 18428: 00635af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 18429: 0062922c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 18430: 003ed295 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 18430: 003ed2e5 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 18431: 00660f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 18432: 006326fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 18433: 003d96f1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 18434: 004354f5 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 18433: 003d9741 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 18434: 00435545 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 18435: 0065f6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 18436: 0065f28f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 18437: 0065fa5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 18438: 0062a2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 18439: 0025a89d 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 18440: 002d4031 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 18441: 00631000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 18442: 00344741 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 18443: 002ecc8d 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 18442: 00344791 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 18443: 002eccdd 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 18444: 0065fb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 18445: 0063a57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 18446: 003b45c5 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 18446: 003b4615 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 18447: 0062d248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 18448: 0065f82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 18449: 003427bd 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 18450: 0042f82d 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 18449: 0034280d 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 18450: 0042f87d 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 18451: 00634b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 18452: 0063aa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 18453: 0063acac 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 18454: 0063e030 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 18455: 0040d041 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 18456: 0030649d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 18455: 0040d091 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 18456: 003064ed 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 18457: 0065fae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 18458: 0034ca05 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 18458: 0034ca55 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 18459: 006389cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 18460: 006604f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 18461: 0066002e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 18462: 0065f656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 18463: 003bcb49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 18463: 003bcb99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 18464: 0065fa7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 18465: 0063a358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 18466: 00185c3d 140 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 18467: 0045bc81 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 18467: 0045bcd1 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 18468: 00639034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ - 18469: 002e3aed 18 FUNC GLOBAL DEFAULT 12 cpu_cwp_dec │ │ │ │ + 18469: 002e3b3d 18 FUNC GLOBAL DEFAULT 12 cpu_cwp_dec │ │ │ │ 18470: 002daf59 118 FUNC GLOBAL DEFAULT 12 helper_fnsmuld │ │ │ │ 18471: 00660268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 18472: 003e2199 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 18472: 003e21e9 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 18473: 00635478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 18474: 00258dd1 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 18475: 00261f41 316 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 18476: 00660192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 18477: 0065f5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 18478: 001b9621 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 18479: 00660b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 18480: 003ec2c1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ - 18481: 00449445 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 18480: 003ec311 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 18481: 00449495 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 18482: 00660b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 18483: 00632fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 18484: 00636d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 18485: 00457c79 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 18486: 0040aca5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 18485: 00457cc9 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 18486: 0040acf5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 18487: 00634fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 18488: 0062f4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 18489: 003e1939 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 18489: 003e1989 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 18490: 006370e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 18491: 002c2c35 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ - 18492: 003054c9 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ - 18493: 004419f5 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 18492: 00305519 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 18493: 00441a45 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 18494: 00638350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 18495: 0062f2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 18496: 001ba081 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 18497: 00584110 12 OBJECT GLOBAL DEFAULT 21 SevGuestType_lookup │ │ │ │ 18498: 00285acd 1896 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ 18499: 0062f264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 18500: 006325dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 18501: 0062bea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 18502: 00634d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 18503: 0020e09d 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 18504: 0062de18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 18505: 002c24ad 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 18506: 006606ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 18507: 0032e4cd 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 18507: 0032e51d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 18508: 00660b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 18509: 00309279 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 18509: 003092c9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 18510: 00660f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 18511: 0043fe05 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 18511: 0043fe55 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 18512: 0023b5d5 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 18513: 0063b050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 18514: 00403d1d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 18514: 00403d6d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 18515: 0065f912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 18516: 006608e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 18517: 003d2351 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 18517: 003d23a1 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 18518: 001c28d1 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 18519: 00639a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 18520: 006383c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 18521: 003b9b6d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 18521: 003b9bbd 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 18522: 0065f72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 18523: 0063289c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 18524: 0066014e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18525: 0040db99 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 18525: 0040dbe9 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 18526: 00661680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 18527: 00660b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 18528: 001d91c9 4 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 18529: 001fad39 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 18530: 0065fdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 18531: 0059d620 132 OBJECT GLOBAL DEFAULT 24 helper_info_taddcctv │ │ │ │ 18532: 005803e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 18533: 004053c1 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 18533: 00405411 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 18534: 0065fdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 18535: 003f2b01 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 18535: 003f2b51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 18536: 00632f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 18537: 001a5e59 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 18538: 00331c09 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 18538: 00331c59 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 18539: 002895a5 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 18540: 0023d1d9 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 18541: 003f3369 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 18541: 003f33b9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 18542: 0062bec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 18543: 00580a34 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 18544: 0042cead 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 18544: 0042cefd 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 18545: 002b6b95 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 18546: 006601aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 18547: 002d2dc9 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 18548: 00431ca9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 18548: 00431cf9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 18549: 0065f98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 18550: 003a2ff1 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 18550: 003a3041 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 18551: 002d2411 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 18552: 003fbea5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 18553: 004f72f0 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 18552: 003fbef5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 18553: 004f7340 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 18554: 0065fa68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 18555: 006616ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ 18556: 00245b89 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 18557: 001ae8b9 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 18558: 0065f4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 18559: 006310d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 18560: 006609e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 18561: 002d508d 380 FUNC GLOBAL DEFAULT 12 mmu_probe │ │ │ │ 18562: 001ac1b1 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 18563: 00402cc1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 18563: 00402d11 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 18564: 0066160b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 18565: 006305a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 18566: 00660dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 18567: 002610ad 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 18568: 00251d69 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 18569: 002cc051 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 18570: 003a243d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 18571: 0042e11d 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 18570: 003a248d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 18571: 0042e16d 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 18572: 0066002a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 18573: 001b3ecd 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 18574: 0062ef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 18575: 0062b720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 18576: 0058119c 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 18577: 00632f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 18578: 002ba6c5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 18579: 006603b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 18580: 0062a914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 18581: 006610da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 18582: 00214395 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 18583: 0041cd69 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 18584: 0043bfd5 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 18585: 00303435 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 18583: 0041cdb9 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 18584: 0043c025 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 18585: 00303485 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 18586: 0062db58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 18587: 0062b430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 18588: 003772f9 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 18588: 00377349 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 18589: 0065f7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 18590: 0026c515 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 18591: 003e0781 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 18592: 002ec019 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 18591: 003e07d1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 18592: 002ec069 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 18593: 002cb7c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 18594: 00661074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 18595: 0065fcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 18596: 00304cad 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 18597: 0034e859 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 18596: 00304cfd 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 18597: 0034e8a9 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 18598: 001a9401 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 18599: 005803c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 18600: 005a3afc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 18601: 001a8209 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 18602: 00660e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 18603: 0032d5fd 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 18603: 0032d64d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 18604: 006609f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 18605: 00660b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ - 18606: 003bac7d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 18607: 00431141 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ - 18608: 003de515 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ - 18609: 002f0de9 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 18610: 0030926d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 18606: 003baccd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 18607: 00431191 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 18608: 003de565 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 18609: 002f0e39 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 18610: 003092bd 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 18611: 001c8ad1 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 18612: 0065f2b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 18613: 002d1f71 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 18614: 00636290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 18615: 00431339 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 18615: 00431389 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 18616: 0022539d 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 18617: 003eafc1 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 18617: 003eb011 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 18618: 0065f334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 18619: 00596d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 18620: 006601a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 18621: 0062d6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 18622: 003f3c9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 18623: 0045cc85 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ - 18624: 003282f1 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 18622: 003f3ced 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 18623: 0045ccd5 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 18624: 00328341 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 18625: 00660440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 18626: 002115a1 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 18627: 001a5c71 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 18628: 006608c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 18629: 0059dee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_save │ │ │ │ 18630: 006610ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 18631: 0024e5f5 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ @@ -18648,201 +18648,201 @@ │ │ │ │ 18644: 002d560d 12 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 18645: 00639d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 18646: 0063af44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 18647: 001d8cc1 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 18648: 002ba749 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 18649: 0065f6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 18650: 0063b8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 18651: 003fda49 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 18652: 00303bc5 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 18651: 003fda99 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 18652: 00303c15 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 18653: 006308e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 18654: 0065f2bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 18655: 002baa51 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 18656: 0065f62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 18657: 00636330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 18658: 00635988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 18659: 00629a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 18660: 0021112d 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 18661: 0062e9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 18662: 003e8c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 18662: 003e8cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 18663: 0065f300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 18664: 0026b699 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 18665: 0062b5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 18666: 0027a995 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 18667: 006600fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 18668: 003275bd 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 18669: 003f3f61 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 18670: 003d0f0d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 18668: 0032760d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 18669: 003f3fb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 18670: 003d0f5d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 18671: 00629c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 18672: 003be679 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 18672: 003be6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 18673: 0066022a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 18674: 0040c739 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 18675: 0040eab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ - 18676: 004541b5 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 18674: 0040c789 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 18675: 0040eb05 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 18676: 00454205 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 18677: 00248b11 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 18678: 0062b6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 18679: 002b7c49 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 18680: 00660bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 18681: 0026e281 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 18682: 001b1d21 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 18683: 0042cbf9 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 18683: 0042cc49 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 18684: 0020f0f1 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 18685: 0062f534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 18686: 00218b15 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 18687: 00410009 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 18687: 00410059 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 18688: 0065f60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 18689: 005371f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 18689: 00537244 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 18690: 00630850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 18691: 00596cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 18692: 00637050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 18693: 00639a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 18694: 0066107c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 18695: 0062dad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 18696: 0062a1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 18697: 006336cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 18698: 003bf89d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 18698: 003bf8ed 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 18699: 001fd959 244 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 18700: 006616e9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 18701: 0028899d 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 18702: 0037ae1d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 18703: 00400601 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 18704: 002e4cf1 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 18702: 0037ae6d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 18703: 00400651 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 18704: 002e4d41 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 18705: 00636820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ - 18706: 004f6f3c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 18706: 004f6f8c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 18707: 0062e0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 18708: 0065fb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 18709: 00660f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 18710: 003582d1 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 18710: 00358321 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 18711: 00660670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 18712: 003e1611 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18712: 003e1661 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18713: 006608cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 18714: 002da955 56 FUNC GLOBAL DEFAULT 12 helper_fstod │ │ │ │ 18715: 0062b880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 18716: 002dab6d 52 FUNC GLOBAL DEFAULT 12 helper_fstoi │ │ │ │ 18717: 0065f9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 18718: 006606b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 18719: 00639684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 18720: 00580370 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 18721: 006383f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 18722: 0062bca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 18723: 002ef6b9 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 18723: 002ef709 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 18724: 002da9ed 140 FUNC GLOBAL DEFAULT 12 helper_fstoq │ │ │ │ - 18725: 0043e64d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 18725: 0043e69d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 18726: 0023b119 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 18727: 00259f05 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 18728: 0063bbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 18729: 00630130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 18730: 003f56dd 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 18730: 003f572d 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 18731: 00634b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 18732: 006371e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 18733: 0065fa2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 18734: 00255269 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 18735: 00198e55 356 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 18736: 003ef071 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 18737: 0033b499 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 18736: 003ef0c1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 18737: 0033b4e9 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 18738: 006607d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 18739: 002408e5 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 18740: 003b932d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 18740: 003b937d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 18741: 00593190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 18742: 006610d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 18743: 00660cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 18744: 0029fd89 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ 18745: 006604b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 18746: 00598e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 18747: 003fdac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 18747: 003fdb11 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 18748: 0065fa44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 18749: 00660848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 18750: 002c5f51 232 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 18751: 00437445 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 18752: 0040a769 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 18751: 00437495 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 18752: 0040a7b9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 18753: 00219475 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 18754: 0065fe60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 18755: 004266c9 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 18755: 00426719 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 18756: 001fb019 4 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ - 18757: 0041f059 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 18758: 002f38f9 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 18757: 0041f0a9 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 18758: 002f3949 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 18759: 002d26ad 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 18760: 003f72bd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 18761: 0034baa5 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 18760: 003f730d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 18761: 0034baf5 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 18762: 001a8b11 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 18763: 002ba7d1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 18764: 0062c3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 18765: 0062da58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 18766: 00639ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 18767: 0062ad8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ - 18768: 004334e5 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 18768: 00433535 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 18769: 002a0efd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 18770: 00660f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 18771: 002ef6d1 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 18772: 003ca06d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 18771: 002ef721 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 18772: 003ca0bd 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 18773: 0066042c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 18774: 001faf51 92 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_free_partition │ │ │ │ 18775: 002b436d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 18776: 001ba069 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 18777: 001fb049 44 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 18778: 00450785 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 18778: 004507d5 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 18779: 0066044c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 18780: 002c8bed 100 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ - 18781: 00415509 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 18781: 00415559 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 18782: 0063bc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 18783: 003e5c91 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 18783: 003e5ce1 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 18784: 0026c685 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 18785: 0019857d 2000 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 18786: 002cc655 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ - 18787: 0034d771 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 18787: 0034d7c1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 18788: 006600ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 18789: 0062e714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 18790: 00660604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 18791: 0062b900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 18792: 00596c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 18793: 00660f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 18794: 006391f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 18795: 00660316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 18796: 00660dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 18797: 002ccd79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 18798: 00328351 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 18798: 003283a1 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 18799: 0063b1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 18800: 003e9ac9 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 18800: 003e9b19 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 18801: 002b6185 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 18802: 00660c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 18803: 0063290c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 18804: 006311b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 18805: 00221405 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 18806: 0044d805 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 18806: 0044d855 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 18807: 00660c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 18808: 0065fb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 18809: 002ef66d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 18810: 0044ccc1 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 18811: 00311b71 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 18809: 002ef6bd 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 18810: 0044cd11 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 18811: 00311bc1 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 18812: 00239fa1 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 18813: 00633b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 18814: 00636530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 18815: 00437bf1 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 18815: 00437c41 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 18816: 006600f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 18817: 00632cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 18818: 006606c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 18819: 00660620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 18820: 002bbad9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 18821: 003ba971 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 18822: 00344501 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 18821: 003ba9c1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 18822: 00344551 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 18823: 0063307c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 18824: 00345a91 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 18824: 00345ae1 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 18825: 00660892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 18826: 002c0ca1 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 18827: 002771e5 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 18828: 00583020 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 18829: 002bc379 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 18830: 00236955 112 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 18831: 003a7931 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 18831: 003a7981 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 18832: 002c9829 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 18833: 004590f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 18834: 0040c075 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 18835: 004305dd 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 18836: 003bd7b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 18837: 003fac91 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 18833: 00459141 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 18834: 0040c0c5 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 18835: 0043062d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 18836: 003bd805 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 18837: 003face1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 18838: 006329cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 18839: 00634c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 18840: 00630b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 18841: 00632edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 18842: 00631a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 18843: 006355d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 18844: 0059ab40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ @@ -18850,252 +18850,252 @@ │ │ │ │ 18846: 002a47d9 644 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 18847: 0022e8c5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 18848: 0065f61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 18849: 00660686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ 18850: 00594a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 18851: 0062e864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 18852: 00249431 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 18853: 0043cc81 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 18854: 0045ac29 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 18853: 0043ccd1 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 18854: 0045ac79 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 18855: 001aac51 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 18856: 003f2ac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 18856: 003f2b15 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ 18857: 00638b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_DONE_EVENT │ │ │ │ - 18858: 003e0199 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 18858: 003e01e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 18859: 0062f494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 18860: 0062ac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 18861: 0065f5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 18862: 0065fa94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 18863: 004106bd 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 18863: 0041070d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 18864: 002124fd 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 18865: 00594210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 18866: 0063a67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 18867: 00638da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 18868: 0066052e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_PGFLUSH_DSTATE │ │ │ │ 18869: 002a1461 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ 18870: 00660526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEON3_SET_IRQ_DSTATE │ │ │ │ - 18871: 003ba351 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 18871: 003ba3a1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 18872: 0062b2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 18873: 00254fad 236 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ - 18874: 002f725d 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 18874: 002f72ad 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 18875: 00637440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 18876: 00448d89 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 18877: 003e40c9 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 18876: 00448dd9 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 18877: 003e4119 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 18878: 001fb0a1 4 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 18879: 0065ee0c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 18880: 0063b90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 18881: 0062a0bc 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 18882: 003f5249 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 18882: 003f5299 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 18883: 0066036c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 18884: 00254d81 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 18885: 00638040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 18886: 0065f682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 18887: 0063b8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 18888: 005904d4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 18889: 0040d84d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 18889: 0040d89d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 18890: 00289015 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 18891: 00636b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 18892: 00590504 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 18893: 00638340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 18894: 00446bd5 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 18895: 003810a9 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 18894: 00446c25 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 18895: 003810f9 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 18896: 00590554 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 18897: 005905f4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 18898: 00629d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 18899: 00660b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ - 18900: 00460971 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 18900: 004609c1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 18901: 002b3ced 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 18902: 001b3929 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 18903: 002cf1a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 18904: 002f5ca1 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 18904: 002f5cf1 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 18905: 0066060e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 18906: 0065f8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 18907: 006608fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 18908: 006304c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 18909: 003f3a11 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 18910: 0031fe41 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 18909: 003f3a61 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 18910: 0031fe91 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 18911: 00661058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 18912: 002b3cbd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 18913: 003f7035 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 18913: 003f7085 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 18914: 0065f4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 18915: 00306421 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 18915: 00306471 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 18916: 002d3629 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 18917: 002b5879 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 18918: 0062be30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 18919: 002f67f1 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 18920: 00459641 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ - 18921: 00327891 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 18922: 003d9d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 18919: 002f6841 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 18920: 00459691 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 18921: 003278e1 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 18922: 003d9db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 18923: 001ff635 224 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 18924: 00402fed 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 18925: 003e03b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 18924: 0040303d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 18925: 003e0405 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 18926: 00637e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 18927: 002b55e1 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 18928: 006346f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 18929: 00408dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 18929: 00408e11 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 18930: 0066001c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 18931: 0062f654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 18932: 002b6915 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 18933: 00660868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 18934: 00660762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 18935: 002b5c69 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 18936: 0034985d 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 18936: 003498ad 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 18937: 002b5ca9 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 18938: 002b5ced 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 18939: 0065f360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 18940: 00633ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 18941: 0065fc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 18942: 00583038 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 18943: 002ca669 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 18944: 00660766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 18945: 002b5d35 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 18946: 0065f600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 18947: 0066112a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 18948: 003203b5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 18948: 00320405 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 18949: 00635708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 18950: 003d7629 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 18950: 003d7679 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 18951: 00630fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 18952: 005a12d4 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 18953: 00660d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 18954: 0062e7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 18955: 0040bed5 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 18955: 0040bf25 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 18956: 00660134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 18957: 006310f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 18958: 003cb671 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 18959: 0040d78d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 18958: 003cb6c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 18959: 0040d7dd 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 18960: 00661106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 18961: 00637390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 18962: 0062a8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 18963: 0065fdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 18964: 00255d6d 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 18965: 00287295 72 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 18966: 0065f2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 18967: 002caae9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 18968: 003dd089 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 18968: 003dd0d9 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 18969: 0063274c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 18970: 00660152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 18971: 002f4efd 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 18971: 002f4f4d 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 18972: 0062b820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 18973: 006604e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 18974: 00250681 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 18975: 0062ac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 18976: 0032e0c5 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 18976: 0032e115 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ 18977: 0065f492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 18978: 0024908d 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 18979: 002cf001 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 18980: 00660042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 18981: 006604e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 18982: 0040f009 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 18982: 0040f059 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 18983: 002c5d5d 140 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 18984: 0063286c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 18985: 00238c79 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 18986: 00660668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 18987: 00319069 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 18988: 0037dc05 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 18987: 003190b9 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 18988: 0037dc55 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 18989: 0062d6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ - 18990: 003b4991 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 18990: 003b49e1 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 18991: 002c8499 220 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 18992: 00660d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_SWITCH_PSTATE_DSTATE │ │ │ │ 18993: 00638d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 18994: 00660204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 18995: 003bdd55 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ - 18996: 0041d5bd 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 18995: 003bdda5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 18996: 0041d60d 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 18997: 0065fae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 18998: 006375e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 18999: 00448059 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 18999: 004480a9 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 19000: 00595524 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 19001: 003a862d 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 19001: 003a867d 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 19002: 00299341 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 19003: 001b79b5 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ 19004: 00629508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 19005: 006605c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 19006: 002ab4b5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 19007: 002e6731 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 19007: 002e6781 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 19008: 0022f741 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 19009: 00639a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 19010: 003f2bf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 19011: 00402305 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 19012: 003b6d55 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 19013: 0037dfbd 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 19014: 0045cfe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 19010: 003f2c41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 19011: 00402355 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 19012: 003b6da5 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 19013: 0037e00d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 19014: 0045d039 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 19015: 00595290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 19016: 0040de69 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 19016: 0040deb9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 19017: 00187751 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 19018: 0065fb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 19019: 0063331c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 19020: 00660a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 19021: 00442a11 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 19021: 00442a61 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 19022: 00636b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 19023: 002fb8f1 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 19023: 002fb941 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 19024: 0065f28d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 19025: 001f7515 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 19026: 0065f3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 19027: 001a8fe1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 19028: 0062ad2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 19029: 00632f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 19030: 00660642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 19031: 0065fc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 19032: 002c1e61 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 19033: 00661652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ - 19034: 0041fdd9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 19034: 0041fe29 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 19035: 00629948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 19036: 00631300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 19037: 006318f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 19038: 003b5185 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 19038: 003b51d5 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 19039: 0063aac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 19040: 00444385 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 19040: 004443d5 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 19041: 0065f7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 19042: 003b50f9 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 19042: 003b5149 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 19043: 0065f2ca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 19044: 0033a505 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 19044: 0033a555 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 19045: 00630ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ - 19046: 003c0511 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 19047: 0045eb51 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 19046: 003c0561 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 19047: 0045eba1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 19048: 0065f3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 19049: 0062f6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 19050: 0062f2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 19051: 00634a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 19052: 002ca5bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 19053: 0024e705 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 19054: 0066033c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 19055: 003694fd 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 19055: 0036954d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 19056: 0066168e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 19057: 0065f786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 19058: 00630620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 19059: 0062e098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 19060: 002f715d 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 19060: 002f71ad 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 19061: 0062ae7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 19062: 001e21f9 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 19063: 0035a141 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 19063: 0035a191 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 19064: 002b42a5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 19065: 0062b410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 19066: 0063ac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 19067: 00639cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 19068: 001a8e81 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 19069: 0062c760 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ - 19070: 003f2d95 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 19071: 0036a539 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ - 19072: 003f6d0d 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 19073: 003ee841 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 19074: 003bc711 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 19070: 003f2de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 19071: 0036a589 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 19072: 003f6d5d 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 19073: 003ee891 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 19074: 003bc761 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 19075: 0024f209 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 19076: 003b4f7d 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 19076: 003b4fcd 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 19077: 0062b540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 19078: 0022ed0d 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 19079: 006385f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 19080: 0065f524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 19081: 0044608d 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 19082: 0034c0e9 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 19081: 004460dd 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 19082: 0034c139 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 19083: 0063379c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 19084: 0043db95 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 19084: 0043dbe5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 19085: 001a7981 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 19086: 0066000a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 19087: 001b5f0d 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 19088: 00221d49 108 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 19089: 0063ab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 19090: 003f429d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 19090: 003f42ed 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 19091: 0065f5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 19092: 00439d2d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 19092: 00439d7d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 19093: 00661310 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 19094: 00660e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 19095: 002556cd 1220 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 19096: 001f7d5d 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ │ 19097: 006367f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_EVENT │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -26,15 +26,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x17de80 │ │ │ │ - 0x0000000d (FINI) 0x463730 │ │ │ │ + 0x0000000d (FINI) 0x463780 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x566dd8 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1100 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x567224 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x70774 │ │ │ │ 0x00000006 (SYMTAB) 0x25dd4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: bf35aaf6881c27aa03ffed4ad370244e30b3f91f │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 6e193c4749b7a313f6ad8b3abece9e07af95e47a │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -/lib/ld-linux-armhf.so.3 │ │ │ │ +z/lib/ld-linux-armhf.so.3 │ │ │ │ (0p{&o8D │ │ │ │ (#0Hf@1f │ │ │ │ ^n>hw8!D │ │ │ │ ag%Fv] │ │ │ │ H{DyD`3xD> │ │ │ │ H{DyD`3xD> │ │ │ │ H{DyD`3xD> │ │ │ │ H{DyD`3xD> │ │ │ │ " I H{DyD|3xD> │ │ │ │ H{DyD|3xD> │ │ │ │ H{DyD|3xD> │ │ │ │ @@ -21837,15 +21836,15 @@ │ │ │ │ H{DyD$3xD1 │ │ │ │ H{DyD83xD1 │ │ │ │ 2KzD2M}D │ │ │ │ h+I8" FyD │ │ │ │ H{DyDT3xD1 │ │ │ │ H{DyDT3xD1 │ │ │ │ .KzD.N/L/O~D │ │ │ │ -H{DyDh3xD1 │ │ │ │ +H{DyDh3xD0 │ │ │ │ H{DyDh3xD0 │ │ │ │ r I H{DyD │ │ │ │ H{DyDxD0 │ │ │ │ H{DyDxD0 │ │ │ │ bkZc#kbk%F │ │ │ │ H{DyD`3xD0 │ │ │ │ H{DyD`3xD0 │ │ │ │ @@ -22020,15 +22019,15 @@ │ │ │ │ 2;I;H{DyD │ │ │ │ R8I8H{DyD │ │ │ │ D2F;F)F@F │ │ │ │ 7F9J7KzD │ │ │ │ B I!H{DyD │ │ │ │ I{D|D$3yD │ │ │ │ I{D|D$3yD │ │ │ │ -H{DyD<3xD" │ │ │ │ +H{DyD<3xD! │ │ │ │ H{DyDP3xD! │ │ │ │ H{DyDl3xD! │ │ │ │ #b(FyDbb │ │ │ │ lIyDlHxD │ │ │ │ eH:F #1F │ │ │ │ I{DDB038FyD │ │ │ │ IzD{`8`RX │ │ │ │ @@ -23349,15 +23348,15 @@ │ │ │ │ H{DyDxDK │ │ │ │ DH2F3hxD │ │ │ │ +Ke"+I+H{DyD 3xDK │ │ │ │ "(I)H{DyD │ │ │ │ 1"&I&H{DyD │ │ │ │ lq0FJFSFAF~h │ │ │ │ O`GJFSFaY │ │ │ │ -H{DyDxDK │ │ │ │ +H{DyDxDJ │ │ │ │ hpG@hpG8 │ │ │ │ H{DyDxDJ │ │ │ │ H{DyDxDJ │ │ │ │ %/F~D\h,D │ │ │ │ RFIF@F[h │ │ │ │ H{DyD03xDI │ │ │ │ H{DyDH3xDI │ │ │ │ @@ -23415,15 +23414,15 @@ │ │ │ │ I{D|Dh3yD │ │ │ │ H{DyDxDB │ │ │ │ H{DyDxDB │ │ │ │ !;p(F;FC │ │ │ │ VK@FVJVI{DzD 3 │ │ │ │ #K@F#J#I{DzD 3 │ │ │ │ F|D'H%F'L │ │ │ │ -H{DyD43xDB │ │ │ │ +H{DyD43xDA │ │ │ │ "dKeLeI{D │ │ │ │ LHZF!hxDA │ │ │ │ ")L{D)Ih3 │ │ │ │ H{DyD$3xDA │ │ │ │ H{DyD@3xDA │ │ │ │ H{DyD\3xDA │ │ │ │ H{DyD\3xDA │ │ │ │ @@ -23496,15 +23495,15 @@ │ │ │ │ H{DyDd3xD4 │ │ │ │ H{DyD|3xD4 │ │ │ │ r I H{DyD │ │ │ │ I H{DyDxD4 │ │ │ │ !K|D!J!IzD │ │ │ │ HCF"F)FxD │ │ │ │ H{DyD03xD4 │ │ │ │ - I H{DyDH3xD4 │ │ │ │ + I H{DyDH3xD3 │ │ │ │ I"F%`{DyD(F │ │ │ │ I"F{D(FyD │ │ │ │ H{DyD`3xD3 │ │ │ │ H{DyDx3xD3 │ │ │ │ H{DyDxD3 │ │ │ │ 0L}D,Y$h │ │ │ │ cF&`c`+jca,b%IO │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -9,2317 +9,2317 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4a74 │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ee52 │ │ │ │ - eorseq r3, r7, r0, asr #14 │ │ │ │ - eoreq r2, lr, r6, lsr #29 │ │ │ │ - strhteq r2, [lr], -ip │ │ │ │ + mlaseq r7, r0, r7, r3 │ │ │ │ + strdeq r2, [lr], -r6 @ │ │ │ │ + eoreq r2, lr, ip, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7cbc <__bss_end__@@Base+0xfe6765cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 284aa4 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 1, APSR_nzcv, cr10, cr13, {7} │ │ │ │ - eorseq r4, r7, lr, lsr #1 │ │ │ │ - eoreq r6, lr, ip, asr #9 │ │ │ │ - eoreq r6, lr, r6, ror #9 │ │ │ │ + ldrshteq r4, [r7], -lr │ │ │ │ + eoreq r6, lr, ip, lsl r5 │ │ │ │ + eoreq r6, lr, r6, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7ce8 <__bss_end__@@Base+0xfe6765f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 284ad0 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 1, pc, cr4, cr13, {7} @ │ │ │ │ - ldrhteq r4, [r7], -r2 │ │ │ │ - strhteq r6, [lr], -ip │ │ │ │ - eoreq r6, lr, sl, asr #15 │ │ │ │ + eorseq r4, r7, r2, lsl #4 │ │ │ │ + eoreq r6, lr, ip, lsl #16 │ │ │ │ + eoreq r6, lr, sl, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7d14 <__bss_end__@@Base+0xfe676624> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 284afc │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 0, pc, cr14, cr13, {7} @ │ │ │ │ - eorseq r5, r7, lr, ror ip │ │ │ │ - eoreq r7, lr, r8, ror #5 │ │ │ │ - strdeq r7, [lr], -sl @ │ │ │ │ + eorseq r5, r7, lr, asr #25 │ │ │ │ + eoreq r7, lr, r8, lsr r3 │ │ │ │ + eoreq r7, lr, sl, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7d40 <__bss_end__@@Base+0xfe676650> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4b28 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000edf8 │ │ │ │ - ldrhteq r3, [fp], -lr │ │ │ │ - strdeq r9, [lr], -r8 @ │ │ │ │ - eoreq r9, lr, r4, lsl #24 │ │ │ │ + eorseq r3, fp, lr, lsl #28 │ │ │ │ + eoreq r9, lr, r8, asr #24 │ │ │ │ + eoreq r9, lr, r4, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7d70 <__bss_end__@@Base+0xfe676680> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4b58 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ede0 │ │ │ │ - eorseq r6, fp, r8, lsr #3 │ │ │ │ - eoreq lr, lr, r2, asr #17 │ │ │ │ - ldrdeq lr, [lr], -r4 @ │ │ │ │ + ldrshteq r6, [fp], -r8 │ │ │ │ + eoreq lr, lr, r2, lsl r9 │ │ │ │ + eoreq lr, lr, r4, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7da0 <__bss_end__@@Base+0xfe6766b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 284b88 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r8, #1012] @ 0x3f4 │ │ │ │ - ldrhteq r6, [fp], -r2 │ │ │ │ - ldrdeq lr, [lr], -r8 @ │ │ │ │ - eoreq lr, lr, r6, ror #21 │ │ │ │ + eorseq r6, fp, r2, lsl #6 │ │ │ │ + eoreq lr, lr, r8, lsr #22 │ │ │ │ + eoreq lr, lr, r6, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7dcc <__bss_end__@@Base+0xfe6766dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4bb4 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ ldc 7, cr15, [r0, #1012]! @ 0x3f4 │ │ │ │ - eorseq r6, fp, r0, asr #16 │ │ │ │ - ldrdeq r1, [pc], -r6 @ │ │ │ │ - eoreq r2, pc, sl, lsr #8 │ │ │ │ + mlaseq fp, r0, r8, r6 │ │ │ │ + eoreq r2, pc, r6, lsr #32 │ │ │ │ + eoreq r2, pc, sl, ror r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7dfc <__bss_end__@@Base+0xfe67670c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 284be4 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [sl, #1012] @ 0x3f4 │ │ │ │ - eorseq r6, fp, lr, lsr sl │ │ │ │ - strdeq r2, [pc], -ip @ │ │ │ │ - eoreq r2, pc, lr, lsl ip @ │ │ │ │ + eorseq r6, fp, lr, lsl #21 │ │ │ │ + eoreq r2, pc, ip, asr #24 │ │ │ │ + eoreq r2, pc, lr, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7e28 <__bss_end__@@Base+0xfe676738> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4c10 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [r2, #1012] @ 0x3f4 │ │ │ │ - ldrhteq r7, [fp], -r0 │ │ │ │ - eoreq r4, pc, sl, ror #14 │ │ │ │ - eoreq r4, pc, lr, ror r7 @ │ │ │ │ + eorseq r7, fp, r0, lsl #2 │ │ │ │ + strhteq r4, [pc], -sl │ │ │ │ + eoreq r4, pc, lr, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7e58 <__bss_end__@@Base+0xfe676768> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4c40 │ │ │ │ sbcspl pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stcl 7, cr15, [sl, #-1012]! @ 0xfffffc0c │ │ │ │ - eorseq r7, fp, r4, lsr r8 │ │ │ │ - ldrdeq r5, [pc], -r6 @ │ │ │ │ - eoreq r5, pc, r6, ror #15 │ │ │ │ + eorseq r7, fp, r4, lsl #17 │ │ │ │ + eoreq r5, pc, r6, lsr #16 │ │ │ │ + eoreq r5, pc, r6, lsr r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7e88 <__bss_end__@@Base+0xfe676798> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4c70 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed54 │ │ │ │ - eorseq r8, fp, r6, ror #20 │ │ │ │ - strhteq r6, [lr], -r4 │ │ │ │ - eoreq fp, pc, r4, ror #4 │ │ │ │ + ldrhteq r8, [fp], -r6 │ │ │ │ + eoreq r6, lr, r4, lsl #8 │ │ │ │ + strhteq fp, [pc], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7eb8 <__bss_end__@@Base+0xfe6767c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4ca0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed3c │ │ │ │ - eorseq r8, fp, r6, lsr sl │ │ │ │ - eoreq r6, lr, r4, lsl #7 │ │ │ │ - mlaeq lr, ip, r3, r6 │ │ │ │ + eorseq r8, fp, r6, lsl #21 │ │ │ │ + ldrdeq r6, [lr], -r4 @ │ │ │ │ + eoreq r6, lr, ip, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7ee8 <__bss_end__@@Base+0xfe6767f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4cd0 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stc 7, cr15, [r2, #-1012]! @ 0xfffffc0c │ │ │ │ - eorseq r8, fp, ip, lsl #28 │ │ │ │ - eoreq pc, lr, sl, asr #2 │ │ │ │ - eoreq pc, lr, lr, asr r1 @ │ │ │ │ + eorseq r8, fp, ip, asr lr │ │ │ │ + mlaeq lr, sl, r1, pc @ │ │ │ │ + eoreq pc, lr, lr, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7f18 <__bss_end__@@Base+0xfe676828> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4d00 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stc 7, cr15, [sl, #-1012] @ 0xfffffc0c │ │ │ │ - eorseq r9, fp, r4, lsr r0 │ │ │ │ - eoreq pc, lr, sl, lsl r1 @ │ │ │ │ - eoreq pc, lr, lr, lsr #2 │ │ │ │ + eorseq r9, fp, r4, lsl #1 │ │ │ │ + eoreq pc, lr, sl, ror #2 │ │ │ │ + eoreq pc, lr, lr, ror r1 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7f48 <__bss_end__@@Base+0xfe676858> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4d30 │ │ │ │ adccc pc, lr, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ ldcl 7, cr15, [r2], #1012 @ 0x3f4 │ │ │ │ - eorseq r9, fp, r4 │ │ │ │ - ldrhteq r6, [r0], -r2 │ │ │ │ - ldrsbteq r6, [r0], -sl │ │ │ │ + eorseq r9, fp, r4, asr r0 │ │ │ │ + eorseq r6, r0, r2, lsl #12 │ │ │ │ + eorseq r6, r0, sl, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7f78 <__bss_end__@@Base+0xfe676888> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4d60 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldcl 7, cr15, [sl], {253} @ 0xfd │ │ │ │ - eorseq r9, fp, r8, lsr #10 │ │ │ │ - strhteq pc, [lr], -sl @ │ │ │ │ - eoreq pc, lr, lr, asr #1 │ │ │ │ + eorseq r9, fp, r8, ror r5 │ │ │ │ + eoreq pc, lr, sl, lsl #2 │ │ │ │ + eoreq pc, lr, lr, lsl r1 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7fa8 <__bss_end__@@Base+0xfe6768b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4d90 │ │ │ │ stmdbmi r5, {r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ecc4 │ │ │ │ - ldrshteq r9, [fp], -sl │ │ │ │ - mlaseq r0, ip, pc, r6 @ │ │ │ │ - ldrhteq r6, [r0], -r4 │ │ │ │ + eorseq r9, fp, sl, asr #10 │ │ │ │ + eorseq r6, r0, ip, ror #31 │ │ │ │ + eorseq r7, r0, r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd7fd8 <__bss_end__@@Base+0xfe6768e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4dc0 │ │ │ │ eorvs pc, r3, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ stc 7, cr15, [sl], #1012 @ 0x3f4 │ │ │ │ - eorseq r9, fp, r8, asr #9 │ │ │ │ - eorseq r6, r0, r6, ror #28 │ │ │ │ - eorseq r6, r0, r6, lsr #31 │ │ │ │ + eorseq r9, fp, r8, lsl r5 │ │ │ │ + ldrhteq r6, [r0], -r6 │ │ │ │ + ldrshteq r6, [r0], -r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8008 <__bss_end__@@Base+0xfe676918> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4df0 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec94 │ │ │ │ - mlaseq fp, sl, r4, r9 │ │ │ │ - eoreq pc, lr, ip, asr #32 │ │ │ │ - eoreq pc, lr, r0, rrx │ │ │ │ + eorseq r9, fp, sl, ror #9 │ │ │ │ + mlaeq lr, ip, r0, pc @ │ │ │ │ + strhteq pc, [lr], -r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fecd8038 <__bss_end__@@Base+0xfe676948> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ mcr 7, 7, pc, cr6, cr14, {7} @ │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ stmialt r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r6, r0, lr, ror #30 │ │ │ │ + ldrhteq r6, [r0], -lr │ │ │ │ subeq fp, r0, lr, asr #16 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - eorseq r6, r0, lr, ror #30 │ │ │ │ + ldrhteq r6, [r0], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8078 <__bss_end__@@Base+0xfe676988> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4e60 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec5c │ │ │ │ - eorseq r9, fp, sl, lsr #17 │ │ │ │ - eoreq r6, lr, r4, asr #3 │ │ │ │ - ldrdeq r6, [lr], -ip @ │ │ │ │ + ldrshteq r9, [fp], -sl │ │ │ │ + eoreq r6, lr, r4, lsl r2 │ │ │ │ + eoreq r6, lr, ip, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd80a8 <__bss_end__@@Base+0xfe6769b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 284e90 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcrr 7, 15, pc, r4, cr13 @ │ │ │ │ - eorseq sl, fp, sl, lsr #22 │ │ │ │ - eoreq lr, lr, ip, lsr #31 │ │ │ │ - eoreq lr, lr, r2, asr #31 │ │ │ │ + eorseq sl, fp, sl, ror fp │ │ │ │ + strdeq lr, [lr], -ip @ │ │ │ │ + eoreq pc, lr, r2, lsl r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd80d4 <__bss_end__@@Base+0xfe6769e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4ebc │ │ │ │ adcne pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [ip], #-1012 @ 0xfffffc0c │ │ │ │ - eorseq sl, fp, r8, lsl ip │ │ │ │ - eorseq ip, r0, r2, ror #14 │ │ │ │ - eorseq ip, r0, r6, ror r7 │ │ │ │ + eorseq sl, fp, r8, ror #24 │ │ │ │ + ldrhteq ip, [r0], -r2 │ │ │ │ + eorseq ip, r0, r6, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8104 <__bss_end__@@Base+0xfe676a14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4eec │ │ │ │ adcne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldc 7, cr15, [r4], {253} @ 0xfd │ │ │ │ - eorseq sl, fp, r8, ror #23 │ │ │ │ - eorseq ip, r0, r2, lsr r7 │ │ │ │ - eorseq ip, r0, sl, asr r7 │ │ │ │ + eorseq sl, fp, r8, lsr ip │ │ │ │ + eorseq ip, r0, r2, lsl #15 │ │ │ │ + eorseq ip, r0, sl, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8134 <__bss_end__@@Base+0xfe676a44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4f1c │ │ │ │ rsbvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ bl bef44 │ │ │ │ - ldrhteq sl, [fp], -r8 │ │ │ │ - eorseq ip, r0, r2, lsl #14 │ │ │ │ - eorseq ip, r0, lr, lsr r7 │ │ │ │ + eorseq sl, fp, r8, lsl #24 │ │ │ │ + eorseq ip, r0, r2, asr r7 │ │ │ │ + eorseq ip, r0, lr, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8164 <__bss_end__@@Base+0xfe676a74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 284f4c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffb3ef70 <__bss_end__@@Base+0xff4dd880> │ │ │ │ - eorseq fp, fp, sl, lsl #7 │ │ │ │ - ldrdeq r6, [lr], -r8 @ │ │ │ │ - strdeq r6, [lr], -r2 @ │ │ │ │ + ldrsbteq fp, [fp], -sl │ │ │ │ + eoreq r6, lr, r8, lsr #2 │ │ │ │ + eoreq r6, lr, r2, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8190 <__bss_end__@@Base+0xfe676aa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4f78 │ │ │ │ eorcc pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ bl ff53efa0 <__bss_end__@@Base+0xfeedd8b0> │ │ │ │ - eorseq fp, fp, ip, asr r3 │ │ │ │ - eorseq lr, r0, r2, lsl sl │ │ │ │ - eorseq lr, r0, r2, lsr #20 │ │ │ │ + eorseq fp, fp, ip, lsr #7 │ │ │ │ + eorseq lr, r0, r2, ror #20 │ │ │ │ + eorseq lr, r0, r2, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd81c0 <__bss_end__@@Base+0xfe676ad0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 284fa8 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fefbefcc <__bss_end__@@Base+0xfe95d8dc> │ │ │ │ - ldrshteq fp, [fp], -sl │ │ │ │ - eorseq r4, r1, r0, asr r9 │ │ │ │ - mlaseq r1, r2, r9, r4 │ │ │ │ + eorseq fp, fp, sl, asr #30 │ │ │ │ + eorseq r4, r1, r0, lsr #19 │ │ │ │ + eorseq r4, r1, r2, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd81ec <__bss_end__@@Base+0xfe676afc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c4fd4 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eba2 │ │ │ │ - eorseq fp, fp, lr, asr #29 │ │ │ │ - eoreq r6, lr, r0, asr r0 │ │ │ │ - eoreq r6, lr, r8, rrx │ │ │ │ + eorseq fp, fp, lr, lsl pc │ │ │ │ + eoreq r6, lr, r0, lsr #1 │ │ │ │ + strhteq r6, [lr], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd821c <__bss_end__@@Base+0xfe676b2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5004 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb8a │ │ │ │ - eorseq ip, fp, r2, lsr #18 │ │ │ │ - eorseq r7, r1, r8, lsr #21 │ │ │ │ - eorseq r7, r1, r4, lsr #23 │ │ │ │ + eorseq ip, fp, r2, ror r9 │ │ │ │ + ldrshteq r7, [r1], -r8 │ │ │ │ + ldrshteq r7, [r1], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd824c <__bss_end__@@Base+0xfe676b5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5034 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ bl 1dbf05c <__bss_end__@@Base+0x175d96c> │ │ │ │ - ldrshteq ip, [fp], -r4 │ │ │ │ - eoreq r4, pc, r6, asr #6 │ │ │ │ - ldrdeq r4, [pc], -r6 @ │ │ │ │ + eorseq ip, fp, r4, asr #30 │ │ │ │ + mlaeq pc, r6, r3, r4 @ │ │ │ │ + eoreq r4, pc, r6, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd827c <__bss_end__@@Base+0xfe676b8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5064 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ bl 17bf08c <__bss_end__@@Base+0x115d99c> │ │ │ │ - eorseq ip, fp, r4, asr #29 │ │ │ │ - eoreq r4, pc, r6, lsl r3 @ │ │ │ │ - eoreq r4, pc, r6, lsr #23 │ │ │ │ + eorseq ip, fp, r4, lsl pc │ │ │ │ + eoreq r4, pc, r6, ror #6 │ │ │ │ + strdeq r4, [pc], -r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd82ac <__bss_end__@@Base+0xfe676bbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5094 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ bl 11bf0bc <__bss_end__@@Base+0xb5d9cc> │ │ │ │ - mlaseq fp, r4, lr, ip │ │ │ │ - eoreq r4, pc, r6, ror #5 │ │ │ │ - eoreq r4, pc, r6, ror fp @ │ │ │ │ + eorseq ip, fp, r4, ror #29 │ │ │ │ + eoreq r4, pc, r6, lsr r3 @ │ │ │ │ + eoreq r4, pc, r6, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd82dc <__bss_end__@@Base+0xfe676bec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c50c4 │ │ │ │ addvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl bbf0ec <__bss_end__@@Base+0x55d9fc> │ │ │ │ - eorseq sp, fp, ip, asr #24 │ │ │ │ - eorseq r9, r1, r2, asr sl │ │ │ │ - ldrhteq r9, [r1], -r2 │ │ │ │ + mlaseq fp, ip, ip, sp │ │ │ │ + eorseq r9, r1, r2, lsr #21 │ │ │ │ + eorseq r9, r1, r2, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd830c <__bss_end__@@Base+0xfe676c1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2850f4 │ │ │ │ stmdbmi r4, {r0, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 63f118 │ │ │ │ - ldrshteq lr, [fp], -lr │ │ │ │ - eorseq fp, r1, r0, ror #30 │ │ │ │ - eorseq ip, r1, lr, ror #11 │ │ │ │ + eorseq lr, fp, lr, asr #6 │ │ │ │ + ldrhteq fp, [r1], -r0 │ │ │ │ + eorseq ip, r1, lr, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8338 <__bss_end__@@Base+0xfe676c48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5120 │ │ │ │ rsbne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ b 3f148 │ │ │ │ - eorseq r4, ip, ip, lsl #3 │ │ │ │ - eorseq sp, r1, r6, asr #5 │ │ │ │ - ldrshteq sp, [r1], -lr │ │ │ │ + ldrsbteq r4, [ip], -ip │ │ │ │ + eorseq sp, r1, r6, lsl r3 │ │ │ │ + eorseq sp, r1, lr, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8368 <__bss_end__@@Base+0xfe676c78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5150 │ │ │ │ subsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ b ffa3f178 <__bss_end__@@Base+0xff3dda88> │ │ │ │ - eorseq r4, ip, ip, asr r1 │ │ │ │ - mlaseq r1, r6, r2, sp │ │ │ │ - eorseq sp, r1, lr, asr #5 │ │ │ │ + eorseq r4, ip, ip, lsr #3 │ │ │ │ + eorseq sp, r1, r6, ror #5 │ │ │ │ + eorseq sp, r1, lr, lsl r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8398 <__bss_end__@@Base+0xfe676ca8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5180 │ │ │ │ eormi pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ b ff43f1a8 <__bss_end__@@Base+0xfedddab8> │ │ │ │ - eorseq r4, ip, ip, lsr #2 │ │ │ │ - eorseq sp, r1, r6, ror #4 │ │ │ │ - eorseq sp, r1, sl, lsr #5 │ │ │ │ + eorseq r4, ip, ip, ror r1 │ │ │ │ + ldrhteq sp, [r1], -r6 │ │ │ │ + ldrshteq sp, [r1], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd83c8 <__bss_end__@@Base+0xfe676cd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c51b0 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eab4 │ │ │ │ - eorseq r4, ip, ip, ror r3 │ │ │ │ - eoreq lr, lr, sl, ror #24 │ │ │ │ - eoreq lr, lr, r0, lsl #25 │ │ │ │ + eorseq r4, ip, ip, asr #7 │ │ │ │ + strhteq lr, [lr], -sl │ │ │ │ + ldrdeq lr, [lr], -r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd83f8 <__bss_end__@@Base+0xfe676d08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c51e0 │ │ │ │ andeq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b fe83f208 <__bss_end__@@Base+0xfe1ddb18> │ │ │ │ - eorseq r4, ip, ip, asr #6 │ │ │ │ - eorseq sp, r1, sl, lsr #18 │ │ │ │ - eorseq sp, r1, r6, lsr r9 │ │ │ │ + mlaseq ip, ip, r3, r4 │ │ │ │ + eorseq sp, r1, sl, ror r9 │ │ │ │ + eorseq sp, r1, r6, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8428 <__bss_end__@@Base+0xfe676d38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5210 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea84 │ │ │ │ - eorseq r4, ip, r6, ror r6 │ │ │ │ - eorseq r2, r2, r4, ror #17 │ │ │ │ - eorseq r2, r2, r0, lsl sl │ │ │ │ + eorseq r4, ip, r6, asr #13 │ │ │ │ + eorseq r2, r2, r4, lsr r9 │ │ │ │ + eorseq r2, r2, r0, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8458 <__bss_end__@@Base+0xfe676d68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5240 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea6c │ │ │ │ - eorseq r4, ip, r6, asr #12 │ │ │ │ - ldrhteq r2, [r2], -r4 │ │ │ │ - eorseq r2, r2, r0, lsl #20 │ │ │ │ + mlaseq ip, r6, r6, r4 │ │ │ │ + eorseq r2, r2, r4, lsl #18 │ │ │ │ + eorseq r2, r2, r0, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8488 <__bss_end__@@Base+0xfe676d98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5270 │ │ │ │ subvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ b 163f298 <__bss_end__@@Base+0xfddba8> │ │ │ │ - eorseq r4, ip, r8, ror #14 │ │ │ │ - eorseq r2, r2, r2, ror #23 │ │ │ │ - ldrshteq r4, [r3], -sl │ │ │ │ + ldrhteq r4, [ip], -r8 │ │ │ │ + eorseq r2, r2, r2, lsr ip │ │ │ │ + eorseq r4, r3, sl, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd84b8 <__bss_end__@@Base+0xfe676dc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2852a0 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 10bf2c4 <__bss_end__@@Base+0xa5dbd4> │ │ │ │ - eorseq r4, ip, lr, ror #19 │ │ │ │ - eorseq r3, r2, r4, lsl #3 │ │ │ │ - mlaseq r2, r2, r1, r3 │ │ │ │ + eorseq r4, ip, lr, lsr sl │ │ │ │ + ldrsbteq r3, [r2], -r4 │ │ │ │ + eorseq r3, r2, r2, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd84e4 <__bss_end__@@Base+0xfe676df4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2852cc │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b b3f2f0 <__bss_end__@@Base+0x4ddc00> │ │ │ │ - eorseq r4, ip, r6, ror sl │ │ │ │ - eoreq r5, lr, r8, asr sp │ │ │ │ - eoreq r5, lr, r2, ror sp │ │ │ │ + eorseq r4, ip, r6, asr #21 │ │ │ │ + eoreq r5, lr, r8, lsr #27 │ │ │ │ + eoreq r5, lr, r2, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8510 <__bss_end__@@Base+0xfe676e20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c52f8 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea10 │ │ │ │ - eorseq r4, ip, sl, asr #20 │ │ │ │ - eorseq r3, r2, r4, ror #6 │ │ │ │ - eorseq r3, r2, r4, lsl #7 │ │ │ │ + mlaseq ip, sl, sl, r4 │ │ │ │ + ldrhteq r3, [r2], -r4 │ │ │ │ + ldrsbteq r3, [r2], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8540 <__bss_end__@@Base+0xfe676e50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5328 │ │ │ │ sbcsvs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ ldmib r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r4, ip, r8, lsl sl │ │ │ │ - eorseq r3, r2, r2, lsr r3 │ │ │ │ - eorseq r2, r2, r6, ror #24 │ │ │ │ + eorseq r4, ip, r8, ror #20 │ │ │ │ + eorseq r3, r2, r2, lsl #7 │ │ │ │ + ldrhteq r2, [r2], -r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8570 <__bss_end__@@Base+0xfe676e80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 285358 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r4, ip, sl, lsr #27 │ │ │ │ - eoreq r5, lr, ip, asr #25 │ │ │ │ - eoreq sl, pc, lr, ror fp @ │ │ │ │ + ldrshteq r4, [ip], -sl │ │ │ │ + eoreq r5, lr, ip, lsl sp │ │ │ │ + eoreq sl, pc, lr, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd859c <__bss_end__@@Base+0xfe676eac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5384 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9ca │ │ │ │ - eorseq r4, ip, lr, ror sp │ │ │ │ - eoreq r5, lr, r0, lsr #25 │ │ │ │ - strhteq r5, [lr], -r8 │ │ │ │ + eorseq r4, ip, lr, asr #27 │ │ │ │ + strdeq r5, [lr], -r0 @ │ │ │ │ + eoreq r5, lr, r8, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd85cc <__bss_end__@@Base+0xfe676edc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2853b4 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r5, ip, sl, lsl #5 │ │ │ │ - eorseq r4, r2, ip, lsl #2 │ │ │ │ - eorseq r4, r2, lr, lsl r1 │ │ │ │ + ldrsbteq r5, [ip], -sl │ │ │ │ + eorseq r4, r2, ip, asr r1 │ │ │ │ + eorseq r4, r2, lr, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd85f8 <__bss_end__@@Base+0xfe676f08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c53e0 │ │ │ │ eorseq pc, r7, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ ldmib sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r6, ip, r0, ror #20 │ │ │ │ - eorseq r9, r2, r2, asr #10 │ │ │ │ - eorseq r9, r2, lr, asr #15 │ │ │ │ + ldrhteq r6, [ip], -r0 │ │ │ │ + mlaseq r2, r2, r5, r9 │ │ │ │ + eorseq r9, r2, lr, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8628 <__bss_end__@@Base+0xfe676f38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5410 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e984 │ │ │ │ - eorseq r6, ip, lr, ror #31 │ │ │ │ - eoreq r5, lr, r4, lsl ip │ │ │ │ - eoreq sl, pc, r4, asr #21 │ │ │ │ + eorseq r7, ip, lr, lsr r0 │ │ │ │ + eoreq r5, lr, r4, ror #24 │ │ │ │ + eoreq sl, pc, r4, lsl fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8658 <__bss_end__@@Base+0xfe676f68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5440 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e96c │ │ │ │ - ldrhteq r6, [ip], -lr │ │ │ │ - eoreq r5, lr, r4, ror #23 │ │ │ │ - strdeq r5, [lr], -ip @ │ │ │ │ + eorseq r7, ip, lr │ │ │ │ + eoreq r5, lr, r4, lsr ip │ │ │ │ + eoreq r5, lr, ip, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8688 <__bss_end__@@Base+0xfe676f98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5470 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ ldmdb r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r6, ip, lr, lsl #31 │ │ │ │ - eorseq fp, r2, r4, lsl #7 │ │ │ │ - mlaeq pc, sl, r0, r5 @ │ │ │ │ + ldrsbteq r6, [ip], -lr │ │ │ │ + ldrsbteq fp, [r2], -r4 │ │ │ │ + eoreq r5, pc, sl, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd86b8 <__bss_end__@@Base+0xfe676fc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c54a0 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e93c │ │ │ │ - ldrhteq r7, [ip], -r2 │ │ │ │ - eoreq r5, lr, r4, lsl #23 │ │ │ │ - eoreq sl, pc, r4, lsr sl @ │ │ │ │ + eorseq r7, ip, r2, lsl #12 │ │ │ │ + ldrdeq r5, [lr], -r4 @ │ │ │ │ + eoreq sl, pc, r4, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd86e8 <__bss_end__@@Base+0xfe676ff8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3054d0 │ │ │ │ + blmi 3054d0 │ │ │ │ adceq pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e922 │ │ │ │ - eorseq r7, ip, r0, lsl #11 │ │ │ │ - eorseq sp, r4, lr, lsl #30 │ │ │ │ - eoreq r5, pc, r8, lsr r0 @ │ │ │ │ + ldrsbteq r7, [ip], -r0 │ │ │ │ + eorseq sp, r4, lr, asr pc │ │ │ │ + eoreq r5, pc, r8, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd871c <__bss_end__@@Base+0xfe67702c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 305504 │ │ │ │ + blmi 305504 │ │ │ │ sbcscs pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e908 │ │ │ │ - eorseq r7, ip, ip, asr #10 │ │ │ │ - ldrsbteq sp, [r4], -sl │ │ │ │ - eoreq r5, pc, r4 │ │ │ │ + mlaseq ip, ip, r5, r7 │ │ │ │ + eorseq sp, r4, sl, lsr #30 │ │ │ │ + eoreq r5, pc, r4, asr r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8750 <__bss_end__@@Base+0xfe677060> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 305538 │ │ │ │ + blmi 305538 │ │ │ │ subcc pc, r6, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8ee │ │ │ │ - eorseq r7, ip, r8, lsl r5 │ │ │ │ - eorseq sp, r4, r6, lsr #29 │ │ │ │ - ldrdeq r4, [pc], -r0 @ │ │ │ │ + eorseq r7, ip, r8, ror #10 │ │ │ │ + ldrshteq sp, [r4], -r6 │ │ │ │ + eoreq r5, pc, r0, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8784 <__bss_end__@@Base+0xfe677094> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 30556c │ │ │ │ + blmi 30556c │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8d4 │ │ │ │ - eorseq r7, ip, r4, ror #9 │ │ │ │ - eorseq sp, r4, r2, ror lr │ │ │ │ - mlaeq pc, ip, pc, r4 @ │ │ │ │ + eorseq r7, ip, r4, lsr r5 │ │ │ │ + eorseq sp, r4, r2, asr #29 │ │ │ │ + eoreq r4, pc, ip, ror #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd87b8 <__bss_end__@@Base+0xfe6770c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3055a0 │ │ │ │ + blmi 3055a0 │ │ │ │ rsbvc pc, r2, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8ba │ │ │ │ - ldrhteq r7, [ip], -r0 │ │ │ │ - eorseq sp, r4, lr, lsr lr │ │ │ │ - eoreq r4, pc, r8, ror #30 │ │ │ │ + eorseq r7, ip, r0, lsl #10 │ │ │ │ + eorseq sp, r4, lr, lsl #29 │ │ │ │ + strhteq r4, [pc], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd87ec <__bss_end__@@Base+0xfe6770fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c55d4 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stmia r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r7, ip, lr, ror r4 │ │ │ │ - eoreq r5, lr, r0, asr sl │ │ │ │ - eoreq r5, lr, r6, ror #20 │ │ │ │ + eorseq r7, ip, lr, asr #9 │ │ │ │ + eoreq r5, lr, r0, lsr #21 │ │ │ │ + strhteq r5, [lr], -r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd881c <__bss_end__@@Base+0xfe67712c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 305604 │ │ │ │ + blmi 305604 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e888 │ │ │ │ - eorseq r7, ip, ip, asr #8 │ │ │ │ - ldrsbteq sp, [r4], -sl │ │ │ │ - eoreq r4, pc, r4, lsl #30 │ │ │ │ + mlaseq ip, ip, r4, r7 │ │ │ │ + eorseq sp, r4, sl, lsr #28 │ │ │ │ + eoreq r4, pc, r4, asr pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8850 <__bss_end__@@Base+0xfe677160> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 305638 │ │ │ │ + blmi 305638 │ │ │ │ adcsne pc, r5, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e86e │ │ │ │ - eorseq r7, ip, r8, lsl r4 │ │ │ │ - eorseq sp, r4, r6, lsr #27 │ │ │ │ - ldrdeq r4, [pc], -r0 @ │ │ │ │ + eorseq r7, ip, r8, ror #8 │ │ │ │ + ldrshteq sp, [r4], -r6 │ │ │ │ + eoreq r4, pc, r0, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8884 <__bss_end__@@Base+0xfe677194> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 30566c │ │ │ │ + blmi 30566c │ │ │ │ andmi pc, lr, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e854 │ │ │ │ - eorseq r7, ip, r4, ror #7 │ │ │ │ - eorseq sp, r4, r2, ror sp │ │ │ │ - mlaeq pc, ip, lr, r4 @ │ │ │ │ + eorseq r7, ip, r4, lsr r4 │ │ │ │ + eorseq sp, r4, r2, asr #27 │ │ │ │ + eoreq r4, pc, ip, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd88b8 <__bss_end__@@Base+0xfe6771c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3056a0 │ │ │ │ + blmi 3056a0 │ │ │ │ sbcsmi pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e83a │ │ │ │ - ldrhteq r7, [ip], -r0 │ │ │ │ - eorseq sp, r4, lr, lsr sp │ │ │ │ - eorseq ip, r2, r4, lsl fp │ │ │ │ + eorseq r7, ip, r0, lsl #8 │ │ │ │ + eorseq sp, r4, lr, lsl #27 │ │ │ │ + eorseq ip, r2, r4, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd88ec <__bss_end__@@Base+0xfe6771fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3056d4 │ │ │ │ + blmi 3056d4 │ │ │ │ subsvs pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fsxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e820 │ │ │ │ - eorseq r7, ip, ip, ror r3 │ │ │ │ - eorseq sp, r4, sl, lsl #26 │ │ │ │ - eoreq r4, pc, r4, lsr lr @ │ │ │ │ + eorseq r7, ip, ip, asr #7 │ │ │ │ + eorseq sp, r4, sl, asr sp │ │ │ │ + eoreq r4, pc, r4, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8920 <__bss_end__@@Base+0xfe677230> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 305708 │ │ │ │ + blmi 305708 │ │ │ │ rscseq pc, r0, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r9, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e806 │ │ │ │ - eorseq r7, ip, r8, asr #6 │ │ │ │ - ldrsbteq sp, [r4], -r6 │ │ │ │ - eorseq ip, r2, r0, lsl #22 │ │ │ │ + mlaseq ip, r8, r3, r7 │ │ │ │ + eorseq sp, r4, r6, lsr #26 │ │ │ │ + eorseq ip, r2, r0, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8954 <__bss_end__@@Base+0xfe677264> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 30573c │ │ │ │ + blmi 30573c │ │ │ │ sbcseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efec │ │ │ │ - eorseq r7, ip, r4, lsl r3 │ │ │ │ - eorseq sp, r4, r2, lsr #25 │ │ │ │ - eorseq ip, r2, ip, ror #21 │ │ │ │ + eorseq r7, ip, r4, ror #6 │ │ │ │ + ldrshteq sp, [r4], -r2 │ │ │ │ + eorseq ip, r2, ip, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8988 <__bss_end__@@Base+0xfe677298> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 305770 │ │ │ │ + blmi 305770 │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #17667 @ 0x4503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efd2 │ │ │ │ - eorseq r7, ip, r0, ror #5 │ │ │ │ - eorseq sp, r4, lr, ror #24 │ │ │ │ - mlaeq pc, r8, sp, r4 @ │ │ │ │ + eorseq r7, ip, r0, lsr r3 │ │ │ │ + ldrhteq sp, [r4], -lr │ │ │ │ + eoreq r4, pc, r8, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd89bc <__bss_end__@@Base+0xfe6772cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3057a4 │ │ │ │ + blmi 3057a4 │ │ │ │ andne pc, r7, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #50435 @ 0xc503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efb8 │ │ │ │ - eorseq r7, ip, ip, lsr #5 │ │ │ │ - eorseq sp, r4, sl, lsr ip │ │ │ │ - eoreq r4, pc, r4, ror #26 │ │ │ │ + ldrshteq r7, [ip], -ip │ │ │ │ + eorseq sp, r4, sl, lsl #25 │ │ │ │ + strhteq r4, [pc], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd89f0 <__bss_end__@@Base+0xfe677300> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3057d8 │ │ │ │ + blmi 3057d8 │ │ │ │ subcs pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ cmppvc r3, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef9e │ │ │ │ - eorseq r7, ip, r8, ror r2 │ │ │ │ - eorseq sp, r4, r6, lsl #24 │ │ │ │ - eoreq r4, pc, r0, lsr sp @ │ │ │ │ + eorseq r7, ip, r8, asr #5 │ │ │ │ + eorseq sp, r4, r6, asr ip │ │ │ │ + eoreq r4, pc, r0, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8a24 <__bss_end__@@Base+0xfe677334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28580c │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0086f7fc │ │ │ │ - mlaseq ip, r2, r6, r8 │ │ │ │ - ldrhteq lr, [r2], -r8 │ │ │ │ - ldrsbteq lr, [r2], -r2 │ │ │ │ + eorseq r8, ip, r2, ror #13 │ │ │ │ + eorseq lr, r2, r8, lsl #20 │ │ │ │ + eorseq lr, r2, r2, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8a50 <__bss_end__@@Base+0xfe677360> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5838 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef70 │ │ │ │ - eorseq r8, ip, r6, ror #12 │ │ │ │ - ldrhteq lr, [r2], -r8 │ │ │ │ - ldrdeq r4, [pc], -r4 @ │ │ │ │ + ldrhteq r8, [ip], -r6 │ │ │ │ + eorseq lr, r2, r8, lsl #20 │ │ │ │ + eoreq r4, pc, r4, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8a80 <__bss_end__@@Base+0xfe677390> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5868 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef58 │ │ │ │ - eorseq r8, ip, sl, ror #15 │ │ │ │ - ldrshteq pc, [r4], -r4 @ │ │ │ │ - eorseq lr, r2, r0, asr #22 │ │ │ │ + eorseq r8, ip, sl, lsr r8 │ │ │ │ + eorseq pc, r4, r4, asr #14 │ │ │ │ + mlaseq r2, r0, fp, lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8ab0 <__bss_end__@@Base+0xfe6773c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5898 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef40 │ │ │ │ - ldrhteq r8, [ip], -sl │ │ │ │ - eorseq pc, r4, r4, asr #13 │ │ │ │ - eorseq lr, r2, ip, lsl fp │ │ │ │ + eorseq r8, ip, sl, lsl #16 │ │ │ │ + eorseq pc, r4, r4, lsl r7 @ │ │ │ │ + eorseq lr, r2, ip, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8ae0 <__bss_end__@@Base+0xfe6773f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c58c8 │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ svc 0x0026f7fc │ │ │ │ - eorseq r8, ip, r8, lsl #15 │ │ │ │ - mlaseq r4, r2, r6, pc @ │ │ │ │ - eorseq lr, r2, r2, lsl fp │ │ │ │ + ldrsbteq r8, [ip], -r8 │ │ │ │ + eorseq pc, r4, r2, ror #13 │ │ │ │ + eorseq lr, r2, r2, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8b10 <__bss_end__@@Base+0xfe677420> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ andeq lr, r0, r2, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8b24 <__bss_end__@@Base+0xfe677434> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c590c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef06 │ │ │ │ - eorseq r9, ip, r6, ror r0 │ │ │ │ - eoreq r5, lr, r8, lsl r7 │ │ │ │ - eoreq r5, lr, r0, lsr r7 │ │ │ │ + eorseq r9, ip, r6, asr #1 │ │ │ │ + eoreq r5, lr, r8, ror #14 │ │ │ │ + eoreq r5, lr, r0, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8b54 <__bss_end__@@Base+0xfe677464> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ strlt lr, [r8, #-3200] @ 0xfffff380 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eee4 │ │ │ │ - mlaseq ip, r6, r1, r9 │ │ │ │ - ldrshteq r4, [r3], -r8 │ │ │ │ - strhteq r4, [pc], -ip │ │ │ │ + eorseq r9, ip, r6, ror #3 │ │ │ │ + eorseq r4, r3, r8, asr #8 │ │ │ │ + eoreq r4, pc, ip, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8b98 <__bss_end__@@Base+0xfe6774a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5980 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-876 @ 0xfffffc94 │ │ │ │ mcr 7, 6, pc, cr10, cr12, {7} @ │ │ │ │ - eorseq r9, ip, r4, ror #2 │ │ │ │ - eorseq r4, r3, r6, asr #7 │ │ │ │ - eoreq r4, pc, sl, lsl #23 │ │ │ │ + ldrhteq r9, [ip], -r4 │ │ │ │ + eorseq r4, r3, r6, lsl r4 │ │ │ │ + ldrdeq r4, [pc], -sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8bc8 <__bss_end__@@Base+0xfe6774d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c59b0 │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ mrc 7, 5, APSR_nzcv, cr2, cr12, {7} │ │ │ │ - eorseq r9, ip, r4, lsr r1 │ │ │ │ - mlaseq r3, r6, r3, r4 │ │ │ │ - eoreq r4, pc, sl, asr fp @ │ │ │ │ + eorseq r9, ip, r4, lsl #3 │ │ │ │ + eorseq r4, r3, r6, ror #7 │ │ │ │ + eoreq r4, pc, sl, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8bf8 <__bss_end__@@Base+0xfe677508> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c59e0 │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ mrc 7, 4, APSR_nzcv, cr10, cr12, {7} │ │ │ │ - eorseq r9, ip, r4, lsl #2 │ │ │ │ - eorseq r4, r3, r6, ror #6 │ │ │ │ - eoreq r4, pc, sl, lsr #22 │ │ │ │ + eorseq r9, ip, r4, asr r1 │ │ │ │ + ldrhteq r4, [r3], -r6 │ │ │ │ + eoreq r4, pc, sl, ror fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8c28 <__bss_end__@@Base+0xfe677538> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5a10 │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-920 @ 0xfffffc68 │ │ │ │ mcr 7, 4, pc, cr2, cr12, {7} @ │ │ │ │ - ldrsbteq r9, [ip], -r4 │ │ │ │ - eorseq r4, r3, r6, lsr r3 │ │ │ │ - strdeq r4, [pc], -sl @ │ │ │ │ + eorseq r9, ip, r4, lsr #2 │ │ │ │ + eorseq r4, r3, r6, lsl #7 │ │ │ │ + eoreq r4, pc, sl, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8c58 <__bss_end__@@Base+0xfe677568> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5a40 │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-936 @ 0xfffffc58 │ │ │ │ mcr 7, 3, pc, cr10, cr12, {7} @ │ │ │ │ - eorseq r9, ip, r4, lsr #1 │ │ │ │ - eorseq r4, r3, r6, lsl #6 │ │ │ │ - eoreq r4, pc, sl, asr #21 │ │ │ │ + ldrshteq r9, [ip], -r4 │ │ │ │ + eorseq r4, r3, r6, asr r3 │ │ │ │ + eoreq r4, pc, sl, lsl fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8c88 <__bss_end__@@Base+0xfe677598> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 285a70 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 2, APSR_nzcv, cr4, cr12, {7} │ │ │ │ - eorseq r9, ip, r2, lsl #14 │ │ │ │ - eorseq lr, r2, r4, asr r7 │ │ │ │ - eorseq lr, r2, lr, ror #14 │ │ │ │ + eorseq r9, ip, r2, asr r7 │ │ │ │ + eorseq lr, r2, r4, lsr #15 │ │ │ │ + ldrhteq lr, [r2], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8cb4 <__bss_end__@@Base+0xfe6775c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5a9c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-936 @ 0xfffffc58 │ │ │ │ mrc 7, 1, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - eorseq r9, ip, r6, asr r9 │ │ │ │ - eoreq r5, lr, r8, lsl #11 │ │ │ │ - mlaeq lr, lr, r5, r5 │ │ │ │ + eorseq r9, ip, r6, lsr #19 │ │ │ │ + ldrdeq r5, [lr], -r8 @ │ │ │ │ + eoreq r5, lr, lr, ror #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8ce4 <__bss_end__@@Base+0xfe6775f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5acc │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mcr 7, 1, pc, cr4, cr12, {7} @ │ │ │ │ - eorseq r9, ip, ip, lsr fp │ │ │ │ - eorseq r5, r3, lr, ror #7 │ │ │ │ - eorseq r5, r3, sl, ror #8 │ │ │ │ + eorseq r9, ip, ip, lsl #23 │ │ │ │ + eorseq r5, r3, lr, lsr r4 │ │ │ │ + ldrhteq r5, [r3], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8d14 <__bss_end__@@Base+0xfe677624> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5afc │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mcr 7, 0, pc, cr12, cr12, {7} @ │ │ │ │ - eorseq r9, ip, ip, lsl #22 │ │ │ │ - ldrhteq r5, [r3], -lr │ │ │ │ - eorseq r5, r3, sl, lsr r4 │ │ │ │ + eorseq r9, ip, ip, asr fp │ │ │ │ + eorseq r5, r3, lr, lsl #8 │ │ │ │ + eorseq r5, r3, sl, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8d44 <__bss_end__@@Base+0xfe677654> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5b2c │ │ │ │ addvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ ldcl 7, cr15, [r4, #1008]! @ 0x3f0 │ │ │ │ - eorseq r9, ip, r8, lsr #28 │ │ │ │ - eorseq r5, r3, r6, ror #17 │ │ │ │ - ldrdeq r4, [pc], -lr @ │ │ │ │ + eorseq r9, ip, r8, ror lr │ │ │ │ + eorseq r5, r3, r6, lsr r9 │ │ │ │ + eoreq r4, pc, lr, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8d74 <__bss_end__@@Base+0xfe677684> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5b5c │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ ldcl 7, cr15, [ip, #1008] @ 0x3f0 │ │ │ │ - ldrshteq r9, [ip], -r8 │ │ │ │ - ldrhteq r5, [r3], -r6 │ │ │ │ - eorseq r5, r3, lr, ror #17 │ │ │ │ + eorseq r9, ip, r8, asr #28 │ │ │ │ + eorseq r5, r3, r6, lsl #18 │ │ │ │ + eorseq r5, r3, lr, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8da4 <__bss_end__@@Base+0xfe6776b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 285b8c │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6, #1008] @ 0x3f0 │ │ │ │ - ldrshteq sl, [ip], -sl │ │ │ │ - mlaeq lr, r8, r4, r5 │ │ │ │ - eoreq sl, pc, sl, asr #6 │ │ │ │ + eorseq sl, ip, sl, asr #18 │ │ │ │ + eoreq r5, lr, r8, ror #9 │ │ │ │ + mlaeq pc, sl, r3, sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8dd0 <__bss_end__@@Base+0xfe6776e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5bb8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ stc 7, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ - eorseq sl, ip, r2, asr #18 │ │ │ │ - eoreq r5, lr, ip, ror #8 │ │ │ │ - eoreq r5, lr, r2, lsl #9 │ │ │ │ + mlaseq ip, r2, r9, sl │ │ │ │ + strhteq r5, [lr], -ip │ │ │ │ + ldrdeq r5, [lr], -r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8e00 <__bss_end__@@Base+0xfe677710> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 285be8 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r8, #1008] @ 0x3f0 │ │ │ │ - eorseq fp, ip, sl, lsl #1 │ │ │ │ - eorseq fp, r3, r8, ror #23 │ │ │ │ - ldrshteq fp, [r3], -sl │ │ │ │ + ldrsbteq fp, [ip], -sl │ │ │ │ + eorseq fp, r3, r8, lsr ip │ │ │ │ + eorseq fp, r3, sl, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8e2c <__bss_end__@@Base+0xfe67773c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5c14 │ │ │ │ rsbscs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stc 7, cr15, [r0, #1008] @ 0x3f0 │ │ │ │ - eorseq fp, ip, ip, lsl #2 │ │ │ │ - eorseq fp, r3, lr, ror #29 │ │ │ │ - ldrshteq fp, [r3], -sl │ │ │ │ + eorseq fp, ip, ip, asr r1 │ │ │ │ + eorseq fp, r3, lr, lsr pc │ │ │ │ + eorseq fp, r3, sl, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8e5c <__bss_end__@@Base+0xfe67776c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5c44 │ │ │ │ adcspl pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stcl 7, cr15, [r8, #-1008]! @ 0xfffffc10 │ │ │ │ - eorseq fp, ip, r8, lsl r3 │ │ │ │ - eorseq ip, r3, r6, asr #22 │ │ │ │ - ldrshteq ip, [r3], -r2 │ │ │ │ + eorseq fp, ip, r8, ror #6 │ │ │ │ + mlaseq r3, r6, fp, ip │ │ │ │ + eorseq ip, r3, r2, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8e8c <__bss_end__@@Base+0xfe67779c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5c74 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed52 │ │ │ │ - eorseq fp, ip, r2, lsl r8 │ │ │ │ - eorseq lr, r3, r4, ror #24 │ │ │ │ - mlaeq pc, r8, r8, r4 @ │ │ │ │ + eorseq fp, ip, r2, ror #16 │ │ │ │ + ldrhteq lr, [r3], -r4 │ │ │ │ + eoreq r4, pc, r8, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8ebc <__bss_end__@@Base+0xfe6777cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5ca4 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed3a │ │ │ │ - eorseq fp, ip, r2, ror #15 │ │ │ │ - eoreq r5, lr, r0, lsl #7 │ │ │ │ - mlaeq lr, r8, r3, r5 │ │ │ │ + eorseq fp, ip, r2, lsr r8 │ │ │ │ + ldrdeq r5, [lr], -r0 @ │ │ │ │ + eoreq r5, lr, r8, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8eec <__bss_end__@@Base+0xfe6777fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5cd4 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed22 │ │ │ │ - eorseq fp, ip, lr, lsl ip │ │ │ │ - eoreq r5, lr, r0, asr r3 │ │ │ │ - eoreq r5, lr, r8, ror #6 │ │ │ │ + eorseq fp, ip, lr, ror #24 │ │ │ │ + eoreq r5, lr, r0, lsr #7 │ │ │ │ + strhteq r5, [lr], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8f1c <__bss_end__@@Base+0xfe67782c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5d04 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed0a │ │ │ │ - eorseq ip, ip, r6, asr #7 │ │ │ │ - eorseq r1, r4, r0, lsr #23 │ │ │ │ - eorseq r1, r4, r4, lsl ip │ │ │ │ + eorseq ip, ip, r6, lsl r4 │ │ │ │ + ldrshteq r1, [r4], -r0 │ │ │ │ + eorseq r1, r4, r4, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8f4c <__bss_end__@@Base+0xfe67785c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5d34 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldcl 7, cr15, [r0], #1008 @ 0x3f0 │ │ │ │ - mlaseq ip, r4, r3, ip │ │ │ │ - eorseq r1, r4, lr, ror #22 │ │ │ │ - ldrshteq r1, [r4], -r2 │ │ │ │ + eorseq ip, ip, r4, ror #7 │ │ │ │ + ldrhteq r1, [r4], -lr │ │ │ │ + eorseq r1, r4, r2, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8f7c <__bss_end__@@Base+0xfe67788c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5d64 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldcl 7, cr15, [r8], {252} @ 0xfc │ │ │ │ - eorseq ip, ip, r4, ror #6 │ │ │ │ - eorseq r1, r4, lr, lsr fp │ │ │ │ - ldrsbteq r1, [r4], -r2 │ │ │ │ + ldrhteq ip, [ip], -r4 │ │ │ │ + eorseq r1, r4, lr, lsl #23 │ │ │ │ + eorseq r1, r4, r2, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8fac <__bss_end__@@Base+0xfe6778bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5d94 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecc2 │ │ │ │ - eorseq ip, ip, r6, lsr r3 │ │ │ │ - eorseq r1, r4, r0, lsl fp │ │ │ │ - ldrsbteq r1, [r4], -ip │ │ │ │ + eorseq ip, ip, r6, lsl #7 │ │ │ │ + eorseq r1, r4, r0, ror #22 │ │ │ │ + eorseq r1, r4, ip, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd8fdc <__bss_end__@@Base+0xfe6778ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5dc4 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecaa │ │ │ │ - eorseq ip, ip, r6, lsl #6 │ │ │ │ - eorseq r1, r4, r0, ror #21 │ │ │ │ - eorseq r1, r4, r4, asr fp │ │ │ │ + eorseq ip, ip, r6, asr r3 │ │ │ │ + eorseq r1, r4, r0, lsr fp │ │ │ │ + eorseq r1, r4, r4, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd900c <__bss_end__@@Base+0xfe67791c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5df4 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec92 │ │ │ │ - ldrsbteq ip, [ip], -r6 │ │ │ │ - ldrhteq r1, [r4], -r0 │ │ │ │ - ldrhteq r1, [r4], -ip │ │ │ │ + eorseq ip, ip, r6, lsr #6 │ │ │ │ + eorseq r1, r4, r0, lsl #22 │ │ │ │ + eorseq r1, r4, ip, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd903c <__bss_end__@@Base+0xfe67794c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5e24 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldcl 7, cr15, [r8], #-1008 @ 0xfffffc10 │ │ │ │ - eorseq ip, ip, ip, lsl #10 │ │ │ │ - eorseq r2, r4, r2, lsr #19 │ │ │ │ - eorseq r2, r4, r2, lsr #20 │ │ │ │ + eorseq ip, ip, ip, asr r5 │ │ │ │ + ldrshteq r2, [r4], -r2 │ │ │ │ + eorseq r2, r4, r2, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd906c <__bss_end__@@Base+0xfe67797c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 285e54 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r2], #-1008 @ 0xfffffc10 │ │ │ │ - eorseq ip, ip, r6, ror #26 │ │ │ │ - eorseq r5, r4, r8, ror lr │ │ │ │ - eoreq r4, pc, lr, ror #24 │ │ │ │ + ldrhteq ip, [ip], -r6 │ │ │ │ + eorseq r5, r4, r8, asr #29 │ │ │ │ + strhteq r4, [pc], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9098 <__bss_end__@@Base+0xfe6779a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ ldrdeq lr, [r0], -lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd90ac <__bss_end__@@Base+0xfe6779bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5e94 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec42 │ │ │ │ - eorseq sp, ip, lr, lsl r6 │ │ │ │ - mlaeq lr, r0, r1, r5 │ │ │ │ - eoreq r5, lr, r8, lsr #3 │ │ │ │ + eorseq sp, ip, lr, ror #12 │ │ │ │ + eoreq r5, lr, r0, ror #3 │ │ │ │ + strdeq r5, [lr], -r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd90dc <__bss_end__@@Base+0xfe6779ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c5ec4 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec2a │ │ │ │ - eorseq sp, ip, r2, lsr r8 │ │ │ │ - eoreq r5, lr, r0, ror #2 │ │ │ │ - eoreq r5, lr, r8, ror r1 │ │ │ │ + eorseq sp, ip, r2, lsl #17 │ │ │ │ + strhteq r5, [lr], -r0 │ │ │ │ + eoreq r5, lr, r8, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd910c <__bss_end__@@Base+0xfe677a1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 285ef4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - eorseq sp, ip, sl, ror #19 │ │ │ │ - eoreq r5, lr, r0, lsr r1 │ │ │ │ - eoreq r5, lr, sl, asr #2 │ │ │ │ + eorseq sp, ip, sl, lsr sl │ │ │ │ + eoreq r5, lr, r0, lsl #3 │ │ │ │ + mlaeq lr, sl, r1, r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9138 <__bss_end__@@Base+0xfe677a48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 285f20 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl bff40 │ │ │ │ - eorseq lr, ip, lr, asr #25 │ │ │ │ - eoreq r5, lr, r4, lsl #2 │ │ │ │ - eoreq r5, lr, lr, lsl r1 │ │ │ │ + eorseq lr, ip, lr, lsl sp │ │ │ │ + eoreq r5, lr, r4, asr r1 │ │ │ │ + eoreq r5, lr, lr, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9164 <__bss_end__@@Base+0xfe677a74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 285f4c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffb3ff6c <__bss_end__@@Base+0xff4de87c> │ │ │ │ - eorseq lr, ip, r6, asr #28 │ │ │ │ - ldrdeq r5, [lr], -r8 @ │ │ │ │ - strdeq r5, [lr], -r2 @ │ │ │ │ + mlaseq ip, r6, lr, lr │ │ │ │ + eoreq r5, lr, r8, lsr #2 │ │ │ │ + eoreq r5, lr, r2, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9190 <__bss_end__@@Base+0xfe677aa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 285f78 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff5bff98 <__bss_end__@@Base+0xfef5e8a8> │ │ │ │ - eorseq pc, ip, r6, ror #13 │ │ │ │ - eoreq r5, lr, ip, lsr #1 │ │ │ │ - eoreq r5, lr, r6, asr #1 │ │ │ │ + eorseq pc, ip, r6, lsr r7 @ │ │ │ │ + strdeq r5, [lr], -ip @ │ │ │ │ + eoreq r5, lr, r6, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd91bc <__bss_end__@@Base+0xfe677acc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 285fa4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff03ffc4 <__bss_end__@@Base+0xfe9de8d4> │ │ │ │ - eorseq pc, ip, sl, ror #16 │ │ │ │ - eoreq r5, lr, r0, lsl #1 │ │ │ │ - mlaeq lr, sl, r0, r5 │ │ │ │ + ldrhteq pc, [ip], -sl @ │ │ │ │ + ldrdeq r5, [lr], -r0 @ │ │ │ │ + eoreq r5, lr, sl, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd91e8 <__bss_end__@@Base+0xfe677af8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 285fd0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl feabfff0 <__bss_end__@@Base+0xfe45e900> │ │ │ │ - eorseq r0, sp, sl, lsl #4 │ │ │ │ - eoreq r5, lr, r4, asr r0 │ │ │ │ - eoreq r5, lr, lr, rrx │ │ │ │ + eorseq r0, sp, sl, asr r2 │ │ │ │ + eoreq r5, lr, r4, lsr #1 │ │ │ │ + strhteq r5, [lr], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9214 <__bss_end__@@Base+0xfe677b24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 285ffc │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe54001c <__bss_end__@@Base+0xfdede92c> │ │ │ │ - ldrsbteq r0, [sp], -lr │ │ │ │ - eoreq r5, lr, r8, lsr #32 │ │ │ │ - eoreq r5, lr, r2, asr #32 │ │ │ │ + eorseq r0, sp, lr, lsr #10 │ │ │ │ + eoreq r5, lr, r8, ror r0 │ │ │ │ + mlaeq lr, r2, r0, r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9240 <__bss_end__@@Base+0xfe677b50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 286028 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1fc0048 <__bss_end__@@Base+0x195e958> │ │ │ │ - ldrsbteq r0, [sp], -r6 │ │ │ │ - strdeq r4, [lr], -ip @ │ │ │ │ - eoreq r5, lr, r6, lsl r0 │ │ │ │ + eorseq r0, sp, r6, lsr #26 │ │ │ │ + eoreq r5, lr, ip, asr #32 │ │ │ │ + eoreq r5, lr, r6, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd926c <__bss_end__@@Base+0xfe677b7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 286054 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1a40074 <__bss_end__@@Base+0x13de984> │ │ │ │ - eorseq r1, sp, lr, asr #12 │ │ │ │ - ldrdeq r4, [lr], -r0 @ │ │ │ │ - eoreq r4, lr, sl, ror #31 │ │ │ │ + mlaseq sp, lr, r6, r1 │ │ │ │ + eoreq r5, lr, r0, lsr #32 │ │ │ │ + eoreq r5, lr, sl, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9298 <__bss_end__@@Base+0xfe677ba8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 286080 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 14c00a0 <__bss_end__@@Base+0xe5e9b0> │ │ │ │ - eorseq r1, sp, r6, lsl ip │ │ │ │ - eoreq r4, lr, r4, lsr #31 │ │ │ │ - strhteq r4, [lr], -lr │ │ │ │ + eorseq r1, sp, r6, ror #24 │ │ │ │ + strdeq r4, [lr], -r4 @ │ │ │ │ + eoreq r5, lr, lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd92c4 <__bss_end__@@Base+0xfe677bd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c60ac │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl ec00d0 <__bss_end__@@Base+0x85e9e0> │ │ │ │ - eorseq r1, sp, ip, lsl #24 │ │ │ │ - ldrsbteq r9, [r6], -r2 │ │ │ │ - ldrshteq r9, [r6], -r6 │ │ │ │ + eorseq r1, sp, ip, asr ip │ │ │ │ + eorseq r9, r6, r2, lsr #10 │ │ │ │ + eorseq r9, r6, r6, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd92f4 <__bss_end__@@Base+0xfe677c04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c60dc │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb1e │ │ │ │ - ldrsbteq r1, [sp], -lr │ │ │ │ - eorseq r9, r6, r0, ror #12 │ │ │ │ - eorseq r9, r6, r8, ror r6 │ │ │ │ + eorseq r1, sp, lr, lsr #26 │ │ │ │ + ldrhteq r9, [r6], -r0 │ │ │ │ + eorseq r9, r6, r8, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9324 <__bss_end__@@Base+0xfe677c34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28610c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - bl 34012c │ │ │ │ - eorseq r1, sp, sl, ror sp │ │ │ │ - eoreq r4, lr, r8, lsl pc │ │ │ │ - eoreq r4, lr, r2, lsr pc │ │ │ │ + bl 34012c │ │ │ │ + eorseq r1, sp, sl, asr #27 │ │ │ │ + eoreq r4, lr, r8, ror #30 │ │ │ │ + eoreq r4, lr, r2, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9350 <__bss_end__@@Base+0xfe677c60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 286138 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ffdc0158 <__bss_end__@@Base+0xff75ea68> │ │ │ │ - eorseq r1, sp, r2, lsr #31 │ │ │ │ - eoreq r4, lr, ip, ror #29 │ │ │ │ - mlaeq pc, lr, sp, r9 @ │ │ │ │ + ldrshteq r1, [sp], -r2 │ │ │ │ + eoreq r4, lr, ip, lsr pc │ │ │ │ + eoreq r9, pc, lr, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd937c <__bss_end__@@Base+0xfe677c8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c6164 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ b ff7c0188 <__bss_end__@@Base+0xff15ea98> │ │ │ │ - eorseq r1, sp, r4, ror pc │ │ │ │ - mlaseq r6, r2, sp, r9 │ │ │ │ - eorseq r9, r6, r6, ror #27 │ │ │ │ + eorseq r1, sp, r4, asr #31 │ │ │ │ + eorseq r9, r6, r2, ror #27 │ │ │ │ + eorseq r9, r6, r6, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd93ac <__bss_end__@@Base+0xfe677cbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c6194 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eac2 │ │ │ │ - eorseq r1, sp, r6, asr #30 │ │ │ │ - mlaeq lr, r0, lr, r4 │ │ │ │ - eoreq r4, lr, r8, lsr #29 │ │ │ │ + mlaseq sp, r6, pc, r1 @ │ │ │ │ + eoreq r4, lr, r0, ror #29 │ │ │ │ + strdeq r4, [lr], -r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd93dc <__bss_end__@@Base+0xfe677cec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c61c4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaaa │ │ │ │ - eorseq r2, sp, r2, asr #4 │ │ │ │ - eoreq r4, lr, r0, ror #28 │ │ │ │ - eoreq r9, pc, r0, lsl sp @ │ │ │ │ + mlaseq sp, r2, r2, r2 │ │ │ │ + strhteq r4, [lr], -r0 │ │ │ │ + eoreq r9, pc, r0, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd940c <__bss_end__@@Base+0xfe677d1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c61f4 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea92 │ │ │ │ - eorseq r2, sp, r2, lsl r2 │ │ │ │ - ldrhteq r9, [r6], -r0 │ │ │ │ - eorseq fp, r4, ip, lsl r4 │ │ │ │ + eorseq r2, sp, r2, ror #4 │ │ │ │ + eorseq sl, r6, r0 │ │ │ │ + eorseq fp, r4, ip, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd943c <__bss_end__@@Base+0xfe677d4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c6224 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea7a │ │ │ │ - eorseq r2, sp, sl, lsr #8 │ │ │ │ - eoreq r4, lr, r0, lsl #28 │ │ │ │ - strhteq r9, [pc], -r0 │ │ │ │ + eorseq r2, sp, sl, ror r4 │ │ │ │ + eoreq r4, lr, r0, asr lr │ │ │ │ + eoreq r9, pc, r0, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd946c <__bss_end__@@Base+0xfe677d7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c6254 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea62 │ │ │ │ - ldrshteq r2, [sp], -sl │ │ │ │ - ldrdeq r4, [lr], -r0 @ │ │ │ │ - eoreq r4, lr, r8, ror #27 │ │ │ │ + eorseq r2, sp, sl, asr #8 │ │ │ │ + eoreq r4, lr, r0, lsr #28 │ │ │ │ + eoreq r4, lr, r8, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd949c <__bss_end__@@Base+0xfe677dac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 286284 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 14402a4 <__bss_end__@@Base+0xddebb4> │ │ │ │ - eorseq r2, sp, r6, lsl #10 │ │ │ │ - eorseq sl, r6, r8, lsr #10 │ │ │ │ - eorseq sl, r6, sl, lsr r5 │ │ │ │ + eorseq r2, sp, r6, asr r5 │ │ │ │ + eorseq sl, r6, r8, ror r5 │ │ │ │ + eorseq sl, r6, sl, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd94c8 <__bss_end__@@Base+0xfe677dd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2862b0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ec02d0 <__bss_end__@@Base+0x85ebe0> │ │ │ │ - eorseq r2, sp, r6, lsr #10 │ │ │ │ - eoreq r4, lr, r4, ror sp │ │ │ │ - eoreq r4, lr, lr, lsl #27 │ │ │ │ + eorseq r2, sp, r6, ror r5 │ │ │ │ + eoreq r4, lr, r4, asr #27 │ │ │ │ + ldrdeq r4, [lr], -lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd94f4 <__bss_end__@@Base+0xfe677e04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2862dc │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 9402fc <__bss_end__@@Base+0x2dec0c> │ │ │ │ - eorseq r2, sp, r2, asr #10 │ │ │ │ - eoreq r4, lr, r8, asr #26 │ │ │ │ - eoreq r4, lr, r2, ror #26 │ │ │ │ + mlaseq sp, r2, r5, r2 │ │ │ │ + mlaeq lr, r8, sp, r4 │ │ │ │ + strhteq r4, [lr], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9520 <__bss_end__@@Base+0xfe677e30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 286308 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - b 3c0328 │ │ │ │ - eorseq r2, sp, r6, lsl #11 │ │ │ │ - eoreq r4, lr, ip, lsl sp │ │ │ │ - eoreq r9, pc, lr, asr #23 │ │ │ │ + b 3c0328 │ │ │ │ + ldrsbteq r2, [sp], -r6 │ │ │ │ + eoreq r4, lr, ip, ror #26 │ │ │ │ + eoreq r9, pc, lr, lsl ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd954c <__bss_end__@@Base+0xfe677e5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c6334 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9f2 │ │ │ │ - eorseq r2, sp, lr, ror r5 │ │ │ │ - strdeq r4, [lr], -r0 @ │ │ │ │ - eoreq r9, pc, r0, lsr #23 │ │ │ │ + eorseq r2, sp, lr, asr #11 │ │ │ │ + eoreq r4, lr, r0, asr #26 │ │ │ │ + strdeq r9, [pc], -r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd957c <__bss_end__@@Base+0xfe677e8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c6364 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9da │ │ │ │ - eorseq r2, sp, lr, asr #10 │ │ │ │ - eoreq r4, lr, r0, asr #25 │ │ │ │ - ldrdeq r4, [lr], -r8 @ │ │ │ │ + mlaseq sp, lr, r5, r2 │ │ │ │ + eoreq r4, lr, r0, lsl sp │ │ │ │ + eoreq r4, lr, r8, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd95ac <__bss_end__@@Base+0xfe677ebc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c6394 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9c2 │ │ │ │ - eorseq r2, sp, sl, lsr #12 │ │ │ │ - mlaeq lr, r0, ip, r4 │ │ │ │ - eoreq r4, lr, r8, lsr #25 │ │ │ │ + eorseq r2, sp, sl, ror r6 │ │ │ │ + eoreq r4, lr, r0, ror #25 │ │ │ │ + strdeq r4, [lr], -r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd95dc <__bss_end__@@Base+0xfe677eec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2863c4 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlaseq sp, lr, r6, r2 │ │ │ │ - eoreq r4, lr, r0, ror #24 │ │ │ │ - eoreq r9, pc, r2, lsl fp @ │ │ │ │ + eorseq r2, sp, lr, ror #13 │ │ │ │ + strhteq r4, [lr], -r0 │ │ │ │ + eoreq r9, pc, r2, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9608 <__bss_end__@@Base+0xfe677f18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c63f0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e994 │ │ │ │ - eorseq r2, sp, r2, ror r6 │ │ │ │ - eoreq r4, lr, r4, lsr ip │ │ │ │ - eoreq r4, lr, ip, asr #24 │ │ │ │ + eorseq r2, sp, r2, asr #13 │ │ │ │ + eoreq r4, lr, r4, lsl #25 │ │ │ │ + mlaeq lr, ip, ip, r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9638 <__bss_end__@@Base+0xfe677f48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c6420 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldmdb sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r2, sp, r0, asr #14 │ │ │ │ - eorseq sl, r6, r6, lsr #24 │ │ │ │ - eorseq sl, r6, lr, lsr ip │ │ │ │ + mlaseq sp, r0, r7, r2 │ │ │ │ + eorseq sl, r6, r6, ror ip │ │ │ │ + eorseq sl, r6, lr, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9668 <__bss_end__@@Base+0xfe677f78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c6450 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ stmdb r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r2, sp, r0, lsl r7 │ │ │ │ - ldrshteq sl, [r6], -r6 │ │ │ │ - eorseq sl, r6, r2, asr #24 │ │ │ │ + eorseq r2, sp, r0, ror #14 │ │ │ │ + eorseq sl, r6, r6, asr #24 │ │ │ │ + mlaseq r6, r2, ip, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9698 <__bss_end__@@Base+0xfe677fa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 286480 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r2, sp, sl, asr #18 │ │ │ │ - eorseq fp, r6, r4, lsl r4 │ │ │ │ - eorseq fp, r6, lr, lsr #8 │ │ │ │ + mlaseq sp, sl, r9, r2 │ │ │ │ + eorseq fp, r6, r4, ror #8 │ │ │ │ + eorseq fp, r6, lr, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd96c4 <__bss_end__@@Base+0xfe677fd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c64ac │ │ │ │ stmdbmi r5, {r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e936 │ │ │ │ - eorseq r2, sp, lr, lsl r9 │ │ │ │ - eorseq fp, r6, r8, ror #7 │ │ │ │ - eorseq fp, r6, r0, lsl #8 │ │ │ │ + eorseq r2, sp, lr, ror #18 │ │ │ │ + eorseq fp, r6, r8, lsr r4 │ │ │ │ + eorseq fp, r6, r0, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd96f4 <__bss_end__@@Base+0xfe678004> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c64dc │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e91e │ │ │ │ - eorseq r2, sp, lr, ror #17 │ │ │ │ - ldrhteq fp, [r6], -r8 │ │ │ │ - eorseq fp, r6, r4, ror #7 │ │ │ │ + eorseq r2, sp, lr, lsr r9 │ │ │ │ + eorseq fp, r6, r8, lsl #8 │ │ │ │ + eorseq fp, r6, r4, lsr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9724 <__bss_end__@@Base+0xfe678034> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c650c │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #1145 @ 0x479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e906 │ │ │ │ - ldrhteq r2, [sp], -lr │ │ │ │ - eorseq fp, r6, r8, lsl #7 │ │ │ │ - ldrhteq fp, [r6], -r4 │ │ │ │ + eorseq r2, sp, lr, lsl #18 │ │ │ │ + ldrsbteq fp, [r6], -r8 │ │ │ │ + eorseq fp, r6, r4, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9754 <__bss_end__@@Base+0xfe678064> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c653c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8ee │ │ │ │ - eorseq r2, sp, r6, ror #26 │ │ │ │ - eoreq r4, lr, r8, ror #21 │ │ │ │ - eoreq r4, lr, r0, lsl #22 │ │ │ │ + ldrhteq r2, [sp], -r6 │ │ │ │ + eoreq r4, lr, r8, lsr fp │ │ │ │ + eoreq r4, lr, r0, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9784 <__bss_end__@@Base+0xfe678094> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c656c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8d6 │ │ │ │ - eorseq r2, sp, sl, asr #27 │ │ │ │ - strhteq r4, [lr], -r8 │ │ │ │ - eoreq r9, pc, r8, ror #18 │ │ │ │ + eorseq r2, sp, sl, lsl lr │ │ │ │ + eoreq r4, lr, r8, lsl #22 │ │ │ │ + strhteq r9, [pc], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd97b4 <__bss_end__@@Base+0xfe6780c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28659c │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldm lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r2, sp, sl, asr #30 │ │ │ │ - eoreq r4, lr, r8, lsl #21 │ │ │ │ - eoreq r9, pc, sl, lsr r9 @ │ │ │ │ + mlaseq sp, sl, pc, r2 @ │ │ │ │ + ldrdeq r4, [lr], -r8 @ │ │ │ │ + eoreq r9, pc, sl, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd97e0 <__bss_end__@@Base+0xfe6780f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c65c8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8a8 │ │ │ │ - eorseq r2, sp, lr, lsl pc │ │ │ │ - eoreq r4, lr, ip, asr sl │ │ │ │ - eoreq r4, lr, r4, ror sl │ │ │ │ + eorseq r2, sp, lr, ror #30 │ │ │ │ + eoreq r4, lr, ip, lsr #21 │ │ │ │ + eoreq r4, lr, r4, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9810 <__bss_end__@@Base+0xfe678120> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c65f8 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e890 │ │ │ │ - eorseq r3, sp, sl, asr #7 │ │ │ │ - eoreq sp, lr, r4, asr #16 │ │ │ │ - eoreq sp, lr, r8, asr r8 │ │ │ │ + eorseq r3, sp, sl, lsl r4 │ │ │ │ + mlaeq lr, r4, r8, sp │ │ │ │ + eoreq sp, lr, r8, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd9840 <__bss_end__@@Base+0xfe678150> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 286628 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmda r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - mlaseq sp, r6, r4, r3 │ │ │ │ - eoreq r0, pc, ip, ror #16 │ │ │ │ - eoreq r0, pc, r2, lsl #17 │ │ │ │ + eorseq r3, sp, r6, ror #9 │ │ │ │ + strhteq r0, [pc], -ip │ │ │ │ + ldrdeq r0, [pc], -r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd986c <__bss_end__@@Base+0xfe67817c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c6654 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e862 │ │ │ │ - eorseq r3, sp, sl, ror #8 │ │ │ │ - eoreq r0, pc, r0, asr #16 │ │ │ │ + ldrhteq r3, [sp], -sl │ │ │ │ mlaeq pc, r0, r8, r0 @ │ │ │ │ + eoreq r0, pc, r0, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd989c <__bss_end__@@Base+0xfe6781ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c6684 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e84a │ │ │ │ - eorseq r3, sp, sl, lsr r4 │ │ │ │ - eoreq r0, pc, r0, lsl r8 @ │ │ │ │ + eorseq r3, sp, sl, lsl #9 │ │ │ │ eoreq r0, pc, r0, ror #16 │ │ │ │ + strhteq r0, [pc], -r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd98cc <__bss_end__@@Base+0xfe6781dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c66b4 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e832 │ │ │ │ - eorseq r3, sp, r8, ror #14 │ │ │ │ - eorseq sp, r6, r6, ror r5 │ │ │ │ - eorseq sp, r6, r4, asr #11 │ │ │ │ + ldrhteq r3, [sp], -r8 │ │ │ │ + eorseq sp, r6, r6, asr #11 │ │ │ │ + eorseq sp, r6, r4, lsl r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd98fc <__bss_end__@@Base+0xfe67820c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c66e4 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ ldmda r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq r3, [sp], -r4 │ │ │ │ - eorseq sp, r6, r2, asr sp │ │ │ │ - eorseq r9, r1, r2, lsl #23 │ │ │ │ + eorseq r3, sp, r4, lsr #20 │ │ │ │ + eorseq sp, r6, r2, lsr #27 │ │ │ │ + ldrsbteq r9, [r1], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd992c <__bss_end__@@Base+0xfe67823c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c6714 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r3, sp, r4, lsr #19 │ │ │ │ - eorseq sp, r6, r2, lsr #26 │ │ │ │ - eorseq r9, r1, r2, asr fp │ │ │ │ + ldrshteq r3, [sp], -r4 │ │ │ │ + eorseq sp, r6, r2, ror sp │ │ │ │ + eorseq r9, r1, r2, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd995c <__bss_end__@@Base+0xfe67826c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c6744 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ svc 0x00e8f7fb │ │ │ │ - eorseq r3, sp, r4, ror r9 │ │ │ │ - ldrshteq sp, [r6], -r2 │ │ │ │ - eorseq sp, r6, sl, lsr sp │ │ │ │ + eorseq r3, sp, r4, asr #19 │ │ │ │ + eorseq sp, r6, r2, asr #26 │ │ │ │ + eorseq sp, r6, sl, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd998c <__bss_end__@@Base+0xfe67829c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 286774 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00d2f7fb │ │ │ │ - eorseq r3, sp, sl, ror #22 │ │ │ │ - eorseq lr, r6, r8, lsr #4 │ │ │ │ - eorseq lr, r6, r2, asr #4 │ │ │ │ + ldrhteq r3, [sp], -sl │ │ │ │ + eorseq lr, r6, r8, ror r2 │ │ │ │ + mlaseq r6, r2, r2, lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecd99b8 <__bss_end__@@Base+0xfe6782c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c67a0 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efbc │ │ │ │ - eorseq r4, sp, r2, asr r0 │ │ │ │ - ldrshteq pc, [r6], -r8 @ │ │ │ │ - eorseq pc, r6, r0, lsl r7 @ │ │ │ │ + eorseq r4, sp, r2, lsr #1 │ │ │ │ + eorseq pc, r6, r8, asr #14 │ │ │ │ + eorseq pc, r6, r0, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be6b │ │ │ │ + svclt 0x0000be93 │ │ │ │ andeq r1, r0, r1, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be63 │ │ │ │ + svclt 0x0000be8b │ │ │ │ andeq pc, r2, r1, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be5b │ │ │ │ + svclt 0x0000be83 │ │ │ │ andeq r1, r3, r1, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be53 │ │ │ │ + svclt 0x0000be7b │ │ │ │ @ instruction: 0x000319b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be4b │ │ │ │ + svclt 0x0000be73 │ │ │ │ @ instruction: 0x000319b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be43 │ │ │ │ + svclt 0x0000be6b │ │ │ │ muleq r3, sp, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be3b │ │ │ │ + svclt 0x0000be63 │ │ │ │ andeq sl, r3, sp, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be33 │ │ │ │ + svclt 0x0000be5b │ │ │ │ andeq sl, r3, r9, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be2b │ │ │ │ + svclt 0x0000be53 │ │ │ │ andeq ip, r3, r9, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be23 │ │ │ │ + svclt 0x0000be4b │ │ │ │ andeq sp, r3, r1, asr #14 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be1b │ │ │ │ + svclt 0x0000be43 │ │ │ │ muleq r3, sp, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be13 │ │ │ │ + svclt 0x0000be3b │ │ │ │ andeq r5, r5, r1, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be0b │ │ │ │ + svclt 0x0000be33 │ │ │ │ andeq r6, r5, r1, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000be03 │ │ │ │ + svclt 0x0000be2b │ │ │ │ muleq r5, sp, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bdfb │ │ │ │ + svclt 0x0000be23 │ │ │ │ andeq r8, r5, r9, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bdf3 │ │ │ │ + svclt 0x0000be1b │ │ │ │ andeq sl, r5, sp, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bdeb │ │ │ │ + svclt 0x0000be13 │ │ │ │ andeq sl, r5, sp, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bde3 │ │ │ │ + svclt 0x0000be0b │ │ │ │ andeq fp, r5, r9, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bddb │ │ │ │ + svclt 0x0000be03 │ │ │ │ andeq ip, r5, sp, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bdd3 │ │ │ │ + svclt 0x0000bdfb │ │ │ │ ldrdeq ip, [r5], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bdcb │ │ │ │ + svclt 0x0000bdf3 │ │ │ │ andeq sp, r5, r5, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bdc3 │ │ │ │ + svclt 0x0000bdeb │ │ │ │ andeq sp, r5, sp, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bdbb │ │ │ │ + svclt 0x0000bde3 │ │ │ │ ldrdeq r3, [r6], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bdb3 │ │ │ │ + svclt 0x0000bddb │ │ │ │ andeq r6, r6, r1, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bdab │ │ │ │ + svclt 0x0000bdd3 │ │ │ │ andeq r6, r6, r9, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bda3 │ │ │ │ + svclt 0x0000bdcb │ │ │ │ andeq sl, r6, r5, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd9b │ │ │ │ + svclt 0x0000bdc3 │ │ │ │ andeq sl, r6, r1, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd93 │ │ │ │ + svclt 0x0000bdbb │ │ │ │ andeq fp, r6, sp, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd8b │ │ │ │ + svclt 0x0000bdb3 │ │ │ │ andeq ip, r6, r5, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd83 │ │ │ │ + svclt 0x0000bdab │ │ │ │ andeq sp, r6, sp, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd7b │ │ │ │ + svclt 0x0000bda3 │ │ │ │ andeq sp, r6, r1, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd73 │ │ │ │ + svclt 0x0000bd9b │ │ │ │ andeq pc, r6, r9, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd6b │ │ │ │ + svclt 0x0000bd93 │ │ │ │ andeq pc, r6, sp, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd63 │ │ │ │ + svclt 0x0000bd8b │ │ │ │ andeq r0, r7, sp, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd5b │ │ │ │ + svclt 0x0000bd83 │ │ │ │ ldrdeq r0, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd53 │ │ │ │ + svclt 0x0000bd7b │ │ │ │ andeq r0, r7, r5, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd4b │ │ │ │ + svclt 0x0000bd73 │ │ │ │ andeq r1, r7, sp, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd43 │ │ │ │ + svclt 0x0000bd6b │ │ │ │ andeq r1, r7, sp, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd3b │ │ │ │ + svclt 0x0000bd63 │ │ │ │ andeq r2, r7, sp, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd33 │ │ │ │ + svclt 0x0000bd5b │ │ │ │ andeq r4, r7, sp, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd2b │ │ │ │ + svclt 0x0000bd53 │ │ │ │ andeq r5, r7, sp, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd23 │ │ │ │ + svclt 0x0000bd4b │ │ │ │ muleq r7, r5, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd1b │ │ │ │ + svclt 0x0000bd43 │ │ │ │ andeq r8, r7, r1, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd13 │ │ │ │ + svclt 0x0000bd3b │ │ │ │ andeq r9, r7, r1, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd0b │ │ │ │ + svclt 0x0000bd33 │ │ │ │ andeq sp, r7, r9, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bd03 │ │ │ │ + svclt 0x0000bd2b │ │ │ │ andeq r1, r8, r5, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bcfb │ │ │ │ + svclt 0x0000bd23 │ │ │ │ ldrdeq r2, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bcf3 │ │ │ │ + svclt 0x0000bd1b │ │ │ │ andeq r5, r8, sp, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bceb │ │ │ │ + svclt 0x0000bd13 │ │ │ │ andeq r6, r8, r5, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bce3 │ │ │ │ + svclt 0x0000bd0b │ │ │ │ @ instruction: 0x0008ebb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bcdb │ │ │ │ + svclt 0x0000bd03 │ │ │ │ andeq lr, r8, r5, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bcd3 │ │ │ │ + svclt 0x0000bcfb │ │ │ │ andeq pc, r8, r9, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bccb │ │ │ │ + svclt 0x0000bcf3 │ │ │ │ andeq r0, r9, sp, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bcc3 │ │ │ │ + svclt 0x0000bceb │ │ │ │ andeq r0, r9, r9, lsl sl │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bcbb │ │ │ │ + svclt 0x0000bce3 │ │ │ │ muleq r9, r9, fp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bcb3 │ │ │ │ + svclt 0x0000bcdb │ │ │ │ andeq r4, r9, sp, ror r3 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - mcrlt 2, 3, pc, cr4, cr2, {5} @ │ │ │ │ + mcrlt 2, 4, pc, cr12, cr2, {5} @ │ │ │ │ subeq fp, fp, r6, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bca5 │ │ │ │ + svclt 0x0000bccd │ │ │ │ andeq r2, sl, r5, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc9d │ │ │ │ + svclt 0x0000bcc5 │ │ │ │ ldrdeq r3, [sl], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc95 │ │ │ │ + svclt 0x0000bcbd │ │ │ │ andeq r5, sl, r9, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc8d │ │ │ │ + svclt 0x0000bcb5 │ │ │ │ andeq sl, fp, r1, lsr sl │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc85 │ │ │ │ + svclt 0x0000bcad │ │ │ │ andeq pc, fp, sp, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc7d │ │ │ │ + svclt 0x0000bca5 │ │ │ │ andeq pc, fp, r5, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc75 │ │ │ │ + svclt 0x0000bc9d │ │ │ │ muleq ip, sp, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc6d │ │ │ │ + svclt 0x0000bc95 │ │ │ │ andeq r1, ip, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc65 │ │ │ │ + svclt 0x0000bc8d │ │ │ │ andeq r1, ip, sp, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc5d │ │ │ │ + svclt 0x0000bc85 │ │ │ │ andeq r2, ip, r9, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc55 │ │ │ │ + svclt 0x0000bc7d │ │ │ │ muleq ip, r1, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc4d │ │ │ │ + svclt 0x0000bc75 │ │ │ │ andeq r2, ip, r9, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc45 │ │ │ │ + svclt 0x0000bc6d │ │ │ │ andeq r3, ip, r5, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc3d │ │ │ │ + svclt 0x0000bc65 │ │ │ │ andeq r3, ip, r9, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc35 │ │ │ │ + svclt 0x0000bc5d │ │ │ │ muleq ip, sp, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc2d │ │ │ │ + svclt 0x0000bc55 │ │ │ │ andeq r4, ip, sp, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc25 │ │ │ │ + svclt 0x0000bc4d │ │ │ │ muleq ip, r5, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc1d │ │ │ │ + svclt 0x0000bc45 │ │ │ │ andeq r4, ip, r9, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc15 │ │ │ │ + svclt 0x0000bc3d │ │ │ │ andeq r4, ip, r5, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc0d │ │ │ │ + svclt 0x0000bc35 │ │ │ │ @ instruction: 0x000c5ab9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bc05 │ │ │ │ + svclt 0x0000bc2d │ │ │ │ muleq ip, sp, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bbfd │ │ │ │ + svclt 0x0000bc25 │ │ │ │ andeq lr, ip, sp, lsr r5 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bbf5 │ │ │ │ + svclt 0x0000bc1d │ │ │ │ andeq r6, sp, sp, lsl fp │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bbed │ │ │ │ + svclt 0x0000bc15 │ │ │ │ muleq sp, r9, r3 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldclt 2, cr15, [lr, #712] @ 0x2c8 │ │ │ │ + stcllt 2, cr15, [r6, #712] @ 0x2c8 │ │ │ │ subeq ip, fp, lr, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bbdf │ │ │ │ + svclt 0x0000bc07 │ │ │ │ andeq r4, lr, r9, ror #18 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bbd7 │ │ │ │ + svclt 0x0000bbff │ │ │ │ ldrdeq sl, [lr], -sp │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - stclt 2, cr15, [r8, #712] @ 0x2c8 │ │ │ │ + ldclt 2, cr15, [r0, #712]! @ 0x2c8 │ │ │ │ subeq ip, ip, lr, lsl #7 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecd9f2c <__bss_end__@@Base+0xfe67883c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ blmi 7aef4c <__bss_end__@@Base+0x14d85c> │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - @ instruction: 0xf922f234 │ │ │ │ + @ instruction: 0xf94af234 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - blx ff53f802 <__bss_end__@@Base+0xfeede112> │ │ │ │ + blx fff3f802 <__bss_end__@@Base+0xff8de112> │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ blmi 5990ec │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 24b988 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - blx ff13f822 <__bss_end__@@Base+0xfeade132> │ │ │ │ + blx ffb3f822 <__bss_end__@@Base+0xff4de132> │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ subeq r9, r0, lr, asr r9 │ │ │ │ andeq r1, r0, r8, lsr #6 │ │ │ │ andeq r3, r0, ip, asr #1 │ │ │ │ - eorseq r3, r1, r6, lsr #3 │ │ │ │ + ldrshteq r3, [r1], -r6 │ │ │ │ andeq r1, r0, r4, lsr #9 │ │ │ │ - mlaseq r1, sl, r1, r3 │ │ │ │ + eorseq r3, r1, sl, ror #3 │ │ │ │ andeq r2, r0, r0, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bb83 │ │ │ │ + svclt 0x0000bbab │ │ │ │ andeq r0, pc, r9, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bb7b │ │ │ │ + svclt 0x0000bba3 │ │ │ │ andeq r1, pc, r9, ror ip @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bb73 │ │ │ │ + svclt 0x0000bb9b │ │ │ │ @ instruction: 0x000f21bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bb6b │ │ │ │ + svclt 0x0000bb93 │ │ │ │ andeq r2, pc, r1, asr #30 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ vshr.s32 q1, q14, #14 │ │ │ │ - svclt 0x0000bd17 │ │ │ │ + svclt 0x0000bd3f │ │ │ │ strheq ip, [ip], #-148 @ 0xffffff6c │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bb57 │ │ │ │ + svclt 0x0000bb7f │ │ │ │ ldrdeq r9, [pc], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bb4f │ │ │ │ + svclt 0x0000bb77 │ │ │ │ andeq ip, pc, r9, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bb47 │ │ │ │ + svclt 0x0000bb6f │ │ │ │ andeq sp, pc, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bb3f │ │ │ │ + svclt 0x0000bb67 │ │ │ │ @ instruction: 0x00134ddd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bb37 │ │ │ │ + svclt 0x0000bb5f │ │ │ │ andseq sp, r3, sp, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bb2f │ │ │ │ + svclt 0x0000bb57 │ │ │ │ andseq sp, r4, r9, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bb27 │ │ │ │ + svclt 0x0000bb4f │ │ │ │ andseq sp, r4, r5, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecda080 <__bss_end__@@Base+0xfe678990> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorcs fp, r4, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fd0008 │ │ │ │ @ instruction: 0xf104e800 │ │ │ │ vext.8 q0, q1, q0, #0 │ │ │ │ - bmi 782700 <__bss_end__@@Base+0x121010> │ │ │ │ + bmi 7827a0 <__bss_end__@@Base+0x1210b0> │ │ │ │ blmi 75409c <__bss_end__@@Base+0xf29ac> │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ stc 7, cr15, [r4, #-1008]! @ 0xfffffc10 │ │ │ │ rscvs r4, r0, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ @@ -2329,474 +2329,474 @@ │ │ │ │ tstcs r0, sl, lsl sp │ │ │ │ smlabteq ip, r4, r9, lr │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ subseq pc, ip, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-930 @ 0xfffffc5e │ │ │ │ vext.8 q3, , q10, #0 │ │ │ │ - stmdami sl, {r0, r1, r2, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r1, r2, r3, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - stclt 2, cr15, [lr], {224} @ 0xe0 │ │ │ │ + ldclt 2, cr15, [r6], #-896 @ 0xfffffc80 │ │ │ │ subeq fp, sp, r2, lsr #31 │ │ │ │ strdeq r9, [r0], #-116 @ 0xffffff8c │ │ │ │ andeq r3, r0, r0, lsr #11 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ andeq r3, r0, r8, ror #3 │ │ │ │ andseq r0, r5, r7, lsl #1 │ │ │ │ mulseq r5, r1, r1 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xf1514479 │ │ │ │ svclt 0x0000b887 │ │ │ │ - eorseq ip, fp, r8, lsr #13 │ │ │ │ + ldrshteq ip, [fp], -r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bac5 │ │ │ │ + svclt 0x0000baed │ │ │ │ @ instruction: 0x001526f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000babd │ │ │ │ + svclt 0x0000bae5 │ │ │ │ andseq r3, r5, r5, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000bab5 │ │ │ │ + svclt 0x0000badd │ │ │ │ andseq r3, r5, r1, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000baad │ │ │ │ + svclt 0x0000bad5 │ │ │ │ andseq r5, r5, r1, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000baa5 │ │ │ │ + svclt 0x0000bacd │ │ │ │ @ instruction: 0x00156bf5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000ba9d │ │ │ │ - andseq r1, r6, r1, lsl #17 │ │ │ │ + svclt 0x0000bac5 │ │ │ │ + @ instruction: 0x001618d1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fecda194 <__bss_end__@@Base+0xfe678aa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 406f5c │ │ │ │ + blmi 406f5c │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7fb9301 │ │ │ │ stmdami r7, {r1, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs lr, r8, ror r4 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7fbeb04 │ │ │ │ svclt 0x0000ba55 │ │ │ │ - mulseq r6, fp, r3 │ │ │ │ + andseq r9, r6, fp, ror #7 │ │ │ │ subeq ip, r1, r6, lsl #20 │ │ │ │ subeq ip, r1, r0, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ + svclt 0x0000ba9b │ │ │ │ + andseq r9, r6, sp, lsl r6 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b44478 │ │ │ │ + svclt 0x0000ba93 │ │ │ │ + andseq r9, r6, r9, ror #16 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b44478 │ │ │ │ + svclt 0x0000ba8b │ │ │ │ + andseq fp, r6, r1, asr sl │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b44478 │ │ │ │ + svclt 0x0000ba83 │ │ │ │ + ldrsheq sp, [r6], -r9 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b44478 │ │ │ │ + svclt 0x0000ba7b │ │ │ │ + @ instruction: 0x0016d2d1 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba73 │ │ │ │ - andseq r9, r6, sp, asr #11 │ │ │ │ + andseq sp, r6, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba6b │ │ │ │ - andseq r9, r6, r9, lsl r8 │ │ │ │ + andseq sp, r6, sp, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba63 │ │ │ │ - andseq fp, r6, r1, lsl #20 │ │ │ │ + andseq sp, r6, sp, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba5b │ │ │ │ - andseq sp, r6, r9, lsr #1 │ │ │ │ + andseq lr, r6, sp, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba53 │ │ │ │ - andseq sp, r6, r1, lsl #5 │ │ │ │ + mulseq r6, r9, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba4b │ │ │ │ - andseq sp, r6, r1, lsl ip │ │ │ │ + andseq r4, r7, r9, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba43 │ │ │ │ - andseq sp, r6, sp, lsl ip │ │ │ │ + andseq r4, r7, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba3b │ │ │ │ - andseq sp, r6, sp, lsl pc │ │ │ │ + andseq r9, r7, r5, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba33 │ │ │ │ - andseq lr, r6, sp, ror fp │ │ │ │ + andseq r9, r7, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba2b │ │ │ │ - andseq pc, r6, r9, asr #20 │ │ │ │ + andseq sl, r7, r9, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba23 │ │ │ │ - andseq r4, r7, r9, ror r1 │ │ │ │ + andseq fp, r7, sp, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba1b │ │ │ │ - @ instruction: 0x00174db5 │ │ │ │ + andseq fp, r7, r5, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba13 │ │ │ │ - andseq r9, r7, r5, asr #21 │ │ │ │ + andseq sp, r7, sp, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba0b │ │ │ │ - mulseq r7, r5, lr │ │ │ │ + andseq lr, r7, r9, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000ba03 │ │ │ │ - andseq sl, r7, r9, lsl #14 │ │ │ │ + andseq pc, r7, sp, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b9fb │ │ │ │ - andseq fp, r7, sp, asr #1 │ │ │ │ + andseq r1, r8, r1, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b9f3 │ │ │ │ - andseq fp, r7, r5, lsr #8 │ │ │ │ + andseq r1, r8, sp, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b9eb │ │ │ │ - andseq sp, r7, sp, asr #1 │ │ │ │ + andseq r9, r8, r9, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b9e3 │ │ │ │ - andseq sp, r7, r9, asr #31 │ │ │ │ + andseq sl, r8, r9, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b9db │ │ │ │ - andseq pc, r7, sp, ror sp @ │ │ │ │ + andseq sl, r8, sp, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b9d3 │ │ │ │ - andseq r1, r8, r1, lsr #8 │ │ │ │ + andseq fp, r8, sp, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b9cb │ │ │ │ - andseq r1, r8, sp, ror r9 │ │ │ │ + mulseq r8, sp, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b9c3 │ │ │ │ - andseq r9, r8, r9, ror #27 │ │ │ │ + andseq fp, r8, sp, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b9bb │ │ │ │ - andseq sl, r8, r9, lsl #12 │ │ │ │ + andseq lr, r8, sp, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b9b3 │ │ │ │ - andseq sl, r8, sp, lsr r9 │ │ │ │ + andseq lr, r8, r1, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b9ab │ │ │ │ - ldrsheq fp, [r8], -sp │ │ │ │ + andseq lr, r8, r1, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b9a3 │ │ │ │ - andseq fp, r8, sp, asr #6 │ │ │ │ + andseq pc, r8, r5, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b99b │ │ │ │ - andseq fp, r8, sp, lsl r8 │ │ │ │ + andseq pc, r8, sp, lsr r8 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b993 │ │ │ │ - andseq lr, r8, sp, lsl r6 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b98b │ │ │ │ - andseq lr, r8, r1, lsr #18 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b983 │ │ │ │ - mulseq r8, r1, sl │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b97b │ │ │ │ - andseq pc, r8, r5, ror r0 @ │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b973 │ │ │ │ - andseq pc, r8, sp, ror #15 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b96b │ │ │ │ - andseq sp, r9, r9, lsr #31 │ │ │ │ + @ instruction: 0x0019dff9 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - bllt 8bfcc0 <__bss_end__@@Base+0x25e5d0> │ │ │ │ + bllt 12bfcc0 <__bss_end__@@Base+0xc5e5d0> │ │ │ │ subeq fp, sp, r6, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fecda404 <__bss_end__@@Base+0xfe678d14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ @ instruction: 0xf1b30090 │ │ │ │ - @ instruction: 0xf104fae1 │ │ │ │ + @ instruction: 0xf104fb09 │ │ │ │ @ instruction: 0xf1b30060 │ │ │ │ - @ instruction: 0xf104fadd │ │ │ │ + @ instruction: 0xf104fb05 │ │ │ │ @ instruction: 0xf1b300c0 │ │ │ │ - @ instruction: 0xf104fad9 │ │ │ │ + @ instruction: 0xf104fb01 │ │ │ │ @ instruction: 0xf1b300f0 │ │ │ │ - @ instruction: 0xf504fad5 │ │ │ │ + @ instruction: 0xf504fafd │ │ │ │ @ instruction: 0xf1b37090 │ │ │ │ - @ instruction: 0xf104fad1 │ │ │ │ + @ instruction: 0xf104faf9 │ │ │ │ @ instruction: 0xf1b30030 │ │ │ │ - strtmi pc, [r0], -sp, asr #21 │ │ │ │ - blx ff43f910 <__bss_end__@@Base+0xfedde220> │ │ │ │ + @ instruction: 0x4620faf5 │ │ │ │ + blx ffe3f910 <__bss_end__@@Base+0xff7de220> │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - blx ff33f918 <__bss_end__@@Base+0xfecde228> │ │ │ │ + blx ffd3f918 <__bss_end__@@Base+0xff6de228> │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - blx ff23f920 <__bss_end__@@Base+0xfebde230> │ │ │ │ + blx ffc3f920 <__bss_end__@@Base+0xff5de230> │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - blx ff13f928 <__bss_end__@@Base+0xfeade238> │ │ │ │ + blx ffb3f928 <__bss_end__@@Base+0xff4de238> │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - blx ff03f930 <__bss_end__@@Base+0xfe9de240> │ │ │ │ + blx ffa3f930 <__bss_end__@@Base+0xff3de240> │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - blx fef3f938 <__bss_end__@@Base+0xfe8de248> │ │ │ │ + blx ff93f938 <__bss_end__@@Base+0xff2de248> │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - blx fee3f940 <__bss_end__@@Base+0xfe7de250> │ │ │ │ + blx ff83f940 <__bss_end__@@Base+0xff1de250> │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - blx fed3f948 <__bss_end__@@Base+0xfe6de258> │ │ │ │ + blx ff73f948 <__bss_end__@@Base+0xff0de258> │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - blx fec3f950 <__bss_end__@@Base+0xfe5de260> │ │ │ │ + blx ff63f950 <__bss_end__@@Base+0xfefde260> │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - blx feb3f958 <__bss_end__@@Base+0xfe4de268> │ │ │ │ + blx ff53f958 <__bss_end__@@Base+0xfeede268> │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - blx fea3f960 <__bss_end__@@Base+0xfe3de270> │ │ │ │ + blx ff43f960 <__bss_end__@@Base+0xfedde270> │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - blx fe93f968 <__bss_end__@@Base+0xfe2de278> │ │ │ │ + blx ff33f968 <__bss_end__@@Base+0xfecde278> │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - blx fe83f970 <__bss_end__@@Base+0xfe1de280> │ │ │ │ + blx ff23f970 <__bss_end__@@Base+0xfebde280> │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - blx fe73f978 <__bss_end__@@Base+0xfe0de288> │ │ │ │ + blx ff13f978 <__bss_end__@@Base+0xfeade288> │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - blx fe63f980 <__bss_end__@@Base+0xfdfde290> │ │ │ │ + blx ff03f980 <__bss_end__@@Base+0xfe9de290> │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - blx fe53f988 <__bss_end__@@Base+0xfdede298> │ │ │ │ + blx fef3f988 <__bss_end__@@Base+0xfe8de298> │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - blx fe43f990 <__bss_end__@@Base+0xfddde2a0> │ │ │ │ + blx fee3f990 <__bss_end__@@Base+0xfe7de2a0> │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - blx fe33f998 <__bss_end__@@Base+0xfdcde2a8> │ │ │ │ + blx fed3f998 <__bss_end__@@Base+0xfe6de2a8> │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - blx fe23f9a0 <__bss_end__@@Base+0xfdbde2b0> │ │ │ │ + blx fec3f9a0 <__bss_end__@@Base+0xfe5de2b0> │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - blx 213f9a8 <__bss_end__@@Base+0x1ade2b8> │ │ │ │ + blx feb3f9a8 <__bss_end__@@Base+0xfe4de2b8> │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - blx 203f9b0 <__bss_end__@@Base+0x19de2c0> │ │ │ │ + blx fea3f9b0 <__bss_end__@@Base+0xfe3de2c0> │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - blx 1f3f9b8 <__bss_end__@@Base+0x18de2c8> │ │ │ │ + blx fe93f9b8 <__bss_end__@@Base+0xfe2de2c8> │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt 1dbf9c4 <__bss_end__@@Base+0x175e2d4> │ │ │ │ + blt fe7bf9c4 <__bss_end__@@Base+0xfe15e2d4> │ │ │ │ eorseq lr, pc, ip, lsl r0 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b8dd │ │ │ │ - andseq r9, fp, sp, lsl #11 │ │ │ │ + svclt 0x0000b905 │ │ │ │ + @ instruction: 0x001b95dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b8d5 │ │ │ │ - andseq r9, fp, r1, lsr r8 │ │ │ │ + svclt 0x0000b8fd │ │ │ │ + andseq r9, fp, r1, lsl #17 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b8cd │ │ │ │ - andseq fp, fp, r5, lsl #19 │ │ │ │ + svclt 0x0000b8f5 │ │ │ │ + @ instruction: 0x001bb9d5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b8c5 │ │ │ │ - andseq sp, fp, r5, asr #7 │ │ │ │ + svclt 0x0000b8ed │ │ │ │ + andseq sp, fp, r5, lsl r4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b8bd │ │ │ │ - ldrheq lr, [fp], -r5 │ │ │ │ + svclt 0x0000b8e5 │ │ │ │ + andseq lr, fp, r5, lsl #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b8b5 │ │ │ │ - andseq r5, ip, r9, lsl #21 │ │ │ │ + svclt 0x0000b8dd │ │ │ │ + @ instruction: 0x001c5ad9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b8ad │ │ │ │ - andseq r6, ip, r1, lsr r7 │ │ │ │ + svclt 0x0000b8d5 │ │ │ │ + andseq r6, ip, r1, lsl #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b8a5 │ │ │ │ - andseq r6, ip, r5, asr #27 │ │ │ │ + svclt 0x0000b8cd │ │ │ │ + andseq r6, ip, r5, lsl lr │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ - svclt 0x0000b89d │ │ │ │ - andseq r9, ip, r9, ror #23 │ │ │ │ + svclt 0x0000b8c5 │ │ │ │ + andseq r9, ip, r9, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fecda594 <__bss_end__@@Base+0xfe678ea4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ vext.8 d9, d2, d1, #0 │ │ │ │ - stmdals r1, {r0, r2, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r2, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 2c1524 │ │ │ │ - svclt 0x002ef2c5 │ │ │ │ + svclt 0x0056f2c5 │ │ │ │ umaaleq fp, sp, lr, sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ + svclt 0x0000b8a7 │ │ │ │ + andseq r5, sp, r9, lsr #4 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b44478 │ │ │ │ + svclt 0x0000b89f │ │ │ │ + @ instruction: 0x001d88dd │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b44478 │ │ │ │ + svclt 0x0000b897 │ │ │ │ + andseq r8, sp, r5, asr pc │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b44478 │ │ │ │ + svclt 0x0000b88f │ │ │ │ + andseq sp, sp, r1, asr #19 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b44478 │ │ │ │ + svclt 0x0000b887 │ │ │ │ + andseq r5, pc, r1, ror #23 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b87f │ │ │ │ - @ instruction: 0x001d51d9 │ │ │ │ + andseq r7, pc, r5, asr r0 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b877 │ │ │ │ - andseq r8, sp, sp, lsl #17 │ │ │ │ + andseq r9, pc, r9, asr #5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b86f │ │ │ │ - andseq r8, sp, r5, lsl #30 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + andseq r9, pc, r5, lsr #7 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b867 │ │ │ │ - andseq sp, sp, r1, ror r9 │ │ │ │ + @ instruction: 0x001f9bf1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b85f │ │ │ │ - mulseq pc, r1, fp @ │ │ │ │ + andseq sl, pc, r9, lsr #26 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b857 │ │ │ │ - andseq r7, pc, r5 │ │ │ │ + @ instruction: 0x001fcaf1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b84f │ │ │ │ - andseq r9, pc, r9, ror r2 @ │ │ │ │ + andseq pc, pc, r9, lsl #10 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b847 │ │ │ │ - andseq r9, pc, r5, asr r3 @ │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + eoreq r1, r0, r5, lsl #29 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b83f │ │ │ │ - andseq r9, pc, r1, lsr #23 │ │ │ │ + eoreq r6, r0, sp, lsl #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b837 │ │ │ │ - @ instruction: 0x001facd9 │ │ │ │ + eoreq r8, r0, r5, ror r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b82f │ │ │ │ - andseq ip, pc, r1, lsr #21 │ │ │ │ + eoreq r8, r0, sp, lsr #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b827 │ │ │ │ - @ instruction: 0x001ff4b9 │ │ │ │ + eoreq r8, r0, sp, lsr lr │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b81f │ │ │ │ - eoreq r1, r0, r5, lsr lr │ │ │ │ + eoreq lr, r0, r5, lsr r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b817 │ │ │ │ - strhteq r6, [r0], -sp │ │ │ │ + eoreq r0, r1, r5, ror #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b80f │ │ │ │ - eoreq r8, r0, r5, lsr #2 │ │ │ │ + eoreq r2, r1, sp, lsl pc │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b44478 │ │ │ │ svclt 0x0000b807 │ │ │ │ - eoreq r8, r0, sp, asr r7 │ │ │ │ + eoreq r6, r1, r9, lsr #31 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bfff │ │ │ │ - eoreq r8, r0, sp, ror #27 │ │ │ │ + eoreq sl, r1, r9, asr #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bff7 │ │ │ │ - eoreq lr, r0, r5, ror #15 │ │ │ │ + eoreq sl, r1, r9, ror #17 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bfef │ │ │ │ - mlaeq r1, r5, r7, r0 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + eoreq sp, r1, r9, lsr #19 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bfe7 │ │ │ │ - eoreq r2, r1, sp, asr #29 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + eoreq r7, r2, sp, ror r2 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bfdf │ │ │ │ - eoreq r6, r1, r9, asr pc │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + mlaeq r2, r9, r6, r7 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bfd7 │ │ │ │ - eoreq sl, r1, r9, ror r7 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + eoreq r8, r2, r5, asr r4 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bfcf │ │ │ │ - mlaeq r1, r9, r8, sl │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + strdeq r8, [r2], -sp @ │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bfc7 │ │ │ │ - eoreq sp, r1, r9, asr r9 │ │ │ │ + eoreq r8, r2, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bfbf │ │ │ │ - eoreq r7, r2, sp, lsr #4 │ │ │ │ + eoreq r8, r2, r5, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bfb7 │ │ │ │ - eoreq r7, r2, r9, asr #12 │ │ │ │ + strhteq r9, [r2], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bfaf │ │ │ │ - eoreq r8, r2, r5, lsl #8 │ │ │ │ + eoreq r9, r2, sp, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bfa7 │ │ │ │ - eoreq r8, r2, sp, lsr #19 │ │ │ │ + eoreq ip, r2, r5, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bf9f │ │ │ │ - strdeq r8, [r2], -sp @ │ │ │ │ + strhteq ip, [r2], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bf97 │ │ │ │ - eoreq r8, r2, r5, lsl ip │ │ │ │ + strdeq sp, [r2], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bf8f │ │ │ │ - eoreq r9, r2, r9, ror #2 │ │ │ │ + strdeq pc, [r2], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bf87 │ │ │ │ - mlaeq r2, sp, r7, r9 │ │ │ │ + eoreq pc, r2, r9, ror lr @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b34478 │ │ │ │ svclt 0x0000bf7f │ │ │ │ - eoreq ip, r2, r5, ror r9 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b34478 │ │ │ │ - svclt 0x0000bf77 │ │ │ │ - eoreq ip, r2, r1, ror #26 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b34478 │ │ │ │ - svclt 0x0000bf6f │ │ │ │ - eoreq sp, r2, r1, lsr #11 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b34478 │ │ │ │ - svclt 0x0000bf67 │ │ │ │ - eoreq pc, r2, r9, lsr #15 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b34478 │ │ │ │ - svclt 0x0000bf5f │ │ │ │ - eoreq pc, r2, r9, lsr #28 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b34478 │ │ │ │ - svclt 0x0000bf57 │ │ │ │ - eoreq r0, r3, r9, lsl #5 │ │ │ │ + ldrdeq r0, [r3], -r9 @ │ │ │ │ │ │ │ │ 00183614 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (183684 ) │ │ │ │ @@ -2819,546 +2819,546 @@ │ │ │ │ ldr r1, [pc, #68] @ (183694 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (183698 ) │ │ │ │ ldr r3, [pc, #32] @ (183688 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 18367e │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 3b6f50 │ │ │ │ + bl 3b6fa0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ pop {r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, #253 @ 0xfd │ │ │ │ + subs r1, #77 @ 0x4d │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r7, #24] │ │ │ │ + str r4, [r1, #32] │ │ │ │ movs r4, r6 │ │ │ │ str r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (1836a8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r6, #18 │ │ │ │ + lsls r1, r0, #20 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1836b8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r5, #18 │ │ │ │ + lsls r5, r7, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1836c8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r5, #18 │ │ │ │ + lsls r1, r7, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1836d8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r4, #18 │ │ │ │ + lsls r5, r6, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1836e8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r4, #18 │ │ │ │ + lsls r1, r6, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1836f8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r3, #18 │ │ │ │ + lsls r5, r5, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183708 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r3, #18 │ │ │ │ + lsls r1, r5, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183718 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r2, #18 │ │ │ │ + lsls r5, r4, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183728 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r2, #18 │ │ │ │ + lsls r1, r4, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183738 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r1, #18 │ │ │ │ + lsls r5, r3, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183748 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r1, #18 │ │ │ │ + lsls r1, r3, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183758 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r0, #18 │ │ │ │ + lsls r5, r2, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183768 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r0, #18 │ │ │ │ + lsls r1, r2, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183778 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r7, #17 │ │ │ │ + lsls r5, r1, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183788 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r7, #17 │ │ │ │ + lsls r1, r1, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183798 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r6, #17 │ │ │ │ + lsls r5, r0, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1837a8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r6, #17 │ │ │ │ + lsls r1, r0, #19 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1837b8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r5, #17 │ │ │ │ + lsls r5, r7, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1837c8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r5, #17 │ │ │ │ + lsls r1, r7, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1837d8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r4, #17 │ │ │ │ + lsls r5, r6, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1837e8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r4, #17 │ │ │ │ + lsls r1, r6, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1837f8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r3, #17 │ │ │ │ + lsls r5, r5, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183808 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r3, #17 │ │ │ │ + lsls r1, r5, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183818 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r2, #17 │ │ │ │ + lsls r5, r4, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183828 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r2, #17 │ │ │ │ + lsls r1, r4, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183838 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r1, #17 │ │ │ │ + lsls r5, r3, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183848 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r1, #17 │ │ │ │ + lsls r1, r3, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183858 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r0, #17 │ │ │ │ + lsls r5, r2, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183868 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r0, #17 │ │ │ │ + lsls r1, r2, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183878 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r7, #16 │ │ │ │ + lsls r5, r1, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183888 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r7, #16 │ │ │ │ + lsls r1, r1, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183898 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r6, #16 │ │ │ │ + lsls r5, r0, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1838a8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r6, #16 │ │ │ │ + lsls r1, r0, #18 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1838b8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r5, #16 │ │ │ │ + lsls r5, r7, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1838c8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r5, #16 │ │ │ │ + lsls r1, r7, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1838d8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r4, #16 │ │ │ │ + lsls r5, r6, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1838e8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r4, #16 │ │ │ │ + lsls r1, r6, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1838f8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r3, #16 │ │ │ │ + lsls r5, r5, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183908 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r3, #16 │ │ │ │ + lsls r1, r5, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183918 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r2, #16 │ │ │ │ + lsls r5, r4, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183928 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r2, #16 │ │ │ │ + lsls r1, r4, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183938 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r1, #16 │ │ │ │ + lsls r5, r3, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183948 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r1, #16 │ │ │ │ + lsls r1, r3, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183958 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r0, #16 │ │ │ │ + lsls r5, r2, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183968 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r0, #16 │ │ │ │ + lsls r1, r2, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183978 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r7, #15 │ │ │ │ + lsls r5, r1, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183988 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r7, #15 │ │ │ │ + lsls r1, r1, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183998 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r6, #15 │ │ │ │ + lsls r5, r0, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1839a8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r6, #15 │ │ │ │ + lsls r1, r0, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1839b8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r5, #15 │ │ │ │ + lsls r5, r7, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1839c8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r5, #15 │ │ │ │ + lsls r1, r7, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1839d8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r4, #15 │ │ │ │ + lsls r5, r6, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1839e8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r4, #15 │ │ │ │ + lsls r1, r6, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1839f8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r3, #15 │ │ │ │ + lsls r5, r5, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183a08 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r3, #15 │ │ │ │ + lsls r1, r5, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183a18 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r2, #15 │ │ │ │ + lsls r5, r4, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183a28 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r2, #15 │ │ │ │ + lsls r1, r4, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183a38 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r1, #15 │ │ │ │ + lsls r5, r3, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183a48 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r1, #15 │ │ │ │ + lsls r1, r3, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183a58 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r0, #15 │ │ │ │ + lsls r5, r2, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183a68 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r0, #15 │ │ │ │ + lsls r1, r2, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183a78 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r7, #14 │ │ │ │ + lsls r5, r1, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183a88 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r7, #14 │ │ │ │ + lsls r1, r1, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183a98 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r6, #14 │ │ │ │ + lsls r5, r0, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183aa8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r6, #14 │ │ │ │ + lsls r1, r0, #16 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183ab8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r5, #14 │ │ │ │ + lsls r5, r7, #15 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183ac8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r5, #14 │ │ │ │ + lsls r1, r7, #15 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183ad8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r4, #14 │ │ │ │ + lsls r5, r6, #15 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183ae8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r4, #14 │ │ │ │ + lsls r1, r6, #15 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183af8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r3, #14 │ │ │ │ + lsls r5, r5, #15 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183b08 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r1, r3, #14 │ │ │ │ + lsls r1, r5, #15 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (183b18 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - lsls r5, r2, #14 │ │ │ │ + lsls r5, r4, #15 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 183c00 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -3510,59 +3510,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (183ccc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ bvs.n 183c04 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r5, #21 │ │ │ │ + asrs r0, r7, #22 │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #56 @ (adr r2, 183cf8 ) │ │ │ │ + add r2, pc, #376 @ (adr r2, 183e38 ) │ │ │ │ movs r6, r6 │ │ │ │ - add r2, pc, #128 @ (adr r2, 183d44 ) │ │ │ │ + add r2, pc, #448 @ (adr r2, 183e84 <_start@@Base+0x48>) │ │ │ │ movs r6, r6 │ │ │ │ - asrs r6, r2, #21 │ │ │ │ + asrs r6, r4, #22 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, pc, #1008 @ (adr r1, 1840bc <_start@@Base+0x280>) │ │ │ │ + add r2, pc, #304 @ (adr r2, 183dfc ) │ │ │ │ movs r6, r6 │ │ │ │ - add r2, pc, #168 @ (adr r2, 183d78 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 183eb8 <_start@@Base+0x7c>) │ │ │ │ movs r6, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (183cf8 ) │ │ │ │ ldr r1, [pc, #24] @ (183cfc ) │ │ │ │ ldr r0, [pc, #28] @ (183d00 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 463720 │ │ │ │ + bl 463770 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 4401c0 │ │ │ │ + b.w 440210 │ │ │ │ nop │ │ │ │ - stmia r5!, {r0, r7} │ │ │ │ + stmia r5!, {r0, r4, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - iteet lt │ │ │ │ - movlt r3, r5 │ │ │ │ - stmiage r0!, {r0, r2, r4} │ │ │ │ - movge r3, r5 │ │ │ │ - ldrlt r0, [pc, #8] @ (183d10 ) │ │ │ │ + stmia r0!, {r0, r1} │ │ │ │ + movs r3, r5 │ │ │ │ + stmia r0!, {r0, r2, r5, r6} │ │ │ │ + movs r3, r5 │ │ │ │ + ldr r0, [pc, #8] @ (183d10 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 43582c │ │ │ │ + b.w 43587c │ │ │ │ nop │ │ │ │ bvc.n 183c40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (183d20 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - mov sp, r9 │ │ │ │ + bx r3 │ │ │ │ movs r4, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (183dc4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -3571,15 +3571,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (183dcc ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ ldr r0, [pc, #128] @ (183dd0 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 17fb6c │ │ │ │ @@ -3607,15 +3607,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 431044 │ │ │ │ + bl 431094 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 183d62 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -3626,15 +3626,15 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 183e0c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r2, r6, pc} │ │ │ │ + pop {r1, r2, r4, r7, pc} │ │ │ │ movs r6, r6 │ │ │ │ bvc.n 183db0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrh r2, [r4, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #20] @ (183df4 ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -3645,43 +3645,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bvc.n 183dc4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #68 @ 0x44 │ │ │ │ + add r0, sp, #388 @ 0x184 │ │ │ │ movs r4, r5 │ │ │ │ ldr r0, [pc, #8] @ (183e08 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 43582c │ │ │ │ + b.w 43587c │ │ │ │ nop │ │ │ │ bvc.n 183db0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (183e18 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - strh r1, [r4, #26] │ │ │ │ + strh r1, [r6, #28] │ │ │ │ movs r5, r5 │ │ │ │ ldr r0, [pc, #8] @ (183e28 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - strh r5, [r3, #26] │ │ │ │ + strh r5, [r5, #28] │ │ │ │ movs r5, r5 │ │ │ │ ldr r0, [pc, #8] @ (183e38 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 4374bc │ │ │ │ + b.w 43750c │ │ │ │ nop │ │ │ │ - strh r5, [r7, #44] @ 0x2c │ │ │ │ + strh r5, [r1, #48] @ 0x30 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00183e3c <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -3798,15 +3798,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (183f4c <_start@@Base+0x110>) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ adds r2, #222 @ 0xde │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #204] @ (184030 <_start@@Base+0x1f4>) │ │ │ │ @@ -3841,15 +3841,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 1805c4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 2ee420 │ │ │ │ + bl 2ee470 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 180790 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 183fee <_start@@Base+0x1b2> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -3863,15 +3863,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (184044 <_start@@Base+0x208>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -3893,26 +3893,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r1, [r1, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #512] @ 0x200 │ │ │ │ + ldr r2, [sp, #832] @ 0x340 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r2, #5 │ │ │ │ + lsls r2, r4, #6 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb.w r0, [ip, sp, lsl #2] │ │ │ │ - @ instruction: 0xf7e4002d │ │ │ │ - lsls r4, r1, #4 │ │ │ │ + str??.w r0, [ip, sp, lsl #2] │ │ │ │ + ldrh.w r0, [r4, sp, lsl #2] │ │ │ │ + lsls r4, r3, #5 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf7a2002d │ │ │ │ - @ instruction: 0xf7b8002d │ │ │ │ + @ instruction: 0xf7f2002d │ │ │ │ + strb.w r0, [r8, sp, lsl #2] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (1840b4 <_start@@Base+0x278>) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #80] @ (1840b8 <_start@@Base+0x27c>) │ │ │ │ @@ -3923,19 +3923,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 185d04 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 184082 <_start@@Base+0x246> │ │ │ │ movs r1, #1 │ │ │ │ blx 17e034 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 446348 │ │ │ │ + bl 446398 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 435868 │ │ │ │ + bl 4358b8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 435d98 │ │ │ │ + bl 435de8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17e520 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 17e524 │ │ │ │ @@ -3948,31 +3948,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (184134 <_start@@Base+0x2f8>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 18410a <_start@@Base+0x2ce> │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #80] @ 184138 <_start@@Base+0x2fc> │ │ │ │ ldr r2, [pc, #80] @ (18413c <_start@@Base+0x300>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ cbz r0, 18410a <_start@@Base+0x2ce> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 184122 <_start@@Base+0x2e6> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -3984,66 +3984,66 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 221a24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 222210 │ │ │ │ - stc2l 0, cr0, [r8], #180 @ 0xb4 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ + ldc2 0, cr0, [r8, #-180]! @ 0xffffff4c │ │ │ │ + lsls r2, r2, #2 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf72e002d │ │ │ │ + @ instruction: 0xf77e002d │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (184218 <_start@@Base+0x3dc>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (18421c <_start@@Base+0x3e0>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #192] @ (184220 <_start@@Base+0x3e4>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ bl 1dff70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 17e220 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (184224 <_start@@Base+0x3e8>) │ │ │ │ blx 17e220 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 435ce8 │ │ │ │ + bl 435d38 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 44633c │ │ │ │ + bl 44638c │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -4065,18 +4065,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2d3488 │ │ │ │ nop │ │ │ │ - str r5, [sp, #672] @ 0x2a0 │ │ │ │ + str r5, [sp, #992] @ 0x3e0 │ │ │ │ movs r1, r6 │ │ │ │ - vshr.u8 d16, d22, #2 │ │ │ │ - @ instruction: 0xf6d8002d │ │ │ │ + movs r6, r3 │ │ │ │ + movs r7, r6 │ │ │ │ + @ instruction: 0xf728002d │ │ │ │ strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -4088,35 +4089,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (1842e0 <_start@@Base+0x4a4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #136] @ (1842e4 <_start@@Base+0x4a8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (1842e8 <_start@@Base+0x4ac>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #120] @ (1842ec <_start@@Base+0x4b0>) │ │ │ │ ldr r1, [pc, #124] @ (1842f0 <_start@@Base+0x4b4>) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #108] @ (1842f4 <_start@@Base+0x4b8>) │ │ │ │ ldr r3, [pc, #112] @ (1842f8 <_start@@Base+0x4bc>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (1842fc <_start@@Base+0x4c0>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -4145,22 +4146,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - mcr2 0, 7, r0, cr12, cr6, {1} │ │ │ │ - addw r0, sl, #2093 @ 0x82d │ │ │ │ - ldr r4, [pc, #696] @ (18459c ) │ │ │ │ + vqadd.u64 d0, d12, d22 │ │ │ │ + @ instruction: 0xf65a002d │ │ │ │ + ldr r4, [pc, #1016] @ (1846dc ) │ │ │ │ movs r0, r6 │ │ │ │ - addw r0, lr, #2093 @ 0x82d │ │ │ │ - @ instruction: 0xf624002d │ │ │ │ - rsb r0, r6, #11337728 @ 0xad0000 │ │ │ │ - str r4, [sp, #560] @ 0x230 │ │ │ │ + @ instruction: 0xf65e002d │ │ │ │ + @ instruction: 0xf674002d │ │ │ │ + @ instruction: 0xf616002d │ │ │ │ + str r4, [sp, #880] @ 0x370 │ │ │ │ movs r1, r6 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -4225,18 +4226,18 @@ │ │ │ │ str.w r2, [r4, #132] @ 0x84 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 221a78 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #76] @ (184410 <_start@@Base+0x5d4>) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r5, [r3, #176] @ 0xb0 │ │ │ │ - bl 440c20 │ │ │ │ + bl 440c70 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 184378 <_start@@Base+0x53c> │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cbz r3, 1843f4 <_start@@Base+0x5b8> │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -4246,23 +4247,23 @@ │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 440c24 │ │ │ │ + bl 440c74 │ │ │ │ b.n 184378 <_start@@Base+0x53c> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ strh r6, [r4, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4d6002d │ │ │ │ + @ instruction: 0xf526002d │ │ │ │ │ │ │ │ 00184414 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (184458 ) │ │ │ │ @@ -4322,29 +4323,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r1, [pc, #100] @ (184518 ) │ │ │ │ ldr r2, [pc, #104] @ (18451c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (184520 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2ef57c │ │ │ │ + bl 2ef5cc │ │ │ │ cbz r0, 1844fa │ │ │ │ ldr r2, [pc, #80] @ (184524 ) │ │ │ │ ldr r3, [pc, #60] @ (184514 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -4356,27 +4357,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r6, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [sl], #-216 @ 0xffffff28 │ │ │ │ - @ instruction: 0xf394002d │ │ │ │ - ldr r2, [pc, #232] @ (18460c ) │ │ │ │ + stc2l 0, cr0, [sl], {54} @ 0x36 │ │ │ │ + @ instruction: 0xf3e4002d │ │ │ │ + ldr r2, [pc, #552] @ (18474c ) │ │ │ │ movs r0, r6 │ │ │ │ strh r6, [r7, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00184528 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -4401,15 +4402,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ bic.w r3, r3, r5 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 222040 │ │ │ │ - @ instruction: 0xf266002d │ │ │ │ + @ instruction: 0xf2b6002d │ │ │ │ │ │ │ │ 00184580 : │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r0, #127] @ 0x7f │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ dmb ish │ │ │ │ @@ -4462,16 +4463,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (184674 ) │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2ef570 │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2ef5c0 │ │ │ │ ldr r3, [pc, #84] @ (184678 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 184640 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -4492,60 +4493,60 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 18462c │ │ │ │ ldr r0, [pc, #44] @ (184684 ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb260036 │ │ │ │ - movw r0, #16429 @ 0x402d │ │ │ │ - ldr r0, [pc, #936] @ (184a1c ) │ │ │ │ + @ instruction: 0xfb760036 │ │ │ │ + @ instruction: 0xf294002d │ │ │ │ + ldr r1, [pc, #232] @ (18475c ) │ │ │ │ movs r0, r6 │ │ │ │ strh r0, [r6, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf252002d │ │ │ │ + subw r0, r2, #45 @ 0x2d │ │ │ │ │ │ │ │ 00184688 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (184724 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f37a4 │ │ │ │ + bl 2f37f4 │ │ │ │ ldr r2, [pc, #132] @ (184728 ) │ │ │ │ ldr r1, [pc, #132] @ (18472c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 1846fe │ │ │ │ cbz r4, 184710 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f333c │ │ │ │ + bl 2f338c │ │ │ │ cbz r0, 1846e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3790 │ │ │ │ + bl 2f37e0 │ │ │ │ cbnz r0, 1846e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -4571,37 +4572,37 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (18473c ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa8a0036 │ │ │ │ - @ instruction: 0xf190002d │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + @ instruction: 0xfada0036 │ │ │ │ + @ instruction: 0xf1e0002d │ │ │ │ + str r0, [sp, #672] @ 0x2a0 │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf0c0002d │ │ │ │ - subs.w r0, r2, #45 @ 0x2d │ │ │ │ - @ instruction: 0xf0ae002d │ │ │ │ - subs.w r0, r4, #45 @ 0x2d │ │ │ │ + adds.w r0, r0, #45 @ 0x2d │ │ │ │ + addw r0, r2, #45 @ 0x2d │ │ │ │ + @ instruction: 0xf0fe002d │ │ │ │ + addw r0, r4, #45 @ 0x2d │ │ │ │ │ │ │ │ 00184740 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 186190 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (1847bc ) │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f37a4 │ │ │ │ + bl 2f37f4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 18477c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e9f0 │ │ │ │ cbnz r0, 184790 │ │ │ │ mov r0, r5 │ │ │ │ @@ -4626,15 +4627,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #416] @ (184960 ) │ │ │ │ + ldr r2, [pc, #736] @ (184aa0 ) │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 184834 │ │ │ │ sub sp, #20 │ │ │ │ @@ -4643,47 +4644,47 @@ │ │ │ │ ldr r1, [pc, #96] @ (18483c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ bl 184740 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 18481a │ │ │ │ ldr r0, [pc, #60] @ (184840 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 17e520 │ │ │ │ ldr r0, [pc, #40] @ (184844 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 17e520 │ │ │ │ nop │ │ │ │ - ldr??.w r0, [r6, r6, lsl #3] │ │ │ │ - orrs.w r0, ip, #45 @ 0x2d │ │ │ │ - ldrh r6, [r4, #56] @ 0x38 │ │ │ │ + vld1.8 @ instruction: 0xf9a60036 │ │ │ │ + @ instruction: 0xf0ac002d │ │ │ │ + ldrh r6, [r6, #58] @ 0x3a │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf0d6002d │ │ │ │ - ldr r6, [r7, #116] @ 0x74 │ │ │ │ + @ instruction: 0xf126002d │ │ │ │ + ldr r6, [r1, #124] @ 0x7c │ │ │ │ movs r7, r5 │ │ │ │ │ │ │ │ 00184848 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -4698,27 +4699,27 @@ │ │ │ │ cbz r3, 1848c2 │ │ │ │ mov r4, r0 │ │ │ │ bl 186190 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 184688 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1848d0 │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ ldr r3, [pc, #112] @ (1848f0 ) │ │ │ │ ldr r2, [pc, #112] @ (1848f4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (1848f8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #96] @ (1848fc ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -4731,38 +4732,38 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (184900 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #48] @ (184904 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov r0, r4 │ │ │ │ blx 18097c │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ nop │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ movs r6, r5 │ │ │ │ ldrb r6, [r5, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh.w r0, [sl, #54] @ 0x36 │ │ │ │ - vext.8 d0, d0, d29, #0 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + ldr??.w r0, [sl, #54] @ 0x36 │ │ │ │ + and.w r0, r0, #45 @ 0x2d │ │ │ │ + ldrh r0, [r1, #54] @ 0x36 │ │ │ │ movs r1, r6 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, ip, #45 @ 0x2d │ │ │ │ - bics.w r0, r8, #45 @ 0x2d │ │ │ │ + orns r0, ip, #45 @ 0x2d │ │ │ │ + eor.w r0, r8, #45 @ 0x2d │ │ │ │ │ │ │ │ 00184908 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -4807,70 +4808,70 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (1849e0 ) │ │ │ │ bl 186190 │ │ │ │ - bl 2f37a4 │ │ │ │ + bl 2f37f4 │ │ │ │ ldr r1, [pc, #80] @ (1849e4 ) │ │ │ │ ldr r2, [pc, #80] @ (1849e8 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 1849b4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f3b50 │ │ │ │ + bl 2f3ba0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (1849ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r1, [pc, #36] @ (1849f0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 17ff74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17f450 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r0, #46] @ 0x2e │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf7980036 │ │ │ │ - cdp 0, 10, cr0, cr0, cr13, {1} │ │ │ │ - vhadd.s32 d16, d10, d29 │ │ │ │ + @ instruction: 0xf7e80036 │ │ │ │ + cdp 0, 15, cr0, cr0, cr13, {1} │ │ │ │ + vext.8 d0, d10, d29, #0 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 184df0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (184ad8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #204] @ (184adc ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (184ae0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 17e970 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #181] @ 0xb5 │ │ │ │ cbnz r3, 184a82 │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -4930,46 +4931,46 @@ │ │ │ │ ldr r1, [pc, #56] @ (184b00 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 17ec04 │ │ │ │ b.n 184a4c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7ca0036 │ │ │ │ - cdp 0, 1, cr0, cr0, cr13, {1} │ │ │ │ - @ instruction: 0xf3a4002d │ │ │ │ - vhadd.s d16, d10, d29 │ │ │ │ - vaddl.s16 q0, d12, d29 │ │ │ │ - vaddl.s16 q0, d14, d29 │ │ │ │ - vhadd.s16 d0, d0, d29 │ │ │ │ - vhadd.s8 d0, d10, d29 │ │ │ │ - vhadd.s d0, d14, d29 │ │ │ │ - vhadd.s16 d0, d10, d29 │ │ │ │ - cdp 0, 15, cr0, cr10, cr13, {1} │ │ │ │ + ldrb.w r0, [sl, r6, lsl #3] │ │ │ │ + cdp 0, 6, cr0, cr0, cr13, {1} │ │ │ │ + @ instruction: 0xf3f4002d │ │ │ │ + vaddl.s8 q8, d10, d29 │ │ │ │ + vaddl.s32 q8, d12, d29 │ │ │ │ + vaddl.s32 q8, d14, d29 │ │ │ │ + vhadd.s32 d16, d0, d29 │ │ │ │ + vhadd.s16 d16, d10, d29 │ │ │ │ + vaddl.s8 q0, d14, d29 │ │ │ │ + vhadd.s32 d16, d10, d29 │ │ │ │ + vhadd.s8 d16, d10, d29 │ │ │ │ │ │ │ │ 00184b04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r3, [pc, #1540] @ 185128 │ │ │ │ ldr.w r2, [pc, #1540] @ 18512c │ │ │ │ ldr.w r1, [pc, #1540] @ 185130 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 184de4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -5158,30 +5159,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (18513c ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 184da6 │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 184c0a │ │ │ │ ldr r3, [pc, #944] @ (185140 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (185144 ) │ │ │ │ ldr r1, [pc, #944] @ (185148 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -5240,15 +5241,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -5290,15 +5291,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 17e520 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 185068 │ │ │ │ @@ -5313,15 +5314,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 184e58 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (185158 ) │ │ │ │ ldr r4, [pc, #564] @ (18515c ) │ │ │ │ @@ -5330,15 +5331,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (185160 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 184da6 │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 184c6a │ │ │ │ ldr r3, [pc, #528] @ (185164 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -5346,15 +5347,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (18516c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 184da6 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 184c7a │ │ │ │ ldr r3, [pc, #500] @ (185170 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -5362,15 +5363,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (185178 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 184da6 │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -5395,15 +5396,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (185184 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 184ede │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 184c8c │ │ │ │ ldr r3, [pc, #392] @ (185188 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -5411,15 +5412,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (185190 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 184da6 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 184c9c │ │ │ │ ldr r3, [pc, #364] @ (185194 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -5427,15 +5428,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (18519c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 184da6 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 184cac │ │ │ │ ldr r3, [pc, #336] @ (1851a0 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -5443,15 +5444,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (1851a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 184da6 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 1850c2 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -5460,15 +5461,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 184e58 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 1850c2 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -5477,15 +5478,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 184e58 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 184e58 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -5493,15 +5494,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 184e58 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 184f92 │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -5515,47 +5516,47 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #179] @ 0xb3 │ │ │ │ b.n 184eac │ │ │ │ nop │ │ │ │ - subw r0, ip, #2102 @ 0x836 │ │ │ │ - ldcl 0, cr0, [r4], #180 @ 0xb4 │ │ │ │ - @ instruction: 0xf288002d │ │ │ │ - orn r0, lr, #11927552 @ 0xb60000 │ │ │ │ - vhadd.s16 d0, d12, d29 │ │ │ │ - rsb r0, r4, sp, asr #32 │ │ │ │ - orr.w r0, r2, #11927552 @ 0xb60000 │ │ │ │ - stc 0, cr0, [r4], {45} @ 0x2d │ │ │ │ - sub.w r0, r4, sp, asr #32 │ │ │ │ - ldc 0, cr0, [lr, #-180] @ 0xffffff4c │ │ │ │ - @ instruction: 0xf3100036 │ │ │ │ - orn r0, lr, sp, asr #32 │ │ │ │ - subw r0, lr, #54 @ 0x36 │ │ │ │ - ldc 0, cr0, [r8, #-180] @ 0xffffff4c │ │ │ │ - and.w r0, r6, sp, asr #32 │ │ │ │ - @ instruction: 0xf2800036 │ │ │ │ - add.w r0, sl, sp, asr #32 │ │ │ │ - strd r0, r0, [r2, #180]! @ 0xb4 │ │ │ │ - @ instruction: 0xf2580036 │ │ │ │ - adds.w r0, lr, sp, asr #32 │ │ │ │ - @ instruction: 0xe9ba002d │ │ │ │ - @ instruction: 0xf1fc0036 │ │ │ │ - sub.w r0, sl, sp, asr #32 │ │ │ │ - ldrd r0, r0, [sl, #-180] @ 0xb4 │ │ │ │ + @ instruction: 0xf6fc0036 │ │ │ │ + stcl 0, cr0, [r4, #-180] @ 0xffffff4c │ │ │ │ + @ instruction: 0xf2d8002d │ │ │ │ + @ instruction: 0xf4be0036 │ │ │ │ + vhadd.s32 d16, d12, d29 │ │ │ │ + ldc 0, cr0, [r4], {45} @ 0x2d │ │ │ │ + eors.w r0, r2, #11927552 @ 0xb60000 │ │ │ │ + ldcl 0, cr0, [r4], {45} @ 0x2d │ │ │ │ + @ instruction: 0xebf4002d │ │ │ │ + stcl 0, cr0, [lr, #-180]! @ 0xffffff4c │ │ │ │ + @ instruction: 0xf3600036 │ │ │ │ + @ instruction: 0xeabe002d │ │ │ │ + @ instruction: 0xf2fe0036 │ │ │ │ + stcl 0, cr0, [r8, #-180]! @ 0xffffff4c │ │ │ │ + orrs.w r0, r6, sp, asr #32 │ │ │ │ + @ instruction: 0xf2d00036 │ │ │ │ + adcs.w r0, sl, sp, asr #32 │ │ │ │ + bics.w r0, r2, sp, asr #32 │ │ │ │ + subw r0, r8, #54 @ 0x36 │ │ │ │ + sbc.w r0, lr, sp, asr #32 │ │ │ │ + and.w r0, sl, sp, asr #32 │ │ │ │ + movw r0, #49206 @ 0xc036 │ │ │ │ + @ instruction: 0xebfa002d │ │ │ │ + @ instruction: 0xe9aa002d │ │ │ │ + @ instruction: 0xf2220036 │ │ │ │ + @ instruction: 0xeb24002d │ │ │ │ + @ instruction: 0xe984002d │ │ │ │ + @ instruction: 0xf1fa0036 │ │ │ │ + @ instruction: 0xeb34002d │ │ │ │ + ldrd r0, r0, [ip, #-180] @ 0xb4 │ │ │ │ rsbs r0, r2, #54 @ 0x36 │ │ │ │ - @ instruction: 0xead4002d │ │ │ │ + adc.w r0, r4, sp, asr #32 │ │ │ │ ldmdb r4!, {r0, r2, r3, r5} │ │ │ │ - sub.w r0, sl, #54 @ 0x36 │ │ │ │ - @ instruction: 0xeae4002d │ │ │ │ - stmdb ip, {r0, r2, r3, r5} │ │ │ │ - @ instruction: 0xf1820036 │ │ │ │ - @ instruction: 0xeaf4002d │ │ │ │ - strd r0, r0, [r4], #180 @ 0xb4 │ │ │ │ │ │ │ │ 001851ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -5567,25 +5568,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (1853f0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #532] @ (1853f4 ) │ │ │ │ ldr r2, [pc, #536] @ (1853f8 ) │ │ │ │ ldr r1, [pc, #536] @ (1853fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 18526a │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -5611,27 +5612,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 185202 │ │ │ │ ldr r3, [pc, #444] @ (185400 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #436] @ (185404 ) │ │ │ │ ldr r2, [pc, #440] @ (185408 ) │ │ │ │ ldr r1, [pc, #440] @ (18540c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 18530c │ │ │ │ ldr r3, [pc, #420] @ (185410 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (185414 ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -5646,21 +5647,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 185398 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 18536a │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #368] @ (185418 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 1852d8 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 185346 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 185336 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -5677,27 +5678,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1852ca │ │ │ │ ldr r3, [pc, #312] @ (18541c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #300] @ (185420 ) │ │ │ │ ldr r2, [pc, #304] @ (185424 ) │ │ │ │ ldr r1, [pc, #304] @ (185428 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (18542c ) │ │ │ │ ldr r3, [pc, #216] @ (1853ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -5735,101 +5736,101 @@ │ │ │ │ bne.n 185282 │ │ │ │ b.n 1852d0 │ │ │ │ ldr r3, [pc, #176] @ (18541c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #180] @ (185430 ) │ │ │ │ ldr r2, [pc, #180] @ (185434 ) │ │ │ │ ldr r1, [pc, #184] @ (185438 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 18530c │ │ │ │ ldr r3, [pc, #100] @ (185400 ) │ │ │ │ ldr r4, [pc, #160] @ (18543c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #148] @ (185440 ) │ │ │ │ ldr r1, [pc, #148] @ (185444 ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 18530c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #120] @ (185448 ) │ │ │ │ ldr r2, [pc, #120] @ (18544c ) │ │ │ │ ldr r1, [pc, #124] @ (185450 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ b.n 1852ca │ │ │ │ nop │ │ │ │ strb r0, [r2, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vshr.s32 d16, d22, #10 │ │ │ │ - b.n 185078 │ │ │ │ + orr.w r0, r6, #54 @ 0x36 │ │ │ │ + b.n 185118 │ │ │ │ movs r5, r5 │ │ │ │ - rsbs r0, r2, sp, asr #32 │ │ │ │ + stc 0, cr0, [r2], #-180 @ 0xffffff4c │ │ │ │ cmp r1, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - vmvn.i32 d0, #102 @ 0x00000066 │ │ │ │ - orns r0, ip, sp, asr #32 │ │ │ │ - b.n 1851dc │ │ │ │ + vshr.s16 d16, d22, #10 │ │ │ │ + pkhtb r0, ip, sp, asr #32 │ │ │ │ + b.n 18527c │ │ │ │ movs r5, r5 │ │ │ │ - vqadd.s32 d16, d6, d22 │ │ │ │ - b.n 184f64 │ │ │ │ + vshr.s32 d0, d22, #10 │ │ │ │ + b.n 185004 │ │ │ │ movs r5, r5 │ │ │ │ - adds.w r0, r0, sp, asr #32 │ │ │ │ + sbc.w r0, r0, sp, asr #32 │ │ │ │ asrs r4, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 7, r0, cr2, cr6, {1} │ │ │ │ - orns r0, ip, sp, asr #32 │ │ │ │ - b.n 1850b0 │ │ │ │ + vqadd.s64 d0, d2, d22 │ │ │ │ + pkhtb r0, ip, sp, asr #32 │ │ │ │ + b.n 185150 │ │ │ │ movs r5, r5 │ │ │ │ strb r2, [r0, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mrc 0, 2, r0, cr8, cr6, {1} │ │ │ │ - strd r0, r0, [r2, #180] @ 0xb4 │ │ │ │ - b.n 184fac │ │ │ │ - movs r5, r5 │ │ │ │ - ldrd r0, r0, [r8, #-180]! @ 0xb4 │ │ │ │ - mcr 0, 1, r0, cr6, cr6, {1} │ │ │ │ - b.n 184f5c │ │ │ │ + mcr 0, 5, r0, cr8, cr6, {1} │ │ │ │ + ands.w r0, r2, sp, asr #32 │ │ │ │ + b.n 18504c │ │ │ │ + movs r5, r5 │ │ │ │ + strd r0, r0, [r8, #180] @ 0xb4 │ │ │ │ + mrc 0, 3, r0, cr6, cr6, {1} │ │ │ │ + b.n 184ffc │ │ │ │ movs r5, r5 │ │ │ │ - mcr 0, 0, r0, cr4, cr6, {1} │ │ │ │ - b.n 184ce8 │ │ │ │ + mrc 0, 2, r0, cr4, cr6, {1} │ │ │ │ + b.n 184d88 │ │ │ │ movs r5, r5 │ │ │ │ - strd r0, r0, [r0, #180]! @ 0xb4 │ │ │ │ + bics.w r0, r0, sp, asr #32 │ │ │ │ │ │ │ │ 00185454 : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ @@ -5903,15 +5904,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (185558 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -5922,25 +5923,25 @@ │ │ │ │ ldr r1, [pc, #44] @ (185564 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 18551a │ │ │ │ bl 180a80 │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [r0], {54} @ 0x36 │ │ │ │ - ldmia.w sl!, {r0, r2, r3, r5} │ │ │ │ - b.n 184dbc │ │ │ │ - movs r5, r5 │ │ │ │ - stc 0, cr0, [r2], #216 @ 0xd8 │ │ │ │ - strd r0, r0, [r4], #180 @ 0xb4 │ │ │ │ - b.n 184d6c │ │ │ │ + stc 0, cr0, [r0, #-216]! @ 0xffffff28 │ │ │ │ + stmdb sl, {r0, r2, r3, r5} │ │ │ │ + b.n 184e5c │ │ │ │ + movs r5, r5 │ │ │ │ + ldcl 0, cr0, [r2], #216 @ 0xd8 │ │ │ │ + ldmdb r4!, {r0, r2, r3, r5} │ │ │ │ + b.n 184e0c │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #16] @ (18557c ) │ │ │ │ ldr r2, [pc, #20] @ (185580 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (185584 ) │ │ │ │ @@ -5948,21 +5949,21 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strb r0, [r5, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [lr], #180 @ 0xb4 │ │ │ │ + strd r0, r0, [lr, #-180] @ 0xb4 │ │ │ │ ldr r1, [pc, #8] @ (185594 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - strd r0, r0, [r8], #180 @ 0xb4 │ │ │ │ + ldmdb r8!, {r0, r2, r3, r5} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (1855ec ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #68] @ (1855f0 ) │ │ │ │ @@ -5981,44 +5982,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 221e40 │ │ │ │ strb r6, [r4, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 185a1c │ │ │ │ + b.n 185abc │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 001855f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (185634 ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 435ce8 │ │ │ │ + bl 435d38 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 435ce8 │ │ │ │ + bl 435d38 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 435ce8 │ │ │ │ + b.w 435d38 │ │ │ │ nop │ │ │ │ str r2, [r5, #100] @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00185638 : │ │ │ │ ldr r3, [pc, #20] @ (185650 ) │ │ │ │ ldr r2, [pc, #24] @ (185654 ) │ │ │ │ @@ -6034,28 +6035,28 @@ │ │ │ │ bx r3 │ │ │ │ strb r0, [r3, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 18596c │ │ │ │ + b.n 185a0c │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00185660 : │ │ │ │ ldr r0, [pc, #12] @ (185670 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (185674 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ str r6, [r1, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 185948 │ │ │ │ + b.n 1859e8 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00185678 : │ │ │ │ ldr r3, [pc, #40] @ (1856a4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 18569a │ │ │ │ @@ -6167,31 +6168,31 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r1, #124] @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 1856bc │ │ │ │ + b.n 18575c │ │ │ │ movs r5, r5 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r6, [r4, #84] @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r0, sp, #872 @ 0x368 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds.w r0, r4, r6, rrx │ │ │ │ - b.n 185890 │ │ │ │ + sbc.w r0, r4, r6, rrx │ │ │ │ + b.n 185930 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 185610 │ │ │ │ + b.n 1856b0 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xeafc0036 │ │ │ │ - b.n 18586c │ │ │ │ + adc.w r0, ip, r6, rrx │ │ │ │ + b.n 18590c │ │ │ │ movs r5, r5 │ │ │ │ - b.n 18563c │ │ │ │ + b.n 1856dc │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 001857ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6238,15 +6239,15 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r2, #108] @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 185574 │ │ │ │ + b.n 185614 │ │ │ │ movs r5, r5 │ │ │ │ str r2, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r7, pc, #944 @ (adr r7, 185be8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00185838 : │ │ │ │ @@ -6353,15 +6354,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #220 @ 0xdc │ │ │ │ + svc 44 @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ asrs r0, r6, #16 │ │ │ │ ... │ │ │ │ │ │ │ │ 00185948 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -6484,15 +6485,15 @@ │ │ │ │ bgt.n 185a62 │ │ │ │ ldr r0, [pc, #116] @ (185aec ) │ │ │ │ movs r2, #229 @ 0xe5 │ │ │ │ ldr r1, [pc, #116] @ (185af0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -6518,35 +6519,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ble.n 185abc │ │ │ │ + udf #66 @ 0x42 │ │ │ │ movs r5, r5 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r5, pc, #936 @ (adr r5, 185e8c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r2, [r5, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ble.n 185bd4 │ │ │ │ + ble.n 185a74 │ │ │ │ movs r5, r5 │ │ │ │ str r0, [r7, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ble.n 185b98 │ │ │ │ + ble.n 185a38 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 185a60 │ │ │ │ - movs r6, r6 │ │ │ │ - b.n 185338 │ │ │ │ + @ instruction: 0xe8040036 │ │ │ │ + b.n 1853d8 │ │ │ │ movs r5, r5 │ │ │ │ - ble.n 185b2c │ │ │ │ + ble.n 185bcc │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00185b00 : │ │ │ │ ldr r2, [pc, #104] @ (185b6c ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (185b70 ) │ │ │ │ add r1, pc │ │ │ │ @@ -6577,30 +6577,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 435e20 │ │ │ │ + bl 435e70 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 185a94 │ │ │ │ + bgt.n 185b34 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00185b80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -6665,21 +6665,21 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r2, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 18617c │ │ │ │ + b.n 18621c │ │ │ │ movs r5, r5 │ │ │ │ str r0, [r3, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 185bf0 │ │ │ │ + bgt.n 185c90 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00185c3c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -6722,23 +6722,23 @@ │ │ │ │ strb.w r5, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 185c8c │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 435de0 │ │ │ │ + bl 435e30 │ │ │ │ b.n 185c8c │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r3, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1860ac │ │ │ │ + b.n 18614c │ │ │ │ movs r5, r5 │ │ │ │ ldrsh r6, [r4, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00185cc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -6834,15 +6834,15 @@ │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 185e3a │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 185e1a │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ @@ -6858,20 +6858,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 185dae │ │ │ │ ldr r1, [pc, #96] @ (185e60 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r0, [pc, #84] @ (185e64 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 435e20 │ │ │ │ + b.w 435e70 │ │ │ │ bl 222040 │ │ │ │ bl 185984 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 185b00 │ │ │ │ mov.w r1, #372 @ 0x174 │ │ │ │ @@ -6881,22 +6881,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 185dc4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #354 @ 0x162 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ ldr r2, [r3, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 185ee0 │ │ │ │ + bge.n 185d80 │ │ │ │ movs r5, r5 │ │ │ │ - bls.n 185df8 │ │ │ │ + bge.n 185e98 │ │ │ │ movs r5, r5 │ │ │ │ ldrsh r2, [r4, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00185e68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -6964,25 +6964,25 @@ │ │ │ │ bpl.n 185ecc │ │ │ │ ldr r0, [pc, #32] @ (185f38 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 185ecc │ │ │ │ ldr r4, [r1, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - svc 206 @ 0xce │ │ │ │ + b.n 185f78 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00185f3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7019,25 +7019,25 @@ │ │ │ │ bpl.n 185f6e │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (185fb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 185f6e │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - svc 124 @ 0x7c │ │ │ │ + svc 204 @ 0xcc │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00185fbc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7168,27 +7168,27 @@ │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 001860e8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2e4d3c │ │ │ │ + bl 2e4d8c │ │ │ │ ldr r0, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00186108 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2e4d3c │ │ │ │ + bl 2e4d8c │ │ │ │ ldr r0, [r0, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00186128 : │ │ │ │ @@ -7196,89 +7196,89 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #76] @ (186184 ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 2e4d3c │ │ │ │ + bl 2e4d8c │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #29 │ │ │ │ beq.n 18615a │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 2e4d3c │ │ │ │ + bl 2e4d8c │ │ │ │ ldr.w ip, [pc, #40] @ 186188 │ │ │ │ ldr r3, [pc, #40] @ (18618c ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 425b18 │ │ │ │ + b.w 425b68 │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #176 @ 0xb0 │ │ │ │ ... │ │ │ │ │ │ │ │ 00186190 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2e4d3c │ │ │ │ + bl 2e4d8c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 001861b0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2e4d3c │ │ │ │ + bl 2e4d8c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 001861d0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2e4d3c │ │ │ │ + bl 2e4d8c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 001861f0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2e4d3c │ │ │ │ + bl 2e4d8c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ sub.w r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7488,19 +7488,19 @@ │ │ │ │ b.n 1862a8 │ │ │ │ ldrh r6, [r1, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r0, [r1, #68] @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 1863b0 │ │ │ │ + ble.n 186450 │ │ │ │ movs r5, r5 │ │ │ │ - bgt.n 1864ec │ │ │ │ + bgt.n 18638c │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 1863a4 │ │ │ │ + bgt.n 186444 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3040] @ 0xbe0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #188] @ (186510 ) │ │ │ │ @@ -7572,15 +7572,15 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r4, [r7, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ble.n 1864d4 │ │ │ │ + udf #42 @ 0x2a │ │ │ │ movs r6, r6 │ │ │ │ str r4, [r5, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00186524 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8728,213 +8728,213 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r2, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r2, [r1, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 187078 │ │ │ │ + ble.n 187118 │ │ │ │ movs r6, r6 │ │ │ │ asrs r6, r7, #11 │ │ │ │ movs r6, r7 │ │ │ │ ldrsb r6, [r4, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ stc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ - bgt.n 187160 │ │ │ │ + bgt.n 187000 │ │ │ │ movs r6, r6 │ │ │ │ ldrsb r6, [r7, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r1, #1] │ │ │ │ + ldrb r2, [r3, #2] │ │ │ │ movs r2, r6 │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + lsls r0, r5, #9 │ │ │ │ movs r6, r5 │ │ │ │ - strb r4, [r1, #11] │ │ │ │ + strb r4, [r3, #12] │ │ │ │ movs r6, r5 │ │ │ │ - add r1, pc, #776 @ (adr r1, 187384 ) │ │ │ │ + add r2, pc, #72 @ (adr r2, 1870c4 ) │ │ │ │ movs r4, r6 │ │ │ │ - bhi.n 18701c │ │ │ │ + bls.n 1870bc │ │ │ │ movs r5, r5 │ │ │ │ - lsls r4, r6, #6 │ │ │ │ + lsls r4, r0, #8 │ │ │ │ movs r6, r5 │ │ │ │ vld4.32 {d31[],d33[],d35[],d37[]}, [r1 :128] │ │ │ │ - b.n 186bdc │ │ │ │ + b.n 186c7c │ │ │ │ movs r5, r5 │ │ │ │ - bhi.n 186f94 │ │ │ │ + bhi.n 187034 │ │ │ │ movs r5, r5 │ │ │ │ ldrsh r0, [r2, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 187024 │ │ │ │ + bge.n 1870c4 │ │ │ │ movs r6, r6 │ │ │ │ - adds r5, #34 @ 0x22 │ │ │ │ + adds r5, #114 @ 0x72 │ │ │ │ movs r3, r6 │ │ │ │ - bls.n 187158 │ │ │ │ + bls.n 186ff8 │ │ │ │ movs r6, r6 │ │ │ │ strb r2, [r2, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvc.n 18711c │ │ │ │ + bvc.n 186fbc │ │ │ │ movs r5, r5 │ │ │ │ - bvs.n 18710c │ │ │ │ + bvs.n 186fac │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xeb840031 │ │ │ │ + rsbs r0, r4, r1, rrx │ │ │ │ lsls r0, r3, #31 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 187008 │ │ │ │ + bpl.n 1870a8 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xeb320031 │ │ │ │ + @ instruction: 0xeb820031 │ │ │ │ lsls r2, r2, #30 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 187180 │ │ │ │ + bpl.n 187020 │ │ │ │ movs r5, r5 │ │ │ │ - bpl.n 18713c │ │ │ │ + bpl.n 186fdc │ │ │ │ movs r5, r5 │ │ │ │ lsls r0, r4, #29 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r3, #16] │ │ │ │ + strb r6, [r5, #17] │ │ │ │ movs r2, r6 │ │ │ │ lsls r2, r5, #28 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 1870d8 │ │ │ │ + bpl.n 187178 │ │ │ │ movs r5, r5 │ │ │ │ lsls r6, r0, #28 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 18708c │ │ │ │ + bpl.n 18712c │ │ │ │ movs r5, r5 │ │ │ │ lsls r2, r4, #27 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 187058 │ │ │ │ - movs r5, r5 │ │ │ │ - bpl.n 187194 │ │ │ │ + bpl.n 1870f8 │ │ │ │ movs r5, r5 │ │ │ │ - bmi.n 1870ac │ │ │ │ + bpl.n 187034 │ │ │ │ movs r5, r5 │ │ │ │ - bpl.n 187144 │ │ │ │ + bpl.n 18714c │ │ │ │ movs r5, r5 │ │ │ │ - bpl.n 18711c │ │ │ │ + bpl.n 1871e4 │ │ │ │ movs r5, r5 │ │ │ │ - bmi.n 187074 │ │ │ │ + bpl.n 1871bc │ │ │ │ movs r5, r5 │ │ │ │ - bmi.n 1871ec │ │ │ │ + bpl.n 187114 │ │ │ │ movs r5, r5 │ │ │ │ bmi.n 18708c │ │ │ │ movs r5, r5 │ │ │ │ - bmi.n 187108 │ │ │ │ + bpl.n 18712c │ │ │ │ + movs r5, r5 │ │ │ │ + bmi.n 1871a8 │ │ │ │ movs r5, r5 │ │ │ │ lsls r4, r0, #24 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 1870bc │ │ │ │ + bmi.n 18715c │ │ │ │ movs r5, r5 │ │ │ │ lsls r4, r4, #23 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 187084 │ │ │ │ + bmi.n 187124 │ │ │ │ movs r5, r5 │ │ │ │ lsls r2, r0, #23 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 187048 │ │ │ │ + bcc.n 1870e8 │ │ │ │ movs r5, r5 │ │ │ │ lsls r2, r4, #22 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 187218 │ │ │ │ + bcc.n 1870b8 │ │ │ │ movs r5, r5 │ │ │ │ - bcc.n 1871fc │ │ │ │ + bcc.n 18709c │ │ │ │ movs r5, r5 │ │ │ │ - bcc.n 1871d8 │ │ │ │ + bcc.n 187078 │ │ │ │ movs r5, r5 │ │ │ │ lsls r4, r2, #21 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 18713c │ │ │ │ + bcc.n 1871dc │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r1, #8] │ │ │ │ + strb r6, [r3, #9] │ │ │ │ movs r2, r6 │ │ │ │ lsls r6, r1, #20 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 187100 │ │ │ │ + bcc.n 1871a0 │ │ │ │ movs r5, r5 │ │ │ │ lsls r4, r6, #19 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 187078 │ │ │ │ + bcs.n 187118 │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r6, #6] │ │ │ │ + strb r2, [r0, #8] │ │ │ │ movs r2, r6 │ │ │ │ lsls r2, r0, #19 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 187080 │ │ │ │ + bcs.n 187120 │ │ │ │ movs r5, r5 │ │ │ │ lsls r4, r4, #18 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 18724c │ │ │ │ + bcs.n 1870ec │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf71c0032 │ │ │ │ + @ instruction: 0xf76c0032 │ │ │ │ lsls r6, r6, #17 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 1871f8 │ │ │ │ + bcs.n 187098 │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 18712c │ │ │ │ + bcc.n 1871cc │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 187088 │ │ │ │ + bcs.n 187128 │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 1871bc │ │ │ │ + bcs.n 18725c │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 1870a8 │ │ │ │ + bcs.n 187148 │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 187234 │ │ │ │ + bcs.n 1870d4 │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 1871a8 │ │ │ │ + bcs.n 187248 │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 1871b4 │ │ │ │ + bcs.n 187254 │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 1870c0 │ │ │ │ + bcs.n 187160 │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 187164 │ │ │ │ + bcs.n 187204 │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 187280 │ │ │ │ + bcs.n 187120 │ │ │ │ movs r5, r5 │ │ │ │ lsls r4, r1, #15 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 1870d4 │ │ │ │ + bne.n 187174 │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 187128 │ │ │ │ + bcs.n 1871c8 │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 1871b8 │ │ │ │ + bcs.n 187258 │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 187104 │ │ │ │ + bne.n 1871a4 │ │ │ │ movs r5, r5 │ │ │ │ lsls r4, r6, #13 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 187238 │ │ │ │ + bne.n 1870d8 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf5e40032 │ │ │ │ - bne.n 1870e4 │ │ │ │ + @ instruction: 0xf6340032 │ │ │ │ + bne.n 187184 │ │ │ │ movs r5, r5 │ │ │ │ - bl 4711ba <_IO_stdin_used@@Base+0xda82> │ │ │ │ - bne.n 187278 │ │ │ │ + bl 4711ba <_IO_stdin_used@@Base+0xda32> │ │ │ │ + bne.n 187118 │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 187268 │ │ │ │ + bne.n 187108 │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 187258 │ │ │ │ + bne.n 1870f8 │ │ │ │ movs r5, r5 │ │ │ │ lsls r6, r6, #11 │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 187128 │ │ │ │ + beq.n 1871c8 │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 187164 │ │ │ │ + bne.n 187204 │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 187154 │ │ │ │ + bne.n 1871f4 │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 1871dc │ │ │ │ + bne.n 18727c │ │ │ │ movs r5, r5 │ │ │ │ lsls r2, r6, #10 │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 187270 │ │ │ │ + beq.n 187110 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [r0, #120] @ 0x78 │ │ │ │ + ldr r0, [r2, #124] @ 0x7c │ │ │ │ movs r2, r6 │ │ │ │ - beq.n 187254 │ │ │ │ + beq.n 1870f4 │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 1872d8 │ │ │ │ + beq.n 187178 │ │ │ │ movs r5, r5 │ │ │ │ ldr r1, [pc, #56] @ (18722c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -8952,19 +8952,19 @@ │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ b.w 1868de │ │ │ │ orrs r5, r3 │ │ │ │ b.w 1869d4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ blx 180258 │ │ │ │ - ldmia r6, {r3, r4, r6} │ │ │ │ + ldmia r6!, {r3, r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7!, {r1} │ │ │ │ + ldmia r7!, {r1, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ movs r5, r5 │ │ │ │ ldrb r3, [r0, r2] │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.n 18724c │ │ │ │ cmp r3, #3 │ │ │ │ ite eq │ │ │ │ moveq r0, #6 │ │ │ │ @@ -9089,19 +9089,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0xf530002d │ │ │ │ - @ instruction: 0xf4f2002d │ │ │ │ - @ instruction: 0xf4c4002d │ │ │ │ - eors.w r0, r2, #11337728 @ 0xad0000 │ │ │ │ - orrs.w r0, ip, #11337728 @ 0xad0000 │ │ │ │ + @ instruction: 0xf580002d │ │ │ │ + adc.w r0, r2, #11337728 @ 0xad0000 │ │ │ │ + adds.w r0, r4, #11337728 @ 0xad0000 │ │ │ │ + @ instruction: 0xf4e2002d │ │ │ │ + @ instruction: 0xf4ac002d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (187468 ) │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -9125,15 +9125,15 @@ │ │ │ │ bl 187254 │ │ │ │ cmp r6, fp │ │ │ │ bge.n 187406 │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 462b60 │ │ │ │ + bl 462bb0 │ │ │ │ ldr r1, [pc, #140] @ (18746c ) │ │ │ │ ldr r3, [pc, #140] @ (187470 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -9183,21 +9183,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ands.w r0, ip, #11337728 @ 0xad0000 │ │ │ │ - @ instruction: 0xf3e6002d │ │ │ │ - add r7, pc, #560 @ (adr r7, 1876a4 ) │ │ │ │ + orn r0, ip, #11337728 @ 0xad0000 │ │ │ │ + bics.w r0, r6, #11337728 @ 0xad0000 │ │ │ │ + add r7, pc, #880 @ (adr r7, 1877e4 ) │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf3d6002d │ │ │ │ - @ instruction: 0xf3be002d │ │ │ │ - strb r2, [r3, #21] │ │ │ │ + bic.w r0, r6, #11337728 @ 0xad0000 │ │ │ │ + and.w r0, lr, #11337728 @ 0xad0000 │ │ │ │ + strb r2, [r5, #22] │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -9396,16 +9396,16 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sub.w r0, r0, #45 @ 0x2d │ │ │ │ - @ instruction: 0xf1e8002d │ │ │ │ + @ instruction: 0xf1f0002d │ │ │ │ + @ instruction: 0xf238002d │ │ │ │ │ │ │ │ 00187688 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -9480,15 +9480,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #928] @ (187ae8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r7, [pc, #576] @ (18798c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adc.w r0, r2, #45 @ 0x2d │ │ │ │ + @ instruction: 0xf192002d │ │ │ │ │ │ │ │ 00187750 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -9625,21 +9625,21 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #176] @ (187984 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s16 q8, d12, d29 │ │ │ │ + bic.w r0, ip, #45 @ 0x2d │ │ │ │ ldr r6, [pc, #56] @ (187918 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r2!, {r1} │ │ │ │ + ldmia r2!, {r1, r4, r6} │ │ │ │ movs r6, r6 │ │ │ │ - ands.w r0, r4, #45 @ 0x2d │ │ │ │ - bic.w r0, r6, #45 @ 0x2d │ │ │ │ + orn r0, r4, #45 @ 0x2d │ │ │ │ + orns r0, r6, #45 @ 0x2d │ │ │ │ │ │ │ │ 001878ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -9726,30 +9726,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #584] @ (187c0c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #176] @ (187a7c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vhadd.s d16, d8, d29 │ │ │ │ - ldmia r1!, {r2, r4} │ │ │ │ + vaddl.s8 q8, d8, d29 │ │ │ │ + ldmia r1!, {r2, r5, r6} │ │ │ │ movs r6, r6 │ │ │ │ - vhadd.s32 d0, d6, d29 │ │ │ │ - vhadd.s8 d16, d2, d29 │ │ │ │ + vhadd.s d16, d6, d29 │ │ │ │ + vaddl.s16 q0, d2, d29 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (1879f4 ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - bgt.n 1879b0 │ │ │ │ + ble.n 187a50 │ │ │ │ movs r3, r6 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -9887,15 +9887,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #48] @ (187b7c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - cdp 0, 4, cr0, cr6, cr13, {1} │ │ │ │ + cdp 0, 9, cr0, cr6, cr13, {1} │ │ │ │ ldr r3, [pc, #544] @ (187d80 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ @@ -10034,20 +10034,20 @@ │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #712] @ (187f7c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - ldc 0, cr0, [r6, #-180] @ 0xffffff4c │ │ │ │ + stcl 0, cr0, [r6, #-180]! @ 0xffffff4c │ │ │ │ ldr r2, [pc, #264] @ (187dcc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, r2, sp, asr #32 │ │ │ │ + @ instruction: 0xeb92002d │ │ │ │ │ │ │ │ 00187ccc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r4, r2 │ │ │ │ @@ -10212,42 +10212,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xeb3c002d │ │ │ │ - adc.w r0, r2, sp, asr #32 │ │ │ │ - @ instruction: 0xeafc002d │ │ │ │ + @ instruction: 0xeb8c002d │ │ │ │ + @ instruction: 0xeb92002d │ │ │ │ + adc.w r0, ip, sp, asr #32 │ │ │ │ │ │ │ │ 00187e80 : │ │ │ │ ldr r3, [pc, #4] @ (187e88 ) │ │ │ │ add r3, pc │ │ │ │ b.n 187db0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xeade002d │ │ │ │ + @ instruction: 0xeb2e002d │ │ │ │ │ │ │ │ 00187e8c : │ │ │ │ ldr r3, [pc, #4] @ (187e94 ) │ │ │ │ add r3, pc │ │ │ │ b.n 187db0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xeada002d │ │ │ │ + @ instruction: 0xeb2a002d │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (187eb0 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0xb6ae │ │ │ │ + @ instruction: 0xb6fe │ │ │ │ movs r2, r6 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -10263,16 +10263,16 @@ │ │ │ │ ldr r1, [pc, #16] @ (187eec ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - @ instruction: 0xeaa2002d │ │ │ │ - @ instruction: 0xeaa2002d │ │ │ │ + @ instruction: 0xeaf2002d │ │ │ │ + @ instruction: 0xeaf2002d │ │ │ │ │ │ │ │ 00187ef0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ @@ -10354,18 +10354,18 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - and.w r0, sl, sp, asr #32 │ │ │ │ - stmia r3!, {r2, r4, r5} │ │ │ │ + orrs.w r0, sl, sp, asr #32 │ │ │ │ + stmia r3!, {r2, r7} │ │ │ │ movs r6, r6 │ │ │ │ - strd r0, r0, [ip, #180]! @ 0xb4 │ │ │ │ + bics.w r0, ip, sp, asr #32 │ │ │ │ │ │ │ │ 00187fdc : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4068] @ 0xfe4 │ │ │ │ @@ -10443,15 +10443,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ asrs r4, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #920] @ 0x398 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 001880a4 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001880a8 : │ │ │ │ @@ -11069,23 +11069,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (188748 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r6, 1887b8 │ │ │ │ + pop {r1, r2, r6} │ │ │ │ movs r6, r6 │ │ │ │ - b.n 188cdc │ │ │ │ + b.n 188d7c │ │ │ │ movs r5, r5 │ │ │ │ - cbnz r2, 1887bc │ │ │ │ + pop {r1, r4, r5} │ │ │ │ movs r6, r6 │ │ │ │ - b.n 188cc0 │ │ │ │ + b.n 188d60 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 188cf4 │ │ │ │ + b.n 188d94 │ │ │ │ movs r5, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -11170,29 +11170,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 17e238 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cbnz r2, 18888e │ │ │ │ + cbnz r2, 1888a2 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 188c4c │ │ │ │ + b.n 188cec │ │ │ │ movs r5, r5 │ │ │ │ - cbnz r4, 18888c │ │ │ │ + cbnz r4, 1888a0 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 188ca4 │ │ │ │ + b.n 188d44 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 188c04 │ │ │ │ + b.n 188ca4 │ │ │ │ movs r5, r5 │ │ │ │ - revsh r2, r5 │ │ │ │ + cbnz r2, 1888a6 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 188c7c │ │ │ │ + b.n 188d1c │ │ │ │ movs r5, r5 │ │ │ │ - b.n 188bdc │ │ │ │ + b.n 188c7c │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -12158,61 +12158,61 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ subs r6, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r2, r3} │ │ │ │ + push {r2, r3, r4, r6} │ │ │ │ movs r6, r6 │ │ │ │ - bge.n 189300 │ │ │ │ + blt.n 1893a0 │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 189334 │ │ │ │ + blt.n 1893d4 │ │ │ │ movs r5, r5 │ │ │ │ - cbz r4, 189398 │ │ │ │ + cbz r4, 1893ac │ │ │ │ movs r6, r6 │ │ │ │ - bge.n 1892fc │ │ │ │ + blt.n 18939c │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 1893d4 │ │ │ │ + bge.n 189274 │ │ │ │ movs r5, r5 │ │ │ │ - sub sp, #24 │ │ │ │ + sub sp, #344 @ 0x158 │ │ │ │ movs r6, r6 │ │ │ │ - bhi.n 189354 │ │ │ │ + bhi.n 1893f4 │ │ │ │ movs r5, r5 │ │ │ │ - bvc.n 189404 │ │ │ │ + bvc.n 1892a4 │ │ │ │ movs r5, r5 │ │ │ │ - add sp, #440 @ 0x1b8 │ │ │ │ + sub sp, #248 @ 0xf8 │ │ │ │ movs r6, r6 │ │ │ │ - bhi.n 189368 │ │ │ │ + bhi.n 189408 │ │ │ │ movs r5, r5 │ │ │ │ - bvc.n 1893e0 │ │ │ │ + bvc.n 189280 │ │ │ │ movs r5, r5 │ │ │ │ - add sp, #328 @ 0x148 │ │ │ │ + sub sp, #136 @ 0x88 │ │ │ │ movs r6, r6 │ │ │ │ - bhi.n 189364 │ │ │ │ + bhi.n 189404 │ │ │ │ movs r5, r5 │ │ │ │ - bvc.n 189270 │ │ │ │ + bvc.n 189310 │ │ │ │ movs r5, r5 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + sub sp, #16 │ │ │ │ movs r6, r6 │ │ │ │ - bvc.n 189388 │ │ │ │ + bvc.n 189428 │ │ │ │ movs r5, r5 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #440 @ 0x1b8 │ │ │ │ movs r6, r6 │ │ │ │ - bvs.n 189364 │ │ │ │ + bvc.n 189404 │ │ │ │ movs r5, r5 │ │ │ │ - add sp, #48 @ 0x30 │ │ │ │ + add sp, #368 @ 0x170 │ │ │ │ movs r6, r6 │ │ │ │ - bvs.n 189348 │ │ │ │ + bvc.n 1893e8 │ │ │ │ movs r5, r5 │ │ │ │ - add r7, sp, #992 @ 0x3e0 │ │ │ │ + add sp, #288 @ 0x120 │ │ │ │ movs r6, r6 │ │ │ │ - bvc.n 1893e4 │ │ │ │ + bvc.n 189484 │ │ │ │ movs r5, r5 │ │ │ │ - bvc.n 189420 │ │ │ │ + bvc.n 1892c0 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 189e2c │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -13162,61 +13162,61 @@ │ │ │ │ nop │ │ │ │ adds r2, #236 @ 0xec │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #222 @ 0xde │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #0 │ │ │ │ + add r1, sp, #320 @ 0x140 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ + beq.n 189e94 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + beq.n 189ec8 │ │ │ │ movs r5, r5 │ │ │ │ - add r0, sp, #424 @ 0x1a8 │ │ │ │ + add r0, sp, #744 @ 0x2e8 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r7, {r2, r4, r6, r7} │ │ │ │ + beq.n 189e94 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r7, {r1, r2, r3, r7} │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #848 @ (adr r5, 18a1a4 ) │ │ │ │ + add r6, pc, #144 @ (adr r6, 189ee4 ) │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r5!, {r1, r3} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r5, {r1, r2, r5} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #424 @ (adr r5, 18a008 ) │ │ │ │ + add r5, pc, #744 @ (adr r5, 18a148 ) │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r4!, {r3, r5, r6, r7} │ │ │ │ + ldmia r5, {r3, r4, r5} │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r7} │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #320 @ (adr r5, 189fac ) │ │ │ │ + add r5, pc, #640 @ (adr r5, 18a0ec ) │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5} │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r4!, {r2, r5} │ │ │ │ + ldmia r4, {r2, r4, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #208 @ (adr r5, 189f48 ) │ │ │ │ + add r5, pc, #528 @ (adr r5, 18a088 ) │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r4, r5} │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r4!, {r1, r2, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #88 @ (adr r5, 189edc ) │ │ │ │ + add r5, pc, #408 @ (adr r5, 18a01c ) │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #0 @ (adr r5, 189e8c ) │ │ │ │ + add r5, pc, #320 @ (adr r5, 189fcc ) │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r3, {r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r3, r5} │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #952 @ (adr r4, 18a24c ) │ │ │ │ + add r5, pc, #248 @ (adr r5, 189f8c ) │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r3!, {r1, r2, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r4} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 18a9f4 │ │ │ │ @@ -14223,63 +14223,63 @@ │ │ │ │ blx 17e238 │ │ │ │ movs r7, #226 @ 0xe2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #178 @ 0xb2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r4!, {r2} │ │ │ │ + stmia r4!, {r2, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - stmia r4!, {r2, r3, r4} │ │ │ │ + stmia r4!, {r2, r3, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r3!, {r2, r6} │ │ │ │ + stmia r3!, {r2, r4, r7} │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r3!, {r3, r5} │ │ │ │ + stmia r3!, {r3, r4, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ - stmia r2!, {r1, r4, r7} │ │ │ │ + stmia r2!, {r1, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r2, [sp, #240] @ 0xf0 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r1!, {r1, r5} │ │ │ │ + stmia r1!, {r1, r4, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r7} │ │ │ │ movs r5, r5 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + ldr r1, [sp, #840] @ 0x348 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r1!, {} │ │ │ │ + stmia r1!, {r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - stmia r0!, {r1, r2, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ - ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r1!, {r2} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r5, r5 │ │ │ │ - ldr r1, [sp, #312] @ 0x138 │ │ │ │ + ldr r1, [sp, #632] @ 0x278 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r6} │ │ │ │ movs r5, r5 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + stmia r0!, {r4, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - ldr r1, [sp, #216] @ 0xd8 │ │ │ │ + ldr r1, [sp, #536] @ 0x218 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r0!, {r1, r2, r3} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ movs r6, r6 │ │ │ │ - itt │ │ │ │ - mov r5, r5 │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + stmia r0!, {r2, r3, r6} │ │ │ │ + movs r5, r5 │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 18b508 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ ldr.w r4, [pc, #2708] @ 18b50c │ │ │ │ movs r6, #0 │ │ │ │ @@ -15230,61 +15230,61 @@ │ │ │ │ nop │ │ │ │ adds r0, r3, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r2, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + cbnz r6, 18b52a │ │ │ │ movs r5, r5 │ │ │ │ - cbnz r6, 18b520 │ │ │ │ + cbnz r6, 18b534 │ │ │ │ movs r5, r5 │ │ │ │ - str r1, [sp, #512] @ 0x200 │ │ │ │ + str r1, [sp, #832] @ 0x340 │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xb8ea │ │ │ │ + cbnz r2, 18b536 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb854 │ │ │ │ + @ instruction: 0xb8a4 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r6, #54] @ 0x36 │ │ │ │ + ldrh r6, [r0, #58] @ 0x3a │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xb62c │ │ │ │ + @ instruction: 0xb67c │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb648 │ │ │ │ + @ instruction: 0xb698 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r4, [r1, #52] @ 0x34 │ │ │ │ + ldrh r4, [r3, #54] @ 0x36 │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xb60a │ │ │ │ + @ instruction: 0xb65a │ │ │ │ movs r5, r5 │ │ │ │ - push {r5, r6, lr} │ │ │ │ + push {r4, r5, r7, lr} │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r0, #54] @ 0x36 │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xb60e │ │ │ │ + @ instruction: 0xb65e │ │ │ │ movs r5, r5 │ │ │ │ - push {r3, r6, lr} │ │ │ │ + push {r3, r4, r7, lr} │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r0, [r3, #50] @ 0x32 │ │ │ │ + ldrh r0, [r5, #52] @ 0x34 │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xb606 │ │ │ │ + @ instruction: 0xb656 │ │ │ │ movs r5, r5 │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + push {r1, r3, r4, r6, r7, lr} │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r2, [r7, #48] @ 0x30 │ │ │ │ + ldrh r2, [r1, #52] @ 0x34 │ │ │ │ movs r6, r6 │ │ │ │ - push {r1, r4, lr} │ │ │ │ + push {r1, r5, r6, lr} │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r4, [r4, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ movs r6, r6 │ │ │ │ - push {r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r2, r3, r6, lr} │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #50] @ 0x32 │ │ │ │ movs r6, r6 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r3, r4, r5, lr} │ │ │ │ movs r5, r5 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 18b65c │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -15370,17 +15370,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r5, #38] @ 0x26 │ │ │ │ movs r6, r6 │ │ │ │ - push {r5, r6} │ │ │ │ + push {r4, r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -17163,61 +17163,61 @@ │ │ │ │ ldr r0, [pc, #104] @ (18cba8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r7, #27] │ │ │ │ + ldrb r0, [r1, #29] │ │ │ │ movs r6, r6 │ │ │ │ - add r5, pc, #832 @ (adr r5, 18ce94 ) │ │ │ │ + add r6, pc, #128 @ (adr r6, 18cbd4 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r0, [r1, #23] │ │ │ │ + ldrb r0, [r3, #24] │ │ │ │ movs r6, r6 │ │ │ │ - add r5, pc, #200 @ (adr r5, 18cc24 ) │ │ │ │ + add r5, pc, #520 @ (adr r5, 18cd64 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #624 @ (adr r4, 18cdd0 ) │ │ │ │ + add r4, pc, #944 @ (adr r4, 18cf10 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r3, #1] │ │ │ │ + ldrb r2, [r5, #2] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r7, [sp, #864] @ 0x360 │ │ │ │ + add r0, pc, #160 @ (adr r0, 18cc08 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [sp, #184] @ 0xb8 │ │ │ │ + ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r7, #0] │ │ │ │ + ldrb r6, [r1, #2] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ + add r0, pc, #240 @ (adr r0, 18cc64 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r7, [sp, #768] @ 0x300 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r0, [r5, #0] │ │ │ │ + ldrb r0, [r7, #1] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r7, [sp, #776] @ 0x308 │ │ │ │ + add r0, pc, #72 @ (adr r0, 18cbc8 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r7, [sp, #304] @ 0x130 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r1, #0] │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [sp, #920] @ 0x398 │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r7, #31] │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r7, [sp, #192] @ 0xc0 │ │ │ │ + ldr r7, [sp, #512] @ 0x200 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [sp, #304] @ 0x130 │ │ │ │ + ldr r7, [sp, #624] @ 0x270 │ │ │ │ movs r5, r5 │ │ │ │ - strb r4, [r4, #31] │ │ │ │ + ldrb r4, [r6, #0] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r1, #31] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r6, [sp, #768] @ 0x300 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -17296,15 +17296,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -17325,15 +17325,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 18ce8e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -18062,49 +18062,49 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ @ instruction: 0xfac8003f │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [ip, pc, lsl #3] │ │ │ │ - strb r0, [r7, #9] │ │ │ │ + strb r0, [r1, #11] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ + ldr r2, [sp, #648] @ 0x288 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r1, [sp, #616] @ 0x268 │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r3, #8] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r1, [sp, #264] @ 0x108 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #360] @ 0x168 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [r1, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [sp, #504] @ 0x1f8 │ │ │ │ + str r6, [sp, #824] @ 0x338 │ │ │ │ movs r5, r5 │ │ │ │ - str r6, [sp, #616] @ 0x268 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [r5, #108] @ 0x6c │ │ │ │ + ldr r0, [r7, #112] @ 0x70 │ │ │ │ movs r6, r6 │ │ │ │ - str r5, [sp, #768] @ 0x300 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [r7, #104] @ 0x68 │ │ │ │ + ldr r0, [r1, #112] @ 0x70 │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [sp, #408] @ 0x198 │ │ │ │ + str r6, [sp, #728] @ 0x2d8 │ │ │ │ movs r5, r5 │ │ │ │ - str r5, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #232] @ 0xe8 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [r3, #104] @ 0x68 │ │ │ │ + ldr r0, [r5, #108] @ 0x6c │ │ │ │ movs r6, r6 │ │ │ │ - str r5, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #768] @ 0x300 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r2, #108] @ 0x6c │ │ │ │ movs r6, r6 │ │ │ │ - str r5, [sp, #376] @ 0x178 │ │ │ │ + str r5, [sp, #696] @ 0x2b8 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2404] @ 18de60 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -18188,15 +18188,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -18217,15 +18217,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 18d7f8 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -18991,57 +18991,57 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 17e238 │ │ │ │ ... │ │ │ │ @ instruction: 0xf190003f │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s16 d0, d6, d31 │ │ │ │ - ldr r4, [r1, #12] │ │ │ │ + ldr r4, [r3, #16] │ │ │ │ movs r6, r6 │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + str r0, [sp, #984] @ 0x3d8 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r3, #60] @ 0x3c │ │ │ │ + ldrh r6, [r5, #62] @ 0x3e │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ + ldr r4, [r6, #8] │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r6, [r7, #56] @ 0x38 │ │ │ │ + ldrh r6, [r1, #60] @ 0x3c │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r2, #58] @ 0x3a │ │ │ │ + ldrh r6, [r4, #60] @ 0x3c │ │ │ │ movs r5, r5 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ + str r0, [r7, #88] @ 0x58 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r5, #38] @ 0x26 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r2, [r7, #36] @ 0x24 │ │ │ │ + ldrh r2, [r1, #40] @ 0x28 │ │ │ │ movs r5, r5 │ │ │ │ - str r2, [r1, #80] @ 0x50 │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r2, [r4, #30] │ │ │ │ + ldrh r2, [r6, #32] │ │ │ │ movs r5, r5 │ │ │ │ - str r6, [r2, #76] @ 0x4c │ │ │ │ + str r6, [r4, #80] @ 0x50 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r4, [r0, #36] @ 0x24 │ │ │ │ + ldrh r4, [r2, #38] @ 0x26 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r0, [r1, #32] │ │ │ │ + ldrh r0, [r3, #34] @ 0x22 │ │ │ │ movs r5, r5 │ │ │ │ - str r0, [r0, #76] @ 0x4c │ │ │ │ + str r0, [r2, #80] @ 0x50 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r3, #28] │ │ │ │ + ldrh r0, [r5, #30] │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #16] @ (18dec0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (18dec4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 17e238 │ │ │ │ - str r6, [r2, #68] @ 0x44 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r6, [r5, #24] │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -19217,23 +19217,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (18e0c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r6, #36] @ 0x24 │ │ │ │ + str r4, [r0, #44] @ 0x2c │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r4, [r1, #10] │ │ │ │ + ldrh r4, [r3, #12] │ │ │ │ movs r5, r5 │ │ │ │ - str r2, [r4, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r3, #12] │ │ │ │ + ldrh r0, [r5, #14] │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r0, #16] │ │ │ │ movs r5, r5 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 18e152 │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -19296,17 +19296,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - str r4, [r4, #24] │ │ │ │ + str r4, [r6, #28] │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r2, [r5, #10] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -19473,21 +19473,21 @@ │ │ │ │ movw r2, #1169 @ 0x491 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 17e238 │ │ │ │ ... │ │ │ │ - ldrsh r2, [r3, r7] │ │ │ │ + str r2, [r5, #0] │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r6, #52] @ 0x34 │ │ │ │ + strh r2, [r0, #56] @ 0x38 │ │ │ │ movs r5, r5 │ │ │ │ - ldrsh r2, [r0, r7] │ │ │ │ + str r2, [r2, #0] │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r3, #52] @ 0x34 │ │ │ │ + strh r2, [r5, #54] @ 0x36 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -19585,17 +19585,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - ldrsh r4, [r3, r2] │ │ │ │ + ldrsh r4, [r5, r3] │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r6, #42] @ 0x2a │ │ │ │ + strh r4, [r0, #46] @ 0x2e │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -19710,17 +19710,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - ldrb r0, [r0, r5] │ │ │ │ + ldrb r0, [r2, r6] │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r3, #32] │ │ │ │ + strh r0, [r5, #34] @ 0x22 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -19806,17 +19806,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (18e6cc ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 17e238 │ │ │ │ - ldrb r2, [r2, r1] │ │ │ │ + ldrb r2, [r4, r2] │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r5, #24] │ │ │ │ + strh r2, [r7, #26] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -20046,19 +20046,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 18e88e │ │ │ │ b.n 18e7ee │ │ │ │ nop │ │ │ │ - ldrh r0, [r6, r1] │ │ │ │ + ldrh r0, [r0, r3] │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r4, #18] │ │ │ │ + strh r6, [r6, #20] │ │ │ │ movs r5, r5 │ │ │ │ - strh r2, [r0, #10] │ │ │ │ + strh r2, [r2, #12] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -20289,19 +20289,19 @@ │ │ │ │ bne.n 18eaca │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 18eaf0 │ │ │ │ b.n 18ea6c │ │ │ │ - ldr r6, [r1, r0] │ │ │ │ + ldr r6, [r3, r1] │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r0, #0] │ │ │ │ + strh r4, [r2, #2] │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r0, [r4, #27] │ │ │ │ + ldrb r0, [r6, #28] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -20574,19 +20574,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 18edd8 │ │ │ │ b.n 18ed16 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strb r6, [r6, r5] │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r4, [r3, #20] │ │ │ │ + ldrb r4, [r5, #21] │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r0, [r7, #15] │ │ │ │ + ldrb r0, [r1, #17] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -20817,19 +20817,19 @@ │ │ │ │ bne.n 18f03a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 18f060 │ │ │ │ b.n 18efdc │ │ │ │ - strh r6, [r3, r2] │ │ │ │ + strh r6, [r5, r3] │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r4, [r2, #10] │ │ │ │ + ldrb r4, [r4, #11] │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r0, [r6, #5] │ │ │ │ + ldrb r0, [r0, #7] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -21264,19 +21264,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 18f488 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 18f328 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #264] @ (18f734 ) │ │ │ │ + ldr r7, [pc, #584] @ (18f874 ) │ │ │ │ movs r6, r6 │ │ │ │ - strb r0, [r7, #28] │ │ │ │ + strb r0, [r1, #30] │ │ │ │ movs r5, r5 │ │ │ │ - strb r4, [r2, #24] │ │ │ │ + strb r4, [r4, #25] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -21510,25 +21510,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (18f914 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 17e238 │ │ │ │ - ldr r4, [pc, #536] @ (18fb1c ) │ │ │ │ + ldr r4, [pc, #856] @ (18fc5c ) │ │ │ │ movs r6, r6 │ │ │ │ - ldr r2, [pc, #336] @ (18fa58 ) │ │ │ │ + ldr r2, [pc, #656] @ (18fb98 ) │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r1, #6] │ │ │ │ + strb r2, [r3, #7] │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r4, #6] │ │ │ │ + strb r6, [r6, #7] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r2, [pc, #88] @ (18f96c ) │ │ │ │ + ldr r2, [pc, #408] @ (18faac ) │ │ │ │ movs r6, r6 │ │ │ │ - strb r6, [r5, #3] │ │ │ │ + strb r6, [r7, #4] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -21590,15 +21590,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 18fa6e │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -22249,49 +22249,49 @@ │ │ │ │ ... │ │ │ │ ldmia r5!, {r1, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r2, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, pc │ │ │ │ + cmp sl, r9 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r2, #68] @ 0x44 │ │ │ │ + ldr r4, [r4, #72] @ 0x48 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [r5, #68] @ 0x44 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ movs r5, r5 │ │ │ │ - bics r6, r4 │ │ │ │ + mvns r6, r6 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [r7, #36] @ 0x24 │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - muls r0, r3 │ │ │ │ + bics r0, r5 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [r1, #40] @ 0x28 │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - cmn r2, r6 │ │ │ │ + muls r2, r0 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [r4, #40] @ 0x28 │ │ │ │ + ldr r0, [r6, #44] @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [r4, #32] │ │ │ │ + ldr r4, [r6, #36] @ 0x24 │ │ │ │ movs r5, r5 │ │ │ │ - cmn r4, r3 │ │ │ │ + orrs r4, r5 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [r5, #44] @ 0x2c │ │ │ │ + ldr r6, [r7, #48] @ 0x30 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ + ldr r6, [r7, #28] │ │ │ │ movs r5, r5 │ │ │ │ - cmp r2, r7 │ │ │ │ + orrs r2, r1 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ + ldr r2, [r4, #28] │ │ │ │ movs r5, r5 │ │ │ │ - cmp r4, r4 │ │ │ │ + cmn r4, r6 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r7, #20] │ │ │ │ + ldr r4, [r1, #28] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2136] @ 190940 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -22358,15 +22358,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 19026a │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -23055,57 +23055,57 @@ │ │ │ │ ... │ │ │ │ stmia r5!, {r1, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r2, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r5, #60 @ 0x3c │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [r0, #60] @ 0x3c │ │ │ │ + str r6, [r2, #64] @ 0x40 │ │ │ │ movs r5, r5 │ │ │ │ - str r6, [r3, #60] @ 0x3c │ │ │ │ + str r6, [r5, #64] @ 0x40 │ │ │ │ movs r5, r5 │ │ │ │ - subs r2, #242 @ 0xf2 │ │ │ │ + subs r3, #66 @ 0x42 │ │ │ │ movs r6, r6 │ │ │ │ - str r2, [r1, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ movs r5, r5 │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ movs r6, r6 │ │ │ │ - str r0, [r7, #24] │ │ │ │ + str r0, [r1, #32] │ │ │ │ movs r5, r5 │ │ │ │ - str r4, [r2, #28] │ │ │ │ + str r4, [r4, #32] │ │ │ │ movs r5, r5 │ │ │ │ - subs r2, #24 │ │ │ │ + subs r2, #104 @ 0x68 │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [r0, #28] │ │ │ │ + str r6, [r2, #32] │ │ │ │ movs r5, r5 │ │ │ │ - str r2, [r1, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ movs r5, r5 │ │ │ │ - subs r2, #2 │ │ │ │ + subs r2, #82 @ 0x52 │ │ │ │ movs r6, r6 │ │ │ │ - str r4, [r2, #32] │ │ │ │ + str r4, [r4, #36] @ 0x24 │ │ │ │ movs r5, r5 │ │ │ │ - str r4, [r2, #12] │ │ │ │ + str r4, [r4, #16] │ │ │ │ movs r5, r5 │ │ │ │ - subs r1, #224 @ 0xe0 │ │ │ │ + subs r2, #48 @ 0x30 │ │ │ │ movs r6, r6 │ │ │ │ - str r0, [r7, #8] │ │ │ │ + str r0, [r1, #16] │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #16] @ (1909a0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (1909a4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 17e238 │ │ │ │ - subs r1, #118 @ 0x76 │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [r1, #4] │ │ │ │ + str r6, [r3, #8] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (190d64 ) │ │ │ │ @@ -23167,31 +23167,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -23436,27 +23436,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ pop {r2, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r1, #54 @ 0x36 │ │ │ │ movs r6, r6 │ │ │ │ revsh r0, r6 │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, #4 │ │ │ │ + adds r6, #84 @ 0x54 │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r2, [r7, r4] │ │ │ │ + ldrb r2, [r1, r6] │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r2, r5] │ │ │ │ + ldrb r6, [r4, r6] │ │ │ │ movs r5, r5 │ │ │ │ - adds r5, #180 @ 0xb4 │ │ │ │ + adds r6, #4 │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r4, [r1, r2] │ │ │ │ + ldrb r4, [r3, r3] │ │ │ │ movs r5, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (190db4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -23466,19 +23466,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 17e238 │ │ │ │ - adds r5, #106 @ 0x6a │ │ │ │ + adds r5, #186 @ 0xba │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r0, [r3, r4] │ │ │ │ + ldrb r0, [r5, r5] │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r4, [r3, r2] │ │ │ │ + ldrb r4, [r5, r3] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 190dd6 │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -23956,23 +23956,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 191210 │ │ │ │ b.n 19110a │ │ │ │ nop │ │ │ │ - adds r0, #238 @ 0xee │ │ │ │ + adds r1, #62 @ 0x3e │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r4, r3] │ │ │ │ + ldr r4, [r6, r4] │ │ │ │ movs r5, r5 │ │ │ │ - ldrsb r0, [r0, r7] │ │ │ │ + ldr r0, [r2, r0] │ │ │ │ movs r5, r5 │ │ │ │ - adds r0, #72 @ 0x48 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [r2, r0] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 191f80 │ │ │ │ @@ -25050,25 +25050,25 @@ │ │ │ │ b.n 1918fc │ │ │ │ cbz r6, 191fe0 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 191f9c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r5, #88 @ 0x58 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ movs r6, r6 │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ + cmp r3, #138 @ 0x8a │ │ │ │ movs r6, r6 │ │ │ │ - cmp r3, #38 @ 0x26 │ │ │ │ + cmp r3, #118 @ 0x76 │ │ │ │ movs r6, r6 │ │ │ │ - cmp r1, #248 @ 0xf8 │ │ │ │ + cmp r2, #72 @ 0x48 │ │ │ │ movs r6, r6 │ │ │ │ - movs r6, #136 @ 0x88 │ │ │ │ + movs r6, #216 @ 0xd8 │ │ │ │ movs r6, r6 │ │ │ │ - movs r6, #12 │ │ │ │ + movs r6, #92 @ 0x5c │ │ │ │ movs r6, r6 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 19284c │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 191fbe │ │ │ │ @@ -26167,77 +26167,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (192ca4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 17e238 │ │ │ │ - movs r3, #70 @ 0x46 │ │ │ │ + movs r3, #150 @ 0x96 │ │ │ │ movs r6, r6 │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #156 @ 0x9c │ │ │ │ movs r6, r6 │ │ │ │ - ldr r1, [pc, #152] @ (192ccc ) │ │ │ │ + ldr r1, [pc, #472] @ (192e0c ) │ │ │ │ movs r5, r5 │ │ │ │ - ldr r1, [pc, #248] @ (192d30 ) │ │ │ │ + ldr r1, [pc, #568] @ (192e70 ) │ │ │ │ movs r5, r5 │ │ │ │ - subs r2, r7, r3 │ │ │ │ + subs r2, r1, r5 │ │ │ │ movs r6, r6 │ │ │ │ - tst r0, r6 │ │ │ │ + cmp r0, r0 │ │ │ │ movs r5, r5 │ │ │ │ - negs r4, r1 │ │ │ │ + cmp r4, r3 │ │ │ │ movs r5, r5 │ │ │ │ - adds r6, r2, r2 │ │ │ │ + adds r6, r4, r3 │ │ │ │ movs r6, r6 │ │ │ │ - eors r6, r3 │ │ │ │ + lsls r6, r5 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r1, #31 │ │ │ │ + adds r6, r3, r0 │ │ │ │ movs r6, r6 │ │ │ │ - subs r7, #104 @ 0x68 │ │ │ │ + subs r7, #184 @ 0xb8 │ │ │ │ movs r5, r5 │ │ │ │ - subs r6, #162 @ 0xa2 │ │ │ │ + subs r6, #242 @ 0xf2 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + adds r4, r0, r0 │ │ │ │ movs r6, r6 │ │ │ │ - subs r7, #50 @ 0x32 │ │ │ │ + subs r7, #130 @ 0x82 │ │ │ │ movs r5, r5 │ │ │ │ - subs r6, #136 @ 0x88 │ │ │ │ + subs r6, #216 @ 0xd8 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r4, r3, #30 │ │ │ │ + asrs r4, r5, #31 │ │ │ │ movs r6, r6 │ │ │ │ - subs r7, #6 │ │ │ │ + subs r7, #86 @ 0x56 │ │ │ │ movs r5, r5 │ │ │ │ - subs r6, #112 @ 0x70 │ │ │ │ + subs r6, #192 @ 0xc0 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r3, #29 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ movs r6, r6 │ │ │ │ - subs r7, #12 │ │ │ │ + subs r7, #92 @ 0x5c │ │ │ │ movs r5, r5 │ │ │ │ - subs r6, #144 @ 0x90 │ │ │ │ + subs r6, #224 @ 0xe0 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r0, #29 │ │ │ │ + asrs r6, r2, #30 │ │ │ │ movs r6, r6 │ │ │ │ - subs r7, #14 │ │ │ │ + subs r7, #94 @ 0x5e │ │ │ │ movs r5, r5 │ │ │ │ - asrs r0, r6, #28 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ movs r6, r6 │ │ │ │ - subs r6, #8 │ │ │ │ + subs r6, #88 @ 0x58 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r3, #28 │ │ │ │ + asrs r2, r5, #29 │ │ │ │ movs r6, r6 │ │ │ │ - subs r5, #244 @ 0xf4 │ │ │ │ + subs r6, #68 @ 0x44 │ │ │ │ movs r5, r5 │ │ │ │ - subs r6, #12 │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ movs r5, r5 │ │ │ │ - asrs r4, r0, #28 │ │ │ │ + asrs r4, r2, #29 │ │ │ │ movs r6, r6 │ │ │ │ - subs r5, #220 @ 0xdc │ │ │ │ + subs r6, #44 @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r7, #28 │ │ │ │ movs r6, r6 │ │ │ │ - subs r5, #198 @ 0xc6 │ │ │ │ + subs r6, #22 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 192cc2 │ │ │ │ @@ -26587,19 +26587,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (1930b4 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 17e238 │ │ │ │ - asrs r4, r5, #11 │ │ │ │ + asrs r4, r7, #12 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r6, r5, #9 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ movs r6, r6 │ │ │ │ - subs r2, #54 @ 0x36 │ │ │ │ + subs r2, #134 @ 0x86 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -26884,19 +26884,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (193420 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r0, #28 │ │ │ │ + lsrs r2, r2, #29 │ │ │ │ movs r6, r6 │ │ │ │ - adds r6, #56 @ 0x38 │ │ │ │ + adds r6, #136 @ 0x88 │ │ │ │ movs r5, r5 │ │ │ │ - adds r6, #84 @ 0x54 │ │ │ │ + adds r6, #164 @ 0xa4 │ │ │ │ movs r5, r5 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 19345e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -26960,17 +26960,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 17e238 │ │ │ │ bl 190d88 │ │ │ │ - lsrs r6, r0, #25 │ │ │ │ + lsrs r6, r2, #26 │ │ │ │ movs r6, r6 │ │ │ │ - adds r5, #30 │ │ │ │ + adds r5, #110 @ 0x6e │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -27102,17 +27102,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (193638 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 17e238 │ │ │ │ - lsrs r4, r4, #19 │ │ │ │ + lsrs r4, r6, #20 │ │ │ │ movs r6, r6 │ │ │ │ - adds r3, #188 @ 0xbc │ │ │ │ + adds r4, #12 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -27301,21 +27301,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (193860 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 17e238 │ │ │ │ - lsrs r6, r7, #12 │ │ │ │ + lsrs r6, r1, #14 │ │ │ │ movs r6, r6 │ │ │ │ - adds r2, #22 │ │ │ │ + adds r2, #102 @ 0x66 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ movs r6, r6 │ │ │ │ - adds r1, #158 @ 0x9e │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -27430,21 +27430,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1939a2 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -27475,15 +27475,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 193a28 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -27492,21 +27492,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -27600,24 +27600,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 193b9e │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -27684,22 +27684,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -28082,15 +28082,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 17e238 │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 193d9c │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 19421a │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -28225,19 +28225,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 193f62 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 193f78 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r5, #8 │ │ │ │ + lsls r4, r7, #9 │ │ │ │ movs r6, r6 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r2, #170 @ 0xaa │ │ │ │ movs r5, r5 │ │ │ │ - cmp r0, #254 @ 0xfe │ │ │ │ + cmp r1, #78 @ 0x4e │ │ │ │ movs r5, r5 │ │ │ │ strh r6, [r3, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -28581,19 +28581,19 @@ │ │ │ │ ldr r1, [pc, #28] @ (194674 ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 17e238 │ │ │ │ - stc2l 0, cr0, [sl], {53} @ 0x35 │ │ │ │ - movs r3, #162 @ 0xa2 │ │ │ │ + ldc2 0, cr0, [sl, #-212] @ 0xffffff2c │ │ │ │ + movs r3, #242 @ 0xf2 │ │ │ │ movs r5, r5 │ │ │ │ - ldc2 0, cr0, [r2], #212 @ 0xd4 │ │ │ │ - movs r3, #138 @ 0x8a │ │ │ │ + stc2 0, cr0, [r2, #-212] @ 0xffffff2c │ │ │ │ + movs r3, #218 @ 0xda │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -28691,16 +28691,16 @@ │ │ │ │ ldr r1, [pc, #20] @ (194788 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 17e238 │ │ │ │ - @ instruction: 0xfb960035 │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + @ instruction: 0xfbe60035 │ │ │ │ + movs r2, #190 @ 0xbe │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -28791,16 +28791,16 @@ │ │ │ │ ldr r1, [pc, #20] @ (194888 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 17e238 │ │ │ │ - @ instruction: 0xfa960035 │ │ │ │ - movs r1, #110 @ 0x6e │ │ │ │ + @ instruction: 0xfae60035 │ │ │ │ + movs r1, #190 @ 0xbe │ │ │ │ movs r5, r5 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -28992,19 +28992,19 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 17e238 │ │ │ │ ldrb r2, [r4, #23] │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa400035 │ │ │ │ + @ instruction: 0xfa900035 │ │ │ │ ldrb r0, [r3, #19] │ │ │ │ movs r7, r7 │ │ │ │ - str??.w r0, [lr, r5, lsl #3] │ │ │ │ - movs r0, #54 @ 0x36 │ │ │ │ + ldrh.w r0, [lr, #53] @ 0x35 │ │ │ │ + movs r0, #134 @ 0x86 │ │ │ │ movs r5, r5 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -29179,19 +29179,19 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 17e238 │ │ │ │ ldrb r0, [r5, #14] │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [r6, r5, lsl #3] │ │ │ │ + ldr.w r0, [r6, r5, lsl #3] │ │ │ │ ldrb r0, [r6, #9] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf66e0035 │ │ │ │ - subs r6, r6, #0 │ │ │ │ + @ instruction: 0xf6be0035 │ │ │ │ + subs r6, r0, #2 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -29816,21 +29816,21 @@ │ │ │ │ ldr r1, [pc, #32] @ (1953cc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 17e238 │ │ │ │ - vqadd.s64 d16, d2, d21 │ │ │ │ - asrs r4, r1, #25 │ │ │ │ + vmvn.i32 d16, #37 @ 0x00000025 │ │ │ │ + asrs r4, r3, #26 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r4, r4, #25 │ │ │ │ + asrs r4, r6, #26 │ │ │ │ movs r5, r5 │ │ │ │ - vqadd.s16 d16, d12, d21 │ │ │ │ - asrs r4, r6, #24 │ │ │ │ + vshr.s32 d0, d21, #20 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (195518 ) │ │ │ │ @@ -29955,22 +29955,22 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ strb r6, [r5, #10] │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 7, r0, cr10, cr5, {1} │ │ │ │ + vqadd.s8 d16, d10, d21 │ │ │ │ strb r2, [r2, #9] │ │ │ │ movs r7, r7 │ │ │ │ - mcr 0, 5, r0, cr6, cr5, {1} │ │ │ │ - mrc 0, 2, r0, cr10, cr5, {1} │ │ │ │ - mcr 0, 2, r0, cr4, cr5, {1} │ │ │ │ - mcr 0, 0, r0, cr4, cr5, {1} │ │ │ │ - asrs r4, r1, #23 │ │ │ │ + mrc 0, 7, r0, cr6, cr5, {1} │ │ │ │ + mcr 0, 5, r0, cr10, cr5, {1} │ │ │ │ + mrc 0, 4, r0, cr4, cr5, {1} │ │ │ │ + mrc 0, 2, r0, cr4, cr5, {1} │ │ │ │ + asrs r4, r3, #24 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -30063,17 +30063,17 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stc 0, cr0, [r0, #212]! @ 0xd4 │ │ │ │ - stcl 0, cr0, [r6], {53} @ 0x35 │ │ │ │ - asrs r6, r3, #14 │ │ │ │ + ldcl 0, cr0, [r0, #212]! @ 0xd4 │ │ │ │ + ldc 0, cr0, [r6, #-212] @ 0xffffff2c │ │ │ │ + asrs r6, r5, #15 │ │ │ │ movs r5, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -30170,21 +30170,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (195790 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs.w r0, r4, r5, rrx │ │ │ │ - asrs r4, r1, #10 │ │ │ │ + stc 0, cr0, [r4], {53} @ 0x35 │ │ │ │ + asrs r4, r3, #11 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xeb9a0035 │ │ │ │ - asrs r0, r2, #11 │ │ │ │ + @ instruction: 0xebea0035 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r4, r5, #11 │ │ │ │ + asrs r4, r7, #12 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -30331,21 +30331,21 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - ands.w r0, sl, r5, rrx │ │ │ │ - asrs r0, r2, #5 │ │ │ │ + orn r0, sl, r5, rrx │ │ │ │ + asrs r0, r4, #6 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + asrs r4, r7, #6 │ │ │ │ movs r5, r5 │ │ │ │ - and.w r0, r6, r5, rrx │ │ │ │ - asrs r6, r3, #3 │ │ │ │ + orrs.w r0, r6, r5, rrx │ │ │ │ + asrs r6, r5, #4 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -30498,33 +30498,33 @@ │ │ │ │ ldr r0, [pc, #56] @ (195ae8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia.w ip!, {r0, r2, r4, r5} │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + ldrd r0, r0, [ip], #212 @ 0xd4 │ │ │ │ + asrs r6, r4, #1 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r0, r0, #30 │ │ │ │ + lsrs r0, r2, #31 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia.w r2, {r0, r2, r4, r5} │ │ │ │ - asrs r0, r2, #32 │ │ │ │ + strd r0, r0, [r2], #212 @ 0xd4 │ │ │ │ + asrs r0, r4, #1 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r6, #30 │ │ │ │ movs r5, r5 │ │ │ │ - ldrd r0, r0, [r4], #-212 @ 0xd4 │ │ │ │ - asrs r6, r1, #32 │ │ │ │ + @ instruction: 0xe8c40035 │ │ │ │ + asrs r6, r3, #1 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r2, r1, #29 │ │ │ │ + lsrs r2, r3, #30 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xe85e0035 │ │ │ │ - lsrs r4, r2, #30 │ │ │ │ + stmia.w lr!, {r0, r2, r4, r5} │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r0, r6, #30 │ │ │ │ + asrs r0, r0, #32 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -30706,21 +30706,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - b.n 195a30 │ │ │ │ + b.n 195ad0 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r6, r6, #21 │ │ │ │ + lsrs r6, r0, #23 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 195954 │ │ │ │ + b.n 1959f4 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r0, #20 │ │ │ │ + lsrs r4, r2, #21 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -30799,15 +30799,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1959b0 │ │ │ │ + b.n 195a50 │ │ │ │ movs r5, r6 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -30888,15 +30888,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, #8] │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1958bc │ │ │ │ + b.n 19595c │ │ │ │ movs r5, r6 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -30975,15 +30975,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1967c4 │ │ │ │ + b.n 195864 │ │ │ │ movs r5, r6 │ │ │ │ str r0, [r6, #108] @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -31066,15 +31066,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1966d8 │ │ │ │ + b.n 196778 │ │ │ │ movs r5, r6 │ │ │ │ str r6, [r6, #92] @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -31277,36 +31277,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -31359,15 +31359,15 @@ │ │ │ │ b.n 1961e4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 1961e4 │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -31503,23 +31503,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (1965c8 ) │ │ │ │ ldr r0, [pc, #28] @ (1965cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - ble.n 1966ac │ │ │ │ + ble.n 19654c │ │ │ │ movs r5, r6 │ │ │ │ - lsls r6, r1, #17 │ │ │ │ + lsls r6, r3, #18 │ │ │ │ movs r5, r5 │ │ │ │ - ble.n 196680 │ │ │ │ + ble.n 196520 │ │ │ │ movs r5, r6 │ │ │ │ - lsls r2, r2, #18 │ │ │ │ + lsls r2, r4, #19 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r6, r5, #18 │ │ │ │ + lsls r6, r7, #19 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (1968d8 ) │ │ │ │ @@ -31591,22 +31591,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1966ae │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -31634,28 +31634,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 19672c │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -31812,23 +31812,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 19692e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -31857,15 +31857,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 196ab2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 196aac │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -31874,15 +31874,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -32090,26 +32090,27 @@ │ │ │ │ ldr r0, [pc, #40] @ (196c54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvc.n 196bb0 │ │ │ │ + bhi.n 196c50 │ │ │ │ movs r5, r6 │ │ │ │ - vaddl.u32 q8, d8, d28 │ │ │ │ - cdp2 0, 8, cr0, cr12, cr12, {1} │ │ │ │ + movs r0, r7 │ │ │ │ + movs r5, r5 │ │ │ │ + cdp2 0, 13, cr0, cr12, cr12, {1} │ │ │ │ ldrh r6, [r7, r2] │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 196c14 │ │ │ │ + bvc.n 196cb4 │ │ │ │ movs r5, r6 │ │ │ │ - cdp2 0, 1, cr0, cr8, cr12, {1} │ │ │ │ - cdp2 0, 3, cr0, cr4, cr12, {1} │ │ │ │ + cdp2 0, 6, cr0, cr8, cr12, {1} │ │ │ │ + cdp2 0, 8, cr0, cr4, cr12, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ ldrb.w r8, [r1] │ │ │ │ @@ -32150,15 +32151,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -32179,15 +32180,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 196dbe │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -32324,22 +32325,22 @@ │ │ │ │ ldr r0, [pc, #32] @ (196ed0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bmi.n 196fb4 │ │ │ │ + bmi.n 196e54 │ │ │ │ movs r5, r6 │ │ │ │ - mrrc2 0, 2, r0, r4, cr12 │ │ │ │ - @ instruction: 0xfb4c002c │ │ │ │ - bmi.n 196f88 │ │ │ │ + stc2 0, cr0, [r4], #176 @ 0xb0 │ │ │ │ + @ instruction: 0xfb9c002c │ │ │ │ + bmi.n 196e28 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xfb94002c │ │ │ │ - @ instruction: 0xfbb0002c │ │ │ │ + @ instruction: 0xfbe4002c │ │ │ │ + stc2 0, cr0, [r0], {44} @ 0x2c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (19705c ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [pc, #376] @ (197060 ) │ │ │ │ @@ -32372,15 +32373,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -32488,24 +32489,24 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldrsb r2, [r5, r6] │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r2, r4] │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 1970d4 │ │ │ │ + bcc.n 196f74 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xfb46002c │ │ │ │ - @ instruction: 0xfa06002c │ │ │ │ + @ instruction: 0xfb96002c │ │ │ │ + @ instruction: 0xfa56002c │ │ │ │ ldrsb r2, [r5, r1] │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 196ff4 │ │ │ │ + bcc.n 197094 │ │ │ │ movs r5, r6 │ │ │ │ - ldr??.w r0, [r2, #44] @ 0x2c │ │ │ │ - @ instruction: 0xfa0e002c │ │ │ │ + @ instruction: 0xfa42002c │ │ │ │ + @ instruction: 0xfa5e002c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 19767c │ │ │ │ mov r9, r2 │ │ │ │ @@ -32564,15 +32565,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 197182 │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -33032,33 +33033,33 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ strb r4, [r6, r7] │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ - movs r5, r6 │ │ │ │ - @ instruction: 0xf5f4002c │ │ │ │ - orr.w r0, r0, #11272192 @ 0xac0000 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - orns r0, r4, #11272192 @ 0xac0000 │ │ │ │ + movw r0, #18476 @ 0x482c │ │ │ │ eors.w r0, r0, #11272192 @ 0xac0000 │ │ │ │ - ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r7} │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf3d0002c │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ + @ instruction: 0xf4c4002c │ │ │ │ + @ instruction: 0xf4e0002c │ │ │ │ + ldmia r5!, {r3, r6} │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf4cc002c │ │ │ │ - @ instruction: 0xf38e002c │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ + bic.w r0, r0, #11272192 @ 0xac0000 │ │ │ │ + ldmia r5!, {r1, r3} │ │ │ │ + movs r5, r6 │ │ │ │ + adds.w r0, ip, #11272192 @ 0xac0000 │ │ │ │ + @ instruction: 0xf3de002c │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf378002c │ │ │ │ - @ instruction: 0xf4fe002c │ │ │ │ + @ instruction: 0xf3c8002c │ │ │ │ + adc.w r0, lr, #11272192 @ 0xac0000 │ │ │ │ │ │ │ │ 001976c0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ @@ -33087,18 +33088,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (197724 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6} │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf334002c │ │ │ │ - @ instruction: 0xf350002c │ │ │ │ + @ instruction: 0xf384002c │ │ │ │ + @ instruction: 0xf3a0002c │ │ │ │ │ │ │ │ 00197728 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ add.w r1, r3, r1, lsl #15 │ │ │ │ @@ -33563,18 +33564,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (197b80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r7!, {r2, r5, r7} │ │ │ │ + stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - cdp 0, 13, cr0, cr10, cr12, {1} │ │ │ │ - orr.w r0, r0, #44 @ 0x2c │ │ │ │ + vhadd.s32 d0, d10, d28 │ │ │ │ + eors.w r0, r0, #44 @ 0x2c │ │ │ │ │ │ │ │ 00197b84 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [sp, #24] │ │ │ │ @@ -34213,15 +34214,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r8, pc │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ add r2, ip │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00198264 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -34297,15 +34298,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r4, r2 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ bics r2, r0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00198344 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 18aa60 │ │ │ │ @@ -34597,15 +34598,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 1986d0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -35262,49 +35263,49 @@ │ │ │ │ ... │ │ │ │ lsrs r6, r6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #30 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r4, 198d08 │ │ │ │ + cbnz r4, 198d1c │ │ │ │ movs r5, r6 │ │ │ │ - svc 222 @ 0xde │ │ │ │ + b.n 198d68 │ │ │ │ movs r4, r5 │ │ │ │ - svc 246 @ 0xf6 │ │ │ │ + b.n 198d9c │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xb72c │ │ │ │ + @ instruction: 0xb77c │ │ │ │ movs r5, r6 │ │ │ │ - udf #4 │ │ │ │ + udf #84 @ 0x54 │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xb6e0 │ │ │ │ + @ instruction: 0xb730 │ │ │ │ movs r5, r6 │ │ │ │ - udf #22 │ │ │ │ + udf #102 @ 0x66 │ │ │ │ movs r4, r5 │ │ │ │ - udf #50 @ 0x32 │ │ │ │ + udf #130 @ 0x82 │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xb67a │ │ │ │ + @ instruction: 0xb6ca │ │ │ │ movs r5, r6 │ │ │ │ - udf #40 @ 0x28 │ │ │ │ + udf #120 @ 0x78 │ │ │ │ movs r4, r5 │ │ │ │ - ble.n 198c88 │ │ │ │ + ble.n 198d28 │ │ │ │ movs r4, r5 │ │ │ │ - cpsie a │ │ │ │ + @ instruction: 0xb6b4 │ │ │ │ movs r5, r6 │ │ │ │ - udf #118 @ 0x76 │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ movs r4, r5 │ │ │ │ - ble.n 198da8 │ │ │ │ + ble.n 198c48 │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + @ instruction: 0xb692 │ │ │ │ movs r5, r6 │ │ │ │ - ble.n 198d78 │ │ │ │ + ble.n 198e18 │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xb62c │ │ │ │ + @ instruction: 0xb67c │ │ │ │ movs r5, r6 │ │ │ │ - ble.n 198d54 │ │ │ │ + ble.n 198df4 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00198d4c : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 198e28 │ │ │ │ @@ -35594,15 +35595,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #192 @ 0xc0 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 1990dc │ │ │ │ + cbz r6, 1990f0 │ │ │ │ movs r5, r6 │ │ │ │ adds r6, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00199098 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -35668,15 +35669,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 1991ee │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -36327,49 +36328,49 @@ │ │ │ │ ... │ │ │ │ adds r5, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #2 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #1016 @ 0x3f8 │ │ │ │ + add r6, sp, #312 @ 0x138 │ │ │ │ movs r5, r6 │ │ │ │ - bmi.n 1997c4 │ │ │ │ + bpl.n 199864 │ │ │ │ movs r4, r5 │ │ │ │ - bmi.n 1997f8 │ │ │ │ + bpl.n 199898 │ │ │ │ movs r4, r5 │ │ │ │ - add r4, sp, #152 @ 0x98 │ │ │ │ + add r4, sp, #472 @ 0x1d8 │ │ │ │ movs r5, r6 │ │ │ │ - bcs.n 19981c │ │ │ │ + bcc.n 1998bc │ │ │ │ movs r4, r5 │ │ │ │ - add r3, sp, #864 @ 0x360 │ │ │ │ + add r4, sp, #160 @ 0xa0 │ │ │ │ movs r5, r6 │ │ │ │ - bcc.n 199844 │ │ │ │ + bcc.n 1998e4 │ │ │ │ movs r4, r5 │ │ │ │ - bcc.n 199880 │ │ │ │ + bcc.n 199920 │ │ │ │ movs r4, r5 │ │ │ │ - add r3, sp, #456 @ 0x1c8 │ │ │ │ + add r3, sp, #776 @ 0x308 │ │ │ │ movs r5, r6 │ │ │ │ - bcc.n 199874 │ │ │ │ + bcc.n 199914 │ │ │ │ movs r4, r5 │ │ │ │ - bcs.n 199780 │ │ │ │ + bcs.n 199820 │ │ │ │ movs r4, r5 │ │ │ │ - add r3, sp, #368 @ 0x170 │ │ │ │ + add r3, sp, #688 @ 0x2b0 │ │ │ │ movs r5, r6 │ │ │ │ - bcc.n 19991c │ │ │ │ + bcc.n 1997bc │ │ │ │ movs r4, r5 │ │ │ │ - bcs.n 1998a0 │ │ │ │ + bcs.n 199940 │ │ │ │ movs r4, r5 │ │ │ │ - add r3, sp, #232 @ 0xe8 │ │ │ │ + add r3, sp, #552 @ 0x228 │ │ │ │ movs r5, r6 │ │ │ │ - bcs.n 199870 │ │ │ │ + bcs.n 199910 │ │ │ │ movs r4, r5 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r3, sp, #464 @ 0x1d0 │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 19984c │ │ │ │ + bcs.n 1998ec │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00199854 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -36481,35 +36482,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -37487,23 +37488,23 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cmp r6, #34 @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #98 @ 0x62 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #72 @ (adr r0, 19a54c ) │ │ │ │ + add r0, pc, #392 @ (adr r0, 19a68c ) │ │ │ │ movs r5, r6 │ │ │ │ - stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5} │ │ │ │ movs r4, r5 │ │ │ │ - ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r7, [sp, #776] @ 0x308 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r6!, {r3, r5, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r6!, {r2, r6, r7} │ │ │ │ + stmia r7!, {r2, r4} │ │ │ │ movs r4, r5 │ │ │ │ ldrd r4, r3, [sp, #128] @ 0x80 │ │ │ │ ldrd r0, r1, [sp, #152] @ 0x98 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r4, r0 │ │ │ │ beq.n 19a536 │ │ │ │ @@ -37577,39 +37578,39 @@ │ │ │ │ ldr r1, [pc, #60] @ (19a604 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 17e238 │ │ │ │ - ldr r5, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r6, [sp, #0] │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r4!, {r1, r7} │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldr r5, [sp, #536] @ 0x218 │ │ │ │ + ldr r5, [sp, #856] @ 0x358 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r2, r4, r5} │ │ │ │ + stmia r5!, {r2, r7} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r4!, {r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r3} │ │ │ │ movs r4, r5 │ │ │ │ - ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r2, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldr r5, [sp, #352] @ 0x160 │ │ │ │ + ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r4, r5} │ │ │ │ + stmia r4!, {r1, r7} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r4!, {r1, r3, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldr r5, [sp, #272] @ 0x110 │ │ │ │ + ldr r5, [sp, #592] @ 0x250 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r2, r3, r4} │ │ │ │ + stmia r4!, {r2, r3, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 0019a608 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -37736,35 +37737,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -38720,41 +38721,41 @@ │ │ │ │ strh.w r2, [sl] │ │ │ │ b.w 19a996 │ │ │ │ nop │ │ │ │ movs r0, #116 @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #896] @ 0x380 │ │ │ │ + ldr r2, [sp, #192] @ 0xc0 │ │ │ │ movs r5, r6 │ │ │ │ adds r2, r7, #4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [sp, #512] @ 0x200 │ │ │ │ + ldr r1, [sp, #832] @ 0x340 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [sp, #576] @ 0x240 │ │ │ │ + ldr r0, [sp, #896] @ 0x380 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r0!, {r1, r5, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ittt vs │ │ │ │ - movvs r4, r5 │ │ │ │ - ldrvs r0, [sp, #112] @ 0x70 │ │ │ │ - movvs r5, r6 │ │ │ │ - str r5, [sp, #736] @ 0x2e0 │ │ │ │ + itee lt │ │ │ │ + movlt r4, r5 │ │ │ │ + ldrge r0, [sp, #432] @ 0x1b0 │ │ │ │ + movge r5, r6 │ │ │ │ + str r6, [sp, #32] │ │ │ │ movs r5, r6 │ │ │ │ - str r5, [sp, #256] @ 0x100 │ │ │ │ + str r5, [sp, #576] @ 0x240 │ │ │ │ movs r5, r6 │ │ │ │ - str r3, [sp, #808] @ 0x328 │ │ │ │ + str r4, [sp, #104] @ 0x68 │ │ │ │ movs r5, r6 │ │ │ │ - str r1, [sp, #888] @ 0x378 │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ movs r5, r6 │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + str r1, [sp, #272] @ 0x110 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb81e │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xb7e6 │ │ │ │ + @ instruction: 0xb836 │ │ │ │ movs r4, r5 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 19b5c2 │ │ │ │ sub.w r4, r9, #5 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 19b5ea │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ @@ -39322,51 +39323,51 @@ │ │ │ │ ldr r0, [pc, #84] @ (19b9ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r0, #46] @ 0x2e │ │ │ │ movs r5, r6 │ │ │ │ - push {r3, r5, r7} │ │ │ │ + push {r3, r4, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - push {r2, r6, r7} │ │ │ │ + push {r2, r4, lr} │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ + ldrh r0, [r4, #28] │ │ │ │ movs r5, r6 │ │ │ │ - cbz r0, 19b9be │ │ │ │ + cbz r0, 19b9d2 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r2, #18] │ │ │ │ + ldrh r6, [r4, #20] │ │ │ │ movs r5, r6 │ │ │ │ - sxth r4, r0 │ │ │ │ + sxtb r4, r2 │ │ │ │ movs r4, r5 │ │ │ │ - cbz r0, 19b9a6 │ │ │ │ + cbz r0, 19b9ba │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r4, [r1, #16] │ │ │ │ + ldrh r4, [r3, #18] │ │ │ │ movs r5, r6 │ │ │ │ - cbz r4, 19b9c0 │ │ │ │ + sxth r4, r4 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r4, [r6, #14] │ │ │ │ + ldrh r4, [r0, #18] │ │ │ │ movs r5, r6 │ │ │ │ - sub sp, #304 @ 0x130 │ │ │ │ + cbz r4, 19b99a │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r2, [r4, #14] │ │ │ │ + ldrh r2, [r6, #16] │ │ │ │ movs r5, r6 │ │ │ │ - sub sp, #232 @ 0xe8 │ │ │ │ + cbz r2, 19b99e │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r4, [r1, #14] │ │ │ │ + ldrh r4, [r3, #16] │ │ │ │ movs r5, r6 │ │ │ │ - sub sp, #144 @ 0x90 │ │ │ │ + sub sp, #464 @ 0x1d0 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r6, #12] │ │ │ │ + ldrh r6, [r0, #16] │ │ │ │ movs r5, r6 │ │ │ │ - sub sp, #64 @ 0x40 │ │ │ │ + sub sp, #384 @ 0x180 │ │ │ │ movs r4, r5 │ │ │ │ - sub sp, #160 @ 0xa0 │ │ │ │ + sub sp, #480 @ 0x1e0 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 0019b9b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -39482,15 +39483,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 19bb46 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -40479,29 +40480,29 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r1, #19 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r5, #3 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r2, #30] │ │ │ │ + ldrb r0, [r4, #31] │ │ │ │ movs r5, r6 │ │ │ │ - add r6, pc, #416 @ (adr r6, 19c7ec ) │ │ │ │ + add r6, pc, #736 @ (adr r6, 19c92c ) │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + ldrb r2, [r2, #30] │ │ │ │ movs r5, r6 │ │ │ │ - add r7, pc, #800 @ (adr r7, 19c974 ) │ │ │ │ + add r0, sp, #96 @ 0x60 │ │ │ │ movs r4, r5 │ │ │ │ - add r6, pc, #88 @ (adr r6, 19c6b0 ) │ │ │ │ + add r6, pc, #408 @ (adr r6, 19c7f0 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r3, #28] │ │ │ │ + ldrb r6, [r5, #29] │ │ │ │ movs r5, r6 │ │ │ │ - add r6, pc, #336 @ (adr r6, 19c7b0 ) │ │ │ │ + add r6, pc, #656 @ (adr r6, 19c8f0 ) │ │ │ │ movs r4, r5 │ │ │ │ - add r6, pc, #448 @ (adr r6, 19c824 ) │ │ │ │ + add r6, pc, #768 @ (adr r6, 19c964 ) │ │ │ │ movs r4, r5 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #22 │ │ │ │ sub.w r0, r0, #1048576 @ 0x100000 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -40885,45 +40886,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (19cadc ) │ │ │ │ ldr r0, [pc, #72] @ (19cae0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - ldrb r6, [r6, #3] │ │ │ │ + ldrb r6, [r0, #5] │ │ │ │ movs r5, r6 │ │ │ │ - add r1, pc, #32 @ (adr r1, 19cacc ) │ │ │ │ + add r1, pc, #352 @ (adr r1, 19cc0c ) │ │ │ │ movs r4, r5 │ │ │ │ - ldr r7, [sp, #808] @ 0x328 │ │ │ │ + add r0, pc, #104 @ (adr r0, 19cb18 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r3, #3] │ │ │ │ + ldrb r6, [r5, #4] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ + add r0, pc, #24 @ (adr r0, 19cad0 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r6, #2] │ │ │ │ + ldrb r6, [r0, #4] │ │ │ │ movs r5, r6 │ │ │ │ - add r0, pc, #400 @ (adr r0, 19cc50 ) │ │ │ │ + add r0, pc, #720 @ (adr r0, 19cd90 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ + add r0, pc, #224 @ (adr r0, 19cba4 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r3, #2] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r7, [sp, #792] @ 0x318 │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r2, [r1, #2] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r7, [sp, #400] @ 0x190 │ │ │ │ + ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r7, [sp, #816] @ 0x330 │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r6, #1] │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldr r7, [sp, #640] @ 0x280 │ │ │ │ movs r4, r5 │ │ │ │ - add r0, pc, #856 @ (adr r0, 19ce3c ) │ │ │ │ + add r1, pc, #152 @ (adr r1, 19cb7c ) │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 0019cae4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -41060,15 +41061,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 19ccae │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -42048,29 +42049,29 @@ │ │ │ │ orrs r6, r1 │ │ │ │ bne.w 19cee4 │ │ │ │ b.n 19d59a │ │ │ │ @ instruction: 0xfb60003e │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf77e003e │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r1, #104] @ 0x68 │ │ │ │ movs r5, r6 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #384] @ 0x180 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r2, [r5, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #96] @ 0x60 │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [sp, #448] @ 0x1c0 │ │ │ │ + str r6, [sp, #768] @ 0x300 │ │ │ │ movs r4, r5 │ │ │ │ - str r4, [sp, #760] @ 0x2f8 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r6, [r0, #92] @ 0x5c │ │ │ │ + ldr r6, [r2, #96] @ 0x60 │ │ │ │ movs r5, r6 │ │ │ │ - str r4, [sp, #1008] @ 0x3f0 │ │ │ │ + str r5, [sp, #304] @ 0x130 │ │ │ │ movs r4, r5 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #416] @ 0x1a0 │ │ │ │ movs r4, r5 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #9 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -42459,45 +42460,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (19dc44 ) │ │ │ │ ldr r0, [pc, #72] @ (19dc48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - str r6, [r1, #120] @ 0x78 │ │ │ │ + str r6, [r3, #124] @ 0x7c │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r0, [r4, #60] @ 0x3c │ │ │ │ + ldrh r0, [r6, #62] @ 0x3e │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r2, [r4, #50] @ 0x32 │ │ │ │ + ldrh r2, [r6, #52] @ 0x34 │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r0, #124] @ 0x7c │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r6, [r1, #50] @ 0x32 │ │ │ │ + ldrh r6, [r3, #52] @ 0x34 │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r1, #116] @ 0x74 │ │ │ │ + str r6, [r3, #120] @ 0x78 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r4, [r7, #54] @ 0x36 │ │ │ │ + ldrh r4, [r1, #58] @ 0x3a │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r0, [r0, #52] @ 0x34 │ │ │ │ + ldrh r0, [r2, #54] @ 0x36 │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r6, #112] @ 0x70 │ │ │ │ + str r6, [r0, #120] @ 0x78 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r6, [r1, #48] @ 0x30 │ │ │ │ + ldrh r6, [r3, #50] @ 0x32 │ │ │ │ movs r4, r5 │ │ │ │ - str r2, [r4, #112] @ 0x70 │ │ │ │ + str r2, [r6, #116] @ 0x74 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r4, [r7, #46] @ 0x2e │ │ │ │ + ldrh r4, [r1, #50] @ 0x32 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r4, [r2, #48] @ 0x30 │ │ │ │ + ldrh r4, [r4, #50] @ 0x32 │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r1, #112] @ 0x70 │ │ │ │ + str r6, [r3, #116] @ 0x74 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r0, [r5, #46] @ 0x2e │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r7, #60] @ 0x3c │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 0019dc4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -42620,15 +42621,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 19de06 │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -43621,29 +43622,29 @@ │ │ │ │ b.n 19e3f6 │ │ │ │ nop │ │ │ │ bic.w r0, sl, lr, rrx │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ b.n 19e588 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r5, r2] │ │ │ │ + ldrb r4, [r7, r3] │ │ │ │ movs r5, r6 │ │ │ │ - strh r4, [r0, #28] │ │ │ │ + strh r4, [r2, #30] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r2, [r6, r1] │ │ │ │ + ldrb r2, [r0, r3] │ │ │ │ movs r5, r6 │ │ │ │ - strh r0, [r7, #38] @ 0x26 │ │ │ │ + strh r0, [r1, #42] @ 0x2a │ │ │ │ movs r4, r5 │ │ │ │ - strh r4, [r0, #26] │ │ │ │ + strh r4, [r2, #28] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrb r0, [r3, r2] │ │ │ │ movs r5, r6 │ │ │ │ - strh r6, [r7, #26] │ │ │ │ + strh r6, [r1, #30] │ │ │ │ movs r4, r5 │ │ │ │ - strh r2, [r3, #28] │ │ │ │ + strh r2, [r5, #30] │ │ │ │ movs r4, r5 │ │ │ │ ldrb.w r2, [sl, #14] │ │ │ │ cmp.w r2, r6, lsr #30 │ │ │ │ bne.w 19e1ee │ │ │ │ movs r6, #6 │ │ │ │ strd r3, r3, [sp, #96] @ 0x60 │ │ │ │ strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ @@ -44022,45 +44023,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (19ee20 ) │ │ │ │ ldr r0, [pc, #72] @ (19ee24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - strb r4, [r6, r6] │ │ │ │ + ldrsb r4, [r0, r0] │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r6, [r0, #23] │ │ │ │ + ldrb r6, [r2, #24] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r0, [r1, #18] │ │ │ │ + ldrb r0, [r3, #19] │ │ │ │ movs r4, r5 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r5, r7] │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r0, [r1, #21] │ │ │ │ + ldrb r0, [r3, #22] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r4, [r1, #19] │ │ │ │ + ldrb r4, [r3, #20] │ │ │ │ movs r4, r5 │ │ │ │ - strb r4, [r0, r6] │ │ │ │ + strb r4, [r2, r7] │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r4, [r3, #17] │ │ │ │ + ldrb r4, [r5, #18] │ │ │ │ movs r4, r5 │ │ │ │ - strb r2, [r3, r5] │ │ │ │ + strb r2, [r5, r6] │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r2, [r6, #16] │ │ │ │ + ldrb r2, [r0, #18] │ │ │ │ movs r4, r5 │ │ │ │ - strb r0, [r1, r5] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r2, [r4, #16] │ │ │ │ + ldrb r2, [r6, #17] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r0, [r5, #22] │ │ │ │ + ldrb r0, [r7, #23] │ │ │ │ movs r4, r5 │ │ │ │ - strb r0, [r6, r4] │ │ │ │ + strb r0, [r0, r6] │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r2, [r1, #16] │ │ │ │ + ldrb r2, [r3, #17] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r2, [r4, #16] │ │ │ │ + ldrb r2, [r6, #17] │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 0019ee28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -44483,15 +44484,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - str r4, [r7, r3] │ │ │ │ + str r4, [r1, r5] │ │ │ │ movs r5, r6 │ │ │ │ bmi.n 19f414 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 19f26c │ │ │ │ movs r6, r7 │ │ │ │ @@ -44612,15 +44613,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 19f4c6 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -45600,29 +45601,29 @@ │ │ │ │ nop │ │ │ │ bcc.n 1a0088 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [pc, #816] @ (1a0324 ) │ │ │ │ + ldr r2, [pc, #112] @ (1a0064 ) │ │ │ │ movs r5, r6 │ │ │ │ - strb r4, [r4, #2] │ │ │ │ + strb r4, [r6, #3] │ │ │ │ movs r4, r5 │ │ │ │ - cmp r8, r8 │ │ │ │ + mov r0, r2 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r6, [r0, #100] @ 0x64 │ │ │ │ + ldr r6, [r2, #104] @ 0x68 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r2, #72] @ 0x48 │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ movs r4, r5 │ │ │ │ - cmp ip, r3 │ │ │ │ + cmp ip, sp │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [r2, #76] @ 0x4c │ │ │ │ + ldr r2, [r4, #80] @ 0x50 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r6, [r5, #76] @ 0x4c │ │ │ │ + ldr r6, [r7, #80] @ 0x50 │ │ │ │ movs r4, r5 │ │ │ │ adds.w r1, lr, r1 │ │ │ │ adc.w r3, r0, r3 │ │ │ │ b.n 19faa8 │ │ │ │ ldrb r0, [r4, #14] │ │ │ │ cmp.w r0, r2, lsr #30 │ │ │ │ bne.w 19f8a8 │ │ │ │ @@ -45990,45 +45991,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (1a0470 ) │ │ │ │ ldr r0, [pc, #72] @ (1a0474 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #178 @ 0xb2 │ │ │ │ movs r5, r6 │ │ │ │ - str r4, [r6, #116] @ 0x74 │ │ │ │ + str r4, [r0, #124] @ 0x7c │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r0, #104] @ 0x68 │ │ │ │ movs r4, r5 │ │ │ │ - subs r7, #72 @ 0x48 │ │ │ │ + subs r7, #152 @ 0x98 │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ movs r4, r5 │ │ │ │ - str r2, [r7, #100] @ 0x64 │ │ │ │ + str r2, [r1, #108] @ 0x6c │ │ │ │ movs r4, r5 │ │ │ │ - subs r7, #50 @ 0x32 │ │ │ │ + subs r7, #130 @ 0x82 │ │ │ │ movs r5, r6 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ movs r4, r5 │ │ │ │ - subs r7, #12 │ │ │ │ + subs r7, #92 @ 0x5c │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [r4, #92] @ 0x5c │ │ │ │ + str r6, [r6, #96] @ 0x60 │ │ │ │ movs r4, r5 │ │ │ │ - str r4, [r5, #116] @ 0x74 │ │ │ │ + str r4, [r7, #120] @ 0x78 │ │ │ │ movs r4, r5 │ │ │ │ - subs r6, #244 @ 0xf4 │ │ │ │ + subs r7, #68 @ 0x44 │ │ │ │ movs r5, r6 │ │ │ │ - str r4, [r1, #92] @ 0x5c │ │ │ │ + str r4, [r3, #96] @ 0x60 │ │ │ │ movs r4, r5 │ │ │ │ - subs r6, #224 @ 0xe0 │ │ │ │ + subs r7, #48 @ 0x30 │ │ │ │ movs r5, r6 │ │ │ │ - str r2, [r7, #88] @ 0x58 │ │ │ │ + str r2, [r1, #96] @ 0x60 │ │ │ │ movs r4, r5 │ │ │ │ - str r2, [r2, #92] @ 0x5c │ │ │ │ + str r2, [r4, #96] @ 0x60 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a0478 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -46210,35 +46211,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -48633,29 +48634,29 @@ │ │ │ │ orr.w r2, sl, r2 │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 1a1be8 │ │ │ │ - cmp r6, #22 │ │ │ │ + cmp r6, #102 @ 0x66 │ │ │ │ movs r5, r6 │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r7, r4] │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #224 @ 0xe0 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ movs r5, r6 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r6, [r6, r2] │ │ │ │ movs r4, r5 │ │ │ │ - strb r2, [r6, r2] │ │ │ │ + strb r2, [r0, r4] │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #150 @ 0x96 │ │ │ │ + cmp r5, #230 @ 0xe6 │ │ │ │ movs r5, r6 │ │ │ │ - strb r4, [r1, r3] │ │ │ │ + strb r4, [r3, r4] │ │ │ │ movs r4, r5 │ │ │ │ - strb r0, [r5, r3] │ │ │ │ + strb r0, [r7, r4] │ │ │ │ movs r4, r5 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -48805,45 +48806,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (1a2328 ) │ │ │ │ ldr r0, [pc, #72] @ (1a232c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - movs r0, #160 @ 0xa0 │ │ │ │ + movs r0, #240 @ 0xf0 │ │ │ │ movs r5, r6 │ │ │ │ - bx pc │ │ │ │ + blx r9 │ │ │ │ movs r4, r5 │ │ │ │ - movs r0, #136 @ 0x88 │ │ │ │ + movs r0, #216 @ 0xd8 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #216] @ (1a23d8 ) │ │ │ │ + ldr r0, [pc, #536] @ (1a2518 ) │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0x47ba │ │ │ │ + ldr r0, [pc, #40] @ (1a232c ) │ │ │ │ movs r4, r5 │ │ │ │ - movs r0, #110 @ 0x6e │ │ │ │ + movs r0, #190 @ 0xbe │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #512] @ (1a250c ) │ │ │ │ + ldr r0, [pc, #832] @ (1a264c ) │ │ │ │ movs r4, r5 │ │ │ │ - bx r8 │ │ │ │ + @ instruction: 0x4792 │ │ │ │ movs r4, r5 │ │ │ │ - movs r0, #84 @ 0x54 │ │ │ │ + movs r0, #164 @ 0xa4 │ │ │ │ movs r5, r6 │ │ │ │ - bx r5 │ │ │ │ + bx pc │ │ │ │ movs r4, r5 │ │ │ │ - bx r8 │ │ │ │ + @ instruction: 0x4796 │ │ │ │ movs r4, r5 │ │ │ │ - movs r0, #62 @ 0x3e │ │ │ │ + movs r0, #142 @ 0x8e │ │ │ │ movs r5, r6 │ │ │ │ - bx r2 │ │ │ │ + bx ip │ │ │ │ movs r4, r5 │ │ │ │ - movs r0, #42 @ 0x2a │ │ │ │ + movs r0, #122 @ 0x7a │ │ │ │ movs r5, r6 │ │ │ │ - bxns r0 │ │ │ │ + bxns sl │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [pc, #552] @ (1a2558 ) │ │ │ │ + ldr r0, [pc, #872] @ (1a2698 ) │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a2330 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -48923,15 +48924,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #304 @ (adr r3, 1a2544 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, #6 │ │ │ │ + movs r0, #12 │ │ │ │ movs r5, r6 │ │ │ │ add r2, pc, #696 @ (adr r2, 1a26d8 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a2420 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -49215,15 +49216,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #64 @ (adr r0, 1a277c ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #1 │ │ │ │ + adds r6, r0, #3 │ │ │ │ movs r5, r6 │ │ │ │ ldr r7, [sp, #512] @ 0x200 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a2748 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -49306,15 +49307,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -49335,15 +49336,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1a2a2c │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -50073,49 +50074,49 @@ │ │ │ │ nop │ │ │ │ ldr r7, [sp, #176] @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #896] @ 0x380 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r4, #27 │ │ │ │ + asrs r6, r6, #28 │ │ │ │ movs r5, r6 │ │ │ │ - subs r6, #192 @ 0xc0 │ │ │ │ + subs r7, #16 │ │ │ │ movs r4, r5 │ │ │ │ - subs r5, #184 @ 0xb8 │ │ │ │ + subs r6, #8 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r6, r0, #26 │ │ │ │ + asrs r6, r2, #27 │ │ │ │ movs r5, r6 │ │ │ │ - subs r5, #96 @ 0x60 │ │ │ │ + subs r5, #176 @ 0xb0 │ │ │ │ movs r4, r5 │ │ │ │ - subs r5, #120 @ 0x78 │ │ │ │ + subs r5, #200 @ 0xc8 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r0, r0, #15 │ │ │ │ + asrs r0, r2, #16 │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, #246 @ 0xf6 │ │ │ │ + subs r3, #70 @ 0x46 │ │ │ │ movs r4, r5 │ │ │ │ - subs r3, #18 │ │ │ │ + subs r3, #98 @ 0x62 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r4, r4, #13 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, #60 @ 0x3c │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ movs r4, r5 │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + asrs r4, r0, #14 │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r3, #50 @ 0x32 │ │ │ │ movs r4, r5 │ │ │ │ - subs r2, #102 @ 0x66 │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r4, r2, #12 │ │ │ │ + asrs r4, r4, #13 │ │ │ │ movs r5, r6 │ │ │ │ - subs r1, #236 @ 0xec │ │ │ │ + subs r2, #60 @ 0x3c │ │ │ │ movs r4, r5 │ │ │ │ - asrs r2, r0, #12 │ │ │ │ + asrs r2, r2, #13 │ │ │ │ movs r5, r6 │ │ │ │ - subs r1, #218 @ 0xda │ │ │ │ + subs r2, #42 @ 0x2a │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a306c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -50251,25 +50252,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1a31f6 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -50297,36 +50298,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 1a3272 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 1a3578 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -50400,21 +50401,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1a33b8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -50444,31 +50445,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 1a343e │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -51660,49 +51661,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r1, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #2 │ │ │ │ + lsrs r0, r2, #3 │ │ │ │ movs r5, r6 │ │ │ │ - adds r0, #90 @ 0x5a │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ movs r4, r5 │ │ │ │ - cmp r7, #82 @ 0x52 │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r6, r6, #15 │ │ │ │ + lsls r6, r0, #17 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ + cmp r3, #124 @ 0x7c │ │ │ │ movs r4, r5 │ │ │ │ - cmp r3, #72 @ 0x48 │ │ │ │ + cmp r3, #152 @ 0x98 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r2, r6, #9 │ │ │ │ + lsls r2, r0, #11 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r2, #32 │ │ │ │ + cmp r2, #112 @ 0x70 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r1, #164 @ 0xa4 │ │ │ │ + cmp r1, #244 @ 0xf4 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r2, r3, #9 │ │ │ │ + lsls r2, r5, #10 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r0, r5, #8 │ │ │ │ + lsls r0, r7, #9 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r1, #0 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r4, r2, #8 │ │ │ │ + lsls r4, r4, #9 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r0, #236 @ 0xec │ │ │ │ + cmp r1, #60 @ 0x3c │ │ │ │ movs r4, r5 │ │ │ │ - lsls r6, r7, #7 │ │ │ │ + lsls r6, r1, #9 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r0, #216 @ 0xd8 │ │ │ │ + cmp r1, #40 @ 0x28 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r0, #240 @ 0xf0 │ │ │ │ + cmp r1, #64 @ 0x40 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a416c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -51837,24 +51838,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1a4306 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -51883,15 +51884,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 1a438a │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 1a46a0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -51899,22 +51900,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -51990,21 +51991,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1a44cc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -52035,33 +52036,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 1a4558 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ vldr d7, [pc, #328] @ 1a46a0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -52249,18 +52250,18 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 1934e0 │ │ │ │ mov r1, r0 │ │ │ │ b.n 1a4666 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r8], {52} @ 0x34 │ │ │ │ - movs r3, #242 @ 0xf2 │ │ │ │ + stc2l 0, cr0, [r8], #-208 @ 0xffffff30 │ │ │ │ + movs r4, #66 @ 0x42 │ │ │ │ movs r4, r5 │ │ │ │ - movs r2, #234 @ 0xea │ │ │ │ + movs r3, #58 @ 0x3a │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a4784 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -52340,15 +52341,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r7, #27] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb680034 │ │ │ │ + @ instruction: 0xfbb80034 │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a4874 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -52432,15 +52433,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #24] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa6a0034 │ │ │ │ + @ instruction: 0xfaba0034 │ │ │ │ ldrb r4, [r3, #21] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a496c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -52525,15 +52526,15 @@ │ │ │ │ bx lr │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #20] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.8 {d16-d19}, [r2 :256], r4 │ │ │ │ + ldrsh.w r0, [r2, #52] @ 0x34 │ │ │ │ ldrb r0, [r5, #17] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a4a68 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -52872,19 +52873,19 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 1a4d50 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r1, #6] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5f20034 │ │ │ │ - subs.w r0, r6, #11796480 @ 0xb40000 │ │ │ │ + movw r0, #10292 @ 0x2834 │ │ │ │ + addw r0, r6, #2100 @ 0x834 │ │ │ │ ldrb r6, [r1, #4] │ │ │ │ movs r6, r7 │ │ │ │ - sbc.w r0, r2, #11796480 @ 0xb40000 │ │ │ │ + subs.w r0, r2, #11796480 @ 0xb40000 │ │ │ │ │ │ │ │ 001a4de0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -52969,19 +52970,19 @@ │ │ │ │ b.n 1a4e40 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #2] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r2, #11796480 @ 0xb40000 │ │ │ │ - @ instruction: 0xf4c60034 │ │ │ │ + adcs.w r0, r2, #11796480 @ 0xb40000 │ │ │ │ + adds.w r0, r6, #11796480 @ 0xb40000 │ │ │ │ ldrb r6, [r2, #0] │ │ │ │ movs r6, r7 │ │ │ │ - orn r0, ip, #11796480 @ 0xb40000 │ │ │ │ + @ instruction: 0xf4bc0034 │ │ │ │ │ │ │ │ 001a4ed8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -53067,16 +53068,16 @@ │ │ │ │ b.n 1a4f3c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r4, #30] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, lr, #11796480 @ 0xb40000 │ │ │ │ - @ instruction: 0xf3cc0034 │ │ │ │ + orrs.w r0, lr, #11796480 @ 0xb40000 │ │ │ │ + ands.w r0, ip, #11796480 @ 0xb40000 │ │ │ │ strb r0, [r4, #28] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a4fd4 : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ tst.w r2, #254 @ 0xfe │ │ │ │ @@ -53189,16 +53190,16 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 1a507e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r4, #25] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #32820 @ 0x8034 │ │ │ │ - @ instruction: 0xf28a0034 │ │ │ │ + @ instruction: 0xf3180034 │ │ │ │ + @ instruction: 0xf2da0034 │ │ │ │ strb r2, [r4, #23] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a5114 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53273,18 +53274,18 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1a5170 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r5, #21] │ │ │ │ movs r6, r7 │ │ │ │ - rsbs r0, r8, #52 @ 0x34 │ │ │ │ + @ instruction: 0xf2280034 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1920034 │ │ │ │ + @ instruction: 0xf1e20034 │ │ │ │ strb r0, [r6, #19] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a51f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53358,16 +53359,16 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 1a5254 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r1, #18] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0d40034 │ │ │ │ - @ instruction: 0xf0b40034 │ │ │ │ + @ instruction: 0xf1240034 │ │ │ │ + add.w r0, r4, #52 @ 0x34 │ │ │ │ strb r4, [r1, #16] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a52d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53444,16 +53445,16 @@ │ │ │ │ b.n 1a5334 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r5, #14] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 d16, d20, #12 │ │ │ │ - vshr.s16 d16, d20, #12 │ │ │ │ + orr.w r0, r4, #52 @ 0x34 │ │ │ │ + bic.w r0, r4, #52 @ 0x34 │ │ │ │ strb r4, [r4, #12] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a53bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53529,16 +53530,16 @@ │ │ │ │ b.n 1a541c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r0, #11] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s8 d0, d10, d20 │ │ │ │ - mcr 0, 7, r0, cr12, cr4, {1} │ │ │ │ + vqadd.s16 d16, d10, d20 │ │ │ │ + vqadd.s64 d0, d12, d20 │ │ │ │ strb r4, [r0, #9] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a54a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53615,18 +53616,18 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1a54fc │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r3, #7] │ │ │ │ movs r6, r7 │ │ │ │ - mcr 0, 2, r0, cr12, cr4, {1} │ │ │ │ + mrc 0, 4, r0, cr12, cr4, {1} │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 0, r0, cr6, cr4, {1} │ │ │ │ + mrc 0, 2, r0, cr6, cr4, {1} │ │ │ │ strb r6, [r4, #5] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a5584 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53726,16 +53727,16 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 1a5674 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r7, #3] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r6, #-208] @ 0xffffff30 │ │ │ │ - stcl 0, cr0, [r2], #208 @ 0xd0 │ │ │ │ + stc 0, cr0, [r6, #208]! @ 0xd0 │ │ │ │ + ldc 0, cr0, [r2, #-208]! @ 0xffffff30 │ │ │ │ strb r6, [r0, #1] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a56a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53838,16 +53839,16 @@ │ │ │ │ b.n 1a579e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r2, #124] @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r2], #-208 @ 0xffffff30 │ │ │ │ - subs.w r0, lr, r4, rrx │ │ │ │ + stc 0, cr0, [r2], {52} @ 0x34 │ │ │ │ + stc 0, cr0, [lr], {52} @ 0x34 │ │ │ │ ldr r2, [r3, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a57d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53926,15 +53927,15 @@ │ │ │ │ b.n 1a5852 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r8, r4, rrx │ │ │ │ + adcs.w r0, r8, r4, rrx │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a58b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54015,15 +54016,15 @@ │ │ │ │ b.n 1a5942 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r0, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r8, r4, rrx │ │ │ │ + orns r0, r8, r4, rrx │ │ │ │ ldr r0, [r7, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a59a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54144,21 +54145,21 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w r4!, {r2, r4, r5} │ │ │ │ + ldrd r0, r0, [r4], #208 @ 0xd0 │ │ │ │ ldr r6, [r1, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xe82c0034 │ │ │ │ - lsrs r2, r4, #29 │ │ │ │ + ldrd r0, r0, [ip], #-208 @ 0xd0 │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r6, r7, #29 │ │ │ │ + lsrs r6, r1, #31 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a5b08 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -54280,23 +54281,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldr r4, [r6, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1a5ae0 │ │ │ │ + b.n 1a5b80 │ │ │ │ movs r4, r6 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1a59f0 │ │ │ │ + b.n 1a5a90 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r2, r7, #23 │ │ │ │ + lsrs r2, r1, #25 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r6, r2, #24 │ │ │ │ + lsrs r6, r4, #25 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a5c70 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54390,19 +54391,19 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldr r2, [r7, #28] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #24] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1a58e0 │ │ │ │ + b.n 1a5980 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r6, r5, #19 │ │ │ │ + lsrs r6, r7, #20 │ │ │ │ movs r4, r5 │ │ │ │ - lsrs r2, r1, #20 │ │ │ │ + lsrs r2, r3, #21 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a5d78 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54480,15 +54481,15 @@ │ │ │ │ b.n 1a5df6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r0, #16] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1a591c │ │ │ │ + b.n 1a59bc │ │ │ │ movs r4, r6 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a5e58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54570,15 +54571,15 @@ │ │ │ │ b.n 1a5ee6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r4, #0] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1a584c │ │ │ │ + b.n 1a58ec │ │ │ │ movs r4, r6 │ │ │ │ str r4, [r2, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a5f48 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54653,15 +54654,15 @@ │ │ │ │ b.n 1a5fb4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r6, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1a6724 │ │ │ │ + b.n 1a67c4 │ │ │ │ movs r4, r6 │ │ │ │ str r6, [r0, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a6018 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54755,23 +54756,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 17e238 │ │ │ │ str r6, [r4, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1a6688 │ │ │ │ + b.n 1a6728 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1a6618 │ │ │ │ + b.n 1a66b8 │ │ │ │ movs r4, r6 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1a6544 │ │ │ │ + b.n 1a65e4 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r2, r5, #3 │ │ │ │ + lsrs r2, r7, #4 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a6124 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54863,23 +54864,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1a657c │ │ │ │ + b.n 1a661c │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1a650c │ │ │ │ + b.n 1a65ac │ │ │ │ movs r4, r6 │ │ │ │ str r6, [r3, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1a643c │ │ │ │ + b.n 1a64dc │ │ │ │ movs r4, r6 │ │ │ │ - lsls r0, r4, #31 │ │ │ │ + lsrs r0, r6, #32 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a6230 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54972,25 +54973,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 17e238 │ │ │ │ str r6, [r1, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1a64a8 │ │ │ │ + b.n 1a6548 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1a63fc │ │ │ │ + b.n 1a649c │ │ │ │ movs r4, r6 │ │ │ │ str r2, [r0, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - svc 242 @ 0xf2 │ │ │ │ + b.n 1a63c4 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r1, #27 │ │ │ │ + lsls r2, r3, #28 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a6344 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55082,23 +55083,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 17e238 │ │ │ │ str r2, [r7, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - svc 142 @ 0x8e │ │ │ │ + svc 222 @ 0xde │ │ │ │ movs r4, r6 │ │ │ │ - svc 84 @ 0x54 │ │ │ │ + svc 164 @ 0xa4 │ │ │ │ movs r4, r6 │ │ │ │ str r0, [r0, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - udf #230 @ 0xe6 │ │ │ │ + svc 54 @ 0x36 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r6, r7, #22 │ │ │ │ + lsls r6, r1, #24 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a6450 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55187,21 +55188,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 17e238 │ │ │ │ str r6, [r5, #32] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - udf #128 @ 0x80 │ │ │ │ + udf #208 @ 0xd0 │ │ │ │ movs r4, r6 │ │ │ │ str r6, [r6, #24] │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 1a6510 │ │ │ │ + udf #50 @ 0x32 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r7, #18 │ │ │ │ + lsls r2, r1, #20 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a6550 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55295,19 +55296,19 @@ │ │ │ │ nop │ │ │ │ str r2, [r3, #16] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #12] │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 1a6678 │ │ │ │ + ble.n 1a6718 │ │ │ │ movs r4, r6 │ │ │ │ - bgt.n 1a6610 │ │ │ │ + ble.n 1a66b0 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r0, r7, #14 │ │ │ │ + lsls r0, r1, #16 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a6654 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55374,15 +55375,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r2, [r5, #0] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 1a661c │ │ │ │ + bgt.n 1a66bc │ │ │ │ movs r4, r6 │ │ │ │ ldrsh r0, [r1, r7] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a6718 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55450,15 +55451,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqrdmlsh.s , , d22[0] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 1a6754 │ │ │ │ + bgt.n 1a67f4 │ │ │ │ movs r4, r6 │ │ │ │ ldrsh r4, [r0, r4] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a67d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55526,15 +55527,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrsh r6, [r4, r2] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 1a6894 │ │ │ │ + blt.n 1a6934 │ │ │ │ movs r4, r6 │ │ │ │ ldrsh r4, [r0, r1] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a6898 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55601,15 +55602,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrb r6, [r4, r7] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 1a69d4 │ │ │ │ + bge.n 1a6874 │ │ │ │ movs r4, r6 │ │ │ │ ldrb r4, [r0, r6] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a6958 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55677,15 +55678,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff5d26 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 1a6914 │ │ │ │ + bls.n 1a69b4 │ │ │ │ movs r4, r6 │ │ │ │ ldrb r4, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a6a18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55753,15 +55754,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrb r6, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 1a6a54 │ │ │ │ + bls.n 1a6af4 │ │ │ │ movs r4, r6 │ │ │ │ ldrb r4, [r0, r0] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a6ad8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55828,15 +55829,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrh r6, [r4, r6] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 1a6b94 │ │ │ │ + bhi.n 1a6c34 │ │ │ │ movs r4, r6 │ │ │ │ ldrh r4, [r0, r5] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a6b98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55902,15 +55903,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff2d90 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 1a6cf8 │ │ │ │ + bvc.n 1a6b98 │ │ │ │ movs r4, r6 │ │ │ │ ldrh r4, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ ldrh r4, [r0, r2] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a6c58 : │ │ │ │ @@ -55978,15 +55979,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 1a6c38 │ │ │ │ + bvs.n 1a6cd8 │ │ │ │ movs r4, r6 │ │ │ │ ldrh r4, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r0, r7] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a6d18 : │ │ │ │ @@ -56051,15 +56052,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 1a6d70 │ │ │ │ + bvs.n 1a6e10 │ │ │ │ movs r4, r6 │ │ │ │ ldr r4, [r2, r5] │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r0, r4] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a6dd0 : │ │ │ │ @@ -56129,15 +56130,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r6, [r5, r2] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 1a6e9c │ │ │ │ + bpl.n 1a6f3c │ │ │ │ movs r4, r6 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a6e90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56205,15 +56206,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff57ee │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 1a6fdc │ │ │ │ + bmi.n 1a6e7c │ │ │ │ movs r4, r6 │ │ │ │ ldrsb r4, [r1, r6] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a6f50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56281,15 +56282,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrsb r6, [r5, r4] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 1a6f1c │ │ │ │ + bcc.n 1a6fbc │ │ │ │ movs r4, r6 │ │ │ │ ldrsb r4, [r1, r3] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a7010 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56356,15 +56357,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrsb r6, [r5, r1] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 1a705c │ │ │ │ + bcc.n 1a70fc │ │ │ │ movs r4, r6 │ │ │ │ ldrsb r4, [r1, r0] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a70d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56427,15 +56428,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r5, r6] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 1a7194 │ │ │ │ + bcs.n 1a7234 │ │ │ │ movs r4, r6 │ │ │ │ strb r2, [r1, r5] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a7184 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56498,15 +56499,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r7, r3] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 1a72e4 │ │ │ │ + bne.n 1a7184 │ │ │ │ movs r4, r6 │ │ │ │ strb r0, [r2, r2] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a723c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56568,15 +56569,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r0, r1] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 1a7228 │ │ │ │ + beq.n 1a72c8 │ │ │ │ movs r4, r6 │ │ │ │ strh r4, [r3, r7] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a72f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56636,15 +56637,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r1, r6] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ + beq.n 1a7410 │ │ │ │ movs r4, r6 │ │ │ │ strh r0, [r5, r4] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a73a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56707,15 +56708,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3, r4, r5} │ │ │ │ + ldmia r7, {r1, r3, r7} │ │ │ │ movs r4, r6 │ │ │ │ strh r4, [r6, r1] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a7458 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56777,15 +56778,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r4, r0] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r7} │ │ │ │ + ldmia r6, {r1, r4, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ str r0, [r0, r7] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a750c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56845,15 +56846,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r2, [r6, r5] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4} │ │ │ │ movs r4, r6 │ │ │ │ str r4, [r1, r4] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a75bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56916,15 +56917,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5, {r1, r2, r3, r5} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r2, r1] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a767c : │ │ │ │ @@ -56986,15 +56987,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r0, [r0, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #600] @ (1a798c ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a7734 : │ │ │ │ @@ -57056,15 +57057,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #288] @ (1a7900 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2} │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #888] @ (1a7b64 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a77ec : │ │ │ │ @@ -57133,15 +57134,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #584] @ (1a7af4 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2} │ │ │ │ + ldmia r3!, {r2, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ ldr r6, [pc, #64] @ (1a78f8 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a78b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57206,15 +57207,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #792] @ (1a7c8c ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r5} │ │ │ │ + ldmia r2!, {r3, r7} │ │ │ │ movs r4, r6 │ │ │ │ ldr r5, [pc, #272] @ (1a7a90 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a7980 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57350,18 +57351,18 @@ │ │ │ │ nop │ │ │ │ ldr r4, [pc, #480] @ (1a7ccc ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #120] @ (1a7b6c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r1, r4, r5} │ │ │ │ + ldmia r0!, {r1, r7} │ │ │ │ movs r4, r6 │ │ │ │ - vhadd.s32 d16, d8, d27 │ │ │ │ - vaddl.s8 q0, d4, d27 │ │ │ │ + vext.8 d0, d8, d27, #0 │ │ │ │ + vaddl.s16 q8, d4, d27 │ │ │ │ │ │ │ │ 001a7b00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #204] @ (1a7bdc ) │ │ │ │ @@ -57441,18 +57442,18 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldr r3, [pc, #512] @ (1a7de0 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #152] @ (1a7c80 ) │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r2, r3, r7} │ │ │ │ movs r4, r6 │ │ │ │ - cdp 0, 7, cr0, cr2, cr11, {1} │ │ │ │ - cdp 0, 8, cr0, cr14, cr11, {1} │ │ │ │ + cdp 0, 12, cr0, cr2, cr11, {1} │ │ │ │ + cdp 0, 13, cr0, cr14, cr11, {1} │ │ │ │ │ │ │ │ 001a7bf4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -57515,15 +57516,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d20, {d31-) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a7cb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57587,15 +57588,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r1, [pc, #768] @ (1a806c ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ ldr r1, [pc, #408] @ (1a7f10 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a7d78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57659,15 +57660,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r1, [pc, #0] @ (1a7e2c ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4, r6} │ │ │ │ + stmia r5!, {r3, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ ldr r0, [pc, #664] @ (1a80d0 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a7e38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57732,15 +57733,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d20, {d15}, d0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r4, r7} │ │ │ │ + stmia r4!, {r3, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ @ instruction: 0x47e6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a7ef8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57804,15 +57805,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ blx r0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r3, r5} │ │ │ │ movs r4, r6 │ │ │ │ bx r4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a7fb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57876,15 +57877,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ nop @ (mov r8, r8) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r4} │ │ │ │ + stmia r3!, {r3, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ mov r6, ip │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8078 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57951,15 +57952,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vrsubhn.i d20, , q2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + stmia r2!, {r1, r4, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ cmp r8, r4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8140 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58026,15 +58027,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r4, r7 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ add r8, fp │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8208 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58098,15 +58099,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ add r4, lr │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r5} │ │ │ │ movs r4, r6 │ │ │ │ add r0, r2 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a82c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58173,15 +58174,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r6, r6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r5} │ │ │ │ + stmia r0!, {r3, r4, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ orrs r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8394 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58246,17 +58247,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cmn r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - itt pl │ │ │ │ - movpl r4, r6 │ │ │ │ - negpl r0, r5 │ │ │ │ + ite ge │ │ │ │ + movge r4, r6 │ │ │ │ + neglt r0, r5 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a845c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -58387,19 +58388,19 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ sbcs r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adcs r6, r1 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r2, r5, r6, pc} │ │ │ │ + pop {r2, r4, r5, r7, pc} │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1a7efc │ │ │ │ + b.n 1a7f9c │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1a7f38 │ │ │ │ + b.n 1a7fd8 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001a85cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -58479,19 +58480,19 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ eors r6, r3 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r4, r5, r6} │ │ │ │ + pop {r1, r2, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1a8e10 │ │ │ │ + b.n 1a8eb0 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1a8e4c │ │ │ │ + b.n 1a7eec │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001a86bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58552,15 +58553,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #194 @ 0xc2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4} │ │ │ │ + pop {r1, r2, r3, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ subs r7, #94 @ 0x5e │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8770 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58623,15 +58624,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r7, #14 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 1a887e │ │ │ │ + cbnz r2, 1a8892 │ │ │ │ movs r4, r6 │ │ │ │ subs r6, #164 @ 0xa4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8828 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58693,15 +58694,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #86 @ 0x56 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0032 │ │ │ │ + cbnz r2, 1a8918 │ │ │ │ movs r4, r6 │ │ │ │ subs r5, #240 @ 0xf0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a88dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58761,15 +58762,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r5, #162 @ 0xa2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 1a89c6 │ │ │ │ + rev16 r6, r1 │ │ │ │ movs r4, r6 │ │ │ │ subs r5, #60 @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a898c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58835,15 +58836,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ subs r4, #236 @ 0xec │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 1a8a5c │ │ │ │ + cbnz r4, 1a8a70 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, #146 @ 0x92 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8a50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58908,15 +58909,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vdup.8 d19, d24[7] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb880 │ │ │ │ + @ instruction: 0xb8d0 │ │ │ │ movs r4, r6 │ │ │ │ subs r3, #206 @ 0xce │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8b10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58980,15 +58981,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ subs r3, #104 @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7c0 │ │ │ │ + @ instruction: 0xb810 │ │ │ │ movs r4, r6 │ │ │ │ subs r3, #14 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8bd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59052,15 +59053,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ subs r2, #168 @ 0xa8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb700 │ │ │ │ + @ instruction: 0xb750 │ │ │ │ movs r4, r6 │ │ │ │ subs r2, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8c90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59115,15 +59116,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r1, #232 @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - setend be │ │ │ │ + @ instruction: 0xb6a8 │ │ │ │ movs r4, r6 │ │ │ │ subs r1, #150 @ 0x96 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8d30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59178,15 +59179,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #72 @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb608 │ │ │ │ movs r4, r6 │ │ │ │ subs r0, #246 @ 0xf6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8dd0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59250,15 +59251,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #174 @ 0xae │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, lr} │ │ │ │ + push {r3, r4, r6, lr} │ │ │ │ movs r4, r6 │ │ │ │ subs r0, #84 @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8e80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59321,15 +59322,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #254 @ 0xfe │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r6} │ │ │ │ + push {r3, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ adds r7, #164 @ 0xa4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8f30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59392,15 +59393,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 1a9046 │ │ │ │ + cbz r0, 1a905a │ │ │ │ movs r4, r6 │ │ │ │ adds r6, #244 @ 0xf4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a8fe0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59461,15 +59462,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r6, #158 @ 0x9e │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r0, r7 │ │ │ │ + cbz r0, 1a90de │ │ │ │ movs r4, r6 │ │ │ │ adds r6, #68 @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9090 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59532,15 +59533,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #238 @ 0xee │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r1 │ │ │ │ + uxth r0, r3 │ │ │ │ movs r4, r6 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9140 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59603,15 +59604,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #62 @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 1a9212 │ │ │ │ + cbz r0, 1a9226 │ │ │ │ movs r4, r6 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a91f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59672,15 +59673,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r4, #142 @ 0x8e │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #416 @ 0x1a0 │ │ │ │ + cbz r0, 1a92aa │ │ │ │ movs r4, r6 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a92a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59741,15 +59742,15 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #304 @ 0x130 │ │ │ │ + sub sp, #112 @ 0x70 │ │ │ │ movs r4, r6 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ movs r6, r7 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9350 : │ │ │ │ @@ -59812,15 +59813,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #624 @ 0x270 │ │ │ │ + add r7, sp, #944 @ 0x3b0 │ │ │ │ movs r4, r6 │ │ │ │ adds r3, #28 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #212 @ 0xd4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9400 : │ │ │ │ @@ -59879,15 +59880,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #944 @ 0x3b0 │ │ │ │ + add r7, sp, #240 @ 0xf0 │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #108 @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #36 @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a94a8 : │ │ │ │ @@ -59953,15 +59954,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #214 @ 0xd6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #512 @ 0x200 │ │ │ │ movs r4, r6 │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9558 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60024,15 +60025,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #38 @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #512 @ 0x200 │ │ │ │ + add r5, sp, #832 @ 0x340 │ │ │ │ movs r4, r6 │ │ │ │ adds r0, #204 @ 0xcc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9608 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60095,15 +60096,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #118 @ 0x76 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #832 @ 0x340 │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ movs r4, r6 │ │ │ │ adds r0, #28 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a96b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60164,15 +60165,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r7, #198 @ 0xc6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #128 @ 0x80 │ │ │ │ + add r4, sp, #448 @ 0x1c0 │ │ │ │ movs r4, r6 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9768 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60232,15 +60233,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #22 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #456 @ 0x1c8 │ │ │ │ + add r3, sp, #776 @ 0x308 │ │ │ │ movs r4, r6 │ │ │ │ cmp r6, #190 @ 0xbe │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9810 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60299,15 +60300,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cmp r6, #110 @ 0x6e │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #808 @ 0x328 │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ movs r4, r6 │ │ │ │ cmp r6, #20 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a98b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60366,15 +60367,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #198 @ 0xc6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ + add r2, sp, #456 @ 0x1c8 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #108 @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9960 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60432,15 +60433,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #30 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #488 @ 0x1e8 │ │ │ │ + add r1, sp, #808 @ 0x328 │ │ │ │ movs r4, r6 │ │ │ │ cmp r4, #194 @ 0xc2 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9a08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60499,15 +60500,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #118 @ 0x76 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #840 @ 0x348 │ │ │ │ + add r1, sp, #136 @ 0x88 │ │ │ │ movs r4, r6 │ │ │ │ cmp r4, #28 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9ab0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60566,15 +60567,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #206 @ 0xce │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #116 @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9b58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60632,15 +60633,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #38 @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #520 @ (adr r7, 1a9e04 ) │ │ │ │ + add r7, pc, #840 @ (adr r7, 1a9f44 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r2, #202 @ 0xca │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9c00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60699,15 +60700,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #124 @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #936 @ (adr r6, 1aa050 ) │ │ │ │ + add r7, pc, #232 @ (adr r7, 1a9d90 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #30 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9cb0 : │ │ │ │ @@ -60766,15 +60767,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #232 @ (adr r6, 1a9e3c ) │ │ │ │ + add r6, pc, #552 @ (adr r6, 1a9f7c ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #110 @ 0x6e │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9d5c : │ │ │ │ @@ -60832,15 +60833,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cmp r1, #32 │ │ │ │ movs r6, r7 │ │ │ │ - add r5, pc, #568 @ (adr r5, 1aa038 ) │ │ │ │ + add r5, pc, #888 @ (adr r5, 1aa178 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #192 @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9e08 : │ │ │ │ @@ -60906,15 +60907,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #118 @ 0x76 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #928 @ (adr r4, 1aa264 ) │ │ │ │ + add r5, pc, #224 @ (adr r5, 1a9fa4 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r0, #0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9ec8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60977,15 +60978,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #182 @ 0xb6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #160 @ (adr r4, 1aa024 ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 1aa164 ) │ │ │ │ movs r4, r6 │ │ │ │ movs r7, #62 @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001a9f88 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61096,15 +61097,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #104 @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #768 @ (adr r2, 1aa3bc ) │ │ │ │ + add r3, pc, #64 @ (adr r3, 1aa0fc ) │ │ │ │ movs r4, r6 │ │ │ │ movs r6, #22 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aa0c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61163,15 +61164,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #184 @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #64 @ (adr r2, 1aa1ac ) │ │ │ │ + add r2, pc, #384 @ (adr r2, 1aa2ec ) │ │ │ │ movs r4, r6 │ │ │ │ movs r5, #102 @ 0x66 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aa170 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61229,15 +61230,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r5, #8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #384 @ (adr r1, 1aa39c ) │ │ │ │ + add r1, pc, #704 @ (adr r1, 1aa4dc ) │ │ │ │ movs r4, r6 │ │ │ │ movs r4, #182 @ 0xb6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aa220 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61297,15 +61298,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #88 @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #704 @ (adr r0, 1aa58c ) │ │ │ │ + add r1, pc, #0 @ (adr r1, 1aa2cc ) │ │ │ │ movs r4, r6 │ │ │ │ movs r4, #6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aa2d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61364,15 +61365,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #168 @ 0xa8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #0 @ (adr r0, 1aa37c ) │ │ │ │ + add r0, pc, #320 @ (adr r0, 1aa4bc ) │ │ │ │ movs r4, r6 │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aa380 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61430,15 +61431,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldr r7, [sp, #640] @ 0x280 │ │ │ │ movs r4, r6 │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aa430 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61500,15 +61501,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aa4e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61570,15 +61571,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #148 @ 0x94 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r6, [sp, #264] @ 0x108 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aa5a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61636,15 +61637,15 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, #220 @ 0xdc │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #232] @ 0xe8 │ │ │ │ + ldr r5, [sp, #552] @ 0x228 │ │ │ │ movs r4, r6 │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aa650 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61708,15 +61709,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #46 @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #640] @ 0x280 │ │ │ │ + ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ movs r4, r6 │ │ │ │ subs r0, r7, #6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aa710 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61779,15 +61780,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r5, #5 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #896] @ 0x380 │ │ │ │ + ldr r4, [sp, #192] @ 0xc0 │ │ │ │ movs r4, r6 │ │ │ │ subs r6, r6, #3 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aa7d0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61898,15 +61899,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r5, #0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #552] @ 0x228 │ │ │ │ + ldr r2, [sp, #872] @ 0x368 │ │ │ │ movs r4, r6 │ │ │ │ adds r6, r2, #7 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aa8f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61965,15 +61966,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r6, r0, #6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #904] @ 0x388 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ movs r4, r6 │ │ │ │ adds r4, r5, #4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aa9a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62032,15 +62033,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, r3, #3 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #552] @ 0x228 │ │ │ │ movs r4, r6 │ │ │ │ adds r4, r0, #2 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aaa48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62098,15 +62099,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, r6, #0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ movs r4, r6 │ │ │ │ subs r2, r3, r7 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aaaf0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62167,15 +62168,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #896] @ 0x380 │ │ │ │ + ldr r0, [sp, #192] @ 0xc0 │ │ │ │ movs r4, r6 │ │ │ │ subs r6, r6, r4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aaba0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62235,15 +62236,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r3 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ + str r7, [sp, #512] @ 0x200 │ │ │ │ movs r4, r6 │ │ │ │ subs r6, r0, r2 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aac50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62302,15 +62303,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #512] @ 0x200 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ movs r4, r6 │ │ │ │ adds r6, r2, r7 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aad00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62368,15 +62369,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r0, r7, r5 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #832] @ 0x340 │ │ │ │ + str r6, [sp, #128] @ 0x80 │ │ │ │ movs r4, r6 │ │ │ │ adds r6, r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aadb0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62471,15 +62472,15 @@ │ │ │ │ b.n 1aae8c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r1, r3 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #784] @ 0x310 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ movs r4, r6 │ │ │ │ adds r4, r7, r0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aaec8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62574,15 +62575,15 @@ │ │ │ │ b.n 1aafa2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r6, #30 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #696] @ 0x2b8 │ │ │ │ + str r3, [sp, #1016] @ 0x3f8 │ │ │ │ movs r4, r6 │ │ │ │ asrs r6, r4, #28 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aafdc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62677,15 +62678,15 @@ │ │ │ │ b.n 1ab0b6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r4, #26 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #616] @ 0x268 │ │ │ │ + str r2, [sp, #936] @ 0x3a8 │ │ │ │ movs r4, r6 │ │ │ │ asrs r2, r2, #24 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ab0f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62769,15 +62770,15 @@ │ │ │ │ bne.n 1ab142 │ │ │ │ b.n 1ab1b2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r1, #22 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #632] @ 0x278 │ │ │ │ + str r1, [sp, #952] @ 0x3b8 │ │ │ │ movs r4, r6 │ │ │ │ asrs r6, r2, #20 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ab1ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62860,15 +62861,15 @@ │ │ │ │ b.n 1ab2a6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r2, #18 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #680] @ 0x2a8 │ │ │ │ + str r0, [sp, #1000] @ 0x3e8 │ │ │ │ movs r4, r6 │ │ │ │ asrs r2, r4, #16 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ab2e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62951,15 +62952,15 @@ │ │ │ │ b.n 1ab39a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r3, #14 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #60] @ 0x3c │ │ │ │ + str r0, [sp, #24] │ │ │ │ movs r4, r6 │ │ │ │ asrs r6, r5, #12 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ab3d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63042,15 +63043,15 @@ │ │ │ │ b.n 1ab48e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r5, #10 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #54] @ 0x36 │ │ │ │ + ldrh r2, [r2, #56] @ 0x38 │ │ │ │ movs r4, r6 │ │ │ │ asrs r2, r7, #8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ab4c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63069,15 +63070,15 @@ │ │ │ │ cbnz r2, 1ab536 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 1ab536 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 1ab536 │ │ │ │ - bl 463324 │ │ │ │ + bl 463374 │ │ │ │ ldr r2, [pc, #240] @ (1ab604 ) │ │ │ │ ldr r3, [pc, #236] @ (1ab600 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -63156,15 +63157,15 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r6, #6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #6 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r6, #40] @ 0x28 │ │ │ │ + ldrh r4, [r0, #44] @ 0x2c │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ab60c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 1ab4c8 │ │ │ │ @@ -63194,15 +63195,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 1ab68a │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 1ab68a │ │ │ │ - bl 463324 │ │ │ │ + bl 463374 │ │ │ │ ldr r2, [pc, #204] @ (1ab734 ) │ │ │ │ ldr r3, [pc, #200] @ (1ab730 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -63271,15 +63272,15 @@ │ │ │ │ nop │ │ │ │ asrs r0, r3, #1 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r0, #32] │ │ │ │ + ldrh r6, [r2, #34] @ 0x22 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ab73c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63370,15 +63371,15 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r0, #29 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #28 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r7, #22] │ │ │ │ + ldrh r2, [r1, #26] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ab848 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63469,15 +63470,15 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r7, #24 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #24 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r5, #14] │ │ │ │ + ldrh r6, [r7, #16] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ab954 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63494,15 +63495,15 @@ │ │ │ │ cbnz r2, 1ab9c0 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 1ab9c0 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 1ab9c0 │ │ │ │ - bl 463128 │ │ │ │ + bl 463178 │ │ │ │ ldr r2, [pc, #244] @ (1aba94 ) │ │ │ │ ldr r3, [pc, #240] @ (1aba90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -63584,15 +63585,15 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r4, #20 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #19 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r5, #4] │ │ │ │ + ldrh r2, [r7, #6] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001aba9c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -63699,15 +63700,15 @@ │ │ │ │ nop │ │ │ │ lsrs r2, r4, #15 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #14 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r5, #58] @ 0x3a │ │ │ │ + strh r4, [r7, #60] @ 0x3c │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001abbdc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -63814,15 +63815,15 @@ │ │ │ │ nop │ │ │ │ lsrs r2, r4, #10 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #9 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r5, #48] @ 0x30 │ │ │ │ + strh r4, [r7, #50] @ 0x32 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001abd1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63838,15 +63839,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 1abd80 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 1abd80 │ │ │ │ - bl 463128 │ │ │ │ + bl 463178 │ │ │ │ ldr r2, [pc, #208] @ (1abe30 ) │ │ │ │ ldr r3, [pc, #204] @ (1abe2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -63918,15 +63919,15 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r4, #5 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #4 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r2, #40] @ 0x28 │ │ │ │ + strh r0, [r4, #42] @ 0x2a │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001abe38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64021,15 +64022,15 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r1, #1 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #32 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r7, #30] │ │ │ │ + strh r4, [r1, #34] @ 0x22 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001abf4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64124,15 +64125,15 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6, #28 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r1, #28 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r5, #22] │ │ │ │ + strh r0, [r7, #24] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ac060 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64225,15 +64226,15 @@ │ │ │ │ b.n 1ac13c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r3, #24 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #16] │ │ │ │ + strh r4, [r4, #18] │ │ │ │ movs r4, r6 │ │ │ │ lsls r4, r1, #22 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ac178 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -64858,15 +64859,15 @@ │ │ │ │ clz lr, r0 │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 1ac790 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ vqadd.u64 d0, d2, d29 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #12] │ │ │ │ + ldrb r2, [r0, #14] │ │ │ │ movs r4, r6 │ │ │ │ mcr2 0, 5, r0, cr2, cr13, {1} │ │ │ │ │ │ │ │ 001ac840 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -64935,15 +64936,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 1ac8ae │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ mrc2 0, 1, r0, cr12, cr13, {1} │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r4, #10] │ │ │ │ movs r4, r6 │ │ │ │ stc2l 0, cr0, [r4, #244] @ 0xf4 │ │ │ │ │ │ │ │ 001ac91c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -65012,15 +65013,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 1ac98a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ stc2l 0, cr0, [r0, #-244]! @ 0xffffff0c │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #5] │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ movs r4, r6 │ │ │ │ stc2l 0, cr0, [r8], #244 @ 0xf4 │ │ │ │ │ │ │ │ 001ac9f8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -65088,15 +65089,15 @@ │ │ │ │ add.w ip, ip, #32 │ │ │ │ b.n 1aca38 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r4], {61} @ 0x3d │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #2] │ │ │ │ + ldrb r6, [r6, #3] │ │ │ │ movs r4, r6 │ │ │ │ ldc2 0, cr0, [r8], {61} @ 0x3d │ │ │ │ │ │ │ │ 001acacc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -65153,15 +65154,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfbb0003d │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #31] │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ movs r4, r6 │ │ │ │ @ instruction: 0xfb5e003d │ │ │ │ │ │ │ │ 001acb7c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -65218,15 +65219,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfb00003d │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #28] │ │ │ │ + strb r0, [r1, #30] │ │ │ │ movs r4, r6 │ │ │ │ @ instruction: 0xfaae003d │ │ │ │ │ │ │ │ 001acc2c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -65283,15 +65284,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa50003d │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #26] │ │ │ │ + strb r0, [r3, #27] │ │ │ │ movs r4, r6 │ │ │ │ ldr??.w r0, [lr, #61] @ 0x3d │ │ │ │ │ │ │ │ 001accdc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -65308,15 +65309,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 1acd3e │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 1acd3e │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 1acd3e │ │ │ │ - bl 463314 │ │ │ │ + bl 463364 │ │ │ │ ldr r2, [pc, #184] @ (1acdd4 ) │ │ │ │ ldr r3, [pc, #180] @ (1acdd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65376,15 +65377,15 @@ │ │ │ │ orrs r0, r3 │ │ │ │ b.n 1acd18 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ vld1.8 @ instruction: 0xf9a0003d │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r8, sp, lsl #3] │ │ │ │ - strb r0, [r5, #21] │ │ │ │ + strb r0, [r7, #22] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001acddc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65461,15 +65462,15 @@ │ │ │ │ b.n 1ace4a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh.w r0, [r2, #61] @ 0x3d │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r8, sp, lsl #3] │ │ │ │ - strb r0, [r7, #18] │ │ │ │ + strb r0, [r1, #20] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001acecc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65546,15 +65547,15 @@ │ │ │ │ b.n 1acf3a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf7b2003d │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf788003d │ │ │ │ - strb r0, [r1, #15] │ │ │ │ + strb r0, [r3, #16] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001acfbc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65569,15 +65570,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 1ad018 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 1ad018 │ │ │ │ - bl 463314 │ │ │ │ + bl 463364 │ │ │ │ ldr r2, [pc, #168] @ (1ad09c ) │ │ │ │ ldr r3, [pc, #160] @ (1ad098 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65629,15 +65630,15 @@ │ │ │ │ b.n 1ad032 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movt r0, #2109 @ 0x83d │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf69e003d │ │ │ │ - strb r2, [r5, #10] │ │ │ │ + strb r2, [r7, #11] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ad0a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65702,15 +65703,15 @@ │ │ │ │ b.n 1ad0da │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rsbs r0, ip, #12386304 @ 0xbd0000 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs.w r0, r6, #12386304 @ 0xbd0000 │ │ │ │ - strb r4, [r3, #7] │ │ │ │ + strb r4, [r5, #8] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ad164 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65775,15 +65776,15 @@ │ │ │ │ b.n 1ad19a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds.w r0, ip, #12386304 @ 0xbd0000 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4f6003d │ │ │ │ - strb r4, [r3, #4] │ │ │ │ + strb r4, [r5, #5] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ad224 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65799,15 +65800,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 1ad284 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 1ad284 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 1ad284 │ │ │ │ - bl 463118 │ │ │ │ + bl 463168 │ │ │ │ ldr r2, [pc, #188] @ (1ad320 ) │ │ │ │ ldr r3, [pc, #184] @ (1ad31c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65869,15 +65870,15 @@ │ │ │ │ orrs r1, r3 │ │ │ │ b.n 1ad260 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ orrs.w r0, r8, #12386304 @ 0xbd0000 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bics.w r0, r0, #12386304 @ 0xbd0000 │ │ │ │ - strb r2, [r4, #0] │ │ │ │ + strb r2, [r6, #1] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ad328 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65957,15 +65958,15 @@ │ │ │ │ b.n 1ad398 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf356003d │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf328003d │ │ │ │ - ldr r2, [r5, #116] @ 0x74 │ │ │ │ + ldr r2, [r7, #120] @ 0x78 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ad420 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66045,15 +66046,15 @@ │ │ │ │ b.n 1ad490 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf25e003d │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf230003d │ │ │ │ - ldr r2, [r6, #100] @ 0x64 │ │ │ │ + ldr r2, [r0, #108] @ 0x6c │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ad518 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66068,15 +66069,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 1ad572 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 1ad572 │ │ │ │ - bl 463118 │ │ │ │ + bl 463168 │ │ │ │ ldr r2, [pc, #172] @ (1ad5fc ) │ │ │ │ ldr r3, [pc, #164] @ (1ad5f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66130,15 +66131,15 @@ │ │ │ │ b.n 1ad58c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbc.w r0, r4, #61 @ 0x3d │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adc.w r0, r2, #61 @ 0x3d │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #88] @ 0x58 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ad604 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66206,15 +66207,15 @@ │ │ │ │ b.n 1ad63e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orns r0, ip, #61 @ 0x3d │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, r2, #61 @ 0x3d │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r1, #76] @ 0x4c │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ad6cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66282,15 +66283,15 @@ │ │ │ │ b.n 1ad706 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vshr.s32 d0, d29, #12 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ vshr.s8 d0, d29, #6 │ │ │ │ - ldr r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ad794 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66366,15 +66367,15 @@ │ │ │ │ clz lr, r0 │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 1ad7d8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ mcr 0, 7, r0, cr10, cr13, {1} │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #48] @ 0x30 │ │ │ │ movs r4, r6 │ │ │ │ mrc 0, 2, r0, cr10, cr13, {1} │ │ │ │ │ │ │ │ 001ad888 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -66463,15 +66464,15 @@ │ │ │ │ add.w ip, ip, #32 │ │ │ │ b.n 1ad8ec │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r0, #244] @ 0xf4 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #28] │ │ │ │ + ldr r2, [r0, #36] @ 0x24 │ │ │ │ movs r4, r6 │ │ │ │ stcl 0, cr0, [r4, #-244]! @ 0xffffff0c │ │ │ │ │ │ │ │ 001ad980 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -66528,15 +66529,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [ip], #244 @ 0xf4 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #16] │ │ │ │ + ldr r4, [r0, #24] │ │ │ │ movs r4, r6 │ │ │ │ stc 0, cr0, [sl], #244 @ 0xf4 │ │ │ │ │ │ │ │ 001ada30 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -66593,15 +66594,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcrr 0, 3, r0, ip, cr13 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ movs r4, r6 │ │ │ │ @ instruction: 0xebfa003d │ │ │ │ │ │ │ │ 001adae0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -66658,15 +66659,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeb9c003d │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #124] @ 0x7c │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ movs r4, r6 │ │ │ │ adc.w r0, sl, sp, rrx │ │ │ │ │ │ │ │ 001adb90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67224,15 +67225,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r1, #44] @ 0x2c │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ movs r4, r6 │ │ │ │ b.n 1addbc │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1adc74 │ │ │ │ movs r5, r7 │ │ │ │ @@ -67327,15 +67328,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r7, #24] │ │ │ │ + str r0, [r1, #32] │ │ │ │ movs r4, r6 │ │ │ │ b.n 1adca8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1adb60 │ │ │ │ movs r5, r7 │ │ │ │ @@ -67430,15 +67431,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r4, #8] │ │ │ │ + str r4, [r6, #12] │ │ │ │ movs r4, r6 │ │ │ │ b.n 1adb94 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1aea4c │ │ │ │ movs r5, r7 │ │ │ │ @@ -67533,15 +67534,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r0, [r2, r6] │ │ │ │ + ldrsh r0, [r4, r7] │ │ │ │ movs r4, r6 │ │ │ │ b.n 1aea80 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1ae938 │ │ │ │ movs r5, r7 │ │ │ │ @@ -67636,15 +67637,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r4, [r7, r1] │ │ │ │ + ldrsh r4, [r1, r3] │ │ │ │ movs r4, r6 │ │ │ │ b.n 1ae96c │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1ae824 │ │ │ │ movs r5, r7 │ │ │ │ @@ -67739,15 +67740,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, r5] │ │ │ │ + ldrb r0, [r7, r6] │ │ │ │ movs r4, r6 │ │ │ │ b.n 1ae858 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1ae710 │ │ │ │ movs r5, r7 │ │ │ │ @@ -67842,15 +67843,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, r1] │ │ │ │ + ldrb r4, [r4, r2] │ │ │ │ movs r4, r6 │ │ │ │ svc 212 @ 0xd4 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ svc 44 @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ @@ -67945,15 +67946,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, r5] │ │ │ │ + ldrh r0, [r2, r6] │ │ │ │ movs r4, r6 │ │ │ │ udf #192 @ 0xc0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ udf #24 │ │ │ │ movs r5, r7 │ │ │ │ @@ -68351,23 +68352,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 17e238 │ │ │ │ bge.n 1aec64 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r7, r4] │ │ │ │ + ldrsb r6, [r1, r6] │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r0, [r3, r3] │ │ │ │ + ldrsb r0, [r5, r4] │ │ │ │ movs r4, r6 │ │ │ │ bge.n 1aed3c │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r6, [r6, r1] │ │ │ │ + ldrsb r6, [r0, r3] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r1, #21] │ │ │ │ + ldrb r6, [r3, #22] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001aecc0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68467,23 +68468,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ bls.n 1aed44 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r3, r0] │ │ │ │ + ldrsb r6, [r5, r1] │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r7, r6] │ │ │ │ + ldrsb r0, [r1, r0] │ │ │ │ movs r4, r6 │ │ │ │ bls.n 1aee1c │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + strb r0, [r5, r6] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r6, #16] │ │ │ │ + ldrb r0, [r0, #18] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001aede0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68584,25 +68585,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 17e238 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, r4] │ │ │ │ + strb r2, [r3, r5] │ │ │ │ movs r4, r6 │ │ │ │ bhi.n 1aee18 │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r2, r2] │ │ │ │ + strb r4, [r4, r3] │ │ │ │ movs r4, r6 │ │ │ │ bvc.n 1aeee8 │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r5, r0] │ │ │ │ + strb r6, [r7, r1] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r0, #12] │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001aef08 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68702,23 +68703,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 17e238 │ │ │ │ bvc.n 1af0fc │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, r7] │ │ │ │ + strb r6, [r4, r0] │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r6, r5] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ movs r4, r6 │ │ │ │ bvs.n 1aefd8 │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r1, r4] │ │ │ │ + strh r6, [r3, r5] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r4, #7] │ │ │ │ + ldrb r6, [r6, #8] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001af028 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -68813,21 +68814,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 17e238 │ │ │ │ bvs.n 1af1c0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, r2] │ │ │ │ + strh r6, [r0, r4] │ │ │ │ movs r4, r6 │ │ │ │ bpl.n 1af0b0 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r7, r7] │ │ │ │ + strh r2, [r1, r1] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ + ldrb r2, [r4, #4] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001af138 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -68921,17 +68922,17 @@ │ │ │ │ blx 17e238 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 1af298 │ │ │ │ movs r5, r7 │ │ │ │ bmi.n 1af1bc │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r5, r3] │ │ │ │ + str r6, [r7, r4] │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + ldrb r6, [r2, #0] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001af240 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -69168,25 +69169,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (1af524 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - str r2, [r7, r1] │ │ │ │ + str r2, [r1, r3] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #280] @ (1af630 ) │ │ │ │ + ldr r6, [pc, #600] @ (1af770 ) │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r7, #21] │ │ │ │ + strb r4, [r1, #23] │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r3, #22] │ │ │ │ + strb r0, [r5, #23] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [pc, #32] @ (1af544 ) │ │ │ │ + ldr r6, [pc, #352] @ (1af684 ) │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r4, #19] │ │ │ │ + strb r0, [r6, #20] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001af528 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -69359,31 +69360,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -69521,33 +69522,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ beq.n 1af94c │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #624] @ (1afb58 ) │ │ │ │ + ldr r4, [pc, #944] @ (1afc98 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #216] @ (1af9c8 ) │ │ │ │ + ldr r4, [pc, #536] @ (1afb08 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #104] @ (1af95c ) │ │ │ │ + ldr r3, [pc, #424] @ (1afa9c ) │ │ │ │ movs r4, r6 │ │ │ │ ldmia r6!, {r1, r2, r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [pc, #336] @ (1afa4c ) │ │ │ │ + ldr r2, [pc, #656] @ (1afb8c ) │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r5, #4] │ │ │ │ + strb r4, [r7, #5] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #232] @ (1af9ec ) │ │ │ │ + ldr r2, [pc, #552] @ (1afb2c ) │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r6, #5] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r1, #6] │ │ │ │ + strb r4, [r3, #7] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001af90c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -69782,25 +69783,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (1afbf0 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 17e238 │ │ │ │ - ldr r1, [pc, #712] @ (1afea8 ) │ │ │ │ + ldr r2, [pc, #8] @ (1afbe8 ) │ │ │ │ movs r4, r6 │ │ │ │ - bx pc │ │ │ │ + blx r9 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r7, #108] @ 0x6c │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [r1, #108] @ 0x6c │ │ │ │ + ldr r2, [r3, #112] @ 0x70 │ │ │ │ movs r3, r5 │ │ │ │ - bx r7 │ │ │ │ + @ instruction: 0x478a │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r4, #100] @ 0x64 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001afbf4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -69891,59 +69892,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -69964,38 +69965,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -70051,33 +70052,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -70137,53 +70138,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 1b004c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldmia r2, {r2, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r5 │ │ │ │ + mov r4, pc │ │ │ │ movs r4, r6 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -70234,15 +70235,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -70758,33 +70759,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 17e238 │ │ │ │ stmia r3!, {r1, r3, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #60 @ 0x3c │ │ │ │ + subs r6, #140 @ 0x8c │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r0, #92] @ 0x5c │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r1, #88] @ 0x58 │ │ │ │ + str r6, [r3, #92] @ 0x5c │ │ │ │ movs r3, r5 │ │ │ │ - subs r5, #240 @ 0xf0 │ │ │ │ + subs r6, #64 @ 0x40 │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, #160 @ 0xa0 │ │ │ │ + subs r4, #240 @ 0xf0 │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r1, #68] @ 0x44 │ │ │ │ + str r6, [r3, #72] @ 0x48 │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r2, #60] @ 0x3c │ │ │ │ + str r2, [r4, #64] @ 0x40 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, #136 @ 0x88 │ │ │ │ + subs r4, #216 @ 0xd8 │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r4, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b06c0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -70871,58 +70872,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -70946,42 +70947,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -71038,33 +71039,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -71126,44 +71127,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 1b0b04 │ │ │ │ ... │ │ │ │ ittt ge │ │ │ │ movge r5, r7 │ │ │ │ cmpge r5, #144 @ 0x90 │ │ │ │ movge r0, r0 │ │ │ │ - subs r3, #104 @ 0x68 │ │ │ │ + subs r3, #184 @ 0xb8 │ │ │ │ movs r4, r6 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -71221,15 +71222,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 438548 │ │ │ │ + bl 438598 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -71411,17 +71412,17 @@ │ │ │ │ blx 17e238 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 1b0dfa │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r4, r0] │ │ │ │ + ldrb r4, [r6, r1] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b0de4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -71482,15 +71483,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb89a │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #244 @ 0xf4 │ │ │ │ + adds r5, #68 @ 0x44 │ │ │ │ movs r4, r6 │ │ │ │ @ instruction: 0xb82e │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001b0e9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71556,15 +71557,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ movs r4, r6 │ │ │ │ @ instruction: 0xb7d4 │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xb768 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001b0f60 : │ │ │ │ @@ -71594,19 +71595,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b0fb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #106 @ 0x6a │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r4, r2] │ │ │ │ + ldrh r0, [r6, r3] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r7, r2] │ │ │ │ + ldrh r4, [r1, r4] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b0fbc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71632,19 +71633,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b1014 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #14 │ │ │ │ + adds r3, #94 @ 0x5e │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r0, [r4, r1] │ │ │ │ + ldrh r0, [r6, r2] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b1018 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71673,19 +71674,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b107c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #166 @ 0xa6 │ │ │ │ + adds r2, #246 @ 0xf6 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r3, r7] │ │ │ │ + ldrh r4, [r5, r0] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [r7, r7] │ │ │ │ + ldrh r0, [r1, r1] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b1080 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71718,19 +71719,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1b10f0 ) │ │ │ │ ldr r0, [pc, #20] @ (1b10f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - adds r2, #44 @ 0x2c │ │ │ │ + adds r2, #124 @ 0x7c │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r4, r5] │ │ │ │ + ldr r2, [r6, r6] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [r7, r5] │ │ │ │ + ldr r6, [r1, r7] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b10f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71751,19 +71752,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1b113c ) │ │ │ │ ldr r0, [pc, #20] @ (1b1140 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - adds r1, #224 @ 0xe0 │ │ │ │ + adds r2, #48 @ 0x30 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r4, r5] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [r6, r4] │ │ │ │ + ldr r2, [r0, r6] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b1144 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -72736,17 +72737,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 1b1a06 │ │ │ │ b.n 1b193a │ │ │ │ blx 180258 │ │ │ │ nop │ │ │ │ - movs r7, #72 @ 0x48 │ │ │ │ + movs r7, #152 @ 0x98 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [pc, #64] @ (1b1c34 ) │ │ │ │ + ldr r7, [pc, #384] @ (1b1d74 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b1bf4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -73047,25 +73048,25 @@ │ │ │ │ bne.n 1b1ee4 │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 1b1f66 │ │ │ │ add r1, sp, #352 @ 0x160 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #150 @ 0x96 │ │ │ │ + movs r5, #230 @ 0xe6 │ │ │ │ movs r4, r6 │ │ │ │ - movs r5, #56 @ 0x38 │ │ │ │ + movs r5, #136 @ 0x88 │ │ │ │ movs r4, r6 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - movs r4, #42 @ 0x2a │ │ │ │ + movs r4, #122 @ 0x7a │ │ │ │ movs r4, r6 │ │ │ │ - movs r3, #230 @ 0xe6 │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #696] @ (1b2220 ) │ │ │ │ + ldr r3, [pc, #1016] @ (1b2360 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b1f68 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -73139,15 +73140,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (1b206c ) │ │ │ │ ldr r1, [pc, #76] @ (1b2070 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 1b2042 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -73162,24 +73163,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #64 @ 0x40 │ │ │ │ + cmp r2, #144 @ 0x90 │ │ │ │ movs r4, r6 │ │ │ │ - adds r6, r2, r0 │ │ │ │ + adds r6, r4, r1 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xb6dc │ │ │ │ + @ instruction: 0xb72c │ │ │ │ movs r6, r5 │ │ │ │ ldr r0, [pc, #8] @ (1b2080 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f3104 │ │ │ │ + b.w 2f3154 │ │ │ │ nop │ │ │ │ adds r7, #164 @ 0xa4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 001b2084 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73187,110 +73188,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (1b20dc ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f3858 │ │ │ │ + bl 2f38a8 │ │ │ │ ldr.w ip, [pc, #56] @ 1b20e0 │ │ │ │ ldr r2, [pc, #56] @ (1b20e4 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (1b20e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #208] @ (1b21b0 ) │ │ │ │ + ldr r3, [pc, #528] @ (1b22f0 ) │ │ │ │ movs r3, r5 │ │ │ │ - cmp r1, #182 @ 0xb6 │ │ │ │ + cmp r2, #6 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #144] @ (1b2178 ) │ │ │ │ + ldr r3, [pc, #464] @ (1b22b8 ) │ │ │ │ movs r3, r5 │ │ │ │ - add r2, pc, #1016 @ (adr r2, 1b24e4 ) │ │ │ │ + add r3, pc, #312 @ (adr r3, 1b2224 ) │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001b20ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 2b7cd8 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #44] @ 1b2134 │ │ │ │ ldr r2, [pc, #44] @ (1b2138 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (1b213c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r1, #86 @ 0x56 │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [pc, #784] @ (1b244c ) │ │ │ │ + ldr r3, [pc, #80] @ (1b218c ) │ │ │ │ movs r3, r5 │ │ │ │ - add r2, pc, #632 @ (adr r2, 1b23b8 ) │ │ │ │ + add r2, pc, #952 @ (adr r2, 1b24f8 ) │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001b2140 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 2b7dbc │ │ │ │ bl 186190 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ cbz r0, 1b21a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (1b21c0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f37a4 │ │ │ │ + bl 2f37f4 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 1b2194 │ │ │ │ ldr r0, [pc, #64] @ (1b21c4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f39a4 │ │ │ │ + b.w 2f39f4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -73302,22 +73303,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - str r6, [r0, #68] @ 0x44 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ movs r1, r6 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - cmp r0, #180 @ 0xb4 │ │ │ │ + cmp r1, #4 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [pc, #248] @ (1b22c8 ) │ │ │ │ + ldr r2, [pc, #568] @ (1b2408 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #136] @ (1b225c ) │ │ │ │ + ldr r2, [pc, #456] @ (1b239c ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b21d4 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 1b21e2 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -73333,25 +73334,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 2b7cd8 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #80] @ (1b225c ) │ │ │ │ ldr r2, [pc, #84] @ (1b2260 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (1b2264 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 1b2238 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 1b2238 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -73371,99 +73372,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r0, #86 @ 0x56 │ │ │ │ + cmp r0, #166 @ 0xa6 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r1, [pc, #776] @ (1b256c ) │ │ │ │ + ldr r2, [pc, #72] @ (1b22ac ) │ │ │ │ movs r3, r5 │ │ │ │ - add r1, pc, #624 @ (adr r1, 1b24d8 ) │ │ │ │ + add r1, pc, #944 @ (adr r1, 1b2618 ) │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001b2268 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2b7cd8 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #60] @ 1b22c0 │ │ │ │ ldr r2, [pc, #60] @ (1b22c4 ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (1b22c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 1b22ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + cmp r0, #40 @ 0x28 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r1, [pc, #280] @ (1b23e0 ) │ │ │ │ + ldr r1, [pc, #600] @ (1b2520 ) │ │ │ │ movs r3, r5 │ │ │ │ - add r1, pc, #128 @ (adr r1, 1b234c ) │ │ │ │ + add r1, pc, #448 @ (adr r1, 1b248c ) │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001b22cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 2b7cd8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #60] @ 1b2324 │ │ │ │ ldr r2, [pc, #60] @ (1b2328 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (1b232c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 1b2310 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r7, #116 @ 0x74 │ │ │ │ + movs r7, #196 @ 0xc4 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [pc, #904] @ (1b26b4 ) │ │ │ │ + ldr r1, [pc, #200] @ (1b23f4 ) │ │ │ │ movs r3, r5 │ │ │ │ - add r0, pc, #752 @ (adr r0, 1b2620 ) │ │ │ │ + add r1, pc, #48 @ (adr r1, 1b2360 ) │ │ │ │ movs r6, r5 │ │ │ │ ldr r3, [pc, #16] @ (1b2344 ) │ │ │ │ ldr r2, [pc, #20] @ (1b2348 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (1b234c ) │ │ │ │ @@ -73471,22 +73472,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ add r3, pc, #384 @ (adr r3, 1b24c8 ) │ │ │ │ movs r5, r7 │ │ │ │ movs r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, r4 │ │ │ │ + subs r6, r0, r6 │ │ │ │ movs r3, r5 │ │ │ │ ldr r1, [pc, #8] @ (1b235c ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 435c40 │ │ │ │ + b.w 435c90 │ │ │ │ nop │ │ │ │ - subs r0, r4, r4 │ │ │ │ + subs r0, r6, r5 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -73559,26 +73560,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ - bl 445928 │ │ │ │ + bl 445978 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 17e520 │ │ │ │ blx 17ef20 │ │ │ │ ldr r1, [pc, #104] @ (1b24a8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (1b24ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 1b23f8 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 1b23de │ │ │ │ ldr r4, [pc, #92] @ (1b24b0 ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r3, [pc, #88] @ (1b24b4 ) │ │ │ │ ldr r1, [pc, #92] @ (1b24b8 ) │ │ │ │ @@ -73603,43 +73604,43 @@ │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ blx 17e238 │ │ │ │ ldr r0, [pc, #60] @ (1b24d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ blx 180258 │ │ │ │ add r3, pc, #112 @ (adr r3, 1b2514 ) │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #196 @ 0xc4 │ │ │ │ + movs r7, #20 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r2, [r1, #24] │ │ │ │ + ldrb r2, [r3, #25] │ │ │ │ movs r7, r5 │ │ │ │ - subs r5, #156 @ 0x9c │ │ │ │ + subs r5, #236 @ 0xec │ │ │ │ movs r2, r6 │ │ │ │ - movs r6, #170 @ 0xaa │ │ │ │ + movs r6, #250 @ 0xfa │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0x479e │ │ │ │ + @ instruction: 0x47ee │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0x47a2 │ │ │ │ + @ instruction: 0x47f2 │ │ │ │ movs r3, r5 │ │ │ │ - movs r6, #148 @ 0x94 │ │ │ │ + movs r6, #228 @ 0xe4 │ │ │ │ movs r4, r6 │ │ │ │ - blx r1 │ │ │ │ + blx fp │ │ │ │ movs r3, r5 │ │ │ │ - blx r4 │ │ │ │ + blx lr │ │ │ │ movs r3, r5 │ │ │ │ - movs r6, #130 @ 0x82 │ │ │ │ + movs r6, #210 @ 0xd2 │ │ │ │ movs r4, r6 │ │ │ │ - bx lr │ │ │ │ + @ instruction: 0x47c6 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0x47a2 │ │ │ │ + @ instruction: 0x47f2 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (1b2680 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -73742,58 +73743,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 425ba4 │ │ │ │ + bl 425bf4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b257e │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 17eaa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b266a │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (1b26a8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ ldr r0, [pc, #168] @ (1b26ac ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 43b75c │ │ │ │ + bl 43b7ac │ │ │ │ b.n 1b258c │ │ │ │ ldr r3, [pc, #160] @ (1b26b0 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (1b26b4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (1b26b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #1 │ │ │ │ b.n 1b25ac │ │ │ │ ldr r3, [pc, #144] @ (1b26bc ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (1b26c0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (1b26c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1b2626 │ │ │ │ movs r0, #20 │ │ │ │ blx 17e220 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -73816,49 +73817,49 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 1b25f8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #664 @ (adr r1, 1b291c ) │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x479e │ │ │ │ + @ instruction: 0x47ee │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0x47a6 │ │ │ │ + @ instruction: 0x47f6 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0x47ba │ │ │ │ + ldr r0, [pc, #40] @ (1b26bc ) │ │ │ │ movs r3, r5 │ │ │ │ - bx lr │ │ │ │ + @ instruction: 0x47c6 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r0, r7, #28 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0x47ca │ │ │ │ + ldr r0, [pc, #104] @ (1b2708 ) │ │ │ │ movs r3, r5 │ │ │ │ - blx r8 │ │ │ │ + ldr r0, [pc, #64] @ (1b26e4 ) │ │ │ │ movs r3, r5 │ │ │ │ add r0, pc, #912 @ (adr r0, 1b2a38 ) │ │ │ │ movs r5, r7 │ │ │ │ - bx sl │ │ │ │ + blx r4 │ │ │ │ movs r3, r5 │ │ │ │ - bx ip │ │ │ │ + @ instruction: 0x47b6 │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #240 @ 0xf0 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ movs r4, r6 │ │ │ │ - mov lr, fp │ │ │ │ + bx r5 │ │ │ │ movs r3, r5 │ │ │ │ - cmp sl, ip │ │ │ │ + mov r2, r6 │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #212 @ 0xd4 │ │ │ │ + movs r5, #36 @ 0x24 │ │ │ │ movs r4, r6 │ │ │ │ - mov sl, ip │ │ │ │ + bx r6 │ │ │ │ movs r3, r5 │ │ │ │ - cmp lr, r8 │ │ │ │ + mov r6, r2 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xb770 │ │ │ │ + @ instruction: 0xb7c0 │ │ │ │ movs r3, r5 │ │ │ │ - mov sl, sl │ │ │ │ + bx r4 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r5, [r0, #128] @ 0x80 │ │ │ │ sub sp, #16 │ │ │ │ @@ -73881,15 +73882,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1b2360 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 435c40 │ │ │ │ + b.w 435c90 │ │ │ │ ldr r3, [pc, #40] @ (1b2750 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r4, [pc, #40] @ (1b2754 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (1b2758 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -73900,21 +73901,21 @@ │ │ │ │ nop │ │ │ │ ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ movs r5, r7 │ │ │ │ movs r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r0 │ │ │ │ + cmp r2, sl │ │ │ │ movs r3, r5 │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r4, #40 @ 0x28 │ │ │ │ movs r4, r6 │ │ │ │ - mov r6, sl │ │ │ │ + mov lr, r4 │ │ │ │ movs r3, r5 │ │ │ │ - add sl, r9 │ │ │ │ + cmp r2, r3 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b275c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -73951,15 +73952,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 4422c8 │ │ │ │ + bl 442318 │ │ │ │ cbz r0, 1b2804 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -73975,19 +73976,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ ldr r7, [sp, #0] │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #250 @ 0xfa │ │ │ │ + movs r3, #74 @ 0x4a │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r3, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #58] @ 0x3a │ │ │ │ movs r4, r5 │ │ │ │ - mvns r4, r5 │ │ │ │ + add r4, r7 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2834 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -74004,31 +74005,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (1b28d0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (1b28d4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cbz r0, 1b28be │ │ │ │ ldr r3, [pc, #92] @ (1b28d8 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (1b28dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43e01c │ │ │ │ + bl 43e06c │ │ │ │ mov r0, r5 │ │ │ │ - bl 43e3c4 │ │ │ │ + bl 43e414 │ │ │ │ ldr r2, [pc, #72] @ (1b28e0 ) │ │ │ │ ldr r3, [pc, #52] @ (1b28cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -74045,15 +74046,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [sp, #288] @ 0x120 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r9 │ │ │ │ + cmp sl, r3 │ │ │ │ movs r3, r5 │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ movs r5, r7 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ mcrr2 15, 15, pc, pc, cr15 @ │ │ │ │ ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ @@ -74131,27 +74132,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1b2360 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 435c40 │ │ │ │ + b.w 435c90 │ │ │ │ stmia r2!, {r2, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ ldr r5, [sp, #608] @ 0x260 │ │ │ │ movs r5, r7 │ │ │ │ movs r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #21 │ │ │ │ + asrs r6, r5, #22 │ │ │ │ movs r3, r5 │ │ │ │ stc2l 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - negs r2, r6 │ │ │ │ + cmn r2, r0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b29c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -74201,15 +74202,15 @@ │ │ │ │ beq.w 1b2cf0 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 4458c4 │ │ │ │ + bl 445914 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ blx 17fe94 │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -74308,15 +74309,15 @@ │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1b2c92 │ │ │ │ ldr r1, [pc, #464] @ (1b2d54 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 435c40 │ │ │ │ + bl 435c90 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1b2a40 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 1b2a42 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -74329,18 +74330,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 445928 │ │ │ │ + bl 445978 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #396] @ (1b2d64 ) │ │ │ │ ldr r3, [pc, #348] @ (1b2d34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -74366,15 +74367,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 18005c │ │ │ │ b.n 1b2bc6 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -74384,43 +74385,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (1b2d7c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1b2c24 │ │ │ │ ldr r2, [pc, #300] @ (1b2d80 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (1b2d84 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (1b2d88 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1b2c24 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 17ef20 │ │ │ │ ldr r3, [pc, #276] @ (1b2d8c ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (1b2d90 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (1b2d94 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1b2c24 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (1b2d98 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -74430,21 +74431,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (1b2da0 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldrb.w r3, [r5, #65] @ 0x41 │ │ │ │ cbz r3, 1b2cf4 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 435c40 │ │ │ │ + bl 435c90 │ │ │ │ b.n 1b2bce │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (1b2da4 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -74452,25 +74453,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (1b2da8 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (1b2dac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1b2c24 │ │ │ │ movs r7, #0 │ │ │ │ b.n 1b2bce │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 1b28e4 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 435c40 │ │ │ │ + bl 435c90 │ │ │ │ b.n 1b2bce │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 1b2ae6 │ │ │ │ ldr r3, [pc, #152] @ (1b2db0 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (1b2db4 ) │ │ │ │ ldr r1, [pc, #156] @ (1b2db8 ) │ │ │ │ @@ -74486,75 +74487,75 @@ │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #664] @ 0x298 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - muls r0, r1 │ │ │ │ + bics r0, r3 │ │ │ │ movs r3, r5 │ │ │ │ - muls r6, r6 │ │ │ │ + mvns r6, r0 │ │ │ │ movs r3, r5 │ │ │ │ movs r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6 │ │ │ │ + sbcs r2, r0 │ │ │ │ movs r3, r5 │ │ │ │ - eors r4, r6 │ │ │ │ + lsrs r4, r0 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r2, #5 │ │ │ │ + subs r6, r4, #6 │ │ │ │ movs r4, r6 │ │ │ │ - rors r4, r7 │ │ │ │ + negs r4, r1 │ │ │ │ movs r3, r5 │ │ │ │ - eors r0, r1 │ │ │ │ + lsls r0, r3 │ │ │ │ movs r3, r5 │ │ │ │ ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, r7, #3 │ │ │ │ + subs r0, r1, #5 │ │ │ │ movs r4, r6 │ │ │ │ - sbcs r6, r3 │ │ │ │ + rors r6, r5 │ │ │ │ movs r3, r5 │ │ │ │ - subs r7, #234 @ 0xea │ │ │ │ + ands r2, r7 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmn r2, r7 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, r0, #3 │ │ │ │ + subs r4, r2, #4 │ │ │ │ movs r4, r6 │ │ │ │ - subs r7, #184 @ 0xb8 │ │ │ │ + ands r0, r1 │ │ │ │ movs r3, r5 │ │ │ │ - sbcs r4, r1 │ │ │ │ + rors r4, r3 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r4, #2 │ │ │ │ + subs r6, r6, #3 │ │ │ │ movs r4, r6 │ │ │ │ - subs r7, #154 @ 0x9a │ │ │ │ + subs r7, #234 @ 0xea │ │ │ │ movs r3, r5 │ │ │ │ - sbcs r6, r6 │ │ │ │ + tst r6, r0 │ │ │ │ movs r3, r5 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, r0, #2 │ │ │ │ + subs r0, r2, #3 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmn r4, r7 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, r4, #1 │ │ │ │ + subs r2, r6, #2 │ │ │ │ movs r4, r6 │ │ │ │ - subs r7, #86 @ 0x56 │ │ │ │ + subs r7, #166 @ 0xa6 │ │ │ │ movs r3, r5 │ │ │ │ - sbcs r4, r3 │ │ │ │ + rors r4, r5 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, r4, #0 │ │ │ │ + subs r4, r6, #1 │ │ │ │ movs r4, r6 │ │ │ │ - subs r7, #24 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ movs r3, r5 │ │ │ │ - adds r4, r5, #7 │ │ │ │ + subs r4, r7, #0 │ │ │ │ movs r4, r6 │ │ │ │ - adds r4, #218 @ 0xda │ │ │ │ + adds r5, #42 @ 0x2a │ │ │ │ movs r2, r6 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2dbc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74603,19 +74604,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ bl 180ab0 │ │ │ │ ldr r0, [sp, #792] @ 0x318 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #5 │ │ │ │ + adds r4, r4, #6 │ │ │ │ movs r4, r6 │ │ │ │ - sbcs r2, r3 │ │ │ │ + rors r2, r5 │ │ │ │ movs r3, r5 │ │ │ │ - sbcs r6, r5 │ │ │ │ + rors r6, r7 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2e44 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74664,19 +74665,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ bl 180ab0 │ │ │ │ ldr r0, [sp, #248] @ 0xf8 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, #3 │ │ │ │ + adds r4, r3, #4 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r2, r2 │ │ │ │ + adcs r2, r4 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r4 │ │ │ │ + adcs r6, r6 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2ecc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -74688,32 +74689,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (1b2f54 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #92] @ (1b2f58 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 42c2c4 │ │ │ │ + bl 42c314 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 4577a8 │ │ │ │ + bl 4577f8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 1b2f20 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr r2, [pc, #56] @ (1b2f5c ) │ │ │ │ ldr r3, [pc, #44] @ (1b2f50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -74728,17 +74729,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r7, [sp, #712] @ 0x2c8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #19 │ │ │ │ + lsls r0, r7, #20 │ │ │ │ movs r7, r5 │ │ │ │ - subs r6, #56 @ 0x38 │ │ │ │ + subs r6, #136 @ 0x88 │ │ │ │ movs r3, r5 │ │ │ │ str r7, [sp, #448] @ 0x1c0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001b2f60 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74752,40 +74753,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (1b300c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 1b2ff8 │ │ │ │ mov r1, sp │ │ │ │ - bl 4576b4 │ │ │ │ + bl 457704 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 1b2ff2 │ │ │ │ cbz r7, 1b2fc4 │ │ │ │ ldr r6, [pc, #108] @ (1b3010 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b2fa6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 40e320 │ │ │ │ + bl 40e370 │ │ │ │ ldr r2, [pc, #72] @ (1b3014 ) │ │ │ │ ldr r3, [pc, #56] @ (1b3008 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -74795,32 +74796,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 1b2fca │ │ │ │ ldr r0, [pc, #28] @ (1b3018 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1b2f92 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + lsls r2, r4, #18 │ │ │ │ movs r7, r5 │ │ │ │ - eors r4, r2 │ │ │ │ + lsls r4, r4 │ │ │ │ movs r3, r5 │ │ │ │ str r6, [sp, #792] @ 0x318 │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #22 │ │ │ │ + movs r2, #102 @ 0x66 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b301c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -74835,15 +74836,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 1b307c │ │ │ │ ldr r2, [pc, #108] @ (1b30c4 ) │ │ │ │ ldr r3, [pc, #104] @ (1b30c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -74865,35 +74866,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 17e2a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 457020 │ │ │ │ + bl 457070 │ │ │ │ b.n 1b30a4 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4522c0 │ │ │ │ + bl 452310 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 45704c │ │ │ │ + bl 45709c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b309c │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ b.n 1b3054 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #376] @ 0x178 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #240] @ 0xf0 │ │ │ │ movs r5, r7 │ │ │ │ - subs r7, #134 @ 0x86 │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b30cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -74908,15 +74909,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 1b3130 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 1b316a │ │ │ │ ldr r2, [pc, #156] @ (1b31a8 ) │ │ │ │ ldr r3, [pc, #152] @ (1b31a4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -74940,31 +74941,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 17e2a0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 457020 │ │ │ │ + bl 457070 │ │ │ │ b.n 1b3158 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4522c0 │ │ │ │ + bl 452310 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 45704c │ │ │ │ + bl 45709c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b3150 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ b.n 1b3108 │ │ │ │ ldr r2, [pc, #68] @ (1b31b0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 45233c │ │ │ │ + bl 45238c │ │ │ │ ldr r2, [pc, #60] @ (1b31b4 ) │ │ │ │ ldr r3, [pc, #40] @ (1b31a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -74972,65 +74973,65 @@ │ │ │ │ bne.n 1b319c │ │ │ │ ldr r2, [pc, #44] @ (1b31b8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 45233c │ │ │ │ + b.w 45238c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r5, [sp, #696] @ 0x2b8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #544] @ 0x220 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, #206 @ 0xce │ │ │ │ + subs r7, #30 │ │ │ │ movs r3, r5 │ │ │ │ - add r4, sp, #448 @ 0x1c0 │ │ │ │ + add r4, sp, #768 @ 0x300 │ │ │ │ movs r3, r5 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r0, #68] @ 0x44 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 1804a4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f57e8 │ │ │ │ + bl 2f5838 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 1b324c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f5d90 │ │ │ │ + bl 2f5de0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r3, [pc, #92] @ (1b3254 ) │ │ │ │ ldr r1, [pc, #92] @ (1b3258 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #80] @ (1b325c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 2f3a70 │ │ │ │ + bl 2f3ac0 │ │ │ │ ldr r1, [pc, #68] @ (1b3260 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 17f25c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 1b323e │ │ │ │ @@ -75047,34 +75048,34 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 17e030 │ │ │ │ ldr.w r8, [pc, #20] @ 1b3264 │ │ │ │ add r8, pc │ │ │ │ b.n 1b31f0 │ │ │ │ - ldrd r0, r0, [r8, #-184]! @ 0xb8 │ │ │ │ - subs r6, #10 │ │ │ │ + strd r0, r0, [r8, #184] @ 0xb8 │ │ │ │ + subs r6, #90 @ 0x5a │ │ │ │ movs r3, r5 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb r4!, {r1, r2, r3, r5} │ │ │ │ + ldrd r0, r0, [r4, #-184]! @ 0xb8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 2f5d90 │ │ │ │ + bl 2f5de0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 2f5d90 │ │ │ │ + bl 2f5de0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17fadc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75108,20 +75109,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (1b3374 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 1b335a │ │ │ │ mov r1, sp │ │ │ │ - bl 3b4320 │ │ │ │ + bl 3b4370 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 1b3334 │ │ │ │ mov r0, r5 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #104] @ (1b3378 ) │ │ │ │ ldr r3, [pc, #96] @ (1b3370 ) │ │ │ │ @@ -75144,39 +75145,39 @@ │ │ │ │ ldr r6, [pc, #68] @ (1b337c ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b333c │ │ │ │ mov r0, r7 │ │ │ │ - bl 4020ac │ │ │ │ + bl 4020fc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 1b3306 │ │ │ │ ldr r1, [pc, #36] @ (1b3380 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1b330c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [lr, #180] @ 0xb4 │ │ │ │ + cdp 0, 2, cr0, cr14, cr13, {1} │ │ │ │ str r3, [sp, #528] @ 0x210 │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, #214 @ 0xd6 │ │ │ │ + subs r5, #38 @ 0x26 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, #190 @ 0xbe │ │ │ │ + subs r5, #14 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b3384 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -75190,42 +75191,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #188] @ (1b3474 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #180] @ (1b3478 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #172] @ (1b347c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 1b3428 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f67e0 │ │ │ │ + bl 2f6830 │ │ │ │ cbz r0, 1b3444 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 2f568c │ │ │ │ + bl 2f56dc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #128] @ (1b3480 ) │ │ │ │ ldr r3, [pc, #104] @ (1b346c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -75239,58 +75240,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 42d418 │ │ │ │ + bl 42d468 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1b33f8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b44e0 │ │ │ │ + bl 3b4530 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 1b33f8 │ │ │ │ ldr r2, [pc, #60] @ (1b3484 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (1b3488 ) │ │ │ │ ldr r1, [pc, #64] @ (1b348c ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 43b29c │ │ │ │ + bl 43b2ec │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 1b33f8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #992] @ 0x3e0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r4, #204 @ 0xcc │ │ │ │ movs r3, r5 │ │ │ │ - stc 0, cr0, [r8, #-180] @ 0xffffff4c │ │ │ │ - subs r4, #96 @ 0x60 │ │ │ │ + ldcl 0, cr0, [r8, #-180] @ 0xffffff4c │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ movs r3, r5 │ │ │ │ - add r2, pc, #400 @ (adr r2, 1b3610 ) │ │ │ │ + add r2, pc, #720 @ (adr r2, 1b3750 ) │ │ │ │ movs r1, r6 │ │ │ │ str r2, [sp, #584] @ 0x248 │ │ │ │ movs r5, r7 │ │ │ │ - adds r1, #100 @ 0x64 │ │ │ │ + adds r1, #180 @ 0xb4 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r1, #30 │ │ │ │ + asrs r0, r3, #31 │ │ │ │ movs r4, r6 │ │ │ │ - subs r3, #226 @ 0xe2 │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b3490 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -75303,26 +75304,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #168] @ (1b3568 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3b4554 │ │ │ │ + bl 3b45a4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 1b3522 │ │ │ │ cbz r4, 1b34ea │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 1b3546 │ │ │ │ subs r3, #1 │ │ │ │ @@ -75345,25 +75346,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.n 1b34ea │ │ │ │ movs r1, #1 │ │ │ │ - bl 42d60c │ │ │ │ + bl 42d65c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (1b3570 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ blx 17e104 │ │ │ │ b.n 1b34de │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (1b3574 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ @@ -75375,26 +75376,26 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #952] @ 0x3b8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6], {45} @ 0x2d │ │ │ │ - subs r3, #100 @ 0x64 │ │ │ │ + stcl 0, cr0, [r6], #-180 @ 0xffffff4c │ │ │ │ + subs r3, #180 @ 0xb4 │ │ │ │ movs r3, r5 │ │ │ │ str r1, [sp, #632] @ 0x278 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r5, r6] │ │ │ │ + ldrb r6, [r7, r7] │ │ │ │ movs r4, r5 │ │ │ │ - asrs r2, r1, #26 │ │ │ │ + asrs r2, r3, #27 │ │ │ │ movs r4, r6 │ │ │ │ - subs r2, #248 @ 0xf8 │ │ │ │ + subs r3, #72 @ 0x48 │ │ │ │ movs r3, r5 │ │ │ │ - subs r3, #16 │ │ │ │ + subs r3, #96 @ 0x60 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b3580 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -75406,21 +75407,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (1b3628 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 1b35fa │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2f67e0 │ │ │ │ + bl 2f6830 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 1b360e │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 1b3602 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -75438,39 +75439,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ mov r1, r0 │ │ │ │ b.n 1b35ca │ │ │ │ ldr r1, [pc, #44] @ (1b3630 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1b35d2 │ │ │ │ ldr r1, [pc, #36] @ (1b3634 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1b35d2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [sp, #1016] @ 0x3f8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb26002d │ │ │ │ + sbcs.w r0, r6, sp, asr #32 │ │ │ │ str r0, [sp, #760] @ 0x2f8 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, #158 @ 0x9e │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #110 @ 0x6e │ │ │ │ + subs r2, #190 @ 0xbe │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b3638 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -75482,19 +75483,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (1b36ac ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f7b70 │ │ │ │ + bl 2f7bc0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (1b36b0 ) │ │ │ │ ldr r3, [pc, #44] @ (1b36a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -75513,15 +75514,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [sp, #280] @ 0x118 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, ip, lr, asr #32 │ │ │ │ + subs.w r0, ip, lr, asr #32 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001b36b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75534,19 +75535,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (1b3728 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f7c60 │ │ │ │ + bl 2f7cb0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (1b372c ) │ │ │ │ ldr r3, [pc, #44] @ (1b3724 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -75565,15 +75566,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r1, #62] @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #15 │ │ │ │ + lsls r4, r7, #16 │ │ │ │ movs r0, r6 │ │ │ │ ldrh r6, [r3, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001b3730 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1b3742 │ │ │ │ @@ -75592,43 +75593,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3a80 │ │ │ │ + bl 2f3ad0 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 1b37a0 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1b377e │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 1b37a0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b377a │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 45233c │ │ │ │ + bl 45238c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b377e │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 17f450 │ │ │ │ nop │ │ │ │ - subs r1, #108 @ 0x6c │ │ │ │ + subs r1, #188 @ 0xbc │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b37b0 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1b37c2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -75643,19 +75644,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ ldr r0, [pc, #68] @ (1b382c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 3b4320 │ │ │ │ + bl 3b4370 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1b3820 │ │ │ │ ldr r6, [pc, #56] @ (1b3830 ) │ │ │ │ add r6, pc │ │ │ │ b.n 1b3800 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -75666,29 +75667,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 17e5b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b37fc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 45233c │ │ │ │ + bl 45238c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b3800 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 4020ac │ │ │ │ + b.w 4020fc │ │ │ │ nop │ │ │ │ - subs r0, #238 @ 0xee │ │ │ │ + subs r1, #62 @ 0x3e │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, #236 @ 0xec │ │ │ │ + subs r1, #60 @ 0x3c │ │ │ │ movs r3, r5 │ │ │ │ ldr r0, [pc, #4] @ (1b383c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ movs r0, #26 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -75697,48 +75698,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (1b38a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #64] @ (1b38a8 ) │ │ │ │ ldr r1, [pc, #64] @ (1b38ac ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #48] @ (1b38b0 ) │ │ │ │ ldr r3, [pc, #52] @ (1b38b4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r4, #14 │ │ │ │ + asrs r0, r6, #15 │ │ │ │ movs r4, r6 │ │ │ │ - subs r0, #146 @ 0x92 │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, #106 @ 0x6a │ │ │ │ + subs r0, #186 @ 0xba │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + subs r0, #242 @ 0xf2 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, #188 @ 0xbc │ │ │ │ + subs r1, #12 │ │ │ │ movs r3, r5 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75751,15 +75752,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (1b391c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cbz r3, 1b38fa │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -75770,26 +75771,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (1b3920 ) │ │ │ │ ldr r4, [pc, #32] @ (1b3924 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1b38e6 │ │ │ │ nop │ │ │ │ - asrs r0, r5, #12 │ │ │ │ + asrs r0, r7, #13 │ │ │ │ movs r4, r6 │ │ │ │ - subs r0, #110 @ 0x6e │ │ │ │ + subs r0, #190 @ 0xbe │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, #134 @ 0x86 │ │ │ │ + subs r0, #214 @ 0xd6 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, #104 @ 0x68 │ │ │ │ + subs r0, #184 @ 0xb8 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, #128 @ 0x80 │ │ │ │ + subs r0, #208 @ 0xd0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b3928 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -75809,15 +75810,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (1b3ae4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -75899,15 +75900,15 @@ │ │ │ │ blx 180498 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (1b3af4 ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b39ca │ │ │ │ blx 17f4a8 │ │ │ │ ldr r3, [pc, #160] @ (1b3af8 ) │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (1b3afc ) │ │ │ │ add r3, pc │ │ │ │ @@ -75915,15 +75916,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 1b39f2 │ │ │ │ ldr r3, [pc, #136] @ (1b3b04 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -75931,15 +75932,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (1b3af0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1b3980 │ │ │ │ ldr r0, [pc, #112] @ (1b3b08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ b.n 1b3980 │ │ │ │ ldr r3, [pc, #104] @ (1b3b0c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b39ec │ │ │ │ @@ -75948,52 +75949,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b39ec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (1b3b10 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b39ec │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - asrs r0, r7, #10 │ │ │ │ + asrs r0, r1, #12 │ │ │ │ movs r4, r6 │ │ │ │ ldrh r2, [r1, #42] @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ - adds r7, #240 @ 0xf0 │ │ │ │ + subs r0, #64 @ 0x40 │ │ │ │ movs r3, r5 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #10 │ │ │ │ + subs r0, #90 @ 0x5a │ │ │ │ movs r3, r5 │ │ │ │ ldrh r2, [r7, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r3, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #186 @ 0xba │ │ │ │ + subs r0, #10 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r2, r3, #6 │ │ │ │ + asrs r2, r5, #7 │ │ │ │ movs r4, r6 │ │ │ │ - adds r7, #114 @ 0x72 │ │ │ │ + adds r7, #194 @ 0xc2 │ │ │ │ movs r3, r5 │ │ │ │ - adds r7, #2 │ │ │ │ + adds r7, #82 @ 0x52 │ │ │ │ movs r3, r5 │ │ │ │ subs r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #16 │ │ │ │ + adds r7, #96 @ 0x60 │ │ │ │ movs r3, r5 │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #136 @ 0x88 │ │ │ │ + adds r7, #216 @ 0xd8 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1b3b50 │ │ │ │ sub sp, #8 │ │ │ │ @@ -76002,25 +76003,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (1b3b58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1b3928 │ │ │ │ nop │ │ │ │ - asrs r2, r1, #3 │ │ │ │ + asrs r2, r3, #4 │ │ │ │ movs r4, r6 │ │ │ │ - adds r7, #64 @ 0x40 │ │ │ │ + adds r7, #144 @ 0x90 │ │ │ │ movs r3, r5 │ │ │ │ - adds r7, #102 @ 0x66 │ │ │ │ + adds r7, #182 @ 0xb6 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b3b5c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -76032,15 +76033,15 @@ │ │ │ │ cbz r1, 1b3b88 │ │ │ │ ldr r0, [pc, #40] @ (1b3ba0 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 43cbc8 │ │ │ │ + b.w 43cc18 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (1b3ba4 ) │ │ │ │ add r0, pc │ │ │ │ bl 240714 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -76120,15 +76121,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1b3c68 │ │ │ │ ldr r0, [pc, #112] @ (1b3cc0 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1b3c68 │ │ │ │ ldr r3, [pc, #84] @ (1b3cb4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1b3c82 │ │ │ │ movs r3, #1 │ │ │ │ @@ -76155,29 +76156,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1b3c66 │ │ │ │ ldr r0, [pc, #40] @ (1b3cc4 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b3c66 │ │ │ │ ldrh r6, [r1, #20] │ │ │ │ movs r5, r7 │ │ │ │ strh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #154 @ 0x9a │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, #72 @ 0x48 │ │ │ │ + adds r6, #152 @ 0x98 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b3cc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -76251,15 +76252,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (1b3dcc ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ b.n 1b3d12 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 1b3d8c │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b3d00 │ │ │ │ ldr r3, [pc, #64] @ (1b3dd0 ) │ │ │ │ @@ -76289,25 +76290,25 @@ │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r2, [r5, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r4, [r0, #10] │ │ │ │ movs r5, r7 │ │ │ │ strh r4, [r6, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r2, #28 │ │ │ │ + lsrs r0, r4, #29 │ │ │ │ movs r4, r6 │ │ │ │ - adds r5, #26 │ │ │ │ + adds r5, #106 @ 0x6a │ │ │ │ movs r3, r5 │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r6, #2 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r7, #27 │ │ │ │ + lsrs r0, r1, #29 │ │ │ │ movs r4, r6 │ │ │ │ - adds r5, #2 │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ movs r3, r5 │ │ │ │ - adds r5, #102 @ 0x66 │ │ │ │ + adds r5, #182 @ 0xb6 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b3de8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -76373,15 +76374,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 1b3e98 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 1b3e7c │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 43cbe0 │ │ │ │ + b.w 43cc30 │ │ │ │ movs r0, #32 │ │ │ │ blx 17e220 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -76511,19 +76512,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1b3fe4 ) │ │ │ │ ldr r0, [pc, #20] @ (1b3fe8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - lsrs r0, r2, #19 │ │ │ │ + lsrs r0, r4, #20 │ │ │ │ movs r4, r6 │ │ │ │ - adds r2, #218 @ 0xda │ │ │ │ + adds r3, #42 @ 0x2a │ │ │ │ movs r3, r5 │ │ │ │ - adds r3, #150 @ 0x96 │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b3fec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -76568,15 +76569,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 240364 │ │ │ │ cbz r0, 1b4088 │ │ │ │ ldr r0, [pc, #120] @ (1b40d0 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ ldr r2, [pc, #112] @ (1b40d4 ) │ │ │ │ ldr r3, [pc, #92] @ (1b40c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76603,15 +76604,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (1b40e0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b4022 │ │ │ │ ldr r0, [pc, #60] @ (1b40e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b4022 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r1, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #52] @ 0x34 │ │ │ │ @@ -76630,15 +76631,15 @@ │ │ │ │ movs r5, r7 │ │ │ │ strh r0, [r4, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #224 @ 0xe0 │ │ │ │ + adds r3, #48 @ 0x30 │ │ │ │ movs r3, r5 │ │ │ │ cbz r1, 1b412a │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (1b4138 ) │ │ │ │ @@ -76723,21 +76724,21 @@ │ │ │ │ b.n 1b418c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1b41d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ asrs r6, r5, #28 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #8] @ (1b41e0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ nop │ │ │ │ asrs r2, r4, #28 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -76750,50 +76751,50 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (1b424c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 2f5cc8 │ │ │ │ + bl 2f5d18 │ │ │ │ ldr r3, [pc, #60] @ (1b4250 ) │ │ │ │ ldr r2, [pc, #64] @ (1b4254 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (1b4258 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ strh r2, [r3, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ adds r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #984] @ (1b4628 ) │ │ │ │ + ldr r5, [pc, #280] @ (1b4368 ) │ │ │ │ movs r5, r5 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #180 @ 0xb4 │ │ │ │ + adds r2, #4 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xfb7c0032 │ │ │ │ + @ instruction: 0xfbcc0032 │ │ │ │ ldr r0, [pc, #4] @ (1b4264 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 43bbb0 │ │ │ │ - adds r1, #122 @ 0x7a │ │ │ │ + b.w 43bc00 │ │ │ │ + adds r1, #202 @ 0xca │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -76852,25 +76853,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b42d8 │ │ │ │ ldr r0, [pc, #24] @ (1b4318 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b42d8 │ │ │ │ strh r4, [r0, #30] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #4 │ │ │ │ + adds r1, #84 @ 0x54 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -76908,26 +76909,26 @@ │ │ │ │ bne.n 1b4358 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 1b43ac │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ ldr r3, [pc, #56] @ (1b43e8 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b4384 │ │ │ │ ldr r3, [pc, #48] @ (1b43ec ) │ │ │ │ @@ -76939,29 +76940,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b4384 │ │ │ │ ldr r0, [pc, #36] @ (1b43f4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b4384 │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 1b4378 │ │ │ │ strh r6, [r3, #26] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #162 @ 0xa2 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -76986,15 +76987,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b4428 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 17e524 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -77011,80 +77012,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (1b4524 ) │ │ │ │ ldr r2, [pc, #100] @ (1b4528 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (1b452c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 1b44e2 │ │ │ │ bl 1b42bc │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 1b44f6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 1b4510 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17e520 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r0, r4, #32 │ │ │ │ + lsrs r0, r6, #1 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r7, #122 @ 0x7a │ │ │ │ + cmp r7, #202 @ 0xca │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r7, #222 @ 0xde │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (1b46b4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -77093,21 +77094,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (1b46bc ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (1b46c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 1b4672 │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 44920c │ │ │ │ + bl 44925c │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (1b46c4 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 17e220 │ │ │ │ add r5, pc │ │ │ │ @@ -77116,45 +77117,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b464e │ │ │ │ ldr r6, [pc, #296] @ (1b46cc ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b461c │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f003c │ │ │ │ + bl 2f008c │ │ │ │ cbnz r0, 1b461c │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 1b45cc │ │ │ │ b.n 1b45d8 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 1b45d8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b45c2 │ │ │ │ ldr r1, [pc, #244] @ (1b46d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b467e │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -77230,27 +77231,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (1b46d8 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 1b4600 │ │ │ │ ldrb r4, [r7, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r3, #30 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r6, #246 @ 0xf6 │ │ │ │ + cmp r7, #70 @ 0x46 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #10 │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ movs r3, r5 │ │ │ │ hlt 0x0036 │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #200 @ 0xc8 │ │ │ │ + cmp r7, #24 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r6, #144 @ 0x90 │ │ │ │ + cmp r6, #224 @ 0xe0 │ │ │ │ movs r3, r5 │ │ │ │ rev r4, r1 │ │ │ │ movs r5, r7 │ │ │ │ cbnz r2, 1b46fc │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77265,28 +77266,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (1b472c ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 426b84 │ │ │ │ + b.w 426bd4 │ │ │ │ nop │ │ │ │ - lsls r2, r6, #23 │ │ │ │ + lsls r2, r0, #25 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r5, #108 @ 0x6c │ │ │ │ + cmp r5, #188 @ 0xbc │ │ │ │ movs r3, r5 │ │ │ │ - cmp r5, #66 @ 0x42 │ │ │ │ + cmp r5, #146 @ 0x92 │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 1b4788 │ │ │ │ sub sp, #12 │ │ │ │ @@ -77294,50 +77295,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (1b4790 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 1b4772 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r6, r3, #22 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r4, #246 @ 0xf6 │ │ │ │ + cmp r5, #70 @ 0x46 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r5, #28 │ │ │ │ + cmp r5, #108 @ 0x6c │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1b47bc │ │ │ │ ldr r1, [pc, #56] @ (1b47e8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 1b47ce │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -77347,22 +77348,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (1b47f0 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 1b47bc │ │ │ │ - cmp r4, #190 @ 0xbe │ │ │ │ + cmp r5, #14 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r4, r2, #20 │ │ │ │ + lsls r4, r4, #21 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r4, #108 @ 0x6c │ │ │ │ + cmp r4, #188 @ 0xbc │ │ │ │ movs r3, r5 │ │ │ │ cbz r0, 1b4840 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 1b484e │ │ │ │ push {lr} │ │ │ │ @@ -77377,15 +77378,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 1b482c │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44937c │ │ │ │ + b.w 4493cc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -77394,22 +77395,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 44937c │ │ │ │ + b.w 4493cc │ │ │ │ nop │ │ │ │ │ │ │ │ 001b4858 : │ │ │ │ cbz r0, 1b4862 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 44937c │ │ │ │ + b.w 4493cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001b486c : │ │ │ │ cbz r0, 1b48b8 │ │ │ │ @@ -77429,15 +77430,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 1b48a4 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44937c │ │ │ │ + b.w 4493cc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -77446,40 +77447,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 44937c │ │ │ │ + b.w 4493cc │ │ │ │ nop │ │ │ │ │ │ │ │ 001b48d0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 449420 │ │ │ │ + bl 449470 │ │ │ │ cbnz r0, 1b48f8 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 449218 │ │ │ │ - bl 4485d8 │ │ │ │ + b.w 449268 │ │ │ │ + bl 448628 │ │ │ │ ldr r3, [pc, #12] @ (1b490c ) │ │ │ │ ldr r1, [pc, #16] @ (1b4910 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 447bc0 │ │ │ │ + bl 447c10 │ │ │ │ b.n 1b48e8 │ │ │ │ - cmp r3, #130 @ 0x82 │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ movs r3, r5 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 001b4914 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -77525,31 +77526,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b494a │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44afec │ │ │ │ + b.w 44b03c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ ldr r3, [pc, #36] @ (1b49e0 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (1b49e4 ) │ │ │ │ ldr r0, [pc, #40] @ (1b49e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -77560,25 +77561,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (1b49f0 ) │ │ │ │ ldr r0, [pc, #32] @ (1b49f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - lsls r0, r5, #12 │ │ │ │ + lsls r0, r7, #13 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ movs r3, r5 │ │ │ │ - cmp r2, #242 @ 0xf2 │ │ │ │ + cmp r3, #66 @ 0x42 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r4, r2, #12 │ │ │ │ + lsls r4, r4, #13 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r2, #198 @ 0xc6 │ │ │ │ + cmp r3, #22 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r2, #210 @ 0xd2 │ │ │ │ + cmp r3, #34 @ 0x22 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b49f8 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001b49fc : │ │ │ │ @@ -77643,17 +77644,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - lsls r6, r3, #10 │ │ │ │ + lsls r6, r5, #11 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r4, r0, #10 │ │ │ │ + lsls r4, r2, #11 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b4a90 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 1b4ac8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77702,19 +77703,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1b4b1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r4, #7 │ │ │ │ + lsls r4, r6, #8 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r1, #150 @ 0x96 │ │ │ │ + cmp r1, #230 @ 0xe6 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r1, #192 @ 0xc0 │ │ │ │ + cmp r2, #16 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4b20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -77778,15 +77779,15 @@ │ │ │ │ bpl.n 1b4b4e │ │ │ │ ldr r0, [pc, #68] @ (1b4c00 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b4b4e │ │ │ │ ldr r3, [pc, #52] @ (1b4c04 ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (1b4c08 ) │ │ │ │ ldr r0, [pc, #52] @ (1b4c0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -77796,27 +77797,27 @@ │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #13] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #152 @ 0x98 │ │ │ │ + cmp r1, #232 @ 0xe8 │ │ │ │ movs r3, r5 │ │ │ │ subs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r0, r2, #4 │ │ │ │ + lsls r0, r4, #5 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r0, #194 @ 0xc2 │ │ │ │ + cmp r1, #18 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r1, #96 @ 0x60 │ │ │ │ + cmp r1, #176 @ 0xb0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4c10 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -77854,26 +77855,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b4c30 │ │ │ │ ldr r0, [pc, #28] @ (1b4c90 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b4c30 │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #9] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #226 @ 0xe2 │ │ │ │ + cmp r1, #50 @ 0x32 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4c94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -77908,25 +77909,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b4cb8 │ │ │ │ ldr r0, [pc, #24] @ (1b4d08 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b4cb8 │ │ │ │ ldrb r6, [r4, #7] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #136 @ 0x88 │ │ │ │ + cmp r0, #216 @ 0xd8 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4d0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -78019,16 +78020,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r6, #5] │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 d0, d19, #30 │ │ │ │ - lsls r4, r7, #29 │ │ │ │ + vshr.u32 d16, d19, #14 │ │ │ │ + lsls r4, r1, #31 │ │ │ │ movs r4, r6 │ │ │ │ ldrb r6, [r6, #2] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001b4e1c : │ │ │ │ cbz r0, 1b4e22 │ │ │ │ b.w 1b42bc │ │ │ │ @@ -78152,28 +78153,28 @@ │ │ │ │ ldr r2, [pc, #52] @ (1b4f80 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r2, #204]! @ 0xcc │ │ │ │ - movs r5, #78 @ 0x4e │ │ │ │ + ldc2l 0, cr0, [r2, #204]! @ 0xcc │ │ │ │ + movs r5, #158 @ 0x9e │ │ │ │ movs r3, r5 │ │ │ │ - movs r6, #80 @ 0x50 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4f84 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -78185,33 +78186,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (1b4fd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r3, [pc, #28] @ (1b4fd4 ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (1b4fd8 ) │ │ │ │ ldr r0, [pc, #28] @ (1b4fdc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r6, #42 @ 0x2a │ │ │ │ + movs r6, #122 @ 0x7a │ │ │ │ movs r3, r5 │ │ │ │ - stc2 0, cr0, [r8, #-204]! @ 0xffffff34 │ │ │ │ - movs r4, #218 @ 0xda │ │ │ │ + ldc2l 0, cr0, [r8, #-204]! @ 0xffffff34 │ │ │ │ + movs r5, #42 @ 0x2a │ │ │ │ movs r3, r5 │ │ │ │ - movs r6, #8 │ │ │ │ + movs r6, #88 @ 0x58 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4fe0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -78298,28 +78299,28 @@ │ │ │ │ beq.w 1b527e │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 1b51e8 │ │ │ │ ldr r6, [pc, #580] @ (1b52fc ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b517e │ │ │ │ ldr r5, [pc, #564] @ (1b5300 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (1b5304 ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1b5104 │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 1b50f4 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 1b50f4 │ │ │ │ @@ -78356,15 +78357,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (1b5310 ) │ │ │ │ ldr r2, [pc, #476] @ (1b5314 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r6, [pc, #460] @ (1b5318 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1b528e │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 1b5174 │ │ │ │ @@ -78384,27 +78385,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1b4268 │ │ │ │ b.n 1b50b6 │ │ │ │ ldr r6, [pc, #420] @ (1b5324 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b5104 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (1b5328 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (1b532c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ bl 1bea00 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1be99c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -78422,15 +78423,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (1b5338 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1b5148 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1b50b6 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -78465,15 +78466,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (1b5344 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1b5148 │ │ │ │ ldr r3, [pc, #248] @ (1b5348 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b500a │ │ │ │ ldr r3, [pc, #240] @ (1b534c ) │ │ │ │ @@ -78482,15 +78483,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1b500a │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (1b5350 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b500a │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1b5086 │ │ │ │ b.n 1b51c4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -78539,59 +78540,59 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ strb r0, [r4, #26] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r3, #178 @ 0xb2 │ │ │ │ + movs r4, #2 │ │ │ │ movs r3, r5 │ │ │ │ - ldc2 0, cr0, [r6], {51} @ 0x33 │ │ │ │ - movs r3, #110 @ 0x6e │ │ │ │ + stc2l 0, cr0, [r6], #-204 @ 0xffffff34 │ │ │ │ + movs r3, #190 @ 0xbe │ │ │ │ movs r3, r5 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbc00033 │ │ │ │ - movs r3, #98 @ 0x62 │ │ │ │ + ldc2 0, cr0, [r0], {51} @ 0x33 │ │ │ │ + movs r3, #178 @ 0xb2 │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #252 @ 0xfc │ │ │ │ + movs r5, #76 @ 0x4c │ │ │ │ movs r3, r5 │ │ │ │ strb r2, [r7, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r2, [r4, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r2, [r3, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #60 @ 0x3c │ │ │ │ + movs r5, #140 @ 0x8c │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xfb520033 │ │ │ │ - movs r2, #172 @ 0xac │ │ │ │ + @ instruction: 0xfba20033 │ │ │ │ + movs r2, #252 @ 0xfc │ │ │ │ movs r3, r5 │ │ │ │ - smlatt r0, lr, r3, r0 │ │ │ │ - movs r2, #200 @ 0xc8 │ │ │ │ + @ instruction: 0xfb6e0033 │ │ │ │ + movs r3, #24 │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #178 @ 0xb2 │ │ │ │ + movs r5, #2 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xfaba0033 │ │ │ │ - movs r2, #100 @ 0x64 │ │ │ │ + @ instruction: 0xfb0a0033 │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #42 @ 0x2a │ │ │ │ + movs r4, #122 @ 0x7a │ │ │ │ movs r3, r5 │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #160 @ 0xa0 │ │ │ │ + movs r3, #240 @ 0xf0 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xfa500033 │ │ │ │ - @ instruction: 0xfa360033 │ │ │ │ - @ instruction: 0xfa060033 │ │ │ │ - movs r1, #184 @ 0xb8 │ │ │ │ + @ instruction: 0xfaa00033 │ │ │ │ + @ instruction: 0xfa860033 │ │ │ │ + @ instruction: 0xfa560033 │ │ │ │ + movs r2, #8 │ │ │ │ movs r3, r5 │ │ │ │ - movs r3, #22 │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5368 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 1b5380 │ │ │ │ @@ -78613,15 +78614,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ nop │ │ │ │ │ │ │ │ 001b53b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -78665,26 +78666,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b53d6 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (1b5438 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1b53d6 │ │ │ │ strb r2, [r1, #11] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #178 @ 0xb2 │ │ │ │ + movs r3, #2 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b543c : │ │ │ │ cbz r0, 1b5448 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -78713,18 +78714,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b548c ) │ │ │ │ ldr r0, [pc, #20] @ (1b5490 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - str??.w r0, [lr, r3, lsl #3] │ │ │ │ - movs r0, #32 │ │ │ │ + ldrh.w r0, [lr, #51] @ 0x33 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ movs r3, r5 │ │ │ │ - movs r2, #122 @ 0x7a │ │ │ │ + movs r2, #202 @ 0xca │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5494 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b5528 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -78756,25 +78757,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44b2d4 │ │ │ │ + bl 44b324 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -78880,20 +78881,20 @@ │ │ │ │ ldr r1, [pc, #28] @ (1b563c ) │ │ │ │ ldr r0, [pc, #28] @ (1b5640 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf6fe0033 │ │ │ │ - @ instruction: 0xf6de0033 │ │ │ │ - movt r0, #26675 @ 0x6833 │ │ │ │ - subs r0, r7, #1 │ │ │ │ + @ instruction: 0xf74e0033 │ │ │ │ + @ instruction: 0xf72e0033 │ │ │ │ + @ instruction: 0xf7160033 │ │ │ │ + subs r0, r1, #3 │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #238 @ 0xee │ │ │ │ + movs r1, #62 @ 0x3e │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5644 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -79074,15 +79075,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (1b5838 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 1b5818 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -79110,18 +79111,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - adds.w r0, sl, #11730944 @ 0xb30000 │ │ │ │ - adds r0, r3, #2 │ │ │ │ + sbc.w r0, sl, #11730944 @ 0xb30000 │ │ │ │ + adds r0, r5, #3 │ │ │ │ movs r3, r5 │ │ │ │ - adds r4, r5, #1 │ │ │ │ + adds r4, r7, #2 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b583c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -79133,15 +79134,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 1b6f64 │ │ │ │ mov r0, r6 │ │ │ │ bl 1b6f58 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -79171,18 +79172,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - eors.w r0, r4, #11730944 @ 0xb30000 │ │ │ │ - subs r4, r5, r7 │ │ │ │ + @ instruction: 0xf4e40033 │ │ │ │ + adds r4, r7, #0 │ │ │ │ movs r3, r5 │ │ │ │ - adds r2, r2, #0 │ │ │ │ + adds r2, r4, #1 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b58c8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 1b58d2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -79196,18 +79197,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b58fc ) │ │ │ │ ldr r0, [pc, #20] @ (1b5900 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf3fe0033 │ │ │ │ - subs r0, r6, r6 │ │ │ │ + orr.w r0, lr, #11730944 @ 0xb30000 │ │ │ │ + adds r0, r0, #0 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, r0, #1 │ │ │ │ + subs r2, r2, #2 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5904 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 1b590e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -79221,18 +79222,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b5938 ) │ │ │ │ ldr r0, [pc, #20] @ (1b593c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf3c20033 │ │ │ │ - subs r4, r6, r5 │ │ │ │ + ands.w r0, r2, #11730944 @ 0xb30000 │ │ │ │ + subs r4, r0, r7 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r0, #0 │ │ │ │ + subs r6, r2, #1 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5940 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 1b594a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -79246,18 +79247,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b5974 ) │ │ │ │ ldr r0, [pc, #20] @ (1b5978 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf3860033 │ │ │ │ - subs r0, r7, r4 │ │ │ │ + @ instruction: 0xf3d60033 │ │ │ │ + subs r0, r1, r6 │ │ │ │ movs r3, r5 │ │ │ │ - adds r2, r1, #7 │ │ │ │ + subs r2, r3, #0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b597c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -79553,18 +79554,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b5c14 ) │ │ │ │ ldr r0, [pc, #20] @ (1b5c18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf0e60033 │ │ │ │ - adds r0, r3, r2 │ │ │ │ + @ instruction: 0xf1360033 │ │ │ │ + adds r0, r5, r3 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, r5, r4 │ │ │ │ + subs r2, r7, r5 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5c1c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -79577,18 +79578,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 17e2a0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f6174 │ │ │ │ + bl 2f61c4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f5ca0 │ │ │ │ + bl 2f5cf0 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b5c3a │ │ │ │ ldr r3, [pc, #28] @ (1b5c80 ) │ │ │ │ add r3, pc │ │ │ │ @@ -79597,17 +79598,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ add r4, pc, #16 @ (adr r4, 1b5c88 ) │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r0, r4 │ │ │ │ + subs r6, r2, r5 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r4, r6] │ │ │ │ + ldrb r0, [r6, r7] │ │ │ │ movs r5, r5 │ │ │ │ str r2, [r4, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 001b5c84 : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -79627,15 +79628,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (1b5ce4 ) │ │ │ │ add r5, pc │ │ │ │ b.n 1b5cb2 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 1b5cca │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b5cac │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -79646,15 +79647,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add r3, pc, #576 @ (adr r3, 1b5f24 ) │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r0, #31 │ │ │ │ + adds r4, r2, r0 │ │ │ │ movs r3, r5 │ │ │ │ add r3, pc, #400 @ (adr r3, 1b5e7c ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001b5cec : │ │ │ │ ldr r3, [pc, #28] @ (1b5d0c ) │ │ │ │ add r3, pc │ │ │ │ @@ -79699,27 +79700,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 1b5d52 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 1b5d92 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f6554 │ │ │ │ + bl 2f65a4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 1b5d4c │ │ │ │ ldr r1, [pc, #80] @ (1b5dc0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f54f4 │ │ │ │ + bl 2f5544 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 1b5d4c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -79737,35 +79738,35 @@ │ │ │ │ nop │ │ │ │ add r3, pc, #40 @ (adr r3, 1b5dd4 ) │ │ │ │ movs r5, r7 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ movs r5, r7 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 d0, d19, #20 │ │ │ │ - adds r1, #186 @ 0xba │ │ │ │ + vshr.s32 d16, d19, #4 │ │ │ │ + adds r2, #10 │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 1b5dd8 │ │ │ │ + blt.n 1b5e78 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1b5e18 │ │ │ │ + b.n 1b5eb8 │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 001b5dc4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 1ee334 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2ef7ac │ │ │ │ + bl 2ef7fc │ │ │ │ cbz r0, 1b5e06 │ │ │ │ mov r1, r5 │ │ │ │ bl 1b5d10 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1b5e2c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -79785,76 +79786,76 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 43b29c │ │ │ │ + bl 43b2ec │ │ │ │ b.n 1b5df2 │ │ │ │ ldr r3, [pc, #44] @ (1b5e5c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (1b5e60 ) │ │ │ │ ldr r1, [pc, #48] @ (1b5e64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1b5df2 │ │ │ │ nop │ │ │ │ - mrc 0, 6, r0, cr8, cr3, {1} │ │ │ │ - lsls r6, r3, #30 │ │ │ │ + vqadd.s32 d0, d8, d19 │ │ │ │ + lsls r6, r5, #31 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r0, #26 │ │ │ │ + asrs r2, r2, #27 │ │ │ │ movs r3, r5 │ │ │ │ - mrc 0, 5, r0, cr4, cr3, {1} │ │ │ │ - adds r2, r2, r4 │ │ │ │ + vqadd.s8 d0, d4, d19 │ │ │ │ + adds r2, r4, r5 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r4, r3, #25 │ │ │ │ + asrs r4, r5, #26 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5e68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (1b5eb8 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1b5ea4 │ │ │ │ ldr.w ip, [pc, #52] @ 1b5ebc │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (1b5ec0 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r6, #23 │ │ │ │ + asrs r0, r0, #25 │ │ │ │ movs r3, r5 │ │ │ │ - mrc 0, 2, r0, cr8, cr3, {1} │ │ │ │ - asrs r6, r5, #22 │ │ │ │ + mcr 0, 5, r0, cr8, cr3, {1} │ │ │ │ + asrs r6, r7, #23 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5ec4 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -79865,67 +79866,67 @@ │ │ │ │ cbz r0, 1b5efc │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (1b5f08 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - asrs r2, r1, #22 │ │ │ │ + asrs r2, r3, #23 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5f0c : │ │ │ │ cbz r0, 1b5f38 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (1b5f60 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1b5f42 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (1b5f64 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r4, r1, #21 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, r6, r0 │ │ │ │ + adds r6, r0, r2 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5f68 : │ │ │ │ cbz r0, 1b5f7e │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -79944,55 +79945,55 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b5fa8 ) │ │ │ │ ldr r0, [pc, #20] @ (1b5fac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - ldcl 0, cr0, [r2, #-204] @ 0xffffff34 │ │ │ │ - asrs r4, r0, #20 │ │ │ │ + stc 0, cr0, [r2, #204]! @ 0xcc │ │ │ │ + asrs r4, r2, #21 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r1, #20 │ │ │ │ + asrs r6, r3, #21 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5fb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (1b60fc ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b6070 │ │ │ │ ldr r4, [pc, #300] @ (1b6100 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (1b6104 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b60c8 │ │ │ │ ldr r2, [pc, #276] @ (1b6108 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (1b610c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #264] @ (1b6110 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1b60a6 │ │ │ │ ldr r7, [pc, #256] @ (1b6114 ) │ │ │ │ @@ -80000,25 +80001,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 1b6022 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1b60a6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ ldr r2, [pc, #236] @ (1b6118 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 1b601a │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 1b601a │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -80031,36 +80032,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 17e29c │ │ │ │ ldr r4, [pc, #172] @ (1b6120 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1b60b8 │ │ │ │ ldr r0, [pc, #164] @ (1b6124 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (1b6128 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ bl 1be774 │ │ │ │ cbz r0, 1b60b8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1805c0 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b609c │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ b.n 1b609c │ │ │ │ ldr r0, [pc, #112] @ (1b612c ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 17e29c │ │ │ │ @@ -80076,42 +80077,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 1b6062 │ │ │ │ - asrs r6, r4, #18 │ │ │ │ + asrs r6, r6, #19 │ │ │ │ movs r3, r5 │ │ │ │ - stc 0, cr0, [lr, #-204] @ 0xffffff34 │ │ │ │ - asrs r6, r4, #17 │ │ │ │ + ldcl 0, cr0, [lr, #-204] @ 0xffffff34 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ movs r3, r5 │ │ │ │ - bhi.n 1b61b8 │ │ │ │ + bhi.n 1b6058 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r6, #252 @ 0xfc │ │ │ │ + cmp r7, #76 @ 0x4c │ │ │ │ movs r5, r5 │ │ │ │ add r0, pc, #152 @ (adr r0, 1b61ac ) │ │ │ │ movs r5, r7 │ │ │ │ - ldcl 0, cr0, [r4], {51} @ 0x33 │ │ │ │ - asrs r4, r2, #16 │ │ │ │ + stc 0, cr0, [r4, #-204]! @ 0xffffff34 │ │ │ │ + asrs r4, r4, #17 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r0, r6, #28 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r0, r1, #25 │ │ │ │ + asrs r0, r3, #26 │ │ │ │ movs r3, r5 │ │ │ │ - stcl 0, cr0, [r2], #-204 @ 0xffffff34 │ │ │ │ - asrs r0, r7, #14 │ │ │ │ + ldc 0, cr0, [r2], #204 @ 0xcc │ │ │ │ + asrs r0, r1, #16 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r0, r4, #27 │ │ │ │ + asrs r0, r6, #28 │ │ │ │ movs r3, r5 │ │ │ │ - ldc2 0, cr0, [lr, #176]! @ 0xb0 │ │ │ │ + cdp2 0, 0, cr0, cr14, cr12, {1} │ │ │ │ │ │ │ │ 001b6134 : │ │ │ │ cbz r0, 1b613a │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ @@ -80123,44 +80124,44 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (1b61a0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 1b617e │ │ │ │ ldr.w ip, [pc, #64] @ 1b61a4 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (1b61a8 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - asrs r6, r2, #12 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ movs r3, r5 │ │ │ │ - sbcs.w r0, ip, r3, rrx │ │ │ │ - asrs r4, r2, #11 │ │ │ │ + rsb r0, ip, r3, rrx │ │ │ │ + asrs r4, r4, #12 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b61ac : │ │ │ │ cbz r0, 1b61ca │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1b61d6 │ │ │ │ @@ -80342,28 +80343,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 1b6362 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1b6432 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b635a │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 1b635a │ │ │ │ ldr r3, [pc, #292] @ (1b649c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (1b64a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2f6554 │ │ │ │ + bl 2f65a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b635a │ │ │ │ ldr r3, [pc, #280] @ (1b64a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b644e │ │ │ │ @@ -80381,27 +80382,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (1b64b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1b63e0 │ │ │ │ ldr r3, [pc, #204] @ (1b649c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (1b64b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 2f5f1c │ │ │ │ + bl 2f5f6c │ │ │ │ ldr r2, [pc, #212] @ (1b64b8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 1b4d0c │ │ │ │ mov r1, r0 │ │ │ │ @@ -80414,15 +80415,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -80432,15 +80433,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1b646e │ │ │ │ ldr r0, [pc, #132] @ (1b64c0 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1b63a8 │ │ │ │ ldr r3, [pc, #116] @ (1b64c4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b6394 │ │ │ │ @@ -80448,63 +80449,63 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1b6394 │ │ │ │ ldr r0, [pc, #104] @ (1b64cc ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b6394 │ │ │ │ ldr r3, [pc, #96] @ (1b64d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b643a │ │ │ │ ldr r3, [pc, #76] @ (1b64c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b643a │ │ │ │ ldr r0, [pc, #80] @ (1b64d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b643a │ │ │ │ ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ movs r5, r7 │ │ │ │ str r4, [r2, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xe9980033 │ │ │ │ - asrs r6, r2, #4 │ │ │ │ + strd r0, r0, [r8, #204]! @ 0xcc │ │ │ │ + asrs r6, r4, #5 │ │ │ │ movs r3, r5 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #130 @ 0x82 │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ movs r5, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb r8!, {r0, r1, r4, r5} │ │ │ │ - asrs r0, r2, #2 │ │ │ │ + @ instruction: 0xe9880033 │ │ │ │ + asrs r0, r4, #3 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r4, r6, #2 │ │ │ │ + asrs r4, r0, #4 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r3, #38 @ 0x26 │ │ │ │ + cmp r3, #118 @ 0x76 │ │ │ │ movs r5, r5 │ │ │ │ - stmdb r2, {r0, r1, r4, r5} │ │ │ │ + ldrd r0, r0, [r2, #-204] @ 0xcc │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vaddl.u , d15, d24 │ │ │ │ + vshr.u32 , q12, #1 │ │ │ │ movs r3, r5 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #12 │ │ │ │ + asrs r6, r1, #14 │ │ │ │ movs r3, r5 │ │ │ │ cmp r0, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #12 │ │ │ │ + asrs r0, r1, #14 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b64d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80526,15 +80527,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (1b657c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (1b6580 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f5f1c │ │ │ │ + bl 2f5f6c │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (1b6584 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -80561,33 +80562,32 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b650c │ │ │ │ ldr r0, [pc, #40] @ (1b6594 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b650c │ │ │ │ str r2, [r2, #24] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #232 @ 0xe8 │ │ │ │ + cmp r2, #56 @ 0x38 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 1b6514 │ │ │ │ - movs r3, r6 │ │ │ │ - b.n 1b64e4 │ │ │ │ + @ instruction: 0xe8160033 │ │ │ │ + b.n 1b6584 │ │ │ │ movs r3, r6 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #9 │ │ │ │ + asrs r4, r6, #10 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6598 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -80599,15 +80599,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 1b65bc │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 1b65e4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b65b6 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 1b65b6 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -80630,15 +80630,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldr r2, [sp, #544] @ 0x220 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r7, #26 │ │ │ │ + lsrs r2, r1, #28 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b660c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -80649,15 +80649,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1b668a │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 1b665c │ │ │ │ cbz r7, 1b6648 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -80693,21 +80693,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (1b66b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r0, #25 │ │ │ │ + lsrs r6, r2, #26 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1b6354 │ │ │ │ + b.n 1b63f4 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r6, r0, #24 │ │ │ │ + lsrs r6, r2, #25 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r4, r1, #5 │ │ │ │ + asrs r4, r3, #6 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b66b4 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -80787,19 +80787,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldrh r6, [r7, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 1b6280 │ │ │ │ + b.n 1b6320 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r4, r6, #20 │ │ │ │ + lsrs r4, r0, #22 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r4, #3 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6784 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80846,54 +80846,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (1b6854 ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (1b6858 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 437660 │ │ │ │ + bl 4376b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b682a │ │ │ │ ldr r2, [pc, #64] @ (1b685c ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b67c8 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 1b67cc │ │ │ │ b.n 1b67ba │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1b6818 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r7, r3] │ │ │ │ movs r5, r7 │ │ │ │ ldrsh r0, [r6, r3] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 1b62cc │ │ │ │ + b.n 1b636c │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrsh r4, [r0, r3] │ │ │ │ movs r5, r7 │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #32 │ │ │ │ + asrs r0, r5, #1 │ │ │ │ movs r3, r5 │ │ │ │ ldr r2, [r5, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 001b6860 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80952,54 +80952,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (1b6994 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (1b6998 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 437660 │ │ │ │ + bl 4376b0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b693e │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (1b699c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b689c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #124] @ (1b69a0 ) │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cbnz r0, 1b694a │ │ │ │ ldr r2, [pc, #120] @ (1b69a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (1b69a8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 1b6900 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #88] @ (1b69ac ) │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b692a │ │ │ │ ldr r2, [pc, #80] @ (1b69b0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -81023,33 +81023,33 @@ │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r0, [r6, r7] │ │ │ │ movs r5, r7 │ │ │ │ ldrb r2, [r2, r7] │ │ │ │ movs r5, r7 │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #28 │ │ │ │ + lsrs r6, r7, #29 │ │ │ │ movs r3, r5 │ │ │ │ ldr r0, [r0, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #210 @ 0xd2 │ │ │ │ + adds r2, #34 @ 0x22 │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r4, r7, #27 │ │ │ │ + lsrs r4, r1, #29 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r2, r2, #29 │ │ │ │ + lsrs r2, r4, #30 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r6, #29 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r4, #27 │ │ │ │ + lsrs r4, r6, #28 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1b70ac │ │ │ │ + b.n 1b714c │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r4, r5, #12 │ │ │ │ + lsrs r4, r7, #13 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r3, #27 │ │ │ │ + lsrs r6, r5, #28 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b69c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81089,25 +81089,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r2, [r5, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 1b6ffc │ │ │ │ + b.n 1b709c │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r6, r2, #10 │ │ │ │ + lsrs r6, r4, #11 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r1, #25 │ │ │ │ + lsrs r0, r3, #26 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1b6fd8 │ │ │ │ + b.n 1b7078 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r6, r7, #9 │ │ │ │ + lsrs r6, r1, #11 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r5, #26 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6a48 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81147,23 +81147,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldrsb r6, [r4, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r5, #25 │ │ │ │ + lsrs r6, r7, #26 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r3, #25 │ │ │ │ + lsrs r6, r5, #26 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1b6f4c │ │ │ │ + b.n 1b6fec │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r0, r7, #7 │ │ │ │ + lsrs r0, r1, #9 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r2, r5, #22 │ │ │ │ + lsrs r2, r7, #23 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6ac8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81190,30 +81190,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e9e4 │ │ │ │ ldr r3, [pc, #140] @ (1b6b98 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 1b6b22 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ adds r4, #1 │ │ │ │ blx 17e9e4 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 1b6b4e │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b6b10 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 437660 │ │ │ │ + bl 4376b0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b6b70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b6b10 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -81229,36 +81229,36 @@ │ │ │ │ bne.n 1b6b78 │ │ │ │ ldr r0, [pc, #60] @ (1b6ba0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 17e9e0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 1b6b42 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r6, r6] │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #24 │ │ │ │ + lsrs r6, r3, #25 │ │ │ │ movs r3, r5 │ │ │ │ ldrh r0, [r5, r6] │ │ │ │ movs r5, r7 │ │ │ │ ldrsb r4, [r2, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r4, #20 │ │ │ │ + lsrs r4, r6, #21 │ │ │ │ movs r3, r5 │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + ldrsb r4, [r2, r1] │ │ │ │ movs r1, r6 │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, r5] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r4, r6, #22 │ │ │ │ + lsrs r4, r0, #24 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (1b6dcc ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -81477,37 +81477,37 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldrh r4, [r2, r3] │ │ │ │ movs r5, r7 │ │ │ │ ldrh r0, [r2, r3] │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #23 │ │ │ │ + lsrs r2, r6, #24 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r2, r0, #24 │ │ │ │ + lsrs r2, r2, #25 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r0, #24 │ │ │ │ + lsrs r4, r2, #25 │ │ │ │ movs r3, r5 │ │ │ │ - str??.w r0, [sl, r3, lsl #3] │ │ │ │ - lsrs r2, r2, #23 │ │ │ │ + ldrh.w r0, [sl, #51] @ 0x33 │ │ │ │ + lsrs r2, r4, #24 │ │ │ │ movs r3, r5 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, r7] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r6, #19 │ │ │ │ + lsrs r6, r0, #21 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xf7e20033 │ │ │ │ - @ instruction: 0xf7d20033 │ │ │ │ - lsrs r0, r0, #20 │ │ │ │ + ldrh.w r0, [r2, r3, lsl #3] │ │ │ │ + strh.w r0, [r2, r3, lsl #3] │ │ │ │ + lsrs r0, r2, #21 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xf7400033 │ │ │ │ - lsrs r2, r1, #19 │ │ │ │ + @ instruction: 0xf7900033 │ │ │ │ + lsrs r2, r3, #20 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r2, r2, #19 │ │ │ │ + lsrs r2, r4, #20 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6e10 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (1b6ed4 ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -81583,17 +81583,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [r0, r2] │ │ │ │ movs r5, r7 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #17 │ │ │ │ + lsrs r4, r6, #18 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r5, #17 │ │ │ │ + lsrs r6, r7, #18 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6ee4 : │ │ │ │ ldr r0, [pc, #4] @ (1b6eec ) │ │ │ │ add r0, pc │ │ │ │ b.n 1b6ba4 │ │ │ │ nop │ │ │ │ @@ -81960,18 +81960,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1b726c ) │ │ │ │ ldr r0, [pc, #20] @ (1b7270 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movt r0, #49203 @ 0xc033 │ │ │ │ - lsrs r6, r7, #12 │ │ │ │ + @ instruction: 0xf31c0033 │ │ │ │ + lsrs r6, r1, #14 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r1, #13 │ │ │ │ + lsrs r0, r3, #14 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7274 : │ │ │ │ cbz r0, 1b727a │ │ │ │ b.w 17e520 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -81998,18 +81998,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b72c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf27a0033 │ │ │ │ - lsrs r4, r5, #11 │ │ │ │ + movt r0, #41011 @ 0xa033 │ │ │ │ + lsrs r4, r7, #12 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r5, #12 │ │ │ │ + lsrs r0, r7, #13 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b72c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -82053,23 +82053,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (1b7350 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - addw r0, lr, #51 @ 0x33 │ │ │ │ - lsrs r0, r0, #10 │ │ │ │ + @ instruction: 0xf25e0033 │ │ │ │ + lsrs r0, r2, #11 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r7, #10 │ │ │ │ + lsrs r4, r1, #12 │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xf1fa0033 │ │ │ │ - lsrs r4, r5, #9 │ │ │ │ + movw r0, #41011 @ 0xa033 │ │ │ │ + lsrs r4, r7, #10 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r7, #10 │ │ │ │ + lsrs r0, r1, #12 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7354 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82101,18 +82101,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b73b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf18a0033 │ │ │ │ - lsrs r4, r7, #7 │ │ │ │ + rsbs r0, sl, #51 @ 0x33 │ │ │ │ + lsrs r4, r1, #9 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r7, #8 │ │ │ │ + lsrs r0, r1, #10 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b73b8 : │ │ │ │ cbz r0, 1b73c8 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82129,18 +82129,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b73f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adc.w r0, sl, #51 @ 0x33 │ │ │ │ - lsrs r4, r7, #6 │ │ │ │ + @ instruction: 0xf19a0033 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r7, #7 │ │ │ │ + lsrs r0, r1, #9 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b73f8 : │ │ │ │ cbz r0, 1b7408 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82157,18 +82157,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b7434 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add.w r0, sl, #51 @ 0x33 │ │ │ │ - lsrs r4, r7, #5 │ │ │ │ + adcs.w r0, sl, #51 @ 0x33 │ │ │ │ + lsrs r4, r1, #7 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r7, #6 │ │ │ │ + lsrs r0, r1, #8 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7438 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -82187,18 +82187,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1b7474 ) │ │ │ │ ldr r0, [pc, #20] @ (1b7478 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf0c40033 │ │ │ │ - lsrs r6, r6, #4 │ │ │ │ + adds.w r0, r4, #51 @ 0x33 │ │ │ │ + lsrs r6, r0, #6 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r2, r6, #5 │ │ │ │ + lsrs r2, r0, #7 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b747c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -82217,18 +82217,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1b74b8 ) │ │ │ │ ldr r0, [pc, #20] @ (1b74bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - eor.w r0, r0, #51 @ 0x33 │ │ │ │ - lsrs r2, r6, #3 │ │ │ │ + @ instruction: 0xf0d00033 │ │ │ │ + lsrs r2, r0, #5 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r5, #4 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b74c0 : │ │ │ │ cbz r0, 1b74d0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82245,18 +82245,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b74fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - orr.w r0, r2, #51 @ 0x33 │ │ │ │ - lsrs r4, r6, #2 │ │ │ │ + eors.w r0, r2, #51 @ 0x33 │ │ │ │ + lsrs r4, r0, #4 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r6, #3 │ │ │ │ + lsrs r0, r0, #5 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7500 : │ │ │ │ cbz r0, 1b7510 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82273,18 +82273,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b753c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - and.w r0, r2, #51 @ 0x33 │ │ │ │ - lsrs r4, r6, #1 │ │ │ │ + orrs.w r0, r2, #51 @ 0x33 │ │ │ │ + lsrs r4, r0, #3 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7540 : │ │ │ │ cbz r0, 1b7550 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -82300,18 +82300,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b757c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vmvn.i32 d16, #35 @ 0x00000023 │ │ │ │ - lsrs r4, r6, #32 │ │ │ │ + ands.w r0, r2, #51 @ 0x33 │ │ │ │ + lsrs r4, r0, #2 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r6, #1 │ │ │ │ + lsrs r0, r0, #3 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7580 : │ │ │ │ cbz r0, 1b7590 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82328,18 +82328,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b75bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vmvn.i32 d0, #35 @ 0x00000023 │ │ │ │ - lsls r4, r6, #31 │ │ │ │ + vshr.s16 d16, d19, #14 │ │ │ │ + lsrs r4, r0, #1 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r6, #32 │ │ │ │ + lsrs r0, r0, #2 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b75c0 : │ │ │ │ cbz r0, 1b75d0 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82355,18 +82355,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b75f8 ) │ │ │ │ ldr r0, [pc, #20] @ (1b75fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - vqadd.s8 d16, d2, d19 │ │ │ │ - lsls r4, r6, #30 │ │ │ │ + vshr.s16 d0, d19, #14 │ │ │ │ + lsrs r4, r0, #32 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r5, #31 │ │ │ │ + lsrs r6, r7, #32 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7600 : │ │ │ │ cbz r0, 1b7610 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82382,18 +82382,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b7638 ) │ │ │ │ ldr r0, [pc, #20] @ (1b763c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - vqadd.s8 d0, d2, d19 │ │ │ │ - lsls r4, r6, #29 │ │ │ │ + vqadd.s16 d16, d2, d19 │ │ │ │ + lsls r4, r0, #31 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r5, #30 │ │ │ │ + lsls r6, r7, #31 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7640 : │ │ │ │ cbz r0, 1b7650 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82409,18 +82409,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b7678 ) │ │ │ │ ldr r0, [pc, #20] @ (1b767c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - mcr 0, 6, r0, cr2, cr3, {1} │ │ │ │ - lsls r4, r6, #28 │ │ │ │ + vqadd.s16 d0, d2, d19 │ │ │ │ + lsls r4, r0, #30 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r5, #29 │ │ │ │ + lsls r6, r7, #30 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7680 : │ │ │ │ cbz r0, 1b7690 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82436,18 +82436,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b76b8 ) │ │ │ │ ldr r0, [pc, #20] @ (1b76bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - mcr 0, 4, r0, cr2, cr3, {1} │ │ │ │ - lsls r4, r6, #27 │ │ │ │ + mrc 0, 6, r0, cr2, cr3, {1} │ │ │ │ + lsls r4, r0, #29 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r5, #28 │ │ │ │ + lsls r6, r7, #29 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b76c0 : │ │ │ │ cbz r0, 1b76d2 │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82464,18 +82464,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (1b7700 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mcr 0, 2, r0, cr0, cr3, {1} │ │ │ │ - lsls r2, r6, #26 │ │ │ │ + mrc 0, 4, r0, cr0, cr3, {1} │ │ │ │ + lsls r2, r0, #28 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r4, r5, #27 │ │ │ │ + lsls r4, r7, #28 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7704 : │ │ │ │ cbz r0, 1b7714 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82491,18 +82491,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b773c ) │ │ │ │ ldr r0, [pc, #20] @ (1b7740 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - ldcl 0, cr0, [lr, #204]! @ 0xcc │ │ │ │ - lsls r0, r6, #25 │ │ │ │ + mcr 0, 2, r0, cr14, cr3, {1} │ │ │ │ + lsls r0, r0, #27 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r2, r5, #26 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7744 : │ │ │ │ cbz r0, 1b7754 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82518,18 +82518,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b777c ) │ │ │ │ ldr r0, [pc, #20] @ (1b7780 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - ldc 0, cr0, [lr, #204]! @ 0xcc │ │ │ │ - lsls r0, r6, #24 │ │ │ │ + mcr 0, 0, r0, cr14, cr3, {1} │ │ │ │ + lsls r0, r0, #26 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r2, r5, #25 │ │ │ │ + lsls r2, r7, #26 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7784 : │ │ │ │ cbz r0, 1b7796 │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82546,18 +82546,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (1b77c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [ip, #-204]! @ 0xffffff34 │ │ │ │ - lsls r6, r5, #23 │ │ │ │ + stcl 0, cr0, [ip, #204] @ 0xcc │ │ │ │ + lsls r6, r7, #24 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r0, r5, #24 │ │ │ │ + lsls r0, r7, #25 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b77c8 : │ │ │ │ cbz r0, 1b77da │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82574,18 +82574,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (1b7808 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r8, #-204]! @ 0xffffff34 │ │ │ │ - lsls r2, r5, #22 │ │ │ │ + stc 0, cr0, [r8, #204] @ 0xcc │ │ │ │ + lsls r2, r7, #23 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r4, r4, #23 │ │ │ │ + lsls r4, r6, #24 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b780c : │ │ │ │ cbz r0, 1b781e │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -82603,18 +82603,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (1b784c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [r4], #204 @ 0xcc │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + stcl 0, cr0, [r4, #-204] @ 0xffffff34 │ │ │ │ + lsls r6, r6, #22 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r0, r4, #22 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7850 : │ │ │ │ cbz r0, 1b7862 │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -82632,18 +82632,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (1b7890 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r0], #204 @ 0xcc │ │ │ │ - lsls r2, r4, #20 │ │ │ │ + stc 0, cr0, [r0, #-204] @ 0xffffff34 │ │ │ │ + lsls r2, r6, #21 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r4, r3, #21 │ │ │ │ + lsls r4, r5, #22 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7894 : │ │ │ │ cbz r0, 1b78a6 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -82661,18 +82661,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (1b78d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [ip], #-204 @ 0xffffff34 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + ldc 0, cr0, [ip], #204 @ 0xcc │ │ │ │ + lsls r6, r5, #20 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r0, r3, #20 │ │ │ │ + lsls r0, r5, #21 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b78d8 : │ │ │ │ cbz r0, 1b78ec │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -82690,18 +82690,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (1b791c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stc 0, cr0, [r4], #-204 @ 0xffffff34 │ │ │ │ - lsls r6, r2, #18 │ │ │ │ + ldcl 0, cr0, [r4], #-204 @ 0xffffff34 │ │ │ │ + lsls r6, r4, #19 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r0, r2, #19 │ │ │ │ + lsls r0, r4, #20 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7920 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 1b7934 │ │ │ │ ldr r3, [pc, #20] @ (1b793c ) │ │ │ │ add r3, pc │ │ │ │ @@ -82709,15 +82709,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - mrc 0, 3, r0, cr4, cr3, {1} │ │ │ │ + mcr 0, 6, r0, cr4, cr3, {1} │ │ │ │ │ │ │ │ 001b7940 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -82743,30 +82743,30 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 180b08 │ │ │ │ - mcr 0, 1, r0, cr4, cr3, {1} │ │ │ │ + mrc 0, 3, r0, cr4, cr3, {1} │ │ │ │ │ │ │ │ 001b7994 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 1b79a8 │ │ │ │ ldr r3, [pc, #20] @ (1b79b0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - mcr 0, 0, r0, cr2, cr3, {1} │ │ │ │ + mrc 0, 2, r0, cr2, cr3, {1} │ │ │ │ │ │ │ │ 001b79b4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -82795,19 +82795,19 @@ │ │ │ │ ldr r0, [pc, #28] @ (1b7a14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r2, #204] @ 0xcc │ │ │ │ - stc 0, cr0, [r4, #204]! @ 0xcc │ │ │ │ - lsls r6, r1, #16 │ │ │ │ + mrc 0, 0, r0, cr2, cr3, {1} │ │ │ │ + ldcl 0, cr0, [r4, #204]! @ 0xcc │ │ │ │ + lsls r6, r3, #17 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r4, r3, #16 │ │ │ │ + lsls r4, r5, #17 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7a18 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -82866,15 +82866,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 180b08 │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r4, #-204]! @ 0xffffff34 │ │ │ │ + ldc 0, cr0, [r4, #204]! @ 0xcc │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1b7b5e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 1b7b36 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 1b7b50 │ │ │ │ @@ -82989,17 +82989,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b7b26 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 1b7b06 │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r2, {r2, r3, r5} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -83081,24 +83081,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 1b7cb0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 1b7cd4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 17e5b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b7caa │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b7caa │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -83306,15 +83306,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ strh r0, [r5, #20] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (1b7ed8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ bge.n 1b7df8 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 1b7f60 │ │ │ │ @@ -83380,121 +83380,121 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (1b802c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #148] @ (1b8030 ) │ │ │ │ ldr r3, [pc, #148] @ (1b8034 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (1b8038 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (1b803c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r3, [pc, #140] @ (1b8040 ) │ │ │ │ ldr r2, [pc, #140] @ (1b8044 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (1b8048 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r3, [pc, #132] @ (1b804c ) │ │ │ │ ldr r2, [pc, #136] @ (1b8050 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (1b8054 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r3, [pc, #128] @ (1b8058 ) │ │ │ │ ldr r2, [pc, #128] @ (1b805c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (1b8060 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r3, [pc, #120] @ (1b8064 ) │ │ │ │ ldr r2, [pc, #124] @ (1b8068 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (1b806c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r3, [pc, #116] @ (1b8070 ) │ │ │ │ ldr r2, [pc, #116] @ (1b8074 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (1b8078 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r3, [pc, #108] @ (1b807c ) │ │ │ │ ldr r2, [pc, #112] @ (1b8080 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (1b8084 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f6a00 │ │ │ │ - stmia r6!, {r3, r6} │ │ │ │ + b.w 2f6a50 │ │ │ │ + stmia r6!, {r3, r4, r7} │ │ │ │ movs r7, r6 │ │ │ │ - adcs.w r0, lr, #42 @ 0x2a │ │ │ │ - @ instruction: 0xf136002a │ │ │ │ + sub.w r0, lr, #42 @ 0x2a │ │ │ │ + @ instruction: 0xf186002a │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5} │ │ │ │ + push {r2, r4, r5, r6} │ │ │ │ movs r6, r5 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #13 │ │ │ │ + lsrs r2, r1, #15 │ │ │ │ movs r0, r6 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #20] │ │ │ │ + strh r4, [r3, #22] │ │ │ │ movs r3, r6 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 6, cr0, cr2, cr10, {1} │ │ │ │ + cdp2 0, 11, cr0, cr2, cr10, {1} │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 5, cr0, cr12, cr10, {1} │ │ │ │ + cdp2 0, 10, cr0, cr12, cr10, {1} │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #600 @ (adr r3, 1b82d4 ) │ │ │ │ + add r3, pc, #920 @ (adr r3, 1b8414 ) │ │ │ │ movs r3, r5 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 4, cr0, cr4, cr10, {1} │ │ │ │ + cdp2 0, 9, cr0, cr4, cr10, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (1b8170 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #212] @ (1b8174 ) │ │ │ │ @@ -83503,61 +83503,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b813c │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (1b817c ) │ │ │ │ ldr r6, [pc, #188] @ (1b8180 ) │ │ │ │ - bl 2ff264 │ │ │ │ + bl 2ff2b4 │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #168] @ (1b8184 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 2ff41c │ │ │ │ + bl 2ff46c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b8126 │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #0 │ │ │ │ - bl 303984 │ │ │ │ + bl 3039d4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #112] @ (1b8188 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 3035e8 │ │ │ │ + bl 303638 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -83568,63 +83568,63 @@ │ │ │ │ ldr r2, [pc, #76] @ (1b8190 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r2, #168] @ 0xa8 │ │ │ │ - stmia r5!, {r4, r5} │ │ │ │ + cdp2 0, 1, cr0, cr2, cr10, {1} │ │ │ │ + stmia r5!, {r7} │ │ │ │ movs r7, r6 │ │ │ │ - stc2l 0, cr0, [ip, #168] @ 0xa8 │ │ │ │ - ldc2l 0, cr0, [lr, #168] @ 0xa8 │ │ │ │ - ldc2l 0, cr0, [r2, #168]! @ 0xa8 │ │ │ │ - stc2l 0, cr0, [ip, #168]! @ 0xa8 │ │ │ │ + cdp2 0, 1, cr0, cr12, cr10, {1} │ │ │ │ + cdp2 0, 2, cr0, cr14, cr10, {1} │ │ │ │ + cdp2 0, 4, cr0, cr2, cr10, {1} │ │ │ │ + cdp2 0, 3, cr0, cr12, cr10, {1} │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r2, r1 │ │ │ │ + uxtb r2, r3 │ │ │ │ movs r6, r5 │ │ │ │ - ldc2 0, cr0, [lr, #-168]! @ 0xffffff58 │ │ │ │ + stc2 0, cr0, [lr, #168] @ 0xa8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1b81d4 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (1b81d8 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (1b81dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (1b81e0 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 17e29c │ │ │ │ - stmia r4!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ - ldc2 0, cr0, [r0], #168 @ 0xa8 │ │ │ │ - stc2l 0, cr0, [r2], {42} @ 0x2a │ │ │ │ - bmi.n 1b8214 │ │ │ │ + stc2 0, cr0, [r0, #-168] @ 0xffffff58 │ │ │ │ + ldc2 0, cr0, [r2, #-168] @ 0xffffff58 │ │ │ │ + bmi.n 1b82b4 │ │ │ │ movs r6, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1b8224 │ │ │ │ sub sp, #12 │ │ │ │ @@ -83632,27 +83632,27 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (1b822c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (1b8230 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 17e29c │ │ │ │ - stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r5} │ │ │ │ movs r7, r6 │ │ │ │ - stc2l 0, cr0, [r0], #-168 @ 0xffffff58 │ │ │ │ - ldc2l 0, cr0, [r2], #-168 @ 0xffffff58 │ │ │ │ - bcc.n 1b81c4 │ │ │ │ + ldc2 0, cr0, [r0], #168 @ 0xa8 │ │ │ │ + stc2l 0, cr0, [r2], {42} @ 0x2a │ │ │ │ + bmi.n 1b8264 │ │ │ │ movs r6, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1b8274 │ │ │ │ sub sp, #12 │ │ │ │ @@ -83660,27 +83660,27 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (1b827c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (1b8280 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 17e29c │ │ │ │ - stmia r3!, {r1, r2, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - ldc2 0, cr0, [r0], {42} @ 0x2a │ │ │ │ - stc2 0, cr0, [r2], #-168 @ 0xffffff58 │ │ │ │ - bcc.n 1b8374 │ │ │ │ + stc2l 0, cr0, [r0], #-168 @ 0xffffff58 │ │ │ │ + ldc2l 0, cr0, [r2], #-168 @ 0xffffff58 │ │ │ │ + bcc.n 1b8214 │ │ │ │ movs r6, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1b82c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -83688,27 +83688,27 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (1b82cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (1b82d0 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 17e29c │ │ │ │ - stmia r3!, {r1, r2, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r7} │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xfbc0002a │ │ │ │ - @ instruction: 0xfbd2002a │ │ │ │ - bcc.n 1b8324 │ │ │ │ + ldc2 0, cr0, [r0], {42} @ 0x2a │ │ │ │ + stc2 0, cr0, [r2], #-168 @ 0xffffff58 │ │ │ │ + bcc.n 1b83c4 │ │ │ │ movs r6, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 1b8380 │ │ │ │ sub sp, #16 │ │ │ │ @@ -83725,22 +83725,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (1b838c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (1b8390 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 431044 │ │ │ │ + bl 431094 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b8332 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 1b8352 │ │ │ │ @@ -83751,15 +83751,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (1b839c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #76] @ (1b83a0 ) │ │ │ │ ldr r3, [pc, #48] @ (1b8388 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -83771,26 +83771,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ bics r4, r3 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb6e002a │ │ │ │ - @ instruction: 0xfb58002a │ │ │ │ - stmia r2!, {r1, r2, r4, r7} │ │ │ │ + @ instruction: 0xfbbe002a │ │ │ │ + @ instruction: 0xfba8002a │ │ │ │ + stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xfb98002a │ │ │ │ - smlatb r0, ip, sl, r0 │ │ │ │ + @ instruction: 0xfbe8002a │ │ │ │ + @ instruction: 0xfb6c002a │ │ │ │ orrs r6, r7 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 1b8450 │ │ │ │ @@ -83808,22 +83808,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (1b845c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (1b8460 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 431044 │ │ │ │ + bl 431094 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b8402 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 1b8422 │ │ │ │ @@ -83834,15 +83834,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (1b846c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #76] @ (1b8470 ) │ │ │ │ ldr r3, [pc, #48] @ (1b8458 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -83854,26 +83854,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r3, r4} │ │ │ │ + stmia r2!, {r3, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ cmn r4, r1 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa9e002a │ │ │ │ - @ instruction: 0xfa88002a │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + @ instruction: 0xfaee002a │ │ │ │ + @ instruction: 0xfad8002a │ │ │ │ + stmia r2!, {r1, r2, r4} │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xfaf8002a │ │ │ │ - @ instruction: 0xfa4c002a │ │ │ │ + @ instruction: 0xfb48002a │ │ │ │ + @ instruction: 0xfa9c002a │ │ │ │ negs r6, r5 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 1b8520 │ │ │ │ @@ -83891,22 +83891,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (1b852c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (1b8530 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 431044 │ │ │ │ + bl 431094 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b84d2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 1b84f2 │ │ │ │ @@ -83917,15 +83917,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (1b853c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #76] @ (1b8540 ) │ │ │ │ ldr r3, [pc, #48] @ (1b8528 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -83937,26 +83937,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r1!, {r3, r6} │ │ │ │ + stmia r1!, {r3, r4, r7} │ │ │ │ movs r7, r6 │ │ │ │ rors r4, r7 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 {d16[1]}, [lr], sl │ │ │ │ - ldrsh.w r0, [r8, #42] @ 0x2a │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xfa1e002a │ │ │ │ + @ instruction: 0xfa08002a │ │ │ │ + stmia r1!, {r1, r2, r6} │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xfa58002a │ │ │ │ - ldr??.w r0, [ip, sl, lsl #2] │ │ │ │ + @ instruction: 0xfaa8002a │ │ │ │ + vst1.8 {d16[1]}, [ip], sl │ │ │ │ sbcs r6, r3 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 1b85f0 │ │ │ │ @@ -83974,22 +83974,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (1b85fc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (1b8600 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 431044 │ │ │ │ + bl 431094 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b85a2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 1b85c2 │ │ │ │ @@ -84000,15 +84000,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (1b860c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #76] @ (1b8610 ) │ │ │ │ ldr r3, [pc, #48] @ (1b85f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -84020,26 +84020,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r0!, {r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r3, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ asrs r4, r5 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [lr, #42] @ 0x2a │ │ │ │ - str??.w r0, [r8, #42] @ 0x2a │ │ │ │ - stmia r0!, {r1, r2, r5} │ │ │ │ + vst4.8 {d16-d19}, [lr :128], sl │ │ │ │ + ldrsh.w r0, [r8, sl, lsl #2] │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ - ldrsh.w r0, [r4, #42] @ 0x2a │ │ │ │ - strh.w r0, [ip, #42] @ 0x2a │ │ │ │ + @ instruction: 0xfa04002a │ │ │ │ + ldr??.w r0, [ip, #42] @ 0x2a │ │ │ │ lsrs r6, r1 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1b864c │ │ │ │ @@ -84048,69 +84048,69 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (1b8654 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - itte ge │ │ │ │ - movge r7, r6 │ │ │ │ - ldrhge.w r0, [r0, sl, lsl #2] │ │ │ │ - strlt.w r0, [r2, sl, lsl #2] │ │ │ │ + itet │ │ │ │ + mov r7, r6 │ │ │ │ + strbal.w r0, [r0, #42] @ 0x2a │ │ │ │ + ldrb.w r0, [r2, #42] @ 0x2a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1b8690 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (1b8694 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (1b8698 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - ittt vs │ │ │ │ - movvs r7, r6 │ │ │ │ - @ instruction: 0xf7ec002a │ │ │ │ - @ instruction: 0xf7fe002a │ │ │ │ + itee lt │ │ │ │ + movlt r7, r6 │ │ │ │ + ldrhge.w r0, [ip, sl, lsl #2] │ │ │ │ + strge.w r0, [lr, sl, lsl #2] │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1b86d4 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (1b86d8 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (1b86dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - ittt ne │ │ │ │ - movne r7, r6 │ │ │ │ - @ instruction: 0xf7a8002a │ │ │ │ - @ instruction: 0xf7ba002a │ │ │ │ + itee vs │ │ │ │ + movvs r7, r6 │ │ │ │ + @ instruction: 0xf7f8002a │ │ │ │ + strbvc.w r0, [sl, sl, lsl #2] │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1b8730 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -84118,33 +84118,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (1b8738 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bkpt 0x00da │ │ │ │ - movs r7, r6 │ │ │ │ - @ instruction: 0xf764002a │ │ │ │ - @ instruction: 0xf776002a │ │ │ │ + itet cs │ │ │ │ + movcs r7, r6 │ │ │ │ + @ instruction: 0xf7b4002a │ │ │ │ + @ instruction: 0xf7c6002a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1b878c │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -84152,88 +84152,88 @@ │ │ │ │ ldr r1, [pc, #60] @ (1b8794 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bkpt 0x007e │ │ │ │ + bkpt 0x00ce │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf708002a │ │ │ │ - @ instruction: 0xf71a002a │ │ │ │ + @ instruction: 0xf758002a │ │ │ │ + @ instruction: 0xf76a002a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (1b8814 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #108] @ (1b8818 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (1b881c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 1b8808 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 1b87f0 │ │ │ │ ldr.w ip, [pc, #84] @ 1b8820 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (1b8824 ) │ │ │ │ ldr r1, [pc, #84] @ (1b8828 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #0 │ │ │ │ - bl 303490 │ │ │ │ + bl 3034e0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17e520 │ │ │ │ blx 17e844 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 1b87c4 │ │ │ │ nop │ │ │ │ - bkpt 0x0024 │ │ │ │ + bkpt 0x0074 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf6b0002a │ │ │ │ - movt r0, #2090 @ 0x82a │ │ │ │ - bkpt 0x0002 │ │ │ │ + @ instruction: 0xf700002a │ │ │ │ + @ instruction: 0xf710002a │ │ │ │ + bkpt 0x0052 │ │ │ │ movs r7, r6 │ │ │ │ - movt r0, #51242 @ 0xc82a │ │ │ │ - @ instruction: 0xf6e2002a │ │ │ │ + @ instruction: 0xf71c002a │ │ │ │ + @ instruction: 0xf732002a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (1b88a8 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #108] @ (1b88ac ) │ │ │ │ @@ -84243,15 +84243,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 1b887e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 1805c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -84266,28 +84266,28 @@ │ │ │ │ ldr r2, [pc, #52] @ (1b88b4 ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf620002a │ │ │ │ - pop {r1, r2, r3, r7, pc} │ │ │ │ + @ instruction: 0xf670002a │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf626002a │ │ │ │ - @ instruction: 0xf70c002a │ │ │ │ + @ instruction: 0xf676002a │ │ │ │ + @ instruction: 0xf75c002a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (1b8960 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #152] @ (1b8964 ) │ │ │ │ @@ -84296,15 +84296,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (1b896c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #140] @ (1b8970 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 1b88f4 │ │ │ │ ldr r3, [pc, #132] @ (1b8974 ) │ │ │ │ add r3, pc │ │ │ │ @@ -84352,26 +84352,26 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 1ba66c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 1b88f4 │ │ │ │ nop │ │ │ │ - pop {r2, pc} │ │ │ │ + pop {r2, r4, r6, pc} │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf58a002a │ │ │ │ - sub.w r0, r2, #11141120 @ 0xaa0000 │ │ │ │ + rsbs r0, sl, #11141120 @ 0xaa0000 │ │ │ │ + @ instruction: 0xf5f2002a │ │ │ │ subs r5, #184 @ 0xb8 │ │ │ │ movs r5, r7 │ │ │ │ movs r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #190 @ 0xbe │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subw r0, lr, #2090 @ 0x82a │ │ │ │ - subw r0, r2, #2090 @ 0x82a │ │ │ │ + @ instruction: 0xf6fe002a │ │ │ │ + @ instruction: 0xf6f2002a │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 1b890c │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -84401,19 +84401,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 303304 │ │ │ │ + bl 303354 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 1b8a04 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 1b8a34 │ │ │ │ @@ -84436,20 +84436,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 303304 │ │ │ │ + bl 303354 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b8a04 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 1b8b20 │ │ │ │ ldr.w r2, [pc, #1192] @ 1b8f04 │ │ │ │ movs r4, #0 │ │ │ │ @@ -84593,19 +84593,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (1b8f18 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 30339c │ │ │ │ + bl 3033ec │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1b8a04 │ │ │ │ movs r0, #1 │ │ │ │ b.n 1b8a0a │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 1b8a04 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -84905,35 +84905,35 @@ │ │ │ │ b.n 1b8db6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #240 @ 0xf0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4e6002a │ │ │ │ - pop {r3} │ │ │ │ + @ instruction: 0xf536002a │ │ │ │ + pop {r3, r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf4e6002a │ │ │ │ + @ instruction: 0xf536002a │ │ │ │ subs r4, #130 @ 0x82 │ │ │ │ movs r5, r7 │ │ │ │ ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - eors.w r0, lr, #11141120 @ 0xaa0000 │ │ │ │ - orn r0, r6, #11141120 @ 0xaa0000 │ │ │ │ - rev r6, r4 │ │ │ │ + @ instruction: 0xf4ee002a │ │ │ │ + @ instruction: 0xf4b6002a │ │ │ │ + rev16 r6, r6 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf2ec002a │ │ │ │ - @ instruction: 0xf302002a │ │ │ │ - @ instruction: 0xf376002a │ │ │ │ - @ instruction: 0xf350002a │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + @ instruction: 0xf33c002a │ │ │ │ + @ instruction: 0xf352002a │ │ │ │ + @ instruction: 0xf3c6002a │ │ │ │ + @ instruction: 0xf3a0002a │ │ │ │ + cbnz r6, 1b8f2e │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xb8aa │ │ │ │ + @ instruction: 0xb8fa │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf268002a │ │ │ │ + @ instruction: 0xf2b8002a │ │ │ │ ldr r3, [pc, #88] @ (1b8f8c ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1b8f66 │ │ │ │ mov ip, r1 │ │ │ │ @@ -85000,15 +85000,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (1b8ff8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -85040,15 +85040,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (1b9044 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (1b9048 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 43cc00 │ │ │ │ + b.w 43cc50 │ │ │ │ ldr r0, [pc, #24] @ (1b904c ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 1b9008 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 1b901e │ │ │ │ @@ -85074,15 +85074,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (1b9088 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 43cc00 │ │ │ │ + b.w 43cc50 │ │ │ │ ldr r2, [pc, #16] @ (1b908c ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 1b905a │ │ │ │ nop │ │ │ │ strb r0, [r7, #3] │ │ │ │ movs r5, r7 │ │ │ │ @@ -85104,15 +85104,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [pc, #20] @ (1b90cc ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 43cc00 │ │ │ │ + b.w 43cc50 │ │ │ │ ldr r1, [pc, #12] @ (1b90d0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 1b90a8 │ │ │ │ nop │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ @@ -85157,15 +85157,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 1b9110 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ @@ -85194,15 +85194,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (1b937c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #488] @ (1b9380 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1b934e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -85237,15 +85237,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 1b91a6 │ │ │ │ ldr r3, [pc, #404] @ (1b9384 ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #384] @ (1b9380 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b91a4 │ │ │ │ ldr r3, [pc, #384] @ (1b9388 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -85258,24 +85258,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1b91a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (1b9390 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1b91a6 │ │ │ │ ldr r2, [pc, #356] @ (1b9394 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #320] @ (1b9380 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1b91a4 │ │ │ │ ldr r2, [pc, #332] @ (1b9398 ) │ │ │ │ @@ -85289,24 +85289,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1b91a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (1b939c ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1b91a6 │ │ │ │ ldr r2, [pc, #264] @ (1b937c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #252] @ (1b9380 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1b91a4 │ │ │ │ ldr r2, [pc, #272] @ (1b93a0 ) │ │ │ │ @@ -85320,24 +85320,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 1b91a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (1b93a4 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1b91a6 │ │ │ │ ldr r2, [pc, #200] @ (1b937c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #188] @ (1b9380 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1b91a4 │ │ │ │ ldr r2, [pc, #212] @ (1b93a8 ) │ │ │ │ @@ -85351,25 +85351,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1b91a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (1b93ac ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1b91a6 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 1b7994 │ │ │ │ ldr r3, [pc, #128] @ (1b9384 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r2, [pc, #112] @ (1b9380 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1b91a4 │ │ │ │ ldr r3, [pc, #148] @ (1b93b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -85385,15 +85385,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (1b93b4 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1b91a6 │ │ │ │ ldr r2, [pc, #104] @ (1b93b8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1b91a4 │ │ │ │ @@ -85403,52 +85403,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 1b91a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (1b93bc ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b91a4 │ │ │ │ nop │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ + lsrs r0, r0, #9 │ │ │ │ movs r3, r5 │ │ │ │ cmp r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #7 │ │ │ │ + lsrs r6, r6, #8 │ │ │ │ movs r3, r5 │ │ │ │ movs r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #7 │ │ │ │ + lsrs r0, r4, #8 │ │ │ │ movs r3, r5 │ │ │ │ adds r0, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #6 │ │ │ │ + lsrs r4, r0, #8 │ │ │ │ movs r3, r5 │ │ │ │ movs r3, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + lsrs r0, r4, #3 │ │ │ │ movs r3, r5 │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r6, #6 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b93c0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85485,19 +85485,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (1b942c ) │ │ │ │ ldr r0, [pc, #16] @ (1b9430 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - uxth r6, r2 │ │ │ │ + uxtb r6, r4 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r4, r4, #3 │ │ │ │ + lsrs r4, r6, #4 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r5, #3 │ │ │ │ + lsrs r6, r7, #4 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -85530,30 +85530,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 1b94b6 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 1b94fc │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 1b94c4 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 1b93c0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 41c3f8 │ │ │ │ + bl 41c448 │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 1b9518 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -85608,25 +85608,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ cmp r5, #76 @ 0x4c │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #50 @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r4, 1b957e │ │ │ │ + cbz r4, 1b9592 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r2, #2 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r2, #31 │ │ │ │ + lsrs r6, r4, #32 │ │ │ │ movs r3, r5 │ │ │ │ - cbz r4, 1b9584 │ │ │ │ + cbz r4, 1b9598 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r2, #2 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r7, #30 │ │ │ │ + lsrs r6, r1, #32 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9570 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85665,27 +85665,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (1b95e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b958a │ │ │ │ ldr r0, [pc, #28] @ (1b95e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1b958a │ │ │ │ adds r1, #18 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #31 │ │ │ │ + lsrs r0, r6, #32 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b95ec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -85784,15 +85784,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 240364 │ │ │ │ cbz r0, 1b96ea │ │ │ │ bl 28950c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 41c3f8 │ │ │ │ + b.w 41c448 │ │ │ │ nop │ │ │ │ ldr r4, [r2, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #82 @ 0x52 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 001b9700 : │ │ │ │ @@ -85847,25 +85847,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (1b986c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (1b9870 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #228] @ (1b9874 ) │ │ │ │ ldr r1, [pc, #232] @ (1b9878 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #216] @ (1b987c ) │ │ │ │ ldr r3, [pc, #188] @ (1b9864 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85889,26 +85889,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (1b9888 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1b97a2 │ │ │ │ bl 2404fc │ │ │ │ cbnz r0, 1b9800 │ │ │ │ movs r0, #12 │ │ │ │ bl 240364 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b97a2 │ │ │ │ bl 28950c │ │ │ │ b.n 1b97a2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 1b97a2 │ │ │ │ movs r7, #1 │ │ │ │ b.n 1b9820 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1b93c0 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -85945,27 +85945,27 @@ │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #106 @ 0x6a │ │ │ │ movs r5, r7 │ │ │ │ adds r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #25 │ │ │ │ + lsls r2, r4, #26 │ │ │ │ movs r3, r5 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r7, sp, #456 @ 0x1c8 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r6, r5, #21 │ │ │ │ + lsls r6, r7, #22 │ │ │ │ movs r3, r5 │ │ │ │ cmp r6, #238 @ 0xee │ │ │ │ movs r5, r7 │ │ │ │ - add r6, sp, #848 @ 0x350 │ │ │ │ + add r7, sp, #144 @ 0x90 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r6, r3, #23 │ │ │ │ + lsls r6, r5, #24 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r3, #20 │ │ │ │ + lsls r6, r5, #21 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b988c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86070,26 +86070,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 240364 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b9912 │ │ │ │ b.n 1b996c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 17e220 │ │ │ │ ldr r3, [pc, #48] @ (1b99f0 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -86098,15 +86098,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (1b99f4 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 1b991c │ │ │ │ cmp r0, #156 @ 0x9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r0, #146 @ 0x92 │ │ │ │ lsls r0, r1, #1 │ │ │ │ @@ -86282,15 +86282,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -86391,15 +86391,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -86544,15 +86544,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -86595,21 +86595,21 @@ │ │ │ │ cmp r0, #2 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001b9ed0 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (1b9edc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 43cbc8 │ │ │ │ + b.w 43cc18 │ │ │ │ nop │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 001b9ee0 : │ │ │ │ - b.w 43cbe0 │ │ │ │ + b.w 43cc30 │ │ │ │ │ │ │ │ 001b9ee4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (1b9f60 ) │ │ │ │ @@ -86684,15 +86684,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 1b9fb8 │ │ │ │ bl 1b8ffc │ │ │ │ ldr r0, [pc, #96] @ (1b9ffc ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -86705,42 +86705,42 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (1ba008 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ b.n 1b9fa6 │ │ │ │ ldr r3, [pc, #48] @ (1ba00c ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (1ba010 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (1ba014 ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1b9fd6 │ │ │ │ str r2, [r4, #28] │ │ │ │ movs r5, r7 │ │ │ │ movs r2, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #968 @ (adr r6, 1ba3cc ) │ │ │ │ + add r7, pc, #264 @ (adr r7, 1ba10c ) │ │ │ │ movs r7, r6 │ │ │ │ - ldc2 0, cr0, [lr, #-168]! @ 0xffffff58 │ │ │ │ - cdp2 0, 5, cr0, cr2, cr10, {1} │ │ │ │ - add r6, pc, #840 @ (adr r6, 1ba358 ) │ │ │ │ + stc2 0, cr0, [lr, #168] @ 0xa8 │ │ │ │ + cdp2 0, 10, cr0, cr2, cr10, {1} │ │ │ │ + add r7, pc, #136 @ (adr r7, 1ba098 ) │ │ │ │ movs r7, r6 │ │ │ │ - ldc2 0, cr0, [ip, #-168] @ 0xffffff58 │ │ │ │ - cdp2 0, 1, cr0, cr2, cr10, {1} │ │ │ │ + stc2l 0, cr0, [ip, #-168]! @ 0xffffff58 │ │ │ │ + cdp2 0, 6, cr0, cr2, cr10, {1} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ lsl.w ip, ip, r3 │ │ │ │ @@ -87003,15 +87003,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (1ba2f4 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 43bbb0 │ │ │ │ + b.w 43bc00 │ │ │ │ movs r0, #12 │ │ │ │ blx 17e220 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -87034,25 +87034,25 @@ │ │ │ │ bpl.n 1ba286 │ │ │ │ ldr r0, [pc, #36] @ (1ba304 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ movs r4, #44 @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xfb9c002a │ │ │ │ + @ instruction: 0xfbec002a │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb82002a │ │ │ │ + @ instruction: 0xfbd2002a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (1ba3a8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #144] @ (1ba3ac ) │ │ │ │ @@ -87321,77 +87321,77 @@ │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ add r1, pc │ │ │ │ strd r1, r9, [sp] │ │ │ │ ldr r1, [pc, #140] @ (1ba650 ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ba580 │ │ │ │ ldr r1, [pc, #128] @ (1ba654 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (1ba658 ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (1ba65c ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ba57a │ │ │ │ ldr r3, [pc, #112] @ (1ba660 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ba416 │ │ │ │ ldr r3, [pc, #104] @ (1ba664 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1ba416 │ │ │ │ ldr r0, [pc, #96] @ (1ba668 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1ba416 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #194 @ 0xc2 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #174 @ 0xae │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf98e0030 │ │ │ │ - @ instruction: 0xfaa6002a │ │ │ │ - @ instruction: 0xfaac002a │ │ │ │ - stmia r4!, {r2, r3, r5} │ │ │ │ + ldr??.w r0, [lr, #48] @ 0x30 │ │ │ │ + @ instruction: 0xfaf6002a │ │ │ │ + @ instruction: 0xfafc002a │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xfa28002a │ │ │ │ - str r0, [r4, #88] @ 0x58 │ │ │ │ + @ instruction: 0xfa78002a │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ movs r3, r5 │ │ │ │ - ldr??.w r0, [lr, #42] @ 0x2a │ │ │ │ + @ instruction: 0xfa4e002a │ │ │ │ movs r1, #16 │ │ │ │ movs r5, r7 │ │ │ │ - vst4.8 {d0-d3}, [r4 :128], sl │ │ │ │ - add r1, pc, #304 @ (adr r1, 1ba780 ) │ │ │ │ + ldr??.w r0, [r4, sl, lsl #2] │ │ │ │ + add r1, pc, #624 @ (adr r1, 1ba8c0 ) │ │ │ │ movs r7, r6 │ │ │ │ - str??.w r0, [r6, #42] @ 0x2a │ │ │ │ - ldrsb.w r0, [lr, sl, lsl #2] │ │ │ │ - add r1, pc, #192 @ (adr r1, 1ba71c ) │ │ │ │ + ldrsh.w r0, [r6, sl, lsl #2] │ │ │ │ + vld4.8 {d16-d19}, [lr :128], sl │ │ │ │ + add r1, pc, #512 @ (adr r1, 1ba85c ) │ │ │ │ movs r7, r6 │ │ │ │ - str.w r0, [sl, #42] @ 0x2a │ │ │ │ + ldrsb.w r0, [sl, sl, lsl #2] │ │ │ │ lsrs r4, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [lr, #42] @ 0x2a │ │ │ │ + ldr.w r0, [lr, #42] @ 0x2a │ │ │ │ │ │ │ │ 001ba66c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -87505,15 +87505,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (1ba7c4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1ba79e │ │ │ │ ldr r0, [pc, #52] @ (1ba7c8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ movs r0, #0 │ │ │ │ b.n 1ba718 │ │ │ │ ldr r3, [pc, #44] @ (1ba7cc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ba790 │ │ │ │ @@ -87521,27 +87521,27 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1ba790 │ │ │ │ ldr r0, [pc, #32] @ (1ba7d4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1ba790 │ │ │ │ nop │ │ │ │ subs r2, r6, #6 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7c4002a │ │ │ │ + ldrb.w r0, [r4, sl, lsl #2] │ │ │ │ lsrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf786002a │ │ │ │ + @ instruction: 0xf7d6002a │ │ │ │ │ │ │ │ 001ba7d8 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ @@ -87576,15 +87576,15 @@ │ │ │ │ blx 17e13c │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4369e8 │ │ │ │ + b.w 436a38 │ │ │ │ │ │ │ │ 001ba840 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -87721,17 +87721,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (1ba9dc ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 17e238 │ │ │ │ - ldr r5, [sp, #360] @ 0x168 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ movs r7, r6 │ │ │ │ - sub.w r0, r6, #11141120 @ 0xaa0000 │ │ │ │ + @ instruction: 0xf5f6002a │ │ │ │ │ │ │ │ 001ba9e0 : │ │ │ │ cbz r1, 1ba9f0 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 1baa08 │ │ │ │ movs r0, #0 │ │ │ │ @@ -87757,15 +87757,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 001baa2c : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -88031,18 +88031,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1bacd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf2b8002a │ │ │ │ - movt r0, #32810 @ 0x802a │ │ │ │ + @ instruction: 0xf308002a │ │ │ │ + @ instruction: 0xf318002a │ │ │ │ │ │ │ │ 001bacd8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -88245,15 +88245,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 436884 │ │ │ │ + bl 4368d4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 1baf56 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -88263,15 +88263,15 @@ │ │ │ │ cbz r0, 1baf5a │ │ │ │ ldr r1, [pc, #156] @ (1bafa8 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 17f018 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #140] @ (1bafac ) │ │ │ │ ldr r3, [pc, #124] @ (1baf9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -88300,19 +88300,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (1bafc0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #331 @ 0x14b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4369e8 │ │ │ │ + bl 436a38 │ │ │ │ b.n 1baf56 │ │ │ │ ldr r1, [pc, #64] @ (1bafc4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (1bafc8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -88327,24 +88327,24 @@ │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #31 │ │ │ │ movs r5, r7 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ asrs r4, r6, #29 │ │ │ │ movs r5, r7 │ │ │ │ - str r7, [sp, #880] @ 0x370 │ │ │ │ + ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r7, r6 │ │ │ │ - orr.w r0, lr, #42 @ 0x2a │ │ │ │ - str r7, [sp, #792] @ 0x318 │ │ │ │ + eors.w r0, lr, #42 @ 0x2a │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ movs r7, r6 │ │ │ │ - orr.w r0, r6, #42 @ 0x2a │ │ │ │ - ands.w r0, r0, #42 @ 0x2a │ │ │ │ - str r7, [sp, #648] @ 0x288 │ │ │ │ + eors.w r0, r6, #42 @ 0x2a │ │ │ │ + orn r0, r0, #42 @ 0x2a │ │ │ │ + str r7, [sp, #968] @ 0x3c8 │ │ │ │ movs r7, r6 │ │ │ │ - and.w r0, r4, #42 @ 0x2a │ │ │ │ + orrs.w r0, r4, #42 @ 0x2a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88359,25 +88359,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (1bb088 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #128] @ (1bb08c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #120] @ (1bb090 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 17fcec <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -88411,30 +88411,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 1b99f8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1b95ec │ │ │ │ nop │ │ │ │ - vaddl.s8 q8, d4, d26 │ │ │ │ - vaddl.s8 q8, d0, d26 │ │ │ │ - vext.8 d0, d12, d26, #0 │ │ │ │ + ands.w r0, r4, #42 @ 0x2a │ │ │ │ + ands.w r0, r0, #42 @ 0x2a │ │ │ │ + and.w r0, ip, #42 @ 0x2a │ │ │ │ │ │ │ │ 001bb094 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (1bb0e4 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (1bb0e8 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 1bb0ce │ │ │ │ ldr r1, [pc, #48] @ (1bb0ec ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -88450,15 +88450,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ asrs r2, r2, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vhadd.s d0, d4, d26 │ │ │ │ + vaddl.s8 q0, d4, d26 │ │ │ │ str r4, [r5, r2] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001bb0f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -88473,15 +88473,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ mov r1, sp │ │ │ │ bl 1b9f64 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (1bb16c ) │ │ │ │ ldr r3, [pc, #44] @ (1bb164 ) │ │ │ │ @@ -88502,15 +88502,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r1, #22 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, r3] │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ movs r6, r5 │ │ │ │ asrs r6, r3, #21 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001bb170 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -88543,33 +88543,33 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1bb19e │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 41c0ec │ │ │ │ + b.w 41c13c │ │ │ │ ldr r1, [pc, #24] @ (1bb1f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3b50f8 │ │ │ │ - ldr r4, [r3, #28] │ │ │ │ + b.w 3b5148 │ │ │ │ + ldr r4, [r5, #32] │ │ │ │ movs r6, r5 │ │ │ │ - cdp 0, 5, cr0, cr6, cr10, {1} │ │ │ │ - cdp 0, 7, cr0, cr12, cr10, {1} │ │ │ │ - cdp 0, 1, cr0, cr12, cr10, {1} │ │ │ │ + cdp 0, 10, cr0, cr6, cr10, {1} │ │ │ │ + cdp 0, 12, cr0, cr12, cr10, {1} │ │ │ │ + cdp 0, 6, cr0, cr12, cr10, {1} │ │ │ │ │ │ │ │ 001bb1fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -88612,15 +88612,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1bb3d8 │ │ │ │ ldr r3, [pc, #480] @ (1bb460 ) │ │ │ │ ldr r1, [pc, #484] @ (1bb464 ) │ │ │ │ ldr.w r9, [pc, #484] @ 1bb468 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -88631,100 +88631,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (1bb470 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 1bb2c0 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (1bb474 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (1bb478 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (1bb47c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 1bb30e │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (1bb480 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bb2a0 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #392] @ (1bb484 ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ b.n 1bb2aa │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1bb386 │ │ │ │ ldr.w r8, [pc, #364] @ 1bb488 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 1bb344 │ │ │ │ ldr r1, [pc, #352] @ (1bb48c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 1bb37c │ │ │ │ ldr r1, [pc, #344] @ (1bb490 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1bb382 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (1bb494 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1bb328 │ │ │ │ ldr r2, [pc, #288] @ (1bb498 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1bb328 │ │ │ │ ldr r2, [pc, #284] @ (1bb49c ) │ │ │ │ @@ -88736,22 +88736,22 @@ │ │ │ │ cbz r3, 1bb3de │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 1bb39c │ │ │ │ ldr r1, [pc, #268] @ (1bb4a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1bb262 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 41c074 │ │ │ │ + bl 41c0c4 │ │ │ │ ldr r2, [pc, #244] @ (1bb4a4 ) │ │ │ │ ldr r3, [pc, #152] @ (1bb44c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -88771,91 +88771,91 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 1bb40a │ │ │ │ ldr r3, [pc, #120] @ (1bb460 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (1bb4a8 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (1bb4ac ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1bb38c │ │ │ │ ldr r3, [pc, #84] @ (1bb460 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #108] @ (1bb484 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ b.n 1bb3f8 │ │ │ │ ldr r2, [pc, #52] @ (1bb464 ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 1bb318 │ │ │ │ ldr r1, [pc, #120] @ (1bb4b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1bb3ae │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r0, #18 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r6, #17 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [lr, #168]! @ 0xa8 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ + cdp 0, 4, cr0, cr14, cr10, {1} │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r3, #16] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ movs r6, r5 │ │ │ │ - ldcl 0, cr0, [r2, #168] @ 0xa8 │ │ │ │ + cdp 0, 2, cr0, cr2, cr10, {1} │ │ │ │ subs r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r7, #16] │ │ │ │ movs r6, r5 │ │ │ │ - ldc 0, cr0, [lr, #168] @ 0xa8 │ │ │ │ - ldc 0, cr0, [r6, #168]! @ 0xa8 │ │ │ │ - lsrs r0, r4, #25 │ │ │ │ + stcl 0, cr0, [lr, #168]! @ 0xa8 │ │ │ │ + cdp 0, 0, cr0, cr6, cr10, {1} │ │ │ │ + lsrs r0, r6, #26 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ movs r2, r5 │ │ │ │ - ldc 0, cr0, [r8, #168]! @ 0xa8 │ │ │ │ - ldcl 0, cr0, [r8, #-168]! @ 0xffffff58 │ │ │ │ + cdp 0, 0, cr0, cr8, cr10, {1} │ │ │ │ + stcl 0, cr0, [r8, #168] @ 0xa8 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4, #-168]! @ 0xffffff58 │ │ │ │ - stcl 0, cr0, [r0, #-168]! @ 0xffffff58 │ │ │ │ - stcl 0, cr0, [r6, #-168]! @ 0xffffff58 │ │ │ │ - stcl 0, cr0, [lr], #168 @ 0xa8 │ │ │ │ - lsrs r0, r2, #22 │ │ │ │ + ldc 0, cr0, [r4, #168]! @ 0xa8 │ │ │ │ + ldc 0, cr0, [r0, #168]! @ 0xa8 │ │ │ │ + ldc 0, cr0, [r6, #168]! @ 0xa8 │ │ │ │ + ldc 0, cr0, [lr, #-168]! @ 0xffffff58 │ │ │ │ + lsrs r0, r4, #23 │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r2, r1, #22 │ │ │ │ + lsrs r2, r3, #23 │ │ │ │ movs r1, r6 │ │ │ │ - stc 0, cr0, [r2, #-168]! @ 0xffffff58 │ │ │ │ + ldcl 0, cr0, [r2, #-168]! @ 0xffffff58 │ │ │ │ asrs r2, r4, #11 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r2, #20 │ │ │ │ + lsrs r2, r4, #21 │ │ │ │ movs r1, r6 │ │ │ │ - stcl 0, cr0, [sl], #-168 @ 0xffffff58 │ │ │ │ - stc 0, cr0, [r8], {42} @ 0x2a │ │ │ │ + ldc 0, cr0, [sl], #168 @ 0xa8 │ │ │ │ + mrrc 0, 2, r0, r8, cr10 │ │ │ │ │ │ │ │ 001bb4b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -88867,51 +88867,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bb640 │ │ │ │ ldr r1, [pc, #380] @ (1bb65c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1bb60c │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1bb5ee │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1bb5e8 │ │ │ │ ldr r2, [pc, #356] @ (1bb660 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (1bb664 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #348] @ (1bb668 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #340] @ (1bb66c ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [pc, #332] @ (1bb670 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #324] @ (1bb674 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bb62a │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1bb62a │ │ │ │ ldr.w r9, [pc, #300] @ 1bb678 │ │ │ │ @@ -88920,47 +88920,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 1bb56a │ │ │ │ ldr r1, [pc, #296] @ (1bb684 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1bb634 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (1bb688 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (1bb68c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (1bb690 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 1bb694 │ │ │ │ ldr r2, [pc, #212] @ (1bb698 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -88979,77 +88979,77 @@ │ │ │ │ b.n 1bb4fe │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (1bb6a4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bb4fa │ │ │ │ b.n 1bb5e8 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (1bb6a8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bb4f4 │ │ │ │ b.n 1bb5ee │ │ │ │ ldr r1, [pc, #128] @ (1bb6ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 41be58 │ │ │ │ + b.w 41bea8 │ │ │ │ ldr r1, [pc, #108] @ (1bb6b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 41be58 │ │ │ │ + b.w 41bea8 │ │ │ │ nop │ │ │ │ asrs r2, r0, #7 │ │ │ │ movs r5, r7 │ │ │ │ - stc 0, cr0, [ip], {42} @ 0x2a │ │ │ │ - rsb r0, ip, sl, asr #32 │ │ │ │ - stc 0, cr0, [lr], #-168 @ 0xffffff58 │ │ │ │ - ldc 0, cr0, [r6], #-168 @ 0xffffff58 │ │ │ │ - ldc 0, cr0, [lr], #-168 @ 0xffffff58 │ │ │ │ + mrrc 0, 2, r0, ip, cr10 │ │ │ │ + ldc 0, cr0, [ip], {42} @ 0x2a │ │ │ │ + ldcl 0, cr0, [lr], #-168 @ 0xffffff58 │ │ │ │ + stc 0, cr0, [r6], {42} @ 0x2a │ │ │ │ + stc 0, cr0, [lr], {42} @ 0x2a │ │ │ │ subs r0, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r8], #-168 @ 0xffffff58 │ │ │ │ - ldc 0, cr0, [lr], #-168 @ 0xffffff58 │ │ │ │ - str r0, [r4, #96] @ 0x60 │ │ │ │ + stc 0, cr0, [r8], {42} @ 0x2a │ │ │ │ + stc 0, cr0, [lr], {42} @ 0x2a │ │ │ │ + str r0, [r6, #100] @ 0x64 │ │ │ │ movs r6, r5 │ │ │ │ - sbcs.w r0, sl, sl, asr #32 │ │ │ │ - stc 0, cr0, [r6], {42} @ 0x2a │ │ │ │ - stc 0, cr0, [r0], #-168 @ 0xffffff58 │ │ │ │ - ldc 0, cr0, [r6], {42} @ 0x2a │ │ │ │ - ldc 0, cr0, [r2], {42} @ 0x2a │ │ │ │ + rsb r0, sl, sl, asr #32 │ │ │ │ + ldcl 0, cr0, [r6], {42} @ 0x2a │ │ │ │ + ldcl 0, cr0, [r0], #-168 @ 0xffffff58 │ │ │ │ + stcl 0, cr0, [r6], #-168 @ 0xffffff58 │ │ │ │ + stcl 0, cr0, [r2], #-168 @ 0xffffff58 │ │ │ │ rev r0, r4 │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r7, r4] │ │ │ │ + strh r6, [r1, r6] │ │ │ │ movs r2, r6 │ │ │ │ - strh r4, [r4, r4] │ │ │ │ + strh r4, [r6, r5] │ │ │ │ movs r2, r6 │ │ │ │ - add r1, sp, #552 @ 0x228 │ │ │ │ + add r1, sp, #872 @ 0x368 │ │ │ │ movs r7, r5 │ │ │ │ - adds.w r0, r4, sl, asr #32 │ │ │ │ - @ instruction: 0xeade002a │ │ │ │ - adcs.w r0, r2, sl, asr #32 │ │ │ │ - eors.w r0, r4, sl, asr #32 │ │ │ │ + sbc.w r0, r4, sl, asr #32 │ │ │ │ + @ instruction: 0xeb2e002a │ │ │ │ + sub.w r0, r2, sl, asr #32 │ │ │ │ + @ instruction: 0xeae4002a │ │ │ │ │ │ │ │ 001bb6b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #212] @ (1bb79c ) │ │ │ │ @@ -89063,30 +89063,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (1bb7a8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #192] @ (1bb7ac ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #184] @ (1bb7b0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r1, [pc, #176] @ (1bb7b4 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (1bb7b8 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -89094,15 +89094,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 425b18 │ │ │ │ + bl 425b68 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 1bb76a │ │ │ │ mov r0, r7 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #120] @ (1bb7bc ) │ │ │ │ ldr r3, [pc, #92] @ (1bb7a0 ) │ │ │ │ @@ -89124,15 +89124,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (1bb7c0 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 425b18 │ │ │ │ + bl 425b68 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1bb73a │ │ │ │ cbnz r0, 1bb78a │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -89142,22 +89142,22 @@ │ │ │ │ b.n 1bb73a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r1, #31 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #184 @ 0xb8 │ │ │ │ + ands r0, r1 │ │ │ │ movs r7, r5 │ │ │ │ lsrs r2, r7, #30 │ │ │ │ movs r5, r7 │ │ │ │ - cpsid ai │ │ │ │ + @ instruction: 0xb6c6 │ │ │ │ movs r7, r5 │ │ │ │ - add.w r0, r2, sl, asr #32 │ │ │ │ - stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + adcs.w r0, r2, sl, asr #32 │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ movs r5, r5 │ │ │ │ asrs r0, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #29 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ ... │ │ │ │ @@ -89178,37 +89178,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (1bb888 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #144] @ (1bb88c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #136] @ (1bb890 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (1bb894 ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 425b18 │ │ │ │ + bl 425b68 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 1bb862 │ │ │ │ mov r0, r9 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #92] @ (1bb898 ) │ │ │ │ ldr r3, [pc, #68] @ (1bb880 ) │ │ │ │ @@ -89237,21 +89237,21 @@ │ │ │ │ b.n 1bb832 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r7, #26 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #168 @ 0xa8 │ │ │ │ + subs r6, #248 @ 0xf8 │ │ │ │ movs r7, r5 │ │ │ │ lsrs r2, r5, #26 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r2, #92] @ 0x5c │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ movs r7, r5 │ │ │ │ - ldrd r0, r0, [r2, #168]! @ 0xa8 │ │ │ │ + orr.w r0, r2, sl, asr #32 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #25 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001bb89c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -89288,15 +89288,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43b31c │ │ │ │ + b.w 43b36c │ │ │ │ ldr r1, [pc, #56] @ (1bb93c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 270f40 │ │ │ │ @@ -89304,26 +89304,26 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (1bb944 ) │ │ │ │ ldr r1, [pc, #40] @ (1bb948 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 1bb8f2 │ │ │ │ - @ instruction: 0xe98e002a │ │ │ │ - push {r2, r3, r4, r7} │ │ │ │ + ldrd r0, r0, [lr, #168] @ 0xa8 │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - stmdb ip!, {r1, r3, r5} │ │ │ │ - ldrh r6, [r3, #54] @ 0x36 │ │ │ │ + ldrd r0, r0, [ip, #-168]! @ 0xa8 │ │ │ │ + ldrh r6, [r5, #56] @ 0x38 │ │ │ │ movs r7, r6 │ │ │ │ - ldmdb r4, {r1, r3, r5} │ │ │ │ + strd r0, r0, [r4, #-168]! @ 0xa8 │ │ │ │ bl 7d93e │ │ │ │ - ldmdb r0!, {r1, r3, r5} │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + @ instruction: 0xe980002a │ │ │ │ + ldrh r2, [r7, #54] @ 0x36 │ │ │ │ movs r7, r6 │ │ │ │ - strd r0, r0, [r0], #168 @ 0xa8 │ │ │ │ + ldmdb r0!, {r1, r3, r5} │ │ │ │ │ │ │ │ 001bb94c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #356] @ (1bbac4 ) │ │ │ │ @@ -89339,38 +89339,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 1bbad4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 42c188 │ │ │ │ + bl 42c1d8 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 1bb9f6 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 431044 │ │ │ │ + bl 431094 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 1bba3e │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 1bbaae │ │ │ │ bne.n 1bba3e │ │ │ │ @@ -89400,15 +89400,15 @@ │ │ │ │ beq.n 1bba36 │ │ │ │ movs r0, #16 │ │ │ │ blx 17e220 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1bb9b0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 1b7c8c │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 1bba3e │ │ │ │ @@ -89421,20 +89421,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 1bba0c │ │ │ │ ldr r1, [pc, #156] @ (1bbadc ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 41c1a0 │ │ │ │ + bl 41c1f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 41c1dc │ │ │ │ + bl 41c22c │ │ │ │ ldr r2, [pc, #132] @ (1bbae0 ) │ │ │ │ ldr r3, [pc, #104] @ (1bbac8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -89473,29 +89473,28 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ lsrs r0, r6, #20 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #158 @ 0x9e │ │ │ │ + cmp r0, #238 @ 0xee │ │ │ │ movs r3, r6 │ │ │ │ - ldrd r0, r0, [ip], #168 @ 0xa8 │ │ │ │ - @ instruction: 0xe8d8002a │ │ │ │ - bkpt 0x0042 │ │ │ │ + strd r0, r0, [ip, #-168] @ 0xa8 │ │ │ │ + stmdb r8!, {r1, r3, r5} │ │ │ │ + bkpt 0x0092 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xe856002a │ │ │ │ + stmia.w r6!, {r1, r3, r5} │ │ │ │ lsrs r6, r6, #16 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r2, #40] @ 0x28 │ │ │ │ + ldrh r4, [r4, #42] @ 0x2a │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bb980 │ │ │ │ - movs r2, r5 │ │ │ │ - b.n 1bba74 │ │ │ │ + b.n 1bba20 │ │ │ │ movs r2, r5 │ │ │ │ + @ instruction: 0xe812002a │ │ │ │ │ │ │ │ 001bbaf0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #112] @ (1bbb74 ) │ │ │ │ @@ -89511,37 +89510,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ ldr r3, [pc, #76] @ (1bbb78 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 1bbb36 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 1bbb62 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e5b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1bbb30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4522c0 │ │ │ │ + bl 452310 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 1bbb36 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -89568,44 +89567,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (1bbc60 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #176] @ (1bbc64 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r1, [pc, #168] @ (1bbc68 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (1bbc6c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r3, [pc, #148] @ (1bbc70 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 425b18 │ │ │ │ + bl 425b68 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 1bbc26 │ │ │ │ mov r0, r6 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #116] @ (1bbc74 ) │ │ │ │ ldr r3, [pc, #88] @ (1bbc58 ) │ │ │ │ add r2, pc │ │ │ │ @@ -89642,22 +89641,22 @@ │ │ │ │ b.n 1bbbf6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r0, #12 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf36c002c │ │ │ │ + @ instruction: 0xf3bc002c │ │ │ │ lsrs r2, r6, #11 │ │ │ │ movs r5, r7 │ │ │ │ - bcc.n 1bbcf4 │ │ │ │ + bcc.n 1bbb94 │ │ │ │ movs r4, r5 │ │ │ │ - strh r0, [r3, #14] │ │ │ │ + strh r0, [r5, #16] │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r2, r6} │ │ │ │ movs r6, r5 │ │ │ │ adds r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #10 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001bbc78 : │ │ │ │ @@ -89677,48 +89676,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (1bbd70 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #196] @ (1bbd74 ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (1bbd78 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c188 │ │ │ │ + bl 42c1d8 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c188 │ │ │ │ + bl 42c1d8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ ldr r1, [pc, #128] @ (1bbd7c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -89755,23 +89754,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r0, #8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #244 @ 0xf4 │ │ │ │ + subs r2, #68 @ 0x44 │ │ │ │ movs r7, r5 │ │ │ │ - cmp ip, r5 │ │ │ │ + cmp ip, pc │ │ │ │ movs r3, r6 │ │ │ │ - bx pc │ │ │ │ + blx r9 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 1bb95c │ │ │ │ + b.n 1bb9fc │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r7, r5] │ │ │ │ + strb r2, [r1, r7] │ │ │ │ movs r6, r5 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001bbd84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -89807,15 +89806,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (1bbe94 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89844,15 +89843,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (1bbea8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89863,55 +89862,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (1bbeb4 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43b29c │ │ │ │ + bl 43b2ec │ │ │ │ b.n 1bbdb4 │ │ │ │ ldr r3, [pc, #68] @ (1bbeb8 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (1bbebc ) │ │ │ │ ldr r0, [pc, #68] @ (1bbec0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r7, #3 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r2, #16] │ │ │ │ + ldrh r4, [r4, #18] │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bb9d0 │ │ │ │ + b.n 1bba70 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1bb954 │ │ │ │ + b.n 1bb9f4 │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #12] │ │ │ │ + ldrh r0, [r1, #16] │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bb9ac │ │ │ │ + b.n 1bba4c │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1bb8b0 │ │ │ │ + b.n 1bb950 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1bb83c │ │ │ │ + b.n 1bb8dc │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r2, [r0, #12] │ │ │ │ + ldrh r2, [r2, #14] │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bb7f4 │ │ │ │ + b.n 1bb894 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r7, #12] │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bb838 │ │ │ │ + b.n 1bb8d8 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1bb85c │ │ │ │ + b.n 1bb8fc │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001bbec4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -89994,27 +89993,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (1bc04c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1bbf3a │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 1bbfc6 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bbff0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -90031,27 +90030,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (1bc058 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 43b29c │ │ │ │ + bl 43b2ec │ │ │ │ b.n 1bbf3a │ │ │ │ ldr r3, [pc, #104] @ (1bc05c ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (1bc060 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (1bc064 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1bbf3a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (1bc068 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (1bc06c ) │ │ │ │ ldr r0, [pc, #88] @ (1bc070 ) │ │ │ │ add r3, pc │ │ │ │ @@ -90059,49 +90058,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ lsls r0, r7, #30 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1bb9f4 │ │ │ │ + b.n 1bba94 │ │ │ │ movs r2, r5 │ │ │ │ lsls r0, r5, #30 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 1bb9c4 │ │ │ │ + b.n 1bba64 │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r2, #29 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r4, #2] │ │ │ │ + ldrh r2, [r6, #4] │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bb944 │ │ │ │ + b.n 1bb9e4 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1bc7a8 │ │ │ │ + b.n 1bc848 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1bc6e4 │ │ │ │ + b.n 1bc784 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r4, [r0, #0] │ │ │ │ + ldrh r4, [r2, #2] │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bc69c │ │ │ │ + b.n 1bc73c │ │ │ │ movs r2, r5 │ │ │ │ - strh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r7, #0] │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bc81c │ │ │ │ + b.n 1bb8bc │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1bc6d8 │ │ │ │ + b.n 1bc778 │ │ │ │ movs r2, r5 │ │ │ │ - strh r0, [r2, #62] @ 0x3e │ │ │ │ + ldrh r0, [r4, #0] │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bc6ac │ │ │ │ + b.n 1bc74c │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1bc6d0 │ │ │ │ + b.n 1bc770 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001bc074 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90126,29 +90125,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (1bc0e0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r6, #56] @ 0x38 │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bc6e0 │ │ │ │ + b.n 1bc780 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1bc5e4 │ │ │ │ + b.n 1bc684 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001bc0e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90185,15 +90184,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (1bc198 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b29c │ │ │ │ + bl 43b2ec │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90204,33 +90203,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (1bc1a4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1bc152 │ │ │ │ lsls r6, r2, #22 │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1bc55c │ │ │ │ + b.n 1bc5fc │ │ │ │ movs r2, r5 │ │ │ │ - strh r6, [r4, #52] @ 0x34 │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bc520 │ │ │ │ + b.n 1bc5c0 │ │ │ │ movs r2, r5 │ │ │ │ - strh r0, [r7, #50] @ 0x32 │ │ │ │ + strh r0, [r1, #54] @ 0x36 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bc710 │ │ │ │ + b.n 1bc7b0 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1bc52c │ │ │ │ + b.n 1bc5cc │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001bc1a8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90273,15 +90272,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (1bc248 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 43b29c │ │ │ │ + bl 43b2ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90289,19 +90288,19 @@ │ │ │ │ nop │ │ │ │ lsls r4, r5, #18 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + strh r4, [r5, #48] @ 0x30 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bc6ec │ │ │ │ + b.n 1bc78c │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1bc6a8 │ │ │ │ + b.n 1bc748 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001bc24c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90392,15 +90391,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43b31c │ │ │ │ + b.w 43b36c │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -90423,63 +90422,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43b31c │ │ │ │ + b.w 43b36c │ │ │ │ ldr r1, [pc, #88] @ (1bc3e0 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (1bc3e4 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (1bc3e8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43b29c │ │ │ │ - bge.n 1bc470 │ │ │ │ + b.w 43b2ec │ │ │ │ + bge.n 1bc310 │ │ │ │ movs r3, r5 │ │ │ │ lsls r2, r2, #15 │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1bc71c │ │ │ │ + b.n 1bc7bc │ │ │ │ movs r2, r5 │ │ │ │ - adds r3, #108 @ 0x6c │ │ │ │ + adds r3, #188 @ 0xbc │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r0, #38] @ 0x26 │ │ │ │ + strh r0, [r2, #40] @ 0x28 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bc71c │ │ │ │ + b.n 1bc7bc │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1bc3d4 │ │ │ │ + b.n 1bc474 │ │ │ │ movs r2, r5 │ │ │ │ - strh r2, [r1, #36] @ 0x24 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bc660 │ │ │ │ + b.n 1bc700 │ │ │ │ movs r2, r5 │ │ │ │ - svc 214 @ 0xd6 │ │ │ │ + b.n 1bc420 │ │ │ │ movs r2, r5 │ │ │ │ - strh r2, [r7, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #38] @ 0x26 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bc5f4 │ │ │ │ + b.n 1bc694 │ │ │ │ movs r2, r5 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + b.n 1bc40c │ │ │ │ movs r2, r5 │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + svc 232 @ 0xe8 │ │ │ │ movs r2, r5 │ │ │ │ - strh r4, [r2, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ movs r7, r6 │ │ │ │ - svc 112 @ 0x70 │ │ │ │ + svc 192 @ 0xc0 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001bc3ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -90517,15 +90516,15 @@ │ │ │ │ beq.w 1bc73a │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17f838 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 43090c │ │ │ │ + bl 43095c │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 1bc774 │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -90625,15 +90624,15 @@ │ │ │ │ b.w 1bad6c │ │ │ │ blx 17e91c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 1809e8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 2fdee4 │ │ │ │ + bl 2fdf34 │ │ │ │ ldr r3, [pc, #828] @ (1bc8d8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1bc7f0 │ │ │ │ ldr r0, [pc, #820] @ (1bc8dc ) │ │ │ │ @@ -90653,23 +90652,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 17f72c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 304478 │ │ │ │ + bl 3044c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bc6ec │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 1bac88 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -90689,40 +90688,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 1bacd8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 17e34c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 17e13c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 304478 │ │ │ │ + bl 3044c8 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1bc612 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 1bc668 │ │ │ │ mov r0, fp │ │ │ │ bl 1bad6c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 17e524 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1bc67a │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 1bc6fe │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 1bc562 │ │ │ │ ldr r2, [pc, #612] @ (1bc8ec ) │ │ │ │ ldr r3, [pc, #572] @ (1bc8c4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -90767,17 +90766,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 1bc730 │ │ │ │ mov r0, fp │ │ │ │ blx 17e524 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1bc6fe │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 4309dc │ │ │ │ + bl 430a2c │ │ │ │ b.n 1bc55c │ │ │ │ ldr r2, [pc, #504] @ (1bc900 ) │ │ │ │ ldr r3, [pc, #440] @ (1bc8c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -90792,15 +90791,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43b31c │ │ │ │ + b.w 43b36c │ │ │ │ ldr r2, [pc, #468] @ (1bc910 ) │ │ │ │ ldr r3, [pc, #388] @ (1bc8c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -90814,15 +90813,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43b31c │ │ │ │ + b.w 43b36c │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 1bc65c │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r2, [pc, #416] @ (1bc920 ) │ │ │ │ @@ -90833,15 +90832,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (1bc928 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 1bc684 │ │ │ │ ldr r2, [pc, #388] @ (1bc92c ) │ │ │ │ ldr r3, [pc, #284] @ (1bc8c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -90860,15 +90859,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (1bc938 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 1bc6fe │ │ │ │ mov r0, r9 │ │ │ │ bl 1bad6c │ │ │ │ b.n 1bc6fe │ │ │ │ ldr r3, [pc, #328] @ (1bc93c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -90880,24 +90879,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1bc5a6 │ │ │ │ ldr r0, [pc, #312] @ (1bc944 ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1bc5a6 │ │ │ │ cbz r0, 1bc832 │ │ │ │ bl 1bad6c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 17e524 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 1bc55c │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ b.n 1bc55c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 17e524 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1bc82a │ │ │ │ b.n 1bc55c │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ @@ -90910,29 +90909,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (1bc950 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 1bc7e8 │ │ │ │ b.n 1bc6fe │ │ │ │ ldr r3, [pc, #232] @ (1bc954 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (1bc958 ) │ │ │ │ ldr r1, [pc, #232] @ (1bc95c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, fp │ │ │ │ blx 17e444 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 1bc7e8 │ │ │ │ b.n 1bc6fe │ │ │ │ ldr r3, [pc, #204] @ (1bc960 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -90940,104 +90939,104 @@ │ │ │ │ ldr r1, [pc, #208] @ (1bc968 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, fp │ │ │ │ blx 17e444 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 17e0dc │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 1bc7e8 │ │ │ │ b.n 1bc6fe │ │ │ │ lsls r2, r2, #10 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 1bca64 │ │ │ │ + b.n 1bcb04 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1bca98 │ │ │ │ + b.n 1bcb38 │ │ │ │ movs r2, r5 │ │ │ │ lsls r6, r5, #4 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1bca2c │ │ │ │ + b.n 1bcacc │ │ │ │ movs r2, r5 │ │ │ │ - strh r4, [r5, #16] │ │ │ │ + strh r4, [r7, #18] │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xb8e6 │ │ │ │ + cbnz r6, 1bc8f4 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xb8fa │ │ │ │ + cbnz r2, 1bc8fe │ │ │ │ movs r2, r5 │ │ │ │ movs r4, r1 │ │ │ │ movs r5, r7 │ │ │ │ vshr.u16 d16, d28, #16 │ │ │ │ - strh r4, [r1, #8] │ │ │ │ + strh r4, [r3, #10] │ │ │ │ movs r7, r6 │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + udf #150 @ 0x96 │ │ │ │ movs r2, r5 │ │ │ │ - bgt.n 1bc9a8 │ │ │ │ + bgt.n 1bc848 │ │ │ │ movs r2, r5 │ │ │ │ vshr.u8 d0, d28, #6 │ │ │ │ - strh r2, [r0, #6] │ │ │ │ + strh r2, [r2, #8] │ │ │ │ movs r7, r6 │ │ │ │ - bgt.n 1bc92c │ │ │ │ + bgt.n 1bc9cc │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1bc8a0 │ │ │ │ + udf #24 │ │ │ │ movs r2, r5 │ │ │ │ vqadd.u16 d16, d6, d28 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r4, #6] │ │ │ │ movs r7, r6 │ │ │ │ - ble.n 1bc914 │ │ │ │ + udf #76 @ 0x4c │ │ │ │ movs r2, r5 │ │ │ │ - blt.n 1bc8d4 │ │ │ │ + bgt.n 1bc974 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1bc8dc │ │ │ │ + udf #44 @ 0x2c │ │ │ │ movs r2, r5 │ │ │ │ - strh r0, [r3, #2] │ │ │ │ + strh r0, [r5, #4] │ │ │ │ movs r7, r6 │ │ │ │ - blt.n 1bc86c │ │ │ │ + blt.n 1bc90c │ │ │ │ movs r2, r5 │ │ │ │ mcr2 0, 7, r0, cr12, cr12, {1} │ │ │ │ - udf #72 @ 0x48 │ │ │ │ + udf #152 @ 0x98 │ │ │ │ movs r2, r5 │ │ │ │ - blt.n 1bca0c │ │ │ │ + blt.n 1bc8ac │ │ │ │ movs r2, r5 │ │ │ │ - strh r6, [r1, #0] │ │ │ │ + strh r6, [r3, #2] │ │ │ │ movs r7, r6 │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + udf #126 @ 0x7e │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1bc9c0 │ │ │ │ + ble.n 1bc860 │ │ │ │ movs r2, r5 │ │ │ │ - bge.n 1bc920 │ │ │ │ + blt.n 1bc9c0 │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + ldrb r6, [r3, #31] │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r6, [r6, #29] │ │ │ │ + ldrb r6, [r0, #31] │ │ │ │ movs r7, r6 │ │ │ │ - ble.n 1bc9e4 │ │ │ │ + ble.n 1bc884 │ │ │ │ movs r2, r5 │ │ │ │ - bge.n 1bc8dc │ │ │ │ + blt.n 1bc97c │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r4, #30] │ │ │ │ movs r7, r6 │ │ │ │ - ble.n 1bc9f8 │ │ │ │ + ble.n 1bc898 │ │ │ │ movs r2, r5 │ │ │ │ - bge.n 1bc8a0 │ │ │ │ + bge.n 1bc940 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -91049,23 +91048,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2ef6cc │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2ef71c │ │ │ │ ldr r2, [pc, #120] @ (1bca18 ) │ │ │ │ ldr r1, [pc, #120] @ (1bca1c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 1bc9be │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 1bc96c │ │ │ │ mov r0, r6 │ │ │ │ blx 17f72c │ │ │ │ @@ -91094,25 +91093,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r1, #29] │ │ │ │ + ldrb r4, [r3, #30] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [r1, #108] @ 0x6c │ │ │ │ + ldr r2, [r3, #112] @ 0x70 │ │ │ │ movs r2, r5 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r4, r5 │ │ │ │ - bgt.n 1bc9a0 │ │ │ │ + ble.n 1bca40 │ │ │ │ movs r2, r5 │ │ │ │ - bgt.n 1bc9cc │ │ │ │ + ble.n 1bca6c │ │ │ │ movs r2, r5 │ │ │ │ - bgt.n 1bc98c │ │ │ │ + ble.n 1bca2c │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001bca24 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -91125,26 +91124,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2f6554 │ │ │ │ + bl 2f65a4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (1bcae8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (1bcaec ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #140] @ (1bcaf0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1bca98 │ │ │ │ ldr r1, [pc, #132] @ (1bcaf4 ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 17ef70 │ │ │ │ @@ -91164,15 +91163,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (1bcafc ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -91181,51 +91180,51 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (1bcb04 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1bcaae │ │ │ │ nop │ │ │ │ mrrc2 0, 3, r0, sl, cr12 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r7, #92] @ 0x5c │ │ │ │ + ldr r4, [r1, #100] @ 0x64 │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r2, [r7, #25] │ │ │ │ + ldrb r2, [r1, #27] │ │ │ │ movs r7, r6 │ │ │ │ - bgt.n 1bcb4c │ │ │ │ + bgt.n 1bcbec │ │ │ │ movs r2, r5 │ │ │ │ - bgt.n 1bcbe0 │ │ │ │ + bgt.n 1bca80 │ │ │ │ movs r2, r5 │ │ │ │ - bgt.n 1bcb08 │ │ │ │ + bgt.n 1bcba8 │ │ │ │ movs r2, r5 │ │ │ │ - blt.n 1bcaec │ │ │ │ + bgt.n 1bcb8c │ │ │ │ movs r2, r5 │ │ │ │ - bgt.n 1bcb54 │ │ │ │ + bgt.n 1bcbf4 │ │ │ │ movs r2, r5 │ │ │ │ - blt.n 1bcaa0 │ │ │ │ + bgt.n 1bcb40 │ │ │ │ movs r2, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1bcb18 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ add r5, pc, #24 @ (adr r5, 1bcb34 ) │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #8] @ (1bcb28 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ nop │ │ │ │ add r4, pc, #1000 @ (adr r4, 1bcf14 ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -91328,27 +91327,27 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfb50003c │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ movs r7, r6 │ │ │ │ @ instruction: 0xf6180047 │ │ │ │ @ instruction: 0xfac8003c │ │ │ │ - ldrb r4, [r2, #20] │ │ │ │ + ldrb r4, [r4, #21] │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r6, [r2, #24] │ │ │ │ + ldrb r6, [r4, #25] │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r4, [r2, #19] │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ movs r7, r6 │ │ │ │ - blt.n 1bcc80 │ │ │ │ + blt.n 1bcd20 │ │ │ │ movs r2, r5 │ │ │ │ - blt.n 1bcca0 │ │ │ │ + blt.n 1bcd40 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (1bcd20 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -91356,39 +91355,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3b13ec │ │ │ │ + bl 3b143c │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 1bccf2 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 43ac5c │ │ │ │ + bl 43acac │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 3b143c │ │ │ │ + bl 3b148c │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 3b13ec │ │ │ │ + bl 3b143c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -91429,74 +91428,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 17e220 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 3b1d6c │ │ │ │ + bl 3b1dbc │ │ │ │ ldr r1, [pc, #124] @ (1bcdd4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ cbz r0, 1bcd6e │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (1bcdd8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ cbz r0, 1bcd88 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (1bcddc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ cbz r0, 1bcda4 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (1bcde0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ cbz r0, 1bcdc0 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrsb r2, [r0, r1] │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ movs r3, r5 │ │ │ │ - sub sp, #408 @ 0x198 │ │ │ │ + cbz r6, 1bcde8 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r0, r1, #22 │ │ │ │ + asrs r0, r3, #23 │ │ │ │ movs r2, r6 │ │ │ │ - push {r2, r7} │ │ │ │ + push {r2, r4, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1bce44 │ │ │ │ sub sp, #12 │ │ │ │ @@ -91504,15 +91503,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (1bce4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w ip, [pc, #60] @ 1bce50 │ │ │ │ ldr r3, [pc, #60] @ (1bce54 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (1bce58 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (1bce5c ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -91526,19 +91525,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r3, #13] │ │ │ │ movs r7, r6 │ │ │ │ - bls.n 1bcefc │ │ │ │ + bls.n 1bcd9c │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [r5, r7] │ │ │ │ + ldrh r6, [r7, r0] │ │ │ │ movs r6, r5 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -91569,15 +91568,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -91602,31 +91601,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (1bcf30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, #8] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ movs r7, r6 │ │ │ │ - bhi.n 1bcfc0 │ │ │ │ + bhi.n 1bce60 │ │ │ │ movs r2, r5 │ │ │ │ - bhi.n 1bd028 │ │ │ │ + bhi.n 1bcec8 │ │ │ │ movs r2, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1bcf6c │ │ │ │ sub sp, #12 │ │ │ │ @@ -91634,24 +91633,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (1bcf74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 1bcc68 │ │ │ │ - ldrb r0, [r7, #6] │ │ │ │ + ldrb r0, [r1, #8] │ │ │ │ movs r7, r6 │ │ │ │ - bvc.n 1bcf50 │ │ │ │ + bhi.n 1bcff0 │ │ │ │ movs r2, r5 │ │ │ │ - bhi.n 1bcfb8 │ │ │ │ + bhi.n 1bd058 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (1bcfd8 ) │ │ │ │ add r4, pc │ │ │ │ @@ -91665,24 +91664,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ @ instruction: 0xf2380047 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (1bd058 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -91691,56 +91690,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (1bd060 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 43aa04 │ │ │ │ + bl 43aa54 │ │ │ │ ldr r1, [pc, #80] @ (1bd064 ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #56] @ (1bd068 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r4, pc, #320 @ (adr r4, 1bd19c ) │ │ │ │ + add r4, pc, #640 @ (adr r4, 1bd2dc ) │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r4, #5] │ │ │ │ movs r7, r6 │ │ │ │ - add r6, pc, #768 @ (adr r6, 1bd364 ) │ │ │ │ + add r7, pc, #64 @ (adr r7, 1bd0a4 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r4, pc, #280 @ (adr r4, 1bd180 ) │ │ │ │ + add r4, pc, #600 @ (adr r4, 1bd2c0 ) │ │ │ │ movs r2, r5 │ │ │ │ ldr r7, [sp, #920] @ 0x398 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91753,15 +91752,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (1bd0f8 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ bl 1b5ec4 │ │ │ │ cbz r0, 1bd0da │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -91785,19 +91784,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #2] │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ movs r7, r6 │ │ │ │ - add r3, pc, #824 @ (adr r3, 1bd430 ) │ │ │ │ + add r4, pc, #120 @ (adr r4, 1bd170 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r3, pc, #712 @ (adr r3, 1bd3c4 ) │ │ │ │ + add r4, pc, #8 @ (adr r4, 1bd104 ) │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (1bd26c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -91806,15 +91805,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (1bd274 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 1bd258 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 17e91c │ │ │ │ @@ -91924,23 +91923,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (1bd278 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (1bd27c ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - strb r2, [r6, #31] │ │ │ │ + ldrb r2, [r0, #1] │ │ │ │ movs r7, r6 │ │ │ │ - add r3, pc, #160 @ (adr r3, 1bd314 ) │ │ │ │ + add r3, pc, #480 @ (adr r3, 1bd454 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r3, pc, #240 @ (adr r3, 1bd368 ) │ │ │ │ + add r3, pc, #560 @ (adr r3, 1bd4a8 ) │ │ │ │ movs r2, r5 │ │ │ │ - bmi.n 1bd23c │ │ │ │ + bpl.n 1bd2dc │ │ │ │ movs r2, r5 │ │ │ │ - bpl.n 1bd2bc │ │ │ │ + bpl.n 1bd35c │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -91961,15 +91960,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 462df4 │ │ │ │ + bl 462e44 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 1bd33a │ │ │ │ @@ -91990,15 +91989,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -92013,33 +92012,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - add r1, pc, #328 @ (adr r1, 1bd49c ) │ │ │ │ + add r1, pc, #648 @ (adr r1, 1bd5dc ) │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r0, #24] │ │ │ │ + strb r2, [r2, #25] │ │ │ │ movs r7, r6 │ │ │ │ - add r1, pc, #320 @ (adr r1, 1bd49c ) │ │ │ │ + add r1, pc, #640 @ (adr r1, 1bd5dc ) │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 462df4 │ │ │ │ + bl 462e44 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -92073,15 +92072,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (1bd57c ) │ │ │ │ ldr r7, [pc, #404] @ (1bd580 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bd510 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -92100,37 +92099,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1bd52c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1bd4e6 │ │ │ │ ldr r0, [pc, #348] @ (1bd588 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r3, [pc, #344] @ (1bd58c ) │ │ │ │ ldr r2, [pc, #344] @ (1bd590 ) │ │ │ │ ldr r1, [pc, #348] @ (1bd594 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (1bd598 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (1bd59c ) │ │ │ │ ldr r1, [pc, #332] @ (1bd5a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1b4c10 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -92152,15 +92151,15 @@ │ │ │ │ blx 17e2a0 │ │ │ │ mov r4, r0 │ │ │ │ blx 17f72c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b12e4 │ │ │ │ + bl 3b1334 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -92175,24 +92174,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1bd552 │ │ │ │ ldr r4, [pc, #192] @ (1bd5a8 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r3, [pc, #176] @ (1bd5ac ) │ │ │ │ ldr r2, [pc, #180] @ (1bd5b0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1bd44a │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bd402 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -92212,70 +92211,70 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1bd426 │ │ │ │ ldr r0, [pc, #116] @ (1bd5bc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1bd426 │ │ │ │ ldr r3, [pc, #96] @ (1bd5b4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bd4e6 │ │ │ │ ldr r3, [pc, #88] @ (1bd5b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1bd4e6 │ │ │ │ ldr r0, [pc, #88] @ (1bd5c0 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1bd4e6 │ │ │ │ nop │ │ │ │ - strb r0, [r6, #20] │ │ │ │ + strb r0, [r0, #22] │ │ │ │ movs r7, r6 │ │ │ │ - bcc.n 1bd644 │ │ │ │ + bcc.n 1bd4e4 │ │ │ │ movs r2, r5 │ │ │ │ - bcc.n 1bd498 │ │ │ │ + bcc.n 1bd538 │ │ │ │ movs r2, r5 │ │ │ │ subw r0, r0, #60 @ 0x3c │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #320 @ (adr r3, 1bd6cc ) │ │ │ │ + add r3, pc, #640 @ (adr r3, 1bd80c ) │ │ │ │ movs r2, r5 │ │ │ │ - strb r0, [r2, #19] │ │ │ │ + strb r0, [r4, #20] │ │ │ │ movs r7, r6 │ │ │ │ - add r0, pc, #32 @ (adr r0, 1bd5b4 ) │ │ │ │ + add r0, pc, #352 @ (adr r0, 1bd6f4 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #496 @ (adr r2, 1bd788 ) │ │ │ │ + add r2, pc, #816 @ (adr r2, 1bd8c8 ) │ │ │ │ movs r2, r5 │ │ │ │ - strb r6, [r6, #18] │ │ │ │ + strb r6, [r0, #20] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ + add r0, pc, #256 @ (adr r0, 1bd6a0 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r0, pc, #16 @ (adr r0, 1bd5b4 ) │ │ │ │ + add r0, pc, #336 @ (adr r0, 1bd6f4 ) │ │ │ │ movs r2, r5 │ │ │ │ - bcc.n 1bd5f0 │ │ │ │ + bcc.n 1bd690 │ │ │ │ movs r2, r5 │ │ │ │ - add r1, pc, #816 @ (adr r1, 1bd8dc ) │ │ │ │ + add r2, pc, #112 @ (adr r2, 1bd61c ) │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r1, #16] │ │ │ │ + strb r2, [r3, #17] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r7, [sp, #264] @ 0x108 │ │ │ │ + ldr r7, [sp, #584] @ 0x248 │ │ │ │ movs r2, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 1bd67c │ │ │ │ + bcs.n 1bd51c │ │ │ │ movs r2, r5 │ │ │ │ - bcs.n 1bd640 │ │ │ │ + bcs.n 1bd4e0 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (1bd6f4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -92284,15 +92283,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (1bd6fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 1bd69e │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 1bd65e │ │ │ │ @@ -92336,15 +92335,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (1bd708 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 1b56fc │ │ │ │ @@ -92369,45 +92368,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (1bd714 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 1b56ac │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r5, #12] │ │ │ │ + strb r4, [r7, #13] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [sp, #408] @ 0x198 │ │ │ │ + ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ movs r2, r5 │ │ │ │ - add r0, pc, #856 @ (adr r0, 1bda58 ) │ │ │ │ + add r1, pc, #152 @ (adr r1, 1bd798 ) │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r4, #10] │ │ │ │ + strb r2, [r6, #11] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r5, [sp, #880] @ 0x370 │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r6, [sp, #256] @ 0x100 │ │ │ │ movs r2, r5 │ │ │ │ - strb r0, [r1, #9] │ │ │ │ + strb r0, [r3, #10] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r5, [sp, #520] @ 0x208 │ │ │ │ + ldr r5, [sp, #840] @ 0x348 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r5, [sp, #600] @ 0x258 │ │ │ │ + ldr r5, [sp, #920] @ 0x398 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (1bd850 ) │ │ │ │ @@ -92428,15 +92427,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 462df4 │ │ │ │ + bl 462e44 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -92459,15 +92458,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (1bd864 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 1bcb2c │ │ │ │ ldr r2, [pc, #152] @ (1bd868 ) │ │ │ │ @@ -92510,41 +92509,41 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 1bcb2c │ │ │ │ b.n 1bd7cc │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vqadd.s32 d16, d4, d28 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bic.w r0, r8, r7, lsl #1 │ │ │ │ - strb r6, [r3, #5] │ │ │ │ + strb r6, [r5, #6] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r4, [sp, #920] @ 0x398 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ movs r2, r5 │ │ │ │ mcr 0, 6, r0, cr4, cr12, {1} │ │ │ │ mcr 0, 5, r0, cr2, cr12, {1} │ │ │ │ - strb r4, [r4, #3] │ │ │ │ + strb r4, [r6, #4] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [sp, #192] @ 0xc0 │ │ │ │ + ldr r4, [sp, #512] @ 0x200 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (1bda50 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -92562,15 +92561,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ bl 1b66b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1bda3e │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -92583,15 +92582,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 17e91c │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 1809e8 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -92637,15 +92636,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 1bcb2c │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -92671,15 +92670,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (1bda78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 17e91c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 1809e8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -92713,36 +92712,36 @@ │ │ │ │ movs r2, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ mcr 0, 0, r0, cr0, cr12, {1} │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ movs r2, r5 │ │ │ │ - strb r4, [r4, #1] │ │ │ │ + strb r4, [r6, #2] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r7, #124] @ 0x7c │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [sp, #896] @ 0x380 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [sp, #872] @ 0x368 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [r5, #112] @ 0x70 │ │ │ │ + ldr r2, [r7, #116] @ 0x74 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [sp, #400] @ 0x190 │ │ │ │ + ldr r2, [sp, #720] @ 0x2d0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r2, [sp, #800] @ 0x320 │ │ │ │ movs r2, r5 │ │ │ │ stc 0, cr0, [r4], {60} @ 0x3c │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r6} │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r5!, {r1, r3} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6} │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (1bdae4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -92752,42 +92751,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #60] @ (1bdaf0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 1bdaca │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 1bd87c │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ bl 1bd0fc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 1bd87c │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r1, [sp, #632] @ 0x278 │ │ │ │ + ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [sp, #792] @ 0x318 │ │ │ │ + ldr r5, [sp, #88] @ 0x58 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (1bdce4 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -92822,15 +92821,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 1bdba4 │ │ │ │ - bl 462df4 │ │ │ │ + bl 462e44 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -92889,15 +92888,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 1b66b4 │ │ │ │ @@ -92919,15 +92918,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 17f0d0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -92967,23 +92966,23 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xeb88003c │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeae4003c │ │ │ │ - ldr r2, [r1, #80] @ 0x50 │ │ │ │ + ldr r2, [r3, #84] @ 0x54 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r0, [sp, #248] @ 0xf8 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #336] @ 0x150 │ │ │ │ + ldr r0, [sp, #656] @ 0x290 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r2!, {r3, r5, r6} │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 1be738 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -92997,15 +92996,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 1be744 │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -93222,15 +93221,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 1be092 │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 462df4 │ │ │ │ + bl 462e44 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -93314,15 +93313,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 1be754 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 1b621c │ │ │ │ mov r0, r9 │ │ │ │ @@ -93354,15 +93353,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1bdd92 │ │ │ │ ldr.w r0, [pc, #1676] @ 1be760 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1bdd92 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -93496,15 +93495,15 @@ │ │ │ │ blx 17e2a0 │ │ │ │ mov r6, r0 │ │ │ │ blx 17f72c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 3b143c │ │ │ │ + bl 3b148c │ │ │ │ b.n 1bdd94 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -93767,22 +93766,22 @@ │ │ │ │ bpl.w 1bdec8 │ │ │ │ ldr r0, [pc, #536] @ (1be76c ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1bdec8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (1be770 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 3b143c │ │ │ │ + bl 3b148c │ │ │ │ b.n 1bdd92 │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 1bdd92 │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -93838,15 +93837,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 462df4 │ │ │ │ + bl 462e44 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -93879,15 +93878,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 462df4 │ │ │ │ + bl 462e44 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -93945,42 +93944,42 @@ │ │ │ │ bgt.w 1bdd92 │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 1be714 │ │ │ │ b.w 1bdd92 │ │ │ │ - ldr r2, [r5, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #64] @ 0x40 │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r2, {r2, r3, r6} │ │ │ │ + ldmia r2, {r2, r3, r4, r7} │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r2!, {r1, r4} │ │ │ │ + ldmia r2!, {r1, r5, r6} │ │ │ │ movs r2, r5 │ │ │ │ ldrd r0, r0, [ip, #-240] @ 0xf0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ + ldr r6, [r7, #12] │ │ │ │ movs r7, r6 │ │ │ │ - str r3, [sp, #928] @ 0x3a0 │ │ │ │ + str r4, [sp, #224] @ 0xe0 │ │ │ │ movs r2, r5 │ │ │ │ - str r3, [sp, #1008] @ 0x3f0 │ │ │ │ + str r4, [sp, #304] @ 0x130 │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ movs r2, r5 │ │ │ │ - stmia r5!, {r5, r6, r7} │ │ │ │ + stmia r6!, {r4, r5} │ │ │ │ movs r2, r5 │ │ │ │ adds r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r3, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ - stmia r2!, {r1, r5, r7} │ │ │ │ + stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001be774 : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 1be77c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -94026,22 +94025,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1be950 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ mov r0, r4 │ │ │ │ bl 1bcc68 │ │ │ │ b.n 1be836 │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 1be830 │ │ │ │ @@ -94160,40 +94159,40 @@ │ │ │ │ beq.n 1be966 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3b12e4 │ │ │ │ + bl 3b1334 │ │ │ │ b.n 1be7ee │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 1be7ee │ │ │ │ ldr r1, [pc, #48] @ (1be998 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 3b12e4 │ │ │ │ + bl 3b1334 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 1be7e8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ udf #246 @ 0xf6 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ udf #90 @ 0x5a │ │ │ │ movs r4, r7 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #720] @ 0x2d0 │ │ │ │ movs r0, r6 │ │ │ │ │ │ │ │ 001be99c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94209,24 +94208,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ bhi.n 1bea28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 001bea00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -94238,47 +94237,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (1bea44 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1b5760 │ │ │ │ nop │ │ │ │ - ldrsh r0, [r6, r3] │ │ │ │ + ldrsh r0, [r0, r5] │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r0, [r4, #16] │ │ │ │ + ldrh r0, [r6, #18] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r6, [r6, #16] │ │ │ │ + ldrh r6, [r0, #20] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001bea48 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (1bea7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f37a4 │ │ │ │ + bl 2f37f4 │ │ │ │ cbz r0, 1bea6e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (1bea80 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 2f30e8 │ │ │ │ - pop {r5, pc} │ │ │ │ + b.w 2f3138 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ movs r2, r5 │ │ │ │ strh r4, [r4, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -94288,29 +94287,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (1beac8 ) │ │ │ │ ldr r1, [pc, #44] @ (1beacc ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r2, r4, r6, r7, pc} │ │ │ │ + bkpt 0x0024 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [r1, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #124] @ 0x7c │ │ │ │ movs r7, r6 │ │ │ │ - pop {r3, r4, r5, r7, pc} │ │ │ │ + bkpt 0x0008 │ │ │ │ movs r2, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -94324,18 +94323,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (1beb10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ blx 180258 │ │ │ │ nop │ │ │ │ - pop {r2, r3, r7, pc} │ │ │ │ + pop {r2, r3, r4, r6, r7, pc} │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001beb14 : │ │ │ │ ldr r3, [pc, #48] @ (1beb48 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 1beb1e │ │ │ │ @@ -94355,15 +94354,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r2, r0, #26 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (1beb54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 1bebc4 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 1bebb6 │ │ │ │ @@ -94451,15 +94450,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 1b9b64 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 1beb9a │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + ldr r2, [r2, #108] @ 0x6c │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -94468,57 +94467,57 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 17e220 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 3b1d6c │ │ │ │ + bl 3b1dbc │ │ │ │ ldr r1, [pc, #52] @ (1beca4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ ldr r1, [pc, #40] @ (1beca8 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - it eq │ │ │ │ - moveq r2, r5 │ │ │ │ - itee │ │ │ │ - mov r2, r5 │ │ │ │ - pushal {lr} │ │ │ │ - moval.w ip, #4096 @ 0x1000 │ │ │ │ + it pl │ │ │ │ + movpl r2, r5 │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ + movs r2, r5 │ │ │ │ + push {lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1bed0c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #76] @ (1bed10 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (1bed14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w ip, [pc, #60] @ 1bed18 │ │ │ │ ldr r3, [pc, #60] @ (1bed1c ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (1bed20 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (1bed24 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -94533,19 +94532,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r1, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #92] @ 0x5c │ │ │ │ movs r7, r6 │ │ │ │ - hlt 0x0010 │ │ │ │ + revsh r0, r4 │ │ │ │ movs r2, r5 │ │ │ │ - subs r3, #38 @ 0x26 │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ movs r6, r5 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -94603,26 +94602,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (1bedd4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1bed48 │ │ │ │ ldr r0, [pc, #24] @ (1bedd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1bed48 │ │ │ │ nop │ │ │ │ bls.n 1bee74 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r5 │ │ │ │ + cbnz r6, 1bee2a │ │ │ │ movs r2, r5 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bee6c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -94640,33 +94639,33 @@ │ │ │ │ b.n 1bee34 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 3b143c │ │ │ │ + bl 3b148c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 17f58c │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 1bee56 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ - bl 3b13ec │ │ │ │ + bl 2f3578 │ │ │ │ + bl 3b143c │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 1bee0a │ │ │ │ @@ -94681,19 +94680,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r0, [r2, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #72] @ 0x48 │ │ │ │ movs r7, r6 │ │ │ │ - cbnz r2, 1bee9a │ │ │ │ + cbnz r2, 1beeae │ │ │ │ movs r2, r5 │ │ │ │ - subs r1, #242 @ 0xf2 │ │ │ │ + subs r2, #66 @ 0x42 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94789,19 +94788,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (1befb8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1beedc │ │ │ │ ldr r0, [pc, #64] @ (1befbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1beedc │ │ │ │ ldr r0, [pc, #56] @ (1befc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 1bef2e │ │ │ │ ldr r1, [pc, #52] @ (1befc4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1beed2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bvc.n 1bef74 │ │ │ │ movs r4, r7 │ │ │ │ @@ -94811,25 +94810,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r1, #16] │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 1bf074 │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r0, 1befce │ │ │ │ + cbnz r0, 1befe2 │ │ │ │ movs r2, r5 │ │ │ │ adds r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 1befd2 │ │ │ │ + cbnz r4, 1befe6 │ │ │ │ movs r2, r5 │ │ │ │ - cbnz r2, 1befda │ │ │ │ + cbnz r2, 1befee │ │ │ │ movs r2, r5 │ │ │ │ - cbnz r4, 1befd4 │ │ │ │ + cbnz r4, 1befe8 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95157,15 +95156,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1bf280 │ │ │ │ ldr r0, [pc, #804] @ (1bf640 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1bf280 │ │ │ │ ldr r3, [pc, #792] @ (1bf644 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -95174,15 +95173,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1bf1ea │ │ │ │ ldr r0, [pc, #772] @ (1bf648 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 1bf1ea │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 1bf4ba │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -95361,15 +95360,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1bf450 │ │ │ │ ldr r1, [pc, #316] @ (1bf670 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (1bf674 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 1bf470 │ │ │ │ ldr r2, [pc, #296] @ (1bf66c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1bf470 │ │ │ │ @@ -95387,15 +95386,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (1bf63c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1bf3ea │ │ │ │ ldr r0, [pc, #264] @ (1bf67c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1bf3ea │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 1b3ef8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -95422,15 +95421,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1bf508 │ │ │ │ ldr r0, [pc, #192] @ (1bf684 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1bf508 │ │ │ │ bl 1b3cc8 │ │ │ │ b.n 1bf508 │ │ │ │ ldr.w sl, [pc, #180] @ 1bf688 │ │ │ │ add sl, pc │ │ │ │ b.n 1bf5a6 │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -95448,79 +95447,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (1bf63c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1bf58e │ │ │ │ ldr r0, [pc, #132] @ (1bf690 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1bf58e │ │ │ │ nop │ │ │ │ bmi.n 1bf5fc │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ movs r3, r7 │ │ │ │ ldrb r2, [r6, #25] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb65e │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ movs r2, r5 │ │ │ │ - cpsie a │ │ │ │ + @ instruction: 0xb6b4 │ │ │ │ movs r2, r5 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - push {r1, r2, r3, r6, r7, lr} │ │ │ │ + @ instruction: 0xb61e │ │ │ │ movs r2, r5 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb608 │ │ │ │ + setend be │ │ │ │ movs r2, r5 │ │ │ │ adds r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb60c │ │ │ │ movs r2, r5 │ │ │ │ - push {r3, r6, lr} │ │ │ │ + push {r3, r4, r7, lr} │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xb896 │ │ │ │ + @ instruction: 0xb8e6 │ │ │ │ movs r2, r5 │ │ │ │ ldrb r6, [r1, #18] │ │ │ │ movs r3, r7 │ │ │ │ - push {r1, r2, r3, r4, r5, r6} │ │ │ │ + push {r1, r2, r3, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ - str r4, [r1, #88] @ 0x58 │ │ │ │ + str r4, [r3, #92] @ 0x5c │ │ │ │ movs r7, r6 │ │ │ │ - push {r5, lr} │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ movs r2, r5 │ │ │ │ ldrb r4, [r7, #15] │ │ │ │ movs r3, r7 │ │ │ │ - cbz r2, 1bf6e2 │ │ │ │ + push {r1, r3, r5} │ │ │ │ movs r2, r5 │ │ │ │ adds r0, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 1bf6d8 │ │ │ │ + cbz r0, 1bf6ec │ │ │ │ movs r2, r5 │ │ │ │ - push {r4, r5, r6} │ │ │ │ + push {r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 1bf6f4 │ │ │ │ + push {r1, r2, r5} │ │ │ │ movs r2, r5 │ │ │ │ adds r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 1bf6f2 │ │ │ │ + cbz r4, 1bf706 │ │ │ │ movs r2, r5 │ │ │ │ - uxtb r6, r5 │ │ │ │ + cbz r6, 1bf6da │ │ │ │ movs r2, r5 │ │ │ │ subs r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 1bf702 │ │ │ │ + push {r1, r2, r3} │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -95541,19 +95540,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #324] @ (1bf810 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3b1288 │ │ │ │ + b.w 3b12d8 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r6, r0, #4 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r2, [r1, #8] │ │ │ │ ldr r5, [r1, #4] │ │ │ │ mov r0, r2 │ │ │ │ @@ -95658,19 +95657,19 @@ │ │ │ │ str.w r5, [ip, #16] │ │ │ │ strb.w lr, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 1bf752 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1bf7dc │ │ │ │ b.n 1bf786 │ │ │ │ - str r4, [r0, #56] @ 0x38 │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ movs r7, r6 │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + sub sp, #360 @ 0x168 │ │ │ │ movs r2, r5 │ │ │ │ - adds r1, #36 @ 0x24 │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (1bf9cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -95682,15 +95681,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 1bf9d8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 1bf8c2 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -95805,86 +95804,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (1bf9e0 ) │ │ │ │ ldr r0, [pc, #132] @ (1bf9e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1bf932 │ │ │ │ b.n 1bf936 │ │ │ │ ldr r1, [pc, #112] @ (1bf9e8 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (1bf9ec ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 1bf93c │ │ │ │ ldr r3, [pc, #100] @ (1bf9f0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bf8e4 │ │ │ │ ldr r3, [pc, #92] @ (1bf9f4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1bf8e4 │ │ │ │ ldr r0, [pc, #84] @ (1bf9f8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 1bf8e4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1bf188 │ │ │ │ b.n 1bf93c │ │ │ │ ldr r3, [pc, #68] @ (1bf9fc ) │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ ldr r1, [pc, #64] @ (1bfa00 ) │ │ │ │ ldr r0, [pc, #68] @ (1bfa04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - str r2, [r4, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ movs r7, r6 │ │ │ │ - cbz r0, 1bfa00 │ │ │ │ + sxth r0, r0 │ │ │ │ movs r2, r5 │ │ │ │ - cbz r6, 1bfa06 │ │ │ │ + sxth r6, r1 │ │ │ │ movs r2, r5 │ │ │ │ ldmia r6, {r2, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #12] │ │ │ │ + str r0, [r0, #20] │ │ │ │ movs r7, r6 │ │ │ │ - sub sp, #504 @ 0x1f8 │ │ │ │ + cbz r6, 1bf9fa │ │ │ │ movs r2, r5 │ │ │ │ - str r4, [r2, #12] │ │ │ │ + str r4, [r4, #16] │ │ │ │ movs r7, r6 │ │ │ │ - sub sp, #256 @ 0x100 │ │ │ │ + cbz r0, 1bf9f4 │ │ │ │ movs r2, r5 │ │ │ │ adds r4, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #0 │ │ │ │ + sub sp, #320 @ 0x140 │ │ │ │ movs r2, r5 │ │ │ │ - str r0, [r2, #8] │ │ │ │ + str r0, [r4, #12] │ │ │ │ movs r7, r6 │ │ │ │ - add sp, #152 @ 0x98 │ │ │ │ + add sp, #472 @ 0x1d8 │ │ │ │ movs r2, r5 │ │ │ │ - add sp, #296 @ 0x128 │ │ │ │ + sub sp, #104 @ 0x68 │ │ │ │ movs r2, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1bfa40 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95892,24 +95891,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (1bfa48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1beddc │ │ │ │ nop │ │ │ │ - str r6, [r5, #0] │ │ │ │ + str r6, [r7, #4] │ │ │ │ movs r7, r6 │ │ │ │ - add r7, sp, #768 @ 0x300 │ │ │ │ + add sp, #64 @ 0x40 │ │ │ │ movs r2, r5 │ │ │ │ - add r7, sp, #824 @ 0x338 │ │ │ │ + add sp, #120 @ 0x78 │ │ │ │ movs r2, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 1bfab0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -95917,15 +95916,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (1bfab8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 17feac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (1bfabc ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -95939,19 +95938,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsh r2, [r5, r7] │ │ │ │ + str r2, [r7, #0] │ │ │ │ movs r7, r6 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + add r7, sp, #816 @ 0x330 │ │ │ │ movs r2, r5 │ │ │ │ - add r7, sp, #536 @ 0x218 │ │ │ │ + add r7, sp, #856 @ 0x358 │ │ │ │ movs r2, r5 │ │ │ │ strb r6, [r0, #25] │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95961,15 +95960,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (1bfb28 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ bl 1bed2c │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 1bfafa │ │ │ │ bl 1b9090 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -95982,19 +95981,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsh r6, [r6, r5] │ │ │ │ + ldrsh r6, [r0, r7] │ │ │ │ movs r7, r6 │ │ │ │ - add r7, sp, #32 │ │ │ │ + add r7, sp, #352 @ 0x160 │ │ │ │ movs r2, r5 │ │ │ │ - add r7, sp, #88 @ 0x58 │ │ │ │ + add r7, sp, #408 @ 0x198 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 1bfbd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -96004,15 +96003,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (1bfbdc ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (1bfbe0 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 1bfba6 │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -96054,19 +96053,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsh r4, [r1, r4] │ │ │ │ + ldrsh r4, [r3, r5] │ │ │ │ movs r7, r6 │ │ │ │ - add r6, sp, #664 @ 0x298 │ │ │ │ + add r6, sp, #984 @ 0x3d8 │ │ │ │ movs r2, r5 │ │ │ │ - add r6, sp, #592 @ 0x250 │ │ │ │ + add r6, sp, #912 @ 0x390 │ │ │ │ movs r2, r5 │ │ │ │ strb r2, [r2, #21] │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96076,15 +96075,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (1bfc84 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 1bfc22 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 1bfc48 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -96117,21 +96116,21 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 1b3b5c │ │ │ │ b.n 1bfc34 │ │ │ │ nop │ │ │ │ - ldrsh r6, [r1, r1] │ │ │ │ + ldrsh r6, [r3, r2] │ │ │ │ movs r7, r6 │ │ │ │ - add r5, sp, #912 @ 0x390 │ │ │ │ + add r6, sp, #208 @ 0xd0 │ │ │ │ movs r2, r5 │ │ │ │ - add r5, sp, #952 @ 0x3b8 │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ movs r2, r5 │ │ │ │ - add r4, sp, #872 @ 0x368 │ │ │ │ + add r5, sp, #168 @ 0xa8 │ │ │ │ movs r2, r5 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ bl 57fc92 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96144,15 +96143,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (1bfd74 ) │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #176] @ (1bfd78 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 1bfd18 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -96169,15 +96168,15 @@ │ │ │ │ cbnz r2, 1bfd44 │ │ │ │ mov r0, r3 │ │ │ │ bl 1bed2c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3b1288 │ │ │ │ + b.w 3b12d8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -96194,15 +96193,15 @@ │ │ │ │ bpl.n 1bfcd0 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (1bfd84 ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 1bfcd0 │ │ │ │ ldr r2, [pc, #64] @ (1bfd88 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1bfcf0 │ │ │ │ @@ -96210,37 +96209,37 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1bfcf0 │ │ │ │ ldr r0, [pc, #48] @ (1bfd8c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 1bfcf0 │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, r6] │ │ │ │ + ldrb r2, [r6, r7] │ │ │ │ movs r7, r6 │ │ │ │ - add r5, sp, #208 @ 0xd0 │ │ │ │ + add r5, sp, #528 @ 0x210 │ │ │ │ movs r2, r5 │ │ │ │ - add r5, sp, #264 @ 0x108 │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ movs r2, r5 │ │ │ │ ldmia r1!, {r2, r3, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #576 @ 0x240 │ │ │ │ movs r2, r5 │ │ │ │ subs r0, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #224 @ 0xe0 │ │ │ │ + add r5, sp, #544 @ 0x220 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #196] @ 1bfe68 │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -96258,15 +96257,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 17fe94 │ │ │ │ ldrb.w r0, [r6, #85] @ 0x55 │ │ │ │ cbz r0, 1bfe12 │ │ │ │ @@ -96284,15 +96283,15 @@ │ │ │ │ bne.n 1bfdf0 │ │ │ │ ldr r1, [pc, #120] @ (1bfe7c ) │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 2fb028 │ │ │ │ + bl 2fb078 │ │ │ │ ldr r2, [pc, #108] @ (1bfe80 ) │ │ │ │ ldr r3, [pc, #84] @ (1bfe6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -96316,23 +96315,23 @@ │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 1bfdfa │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - ldrb r6, [r4, r2] │ │ │ │ + ldrb r6, [r6, r3] │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - add r4, sp, #168 @ 0xa8 │ │ │ │ + add r4, sp, #488 @ 0x1e8 │ │ │ │ movs r2, r5 │ │ │ │ - add r4, sp, #216 @ 0xd8 │ │ │ │ + add r4, sp, #536 @ 0x218 │ │ │ │ movs r2, r5 │ │ │ │ strb r0, [r1, #11] │ │ │ │ movs r3, r7 │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -96353,15 +96352,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (1bff98 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 17fe94 │ │ │ │ ldrb.w r3, [r4, #85] @ 0x55 │ │ │ │ cbz r3, 1bfeda │ │ │ │ @@ -96390,15 +96389,15 @@ │ │ │ │ cbz r3, 1bff64 │ │ │ │ ldr r1, [pc, #148] @ (1bffa0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 2fa038 │ │ │ │ + bl 2fa088 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1bfedc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1bfeda │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ @@ -96435,37 +96434,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (1bffac ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #260] @ 0x104 │ │ │ │ bl 1b3b5c │ │ │ │ b.n 1bff0a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r6, r6] │ │ │ │ + ldrb r4, [r0, r0] │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r3, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - add r3, sp, #224 @ 0xe0 │ │ │ │ + add r3, sp, #544 @ 0x220 │ │ │ │ movs r2, r5 │ │ │ │ - add r3, sp, #280 @ 0x118 │ │ │ │ + add r3, sp, #600 @ 0x258 │ │ │ │ movs r2, r5 │ │ │ │ stmia r7!, {r2, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ strb r6, [r7, #6] │ │ │ │ movs r3, r7 │ │ │ │ - add r1, sp, #848 @ 0x350 │ │ │ │ + add r2, sp, #144 @ 0x90 │ │ │ │ movs r2, r5 │ │ │ │ bl e3faa │ │ │ │ bl 277fae │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1bffbc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ strb r6, [r5, #11] │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -96474,44 +96473,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (1c0064 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #128] @ (1c0068 ) │ │ │ │ ldr r3, [pc, #128] @ (1c006c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (1c0070 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (1c0074 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (1c0078 ) │ │ │ │ add r2, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r3, [pc, #120] @ (1c007c ) │ │ │ │ ldr r2, [pc, #124] @ (1c0080 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (1c0084 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r3, [pc, #112] @ (1c0088 ) │ │ │ │ ldr r2, [pc, #116] @ (1c008c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (1c0090 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #108] @ (1c0094 ) │ │ │ │ ldr r3, [pc, #108] @ (1c0098 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (1c009c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -96519,60 +96518,60 @@ │ │ │ │ ldr r4, [pc, #104] @ (1c00a0 ) │ │ │ │ ldr r2, [pc, #104] @ (1c00a4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f6bd0 │ │ │ │ + bl 2f6c20 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r0, [r3, r4] │ │ │ │ + ldrh r0, [r5, r5] │ │ │ │ movs r7, r6 │ │ │ │ - strb r2, [r2, #4] │ │ │ │ + strb r2, [r4, #5] │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r5, #3] │ │ │ │ + strb r2, [r7, #4] │ │ │ │ movs r2, r5 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #656 @ 0x290 │ │ │ │ + add r5, sp, #976 @ 0x3d0 │ │ │ │ movs r2, r5 │ │ │ │ lsrs r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ lsrs r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #584 @ 0x248 │ │ │ │ + add r5, sp, #904 @ 0x388 │ │ │ │ movs r2, r5 │ │ │ │ lsrs r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0 │ │ │ │ + adcs r4, r2 │ │ │ │ movs r1, r6 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #552 @ 0x228 │ │ │ │ + add r5, sp, #872 @ 0x368 │ │ │ │ movs r2, r5 │ │ │ │ lsrs r5, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #432 @ 0x1b0 │ │ │ │ + add r5, sp, #752 @ 0x2f0 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -96638,15 +96637,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -96722,28 +96721,28 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #636] @ (1c04c4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c03a6 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #624] @ (1c04c8 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ ldr r2, [pc, #600] @ (1c04cc ) │ │ │ │ ldr r3, [pc, #564] @ (1c04ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3 │ │ │ │ @@ -96763,15 +96762,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b434 │ │ │ │ + bl 43b484 │ │ │ │ b.n 1c0272 │ │ │ │ sub.w r2, r3, #352 @ 0x160 │ │ │ │ cmp.w r2, #352 @ 0x160 │ │ │ │ bcc.n 1c030a │ │ │ │ ldrb.w r2, [r0, #-100] │ │ │ │ asrs r2, r1 │ │ │ │ ldr.w r1, [r5, #816] @ 0x330 │ │ │ │ @@ -96823,15 +96822,15 @@ │ │ │ │ ldr r4, [pc, #376] @ (1c04d0 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c0272 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movw r1, #17699 @ 0x4523 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ @@ -96845,24 +96844,24 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ ldr r1, [pc, #320] @ (1c04dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 17eea8 │ │ │ │ b.n 1c0272 │ │ │ │ ldr r1, [pc, #304] @ (1c04e0 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cbz r3, 1c0410 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #284] @ (1c04e4 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, #860] @ 0x35c │ │ │ │ @@ -96880,15 +96879,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #244] @ (1c04e8 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #326 @ 0x146 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c03a6 │ │ │ │ ldrb.w r3, [sp, #15] │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 1c0418 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ b.n 1c01ee │ │ │ │ mov r0, r5 │ │ │ │ @@ -96927,74 +96926,74 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #124] @ (1c04f4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c03a6 │ │ │ │ ldr r2, [pc, #112] @ (1c04f8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #112] @ (1c04fc ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ ldr r1, [pc, #104] @ (1c0500 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c03a6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ stmia r5!, {r2, r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #536 @ 0x218 │ │ │ │ + add r4, sp, #856 @ 0x358 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [r5, r6] │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ movs r7, r6 │ │ │ │ - add r4, sp, #592 @ 0x250 │ │ │ │ + add r4, sp, #912 @ 0x390 │ │ │ │ movs r2, r5 │ │ │ │ - add r4, sp, #344 @ 0x158 │ │ │ │ + add r4, sp, #664 @ 0x298 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ movs r7, r6 │ │ │ │ - add r3, sp, #504 @ 0x1f8 │ │ │ │ + add r3, sp, #824 @ 0x338 │ │ │ │ movs r2, r5 │ │ │ │ - add r3, sp, #664 @ 0x298 │ │ │ │ + add r3, sp, #984 @ 0x3d8 │ │ │ │ movs r2, r5 │ │ │ │ stmia r4!, {r1, r2, r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ - add r2, sp, #544 @ 0x220 │ │ │ │ + add r2, sp, #864 @ 0x360 │ │ │ │ movs r2, r5 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r3, sp, #464 @ 0x1d0 │ │ │ │ movs r2, r5 │ │ │ │ - ldrsb r4, [r2, r5] │ │ │ │ + ldrsb r4, [r4, r6] │ │ │ │ movs r7, r6 │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #480 @ 0x1e0 │ │ │ │ movs r2, r5 │ │ │ │ lsls r3, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r6, #240]! @ 0xf0 │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ + add r2, sp, #512 @ 0x200 │ │ │ │ movs r2, r5 │ │ │ │ - add r1, sp, #848 @ 0x350 │ │ │ │ + add r2, sp, #144 @ 0x90 │ │ │ │ movs r2, r5 │ │ │ │ - ldrsb r0, [r7, r1] │ │ │ │ + ldrsb r0, [r1, r3] │ │ │ │ movs r7, r6 │ │ │ │ - add r1, sp, #304 @ 0x130 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ movs r2, r5 │ │ │ │ - add r1, sp, #880 @ 0x370 │ │ │ │ + add r2, sp, #176 @ 0xb0 │ │ │ │ movs r2, r5 │ │ │ │ - ldrsb r0, [r3, r1] │ │ │ │ + ldrsb r0, [r5, r2] │ │ │ │ movs r7, r6 │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ + add r1, sp, #496 @ 0x1f0 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (1c0870 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -97183,15 +97182,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 1801bc <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 17eea4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c05aa │ │ │ │ b.n 1c06e0 │ │ │ │ @@ -97311,17 +97310,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 1b99f8 │ │ │ │ b.n 1c0524 │ │ │ │ stmia r1!, {r3, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r7] │ │ │ │ + strb r2, [r6, r0] │ │ │ │ movs r7, r6 │ │ │ │ - add r7, pc, #776 @ (adr r7, 1c0b88 ) │ │ │ │ + add r0, sp, #72 @ 0x48 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1c08c8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -97330,30 +97329,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1c08d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r2, r1] │ │ │ │ + strh r6, [r4, r2] │ │ │ │ movs r7, r6 │ │ │ │ - add r5, pc, #160 @ (adr r5, 1c0970 ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 1c0ab0 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r5, pc, #232 @ (adr r5, 1c09bc ) │ │ │ │ + add r5, pc, #552 @ (adr r5, 1c0afc ) │ │ │ │ movs r2, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1c0918 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97361,29 +97360,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (1c0920 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r0, r0] │ │ │ │ + strh r2, [r2, r1] │ │ │ │ movs r7, r6 │ │ │ │ - add r4, pc, #848 @ (adr r4, 1c0c70 ) │ │ │ │ + add r5, pc, #144 @ (adr r5, 1c09b0 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r4, pc, #920 @ (adr r4, 1c0cbc ) │ │ │ │ + add r5, pc, #216 @ (adr r5, 1c09fc ) │ │ │ │ movs r2, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1c0968 │ │ │ │ sub sp, #8 │ │ │ │ @@ -97392,29 +97391,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (1c0970 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r2, [r6, r6] │ │ │ │ + strh r2, [r0, r0] │ │ │ │ movs r7, r6 │ │ │ │ - add r4, pc, #528 @ (adr r4, 1c0b80 ) │ │ │ │ + add r4, pc, #848 @ (adr r4, 1c0cc0 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r4, pc, #600 @ (adr r4, 1c0bcc ) │ │ │ │ + add r4, pc, #920 @ (adr r4, 1c0d0c ) │ │ │ │ movs r2, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1c09b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97422,28 +97421,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (1c09bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r4, r5] │ │ │ │ + str r2, [r6, r6] │ │ │ │ movs r7, r6 │ │ │ │ - add r4, pc, #208 @ (adr r4, 1c0a8c ) │ │ │ │ + add r4, pc, #528 @ (adr r4, 1c0bcc ) │ │ │ │ movs r2, r5 │ │ │ │ - add r4, pc, #280 @ (adr r4, 1c0ad8 ) │ │ │ │ + add r4, pc, #600 @ (adr r4, 1c0c18 ) │ │ │ │ movs r2, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1c0a04 │ │ │ │ sub sp, #8 │ │ │ │ @@ -97452,29 +97451,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (1c0a0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r6, [r2, r4] │ │ │ │ + str r6, [r4, r5] │ │ │ │ movs r7, r6 │ │ │ │ - add r3, pc, #928 @ (adr r3, 1c0dac ) │ │ │ │ + add r4, pc, #224 @ (adr r4, 1c0aec ) │ │ │ │ movs r2, r5 │ │ │ │ - add r3, pc, #1000 @ (adr r3, 1c0df8 ) │ │ │ │ + add r4, pc, #296 @ (adr r4, 1c0b38 ) │ │ │ │ movs r2, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1c0a50 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97482,28 +97481,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (1c0a58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r0, r3] │ │ │ │ + str r6, [r2, r4] │ │ │ │ movs r7, r6 │ │ │ │ - add r3, pc, #608 @ (adr r3, 1c0cb8 ) │ │ │ │ + add r3, pc, #928 @ (adr r3, 1c0df8 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r3, pc, #680 @ (adr r3, 1c0d04 ) │ │ │ │ + add r3, pc, #1000 @ (adr r3, 1c0e44 ) │ │ │ │ movs r2, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1c0a94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97511,24 +97510,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (1c0a9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - str r2, [r7, r1] │ │ │ │ + str r2, [r1, r3] │ │ │ │ movs r7, r6 │ │ │ │ - add r3, pc, #304 @ (adr r3, 1c0bcc ) │ │ │ │ + add r3, pc, #624 @ (adr r3, 1c0d0c ) │ │ │ │ movs r2, r5 │ │ │ │ - add r3, pc, #376 @ (adr r3, 1c0c18 ) │ │ │ │ + add r3, pc, #696 @ (adr r3, 1c0d58 ) │ │ │ │ movs r2, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (1c0b08 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -97536,44 +97535,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (1c0b10 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 1c0af4 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 1c0b00 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 17eea8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17e520 │ │ │ │ ldr r1, [pc, #16] @ (1c0b14 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 1c0adc │ │ │ │ - str r0, [r7, r0] │ │ │ │ + str r0, [r1, r2] │ │ │ │ movs r7, r6 │ │ │ │ - add r3, pc, #48 @ (adr r3, 1c0b40 ) │ │ │ │ + add r3, pc, #368 @ (adr r3, 1c0c80 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r3, pc, #112 @ (adr r3, 1c0b84 ) │ │ │ │ + add r3, pc, #432 @ (adr r3, 1c0cc4 ) │ │ │ │ movs r2, r5 │ │ │ │ @ instruction: 0xf6b6003c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (1c0b94 ) │ │ │ │ @@ -97585,15 +97584,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 1c0b6a │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 1805c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -97608,30 +97607,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #48] @ (1c0ba0 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - add r2, pc, #608 @ (adr r2, 1c0df8 ) │ │ │ │ + add r2, pc, #928 @ (adr r2, 1c0f38 ) │ │ │ │ movs r2, r5 │ │ │ │ - ldr r7, [pc, #760] @ (1c0e94 ) │ │ │ │ + str r6, [r1, r0] │ │ │ │ movs r7, r6 │ │ │ │ - add r2, pc, #632 @ (adr r2, 1c0e18 ) │ │ │ │ + add r2, pc, #952 @ (adr r2, 1c0f58 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r3, pc, #432 @ (adr r3, 1c0d54 ) │ │ │ │ + add r3, pc, #752 @ (adr r3, 1c0e94 ) │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c0ba4 : │ │ │ │ ldr r3, [pc, #124] @ (1c0c24 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 1c0bbe │ │ │ │ @@ -97669,32 +97668,32 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (1c0c34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf61a003c │ │ │ │ rev r2, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #176 @ (adr r3, 1c0ce0 ) │ │ │ │ + add r3, pc, #496 @ (adr r3, 1c0e20 ) │ │ │ │ movs r2, r5 │ │ │ │ cbnz r0, 1c0c70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #32 @ (adr r3, 1c0c58 ) │ │ │ │ + add r3, pc, #352 @ (adr r3, 1c0d98 ) │ │ │ │ movs r2, r5 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1c0cb6 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 1c0c7a │ │ │ │ @@ -97873,52 +97872,52 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (1c0e18 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldc2 0, cr0, [ip], {49} @ 0x31 │ │ │ │ - push {r1, r3, r5} │ │ │ │ + stc2l 0, cr0, [ip], #-196 @ 0xffffff3c │ │ │ │ + push {r1, r3, r4, r5, r6} │ │ │ │ movs r0, r6 │ │ │ │ - add r2, pc, #240 @ (adr r2, 1c0ec8 ) │ │ │ │ + add r2, pc, #560 @ (adr r2, 1c1008 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #216 @ (adr r2, 1c0eb4 ) │ │ │ │ + add r2, pc, #536 @ (adr r2, 1c0ff4 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #208 @ (adr r2, 1c0eb0 ) │ │ │ │ + add r2, pc, #528 @ (adr r2, 1c0ff0 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #200 @ (adr r2, 1c0eac ) │ │ │ │ + add r2, pc, #520 @ (adr r2, 1c0fec ) │ │ │ │ movs r2, r5 │ │ │ │ - movs r3, #4 │ │ │ │ + movs r3, #84 @ 0x54 │ │ │ │ movs r5, r5 │ │ │ │ - push {} │ │ │ │ + push {r4, r6} │ │ │ │ movs r0, r6 │ │ │ │ - cbz r2, 1c0e5c │ │ │ │ + push {r1} │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r4, [r5, r4] │ │ │ │ + ldrb r4, [r7, r5] │ │ │ │ movs r5, r5 │ │ │ │ - add r1, pc, #760 @ (adr r1, 1c10f0 ) │ │ │ │ + add r2, pc, #56 @ (adr r2, 1c0e30 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r1, pc, #912 @ (adr r1, 1c118c ) │ │ │ │ + add r2, pc, #208 @ (adr r2, 1c0ecc ) │ │ │ │ movs r2, r5 │ │ │ │ - add r1, pc, #936 @ (adr r1, 1c11a8 ) │ │ │ │ + add r2, pc, #232 @ (adr r2, 1c0ee8 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #272 @ (adr r2, 1c0f14 ) │ │ │ │ + add r2, pc, #592 @ (adr r2, 1c1054 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #312 @ (adr r2, 1c0f40 ) │ │ │ │ + add r2, pc, #632 @ (adr r2, 1c1080 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #112 @ (adr r2, 1c0e7c ) │ │ │ │ + add r2, pc, #432 @ (adr r2, 1c0fbc ) │ │ │ │ movs r2, r5 │ │ │ │ - add r1, pc, #1016 @ (adr r1, 1c1208 ) │ │ │ │ + add r2, pc, #312 @ (adr r2, 1c0f48 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r1, pc, #896 @ (adr r1, 1c1194 ) │ │ │ │ + add r2, pc, #192 @ (adr r2, 1c0ed4 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r1, pc, #776 @ (adr r1, 1c1120 ) │ │ │ │ + add r2, pc, #72 @ (adr r2, 1c0e60 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #192 @ (adr r2, 1c0edc ) │ │ │ │ + add r2, pc, #512 @ (adr r2, 1c101c ) │ │ │ │ movs r2, r5 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 1c0e3a │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -98111,26 +98110,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 1c1066 │ │ │ │ ldr r2, [pc, #152] @ (1c1070 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #144] @ (1c1074 ) │ │ │ │ ldr r3, [pc, #144] @ (1c1078 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (1c107c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -98173,19 +98172,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 180258 │ │ │ │ nop │ │ │ │ @ instruction: 0xb6d2 │ │ │ │ movs r4, r7 │ │ │ │ movs r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #144 @ (adr r0, 1c1108 ) │ │ │ │ + add r0, pc, #464 @ (adr r0, 1c1248 ) │ │ │ │ movs r2, r5 │ │ │ │ - ldr r3, [pc, #424] @ (1c1224 ) │ │ │ │ + ldr r3, [pc, #744] @ (1c1364 ) │ │ │ │ movs r7, r6 │ │ │ │ - add r0, pc, #48 @ (adr r0, 1c10b0 ) │ │ │ │ + add r0, pc, #368 @ (adr r0, 1c11f0 ) │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (1c1130 ) │ │ │ │ @@ -98197,32 +98196,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2ff244 │ │ │ │ + bl 2ff294 │ │ │ │ cbz r0, 1c10de │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 17e220 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c0fac │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 1c1108 │ │ │ │ mov r0, r5 │ │ │ │ - bl 41bfc0 │ │ │ │ + bl 41c010 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (1c1138 ) │ │ │ │ ldr r3, [pc, #80] @ (1c1134 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -98318,25 +98317,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (1c1214 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c11a4 │ │ │ │ push {r1, r2, r3, r4, r5, lr} │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #208] @ 0xd0 │ │ │ │ + ldr r6, [sp, #528] @ 0x210 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #176] @ (1c12d8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -98361,22 +98360,22 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1c12ba │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 2ff244 │ │ │ │ + bl 2ff294 │ │ │ │ cbz r0, 1c1276 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 1c0fac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c0cc4 │ │ │ │ blx 1805c4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 1c12aa │ │ │ │ ldr r2, [pc, #88] @ (1c12e0 ) │ │ │ │ @@ -98392,43 +98391,43 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 41bed0 │ │ │ │ + bl 41bf20 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ movs r4, #0 │ │ │ │ b.n 1c1286 │ │ │ │ ldr r3, [pc, #40] @ (1c12e4 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (1c12e8 ) │ │ │ │ ldr r1, [pc, #40] @ (1c12ec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c1276 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ push {r1, r2, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r3} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #600] @ (1c1540 ) │ │ │ │ + ldr r0, [pc, #920] @ (1c1680 ) │ │ │ │ movs r7, r6 │ │ │ │ - ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r6, [sp, #288] @ 0x120 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #536] @ 0x218 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -98459,20 +98458,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (1c13d8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ ldr r1, [pc, #136] @ (1c13dc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 1c13ae │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 1c1378 │ │ │ │ cbz r5, 1c1384 │ │ │ │ @@ -98494,109 +98493,109 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 1c1322 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 1c1322 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r3, [pc, #40] @ (1c13e0 ) │ │ │ │ ldr r2, [pc, #44] @ (1c13e4 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (1c13e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ movw r2, #3731 @ 0xe93 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1c1324 │ │ │ │ - ldr r5, [sp, #600] @ 0x258 │ │ │ │ + ldr r5, [sp, #920] @ 0x398 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r5, [sp, #592] @ 0x250 │ │ │ │ + ldr r5, [sp, #912] @ 0x390 │ │ │ │ movs r2, r5 │ │ │ │ - blxns r3 │ │ │ │ + blxns sp │ │ │ │ movs r7, r6 │ │ │ │ - ldr r5, [sp, #240] @ 0xf0 │ │ │ │ + ldr r5, [sp, #560] @ 0x230 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [sp, #248] @ 0xf8 │ │ │ │ + ldr r4, [sp, #568] @ 0x238 │ │ │ │ movs r2, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 1c1436 │ │ │ │ mov r4, r1 │ │ │ │ - bl 304cac │ │ │ │ + bl 304cfc │ │ │ │ ldr r1, [pc, #128] @ (1c148c ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 304d00 │ │ │ │ + bl 304d50 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 304e2c │ │ │ │ + bl 304e7c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1c1478 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c1412 │ │ │ │ ldr r1, [pc, #100] @ (1c1490 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 305008 │ │ │ │ + bl 305058 │ │ │ │ cbz r5, 1c146a │ │ │ │ - bl 304cac │ │ │ │ + bl 304cfc │ │ │ │ ldr r1, [pc, #84] @ (1c1494 ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 304d00 │ │ │ │ + bl 304d50 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 304e2c │ │ │ │ + bl 304e7c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1c1478 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1c1446 │ │ │ │ ldr r1, [pc, #56] @ (1c1498 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 305008 │ │ │ │ + bl 305058 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - ldr r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [sp, #384] @ 0x180 │ │ │ │ movs r2, r5 │ │ │ │ ldrsh r5, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ movs r2, r5 │ │ │ │ ldrsh r1, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -98681,15 +98680,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 431d50 │ │ │ │ + bl 431da0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1c16e6 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -98756,18 +98755,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (1c1728 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3790 @ 0xece │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ b.n 1c150c │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 1c16ae │ │ │ │ ldr r0, [pc, #220] @ (1c172c ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -98790,159 +98789,159 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (1c1738 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3851 @ 0xf0b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c163c │ │ │ │ ldr r3, [pc, #168] @ (1c173c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (1c1740 ) │ │ │ │ ldr r1, [pc, #168] @ (1c1744 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3813 @ 0xee5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c163c │ │ │ │ ldr r3, [pc, #152] @ (1c1748 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (1c174c ) │ │ │ │ ldr r1, [pc, #152] @ (1c1750 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3831 @ 0xef7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c163c │ │ │ │ ldr r3, [pc, #136] @ (1c1754 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (1c1758 ) │ │ │ │ ldr r1, [pc, #136] @ (1c175c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3806 @ 0xede │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c163c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (1c1760 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (1c1764 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (1c1768 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3846 @ 0xf06 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c163c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 1c1748 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [sp, #304] @ 0x130 │ │ │ │ + ldr r4, [sp, #624] @ 0x270 │ │ │ │ movs r2, r5 │ │ │ │ cbz r4, 1c173c │ │ │ │ movs r4, r7 │ │ │ │ - ands r4, r7 │ │ │ │ + lsls r4, r1 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, pc │ │ │ │ movs r7, r6 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #400] @ 0x190 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ movs r2, r5 │ │ │ │ - subs r7, #138 @ 0x8a │ │ │ │ + subs r7, #218 @ 0xda │ │ │ │ movs r6, r5 │ │ │ │ - add ip, fp │ │ │ │ + cmp r4, r5 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r3, [sp, #376] @ 0x178 │ │ │ │ + ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r1, [sp, #808] @ 0x328 │ │ │ │ movs r2, r5 │ │ │ │ - add lr, r7 │ │ │ │ + cmp r6, r1 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [sp, #912] @ 0x390 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #376] @ 0x178 │ │ │ │ + ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r5 │ │ │ │ - add sl, r4 │ │ │ │ + add sl, lr │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [sp, #912] @ 0x390 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ + ldr r1, [sp, #584] @ 0x248 │ │ │ │ movs r2, r5 │ │ │ │ - add lr, r0 │ │ │ │ + add lr, sl │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [sp, #592] @ 0x250 │ │ │ │ + ldr r2, [sp, #912] @ 0x390 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ + ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ movs r2, r5 │ │ │ │ - add r0, sp │ │ │ │ + add r8, r7 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [sp, #808] @ 0x328 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #344] @ 0x158 │ │ │ │ movs r2, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 1c178a │ │ │ │ - bl 3051ec │ │ │ │ + bl 30523c │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 1c179c │ │ │ │ - bl 3051ec │ │ │ │ + bl 30523c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 1c17c0 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 1c17d0 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 17e524 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 1c1812 │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 1c17f2 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 17e524 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -98956,15 +98955,15 @@ │ │ │ │ bl 1b7e5c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 1c17e2 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1c1828 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 43c7c8 │ │ │ │ + b.w 43c818 │ │ │ │ strd r0, r0, [sl, #240] @ 0xf0 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 1c183c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -98994,19 +98993,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1c1894 ) │ │ │ │ ldr r0, [pc, #20] @ (1c1898 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - cmn r4, r2 │ │ │ │ + orrs r4, r4 │ │ │ │ movs r7, r6 │ │ │ │ - str r7, [sp, #488] @ 0x1e8 │ │ │ │ + str r7, [sp, #808] @ 0x328 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (1c1980 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -99023,15 +99022,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 1c1900 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 1c18e0 │ │ │ │ - bl 310bd4 │ │ │ │ + bl 310c24 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 1c18f2 │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 1c18f2 │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -99045,30 +99044,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 17e220 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 2ff254 │ │ │ │ + bl 2ff2a4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1c1930 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 1c0fac │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c18ca │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 41bf0c │ │ │ │ + bl 41bf5c │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c1900 │ │ │ │ ldr r2, [pc, #52] @ (1c1988 ) │ │ │ │ ldr r3, [pc, #44] @ (1c1984 ) │ │ │ │ add r2, pc │ │ │ │ @@ -99157,15 +99156,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 439e90 │ │ │ │ + bl 439ee0 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 1c1a36 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99284,15 +99283,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1c1bd6 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 303490 │ │ │ │ + bl 3034e0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -99326,26 +99325,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c1b7a │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (1c1c20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c1b7a │ │ │ │ nop │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #360] @ 0x168 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (1c1cd8 ) │ │ │ │ @@ -99357,26 +99356,26 @@ │ │ │ │ beq.n 1c1c66 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1c1cac │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (1c1cdc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1c1cb2 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 1c1c66 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c1b5c │ │ │ │ mov r0, r4 │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -99396,15 +99395,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1c1c5c │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (1c1ce8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c1c5c │ │ │ │ ldr r0, [pc, #60] @ (1c1cec ) │ │ │ │ add r0, pc │ │ │ │ b.n 1c1c54 │ │ │ │ ldr r3, [pc, #60] @ (1c1cf0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -99416,32 +99415,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c1c5c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (1c1cf4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c1c5c │ │ │ │ nop │ │ │ │ add r2, sp, #360 @ 0x168 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #768] @ 0x300 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ movs r2, r5 │ │ │ │ - str r5, [sp, #696] @ 0x2b8 │ │ │ │ + str r5, [sp, #1016] @ 0x3f8 │ │ │ │ movs r2, r5 │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #792] @ 0x318 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (1c1e6c ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -99463,15 +99462,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c1dca │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 30339c │ │ │ │ + bl 3033ec │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 1c1df0 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 1c1d60 │ │ │ │ @@ -99480,15 +99479,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 44e418 │ │ │ │ + bl 44e468 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 1c1d86 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 1c1dfc │ │ │ │ cbnz r3, 1c1da2 │ │ │ │ @@ -99498,15 +99497,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (1c1e78 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 3035e8 │ │ │ │ + bl 303638 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (1c1e7c ) │ │ │ │ ldr r3, [pc, #204] @ (1c1e74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -99523,15 +99522,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1c1d38 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 30339c │ │ │ │ + bl 3033ec │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 1c1df0 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 1c1d4e │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -99554,15 +99553,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c1d86 │ │ │ │ ldr r0, [pc, #112] @ (1c1e8c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c1da2 │ │ │ │ b.n 1c1d88 │ │ │ │ blx 17e844 │ │ │ │ b.n 1c1d8e │ │ │ │ ldr r2, [pc, #72] @ (1c1e80 ) │ │ │ │ @@ -99581,15 +99580,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 1c1d5e │ │ │ │ ldr r0, [pc, #60] @ (1c1e94 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1c1d5e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #528 @ 0x210 │ │ │ │ movs r4, r7 │ │ │ │ add r1, sp, #496 @ 0x1f0 │ │ │ │ @@ -99602,19 +99601,19 @@ │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ + str r5, [sp, #368] @ 0x170 │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #504] @ 0x1f8 │ │ │ │ + str r4, [sp, #824] @ 0x338 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 1c2400 │ │ │ │ @@ -99640,28 +99639,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 1ba080 │ │ │ │ ldr.w r7, [pc, #1308] @ 1c2404 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c20b8 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 1c2408 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 1c240c │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 1ba050 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -100107,15 +100106,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c21b4 │ │ │ │ ldr r0, [pc, #188] @ (1c241c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c21b4 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 1ba050 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c2150 │ │ │ │ @@ -100133,70 +100132,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 1c221a │ │ │ │ ldr r0, [pc, #128] @ (1c2424 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c221a │ │ │ │ ldr r3, [pc, #100] @ (1c2414 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c21b4 │ │ │ │ ldr r3, [pc, #88] @ (1c2418 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1c21b4 │ │ │ │ ldr r0, [pc, #92] @ (1c2428 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c21b4 │ │ │ │ ldr r3, [pc, #72] @ (1c2420 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c221a │ │ │ │ ldr r3, [pc, #48] @ (1c2418 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c221a │ │ │ │ ldr r0, [pc, #56] @ (1c242c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c221a │ │ │ │ nop │ │ │ │ add r7, pc, #896 @ (adr r7, 1c2784 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldr r6, [r3, r0] │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r7, r4] │ │ │ │ + strb r2, [r1, r6] │ │ │ │ movs r2, r5 │ │ │ │ - subs r4, #72 @ 0x48 │ │ │ │ + subs r4, #152 @ 0x98 │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #288] @ 0x120 │ │ │ │ + str r0, [sp, #608] @ 0x260 │ │ │ │ movs r2, r5 │ │ │ │ movs r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #168] @ 0xa8 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r6, [r2, #60] @ 0x3c │ │ │ │ + ldrh r6, [r4, #62] @ 0x3e │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (1c24dc ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -100221,15 +100220,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1b7994 │ │ │ │ ldr r2, [pc, #100] @ (1c24e0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r2, [pc, #92] @ (1c24e4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 1c24b6 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -100256,27 +100255,27 @@ │ │ │ │ bpl.n 1c248e │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (1c24f0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c248e │ │ │ │ add r2, pc, #296 @ (adr r2, 1c2608 ) │ │ │ │ movs r4, r7 │ │ │ │ movs r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #54] @ 0x36 │ │ │ │ + ldrh r0, [r0, #58] @ 0x3a │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c24f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -100296,15 +100295,15 @@ │ │ │ │ cbz r3, 1c2526 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbnz r3, 1c2546 │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -100317,46 +100316,46 @@ │ │ │ │ bl 1c189c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r2, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2ff244 │ │ │ │ + bl 2ff294 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1c25a0 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 1c25da │ │ │ │ bls.n 1c25b0 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 1c25f6 │ │ │ │ ldr r3, [pc, #136] @ (1c2604 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #128] @ (1c2608 ) │ │ │ │ ldr r2, [pc, #132] @ (1c260c ) │ │ │ │ ldr r1, [pc, #132] @ (1c2610 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ mov.w r2, #414 @ 0x19e │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 41bf84 │ │ │ │ + bl 41bfd4 │ │ │ │ movs r4, #0 │ │ │ │ b.n 1c2532 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -100388,19 +100387,19 @@ │ │ │ │ nop │ │ │ │ add r1, pc, #552 @ (adr r1, 1c2828 ) │ │ │ │ movs r4, r7 │ │ │ │ bgt.n 1c25b0 │ │ │ │ movs r4, r7 │ │ │ │ movs r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #206 @ 0xce │ │ │ │ + adds r6, #30 │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r0, [r0, #20] │ │ │ │ + ldrh r0, [r2, #22] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r6, [r4, #18] │ │ │ │ + ldrh r6, [r6, #20] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c2614 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -100441,21 +100440,21 @@ │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 1c26b6 │ │ │ │ ldr r3, [pc, #200] @ (1c2758 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2f6554 │ │ │ │ + bl 2f65a4 │ │ │ │ ldr r2, [pc, #188] @ (1c275c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbnz r3, 1c26e0 │ │ │ │ @@ -100515,21 +100514,21 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ blt.n 1c26cc │ │ │ │ movs r4, r7 │ │ │ │ add r0, pc, #408 @ (adr r0, 1c28e8 ) │ │ │ │ movs r4, r7 │ │ │ │ - adds r5, #18 │ │ │ │ + adds r5, #98 @ 0x62 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [r6, #8] │ │ │ │ + ldr r4, [r0, #16] │ │ │ │ movs r4, r5 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #6 │ │ │ │ + asrs r0, r0, #8 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c2760 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -100550,24 +100549,24 @@ │ │ │ │ ldr.w r1, [r4, #2976] @ 0xba0 │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c2782 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 1c27e0 │ │ │ │ ldr r5, [pc, #172] @ (1c2850 ) │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #168] @ (1c2854 ) │ │ │ │ ldr r1, [pc, #172] @ (1c2858 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w r2, [r4, #3020] @ 0xbcc │ │ │ │ cbz r3, 1c282a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -100583,15 +100582,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (1c2864 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -100602,52 +100601,52 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #84] @ (1c2870 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c27fa │ │ │ │ mov r0, r2 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r2, [pc, #64] @ (1c2874 ) │ │ │ │ ldr r1, [pc, #68] @ (1c2878 ) │ │ │ │ add.w r3, r5, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c27fa │ │ │ │ bge.n 1c2940 │ │ │ │ movs r4, r7 │ │ │ │ - adds r3, #172 @ 0xac │ │ │ │ + adds r3, #252 @ 0xfc │ │ │ │ movs r7, r6 │ │ │ │ - ldr r1, [pc, #584] @ (1c2aa0 ) │ │ │ │ + ldr r1, [pc, #904] @ (1c2be0 ) │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [pc, #680] @ (1c2b04 ) │ │ │ │ + ldr r1, [pc, #1000] @ (1c2c44 ) │ │ │ │ movs r2, r5 │ │ │ │ - adds r3, #112 @ 0x70 │ │ │ │ + adds r3, #192 @ 0xc0 │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r2, #0] │ │ │ │ + ldrh r0, [r4, #2] │ │ │ │ movs r2, r5 │ │ │ │ - adds r3, #62 @ 0x3e │ │ │ │ + adds r3, #142 @ 0x8e │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r4, [r4, #30] │ │ │ │ + ldrh r4, [r6, #32] │ │ │ │ movs r2, r5 │ │ │ │ - strh r0, [r4, #62] @ 0x3e │ │ │ │ + ldrh r0, [r6, #0] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r4, [r7, #30] │ │ │ │ + ldrh r4, [r1, #34] @ 0x22 │ │ │ │ movs r2, r5 │ │ │ │ - strh r2, [r0, #62] @ 0x3e │ │ │ │ + ldrh r2, [r2, #0] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c287c : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 17e138 │ │ │ │ │ │ │ │ @@ -100812,24 +100811,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 1c2a5e │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 1c1218 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1c2a5e │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 421f00 │ │ │ │ + bl 421f50 │ │ │ │ mov r0, r6 │ │ │ │ - bl 41bed0 │ │ │ │ + bl 41bf20 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 44e34c │ │ │ │ + bl 44e39c │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 44e34c │ │ │ │ + bl 44e39c │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 41bf0c │ │ │ │ + bl 41bf5c │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 1c8ccc │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 1cc778 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 1d1968 │ │ │ │ mov r0, r4 │ │ │ │ @@ -100860,32 +100859,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 1c2b4c │ │ │ │ ldr r1, [pc, #156] @ (1c2b88 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 1c2b06 │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 1b3e64 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 435868 │ │ │ │ + bl 4358b8 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 1c2b18 │ │ │ │ - bl 447c04 │ │ │ │ + bl 447c54 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 44e34c │ │ │ │ + bl 44e39c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 17e520 │ │ │ │ @@ -100904,31 +100903,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c2a1e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (1c2b94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c2a1e │ │ │ │ ldr r4, [sp, #520] @ 0x208 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #18] │ │ │ │ + ldrh r6, [r0, #22] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r2, [r7, #12] │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ movs r2, r5 │ │ │ │ asrs r4, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #6] │ │ │ │ + ldrh r0, [r0, #10] │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 1c35f0 │ │ │ │ @@ -101063,15 +101062,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 43a6b4 │ │ │ │ + bl 43a704 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 1c2f28 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -101249,25 +101248,25 @@ │ │ │ │ b.n 1c2ccc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 43a6b4 │ │ │ │ + bl 43a704 │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 1c2dc2 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 1bad6c │ │ │ │ ldr.w r1, [pc, #1756] @ 1c3608 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1c322c │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -101419,35 +101418,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 43a6b4 │ │ │ │ + bl 43a704 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 1c319a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 43a76c │ │ │ │ + bl 43a7bc │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 43a02c │ │ │ │ + bl 43a07c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 1c3178 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -101455,15 +101454,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 1c316e │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 43a02c │ │ │ │ + bl 43a07c │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 1c3178 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 1c315c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -101530,15 +101529,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1c2f96 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (1c361c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c2f96 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -101664,21 +101663,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 463128 │ │ │ │ + bl 463178 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 463128 │ │ │ │ + bl 463178 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -101781,15 +101780,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 439e90 │ │ │ │ + bl 439ee0 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 1c3516 │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c34e6 │ │ │ │ @@ -101841,15 +101840,15 @@ │ │ │ │ bpl.w 1c2f96 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (1c3628 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c2f96 │ │ │ │ ldr r3, [pc, #92] @ (1c362c ) │ │ │ │ movw r2, #3223 @ 0xc97 │ │ │ │ ldr r1, [pc, #92] @ (1c3630 ) │ │ │ │ ldr r0, [pc, #92] @ (1c3634 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -101866,41 +101865,41 @@ │ │ │ │ movs r4, r7 │ │ │ │ ldr r2, [sp, #864] @ 0x360 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #4] │ │ │ │ + ldrh r0, [r1, #8] │ │ │ │ movs r2, r5 │ │ │ │ str r7, [sp, #808] @ 0x328 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r7, #42] @ 0x2a │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #632] @ 0x278 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r7, #22] │ │ │ │ movs r2, r5 │ │ │ │ str r4, [sp, #224] @ 0xe0 │ │ │ │ movs r4, r7 │ │ │ │ movs r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #29] │ │ │ │ + ldrb r4, [r0, #31] │ │ │ │ movs r2, r5 │ │ │ │ - movs r5, #130 @ 0x82 │ │ │ │ + movs r5, #210 @ 0xd2 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r0, [r5, #8] │ │ │ │ + ldrb r0, [r7, #9] │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r0, [r4, #27] │ │ │ │ + ldrb r0, [r6, #28] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c3638 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -101962,24 +101961,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c3772 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 44e310 │ │ │ │ + bl 44e360 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 44e338 │ │ │ │ + bl 44e388 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 303304 │ │ │ │ + bl 303354 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 1c3818 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -102002,15 +102001,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c3822 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c372e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 44e418 │ │ │ │ + bl 44e468 │ │ │ │ b.n 1c3732 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c36a6 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c1b5c │ │ │ │ b.n 1c36a6 │ │ │ │ @@ -102049,22 +102048,22 @@ │ │ │ │ cbnz r3, 1c382a │ │ │ │ ldr r2, [pc, #184] @ (1c3880 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 3035e8 │ │ │ │ + bl 303638 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #172] @ (1c3884 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ b.n 1c3696 │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 1c3802 │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 1c3802 │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 1c3802 │ │ │ │ @@ -102116,30 +102115,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ movs r4, r7 │ │ │ │ ldrh r2, [r5, #62] @ 0x3e │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #19] │ │ │ │ + ldrb r2, [r1, #21] │ │ │ │ movs r2, r5 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - ldrb r4, [r1, #19] │ │ │ │ + ldrb r4, [r3, #20] │ │ │ │ movs r2, r5 │ │ │ │ - movs r3, #22 │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ movs r7, r6 │ │ │ │ - strb r4, [r7, #30] │ │ │ │ + ldrb r4, [r1, #0] │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r0, [r6, #6] │ │ │ │ + ldrb r0, [r0, #8] │ │ │ │ movs r2, r5 │ │ │ │ - movs r3, #0 │ │ │ │ + movs r3, #80 @ 0x50 │ │ │ │ movs r7, r6 │ │ │ │ - strb r6, [r4, #30] │ │ │ │ + strb r6, [r6, #31] │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r0, [r3, #6] │ │ │ │ + ldrb r0, [r5, #7] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c38a0 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 1c38b2 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -102174,15 +102173,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 30339c │ │ │ │ + bl 3033ec │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 1c3928 │ │ │ │ ldr r2, [pc, #64] @ (1c3944 ) │ │ │ │ ldr r3, [pc, #56] @ (1c3940 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -102234,15 +102233,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 303304 │ │ │ │ + bl 303354 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 1c39b4 │ │ │ │ ldr r2, [pc, #64] @ (1c39d0 ) │ │ │ │ ldr r3, [pc, #56] @ (1c39cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -102304,53 +102303,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 1c3aa8 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44e310 │ │ │ │ + bl 44e360 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 1c3a64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44e32c │ │ │ │ + bl 44e37c │ │ │ │ cbz r0, 1c3a64 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c3abe │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (1c3ae0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3035e8 │ │ │ │ + bl 303638 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 44e3dc │ │ │ │ + b.w 44e42c │ │ │ │ ldr r2, [pc, #108] @ (1c3ae4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 1c3ab2 │ │ │ │ ldr r2, [pc, #104] @ (1c3ae8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c3ab2 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (1c3aec ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 1c3ab2 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -102379,23 +102378,23 @@ │ │ │ │ ldrh r6, [r2, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfbdbffff │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r3, #13] │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #138 @ 0x8a │ │ │ │ + movs r0, #218 @ 0xda │ │ │ │ movs r7, r6 │ │ │ │ - strb r0, [r6, #20] │ │ │ │ + strb r0, [r0, #22] │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r4, #28] │ │ │ │ + strb r2, [r6, #29] │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (1c3b80 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -102836,15 +102835,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (1c40b4 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ ldr r3, [pc, #228] @ (1c40a8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 1c40b8 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -102926,21 +102925,21 @@ │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, #62] @ 0x3e │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #22] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ movs r2, r5 │ │ │ │ strh r0, [r7, #54] @ 0x36 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r7, #19] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ movs r2, r5 │ │ │ │ - strb r6, [r2, #19] │ │ │ │ + strb r6, [r4, #20] │ │ │ │ movs r2, r5 │ │ │ │ strh r6, [r7, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ strh r0, [r4, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -103155,15 +103154,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (1c4328 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 1c4304 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 1c4304 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 1c4312 │ │ │ │ mov r0, r4 │ │ │ │ @@ -103175,17 +103174,17 @@ │ │ │ │ bl 1d41bc │ │ │ │ b.n 1c42d2 │ │ │ │ nop │ │ │ │ strh r4, [r4, #30] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + strb r4, [r7, #8] │ │ │ │ movs r2, r5 │ │ │ │ - strb r0, [r0, #7] │ │ │ │ + strb r0, [r2, #8] │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (1c45e0 ) │ │ │ │ @@ -103325,15 +103324,15 @@ │ │ │ │ bl 1c39d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c429c │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 1c451c │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 1c4554 │ │ │ │ - bl 310bd4 │ │ │ │ + bl 310c24 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 1c4500 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 1c4500 │ │ │ │ blx 1805c4 │ │ │ │ @@ -103341,17 +103340,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 1c451c │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 1c1218 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1c451c │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 421db4 │ │ │ │ + bl 421e04 │ │ │ │ mov r0, r5 │ │ │ │ - bl 41bed0 │ │ │ │ + bl 41bf20 │ │ │ │ ldr r3, [pc, #216] @ (1c45f8 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 1c439e │ │ │ │ mov r0, r5 │ │ │ │ bl 1c1b5c │ │ │ │ @@ -103430,30 +103429,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #26] │ │ │ │ movs r4, r7 │ │ │ │ strh r2, [r6, #22] │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #8] │ │ │ │ + strb r6, [r6, #9] │ │ │ │ movs r2, r5 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe852002d │ │ │ │ - asrs r0, r4, #22 │ │ │ │ + stmia.w r2!, {r0, r2, r3, r5} │ │ │ │ + asrs r0, r6, #23 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ + ldr r6, [r2, #40] @ 0x28 │ │ │ │ movs r2, r5 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + strb r4, [r0, #2] │ │ │ │ movs r2, r5 │ │ │ │ - asrs r0, r1, #22 │ │ │ │ + asrs r0, r3, #23 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ + ldr r6, [r7, #36] @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ - strb r4, [r7, #1] │ │ │ │ + strb r4, [r1, #3] │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (1c4738 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -103544,30 +103543,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 1c3d08 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r7 │ │ │ │ bl 1c429c │ │ │ │ b.n 1c4664 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r4, #2] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #2] │ │ │ │ movs r4, r7 │ │ │ │ strh r0, [r5, #0] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #92] @ 0x5c │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (1c4824 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -103622,15 +103621,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 1c39d4 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r2, [pc, #52] @ (1c4838 ) │ │ │ │ ldr r3, [pc, #36] @ (1c4828 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -103645,15 +103644,15 @@ │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #28] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #80] @ 0x50 │ │ │ │ + ldr r4, [r6, #84] @ 0x54 │ │ │ │ movs r2, r5 │ │ │ │ ldrb r0, [r2, #26] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -103698,25 +103697,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1c485a │ │ │ │ ldr r0, [pc, #36] @ (1c48cc ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c485a │ │ │ │ ldrb r2, [r0, #25] │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #96] @ 0x60 │ │ │ │ + ldr r4, [r3, #100] @ 0x64 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (1c4988 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -103762,15 +103761,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 1c39d4 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r2, [pc, #56] @ (1c499c ) │ │ │ │ ldr r3, [pc, #36] @ (1c498c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -103786,15 +103785,15 @@ │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #22] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + ldr r2, [r6, #60] @ 0x3c │ │ │ │ movs r2, r5 │ │ │ │ ldrb r6, [r5, #20] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -103868,15 +103867,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1c39d4 │ │ │ │ ldr r1, [pc, #180] @ (1c4b24 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r2, [pc, #168] @ (1c4b28 ) │ │ │ │ ldr r3, [pc, #144] @ (1c4b10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -103899,15 +103898,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c4a6c │ │ │ │ ldr r0, [pc, #120] @ (1c4b34 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c4a6c │ │ │ │ ldr r3, [pc, #112] @ (1c4b38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c49fa │ │ │ │ ldr r3, [pc, #92] @ (1c4b30 ) │ │ │ │ @@ -103917,15 +103916,15 @@ │ │ │ │ bpl.n 1c49fa │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (1c4b3c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c49fa │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (1c4b40 ) │ │ │ │ movw r2, #1250 @ 0x4e2 │ │ │ │ ldr r1, [pc, #72] @ (1c4b44 ) │ │ │ │ ldr r0, [pc, #76] @ (1c4b48 ) │ │ │ │ add r3, pc │ │ │ │ @@ -103940,35 +103939,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, #18] │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #40] @ 0x28 │ │ │ │ + ldr r2, [r6, #44] @ 0x2c │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [r6, #32] │ │ │ │ + ldr r6, [r0, #40] @ 0x28 │ │ │ │ movs r2, r5 │ │ │ │ ldrb r4, [r2, #16] │ │ │ │ movs r4, r7 │ │ │ │ subs r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #72] @ 0x48 │ │ │ │ + ldr r6, [r2, #76] @ 0x4c │ │ │ │ movs r2, r5 │ │ │ │ asrs r4, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #64] @ 0x40 │ │ │ │ + ldr r2, [r3, #68] @ 0x44 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r4, r3, #1 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ movs r7, r6 │ │ │ │ - str r2, [r0, #80] @ 0x50 │ │ │ │ + str r2, [r2, #84] @ 0x54 │ │ │ │ movs r2, r5 │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ + str r4, [r0, #116] @ 0x74 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 1c4d2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -104028,15 +104027,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 1c39d4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r2, [pc, #316] @ (1c4d44 ) │ │ │ │ ldr r3, [pc, #296] @ (1c4d30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104096,15 +104095,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 1c39d4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r2, [pc, #164] @ (1c4d50 ) │ │ │ │ ldr r3, [pc, #128] @ (1c4d30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104122,15 +104121,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c4c52 │ │ │ │ ldr r0, [pc, #132] @ (1c4d5c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1c4c52 │ │ │ │ ldr r2, [pc, #116] @ (1c4d60 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1c4bae │ │ │ │ @@ -104140,15 +104139,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1c4bae │ │ │ │ ldr r0, [pc, #96] @ (1c4d64 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1c4bae │ │ │ │ ldr r3, [pc, #84] @ (1c4d68 ) │ │ │ │ movw r2, #1218 @ 0x4c2 │ │ │ │ ldr r1, [pc, #80] @ (1c4d6c ) │ │ │ │ ldr r0, [pc, #84] @ (1c4d70 ) │ │ │ │ add r3, pc │ │ │ │ @@ -104163,39 +104162,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r7, #16] │ │ │ │ movs r2, r5 │ │ │ │ ldrb r4, [r1, #10] │ │ │ │ movs r4, r7 │ │ │ │ ldrb r4, [r5, #9] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ movs r2, r5 │ │ │ │ ldrb r6, [r4, #7] │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #44] @ 0x2c │ │ │ │ + ldr r4, [r1, #52] @ 0x34 │ │ │ │ movs r2, r5 │ │ │ │ subs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #40] @ 0x28 │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r4, r7, #24 │ │ │ │ + lsrs r4, r1, #26 │ │ │ │ movs r7, r6 │ │ │ │ - str r2, [r4, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ - str r4, [r2, #76] @ 0x4c │ │ │ │ + str r4, [r4, #80] @ 0x50 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (1c4f20 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -104310,15 +104309,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 1c39d4 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r2, [pc, #112] @ (1c4f38 ) │ │ │ │ ldr r3, [pc, #88] @ (1c4f24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104343,36 +104342,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (1c4f44 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c4dae │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r1, #4] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ movs r2, r5 │ │ │ │ strb r2, [r1, #31] │ │ │ │ movs r4, r7 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #16] │ │ │ │ + ldr r4, [r3, #20] │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (1c513c ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -104456,15 +104455,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 1c3d08 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r2, [pc, #248] @ (1c5154 ) │ │ │ │ ldr r3, [pc, #228] @ (1c5140 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104509,15 +104508,15 @@ │ │ │ │ bpl.n 1c4fe6 │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (1c5164 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c4fe6 │ │ │ │ ldr r2, [pc, #136] @ (1c5168 ) │ │ │ │ ldr r3, [pc, #92] @ (1c5140 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -104557,39 +104556,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, #28] │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r0, #80] @ 0x50 │ │ │ │ movs r2, r5 │ │ │ │ strb r0, [r7, #24] │ │ │ │ movs r4, r7 │ │ │ │ strb r0, [r3, #24] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #124] @ 0x7c │ │ │ │ + ldr r6, [r6, #0] │ │ │ │ movs r2, r5 │ │ │ │ strb r2, [r6, #22] │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r0, #9 │ │ │ │ + lsrs r2, r2, #10 │ │ │ │ movs r7, r6 │ │ │ │ - ldrsh r0, [r5, r3] │ │ │ │ + ldrsh r0, [r7, r4] │ │ │ │ movs r2, r5 │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r0, #88] @ 0x58 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r2, r5, #8 │ │ │ │ + lsrs r2, r7, #9 │ │ │ │ movs r7, r6 │ │ │ │ - ldrsh r0, [r2, r3] │ │ │ │ + ldrsh r0, [r4, r4] │ │ │ │ movs r2, r5 │ │ │ │ - str r6, [r1, #116] @ 0x74 │ │ │ │ + str r6, [r3, #120] @ 0x78 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 1c5d9c │ │ │ │ @@ -104647,15 +104646,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c638e │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1c60aa │ │ │ │ ldr.w r0, [pc, #2940] @ 1c5dac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c5616 │ │ │ │ b.n 1c581c │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1c5f24 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -104686,15 +104685,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1c6298 │ │ │ │ ldr.w r0, [pc, #2828] @ 1c5db0 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 1c5616 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1c5c8a │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -104770,15 +104769,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 463490 │ │ │ │ + bl 4634e0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -104786,18 +104785,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 463490 │ │ │ │ + bl 4634e0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 463490 │ │ │ │ + bl 4634e0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 1c53d2 │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -105170,15 +105169,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 1c3d08 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c429c │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 1c5514 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 1c57f2 │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -105398,15 +105397,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (1c5dd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -105565,15 +105564,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1c544c │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (1c5dec ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.w 1c544c │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 1c57da │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -105583,15 +105582,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 1c57da │ │ │ │ movs r0, #8 │ │ │ │ b.n 1c562a │ │ │ │ ldr r0, [pc, #352] @ (1c5df0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c5616 │ │ │ │ b.n 1c581c │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1c5f2a │ │ │ │ ldr r3, [pc, #256] @ (1c5da8 ) │ │ │ │ @@ -105607,15 +105606,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 1c57f2 │ │ │ │ ldr r0, [pc, #284] @ (1c5df4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c5616 │ │ │ │ b.n 1c581c │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -105687,49 +105686,49 @@ │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #19] │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #80] @ 0x50 │ │ │ │ + ldr r2, [r6, #84] @ 0x54 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ + ldr r4, [r7, #96] @ 0x60 │ │ │ │ movs r2, r5 │ │ │ │ b.n 1c5ac2 │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vmla.i , , d18[0] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, r5] │ │ │ │ + ldrb r2, [r5, r6] │ │ │ │ movs r2, r5 │ │ │ │ add r0, sp, #464 @ 0x1d0 │ │ │ │ movs r4, r7 │ │ │ │ movs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #28] │ │ │ │ + str r4, [r2, #32] │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [r2, r7] │ │ │ │ + ldrh r0, [r4, r0] │ │ │ │ movs r2, r5 │ │ │ │ movs r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r1, r4] │ │ │ │ + ldrsh r4, [r3, r5] │ │ │ │ movs r2, r5 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ + str r0, [r4, #40] @ 0x28 │ │ │ │ movs r2, r5 │ │ │ │ - str r2, [r1, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ movs r2, r5 │ │ │ │ movs r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 1c5df6 │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -105804,45 +105803,45 @@ │ │ │ │ bl 1c39d4 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 1c5e58 │ │ │ │ ldr.w r1, [pc, #1560] @ 1c64f4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ b.w 1c5456 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c4d74 │ │ │ │ b.w 1c5616 │ │ │ │ movs r0, #4 │ │ │ │ b.w 1c562a │ │ │ │ ldr.w r0, [pc, #1528] @ 1c64f8 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c5616 │ │ │ │ b.n 1c581c │ │ │ │ ldr.w r0, [pc, #1512] @ 1c64fc │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c5616 │ │ │ │ b.n 1c581c │ │ │ │ movs r0, #2 │ │ │ │ b.w 1c562a │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 1c562a │ │ │ │ ldr.w r0, [pc, #1484] @ 1c6500 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c5616 │ │ │ │ b.n 1c581c │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 1c53e0 │ │ │ │ @@ -105858,15 +105857,15 @@ │ │ │ │ bpl.w 1c56c4 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 1c650c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -105908,15 +105907,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -105940,28 +105939,28 @@ │ │ │ │ bpl.w 1c560a │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 1c6520 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 1c560a │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 1b7994 │ │ │ │ ldr.w r3, [pc, #1188] @ 1c6524 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c6450 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -106037,15 +106036,15 @@ │ │ │ │ bpl.w 1c5616 │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (1c6534 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.w 1c5616 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 1c612c │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 1c612c │ │ │ │ @@ -106084,15 +106083,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (1c653c ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.w 1c58b0 │ │ │ │ ldr r2, [pc, #812] @ (1c6540 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1c5996 │ │ │ │ ldr r2, [pc, #740] @ (1c6508 ) │ │ │ │ @@ -106101,15 +106100,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 1c5996 │ │ │ │ ldr r0, [pc, #788] @ (1c6544 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 1c5996 │ │ │ │ ldr r3, [pc, #768] @ (1c6548 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -106121,15 +106120,15 @@ │ │ │ │ bpl.w 1c5d16 │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (1c654c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -106159,15 +106158,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 20ea58 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1c5616 │ │ │ │ ldr r0, [pc, #652] @ (1c655c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.w 1c5616 │ │ │ │ ldr r2, [pc, #592] @ (1c652c ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1c60e2 │ │ │ │ @@ -106202,34 +106201,34 @@ │ │ │ │ bpl.w 1c52f2 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (1c6564 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 1c52f2 │ │ │ │ ldr r0, [pc, #516] @ (1c6568 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c60e2 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (1c656c ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 1c531e │ │ │ │ ldr r3, [pc, #480] @ (1c6570 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -106242,22 +106241,22 @@ │ │ │ │ bpl.w 1c5226 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (1c6574 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.w 1c5226 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (1c6578 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -106265,15 +106264,15 @@ │ │ │ │ bne.w 1c5c0a │ │ │ │ b.w 1c544c │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (1c657c ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -106283,15 +106282,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (1c6580 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -106312,15 +106311,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (1c6588 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c609a │ │ │ │ ldr r3, [pc, #264] @ (1c658c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c528c │ │ │ │ ldr r3, [pc, #116] @ (1c6508 ) │ │ │ │ @@ -106328,15 +106327,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 1c528c │ │ │ │ ldr r0, [pc, #240] @ (1c6590 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.w 1c528c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (1c6594 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c61c6 │ │ │ │ @@ -106345,106 +106344,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 1c61c6 │ │ │ │ ldr r0, [pc, #200] @ (1c6598 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c61c6 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c612c │ │ │ │ mov r0, r5 │ │ │ │ bl 1c1b5c │ │ │ │ b.n 1c612c │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r2, r2] │ │ │ │ + ldrsb r4, [r4, r3] │ │ │ │ movs r2, r5 │ │ │ │ - strb r4, [r1, r7] │ │ │ │ + ldrsb r4, [r3, r0] │ │ │ │ movs r2, r5 │ │ │ │ - ldrsh r4, [r4, r3] │ │ │ │ + ldrsh r4, [r6, r4] │ │ │ │ movs r2, r5 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ + ldrsh r0, [r6, r3] │ │ │ │ movs r2, r5 │ │ │ │ - str r4, [r4, #12] │ │ │ │ + str r4, [r6, #16] │ │ │ │ movs r2, r5 │ │ │ │ cmp r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, r6] │ │ │ │ + ldrb r6, [r2, r7] │ │ │ │ movs r2, r5 │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, r6] │ │ │ │ + ldr r0, [r2, r7] │ │ │ │ movs r2, r5 │ │ │ │ adds r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, r1] │ │ │ │ + ldrb r6, [r2, r2] │ │ │ │ movs r2, r5 │ │ │ │ movs r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r1, r6] │ │ │ │ + ldrsh r4, [r3, r7] │ │ │ │ movs r2, r5 │ │ │ │ adds r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r5, r5] │ │ │ │ + ldrsh r4, [r7, r6] │ │ │ │ movs r2, r5 │ │ │ │ cmp r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r1] │ │ │ │ + ldrb r2, [r6, r2] │ │ │ │ movs r2, r5 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ + ldrb r0, [r4, r5] │ │ │ │ movs r2, r5 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r4, sp, #1012 @ 0x3f4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - @ instruction: 0xffff5dda │ │ │ │ + @ instruction: 0xffff5e2a │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, r3] │ │ │ │ + ldrh r6, [r7, r4] │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [r5, r1] │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ movs r2, r5 │ │ │ │ - strb r4, [r2, r6] │ │ │ │ + strb r4, [r4, r7] │ │ │ │ movs r2, r5 │ │ │ │ asrs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, r5] │ │ │ │ + ldrh r4, [r4, r6] │ │ │ │ movs r2, r5 │ │ │ │ - ldrsb r0, [r0, r3] │ │ │ │ + ldrsb r0, [r2, r4] │ │ │ │ movs r2, r5 │ │ │ │ - ldrsb r4, [r7, r3] │ │ │ │ + ldrsb r4, [r1, r5] │ │ │ │ movs r2, r5 │ │ │ │ - ldrsb r2, [r1, r0] │ │ │ │ + ldrsb r2, [r3, r1] │ │ │ │ movs r2, r5 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r5] │ │ │ │ + ldrh r2, [r7, r6] │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, r6] │ │ │ │ + ldrh r0, [r6, r7] │ │ │ │ movs r2, r5 │ │ │ │ cmp r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, r7] │ │ │ │ + ldrb r0, [r0, r1] │ │ │ │ movs r2, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 1c6658 │ │ │ │ @@ -106518,15 +106517,15 @@ │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r4, r7 │ │ │ │ str r6, [r7, #4] │ │ │ │ movs r4, r7 │ │ │ │ - adds.w r0, r2, #11927552 @ 0xb60000 │ │ │ │ + sbc.w r0, r2, #11927552 @ 0xb60000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (1c6a40 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #960] @ (1c6a44 ) │ │ │ │ @@ -106565,15 +106564,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c66c6 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 1c675e │ │ │ │ mov r0, r4 │ │ │ │ @@ -106601,15 +106600,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c671a │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 1bad6c │ │ │ │ @@ -106685,15 +106684,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 1c3d08 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c3b90 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c429c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 1c6870 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 1c6870 │ │ │ │ @@ -106836,15 +106835,15 @@ │ │ │ │ bpl.w 1c67b8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (1c6a74 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c67b8 │ │ │ │ ldr r3, [pc, #100] @ (1c6a78 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c693a │ │ │ │ ldr r3, [pc, #80] @ (1c6a70 ) │ │ │ │ @@ -106854,47 +106853,47 @@ │ │ │ │ bpl.n 1c693a │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (1c6a7c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c693a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r2, #0] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #0] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #952] @ (1c6e0c ) │ │ │ │ + ldr r6, [pc, #248] @ (1c6b4c ) │ │ │ │ movs r2, r5 │ │ │ │ - ldr r5, [pc, #592] @ (1c6ca8 ) │ │ │ │ + ldr r5, [pc, #912] @ (1c6de8 ) │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #728] @ (1c6d38 ) │ │ │ │ + ldr r5, [pc, #24] @ (1c6a78 ) │ │ │ │ movs r2, r5 │ │ │ │ bne.n 1c6a4a │ │ │ │ vcvt.u16.f16 d21, d18, #1 │ │ │ │ movs r4, r7 │ │ │ │ bne.n 1c6a62 │ │ │ │ vqshlu.s64 d19, d0, #63 @ 0x3f │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ + ldr r0, [r6, r1] │ │ │ │ movs r2, r5 │ │ │ │ adds r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r5, r6] │ │ │ │ + ldrsb r2, [r7, r7] │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (1c6d80 ) │ │ │ │ @@ -106966,23 +106965,23 @@ │ │ │ │ bne.n 1c6b32 │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 30b48c │ │ │ │ + bl 30b4dc │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c6c1e │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 30bab4 │ │ │ │ + bl 30bb04 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1c6c7a │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 17fdf0 │ │ │ │ @@ -107001,15 +107000,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1c429c │ │ │ │ ldr r3, [pc, #460] @ (1c6d90 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 30baf0 │ │ │ │ + bl 30bb40 │ │ │ │ ldr r2, [pc, #448] @ (1c6d94 ) │ │ │ │ ldr r3, [pc, #432] @ (1c6d84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -107024,33 +107023,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c6cee │ │ │ │ mov r0, r7 │ │ │ │ bl 1c659c │ │ │ │ mov r0, r6 │ │ │ │ - bl 30baf0 │ │ │ │ + bl 30bb40 │ │ │ │ b.n 1c6bd0 │ │ │ │ ldr r3, [pc, #380] @ (1c6d8c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c6cbc │ │ │ │ movs r6, #0 │ │ │ │ b.n 1c6c00 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r3, [pc, #352] @ (1c6d8c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c6d20 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ b.n 1c6c1a │ │ │ │ ldr r3, [pc, #332] @ (1c6d8c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c6c1a │ │ │ │ ldr r3, [pc, #332] @ (1c6d98 ) │ │ │ │ @@ -107068,25 +107067,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (1c6da4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (1c6da8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c6c1a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r3, [pc, #264] @ (1c6d8c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c6d4e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ b.n 1c6c00 │ │ │ │ ldr r3, [pc, #276] @ (1c6dac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c6bac │ │ │ │ ldr r3, [pc, #248] @ (1c6d9c ) │ │ │ │ @@ -107094,15 +107093,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c6bac │ │ │ │ ldr r0, [pc, #256] @ (1c6db0 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c6bac │ │ │ │ ldr r3, [pc, #216] @ (1c6d98 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c6c1a │ │ │ │ ldr r3, [pc, #208] @ (1c6d9c ) │ │ │ │ @@ -107115,15 +107114,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (1c6db8 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (1c6dbc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c6c1a │ │ │ │ ldr r3, [pc, #168] @ (1c6d98 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c6c00 │ │ │ │ ldr r3, [pc, #160] @ (1c6d9c ) │ │ │ │ @@ -107136,15 +107135,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (1c6dc4 ) │ │ │ │ ldr r0, [pc, #184] @ (1c6dc8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c6c00 │ │ │ │ ldr r3, [pc, #116] @ (1c6d98 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c6c34 │ │ │ │ ldr r3, [pc, #108] @ (1c6d9c ) │ │ │ │ @@ -107155,15 +107154,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (1c6dcc ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (1c6dd0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c6c34 │ │ │ │ ldr r3, [pc, #72] @ (1c6d98 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c6c8c │ │ │ │ ldr r3, [pc, #64] @ (1c6d9c ) │ │ │ │ @@ -107174,15 +107173,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (1c6dd4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (1c6dd8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c6c8c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r7, r7] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -107193,43 +107192,43 @@ │ │ │ │ bvc.n 1c6e5a │ │ │ │ vtbx.8 d21, {d31- │ │ │ │ add r3, pc, #944 @ (adr r3, 1c71e0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr r3, [pc, #952] @ (1c71f8 ) │ │ │ │ ldr r2, [pc, #952] @ (1c71fc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #952] @ (1c7200 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr r1, [pc, #928] @ (1c7204 ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 44e198 │ │ │ │ + bl 44e1e8 │ │ │ │ ldr r1, [pc, #904] @ (1c7208 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 44e198 │ │ │ │ + bl 44e1e8 │ │ │ │ ldr r1, [pc, #896] @ (1c720c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 44e198 │ │ │ │ + bl 44e1e8 │ │ │ │ ldr r1, [pc, #884] @ (1c7210 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 44e198 │ │ │ │ + bl 44e1e8 │ │ │ │ ldr r1, [pc, #876] @ (1c7214 ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 44e198 │ │ │ │ + bl 44e1e8 │ │ │ │ ldr r1, [pc, #864] @ (1c7218 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 44e198 │ │ │ │ + bl 44e1e8 │ │ │ │ ldr r1, [pc, #852] @ (1c721c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 44e198 │ │ │ │ + bl 44e1e8 │ │ │ │ ldr r1, [pc, #840] @ (1c7220 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 44e198 │ │ │ │ + bl 44e1e8 │ │ │ │ ldr r1, [pc, #832] @ (1c7224 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 44e198 │ │ │ │ + bl 44e1e8 │ │ │ │ ldr r1, [pc, #820] @ (1c7228 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 44e198 │ │ │ │ + bl 44e1e8 │ │ │ │ ldr r1, [pc, #812] @ (1c722c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 44e198 │ │ │ │ + bl 44e1e8 │ │ │ │ ldr r1, [pc, #800] @ (1c7230 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 44e198 │ │ │ │ + bl 44e1e8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 1c70b0 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 1b5368 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 303434 │ │ │ │ + bl 303484 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1c7172 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c7118 │ │ │ │ @@ -107371,75 +107370,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 3035e8 │ │ │ │ + bl 303638 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 17e220 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 2ff254 │ │ │ │ + bl 2ff2a4 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1c6faa │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ bl 1c0fac │ │ │ │ mov r0, r6 │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 1c6fcc │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 41bf0c │ │ │ │ + bl 41bf5c │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 1c6fec │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 1c1218 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1c6fec │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 421c68 │ │ │ │ + bl 421cb8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 41bed0 │ │ │ │ + bl 41bf20 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c0c38 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ ldr r2, [pc, #536] @ (1c7238 ) │ │ │ │ ldr r0, [pc, #536] @ (1c723c ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4489d0 │ │ │ │ + bl 448a20 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -107494,15 +107493,15 @@ │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 1b5368 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 303434 │ │ │ │ + bl 303484 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c6f56 │ │ │ │ blx 17e844 │ │ │ │ b.n 1c6f56 │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -107512,34 +107511,34 @@ │ │ │ │ movs r2, #30 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 1b5368 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 303434 │ │ │ │ + bl 303484 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c71a2 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (1c7244 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3035e8 │ │ │ │ + bl 303638 │ │ │ │ b.n 1c6f7e │ │ │ │ ldr r2, [pc, #280] @ (1c7248 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 3035e8 │ │ │ │ + bl 303638 │ │ │ │ b.n 1c6f7e │ │ │ │ ldr r1, [pc, #264] @ (1c724c ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 1c39d4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -107588,80 +107587,80 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1c6e2c │ │ │ │ ldr r0, [pc, #148] @ (1c7264 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c6e2c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 1c725a │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ movs r4, r7 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r2, #-216] @ 0xffffff28 │ │ │ │ - asrs r4, r3, #1 │ │ │ │ + stcl 0, cr0, [r2, #-216]! @ 0xffffff28 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r6, r5, #1 │ │ │ │ + asrs r6, r7, #2 │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + strb r2, [r4, r6] │ │ │ │ movs r2, r5 │ │ │ │ - strb r0, [r1, r5] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r1, r5] │ │ │ │ + strb r2, [r3, r6] │ │ │ │ movs r2, r5 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r4, r6] │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + strb r2, [r4, r6] │ │ │ │ movs r2, r5 │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + strb r0, [r5, r6] │ │ │ │ movs r2, r5 │ │ │ │ - strb r6, [r3, r5] │ │ │ │ + strb r6, [r5, r6] │ │ │ │ movs r2, r5 │ │ │ │ - strb r4, [r4, r5] │ │ │ │ + strb r4, [r6, r6] │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r5, r5] │ │ │ │ + strb r2, [r7, r6] │ │ │ │ movs r2, r5 │ │ │ │ - strb r0, [r5, r5] │ │ │ │ + strb r0, [r7, r6] │ │ │ │ movs r2, r5 │ │ │ │ - strb r6, [r4, r5] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ movs r2, r5 │ │ │ │ - strb r6, [r4, r5] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ movs r2, r5 │ │ │ │ subs r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, r1] │ │ │ │ + strb r4, [r7, r2] │ │ │ │ movs r2, r5 │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ vrsubhn.i d21, , q6 │ │ │ │ movs r4, r7 │ │ │ │ stmia r5!, {r0, r2, r4} │ │ │ │ vtbx.8 d17, {d15-d18}, d20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, r5] │ │ │ │ + strh r6, [r4, r6] │ │ │ │ movs r2, r5 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 1c71b6 │ │ │ │ vabal.u , d15, d12 │ │ │ │ movs r4, r7 │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + strh r2, [r0, r0] │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (1c72e4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -107674,58 +107673,58 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 1c72de │ │ │ │ ldr r1, [pc, #76] @ (1c72f0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ ldr r1, [pc, #72] @ (1c72f4 ) │ │ │ │ ldr r2, [pc, #76] @ (1c72f8 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #404 @ 0x194 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (1c72fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #0 │ │ │ │ - bl 303984 │ │ │ │ + bl 3039d4 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 1c6ddc │ │ │ │ ldr r1, [pc, #32] @ (1c7300 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1c72a4 │ │ │ │ - @ instruction: 0xe8d20036 │ │ │ │ - lsrs r2, r5, #16 │ │ │ │ + stmdb r2!, {r1, r2, r4, r5} │ │ │ │ + lsrs r2, r7, #17 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r6, r2, #16 │ │ │ │ + lsrs r6, r4, #17 │ │ │ │ movs r2, r5 │ │ │ │ - strh r2, [r3, r0] │ │ │ │ + strh r2, [r5, r1] │ │ │ │ movs r2, r5 │ │ │ │ - stmia.w sl!, {r1, r2, r4, r5} │ │ │ │ - lsrs r2, r5, #15 │ │ │ │ + ldrd r0, r0, [sl], #216 @ 0xd8 │ │ │ │ + lsrs r2, r7, #16 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r0, r0, #16 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ movs r2, r5 │ │ │ │ - str r4, [r1, r7] │ │ │ │ + strh r4, [r3, r0] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c7304 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -107773,15 +107772,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 456f34 │ │ │ │ + bl 456f84 │ │ │ │ cbnz r0, 1c73c4 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 1c39d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c429c │ │ │ │ @@ -107804,21 +107803,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r3, [pc, #84] @ (1c7424 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1c73e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c659c │ │ │ │ b.n 1c739c │ │ │ │ ldr r3, [pc, #64] @ (1c7428 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107831,15 +107830,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (1c7430 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (1c7434 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c73d6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r6, r4] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, r4] │ │ │ │ @@ -107849,17 +107848,17 @@ │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, r3] │ │ │ │ + str r6, [r2, r4] │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [pc, #528] @ (1c7648 ) │ │ │ │ + ldr r6, [pc, #848] @ (1c7788 ) │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (1c7618 ) │ │ │ │ @@ -107929,15 +107928,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (1c7638 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (1c763c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 1c39d4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -108027,15 +108026,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1c74be │ │ │ │ ldr r0, [pc, #112] @ (1c7650 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1c74be │ │ │ │ ldr r3, [pc, #96] @ (1c7654 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -108045,49 +108044,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1c75b8 │ │ │ │ ldr r0, [pc, #80] @ (1c7658 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c75b8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r0, r1] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, r0] │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r4, r1] │ │ │ │ + str r2, [r6, r2] │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #584 @ (adr r6, 1c7880 ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 1c79c0 ) │ │ │ │ movs r5, r5 │ │ │ │ - str r4, [r0, r1] │ │ │ │ + str r4, [r2, r2] │ │ │ │ movs r2, r5 │ │ │ │ - ldr r5, [pc, #632] @ (1c78b8 ) │ │ │ │ + ldr r5, [pc, #952] @ (1c79f8 ) │ │ │ │ movs r2, r5 │ │ │ │ str r0, [r1, r6] │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r0, r2, r3, r5, r6} │ │ │ │ @ instruction: 0xffff2eac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #56] @ (1c768c ) │ │ │ │ + ldr r7, [pc, #376] @ (1c77cc ) │ │ │ │ movs r2, r5 │ │ │ │ movs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #240] @ (1c774c ) │ │ │ │ + ldr r5, [pc, #560] @ (1c788c ) │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (1c78d8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -108191,15 +108190,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1c769c │ │ │ │ ldr r0, [pc, #388] @ (1c78f8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c769c │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 1c39d4 │ │ │ │ @@ -108276,15 +108275,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (1c7908 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (1c790c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c769c │ │ │ │ ldr r3, [pc, #208] @ (1c7910 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c7752 │ │ │ │ ldr r3, [pc, #168] @ (1c78f4 ) │ │ │ │ @@ -108292,20 +108291,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1c7752 │ │ │ │ ldr r0, [pc, #188] @ (1c7914 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c7752 │ │ │ │ ldr r0, [pc, #176] @ (1c7918 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 1c7808 │ │ │ │ add r1, pc, #8 @ (adr r1, 1c7884 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -108343,31 +108342,31 @@ │ │ │ │ ldr r7, [pc, #952] @ (1c7ca4 ) │ │ │ │ movs r4, r7 │ │ │ │ ldmia r3!, {r0, r1, r4, r6, r7} │ │ │ │ vqshl.u64 d19, d12, #63 @ 0x3f │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #872] @ (1c7c64 ) │ │ │ │ + ldr r6, [pc, #168] @ (1c79a4 ) │ │ │ │ movs r2, r5 │ │ │ │ cmp r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #280 @ (adr r3, 1c7a20 ) │ │ │ │ + add r3, pc, #600 @ (adr r3, 1c7b60 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldr r5, [pc, #432] @ (1c7abc ) │ │ │ │ + ldr r5, [pc, #752] @ (1c7bfc ) │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [pc, #328] @ (1c7a58 ) │ │ │ │ + ldr r2, [pc, #648] @ (1c7b98 ) │ │ │ │ movs r2, r5 │ │ │ │ movs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #944] @ (1c7cc8 ) │ │ │ │ + ldr r3, [pc, #240] @ (1c7a08 ) │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [pc, #544] @ (1c7b3c ) │ │ │ │ + ldr r4, [pc, #864] @ (1c7c7c ) │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c791c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -108501,15 +108500,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1b9ed0 │ │ │ │ - ldr r2, [pc, #192] @ (1c7b64 ) │ │ │ │ + ldr r2, [pc, #512] @ (1c7ca4 ) │ │ │ │ movs r2, r5 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [sp :128] │ │ │ │ ldmia r3, {r0, r3, r7} │ │ │ │ Address 0x1c7aaa is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 001c7aac : │ │ │ │ @@ -108585,15 +108584,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c7aea │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ bl 1d2cdc │ │ │ │ ldr r2, [pc, #132] @ (1c7c0c ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 1b4fe0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -108628,15 +108627,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (1c7c20 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 1c7b62 │ │ │ │ ldr r0, [pc, #60] @ (1c7c24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 1c7b62 │ │ │ │ nop │ │ │ │ strh r2, [r5, #56] @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [pc, #824] @ (1c7f34 ) │ │ │ │ @@ -108647,22 +108646,22 @@ │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf77a003a │ │ │ │ ldmia r6, {r2, r3, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [sp, #540] @ 0x21c │ │ │ │ - vtbl.8 d20, {d15-d17}, d10 │ │ │ │ + @ instruction: 0xffff4a5a │ │ │ │ movs r2, r5 │ │ │ │ @ instruction: 0xf718003a │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #840] @ (1c7f70 ) │ │ │ │ + ldr r2, [pc, #136] @ (1c7cb0 ) │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c7c28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -108698,24 +108697,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 1c7c9c │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 1c7c60 │ │ │ │ ldr r0, [pc, #24] @ (1c7cb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 3b5350 │ │ │ │ + bl 3b53a0 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strh r2, [r6, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #264] @ (1c7dbc ) │ │ │ │ + ldr r1, [pc, #584] @ (1c7efc ) │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c7cb4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -108778,17 +108777,17 @@ │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r2, 1c7d80 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 1c7d6e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3051ec │ │ │ │ + bl 30523c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #28] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -108808,25 +108807,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (1c7dbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4044 @ 0xfcc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ b.n 1c7d80 │ │ │ │ nop │ │ │ │ strh r4, [r4, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 1c7d3c │ │ │ │ + udf #18 │ │ │ │ movs r6, r6 │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r6, #184 @ 0xb8 │ │ │ │ movs r2, r5 │ │ │ │ - adds r2, #96 @ 0x60 │ │ │ │ + adds r2, #176 @ 0xb0 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c7dc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -108858,94 +108857,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c7e06 │ │ │ │ ldr.w r0, [pc, #2364] @ 1c8760 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 43e090 │ │ │ │ + bl 43e0e0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c176c │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 1c8022 │ │ │ │ ldr.w r1, [pc, #2340] @ 1c8764 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2336] @ 1c8768 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2332] @ 1c876c │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ ldr.w r1, [pc, #2328] @ 1c8770 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ ldr.w r1, [pc, #2252] @ 1c8774 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c8496 │ │ │ │ ldr.w r1, [pc, #2232] @ 1c8778 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c8052 │ │ │ │ ldr.w r1, [pc, #2220] @ 1c877c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 1c7ee6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 31134c │ │ │ │ + bl 31139c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c8516 │ │ │ │ ldr.w r2, [pc, #2200] @ 1c8780 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 43da48 │ │ │ │ + bl 43da98 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 1c7f4c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -108965,15 +108964,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 17e220 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 43da5c │ │ │ │ + bl 43daac │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c7f14 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 1c7f6a │ │ │ │ @@ -108983,15 +108982,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2068] @ 1c8784 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 43da48 │ │ │ │ + bl 43da98 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 1c7fde │ │ │ │ @@ -109023,37 +109022,37 @@ │ │ │ │ bne.w 1c858e │ │ │ │ movs r0, #8 │ │ │ │ blx 17e220 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 43da5c │ │ │ │ + bl 43daac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c7f92 │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 1c8056 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43e090 │ │ │ │ + bl 43e0e0 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 1c7e30 │ │ │ │ ldr.w r3, [pc, #1924] @ 1c8788 │ │ │ │ ldr.w r2, [pc, #1924] @ 1c878c │ │ │ │ ldr.w r1, [pc, #1924] @ 1c8790 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ movw r2, #4083 @ 0xff3 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr.w r2, [pc, #1904] @ 1c8794 │ │ │ │ ldr.w r3, [pc, #1844] @ 1c875c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -109068,39 +109067,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1856] @ 1c8798 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c8452 │ │ │ │ ldr.w r1, [pc, #1840] @ 1c879c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 1c80d4 │ │ │ │ ldr.w r3, [pc, #1828] @ 1c87a0 │ │ │ │ ldr.w r2, [pc, #1828] @ 1c87a4 │ │ │ │ ldr.w r1, [pc, #1828] @ 1c87a8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4102 @ 0x1006 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ bl 1c176c │ │ │ │ cbz r7, 1c80a8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b6fc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c8022 │ │ │ │ ldr.w r2, [pc, #1788] @ 1c87ac │ │ │ │ ldr.w r3, [pc, #1704] @ 1c875c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -109108,98 +109107,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 1c84c6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 40b6ac │ │ │ │ + b.w 40b6fc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 30d614 │ │ │ │ + bl 30d664 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c809a │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 30b47c │ │ │ │ + bl 30b4cc │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c8570 │ │ │ │ ldr.w r1, [pc, #1716] @ 1c87b0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1712] @ 1c87b4 │ │ │ │ add r1, pc │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ ldr.w r1, [pc, #1708] @ 1c87b8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ ldr.w r1, [pc, #1692] @ 1c87bc │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1c8174 │ │ │ │ - bl 2f6358 │ │ │ │ + bl 2f63a8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f612c │ │ │ │ + bl 2f617c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c85a6 │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c85c6 │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 30e1e0 │ │ │ │ + bl 30e230 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c809a │ │ │ │ ldr.w r1, [pc, #1608] @ 1c87c0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1c8192 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c85e6 │ │ │ │ ldr.w r1, [pc, #1584] @ 1c87c4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 1c8552 │ │ │ │ ldr.w r1, [pc, #1556] @ 1c87c8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c84e0 │ │ │ │ ldr.w r1, [pc, #1540] @ 1c87cc │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -109219,37 +109218,37 @@ │ │ │ │ bne.w 1c86c6 │ │ │ │ ldr.w r1, [pc, #1496] @ 1c87d8 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ ldr.w r1, [pc, #1484] @ 1c87dc │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ ldr.w r1, [pc, #1468] @ 1c87e0 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1448] @ 1c87e4 │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 1c8260 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -109299,35 +109298,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c8612 │ │ │ │ ldr.w r1, [pc, #1280] @ 1c87ec │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c8620 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 20f728 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c809a │ │ │ │ ldr.w r1, [pc, #1248] @ 1c87f0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c862a │ │ │ │ ldr.w r1, [pc, #1232] @ 1c87f4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 1b5dc4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -109357,100 +109356,100 @@ │ │ │ │ beq.w 1c8632 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 1c86f8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c8730 │ │ │ │ - bl 2ff264 │ │ │ │ + bl 2ff2b4 │ │ │ │ ldr.w r3, [pc, #1116] @ 1c87f8 │ │ │ │ ldr.w r2, [pc, #1116] @ 1c87fc │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1112] @ 1c8800 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r1, [pc, #1096] @ 1c8804 │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 2ff41c │ │ │ │ + bl 2ff46c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1c8722 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6ddc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr.w r1, [pc, #1052] @ 1c8808 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 1c842e │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cbz r3, 1c842e │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cbz r2, 1c842e │ │ │ │ ldr r3, [r3, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2ff244 │ │ │ │ + bl 2ff294 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c864e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 1c8422 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1008] @ (1c880c ) │ │ │ │ add r0, pc │ │ │ │ - bl 3b5350 │ │ │ │ + bl 3b53a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ cbz r7, 1c842e │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b6fc │ │ │ │ ldr r2, [pc, #992] @ (1c8810 ) │ │ │ │ ldr r3, [pc, #808] @ (1c875c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 1c80c8 │ │ │ │ b.n 1c84c6 │ │ │ │ ldr r0, [pc, #972] @ (1c8814 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 43e090 │ │ │ │ + bl 43e0e0 │ │ │ │ b.n 1c8000 │ │ │ │ ldr r1, [pc, #964] @ (1c8818 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1c80e8 │ │ │ │ b.n 1c80f8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 1c84ca │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b6fc │ │ │ │ ldr r2, [pc, #932] @ (1c881c ) │ │ │ │ ldr r3, [pc, #736] @ (1c875c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -109462,20 +109461,20 @@ │ │ │ │ b.w 1c176c │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 1c8056 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c846e │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b6fc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c8476 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b6fc │ │ │ │ ldr r2, [pc, #876] @ (1c8820 ) │ │ │ │ ldr r3, [pc, #676] @ (1c875c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -109508,64 +109507,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #804] @ (1c8830 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c82d6 │ │ │ │ ldr r3, [pc, #796] @ (1c8834 ) │ │ │ │ ldr r2, [pc, #796] @ (1c8838 ) │ │ │ │ ldr r1, [pc, #800] @ (1c883c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3908 @ 0xf44 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #780] @ (1c8840 ) │ │ │ │ ldr r3, [pc, #548] @ (1c875c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 1c848a │ │ │ │ b.n 1c84c6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43e090 │ │ │ │ + bl 43e0e0 │ │ │ │ b.n 1c8000 │ │ │ │ ldr r3, [pc, #752] @ (1c8844 ) │ │ │ │ ldr r2, [pc, #752] @ (1c8848 ) │ │ │ │ ldr r1, [pc, #756] @ (1c884c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4167 @ 0x1047 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c809a │ │ │ │ ldr r3, [pc, #732] @ (1c8850 ) │ │ │ │ ldr r2, [pc, #736] @ (1c8854 ) │ │ │ │ ldr r1, [pc, #736] @ (1c8858 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4118 @ 0x1016 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c809a │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 1c7fd2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -109580,40 +109579,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (1c8864 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c809a │ │ │ │ ldr r3, [pc, #672] @ (1c8868 ) │ │ │ │ movw r2, #4147 @ 0x1033 │ │ │ │ ldr r1, [pc, #668] @ (1c886c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (1c8870 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c809a │ │ │ │ ldr r3, [pc, #652] @ (1c8874 ) │ │ │ │ ldr r2, [pc, #652] @ (1c8878 ) │ │ │ │ ldr r1, [pc, #656] @ (1c887c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4161 @ 0x1041 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c809a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 1d40f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1c82de │ │ │ │ b.n 1c809a │ │ │ │ ldr r0, [pc, #620] @ (1c8880 ) │ │ │ │ @@ -109634,30 +109633,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1c13ec │ │ │ │ adds r0, #1 │ │ │ │ beq.n 1c86e4 │ │ │ │ ldr r1, [pc, #576] @ (1c8884 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbnz r0, 1c8656 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 1c8428 │ │ │ │ b.n 1c842e │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c864e │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1c83fe │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 1c8428 │ │ │ │ b.n 1c842e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 1c809a │ │ │ │ ldr r3, [pc, #432] @ (1c8828 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c82a8 │ │ │ │ ldr r3, [pc, #424] @ (1c882c ) │ │ │ │ @@ -109668,15 +109667,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (1c8888 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1c82a8 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1c8022 │ │ │ │ ldr r2, [pc, #480] @ (1c888c ) │ │ │ │ ldr r3, [pc, #172] @ (1c875c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -109694,228 +109693,228 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4180 @ 0x1054 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c809a │ │ │ │ mov r0, r4 │ │ │ │ bl 1c176c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1c80ae │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b6fc │ │ │ │ b.n 1c80ae │ │ │ │ ldr r3, [pc, #416] @ (1c889c ) │ │ │ │ ldr r2, [pc, #420] @ (1c88a0 ) │ │ │ │ ldr r1, [pc, #420] @ (1c88a4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3980 @ 0xf8c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ bl 1c176c │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b6fc │ │ │ │ b.n 1c80ae │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r4 │ │ │ │ bl 1c176c │ │ │ │ b.n 1c80ae │ │ │ │ ldr r3, [pc, #372] @ (1c88a8 ) │ │ │ │ ldr r2, [pc, #376] @ (1c88ac ) │ │ │ │ ldr r1, [pc, #376] @ (1c88b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1c8728 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #736] @ (1c8a34 ) │ │ │ │ movs r4, r7 │ │ │ │ strh r4, [r1, #32] │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #672] @ (1c89fc ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #30] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #728] @ (1c8a40 ) │ │ │ │ + ldr r3, [pc, #24] @ (1c8780 ) │ │ │ │ movs r2, r5 │ │ │ │ - blxns sp │ │ │ │ + ldr r0, [pc, #240] @ (1c885c ) │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0x47ea │ │ │ │ + ldr r0, [pc, #232] @ (1c8858 ) │ │ │ │ movs r2, r5 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + strh r0, [r1, #8] │ │ │ │ movs r6, r5 │ │ │ │ - negs r2, r6 │ │ │ │ + cmn r2, r0 │ │ │ │ movs r0, r6 │ │ │ │ - negs r0, r1 │ │ │ │ + cmp r0, r3 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0x4786 │ │ │ │ + @ instruction: 0x47d6 │ │ │ │ movs r2, r5 │ │ │ │ - tst r4, r5 │ │ │ │ + negs r4, r7 │ │ │ │ movs r0, r6 │ │ │ │ - mov r8, ip │ │ │ │ + bx r6 │ │ │ │ movs r2, r5 │ │ │ │ - blt.n 1c8824 │ │ │ │ + blt.n 1c86c4 │ │ │ │ movs r6, r6 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, lr │ │ │ │ movs r2, r5 │ │ │ │ - cmp r7, #236 @ 0xec │ │ │ │ + adds r0, #60 @ 0x3c │ │ │ │ movs r2, r5 │ │ │ │ mov r2, sp │ │ │ │ movs r4, r7 │ │ │ │ - mov r0, r7 │ │ │ │ + mov r8, r1 │ │ │ │ movs r2, r5 │ │ │ │ - ldcl 0, cr0, [r4], #184 @ 0xb8 │ │ │ │ - bge.n 1c874c │ │ │ │ + stcl 0, cr0, [r4, #-184] @ 0xffffff48 │ │ │ │ + blt.n 1c87ec │ │ │ │ movs r6, r6 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, sp │ │ │ │ movs r2, r5 │ │ │ │ - cmp r7, #112 @ 0x70 │ │ │ │ + cmp r7, #192 @ 0xc0 │ │ │ │ movs r2, r5 │ │ │ │ cmp lr, fp │ │ │ │ movs r4, r7 │ │ │ │ - mov r4, r0 │ │ │ │ + mov r4, sl │ │ │ │ movs r2, r5 │ │ │ │ - orr.w r0, r8, #41 @ 0x29 │ │ │ │ - mov r4, r0 │ │ │ │ + eors.w r0, r8, #41 @ 0x29 │ │ │ │ + mov r4, sl │ │ │ │ movs r2, r5 │ │ │ │ - ands r6, r4 │ │ │ │ + eors r6, r6 │ │ │ │ movs r0, r6 │ │ │ │ - cmp lr, r5 │ │ │ │ + cmp lr, pc │ │ │ │ movs r2, r5 │ │ │ │ - mov r4, r2 │ │ │ │ + mov r4, ip │ │ │ │ movs r2, r5 │ │ │ │ - strh r0, [r2, #46] @ 0x2e │ │ │ │ + strh r0, [r4, #48] @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, lr │ │ │ │ movs r2, r5 │ │ │ │ - mov r0, r3 │ │ │ │ + mov r0, sp │ │ │ │ movs r2, r5 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, ip │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r1, r5] │ │ │ │ movs r0, r6 │ │ │ │ - mov r0, r3 │ │ │ │ + mov r0, sp │ │ │ │ movs r2, r5 │ │ │ │ - mov r4, r1 │ │ │ │ + mov r4, fp │ │ │ │ movs r2, r5 │ │ │ │ - mov r4, r0 │ │ │ │ + mov r4, sl │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r5 │ │ │ │ + cmp sl, pc │ │ │ │ movs r2, r5 │ │ │ │ - subs r0, r5, #3 │ │ │ │ + subs r0, r7, #4 │ │ │ │ movs r2, r5 │ │ │ │ - rev16 r0, r6 │ │ │ │ + revsh r0, r0 │ │ │ │ movs r1, r6 │ │ │ │ - bvc.n 1c875c │ │ │ │ + bhi.n 1c87fc │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xfafa0029 │ │ │ │ - @ instruction: 0xfb0c0029 │ │ │ │ - cmp r6, r7 │ │ │ │ + @ instruction: 0xfb4a0029 │ │ │ │ + @ instruction: 0xfb5c0029 │ │ │ │ + cmp lr, r1 │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r2, [r5, #12] │ │ │ │ + ldrb r2, [r7, #13] │ │ │ │ movs r6, r5 │ │ │ │ - add lr, sp │ │ │ │ + cmp r6, r7 │ │ │ │ movs r2, r5 │ │ │ │ negs r2, r4 │ │ │ │ movs r4, r7 │ │ │ │ ldrb r2, [r4, #22] │ │ │ │ movs r4, r7 │ │ │ │ - stmdb ip, {r1, r2, r3, r5} │ │ │ │ + ldrd r0, r0, [ip, #-184] @ 0xb8 │ │ │ │ tst r2, r3 │ │ │ │ movs r4, r7 │ │ │ │ rors r6, r3 │ │ │ │ movs r4, r7 │ │ │ │ rors r6, r0 │ │ │ │ movs r4, r7 │ │ │ │ subs r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - muls r2, r1 │ │ │ │ + bics r2, r3 │ │ │ │ movs r2, r5 │ │ │ │ - bvs.n 1c88b0 │ │ │ │ + bvs.n 1c8750 │ │ │ │ movs r6, r6 │ │ │ │ - adcs r6, r0 │ │ │ │ + sbcs r6, r2 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ movs r2, r5 │ │ │ │ adcs r6, r3 │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 1c8848 │ │ │ │ + bvs.n 1c88e8 │ │ │ │ movs r6, r6 │ │ │ │ - negs r6, r3 │ │ │ │ + cmp r6, r5 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r2, #156 @ 0x9c │ │ │ │ + cmp r2, #236 @ 0xec │ │ │ │ movs r2, r5 │ │ │ │ - bpl.n 1c8818 │ │ │ │ + bvs.n 1c88b8 │ │ │ │ movs r6, r6 │ │ │ │ - adcs r0, r4 │ │ │ │ + sbcs r0, r6 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ + cmp r2, #206 @ 0xce │ │ │ │ movs r2, r5 │ │ │ │ - sbcs r6, r0 │ │ │ │ + rors r6, r2 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r2, #76 @ 0x4c │ │ │ │ + cmp r2, #156 @ 0x9c │ │ │ │ movs r2, r5 │ │ │ │ - bpl.n 1c87a8 │ │ │ │ + bpl.n 1c8848 │ │ │ │ movs r6, r6 │ │ │ │ - sbcs r6, r0 │ │ │ │ + rors r6, r2 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r2, #44 @ 0x2c │ │ │ │ + cmp r2, #124 @ 0x7c │ │ │ │ movs r2, r5 │ │ │ │ - bpl.n 1c8774 │ │ │ │ + bpl.n 1c8814 │ │ │ │ movs r6, r6 │ │ │ │ - bpl.n 1c8950 │ │ │ │ + bpl.n 1c87f0 │ │ │ │ movs r6, r6 │ │ │ │ - sbcs r2, r2 │ │ │ │ + rors r2, r4 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r2, #8 │ │ │ │ + cmp r2, #88 @ 0x58 │ │ │ │ movs r2, r5 │ │ │ │ stmia r2!, {r0, r1, r5} │ │ │ │ - @ instruction: 0xffff78d2 │ │ │ │ + vtbl.8 d23, {d15-d16}, d18 │ │ │ │ movs r6, r5 │ │ │ │ - sbcs r4, r7 │ │ │ │ + tst r4, r1 │ │ │ │ movs r2, r5 │ │ │ │ subs r7, #230 @ 0xe6 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 1c87ac │ │ │ │ + bmi.n 1c884c │ │ │ │ movs r6, r6 │ │ │ │ - adcs r6, r0 │ │ │ │ + sbcs r6, r2 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r1, #40 @ 0x28 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ movs r2, r5 │ │ │ │ - bmi.n 1c8954 │ │ │ │ + bmi.n 1c87f4 │ │ │ │ movs r6, r6 │ │ │ │ - sbcs r0, r4 │ │ │ │ + rors r0, r6 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r0, #250 @ 0xfa │ │ │ │ + cmp r1, #74 @ 0x4a │ │ │ │ movs r2, r5 │ │ │ │ - bmi.n 1c88f0 │ │ │ │ + bmi.n 1c8990 │ │ │ │ movs r6, r6 │ │ │ │ - sbcs r0, r3 │ │ │ │ + rors r0, r5 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r0, #186 @ 0xba │ │ │ │ + cmp r1, #10 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c88b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -109935,76 +109934,76 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c88da │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2ff398 │ │ │ │ + bl 2ff3e8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1c893a │ │ │ │ ldr r3, [pc, #80] @ (1c8950 ) │ │ │ │ ldr r2, [pc, #80] @ (1c8954 ) │ │ │ │ ldr r1, [pc, #84] @ (1c8958 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #68] @ (1c895c ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 1c6ddc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c88f2 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrb r0, [r4, #4] │ │ │ │ movs r4, r7 │ │ │ │ - bcs.n 1c89fc │ │ │ │ + bcs.n 1c889c │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xf59e0029 │ │ │ │ - subs.w r0, r0, #11075584 @ 0xa90000 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + @ instruction: 0xf5ee0029 │ │ │ │ + addw r0, r0, #2089 @ 0x829 │ │ │ │ + subs r3, #244 @ 0xf4 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c8960 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (1c89c0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 1c89a4 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 1c89a4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cbz r0, 1c89ba │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -110018,17 +110017,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 1c8986 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ - adds r7, #172 @ 0xac │ │ │ │ + adds r7, #252 @ 0xfc │ │ │ │ movs r0, r6 │ │ │ │ - b.n 1c8fc4 │ │ │ │ + b.n 1c9064 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001c89c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -110041,15 +110040,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (1c8aa4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 43e3b8 │ │ │ │ + bl 43e408 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1c8a40 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 1c7aac │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -110076,15 +110075,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (1c8aac ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (1c8ab0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 1807b8 │ │ │ │ ldr r3, [pc, #92] @ (1c8ab4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -110098,38 +110097,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 17e2a0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43e090 │ │ │ │ + bl 43e0e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c8a66 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43e3bc │ │ │ │ + bl 43e40c │ │ │ │ b.n 1c89fc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1c8a18 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r4, #174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #120 @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, #218 @ 0xda │ │ │ │ + adds r7, #42 @ 0x2a │ │ │ │ movs r0, r6 │ │ │ │ - subs r6, #224 @ 0xe0 │ │ │ │ + subs r7, #48 @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ - subs r6, #204 @ 0xcc │ │ │ │ + subs r7, #28 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c8ab8 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 17e21c │ │ │ │ @@ -110168,15 +110167,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 1c4124 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 44e344 │ │ │ │ + bl 44e394 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -110232,15 +110231,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 44e310 │ │ │ │ + bl 44e360 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -110306,21 +110305,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 1c8c82 │ │ │ │ nop │ │ │ │ subs r3, #162 @ 0xa2 │ │ │ │ movs r4, r7 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - subs r5, #138 @ 0x8a │ │ │ │ + subs r5, #218 @ 0xda │ │ │ │ movs r2, r5 │ │ │ │ - subs r4, #224 @ 0xe0 │ │ │ │ + subs r5, #48 @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #150 @ 0x96 │ │ │ │ + subs r4, #230 @ 0xe6 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c8ccc : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 1c8cfe │ │ │ │ push {lr} │ │ │ │ @@ -110331,17 +110330,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 180348 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44e34c │ │ │ │ + b.w 44e39c │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 44e34c │ │ │ │ + b.w 44e39c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -110903,19 +110902,19 @@ │ │ │ │ nop │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #98 @ 0x62 │ │ │ │ movs r4, r7 │ │ │ │ adds r7, #20 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2!, {r4, r7} │ │ │ │ + ldmia r2!, {r5, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - adds r6, #194 @ 0xc2 │ │ │ │ + adds r7, #18 │ │ │ │ movs r2, r5 │ │ │ │ - adds r6, #224 @ 0xe0 │ │ │ │ + adds r7, #48 @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -111444,19 +111443,19 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r4, r7 │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r3, r5, r6} │ │ │ │ movs r6, r6 │ │ │ │ - adds r1, #74 @ 0x4a │ │ │ │ + adds r1, #154 @ 0x9a │ │ │ │ movs r2, r5 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + adds r1, #182 @ 0xb6 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c985c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -111575,15 +111574,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 553992 │ │ │ │ + bl 553992 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -111714,28 +111713,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 462b60 │ │ │ │ + bl 462bb0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 462b60 │ │ │ │ + bl 462bb0 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 462b60 │ │ │ │ + bl 462bb0 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -112061,15 +112060,15 @@ │ │ │ │ bl 1c9cd4 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 180988 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 44e310 │ │ │ │ + bl 44e360 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 1bac88 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 17e34c │ │ │ │ cmp r7, #0 │ │ │ │ @@ -112089,15 +112088,15 @@ │ │ │ │ blx 17fc64 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 180988 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 44e310 │ │ │ │ + bl 44e360 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 1bac88 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 17e34c │ │ │ │ cmp r7, #0 │ │ │ │ @@ -112151,15 +112150,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1c9b98 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c39d4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 44e344 │ │ │ │ + bl 44e394 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (1ca034 ) │ │ │ │ ldr r3, [pc, #108] @ (1ca014 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -112199,19 +112198,19 @@ │ │ │ │ b.n 1c9fa2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #18 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #32 │ │ │ │ + lsrs r4, r6, #1 │ │ │ │ movs r2, r5 │ │ │ │ - ite al │ │ │ │ - moval r6, r6 │ │ │ │ - ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ + stmia r0!, {r2, r3, r4, r5} │ │ │ │ + movs r6, r6 │ │ │ │ + ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ movs r6, #238 @ 0xee │ │ │ │ movs r4, r7 │ │ │ │ @@ -112222,15 +112221,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 17e2f4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 44e310 │ │ │ │ + bl 44e360 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 17ef30 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -112275,15 +112274,15 @@ │ │ │ │ blx 17e62c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ca1e2 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 44e310 │ │ │ │ + bl 44e360 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -112311,15 +112310,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 1c9b98 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1c39d4 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 44e344 │ │ │ │ + bl 44e394 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -112382,21 +112381,21 @@ │ │ │ │ nop │ │ │ │ movs r5, #240 @ 0xf0 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #138 @ 0x8a │ │ │ │ + movs r7, #218 @ 0xda │ │ │ │ movs r2, r5 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #6 │ │ │ │ + cmp r0, #86 @ 0x56 │ │ │ │ movs r2, r5 │ │ │ │ - movs r7, #80 @ 0x50 │ │ │ │ + movs r7, #160 @ 0xa0 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (1ca418 ) │ │ │ │ @@ -112530,15 +112529,15 @@ │ │ │ │ bgt.n 1ca2ae │ │ │ │ cbz r5, 1ca3e8 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 1ca3e8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -112555,15 +112554,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 1ca3cc │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ b.n 1ca3ea │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (1ca420 ) │ │ │ │ ldr r3, [pc, #44] @ (1ca41c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -112719,15 +112718,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 1ca5f0 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 1ca5f0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -112744,15 +112743,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 1ca5d4 │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ b.n 1ca5f2 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (1ca628 ) │ │ │ │ ldr r3, [pc, #44] @ (1ca624 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -112873,15 +112872,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 1ca6a6 │ │ │ │ cbz r6, 1ca794 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 1ca794 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -112899,15 +112898,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 1ca774 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ b.n 1ca796 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (1ca7cc ) │ │ │ │ ldr r3, [pc, #44] @ (1ca7c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -112935,15 +112934,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 44e310 │ │ │ │ + bl 44e360 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -113081,23 +113080,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 1ca84e │ │ │ │ - push {r3, r5, r7} │ │ │ │ + push {r3, r4, r5, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - push {r1, r2, r3, r7} │ │ │ │ + push {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - push {r1, r3, r5, r6} │ │ │ │ + push {r1, r3, r4, r5, r7} │ │ │ │ movs r6, r6 │ │ │ │ - push {r1, r4, r6} │ │ │ │ + push {r1, r5, r7} │ │ │ │ movs r6, r6 │ │ │ │ - push {r1, r4, r5} │ │ │ │ + push {r1, r7} │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (1caa80 ) │ │ │ │ @@ -113182,15 +113181,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1c9998 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 1ca9d8 │ │ │ │ nop │ │ │ │ - cbz r2, 1cab00 │ │ │ │ + push {r1, r6} │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -113237,15 +113236,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1cac2a │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 44e310 │ │ │ │ + bl 44e360 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 17fd74 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 17fd44 │ │ │ │ @@ -113318,15 +113317,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 1c9b98 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c39d4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 44e344 │ │ │ │ + bl 44e394 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (1cac58 ) │ │ │ │ ldr r3, [pc, #68] @ (1cac48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -113555,15 +113554,15 @@ │ │ │ │ b.n 1cad5c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r4, r0 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #504 @ 0x1f8 │ │ │ │ + cbz r6, 1cae96 │ │ │ │ movs r6, r6 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r4, r7 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ adds r6, r7, r2 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -114098,15 +114097,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 1cb3d0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r1, #29 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #512 @ 0x200 │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r5, #20 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -114140,15 +114139,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 1c3d08 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 44e344 │ │ │ │ + bl 44e394 │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -114200,15 +114199,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #524] @ (1cb79c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 1cb708 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -114398,17 +114397,17 @@ │ │ │ │ b.n 1cb62e │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #7 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #64 @ 0x40 │ │ │ │ + add r0, sp, #384 @ 0x180 │ │ │ │ movs r6, r6 │ │ │ │ - add r6, pc, #712 @ (adr r6, 1cba78 ) │ │ │ │ + add r7, pc, #8 @ (adr r7, 1cb7b8 ) │ │ │ │ movs r6, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ bl 1cae94 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [pc, #1064] @ 1cbbe4 │ │ │ │ ldr.w r3, [pc, #1064] @ 1cbbe8 │ │ │ │ @@ -114519,15 +114518,15 @@ │ │ │ │ bl 1c4268 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 44e310 │ │ │ │ + bl 44e360 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 1cbd80 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -114627,15 +114626,15 @@ │ │ │ │ blx 1807b8 │ │ │ │ ldr r3, [pc, #456] @ (1cbbe0 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (1cbbfc ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 436348 │ │ │ │ + bl 436398 │ │ │ │ b.n 1cb4ba │ │ │ │ mov r3, r4 │ │ │ │ b.n 1cb66a │ │ │ │ mov r2, r4 │ │ │ │ b.n 1cb5e0 │ │ │ │ mov r2, r4 │ │ │ │ b.n 1cb742 │ │ │ │ @@ -114801,28 +114800,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #27 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #448 @ (adr r5, 1cbdb0 ) │ │ │ │ + add r5, pc, #768 @ (adr r5, 1cbef0 ) │ │ │ │ movs r6, r6 │ │ │ │ lsrs r0, r3, #25 │ │ │ │ movs r4, r7 │ │ │ │ - add r5, pc, #64 @ (adr r5, 1cbc38 ) │ │ │ │ + add r5, pc, #384 @ (adr r5, 1cbd78 ) │ │ │ │ movs r6, r6 │ │ │ │ - add r4, pc, #840 @ (adr r4, 1cbf44 ) │ │ │ │ + add r5, pc, #136 @ (adr r5, 1cbc84 ) │ │ │ │ movs r6, r6 │ │ │ │ b.n 1cbe7a │ │ │ │ vtbx.8 d16, {d15-d18}, d4 │ │ │ │ movs r4, r7 │ │ │ │ - add r1, pc, #1008 @ (adr r1, 1cbff8 ) │ │ │ │ + add r2, pc, #304 @ (adr r2, 1cbd38 ) │ │ │ │ movs r6, r6 │ │ │ │ - add r1, pc, #832 @ (adr r1, 1cbf4c ) │ │ │ │ + add r2, pc, #128 @ (adr r2, 1cbc8c ) │ │ │ │ movs r6, r6 │ │ │ │ blx 17fe94 │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -114908,15 +114907,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 1cb978 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 44e344 │ │ │ │ + bl 44e394 │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -115104,15 +115103,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 462b60 │ │ │ │ + bl 462bb0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 1cbfb2 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -115171,15 +115170,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r6, [sp, #552] @ 0x228 │ │ │ │ + ldr r6, [sp, #872] @ 0x368 │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -115231,15 +115230,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 462b60 │ │ │ │ + bl 462bb0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -115554,15 +115553,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 1c3d08 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 44e344 │ │ │ │ + bl 44e394 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -115915,17 +115914,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1c287c │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 1cc734 │ │ │ │ b.n 1cc188 │ │ │ │ - ldr r5, [sp, #344] @ 0x158 │ │ │ │ + ldr r5, [sp, #664] @ 0x298 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r5, [sp, #104] @ 0x68 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 001cc75c : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 1cbfdc │ │ │ │ nop │ │ │ │ @@ -115949,24 +115948,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 1cc79a │ │ │ │ blx 180348 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 1cc790 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 44e34c │ │ │ │ + bl 44e39c │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 44e34c │ │ │ │ + bl 44e39c │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 44e34c │ │ │ │ + bl 44e39c │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 44e34c │ │ │ │ + bl 44e39c │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 44e34c │ │ │ │ + b.w 44e39c │ │ │ │ │ │ │ │ 001cc7cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -116240,23 +116239,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 44e344 │ │ │ │ + bl 44e394 │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 44e310 │ │ │ │ + bl 44e360 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -116366,15 +116365,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 1ccb56 │ │ │ │ - str r5, [sp, #344] @ 0x158 │ │ │ │ + str r5, [sp, #664] @ 0x298 │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -116677,21 +116676,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa9c003b │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r0, fp, lsl #3] │ │ │ │ - str r2, [sp, #864] @ 0x360 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ movs r6, r6 │ │ │ │ @ instruction: 0xf7ea003b │ │ │ │ - str r1, [sp, #1016] @ 0x3f8 │ │ │ │ + str r2, [sp, #312] @ 0x138 │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xfb040029 │ │ │ │ - smlatb r0, r8, r9, r0 │ │ │ │ + @ instruction: 0xfb540029 │ │ │ │ + @ instruction: 0xfb680029 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ mov r1, r0 │ │ │ │ @@ -116908,23 +116907,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 462b60 │ │ │ │ + bl 462bb0 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 1cd29c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 462b60 │ │ │ │ + bl 462bb0 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 1cd248 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -116968,15 +116967,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 1cd298 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 462b60 │ │ │ │ + bl 462bb0 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 1cd1ba │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 1cd21e │ │ │ │ @@ -117756,22 +117755,22 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ vmvn.i32 d0, #43 @ 0x0000002b │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #2] │ │ │ │ + ldrh r0, [r7, #4] │ │ │ │ movs r6, r6 │ │ │ │ ldcl 0, cr0, [r4, #-236] @ 0xffffff14 │ │ │ │ stc 0, cr0, [r4, #-236]! @ 0xffffff14 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r3, #54] @ 0x36 │ │ │ │ movs r6, r6 │ │ │ │ - vaddl.s16 q0, d2, d25 │ │ │ │ - vaddl.s32 q0, d6, d25 │ │ │ │ + vaddl.s32 q8, d2, d25 │ │ │ │ + vext.8 d16, d6, d25, #0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #876] @ (1cde20 ) │ │ │ │ @@ -118102,21 +118101,21 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ rsbs r0, r4, fp, rrx │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #38] @ 0x26 │ │ │ │ + strh r2, [r2, #40] @ 0x28 │ │ │ │ movs r6, r6 │ │ │ │ strd r0, r0, [r4, #236]! @ 0xec │ │ │ │ - strh r2, [r5, #22] │ │ │ │ + strh r2, [r7, #24] │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xebf00029 │ │ │ │ - stc 0, cr0, [r4], {41} @ 0x29 │ │ │ │ + mcrr 0, 2, r0, r0, cr9 │ │ │ │ + mrrc 0, 2, r0, r4, cr9 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #868] @ (1ce1b8 ) │ │ │ │ @@ -118447,22 +118446,22 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xe834003b │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #8] │ │ │ │ + strh r4, [r6, #10] │ │ │ │ movs r6, r6 │ │ │ │ b.n 1cde54 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r4, #30] │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xe8560029 │ │ │ │ - strd r0, r0, [sl], #-164 @ 0xa4 │ │ │ │ + stmia.w r6!, {r0, r3, r5} │ │ │ │ + ldmia.w sl!, {r0, r3, r5} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -119183,25 +119182,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ b.n 1cea8c │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #5] │ │ │ │ + ldrb r0, [r0, #7] │ │ │ │ movs r6, r6 │ │ │ │ udf #92 @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ udf #44 @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - strb r4, [r2, #30] │ │ │ │ + strb r4, [r4, #31] │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1ceac4 │ │ │ │ + b.n 1ceb64 │ │ │ │ movs r1, r5 │ │ │ │ - b.n 1ceaf0 │ │ │ │ + b.n 1ceb90 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -119534,23 +119533,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 1cecd4 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r3, #24] │ │ │ │ movs r6, r6 │ │ │ │ bge.n 1ced00 │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r6, #15] │ │ │ │ + strb r2, [r0, #17] │ │ │ │ movs r6, r6 │ │ │ │ - bgt.n 1ced20 │ │ │ │ + ble.n 1cedc0 │ │ │ │ movs r1, r5 │ │ │ │ - ble.n 1ced4c │ │ │ │ + ble.n 1cedec │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -119883,23 +119882,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ bls.n 1cf12c │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #8] │ │ │ │ + strb r4, [r7, #9] │ │ │ │ movs r6, r6 │ │ │ │ bvc.n 1cf15c │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r3, #1] │ │ │ │ + strb r0, [r5, #2] │ │ │ │ movs r6, r6 │ │ │ │ - bls.n 1cf184 │ │ │ │ + bls.n 1cf024 │ │ │ │ movs r1, r5 │ │ │ │ - bls.n 1cf1b0 │ │ │ │ + bls.n 1cf050 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -120616,25 +120615,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 1cf7e8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #32] │ │ │ │ + ldr r4, [r0, #40] @ 0x28 │ │ │ │ movs r6, r6 │ │ │ │ ldmia r7!, {r1, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ ldmia r7!, {r1, r2, r3, r4} │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ + ldr r2, [r4, #8] │ │ │ │ movs r6, r6 │ │ │ │ - bne.n 1cf984 │ │ │ │ + bne.n 1cf824 │ │ │ │ movs r1, r5 │ │ │ │ - bne.n 1cf9b0 │ │ │ │ + bne.n 1cf850 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -121351,25 +121350,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r5!, {r1, r3, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #32] │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ movs r6, r6 │ │ │ │ stmia r7!, {r1, r2, r6} │ │ │ │ movs r3, r7 │ │ │ │ stmia r7!, {r1, r4} │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r0, #4] │ │ │ │ + str r6, [r2, #8] │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r1!, {r2, r3, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r1!, {r5, r6} │ │ │ │ + ldmia r1!, {r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -122088,25 +122087,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r0] │ │ │ │ + ldrh r6, [r4, r1] │ │ │ │ movs r6, r6 │ │ │ │ ite cc │ │ │ │ movcc r3, r7 │ │ │ │ nopcs │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [r6, r0] │ │ │ │ + ldr r4, [r0, r2] │ │ │ │ movs r6, r6 │ │ │ │ - stmia r1!, {r1, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r3, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r1!, {r2, r3, r6} │ │ │ │ + stmia r1!, {r2, r3, r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -122825,25 +122824,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r3, r5, r6, pc} │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, r0] │ │ │ │ + strh r2, [r2, r1] │ │ │ │ movs r6, r6 │ │ │ │ @ instruction: 0xb720 │ │ │ │ movs r3, r7 │ │ │ │ @ instruction: 0xb6ec │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + str r0, [r6, r1] │ │ │ │ movs r6, r6 │ │ │ │ - cbnz r6, 1d1110 │ │ │ │ + cbnz r6, 1d1124 │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r0, 1d111a │ │ │ │ + cbnz r0, 1d112e │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -122864,15 +122863,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 1d1474 │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 44e344 │ │ │ │ + bl 44e394 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -122953,15 +122952,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 44e344 │ │ │ │ + bl 44e394 │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 1d12a4 │ │ │ │ ldr.w r3, [pc, #1660] @ 1d18e0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -122983,15 +122982,15 @@ │ │ │ │ blx 17f7b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1d18c6 │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 44e310 │ │ │ │ + bl 44e360 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -123608,21 +123607,21 @@ │ │ │ │ b.n 1d18c0 │ │ │ │ push {r1, r2, r3, r4, r6, lr} │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6b6 │ │ │ │ + @ instruction: 0xb706 │ │ │ │ movs r1, r5 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 1d1914 │ │ │ │ + cbz r2, 1d1928 │ │ │ │ movs r1, r5 │ │ │ │ - add sp, #448 @ 0x1c0 │ │ │ │ + sub sp, #256 @ 0x100 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d18f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -123672,20 +123671,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 1d1986 │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 180348 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 44e34c │ │ │ │ + bl 44e39c │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 44e34c │ │ │ │ + bl 44e39c │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44e34c │ │ │ │ + b.w 44e39c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (1d1aa0 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -123753,15 +123752,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (1d1ab4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 1d1a68 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1d1a10 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123782,35 +123781,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (1d1ac0 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (1d1ac4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d19d0 │ │ │ │ add r4, sp, #864 @ 0x360 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #16 │ │ │ │ + add sp, #336 @ 0x150 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ + lsls r4, r6, #4 │ │ │ │ movs r5, r5 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #440 @ 0x1b8 │ │ │ │ movs r1, r5 │ │ │ │ - add r7, pc, #960 @ (adr r7, 1d1e88 ) │ │ │ │ + add r0, sp, #256 @ 0x100 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (1d1cdc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -123873,55 +123872,55 @@ │ │ │ │ bne.n 1d1be4 │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 300964 │ │ │ │ + bl 3009b4 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d1c40 │ │ │ │ ldr r2, [pc, #356] @ (1d1cf0 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (1d1cf4 ) │ │ │ │ ldr r7, [pc, #360] @ (1d1cf8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #344] @ (1d1cfc ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d1c8a │ │ │ │ mov r0, sl │ │ │ │ - bl 300cc4 │ │ │ │ + bl 300d14 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (1d1d00 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 300b9c │ │ │ │ + bl 300bec │ │ │ │ b.n 1d1b26 │ │ │ │ blx 17e844 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 1d1b6a │ │ │ │ ldr r3, [pc, #276] @ (1d1d04 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -123952,33 +123951,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (1d1d14 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (1d1d18 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d1b12 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d1cb0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c38b8 │ │ │ │ b.n 1d1b26 │ │ │ │ ldr r0, [pc, #184] @ (1d1d1c ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 1d1b52 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123996,15 +123995,15 @@ │ │ │ │ bpl.n 1d1bc6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (1d1d24 ) │ │ │ │ ldr r0, [pc, #132] @ (1d1d28 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d1bc6 │ │ │ │ ldr r3, [pc, #88] @ (1d1d0c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d1c52 │ │ │ │ ldr r3, [pc, #76] @ (1d1d08 ) │ │ │ │ @@ -124015,59 +124014,59 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (1d1d2c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (1d1d30 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d1c52 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #720 @ 0x2d0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #680 @ 0x2a8 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #424 @ 0x1a8 │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ + str r4, [r4, #52] @ 0x34 │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ + str r2, [r7, #52] @ 0x34 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [pc, #680] @ (1d1fa4 ) │ │ │ │ + ldr r2, [pc, #1000] @ (1d20e4 ) │ │ │ │ movs r6, r6 │ │ │ │ - add r7, sp, #680 @ 0x2a8 │ │ │ │ + add r7, sp, #1000 @ 0x3e8 │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 d16, d4, d28 │ │ │ │ - add r6, sp, #904 @ 0x388 │ │ │ │ + vaddl.u16 q0, d4, d28 │ │ │ │ + add r7, sp, #200 @ 0xc8 │ │ │ │ movs r1, r5 │ │ │ │ - add r6, pc, #320 @ (adr r6, 1d1e5c ) │ │ │ │ + add r6, pc, #640 @ (adr r6, 1d1f9c ) │ │ │ │ movs r1, r5 │ │ │ │ - add r6, sp, #376 @ 0x178 │ │ │ │ + add r6, sp, #696 @ 0x2b8 │ │ │ │ movs r1, r5 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #14 │ │ │ │ + asrs r6, r2, #15 │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + add r7, sp, #16 │ │ │ │ movs r1, r5 │ │ │ │ - add r6, sp, #424 @ 0x1a8 │ │ │ │ + add r6, sp, #744 @ 0x2e8 │ │ │ │ movs r1, r5 │ │ │ │ - add r5, pc, #736 @ (adr r5, 1d2014 ) │ │ │ │ + add r6, pc, #32 @ (adr r6, 1d1d54 ) │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (1d1ea4 ) │ │ │ │ @@ -124079,28 +124078,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (1d1eac ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 305734 │ │ │ │ + bl 305784 │ │ │ │ cbnz r0, 1d1da4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1d1d9e │ │ │ │ ldr r2, [pc, #324] @ (1d1eb0 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3035e8 │ │ │ │ + bl 303638 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 1d1e10 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -124109,24 +124108,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 17e844 │ │ │ │ b.n 1d1d6a │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r3, [pc, #256] @ (1d1eb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d1e48 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c38b8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ ldr r2, [pc, #236] @ (1d1eb8 ) │ │ │ │ ldr r3, [pc, #224] @ (1d1eac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -124188,15 +124187,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (1d1ec8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (1d1ecc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d1dbc │ │ │ │ ldr r3, [pc, #76] @ (1d1ec0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d1e18 │ │ │ │ ldr r3, [pc, #72] @ (1d1ec4 ) │ │ │ │ @@ -124209,15 +124208,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (1d1ed8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d1e18 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #296 @ 0x128 │ │ │ │ movs r3, r7 │ │ │ │ add r1, sp, #256 @ 0x100 │ │ │ │ movs r3, r7 │ │ │ │ @@ -124225,28 +124224,28 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #800 @ 0x320 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #8] @ (1d1ec8 ) │ │ │ │ + ldr r0, [pc, #328] @ (1d2008 ) │ │ │ │ movs r6, r6 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #216 @ 0xd8 │ │ │ │ + add r5, sp, #536 @ 0x218 │ │ │ │ movs r1, r5 │ │ │ │ - add r4, pc, #128 @ (adr r4, 1d1f50 ) │ │ │ │ + add r4, pc, #448 @ (adr r4, 1d2090 ) │ │ │ │ movs r1, r5 │ │ │ │ - stc2l 0, cr0, [sl], #176 @ 0xb0 │ │ │ │ - add r5, sp, #144 @ 0x90 │ │ │ │ + ldc2 0, cr0, [sl, #-176]! @ 0xffffff50 │ │ │ │ + add r5, sp, #464 @ 0x1d0 │ │ │ │ movs r1, r5 │ │ │ │ - add r3, pc, #976 @ (adr r3, 1d22ac ) │ │ │ │ + add r4, pc, #272 @ (adr r4, 1d1fec ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d1edc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -124276,26 +124275,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 305734 │ │ │ │ + bl 305784 │ │ │ │ cbnz r0, 1d1f88 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1d1f82 │ │ │ │ ldr r2, [pc, #92] @ (1d1fa4 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 3035e8 │ │ │ │ + bl 303638 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (1d1fa8 ) │ │ │ │ ldr r3, [pc, #64] @ (1d1fa0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -124311,15 +124310,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e844 │ │ │ │ b.n 1d1f46 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c38b8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ b.n 1d1f5a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #432 @ (adr r7, 1d2150 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -124341,20 +124340,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (1d2048 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 305734 │ │ │ │ + bl 305784 │ │ │ │ cbz r0, 1d2012 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c38b8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ ldr r2, [pc, #96] @ (1d204c ) │ │ │ │ ldr r3, [pc, #88] @ (1d2048 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -124376,15 +124375,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3035e8 │ │ │ │ + bl 303638 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 1d1fea │ │ │ │ blx 17e844 │ │ │ │ b.n 1d201c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #840 @ (adr r6, 1d238c ) │ │ │ │ @@ -124410,49 +124409,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d2100 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 1d20e4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 302ccc │ │ │ │ + bl 302d1c │ │ │ │ ldr r6, [pc, #176] @ (1d2134 ) │ │ │ │ ldr r2, [pc, #180] @ (1d2138 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (1d213c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #164] @ (1d2140 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #140] @ (1d2144 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d210a │ │ │ │ ldr r1, [pc, #132] @ (1d2148 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 302da4 │ │ │ │ + bl 302df4 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -124483,36 +124482,36 @@ │ │ │ │ bpl.n 1d20c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (1d2154 ) │ │ │ │ ldr r0, [pc, #52] @ (1d2158 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d20c0 │ │ │ │ add r6, pc, #152 @ (adr r6, 1d21cc ) │ │ │ │ movs r3, r7 │ │ │ │ - cmp ip, ip │ │ │ │ + mov r4, r6 │ │ │ │ movs r6, r6 │ │ │ │ - ldrsh r2, [r3, r0] │ │ │ │ + ldrsh r2, [r5, r1] │ │ │ │ movs r1, r5 │ │ │ │ - ldrsh r6, [r5, r0] │ │ │ │ + ldrsh r6, [r7, r1] │ │ │ │ movs r1, r5 │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ + add r3, sp, #528 @ 0x210 │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #200] @ (1d2220 ) │ │ │ │ + ldr r3, [pc, #520] @ (1d2360 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r2, sp, #208 @ 0xd0 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d215c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -124538,58 +124537,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 300964 │ │ │ │ + bl 3009b4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d2240 │ │ │ │ ldr r2, [pc, #208] @ (1d228c ) │ │ │ │ ldr r1, [pc, #212] @ (1d2290 ) │ │ │ │ ldr r3, [pc, #212] @ (1d2294 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #196] @ (1d2298 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #168] @ (1d229c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d2256 │ │ │ │ mov r0, r5 │ │ │ │ - bl 300cc4 │ │ │ │ + bl 300d14 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (1d22a0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 300b9c │ │ │ │ + bl 300bec │ │ │ │ ldr r2, [pc, #140] @ (1d22a4 ) │ │ │ │ ldr r3, [pc, #104] @ (1d2284 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -124600,15 +124599,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c38b8 │ │ │ │ b.n 1d2216 │ │ │ │ blx 17e844 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 1d2190 │ │ │ │ ldr r3, [pc, #80] @ (1d22a8 ) │ │ │ │ @@ -124623,43 +124622,43 @@ │ │ │ │ bpl.n 1d21fa │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (1d22b0 ) │ │ │ │ ldr r0, [pc, #68] @ (1d22b4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d21fa │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #112 @ (adr r5, 1d22f4 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #72 @ (adr r5, 1d22d4 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r4, r3] │ │ │ │ + ldrb r6, [r6, r4] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r7, r3] │ │ │ │ + ldrb r4, [r1, r5] │ │ │ │ movs r1, r5 │ │ │ │ - add r8, r5 │ │ │ │ + add r8, pc │ │ │ │ movs r6, r6 │ │ │ │ - add r2, sp, #80 @ 0x50 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ add r4, pc, #488 @ (adr r4, 1d2490 ) │ │ │ │ movs r3, r7 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #22 │ │ │ │ + lsrs r2, r1, #24 │ │ │ │ movs r4, r5 │ │ │ │ - add r0, sp, #928 @ 0x3a0 │ │ │ │ + add r1, sp, #224 @ 0xe0 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -124719,15 +124718,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d2344 │ │ │ │ ldr.w r4, [pc, #1152] @ 1d27ec │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d28be │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -124753,15 +124752,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d2454 │ │ │ │ ldr.w r1, [pc, #1064] @ 1d27f4 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r1, [pc, #1044] @ 1d27f8 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -124773,17 +124772,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #1020] @ (1d27fc ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r5 │ │ │ │ - bl 435e20 │ │ │ │ + bl 435e70 │ │ │ │ mov r0, r7 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #992] @ (1d2800 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #940] @ (1d27d4 ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -124800,36 +124799,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 44e32c │ │ │ │ + bl 44e37c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1d2830 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #916] @ (1d2804 ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #896] @ (1d2808 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 44e198 │ │ │ │ + bl 44e1e8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #812] @ 1d27c8 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -124949,15 +124948,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #528] @ (1d2818 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d2580 │ │ │ │ mov r7, r3 │ │ │ │ b.n 1d2368 │ │ │ │ ldr.w lr, [pc, #512] @ 1d281c │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -124970,15 +124969,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #476] @ (1d2820 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -125015,21 +125014,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 44e34c │ │ │ │ + bl 44e39c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 1d23dc │ │ │ │ mov r5, sl │ │ │ │ @@ -125045,15 +125044,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #276] @ 1d2828 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -125072,41 +125071,41 @@ │ │ │ │ cbz r3, 1d27a2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 44e510 │ │ │ │ + bl 44e560 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 44e34c │ │ │ │ + bl 44e39c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 447c00 │ │ │ │ + bl 447c50 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (1d282c ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ b.n 1d23dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 44e344 │ │ │ │ + bl 44e394 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 44e34c │ │ │ │ + bl 44e39c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 1d278e │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 1d2842 │ │ │ │ @@ -125115,62 +125114,62 @@ │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #536 @ (adr r3, 1d29f4 ) │ │ │ │ movs r3, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #800 @ 0x320 │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ movs r1, r5 │ │ │ │ - add r0, sp, #752 @ 0x2f0 │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #560 @ 0x230 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [sp, #992] @ 0x3e0 │ │ │ │ + str r1, [sp, #288] @ 0x120 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [sp, #856] @ 0x358 │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ movs r1, r5 │ │ │ │ - add r0, sp, #80 @ 0x50 │ │ │ │ + add r0, sp, #400 @ 0x190 │ │ │ │ movs r1, r5 │ │ │ │ - add r7, pc, #992 @ (adr r7, 1d2be0 ) │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ movs r1, r5 │ │ │ │ add r2, pc, #424 @ (adr r2, 1d29ac ) │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [sp, #216] @ 0xd8 │ │ │ │ + str r0, [sp, #536] @ 0x218 │ │ │ │ movs r1, r5 │ │ │ │ - add r7, pc, #616 @ (adr r7, 1d2a74 ) │ │ │ │ + add r7, pc, #936 @ (adr r7, 1d2bb4 ) │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #848 @ (adr r6, 1d2b6c ) │ │ │ │ + add r7, pc, #144 @ (adr r7, 1d28ac ) │ │ │ │ movs r1, r5 │ │ │ │ asrs r4, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #984 @ (adr r5, 1d2bfc ) │ │ │ │ + add r6, pc, #280 @ (adr r6, 1d293c ) │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r6, #46] @ 0x2e │ │ │ │ + ldrh r2, [r0, #50] @ 0x32 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r2, #44] @ 0x2c │ │ │ │ + ldrh r4, [r4, #46] @ 0x2e │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r2, #40] @ 0x28 │ │ │ │ + ldrh r2, [r4, #42] @ 0x2a │ │ │ │ movs r1, r5 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 44e448 │ │ │ │ + bl 44e498 │ │ │ │ b.n 1d2468 │ │ │ │ ldr.w ip, [pc, #140] @ 1d28d8 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 1d2568 │ │ │ │ ldr.w ip, [pc, #124] @ 1d28dc │ │ │ │ @@ -125181,15 +125180,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (1d28e0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 1d2568 │ │ │ │ ldr r3, [pc, #84] @ (1d28e4 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 1d2702 │ │ │ │ @@ -125204,15 +125203,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1d270c │ │ │ │ ldr r0, [pc, #60] @ (1d28ec ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d270c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1d241e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (1d28f0 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (1d28f4 ) │ │ │ │ @@ -125220,44 +125219,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ asrs r0, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #80 @ (adr r4, 1d2934 ) │ │ │ │ + add r4, pc, #400 @ (adr r4, 1d2a74 ) │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #504 @ (adr r4, 1d2ae8 ) │ │ │ │ + add r4, pc, #824 @ (adr r4, 1d2c28 ) │ │ │ │ movs r1, r5 │ │ │ │ - subs r5, #168 @ 0xa8 │ │ │ │ + subs r5, #248 @ 0xf8 │ │ │ │ movs r6, r6 │ │ │ │ - add r3, pc, #232 @ (adr r3, 1d29e0 ) │ │ │ │ + add r3, pc, #552 @ (adr r3, 1d2b20 ) │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 436634 │ │ │ │ + bl 436684 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d22b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d290e │ │ │ │ ldr r5, [pc, #36] @ (1d2940 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 435d98 │ │ │ │ + bl 435de8 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 435868 │ │ │ │ + bl 4358b8 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -125300,15 +125299,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -125323,21 +125322,21 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [sp, #336] @ 0x150 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #432 @ (adr r2, 1d2b8c ) │ │ │ │ + add r2, pc, #752 @ (adr r2, 1d2ccc ) │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, #184 @ 0xb8 │ │ │ │ + subs r5, #8 │ │ │ │ movs r6, r6 │ │ │ │ - add r2, pc, #232 @ (adr r2, 1d2acc ) │ │ │ │ + add r2, pc, #552 @ (adr r2, 1d2c0c ) │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r6, #0] │ │ │ │ + ldrh r2, [r0, #4] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d29e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -125380,15 +125379,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (1d2abc ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -125407,36 +125406,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (1d2ac8 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d2a16 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #544] @ 0x220 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #800 @ (adr r1, 1d2dd8 ) │ │ │ │ + add r2, pc, #96 @ (adr r2, 1d2b18 ) │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [sp, #544] @ 0x220 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #680 @ (adr r1, 1d2d68 ) │ │ │ │ + add r1, pc, #1000 @ (adr r1, 1d2ea8 ) │ │ │ │ movs r1, r5 │ │ │ │ movs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #824 @ (adr r2, 1d2e04 ) │ │ │ │ + add r3, pc, #120 @ (adr r3, 1d2b44 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d2acc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -125461,39 +125460,39 @@ │ │ │ │ cbz r2, 1d2b16 │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 435e20 │ │ │ │ + bl 435e70 │ │ │ │ b.n 1d2b1c │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [pc, #36] @ (1d2b44 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (1d2b48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #40 @ (adr r1, 1d2b6c ) │ │ │ │ + add r1, pc, #360 @ (adr r1, 1d2cac ) │ │ │ │ movs r1, r5 │ │ │ │ ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #864 @ (adr r0, 1d2eac ) │ │ │ │ + add r1, pc, #160 @ (adr r1, 1d2bec ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d2b4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -125514,19 +125513,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 1d2bb8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 1d2b98 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 44e32c │ │ │ │ + bl 44e37c │ │ │ │ cbnz r0, 1d2bec │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 44e510 │ │ │ │ + bl 44e560 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -125534,53 +125533,53 @@ │ │ │ │ cbz r3, 1d2bda │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 1d2bda │ │ │ │ ldr r1, [pc, #92] @ (1d2c20 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 1c429c │ │ │ │ ldr r1, [pc, #72] @ (1d2c24 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1d2c0c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d2b98 │ │ │ │ ldr r2, [pc, #48] @ (1d2c28 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 3035e8 │ │ │ │ + bl 303638 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 1d2b98 │ │ │ │ blx 17e844 │ │ │ │ b.n 1d2bf0 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ movs r3, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #8] │ │ │ │ + ldrh r4, [r0, #12] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r4, #6] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r1, #6] │ │ │ │ + ldrh r4, [r3, #8] │ │ │ │ movs r1, r5 │ │ │ │ movs r2, #32 │ │ │ │ ... │ │ │ │ │ │ │ │ 001d2c2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -125631,34 +125630,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d2c76 │ │ │ │ ldr r1, [pc, #48] @ (1d2cd8 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1d2b4c │ │ │ │ nop │ │ │ │ ldr r2, [sp, #320] @ 0x140 │ │ │ │ movs r3, r7 │ │ │ │ ldr r1, [sp, #568] @ 0x238 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #656] @ 0x290 │ │ │ │ + ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ movs r1, r5 │ │ │ │ ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #592] @ 0x250 │ │ │ │ + ldr r7, [sp, #912] @ 0x390 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #328] @ 0x148 │ │ │ │ + ldr r7, [sp, #648] @ 0x288 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d2cdc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -125674,45 +125673,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 17e220 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 435ce8 │ │ │ │ + bl 435d38 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (1d2d58 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (1d2d5c ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #920] @ 0x398 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - add r0, pc, #488 @ (adr r0, 1d2f48 ) │ │ │ │ + add r0, pc, #808 @ (adr r0, 1d3088 ) │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #380] @ (1d2ef0 ) │ │ │ │ mov r8, r1 │ │ │ │ @@ -125807,15 +125806,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c39d4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c429c │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #128] @ (1d2f08 ) │ │ │ │ ldr r3, [pc, #108] @ (1d2ef4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -125860,19 +125859,19 @@ │ │ │ │ b.n 1d2df0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r3, [sp, #768] @ 0x300 │ │ │ │ movs r1, r5 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #52] @ 0x34 │ │ │ │ + strh r2, [r3, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ str r7, [sp, #872] @ 0x368 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -125914,25 +125913,25 @@ │ │ │ │ bl 1c4190 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 1d2f68 │ │ │ │ ldr r1, [pc, #32] @ (1d2f98 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 1c429c │ │ │ │ str r7, [sp, #440] @ 0x1b8 │ │ │ │ movs r3, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #42] @ 0x2a │ │ │ │ + strh r2, [r0, #46] @ 0x2e │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r6, #40] @ 0x28 │ │ │ │ + strh r0, [r0, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (1d3000 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -126279,15 +126278,15 @@ │ │ │ │ nop │ │ │ │ str r5, [sp, #616] @ 0x268 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #224] @ 0xe0 │ │ │ │ movs r3, r7 │ │ │ │ - str r7, [sp, #616] @ 0x268 │ │ │ │ + str r7, [sp, #936] @ 0x3a8 │ │ │ │ movs r1, r5 │ │ │ │ str r4, [sp, #456] @ 0x1c8 │ │ │ │ movs r3, r7 │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ movs r3, r7 │ │ │ │ str r3, [sp, #864] @ 0x360 │ │ │ │ movs r3, r7 │ │ │ │ @@ -126393,15 +126392,15 @@ │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, r7 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - ldrh r2, [r0, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ movs r7, r5 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ str r2, [sp, #680] @ 0x2a8 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -126470,15 +126469,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1d34ac │ │ │ │ ldr r0, [pc, #48] @ (1d3504 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 1d34ac │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #288] @ 0x120 │ │ │ │ movs r3, r7 │ │ │ │ str r2, [sp, #248] @ 0xf8 │ │ │ │ movs r3, r7 │ │ │ │ @@ -126488,15 +126487,15 @@ │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (1d3604 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -126571,15 +126570,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1d3538 │ │ │ │ ldr r0, [pc, #76] @ (1d3618 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3538 │ │ │ │ ldr r3, [pc, #64] @ (1d361c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d35a4 │ │ │ │ ldr r3, [pc, #48] @ (1d3614 ) │ │ │ │ @@ -126590,34 +126589,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (1d3620 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (1d3624 ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d35a4 │ │ │ │ nop │ │ │ │ str r1, [sp, #424] @ 0x1a8 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #296] @ 0x128 │ │ │ │ + ldr r0, [sp, #616] @ 0x268 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r2, #36] @ 0x24 │ │ │ │ + ldrh r0, [r4, #38] @ 0x26 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (1d36f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -126672,15 +126671,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (1d370c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3676 │ │ │ │ ldr r3, [pc, #60] @ (1d36fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d3676 │ │ │ │ ldr r3, [pc, #52] @ (1d3700 ) │ │ │ │ @@ -126694,36 +126693,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (1d3718 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3676 │ │ │ │ str r0, [sp, #344] @ 0x158 │ │ │ │ movs r3, r7 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d309c │ │ │ │ + b.n 1d313c │ │ │ │ movs r4, r5 │ │ │ │ - str r7, [sp, #672] @ 0x2a0 │ │ │ │ + str r7, [sp, #992] @ 0x3e0 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r2, #30] │ │ │ │ + ldrh r2, [r4, #32] │ │ │ │ movs r1, r5 │ │ │ │ - b.n 1d3044 │ │ │ │ + b.n 1d30e4 │ │ │ │ movs r4, r5 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r4, #28] │ │ │ │ + ldrh r0, [r6, #30] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -126757,15 +126756,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d37cc │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 1d37a0 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 311b70 │ │ │ │ + bl 311bc0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d3854 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d3832 │ │ │ │ @@ -126796,15 +126795,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1d3800 │ │ │ │ ldr r0, [pc, #344] @ (1d3938 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d38b0 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 1d378a │ │ │ │ @@ -126823,15 +126822,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1d37a0 │ │ │ │ ldr r0, [pc, #280] @ (1d3940 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d37a0 │ │ │ │ ldr r3, [pc, #264] @ (1d393c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d379e │ │ │ │ ldr r3, [pc, #244] @ (1d3934 ) │ │ │ │ @@ -126839,24 +126838,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d379e │ │ │ │ ldr r0, [pc, #252] @ (1d3944 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d379e │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d38f0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 1d37a0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 17f220 │ │ │ │ ldr r3, [pc, #168] @ (1d3928 ) │ │ │ │ @@ -126878,15 +126877,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (1d394c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (1d3950 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d386a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d3810 │ │ │ │ b.n 1d37a0 │ │ │ │ ldr r3, [pc, #108] @ (1d3928 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -126908,15 +126907,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (1d3958 ) │ │ │ │ ldr r0, [pc, #124] @ (1d395c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d386a │ │ │ │ ldr r3, [pc, #84] @ (1d3948 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d3864 │ │ │ │ ldr r3, [pc, #56] @ (1d3934 ) │ │ │ │ @@ -126927,15 +126926,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (1d3960 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (1d3964 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3864 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r3, #58] @ 0x3a │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, #58] @ 0x3a │ │ │ │ @@ -126944,37 +126943,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r6, #54] @ 0x36 │ │ │ │ movs r3, r7 │ │ │ │ cmp r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #864] @ 0x360 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ movs r1, r5 │ │ │ │ asrs r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #856] @ 0x358 │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [sp, #720] @ 0x2d0 │ │ │ │ + str r7, [sp, #16] │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #912] @ 0x390 │ │ │ │ + str r6, [sp, #208] @ 0xd0 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r4, #14] │ │ │ │ + ldrh r0, [r6, #16] │ │ │ │ movs r1, r5 │ │ │ │ - b.n 1d3e84 │ │ │ │ + b.n 1d3f24 │ │ │ │ movs r4, r5 │ │ │ │ - str r5, [sp, #768] @ 0x300 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r4, #12] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [sp, #208] @ 0xd0 │ │ │ │ + str r6, [sp, #528] @ 0x210 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r7, #10] │ │ │ │ + ldrh r0, [r1, #14] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -127097,15 +127096,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #380] @ (1d3c1c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d39d0 │ │ │ │ ldr r3, [pc, #364] @ (1d3c20 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d3a2c │ │ │ │ ldr r3, [pc, #348] @ (1d3c18 ) │ │ │ │ @@ -127113,15 +127112,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d3a2c │ │ │ │ ldr r0, [pc, #348] @ (1d3c24 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3a2c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 1d3b04 │ │ │ │ ldr r3, [pc, #332] @ (1d3c28 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 1d3b04 │ │ │ │ @@ -127135,15 +127134,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (1d3c30 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #308] @ (1d3c34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c4190 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c4190 │ │ │ │ ldr r1, [pc, #288] @ (1d3c38 ) │ │ │ │ @@ -127187,15 +127186,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (1d3c44 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3b44 │ │ │ │ ldr r3, [pc, #116] @ (1d3c08 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d3bca │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 1d3b44 │ │ │ │ @@ -127212,15 +127211,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (1d3c48 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (1d3c4c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3b44 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (1d3c28 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d3b98 │ │ │ │ @@ -127235,15 +127234,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (1d3c54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (1d3c58 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3b44 │ │ │ │ ldrh r4, [r1, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ ldrh r0, [r1, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -127253,45 +127252,45 @@ │ │ │ │ movs r3, r7 │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #944] @ 0x3b0 │ │ │ │ + str r5, [sp, #240] @ 0xf0 │ │ │ │ movs r1, r5 │ │ │ │ movs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #2] │ │ │ │ + ldrh r4, [r1, #6] │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d3d34 │ │ │ │ + b.n 1d3dd4 │ │ │ │ movs r4, r5 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ + str r5, [sp, #552] @ 0x228 │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r1, #60] @ 0x3c │ │ │ │ + strh r2, [r3, #62] @ 0x3e │ │ │ │ movs r1, r5 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r5, [sp, #504] @ 0x1f8 │ │ │ │ movs r1, r5 │ │ │ │ - svc 248 @ 0xf8 │ │ │ │ + b.n 1d3cd0 │ │ │ │ movs r4, r5 │ │ │ │ - str r4, [sp, #632] @ 0x278 │ │ │ │ + str r4, [sp, #952] @ 0x3b8 │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r0, #56] @ 0x38 │ │ │ │ + strh r2, [r2, #58] @ 0x3a │ │ │ │ movs r1, r5 │ │ │ │ - str r4, [sp, #304] @ 0x130 │ │ │ │ + str r4, [sp, #624] @ 0x270 │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r3, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - str r3, [sp, #544] @ 0x220 │ │ │ │ + str r3, [sp, #864] @ 0x360 │ │ │ │ movs r1, r5 │ │ │ │ - str r3, [sp, #408] @ 0x198 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r3, #52] @ 0x34 │ │ │ │ + strh r0, [r5, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (1d3cf8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -127347,30 +127346,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (1d3d14 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3cba │ │ │ │ ldrh r2, [r4, #16] │ │ │ │ movs r3, r7 │ │ │ │ ldc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - udf #144 @ 0x90 │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ movs r4, r5 │ │ │ │ - str r3, [sp, #472] @ 0x1d8 │ │ │ │ + str r3, [sp, #792] @ 0x318 │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r3, #44] @ 0x2c │ │ │ │ + strh r0, [r5, #46] @ 0x2e │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -127495,15 +127494,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (1d3ff4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3d7c │ │ │ │ ldr r3, [pc, #388] @ (1d3ff8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d3dd8 │ │ │ │ ldr r3, [pc, #368] @ (1d3ff0 ) │ │ │ │ @@ -127511,15 +127510,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d3dd8 │ │ │ │ ldr r0, [pc, #368] @ (1d3ffc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3dd8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 1d3ecc │ │ │ │ ldr r3, [pc, #352] @ (1d4000 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 1d3ecc │ │ │ │ @@ -127533,15 +127532,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (1d4008 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (1d400c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c4190 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c4190 │ │ │ │ ldr r1, [pc, #304] @ (1d4010 ) │ │ │ │ @@ -127585,15 +127584,15 @@ │ │ │ │ ldr r0, [pc, #212] @ (1d401c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3f0c │ │ │ │ ldr r3, [pc, #128] @ (1d3fe0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d3f9c │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 1d3f0c │ │ │ │ @@ -127610,15 +127609,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (1d4020 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (1d4024 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3f0c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (1d4000 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d3f66 │ │ │ │ @@ -127633,15 +127632,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (1d402c ) │ │ │ │ ldr r0, [pc, #112] @ (1d4030 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d3f0c │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #10] │ │ │ │ movs r3, r7 │ │ │ │ ldrh r6, [r2, #10] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -127652,45 +127651,45 @@ │ │ │ │ movs r3, r7 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ movs r1, r5 │ │ │ │ movs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r1, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 1d3f7c │ │ │ │ + ble.n 1d401c │ │ │ │ movs r4, r5 │ │ │ │ - str r1, [sp, #456] @ 0x1c8 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + strh r2, [r2, #32] │ │ │ │ movs r1, r5 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #728] @ 0x2d8 │ │ │ │ movs r1, r5 │ │ │ │ - bgt.n 1d4070 │ │ │ │ + bgt.n 1d4110 │ │ │ │ movs r4, r5 │ │ │ │ - str r0, [sp, #840] @ 0x348 │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r6, #24] │ │ │ │ + strh r6, [r0, #28] │ │ │ │ movs r1, r5 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #728] @ 0x2d8 │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r7, #22] │ │ │ │ + strh r0, [r1, #26] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + str r0, [sp, #0] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r2, #60] @ 0x3c │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r7, #20] │ │ │ │ + strh r6, [r1, #24] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (1d40d0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -127746,30 +127745,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (1d40ec ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d4092 │ │ │ │ strh r2, [r1, #50] @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 1d4058 │ │ │ │ + blt.n 1d40f8 │ │ │ │ movs r4, r5 │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + str r0, [sp, #616] @ 0x268 │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r0, #14] │ │ │ │ + strh r0, [r2, #16] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d40f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -127797,31 +127796,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (1d4164 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #120] @ 0x78 │ │ │ │ + str r0, [sp, #440] @ 0x1b8 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [sp, #64] @ 0x40 │ │ │ │ + str r0, [sp, #384] @ 0x180 │ │ │ │ movs r1, r5 │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + movs r5, #182 @ 0xb6 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #256] @ 0x100 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d4168 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -127884,15 +127883,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 3035e8 │ │ │ │ + bl 303638 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -127909,15 +127908,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d4308 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 44e418 │ │ │ │ + bl 44e468 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 1d4284 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 1d42d2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -127959,15 +127958,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1d4284 │ │ │ │ ldr r0, [pc, #92] @ (1d4354 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 1d4284 │ │ │ │ ldr r3, [pc, #60] @ (1d4348 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d4264 │ │ │ │ @@ -127981,33 +127980,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1d4264 │ │ │ │ ldr r0, [pc, #44] @ (1d435c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 1d4264 │ │ │ │ nop │ │ │ │ strh r6, [r7, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ movs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #0] │ │ │ │ + strb r0, [r0, #2] │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r6, #124] @ 0x7c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d4360 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -128062,19 +128061,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 17f8c0 │ │ │ │ cbnz r0, 1d4416 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 44e310 │ │ │ │ + bl 44e360 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 44e3dc │ │ │ │ + bl 44e42c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 1d43b0 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 1c38a0 │ │ │ │ b.n 1d43b0 │ │ │ │ @@ -128108,43 +128107,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 1d4914 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ff244 │ │ │ │ + bl 2ff294 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1d4606 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 1d449c │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 1d4918 │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 2ff254 │ │ │ │ + bl 2ff2a4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1d469a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d45fc │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 1d491c │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 1d4920 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -128169,30 +128168,30 @@ │ │ │ │ bne.n 1d4522 │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 1d4718 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2ff244 │ │ │ │ + bl 2ff294 │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 1d4536 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 2ff244 │ │ │ │ + bl 2ff294 │ │ │ │ cbz r0, 1d455a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 1d46ce │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 1d46be │ │ │ │ @@ -128249,29 +128248,29 @@ │ │ │ │ bl 1c429c │ │ │ │ ldr r1, [pc, #832] @ (1d4930 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 1c3948 │ │ │ │ b.n 1d462e │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 1d44ce │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r3, [pc, #788] @ (1d492c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d4786 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ mov r0, r6 │ │ │ │ bl 1c38b8 │ │ │ │ ldr r2, [pc, #772] @ (1d4934 ) │ │ │ │ ldr r3, [pc, #732] @ (1d4910 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -128309,15 +128308,15 @@ │ │ │ │ bne.w 1d480c │ │ │ │ mov r0, fp │ │ │ │ blx 180474 │ │ │ │ b.n 1d4670 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r3, [pc, #640] @ (1d492c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d4884 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ @@ -128351,20 +128350,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (1d4940 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (1d4944 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d4692 │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 310b74 │ │ │ │ + bl 310bc4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1d483c │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -128393,15 +128392,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (1d4948 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (1d494c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d4692 │ │ │ │ ldr r3, [pc, #432] @ (1d4938 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d4622 │ │ │ │ ldr r3, [pc, #420] @ (1d493c ) │ │ │ │ @@ -128412,15 +128411,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (1d4950 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (1d4954 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d4622 │ │ │ │ ldr r3, [pc, #416] @ (1d4958 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 1d47ce │ │ │ │ ldr r3, [pc, #376] @ (1d493c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -128445,15 +128444,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (1d4960 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (1d4964 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d4692 │ │ │ │ ldr r3, [pc, #296] @ (1d4938 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d4692 │ │ │ │ ldr r3, [pc, #288] @ (1d493c ) │ │ │ │ @@ -128464,19 +128463,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (1d4968 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (1d496c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d4692 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r3, [pc, #228] @ (1d492c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d4692 │ │ │ │ ldr r3, [pc, #224] @ (1d4938 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -128491,15 +128490,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (1d4970 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (1d4974 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d4692 │ │ │ │ ldr r3, [pc, #176] @ (1d4938 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d46b6 │ │ │ │ ldr r3, [pc, #168] @ (1d493c ) │ │ │ │ @@ -128510,15 +128509,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (1d4978 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (1d497c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d46b6 │ │ │ │ ldr r3, [pc, #128] @ (1d4938 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d4670 │ │ │ │ ldr r3, [pc, #120] @ (1d493c ) │ │ │ │ @@ -128529,21 +128528,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (1d4980 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (1d4984 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d4670 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (1d4988 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d45c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -128552,70 +128551,70 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r0, #18] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #16] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r2, #38] @ 0x26 │ │ │ │ + ldrh r2, [r4, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r4, #36] @ 0x24 │ │ │ │ + ldrh r4, [r6, #38] @ 0x26 │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r6, #16] │ │ │ │ + ldrb r2, [r0, #18] │ │ │ │ movs r7, r5 │ │ │ │ - bpl.n 1d48e0 │ │ │ │ + bvs.n 1d4980 │ │ │ │ movs r4, r5 │ │ │ │ - str r4, [sp, #328] @ 0x148 │ │ │ │ + str r4, [sp, #648] @ 0x288 │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ bl 206932 │ │ │ │ strh r2, [r4, #2] │ │ │ │ movs r3, r7 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #24] │ │ │ │ + ldrh r6, [r2, #26] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r0, [r7, #13] │ │ │ │ + ldrb r0, [r1, #15] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r3, #18] │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r3, #13] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r0, #14] │ │ │ │ + ldrh r0, [r2, #16] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r3, #11] │ │ │ │ + ldrb r2, [r5, #12] │ │ │ │ movs r1, r5 │ │ │ │ cmp r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 1d4a50 │ │ │ │ + bcc.n 1d48f0 │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r0, #10] │ │ │ │ + ldrb r6, [r2, #11] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r6, #18] │ │ │ │ + ldrh r0, [r0, #22] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r0, #14] │ │ │ │ + ldrh r2, [r2, #16] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r4, #10] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + ldrh r6, [r1, #12] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r1, #8] │ │ │ │ + ldrb r4, [r3, #9] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r3, #6] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r3, #7] │ │ │ │ + ldrb r4, [r5, #8] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r0, #6] │ │ │ │ + ldrh r2, [r2, #8] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r5, #6] │ │ │ │ + ldrb r4, [r7, #7] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r0, #10] │ │ │ │ + ldrh r6, [r2, #12] │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -128674,15 +128673,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 1d4a76 │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 431338 │ │ │ │ + bl 431388 │ │ │ │ cbnz r0, 1d4a8a │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 1d4a9a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -128709,15 +128708,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 431338 │ │ │ │ + bl 431388 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 1d4a8e │ │ │ │ movs r0, #3 │ │ │ │ b.n 1d4a50 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -128799,15 +128798,15 @@ │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #15] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #14] │ │ │ │ movs r3, r7 │ │ │ │ - subs r4, r1, r6 │ │ │ │ + subs r4, r3, r7 │ │ │ │ movs r6, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1d4b6e │ │ │ │ @@ -128834,15 +128833,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ cbnz r3, 1d4bbe │ │ │ │ ldr r3, [pc, #52] @ (1d4bdc ) │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 2e4b80 │ │ │ │ + bl 2e4bd0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1d8ec4 │ │ │ │ ldr r3, [pc, #32] @ (1d4be0 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -129189,15 +129188,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 1d4f64 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 1d4f1e │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ cbz r0, 1d4f5e │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 180098 │ │ │ │ b.n 1d4ee0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -129215,15 +129214,15 @@ │ │ │ │ b.n 1d4ea6 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 1d4ea6 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 431338 │ │ │ │ + bl 431388 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d4f1e │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 1d4ea6 │ │ │ │ bl 1d4ab0 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -129257,25 +129256,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r6, [r2, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r6, #30] │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r7, #28 │ │ │ │ + asrs r4, r1, #30 │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r2, #24] │ │ │ │ + strh r6, [r4, #26] │ │ │ │ movs r1, r5 │ │ │ │ - asrs r6, r3, #28 │ │ │ │ + asrs r6, r5, #29 │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r5, #24] │ │ │ │ + strh r4, [r7, #26] │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r7, #22] │ │ │ │ + strh r0, [r1, #26] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d4fd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -129320,19 +129319,19 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ strb r2, [r0, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r6, #25 │ │ │ │ + asrs r2, r0, #27 │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r2, #20] │ │ │ │ + strh r4, [r4, #22] │ │ │ │ movs r1, r5 │ │ │ │ - strh r4, [r1, #18] │ │ │ │ + strh r4, [r3, #20] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d5060 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -129683,15 +129682,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d53c0 │ │ │ │ ldr r0, [pc, #100] @ (1d5448 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d53c0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -129713,23 +129712,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #16] │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, #13] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r1, #4] │ │ │ │ + strh r2, [r3, #6] │ │ │ │ movs r1, r5 │ │ │ │ strb r0, [r1, #14] │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #28] │ │ │ │ + ldrb r6, [r2, #29] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d544c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -129756,50 +129755,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d5468 │ │ │ │ ldr r0, [pc, #24] @ (1d54ac ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d5468 │ │ │ │ strb r4, [r6, #8] │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #26] │ │ │ │ + ldrb r4, [r2, #27] │ │ │ │ movs r1, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (1d54e0 ) │ │ │ │ add r0, pc │ │ │ │ bl 1d544c │ │ │ │ ldr r0, [pc, #28] @ (1d54e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #0 │ │ │ │ bl 1d8b1c │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 1d8c10 │ │ │ │ nop │ │ │ │ - ldrb r4, [r6, #25] │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r0, [r6, #25] │ │ │ │ + ldrb r0, [r0, #27] │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1d54f0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d544c │ │ │ │ - ldrb r6, [r5, #25] │ │ │ │ + ldrb r6, [r7, #26] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 1d8d14 │ │ │ │ @@ -129828,19 +129827,19 @@ │ │ │ │ bl 28aaf0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d5522 │ │ │ │ ldr r0, [pc, #16] @ (1d555c ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d544c │ │ │ │ - stmia r6!, {r2, r6} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r0, #26] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r3, #24] │ │ │ │ + ldrb r6, [r5, #25] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -129894,19 +129893,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1d55fc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1d544c │ │ │ │ strb r2, [r1, #1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r5, #21] │ │ │ │ + ldrb r4, [r7, #22] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r2, #22] │ │ │ │ + ldrb r2, [r4, #23] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r0, [r1, #22] │ │ │ │ + ldrb r0, [r3, #23] │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 1d5678 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movw r2, #2049 @ 0x801 │ │ │ │ ldrd r1, r3, [r3, #16] │ │ │ │ @@ -129954,17 +129953,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1d544c │ │ │ │ nop │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r5, #19] │ │ │ │ + ldrb r6, [r7, #20] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (1d5730 ) │ │ │ │ ldr r1, [pc, #132] @ (1d5734 ) │ │ │ │ @@ -130015,23 +130014,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 17f950 │ │ │ │ b.n 1d56fa │ │ │ │ nop │ │ │ │ ldr r6, [r6, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r7, #18] │ │ │ │ + ldrb r4, [r1, #20] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r5, #18] │ │ │ │ + ldrb r6, [r7, #19] │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r5, #17] │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r5, #18] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #600] @ (1d59b4 ) │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -130263,53 +130262,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 17f950 │ │ │ │ b.n 1d582e │ │ │ │ nop │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r4, #16] │ │ │ │ + ldrb r4, [r6, #17] │ │ │ │ movs r1, r5 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + ldrb r4, [r7, #16] │ │ │ │ movs r1, r5 │ │ │ │ ldr r6, [r0, #96] @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r6, #14] │ │ │ │ + ldrb r0, [r0, #16] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r3, #14] │ │ │ │ + ldrb r4, [r5, #15] │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r2, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r2, [r0, #15] │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [r7, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r5, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r3, #9] │ │ │ │ + ldrb r6, [r5, #10] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r6, #9] │ │ │ │ + ldrb r6, [r0, #11] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r6, #8] │ │ │ │ + ldrb r4, [r0, #10] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r2, #9] │ │ │ │ + ldrb r6, [r4, #10] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r0, [r0, #8] │ │ │ │ + ldrb r0, [r2, #9] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r1, #8] │ │ │ │ + ldrb r2, [r3, #9] │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (1d5a40 ) │ │ │ │ add r4, pc │ │ │ │ @@ -130325,17 +130324,17 @@ │ │ │ │ blx 17f000 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 1d544c │ │ │ │ ldr r4, [r1, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r5, #8] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r3, #7] │ │ │ │ + ldrb r6, [r5, #8] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (1d5a7c ) │ │ │ │ ldr r1, [pc, #32] @ (1d5a80 ) │ │ │ │ @@ -130348,15 +130347,15 @@ │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 1d544c │ │ │ │ nop │ │ │ │ ldr r6, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stc2l 0, cr0, [r0], #-184 @ 0xffffff48 │ │ │ │ + ldc2 0, cr0, [r0], #184 @ 0xb8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (1d5aec ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #88] @ (1d5af0 ) │ │ │ │ @@ -130392,23 +130391,23 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ blx 17ec04 │ │ │ │ b.n 1d5ab0 │ │ │ │ ldr r4, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r1, #6] │ │ │ │ + ldrb r6, [r3, #7] │ │ │ │ movs r1, r5 │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r5, #5] │ │ │ │ + ldrb r6, [r7, #6] │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r4, #5] │ │ │ │ + ldrb r2, [r6, #6] │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 1d5b16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -130465,18 +130464,18 @@ │ │ │ │ add r0, pc │ │ │ │ b.w 1d544c │ │ │ │ cmp r5, #140 @ 0x8c │ │ │ │ movs r2, r7 │ │ │ │ vqadd.s16 d0, d0, d26 │ │ │ │ ldr r6, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - itet al │ │ │ │ - moval r4, r5 │ │ │ │ - ldr r3, [r0, #4] │ │ │ │ - cbnz r3, 1d5bb2 @ unpredictable │ │ │ │ + stmia r0!, {r1, r3, r4, r5} │ │ │ │ + movs r4, r5 │ │ │ │ + ldr r3, [r0, #4] │ │ │ │ + cbnz r3, 1d5bb2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -130532,17 +130531,17 @@ │ │ │ │ b.w 1d544c │ │ │ │ nop │ │ │ │ cmp r4, #240 @ 0xf0 │ │ │ │ movs r2, r7 │ │ │ │ mrc 0, 3, r0, cr4, cr10, {1} │ │ │ │ ldr r0, [r6, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ite mi │ │ │ │ - movmi r4, r5 │ │ │ │ - pushpl {r3, lr} │ │ │ │ + itt ls │ │ │ │ + movls r4, r5 │ │ │ │ + pushls {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 1d5c6e │ │ │ │ ldr r1, [r0, #0] │ │ │ │ @@ -130568,20 +130567,20 @@ │ │ │ │ ldr r0, [pc, #24] @ (1d5ca0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d544c │ │ │ │ nop │ │ │ │ ldr r4, [r1, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r6, #27] │ │ │ │ + strb r4, [r0, #29] │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r6, #26] │ │ │ │ + strb r4, [r0, #28] │ │ │ │ movs r1, r5 │ │ │ │ - bkpt 0x00e8 │ │ │ │ - movs r4, r5 │ │ │ │ + it cc │ │ │ │ + movcc r4, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 1d5cd2 │ │ │ │ @@ -130608,19 +130607,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1d5d04 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d544c │ │ │ │ nop │ │ │ │ ldr r0, [r5, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r2, #26] │ │ │ │ + strb r0, [r4, #27] │ │ │ │ movs r1, r5 │ │ │ │ - strb r0, [r2, #25] │ │ │ │ + strb r0, [r4, #26] │ │ │ │ movs r1, r5 │ │ │ │ - bkpt 0x0084 │ │ │ │ + bkpt 0x00d4 │ │ │ │ movs r4, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1d5d32 │ │ │ │ ldr r3, [pc, #48] @ (1d5d40 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ @@ -130639,17 +130638,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r4, [r2, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r2, #24] │ │ │ │ + strb r0, [r4, #25] │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r7, #24] │ │ │ │ + strb r4, [r1, #26] │ │ │ │ movs r1, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 1d5d6c │ │ │ │ @@ -130670,15 +130669,15 @@ │ │ │ │ bne.n 1d5d5e │ │ │ │ ldr r0, [pc, #12] @ (1d5d90 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d544c │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x003e │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001d5d94 : │ │ │ │ ldr r3, [pc, #12] @ (1d5da4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -131013,23 +131012,23 @@ │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r6, [r6, #92] @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r6, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r6, [r4, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r5, #11] │ │ │ │ + strb r2, [r7, #12] │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #84] @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r3, #12] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #492] @ (1d62e8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -131226,38 +131225,38 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1d544c │ │ │ │ nop │ │ │ │ str r6, [r2, #88] @ 0x58 │ │ │ │ movs r3, r7 │ │ │ │ str r4, [r3, #76] @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r1, #12] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ movs r1, r5 │ │ │ │ str r2, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sbc.w r0, r8, #40 @ 0x28 │ │ │ │ + subs.w r0, r8, #40 @ 0x28 │ │ │ │ str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r4, 1d6324 │ │ │ │ + cbnz r4, 1d6338 │ │ │ │ movs r4, r5 │ │ │ │ - strb r2, [r5, #5] │ │ │ │ + strb r2, [r7, #6] │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r6, r2] │ │ │ │ + strb r4, [r0, r4] │ │ │ │ movs r7, r5 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #8] │ │ │ │ + strb r0, [r6, #9] │ │ │ │ movs r1, r5 │ │ │ │ - strb r0, [r1, #9] │ │ │ │ + strb r0, [r3, #10] │ │ │ │ movs r1, r5 │ │ │ │ - strb r2, [r3, #9] │ │ │ │ + strb r2, [r5, #10] │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r3, #8] │ │ │ │ + strb r6, [r5, #9] │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r1, #8] │ │ │ │ + strb r6, [r3, #9] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (1d63f8 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -131392,27 +131391,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (1d6498 ) │ │ │ │ ldr r0, [pc, #36] @ (1d649c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1d544c │ │ │ │ - ldr r6, [r4, #112] @ 0x70 │ │ │ │ + ldr r6, [r6, #116] @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r4, #108] @ 0x6c │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r1, #112] @ 0x70 │ │ │ │ + ldr r6, [r3, #116] @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ str r0, [r0, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r1, #108] @ 0x6c │ │ │ │ + ldr r6, [r3, #112] @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ str r6, [r5, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r1, #112] @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1d64d0 │ │ │ │ @@ -131427,17 +131426,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d544c │ │ │ │ ldr r0, [pc, #12] @ (1d64e0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d544c │ │ │ │ - ldr r2, [r5, #100] @ 0x64 │ │ │ │ + ldr r2, [r7, #104] @ 0x68 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r2, #104] @ 0x68 │ │ │ │ + ldr r2, [r4, #108] @ 0x6c │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (1d65f8 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -131463,19 +131462,19 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #40] @ 0x28 │ │ │ │ cbz r2, 1d6590 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 1d6590 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f378c │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37dc │ │ │ │ + bl 2f37ec │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f5d90 │ │ │ │ + bl 2f5de0 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1d65d2 │ │ │ │ ldr r1, [pc, #172] @ (1d6600 ) │ │ │ │ add r1, pc │ │ │ │ @@ -131540,44 +131539,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (1d6628 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d65b2 │ │ │ │ ldr r0, [pc, #60] @ (1d662c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 1d65b2 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, r7 │ │ │ │ str r2, [r0, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r4, #3] │ │ │ │ + ldrb r4, [r6, #4] │ │ │ │ movs r0, r6 │ │ │ │ - ldr r0, [r3, #120] @ 0x78 │ │ │ │ + ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r0, #96] @ 0x60 │ │ │ │ + ldr r2, [r2, #100] @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r3, #2] │ │ │ │ + ldrb r4, [r5, #3] │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r3, #116] @ 0x74 │ │ │ │ + ldr r6, [r5, #120] @ 0x78 │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r3, #112] @ 0x70 │ │ │ │ + ldr r6, [r5, #116] @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r3, #112] @ 0x70 │ │ │ │ + ldr r0, [r5, #116] @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #112] @ 0x70 │ │ │ │ + ldr r6, [r5, #116] @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (1d68b0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -131724,15 +131723,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 431338 │ │ │ │ + bl 431388 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d6886 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 1d9070 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -131842,21 +131841,21 @@ │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrsh r2, [r1, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrsh r4, [r1, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrsh r0, [r4, r1] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r4, #48] @ 0x30 │ │ │ │ + ldr r2, [r6, #52] @ 0x34 │ │ │ │ movs r1, r5 │ │ │ │ ldrb r0, [r2, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrsh r4, [r5, r0] │ │ │ │ movs r3, r7 │ │ │ │ - uxtb r2, r7 │ │ │ │ + cbz r2, 1d6936 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001d68e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -131913,15 +131912,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + ldr r4, [r1, #68] @ 0x44 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d6984 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -132020,17 +132019,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1d6984 │ │ │ │ nop │ │ │ │ - ldr r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r4, #52] @ 0x34 │ │ │ │ + ldr r4, [r6, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d6a88 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -132076,15 +132075,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ + ldr r0, [r7, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d6b08 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -132119,16 +132118,16 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 17e238 │ │ │ │ ldrh r6, [r6, r5] │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb600035 │ │ │ │ - str r4, [r7, #112] @ 0x70 │ │ │ │ + @ instruction: 0xfbb00035 │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d6b70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -132301,18 +132300,18 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 17e238 │ │ │ │ ldr r2, [r0, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9a60035 │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ + ldr??.w r0, [r6, #53] @ 0x35 │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r7, #84] @ 0x54 │ │ │ │ + str r6, [r1, #92] @ 0x5c │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -132344,15 +132343,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1d544c │ │ │ │ nop │ │ │ │ ldr r0, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r4, #92] @ 0x5c │ │ │ │ + str r6, [r6, #96] @ 0x60 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d6d9c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -132448,15 +132447,15 @@ │ │ │ │ bne.n 1d6e5a │ │ │ │ ldr r0, [pc, #12] @ (1d6e94 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d544c │ │ │ │ ldrsb r0, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r5, #72] @ 0x48 │ │ │ │ + str r2, [r7, #76] @ 0x4c │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1d6ea6 │ │ │ │ ldr r0, [pc, #84] @ (1d6ef4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d544c │ │ │ │ @@ -132486,19 +132485,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 1d6d9c │ │ │ │ ldr r0, [pc, #20] @ (1d6efc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1d544c │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ movs r1, r5 │ │ │ │ ldrsb r2, [r5, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r1, #68] @ 0x44 │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d6f00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -132586,16 +132585,16 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r6, r5] │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r0, r4] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf6f00035 │ │ │ │ - str r4, [r1, #44] @ 0x2c │ │ │ │ + @ instruction: 0xf7400035 │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d6ff0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -132672,25 +132671,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (1d70d0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 43bb44 │ │ │ │ + b.w 43bb94 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrsb r6, [r1, r2] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r2, r1] │ │ │ │ movs r3, r7 │ │ │ │ strb r4, [r7, r7] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r0, #88] @ 0x58 │ │ │ │ + str r4, [r2, #92] @ 0x5c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d70d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -132747,17 +132746,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17ec00 │ │ │ │ nop │ │ │ │ strb r0, [r1, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r4, #80] @ 0x50 │ │ │ │ + str r4, [r6, #84] @ 0x54 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf7da0028 │ │ │ │ + strh.w r0, [sl, r8, lsl #2] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (1d720c ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ @@ -132808,15 +132807,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 1d71e0 │ │ │ │ nop │ │ │ │ strb r2, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r4, [r0, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r1, #76] @ 0x4c │ │ │ │ + str r4, [r3, #80] @ 0x50 │ │ │ │ movs r1, r5 │ │ │ │ strb r2, [r0, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -132910,19 +132909,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 17fee0 │ │ │ │ b.n 1d72d8 │ │ │ │ nop │ │ │ │ strh r4, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r2, [r0, #24] │ │ │ │ movs r1, r5 │ │ │ │ strh r0, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r2, #60] @ 0x3c │ │ │ │ + str r4, [r4, #64] @ 0x40 │ │ │ │ movs r1, r5 │ │ │ │ strh r0, [r1, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r4, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -132954,17 +132953,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (1d7384 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d544c │ │ │ │ strh r0, [r6, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - svc 228 @ 0xe4 │ │ │ │ + b.n 1d73ec │ │ │ │ movs r0, r5 │ │ │ │ - muls r2, r1 │ │ │ │ + bics r2, r3 │ │ │ │ movs r7, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (1d73cc ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -133016,15 +133015,15 @@ │ │ │ │ bl 1d7108 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 1d544c │ │ │ │ str r4, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d7424 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -133271,15 +133270,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1d7602 │ │ │ │ ldr.w r0, [pc, #1460] @ 1d7c58 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d7602 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 17e490 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -133398,15 +133397,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 1d75be │ │ │ │ ldr.w r0, [pc, #1148] @ 1d7c78 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d75be │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 1d78e2 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 1d7b58 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 1d773c │ │ │ │ @@ -133461,15 +133460,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1d75ba │ │ │ │ ldr r0, [pc, #1012] @ (1d7c8c ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1d75ba │ │ │ │ ldr r3, [pc, #1000] @ (1d7c90 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7612 │ │ │ │ @@ -133477,15 +133476,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 1d7612 │ │ │ │ ldr r0, [pc, #980] @ (1d7c94 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ b.n 1d7612 │ │ │ │ ldr r3, [pc, #884] @ (1d7c44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -133557,15 +133556,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 1d772c │ │ │ │ ldr r0, [pc, #812] @ (1d7ca8 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d772c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1d772c │ │ │ │ b.n 1d7962 │ │ │ │ ldr r3, [pc, #792] @ (1d7cac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -133576,15 +133575,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 1d7676 │ │ │ │ ldr r0, [pc, #772] @ (1d7cb0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 1d7676 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -133691,15 +133690,15 @@ │ │ │ │ b.n 1d7a4c │ │ │ │ ldr r4, [pc, #556] @ (1d7cd8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 1d7a4c │ │ │ │ ldr r0, [pc, #548] @ (1d7cdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #0 │ │ │ │ bl 1d8b1c │ │ │ │ movs r0, #0 │ │ │ │ bl 1d8c10 │ │ │ │ b.n 1d78d8 │ │ │ │ ldr r4, [pc, #532] @ (1d7ce0 ) │ │ │ │ add r4, pc │ │ │ │ @@ -133783,74 +133782,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (1d7c54 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1d772c │ │ │ │ ldr r0, [pc, #400] @ (1d7d24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d772c │ │ │ │ ldr r2, [pc, #396] @ (1d7d28 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1d772c │ │ │ │ ldr r2, [pc, #172] @ (1d7c54 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 1d772c │ │ │ │ ldr r0, [pc, #376] @ (1d7d2c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d772c │ │ │ │ ldr r3, [pc, #368] @ (1d7d30 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d77a8 │ │ │ │ ldr r3, [pc, #136] @ (1d7c54 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1d77a8 │ │ │ │ ldr r0, [pc, #348] @ (1d7d34 ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d77a8 │ │ │ │ ldr r3, [pc, #340] @ (1d7d38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d78d8 │ │ │ │ ldr r3, [pc, #100] @ (1d7c54 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 1d78d8 │ │ │ │ ldr r0, [pc, #320] @ (1d7d3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d78d8 │ │ │ │ ldr r3, [pc, #312] @ (1d7d40 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d79d2 │ │ │ │ ldr r3, [pc, #64] @ (1d7c54 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1d79d2 │ │ │ │ ldr r0, [pc, #292] @ (1d7d44 ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d79d2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ blx 180258 │ │ │ │ nop │ │ │ │ str r6, [r3, r4] │ │ │ │ movs r3, r7 │ │ │ │ str r2, [r5, r1] │ │ │ │ @@ -133865,15 +133864,15 @@ │ │ │ │ movs r3, r7 │ │ │ │ ldr r7, [pc, #680] @ (1d7ef8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #4] │ │ │ │ + str r0, [r1, #12] │ │ │ │ movs r1, r5 │ │ │ │ ldr r7, [pc, #72] @ (1d7ca8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [pc, #880] @ (1d7fd4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [pc, #712] @ (1d7f30 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ @@ -133881,65 +133880,65 @@ │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [pc, #360] @ (1d7dd8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [pc, #152] @ (1d7d0c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r6, r5] │ │ │ │ + ldrsh r2, [r0, r7] │ │ │ │ movs r1, r5 │ │ │ │ ldr r5, [pc, #800] @ (1d7fa0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r5, [pc, #656] @ (1d7f14 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r5, [pc, #480] @ (1d7e68 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r0, r1] │ │ │ │ + ldrsh r6, [r2, r2] │ │ │ │ movs r1, r5 │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r0, r0] │ │ │ │ + ldrsh r4, [r2, r1] │ │ │ │ movs r1, r5 │ │ │ │ ldr r5, [pc, #32] @ (1d7cbc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [pc, #1016] @ (1d8098 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [pc, #840] @ (1d7fec ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r4, r3] │ │ │ │ + ldrsh r2, [r6, r4] │ │ │ │ movs r1, r5 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, r3] │ │ │ │ + ldrb r0, [r7, r4] │ │ │ │ movs r1, r5 │ │ │ │ ldr r4, [pc, #64] @ (1d7cf8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #216 @ (adr r1, 1d7d94 ) │ │ │ │ + add r1, pc, #536 @ (adr r1, 1d7ed4 ) │ │ │ │ movs r4, r5 │ │ │ │ lsrs r0, r6, #25 │ │ │ │ movs r2, r7 │ │ │ │ ldr r3, [pc, #592] @ (1d7f14 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #992 @ (adr r0, 1d80a8 ) │ │ │ │ + add r1, pc, #288 @ (adr r1, 1d7de8 ) │ │ │ │ movs r4, r5 │ │ │ │ lsrs r2, r6, #24 │ │ │ │ movs r2, r7 │ │ │ │ lsrs r0, r5, #24 │ │ │ │ movs r2, r7 │ │ │ │ lsrs r6, r3, #24 │ │ │ │ movs r2, r7 │ │ │ │ lsrs r6, r2, #24 │ │ │ │ movs r2, r7 │ │ │ │ lsrs r4, r1, #24 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r2, r3] │ │ │ │ movs r1, r5 │ │ │ │ lsrs r4, r5, #23 │ │ │ │ movs r2, r7 │ │ │ │ lsrs r2, r4, #23 │ │ │ │ movs r2, r7 │ │ │ │ lsrs r0, r3, #23 │ │ │ │ movs r2, r7 │ │ │ │ @@ -133957,41 +133956,41 @@ │ │ │ │ movs r2, r7 │ │ │ │ ldmia r7!, {r1, r2, r3, r5} │ │ │ │ movs r2, r7 │ │ │ │ lsrs r4, r1, #22 │ │ │ │ movs r2, r7 │ │ │ │ lsrs r2, r0, #22 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r4, [r6, r7] │ │ │ │ + ldr r4, [r0, r1] │ │ │ │ movs r1, r5 │ │ │ │ lsrs r6, r5, #21 │ │ │ │ movs r2, r7 │ │ │ │ lsrs r6, r4, #21 │ │ │ │ movs r2, r7 │ │ │ │ ldr r2, [pc, #544] @ (1d7f40 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r0, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, r2] │ │ │ │ + ldrb r2, [r5, r3] │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, r0] │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r3] │ │ │ │ + ldrb r2, [r4, r4] │ │ │ │ movs r1, r5 │ │ │ │ cmp r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, r6] │ │ │ │ + ldrb r4, [r0, r0] │ │ │ │ movs r1, r5 │ │ │ │ lsrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, r3] │ │ │ │ + ldrb r2, [r1, r5] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d7d48 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -134040,18 +134039,18 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #544] @ (1d7fec ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrd r0, r0, [sl], #212 @ 0xd4 │ │ │ │ - strb r0, [r3, r3] │ │ │ │ + strd r0, r0, [sl, #-212] @ 0xd4 │ │ │ │ + strb r0, [r5, r4] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r0, r6] │ │ │ │ + ldrh r0, [r2, r7] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d7dd8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -134205,15 +134204,15 @@ │ │ │ │ beq.n 1d7f7c │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (1d8048 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d7f1a │ │ │ │ ldr r0, [pc, #260] @ (1d804c ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -134314,30 +134313,30 @@ │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r6, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r6, r5] │ │ │ │ + ldrh r4, [r0, r7] │ │ │ │ movs r1, r5 │ │ │ │ ldrsb r2, [r4, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx r7 │ │ │ │ movs r3, r7 │ │ │ │ ldrsb r0, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfb7e002a │ │ │ │ + @ instruction: 0xfbce002a │ │ │ │ ldrsb r0, [r4, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r1, #92] @ 0x5c │ │ │ │ + ldr r2, [r3, #96] @ 0x60 │ │ │ │ movs r3, r5 │ │ │ │ ldrsb r6, [r5, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r3, r2] │ │ │ │ + ldrh r0, [r5, r3] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d806c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -134442,15 +134441,15 @@ │ │ │ │ movs r3, r7 │ │ │ │ strb r0, [r4, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r1, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r2, r6] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ movs r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -134498,15 +134497,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1d81ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ lsrs r2, r3, #3 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -134514,15 +134513,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (1d8244 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (1d8248 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #48] @ (1d824c ) │ │ │ │ ldr r3, [pc, #52] @ (1d8250 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -134532,19 +134531,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 1d7cc8 │ │ │ │ + b.n 1d7d68 │ │ │ │ movs r5, r6 │ │ │ │ - movs r5, #80 @ 0x50 │ │ │ │ + movs r5, #160 @ 0xa0 │ │ │ │ movs r1, r5 │ │ │ │ - add r5, pc, #920 @ (adr r5, 1d85e4 ) │ │ │ │ + add r6, pc, #216 @ (adr r6, 1d8324 ) │ │ │ │ movs r4, r5 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 1d8266 │ │ │ │ movs r0, #0 │ │ │ │ @@ -134605,28 +134604,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (1d8398 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1d8370 │ │ │ │ ldr r3, [pc, #136] @ (1d839c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (1d83a0 ) │ │ │ │ add.w r4, r6, #4096 @ 0x1000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ str r1, [r4, #48] @ 0x30 │ │ │ │ blx 17e290 │ │ │ │ @@ -134654,33 +134653,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (1d83a4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f3a70 │ │ │ │ + b.w 2f3ac0 │ │ │ │ ldr r1, [pc, #36] @ (1d83a8 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (1d83ac ) │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r2, [r2, r7] │ │ │ │ + ldr r2, [r4, r0] │ │ │ │ movs r1, r5 │ │ │ │ - b.n 1d7c04 │ │ │ │ + b.n 1d7ca4 │ │ │ │ movs r5, r6 │ │ │ │ - ldrsb r6, [r0, r7] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ movs r1, r5 │ │ │ │ vminnm.f16 , , │ │ │ │ - ldrsb r2, [r6, r5] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r4, [r0, r6] │ │ │ │ + ldrsb r4, [r2, r7] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (1d83f8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -134701,15 +134700,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cbz r4, 1d8472 │ │ │ │ + push {r2, r3, r5} │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #768] @ (1d8710 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -134813,15 +134812,15 @@ │ │ │ │ blx 17f000 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 1d544c │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r1, [r3, #68] @ 0x44 │ │ │ │ - bl 2e4b80 │ │ │ │ + bl 2e4bd0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e104 │ │ │ │ b.n 1d8442 │ │ │ │ ldr r3, [pc, #504] @ (1d8718 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -134886,15 +134885,15 @@ │ │ │ │ str.w r4, [r7, #652] @ 0x28c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 1d544c │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ strb.w r4, [r3, #68] @ 0x44 │ │ │ │ - bl 2e4b80 │ │ │ │ + bl 2e4bd0 │ │ │ │ b.n 1d8512 │ │ │ │ movs r4, #24 │ │ │ │ b.n 1d84e6 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1d86ee │ │ │ │ ldr r3, [pc, #348] @ (1d8728 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -134920,85 +134919,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1d84e4 │ │ │ │ ldr r0, [pc, #312] @ (1d873c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d84e4 │ │ │ │ ldr r3, [pc, #304] @ (1d8740 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d8526 │ │ │ │ ldr r3, [pc, #284] @ (1d8738 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1d8526 │ │ │ │ ldr r0, [pc, #288] @ (1d8744 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d8526 │ │ │ │ ldr r3, [pc, #280] @ (1d8748 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d8534 │ │ │ │ ldr r3, [pc, #252] @ (1d8738 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 1d8534 │ │ │ │ ldr r0, [pc, #260] @ (1d874c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d8534 │ │ │ │ ldr r3, [pc, #256] @ (1d8750 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d8552 │ │ │ │ ldr r3, [pc, #220] @ (1d8738 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1d8552 │ │ │ │ ldr r0, [pc, #236] @ (1d8754 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d8552 │ │ │ │ ldr r3, [pc, #228] @ (1d8758 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d8544 │ │ │ │ ldr r3, [pc, #184] @ (1d8738 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 1d8544 │ │ │ │ ldr r0, [pc, #208] @ (1d875c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d8544 │ │ │ │ ldr r3, [pc, #204] @ (1d8760 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d8562 │ │ │ │ ldr r3, [pc, #152] @ (1d8738 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1d8562 │ │ │ │ ldr r0, [pc, #184] @ (1d8764 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d8562 │ │ │ │ ldr r3, [pc, #176] @ (1d8768 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d858e │ │ │ │ ldr r3, [pc, #116] @ (1d8738 ) │ │ │ │ @@ -135011,15 +135010,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 1d858e │ │ │ │ ldr r3, [pc, #128] @ (1d8770 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -135028,67 +135027,67 @@ │ │ │ │ ldr r3, [pc, #60] @ (1d8738 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1d85ca │ │ │ │ ldr r0, [pc, #108] @ (1d8774 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d85ca │ │ │ │ cmp r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r3, r7] │ │ │ │ + ldr r4, [r5, r0] │ │ │ │ movs r1, r5 │ │ │ │ - str r5, [sp, #960] @ 0x3c0 │ │ │ │ + str r6, [sp, #256] @ 0x100 │ │ │ │ movs r4, r5 │ │ │ │ - strb r4, [r4, r7] │ │ │ │ + ldrsb r4, [r6, r0] │ │ │ │ movs r1, r5 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #31 │ │ │ │ + adds r0, r5, r0 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r0!, {r1, r3, r4} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r3, r2] │ │ │ │ + ldrsb r6, [r5, r3] │ │ │ │ movs r1, r5 │ │ │ │ movs r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r3, r0] │ │ │ │ + ldrsb r4, [r5, r1] │ │ │ │ movs r1, r5 │ │ │ │ lsrs r4, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, r6] │ │ │ │ + strb r2, [r6, r7] │ │ │ │ movs r1, r5 │ │ │ │ cmp r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + ldrsb r4, [r2, r1] │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, r4] │ │ │ │ + strb r6, [r0, r6] │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r5] │ │ │ │ + strb r0, [r7, r6] │ │ │ │ movs r1, r5 │ │ │ │ adds r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, r1] │ │ │ │ + strb r2, [r6, r2] │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, r2] │ │ │ │ + strb r4, [r4, r3] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d8778 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -135097,15 +135096,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001d8784 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (1d8790 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 3a9cbc │ │ │ │ + b.w 3a9d0c │ │ │ │ ldr r7, [pc, #680] @ (1d8a3c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 001d8794 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -135189,24 +135188,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (1d8aa4 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 3b204c │ │ │ │ + bl 3b209c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 27148c │ │ │ │ - bl 2f57e8 │ │ │ │ + bl 2f5838 │ │ │ │ ldr r1, [pc, #556] @ (1d8aa8 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3a70 │ │ │ │ + bl 2f3ac0 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ cbz r0, 1d8898 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (1d8aac ) │ │ │ │ add r3, pc │ │ │ │ @@ -135219,29 +135218,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (1d8ab0 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3aa1ec │ │ │ │ + bl 3aa23c │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (1d8ab4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (1d8ab8 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (1d8abc ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 3aa544 │ │ │ │ + bl 3aa594 │ │ │ │ ldr r3, [pc, #484] @ (1d8ac0 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 1d7e6c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -135253,15 +135252,15 @@ │ │ │ │ ldr r1, [pc, #464] @ (1d8acc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1d89ba │ │ │ │ ldr r2, [pc, #444] @ (1d8ad0 ) │ │ │ │ ldr r3, [pc, #364] @ (1d8a84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -135284,15 +135283,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (1d8adc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1d890c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d8a6c │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 17f72c │ │ │ │ @@ -135311,49 +135310,49 @@ │ │ │ │ beq.n 1d8a2a │ │ │ │ ldr r0, [pc, #348] @ (1d8ae4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 3b2454 │ │ │ │ + bl 3b24a4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1d883a │ │ │ │ ldr r3, [pc, #324] @ (1d8ae8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #324] @ (1d8aec ) │ │ │ │ ldr r1, [pc, #328] @ (1d8af0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r6, #0 │ │ │ │ b.n 1d88e8 │ │ │ │ ldr r3, [pc, #308] @ (1d8af4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #308] @ (1d8af8 ) │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #308] @ (1d8afc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #357 @ 0x165 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1d88e8 │ │ │ │ ldr r0, [pc, #288] @ (1d8b00 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 3aa588 │ │ │ │ + bl 3aa5d8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -135397,15 +135396,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1d8828 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (1d8b14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 1d8828 │ │ │ │ ldr r1, [pc, #168] @ (1d8b18 ) │ │ │ │ add r1, pc │ │ │ │ blx 17f95c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1d8976 │ │ │ │ @@ -135417,74 +135416,74 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #178 @ 0xb2 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #222 @ 0xde │ │ │ │ + subs r1, #46 @ 0x2e │ │ │ │ movs r7, r5 │ │ │ │ asrs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba7ffff │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r6, r7] │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xfa6fffff │ │ │ │ str??.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr r6, [pc, #528] @ (1d8cc4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr.w pc, [fp, #4095] @ 0xfff │ │ │ │ strh.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr??.w pc, [pc, #-4095] @ 1d7ac1 │ │ │ │ ldr r6, [pc, #344] @ (1d8c1c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #82 @ 0x52 │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ movs r5, r6 │ │ │ │ - strb r0, [r5, r0] │ │ │ │ + strb r0, [r7, r1] │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r7, r7] │ │ │ │ + strh r6, [r1, r1] │ │ │ │ movs r1, r5 │ │ │ │ subs r5, #126 @ 0x7e │ │ │ │ movs r3, r7 │ │ │ │ - udf #6 │ │ │ │ + udf #86 @ 0x56 │ │ │ │ movs r5, r6 │ │ │ │ - strh r0, [r3, r6] │ │ │ │ + strh r0, [r5, r7] │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + strh r2, [r0, r0] │ │ │ │ movs r1, r5 │ │ │ │ - lsls r2, r7, #10 │ │ │ │ + lsls r2, r1, #12 │ │ │ │ movs r7, r5 │ │ │ │ - strb r2, [r0, r2] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ movs r1, r5 │ │ │ │ - ble.n 1d8a34 │ │ │ │ + ble.n 1d8ad4 │ │ │ │ movs r5, r6 │ │ │ │ - strb r2, [r7, r0] │ │ │ │ + strb r2, [r1, r2] │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [r2, r5] │ │ │ │ + str r0, [r4, r6] │ │ │ │ movs r1, r5 │ │ │ │ - ble.n 1d8a00 │ │ │ │ + ble.n 1d8aa0 │ │ │ │ movs r5, r6 │ │ │ │ - strh r2, [r3, r6] │ │ │ │ + strh r2, [r5, r7] │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [r6, r4] │ │ │ │ + str r0, [r0, r6] │ │ │ │ movs r1, r5 │ │ │ │ ldr r5, [pc, #336] @ (1d8c54 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ movs r1, r5 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, r4] │ │ │ │ + strh r6, [r6, r5] │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r1, r5] │ │ │ │ + strh r6, [r3, r6] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d8b1c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -135528,15 +135527,15 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #68] @ 0x44 │ │ │ │ cbnz r3, 1d8b96 │ │ │ │ ldr r0, [pc, #112] @ (1d8bfc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 3aa588 │ │ │ │ + bl 3aa5d8 │ │ │ │ b.n 1d8b50 │ │ │ │ ldr r1, [pc, #104] @ (1d8c00 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -135559,15 +135558,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1d8b7e │ │ │ │ ldr r0, [pc, #56] @ (1d8c0c ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1d8b7e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r3, #96 @ 0x60 │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #90 @ 0x5a │ │ │ │ movs r3, r7 │ │ │ │ @@ -135577,21 +135576,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #64 @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #664] @ (1d8e98 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r5, r2] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ movs r1, r5 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, r0] │ │ │ │ + strh r6, [r1, r2] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d8c10 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 240f4c │ │ │ │ │ │ │ │ @@ -135662,39 +135661,39 @@ │ │ │ │ │ │ │ │ 001d8cc0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr.w ip, [pc, #48] @ 1d8d08 │ │ │ │ ldr r2, [pc, #48] @ (1d8d0c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1d8d10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bge.n 1d8de8 │ │ │ │ + bge.n 1d8c88 │ │ │ │ movs r5, r6 │ │ │ │ - add r3, sp, #256 @ 0x100 │ │ │ │ + add r3, sp, #576 @ 0x240 │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #344 @ 0x158 │ │ │ │ + cbz r6, 1d8d1c │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001d8d14 : │ │ │ │ ldr r3, [pc, #24] @ (1d8d30 ) │ │ │ │ ldr r2, [pc, #28] @ (1d8d34 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -135733,15 +135732,15 @@ │ │ │ │ nop │ │ │ │ subs r1, #74 @ 0x4a │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (1d9108 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r0!, {r2, r3, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001d8d7c : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1d8d98 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (1d8da0 ) │ │ │ │ @@ -135755,17 +135754,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 1d544c │ │ │ │ ldr r0, [pc, #12] @ (1d8da8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d544c │ │ │ │ ldr r1, [pc, #688] @ (1d9054 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp sl, r5 │ │ │ │ + cmp sl, pc │ │ │ │ movs r1, r5 │ │ │ │ - cmp lr, r9 │ │ │ │ + mov r6, r3 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d8dac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -135807,15 +135806,15 @@ │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ blx 17f164 │ │ │ │ ldr r3, [pc, #128] @ (1d8e98 ) │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 3b143c │ │ │ │ + bl 3b148c │ │ │ │ ldr r0, [pc, #116] @ (1d8e9c ) │ │ │ │ add r0, pc │ │ │ │ bl 1d544c │ │ │ │ ldr r2, [pc, #112] @ (1d8ea0 ) │ │ │ │ ldr r3, [pc, #96] @ (1d8e90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -135859,34 +135858,34 @@ │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #112] @ (1d8f0c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, r1 │ │ │ │ + cmp r6, fp │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #100 @ 0x64 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r2, r2 │ │ │ │ + cmp r2, ip │ │ │ │ movs r1, r5 │ │ │ │ - ldr r7, [pc, #960] @ (1d926c ) │ │ │ │ + str r0, [r0, r1] │ │ │ │ movs r1, r5 │ │ │ │ - bhi.n 1d8e60 │ │ │ │ + bls.n 1d8f00 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r7, [pc, #888] @ (1d922c ) │ │ │ │ + str r6, [r5, r0] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [pc, #528] @ (1d90c8 ) │ │ │ │ + ldr r4, [pc, #848] @ (1d9208 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d8eb8 : │ │ │ │ ldr r0, [pc, #4] @ (1d8ec0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d544c │ │ │ │ - cdp 0, 13, cr0, cr14, cr8, {1} │ │ │ │ + vhadd.s32 d0, d14, d24 │ │ │ │ │ │ │ │ 001d8ec4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ (1d8f1c ) │ │ │ │ @@ -135914,25 +135913,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (1d8f28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d8ef6 │ │ │ │ ldr r0, [pc, #24] @ (1d8f2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d8ef6 │ │ │ │ adds r7, #192 @ 0xc0 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #400] @ (1d90c0 ) │ │ │ │ + ldr r7, [pc, #720] @ (1d9200 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d8f30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -135990,28 +135989,28 @@ │ │ │ │ cbnz r2, 1d9006 │ │ │ │ ldr r2, [pc, #156] @ (1d9058 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add.w r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 2e4b80 │ │ │ │ + bl 2e4bd0 │ │ │ │ mov r0, r4 │ │ │ │ bl 222210 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1d8f9c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d8f4e │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 44ad64 │ │ │ │ + bl 44adb4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1d8f4e │ │ │ │ ldr r2, [pc, #96] @ (1d9054 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 1d9028 │ │ │ │ mov r0, r4 │ │ │ │ @@ -136029,15 +136028,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 1d8fba │ │ │ │ ldr r0, [pc, #72] @ (1d9064 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1d8fba │ │ │ │ ldr r2, [pc, #60] @ (1d9068 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1d8ff8 │ │ │ │ @@ -136045,15 +136044,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1d8ff8 │ │ │ │ ldr r0, [pc, #44] @ (1d906c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1d8ff8 │ │ │ │ nop │ │ │ │ adds r7, #80 @ 0x50 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -136061,19 +136060,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #536] @ (1d9280 ) │ │ │ │ + ldr r6, [pc, #856] @ (1d93c0 ) │ │ │ │ movs r1, r5 │ │ │ │ cmp r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #560] @ (1d92a0 ) │ │ │ │ + ldr r6, [pc, #880] @ (1d93e0 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9070 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 1d907c │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -136184,17 +136183,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #29 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - bvs.n 1d91e4 │ │ │ │ + bvs.n 1d9284 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r5, [pc, #440] @ (1d9354 ) │ │ │ │ + ldr r5, [pc, #760] @ (1d9494 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d919c : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001d91a0 : │ │ │ │ @@ -136274,71 +136273,71 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1d9218 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldr??.w r0, [r0, #57] @ 0x39 │ │ │ │ │ │ │ │ 001d921c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (1d9284 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #80] @ (1d9288 ) │ │ │ │ ldr r2, [pc, #80] @ (1d928c ) │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 1d926e │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (1d9290 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bpl.n 1d9384 │ │ │ │ + bpl.n 1d9224 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [pc, #992] @ (1d966c ) │ │ │ │ + ldr r5, [pc, #288] @ (1d93ac ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [pc, #816] @ (1d95c0 ) │ │ │ │ + ldr r5, [pc, #112] @ (1d9300 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [pc, #968] @ (1d965c ) │ │ │ │ + ldr r5, [pc, #264] @ (1d939c ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9294 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -136356,59 +136355,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (1d933c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 1d9318 │ │ │ │ ldr r6, [pc, #92] @ (1d9340 ) │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 1d9318 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1d92be │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bpl.n 1d9340 │ │ │ │ + bpl.n 1d93e0 │ │ │ │ movs r5, r6 │ │ │ │ - add r5, pc, #624 @ (adr r5, 1d95a8 ) │ │ │ │ + add r5, pc, #944 @ (adr r5, 1d96e8 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldc2 0, cr0, [r4], #-168 @ 0xffffff58 │ │ │ │ - ldr r4, [pc, #632] @ (1d95b8 ) │ │ │ │ + stc2 0, cr0, [r4], {42} @ 0x2a │ │ │ │ + ldr r4, [pc, #952] @ (1d96f8 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [pc, #584] @ (1d958c ) │ │ │ │ + ldr r4, [pc, #904] @ (1d96cc ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9344 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001d9348 : │ │ │ │ @@ -136432,35 +136431,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2f63f0 │ │ │ │ + bl 2f6440 │ │ │ │ cbz r0, 1d93e8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (1d9418 ) │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #132] @ (1d941c ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #116] @ (1d9420 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (1d9424 ) │ │ │ │ ldr r3, [pc, #72] @ (1d940c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -136483,39 +136482,39 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (1d9430 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1d93c0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #808] @ (1d973c ) │ │ │ │ + ldr r4, [pc, #104] @ (1d947c ) │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r0, #0] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ movs r4, r5 │ │ │ │ - bmi.n 1d932c │ │ │ │ + bmi.n 1d93cc │ │ │ │ movs r5, r6 │ │ │ │ - ldr r3, [pc, #448] @ (1d95e0 ) │ │ │ │ + ldr r3, [pc, #768] @ (1d9720 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r3, [pc, #992] @ (1d9804 ) │ │ │ │ + ldr r4, [pc, #288] @ (1d9544 ) │ │ │ │ movs r1, r5 │ │ │ │ adds r2, #208 @ 0xd0 │ │ │ │ movs r3, r7 │ │ │ │ - bmi.n 1d9488 │ │ │ │ + bmi.n 1d9528 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r3, [pc, #816] @ (1d9760 ) │ │ │ │ + ldr r4, [pc, #112] @ (1d94a0 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r3, [pc, #704] @ (1d96f4 ) │ │ │ │ + ldr r4, [pc, #0] @ (1d9434 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9434 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136545,19 +136544,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ orrs r6, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 1d9444 │ │ │ │ + bmi.n 1d94e4 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r3, [pc, #440] @ (1d9650 ) │ │ │ │ + ldr r3, [pc, #760] @ (1d9790 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r3, [pc, #512] @ (1d969c ) │ │ │ │ + ldr r3, [pc, #832] @ (1d97dc ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d949c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136585,19 +136584,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ cmp r0, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 1d95e0 │ │ │ │ + bcc.n 1d9480 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r3, [pc, #40] @ (1d9524 ) │ │ │ │ + ldr r3, [pc, #360] @ (1d9664 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r3, [pc, #104] @ (1d9568 ) │ │ │ │ + ldr r3, [pc, #424] @ (1d96a8 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9500 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -136629,19 +136628,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (1d9564 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 17e9e0 │ │ │ │ negs r4, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #80] @ (1d95b0 ) │ │ │ │ + ldr r3, [pc, #400] @ (1d96f0 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r3, [pc, #200] @ (1d962c ) │ │ │ │ + ldr r3, [pc, #520] @ (1d976c ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r3, [pc, #72] @ (1d95b0 ) │ │ │ │ + ldr r3, [pc, #392] @ (1d96f0 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9568 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -136670,30 +136669,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (1d95e0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ bl 1d9500 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #24] @ (1d95e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ rors r4, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ rors r6, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #216] @ (1d96bc ) │ │ │ │ + ldr r3, [pc, #536] @ (1d97fc ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r3, [pc, #0] @ (1d95e8 ) │ │ │ │ + ldr r3, [pc, #320] @ (1d9728 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d95e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -136706,21 +136705,21 @@ │ │ │ │ ldr r1, [pc, #264] @ (1d970c ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r7, r5 │ │ │ │ ldr.w r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 2f63f0 │ │ │ │ + bl 2f6440 │ │ │ │ ldr r1, [pc, #248] @ (1d9710 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f63f0 │ │ │ │ + bl 2f6440 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1d96b8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1d967c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d96dc │ │ │ │ @@ -136729,47 +136728,47 @@ │ │ │ │ ldr r1, [pc, #228] @ (1d971c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cbz r0, 1d96a0 │ │ │ │ - bl 2ef32c │ │ │ │ + bl 2ef37c │ │ │ │ ldr r3, [pc, #200] @ (1d9720 ) │ │ │ │ ldr r1, [pc, #204] @ (1d9724 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r3, #188] @ 0xbc │ │ │ │ - bl 2ee2ac │ │ │ │ + bl 2ee2fc │ │ │ │ ldr r3, [pc, #192] @ (1d9728 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2ef63c │ │ │ │ + b.w 2ef68c │ │ │ │ cbz r6, 1d96cc │ │ │ │ ldr r3, [pc, #172] @ (1d972c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #172] @ (1d9730 ) │ │ │ │ ldr r1, [pc, #172] @ (1d9734 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d9650 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbnz r3, 1d96ec │ │ │ │ ldr r3, [pc, #144] @ (1d9738 ) │ │ │ │ @@ -136787,112 +136786,112 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #108] @ (1d973c ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #96] @ (1d9740 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r3, [pc, #84] @ (1d9744 ) │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ ldr r1, [pc, #84] @ (1d9748 ) │ │ │ │ ldr r0, [pc, #88] @ (1d974c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ adcs r6, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + strh r0, [r0, #46] @ 0x2e │ │ │ │ movs r4, r5 │ │ │ │ adds r0, #142 @ 0x8e │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #24] @ (1d9728 ) │ │ │ │ + ldr r3, [pc, #344] @ (1d9868 ) │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r4, #1 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ movs r1, r5 │ │ │ │ - bcs.n 1d9758 │ │ │ │ + bcs.n 1d97f8 │ │ │ │ movs r5, r6 │ │ │ │ - add r2, pc, #96 @ (adr r2, 1d977c ) │ │ │ │ + add r2, pc, #416 @ (adr r2, 1d98bc ) │ │ │ │ movs r0, r5 │ │ │ │ - movs r4, #88 @ 0x58 │ │ │ │ + movs r4, #168 @ 0xa8 │ │ │ │ movs r7, r5 │ │ │ │ asrs r2, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ + adds r2, #144 @ 0x90 │ │ │ │ movs r1, r5 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 1d96d4 │ │ │ │ + bcs.n 1d9774 │ │ │ │ movs r5, r6 │ │ │ │ - add r1, pc, #808 @ (adr r1, 1d9a5c ) │ │ │ │ + add r2, pc, #104 @ (adr r2, 1d979c ) │ │ │ │ movs r0, r5 │ │ │ │ - movs r4, #10 │ │ │ │ + movs r4, #90 @ 0x5a │ │ │ │ movs r7, r5 │ │ │ │ lsls r2, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #272] @ (1d9850 ) │ │ │ │ + ldr r2, [pc, #592] @ (1d9990 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [pc, #336] @ (1d9894 ) │ │ │ │ + ldr r2, [pc, #656] @ (1d99d4 ) │ │ │ │ movs r1, r5 │ │ │ │ - bne.n 1d9810 │ │ │ │ + bne.n 1d96b0 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #1000] @ (1d9b34 ) │ │ │ │ + ldr r1, [pc, #296] @ (1d9874 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [pc, #360] @ (1d98b8 ) │ │ │ │ + ldr r2, [pc, #680] @ (1d99f8 ) │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1d9758 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ and.w r0, sl, #12124160 @ 0xb90000 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 1d97ac │ │ │ │ ldr r2, [pc, #60] @ (1d97b0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1d97b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #48] @ (1d97b8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (1d97bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bne.n 1d9804 │ │ │ │ + bne.n 1d98a4 │ │ │ │ movs r5, r6 │ │ │ │ - add r0, pc, #880 @ (adr r0, 1d9b24 ) │ │ │ │ + add r1, pc, #176 @ (adr r1, 1d9864 ) │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf77e002a │ │ │ │ + @ instruction: 0xf7ce002a │ │ │ │ lsls r1, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3ca0039 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -136903,25 +136902,25 @@ │ │ │ │ ldr r1, [pc, #120] @ (1d9850 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #104] @ (1d9854 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (1d9858 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ vldr d7, [pc, #60] @ 1d9840 │ │ │ │ ldr r2, [pc, #84] @ (1d985c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #84] @ (1d9860 ) │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -136941,26 +136940,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1ede9c │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 1d97dc │ │ │ │ + bne.n 1d987c │ │ │ │ movs r5, r6 │ │ │ │ - ldr r1, [pc, #504] @ (1d9a48 ) │ │ │ │ + ldr r1, [pc, #824] @ (1d9b88 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #568] @ (1d9a8c ) │ │ │ │ + ldr r1, [pc, #888] @ (1d9bcc ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #552] @ (1d9a80 ) │ │ │ │ + ldr r1, [pc, #872] @ (1d9bc0 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #632] @ (1d9ad4 ) │ │ │ │ + ldr r1, [pc, #952] @ (1d9c14 ) │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xf34e0039 │ │ │ │ - ldr r1, [pc, #560] @ (1d9a94 ) │ │ │ │ + ldr r1, [pc, #880] @ (1d9bd4 ) │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #148] @ 1d9908 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ @@ -137001,43 +137000,43 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d98a8 │ │ │ │ ldr r0, [pc, #60] @ (1d9918 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d98a8 │ │ │ │ ldr r3, [pc, #52] @ (1d991c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d98a8 │ │ │ │ ldr r3, [pc, #32] @ (1d9914 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1d98a8 │ │ │ │ ldr r0, [pc, #32] @ (1d9920 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1d98a8 │ │ │ │ cmp r6, #20 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #1000] @ (1d9d04 ) │ │ │ │ + ldr r1, [pc, #296] @ (1d9a44 ) │ │ │ │ movs r1, r5 │ │ │ │ asrs r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #688] @ (1d9bd4 ) │ │ │ │ + ldr r0, [pc, #1008] @ (1d9d14 ) │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 1d9988 │ │ │ │ sub sp, #8 │ │ │ │ @@ -137045,15 +137044,15 @@ │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #80] @ (1d9990 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #924 @ 0x39c │ │ │ │ blx 17fe94 │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -137067,19 +137066,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r7!, {r1, r5, r6} │ │ │ │ + ldmia r7, {r1, r4, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #96] @ (1d99f0 ) │ │ │ │ + ldr r0, [pc, #416] @ (1d9b30 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [pc, #160] @ (1d9a34 ) │ │ │ │ + ldr r0, [pc, #480] @ (1d9b74 ) │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #320] @ (1d9ae8 ) │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -137147,15 +137146,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1d9a50 │ │ │ │ ldr r0, [pc, #184] @ (1d9afc ) │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r3, [r6, #924] @ 0x39c │ │ │ │ and.w r3, r3, #31 │ │ │ │ cmp r3, #12 │ │ │ │ beq.n 1d9a7e │ │ │ │ movw r2, #63487 @ 0xf7ff │ │ │ │ movt r2, #65023 @ 0xfdff │ │ │ │ asrs r2, r3 │ │ │ │ @@ -137180,26 +137179,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (1d9b08 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ bl 1d9924 │ │ │ │ b.n 1d9a04 │ │ │ │ add.w r2, r1, #230 @ 0xe6 │ │ │ │ ldr r0, [pc, #92] @ (1d9b0c ) │ │ │ │ mov r8, r2 │ │ │ │ mov r3, r5 │ │ │ │ add.w r2, r6, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1d99d4 │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 1d9a00 │ │ │ │ cmp r1, #1 │ │ │ │ bne.w 1d99ce │ │ │ │ @@ -137217,22 +137216,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47f6 │ │ │ │ + ldr r0, [pc, #280] @ (1d9c18 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ movs r5, r6 │ │ │ │ - ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ - orn r0, r2, #11141120 @ 0xaa0000 │ │ │ │ - bxns r9 │ │ │ │ + @ instruction: 0xf4b2002a │ │ │ │ + blxns r3 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9b10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -137272,15 +137271,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3a7fc4 │ │ │ │ + bl 3a8014 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 1d9cd2 │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 1d9c8c │ │ │ │ @@ -137290,15 +137289,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 1d9d02 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 342ba4 │ │ │ │ + bl 342bf4 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 1d9b48 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -137328,69 +137327,69 @@ │ │ │ │ beq.n 1d9b48 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 3a5598 │ │ │ │ + bl 3a55e8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1d9c4a │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 1d9be0 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3a8138 │ │ │ │ + bl 3a8188 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1d9be0 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 2efff4 │ │ │ │ + bl 2f0044 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 342980 │ │ │ │ + bl 3429d0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r3, [pc, #184] @ (1d9d24 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (1d9d28 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (1d9d2c ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 1d9b4e │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 2efff4 │ │ │ │ + bl 2f0044 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 342980 │ │ │ │ + bl 3429d0 │ │ │ │ ldr r3, [pc, #132] @ (1d9d30 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (1d9d34 ) │ │ │ │ ldr r3, [pc, #128] @ (1d9d38 ) │ │ │ │ @@ -137400,34 +137399,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1d9b4e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 342980 │ │ │ │ + bl 3429d0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (1d9d3c ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (1d9d40 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (1d9d44 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 1d9b4e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (1d9d48 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (1d9d4c ) │ │ │ │ ldr r0, [pc, #68] @ (1d9d50 ) │ │ │ │ add r3, pc │ │ │ │ @@ -137438,37 +137437,37 @@ │ │ │ │ nop │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #104 @ 0x68 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ movs r3, r7 │ │ │ │ - mov ip, r7 │ │ │ │ + bxns r1 │ │ │ │ movs r1, r5 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r6, fp │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4, {r1, r4, r6} │ │ │ │ + ldmia r4!, {r1, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - mov r0, r2 │ │ │ │ + mov r0, ip │ │ │ │ movs r1, r5 │ │ │ │ - cmp ip, r9 │ │ │ │ + mov r4, r3 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4, {r2, r4} │ │ │ │ + ldmia r4!, {r2, r5, r6} │ │ │ │ movs r5, r6 │ │ │ │ - cmp ip, r6 │ │ │ │ + mov r4, r0 │ │ │ │ movs r1, r5 │ │ │ │ - cmp ip, r2 │ │ │ │ + cmp ip, ip │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5} │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r3!, {r1, r2, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r4} │ │ │ │ movs r5, r6 │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r8, r9 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r8, pc │ │ │ │ + mov r0, r9 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9d54 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137498,29 +137497,29 @@ │ │ │ │ cbnz r5, 1d9d9c │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 1d9e24 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1d9e5c │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 1d9ee0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1d9f00 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 1d9dd4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1d9f1a │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (1d9f58 ) │ │ │ │ ldr r3, [pc, #376] @ (1d9f54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -137536,15 +137535,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1d9f4a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 345928 │ │ │ │ + bl 345978 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d9ed0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1d9d9c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d9d96 │ │ │ │ @@ -137558,46 +137557,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (1d9f64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ b.n 1d9dd6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1d9d9c │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1d9dac │ │ │ │ ldr r3, [pc, #264] @ (1d9f68 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (1d9f6c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (1d9f70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1d9e3c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 345928 │ │ │ │ + bl 345978 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 342ba4 │ │ │ │ + bl 342bf4 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 1d9ec2 │ │ │ │ cbnz r5, 1d9e96 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 1d9f3e │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -137640,39 +137639,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (1d9f7c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1d9e3c │ │ │ │ ldr r3, [pc, #124] @ (1d9f80 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (1d9f84 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (1d9f88 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1d9e3c │ │ │ │ ldr r3, [pc, #112] @ (1d9f8c ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (1d9f90 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (1d9f94 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1d9e3c │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1d9e96 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -137682,43 +137681,43 @@ │ │ │ │ nop │ │ │ │ cmp r1, #42 @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #186 @ 0xba │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r2!, {r1, r5, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - cmp r0, r5 │ │ │ │ + cmp r0, pc │ │ │ │ movs r1, r5 │ │ │ │ - add r0, sl │ │ │ │ + add r8, r4 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - cmp r0, r5 │ │ │ │ + cmp r0, pc │ │ │ │ movs r1, r5 │ │ │ │ - add r0, r3 │ │ │ │ + add r0, sp │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r1!, {r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r4, r5} │ │ │ │ movs r5, r6 │ │ │ │ - add sl, fp │ │ │ │ + cmp r2, r5 │ │ │ │ movs r1, r5 │ │ │ │ - bics r2, r2 │ │ │ │ + mvns r2, r4 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r1, {r1, r2, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ movs r5, r6 │ │ │ │ - add ip, sp │ │ │ │ + cmp r4, r7 │ │ │ │ movs r1, r5 │ │ │ │ - muls r4, r6 │ │ │ │ + mvns r4, r0 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r1!, {r2, r3, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp r2, fp │ │ │ │ movs r1, r5 │ │ │ │ - muls r2, r3 │ │ │ │ + bics r2, r5 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9f98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -137741,47 +137740,47 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 342f64 │ │ │ │ + bl 342fb4 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 1da03e │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 1d9ffc │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 1d9ffc │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1da072 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3444ac │ │ │ │ + bl 3444fc │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 1da062 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 1da052 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 3444b4 │ │ │ │ + bl 344504 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 34426c │ │ │ │ + bl 3442bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 33d690 │ │ │ │ + bl 33d6e0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -137793,22 +137792,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3442c8 │ │ │ │ + bl 344318 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 1da008 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3442c8 │ │ │ │ + bl 344318 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 1da002 │ │ │ │ blx 180258 │ │ │ │ nop │ │ │ │ │ │ │ │ 001da078 : │ │ │ │ @@ -137861,28 +137860,28 @@ │ │ │ │ ldr r1, [pc, #168] @ (1da188 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r5, r0, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1da112 │ │ │ │ ldr r3, [pc, #148] @ (1da18c ) │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ ldr r4, [pc, #144] @ (1da190 ) │ │ │ │ ldr r1, [pc, #148] @ (1da194 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -137918,34 +137917,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1da112 │ │ │ │ nop │ │ │ │ - stmia r7!, {r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r6} │ │ │ │ movs r5, r6 │ │ │ │ - mvns r2, r1 │ │ │ │ + add r2, r3 │ │ │ │ movs r1, r5 │ │ │ │ - sbcs r4, r3 │ │ │ │ + rors r4, r5 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r7!, {r4, r6, r7} │ │ │ │ + ldmia r0!, {r5} │ │ │ │ movs r5, r6 │ │ │ │ - muls r6, r5 │ │ │ │ + bics r6, r7 │ │ │ │ movs r1, r5 │ │ │ │ - adcs r6, r7 │ │ │ │ + rors r6, r1 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r7!, {r1, r2, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - orrs r4, r4 │ │ │ │ + muls r4, r6 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r4, r2 │ │ │ │ + adcs r4, r4 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001da1a4 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 1da286 │ │ │ │ @@ -138122,25 +138121,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 17fe94 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 3439a8 │ │ │ │ + bl 3439f8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 3a8138 │ │ │ │ + bl 3a8188 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1da434 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 1da434 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -138155,15 +138154,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 1da42e │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 1da462 │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 1da404 │ │ │ │ @@ -138206,15 +138205,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1da47e │ │ │ │ ldr r0, [pc, #44] @ (1da4c8 ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1da47e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #242 @ 0xf2 │ │ │ │ @@ -138223,15 +138222,15 @@ │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ands r0, r6 │ │ │ │ + lsls r0, r0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001da4cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -138252,15 +138251,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 34599c │ │ │ │ + bl 3459ec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1da594 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -138310,15 +138309,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (1da728 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1da532 │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 1da37c │ │ │ │ adds r0, #1 │ │ │ │ @@ -138333,15 +138332,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 1da522 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 3439a8 │ │ │ │ + bl 3439f8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -138389,15 +138388,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 1da524 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 3439a8 │ │ │ │ + bl 3439f8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -138457,15 +138456,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #94 @ 0x5e │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #116 @ 0x74 │ │ │ │ + subs r7, #196 @ 0xc4 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001da72c : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -138718,25 +138717,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #20] @ (1da9c0 ) │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1da974 │ │ │ │ adds r2, r5, #4 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #130 @ 0x82 │ │ │ │ + subs r3, #210 @ 0xd2 │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b.w 44b304 │ │ │ │ + b.w 44b354 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #364] @ (1dab4c ) │ │ │ │ @@ -138751,23 +138750,23 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1dab40 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - bl 3a79dc │ │ │ │ + bl 3a7a2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1dab40 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq.w 1dab40 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 3439a8 │ │ │ │ + bl 3439f8 │ │ │ │ ldr r2, [pc, #308] @ (1dab54 ) │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ ldr.w lr, [sp] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ mov r7, r6 │ │ │ │ @@ -138885,39 +138884,39 @@ │ │ │ │ b.n 1daaca │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - itte eq │ │ │ │ - moveq r5, r6 │ │ │ │ - bkpt 0x0098 │ │ │ │ - movne r5, r6 │ │ │ │ + itet pl │ │ │ │ + movpl r5, r6 │ │ │ │ + bkpt 0x00e8 │ │ │ │ + movpl r5, r6 │ │ │ │ subs r6, r0, r7 │ │ │ │ movs r3, r7 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x004e │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, #32 │ │ │ │ + subs r2, #112 @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ - subs r2, #42 @ 0x2a │ │ │ │ + subs r2, #122 @ 0x7a │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1dabdc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 344434 │ │ │ │ + bl 344484 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 3a79dc │ │ │ │ + bl 3a7a2c │ │ │ │ cbnz r0, 1dabb2 │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -138958,18 +138957,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1dac20 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ svc 232 @ 0xe8 │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 1dac90 │ │ │ │ @@ -138978,53 +138977,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1dac98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w ip, [pc, #72] @ 1dac9c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #13 │ │ │ │ ldr.w lr, [pc, #68] @ 1daca0 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #68] @ (1daca4 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str.w lr, [r0, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ee6c4 │ │ │ │ + bl 2ee714 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (1daca8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - pop {r1, r4, r5, r6, r7} │ │ │ │ + pop {r1, r6, pc} │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r0, [r2, #32] │ │ │ │ + ldrh r0, [r4, #34] @ 0x22 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1db200 │ │ │ │ + b.n 1db2a0 │ │ │ │ movs r2, r5 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #48 @ 0x30 │ │ │ │ + subs r1, #128 @ 0x80 │ │ │ │ movs r1, r5 │ │ │ │ ldr r7, [sp, #824] @ 0x338 │ │ │ │ movs r2, r7 │ │ │ │ - subs r1, #36 @ 0x24 │ │ │ │ + subs r1, #116 @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 1dad28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139036,26 +139035,26 @@ │ │ │ │ movs r2, #15 │ │ │ │ ldr.w r1, [ip, r3] │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 342f64 │ │ │ │ + bl 342fb4 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #33] @ 0x21 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 1dab6c │ │ │ │ ldr r5, [r4, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 3443ac │ │ │ │ + bl 3443fc │ │ │ │ eor.w r1, r0, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ uxtb r1, r1 │ │ │ │ bl 1d9f98 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -139124,21 +139123,21 @@ │ │ │ │ bne.n 1dad7e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 3426f8 │ │ │ │ + bl 342748 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -139427,15 +139426,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ b.n 1db0de │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ @@ -139474,22 +139473,22 @@ │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ mov.w r2, #11520 @ 0x2d00 │ │ │ │ movt r2, #305 @ 0x131 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #696] @ (1db454 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #696] @ (1db458 ) │ │ │ │ @@ -139500,23 +139499,23 @@ │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #448 @ 0x1c0 │ │ │ │ mov r7, r2 │ │ │ │ add.w r4, r4, #456 @ 0x1c8 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #668] @ (1db460 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r4, [r5, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r4, #1 │ │ │ │ beq.n 1db2ce │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 1db302 │ │ │ │ ldr r2, [r7, #68] @ 0x44 │ │ │ │ @@ -139526,19 +139525,19 @@ │ │ │ │ and.w r3, r3, #36 @ 0x24 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add.w r8, r2, r3 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbnz r3, 1db226 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 1db25a │ │ │ │ - bl 342ba4 │ │ │ │ + bl 342bf4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1db27c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 3443ac │ │ │ │ + bl 3443fc │ │ │ │ eor.w r4, r0, #1 │ │ │ │ uxtb r4, r4 │ │ │ │ b.n 1db27e │ │ │ │ lsls r3, r3, #29 │ │ │ │ ite pl │ │ │ │ addpl.w r8, r2, #168 @ 0xa8 │ │ │ │ addmi.w r8, r2, #132 @ 0x84 │ │ │ │ @@ -139551,33 +139550,33 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #568] @ (1db46c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 3426f8 │ │ │ │ + bl 342748 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ - bl 343024 │ │ │ │ + bl 343074 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1db43c │ │ │ │ movs r4, #1 │ │ │ │ add.w r6, r5, #100 @ 0x64 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d9d54 │ │ │ │ @@ -139594,15 +139593,15 @@ │ │ │ │ ldr r1, [pc, #468] @ (1db478 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -139638,15 +139637,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #372] @ (1db484 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -139658,25 +139657,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d9f98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1db2b8 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 3442c8 │ │ │ │ + bl 344318 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 1db368 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 3442c8 │ │ │ │ + bl 344318 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1db414 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 3442c8 │ │ │ │ + bl 344318 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 1db3c6 │ │ │ │ str.w r6, [r8, #8] │ │ │ │ ldr r1, [pc, #268] @ (1db488 ) │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r8, #4] │ │ │ │ add r1, pc │ │ │ │ @@ -139686,15 +139685,15 @@ │ │ │ │ str.w r2, [r8] │ │ │ │ movs r2, #3 │ │ │ │ strh.w r3, [r8, #28] │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r2, [r8, #20] │ │ │ │ mov r2, r8 │ │ │ │ strh.w r3, [r8, #32] │ │ │ │ - bl 3431cc │ │ │ │ + bl 34321c │ │ │ │ ldr.w r3, [r5, #180] @ 0xb4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 1db3e4 │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r5, #180] @ 0xb4 │ │ │ │ add sp, #20 │ │ │ │ @@ -139708,15 +139707,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (1db494 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #537 @ 0x219 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1db2b8 │ │ │ │ mov r0, r8 │ │ │ │ bl 1da9cc │ │ │ │ cbnz r0, 1db432 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ cmp r3, #4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ @@ -139738,79 +139737,79 @@ │ │ │ │ ldr r1, [pc, #144] @ (1db4ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #533 @ 0x215 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1db2b8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r3, [r3, #216] @ 0xd8 │ │ │ │ b.n 1db3f0 │ │ │ │ ldr r3, [pc, #112] @ (1db4b0 ) │ │ │ │ movw r2, #497 @ 0x1f1 │ │ │ │ ldr r1, [pc, #112] @ (1db4b4 ) │ │ │ │ ldr r0, [pc, #112] @ (1db4b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #492 @ 0x1ec │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb78e │ │ │ │ + @ instruction: 0xb7de │ │ │ │ movs r5, r6 │ │ │ │ - adds r3, #176 @ 0xb0 │ │ │ │ + adds r4, #0 │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, #156 @ 0x9c │ │ │ │ + adds r4, #236 @ 0xec │ │ │ │ movs r1, r5 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r4, #28 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb6fe │ │ │ │ + @ instruction: 0xb74e │ │ │ │ movs r5, r6 │ │ │ │ - adds r3, #188 @ 0xbc │ │ │ │ + adds r4, #12 │ │ │ │ movs r1, r5 │ │ │ │ - adds r3, #26 │ │ │ │ + adds r3, #106 @ 0x6a │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb68c │ │ │ │ + @ instruction: 0xb6dc │ │ │ │ movs r5, r6 │ │ │ │ - adds r3, #114 @ 0x72 │ │ │ │ + adds r3, #194 @ 0xc2 │ │ │ │ movs r1, r5 │ │ │ │ - adds r2, #166 @ 0xa6 │ │ │ │ + adds r2, #246 @ 0xf6 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb624 │ │ │ │ + cpsid a │ │ │ │ movs r5, r6 │ │ │ │ - adds r2, #168 @ 0xa8 │ │ │ │ + adds r2, #248 @ 0xf8 │ │ │ │ movs r1, r5 │ │ │ │ - adds r2, #58 @ 0x3a │ │ │ │ + adds r2, #138 @ 0x8a │ │ │ │ movs r1, r5 │ │ │ │ bhi.n 1db574 │ │ │ │ movs r1, r7 │ │ │ │ - push {r1, r5, r6, lr} │ │ │ │ + push {r1, r4, r5, r7, lr} │ │ │ │ movs r5, r6 │ │ │ │ - adds r2, #168 @ 0xa8 │ │ │ │ + adds r2, #248 @ 0xf8 │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #124 @ 0x7c │ │ │ │ + adds r1, #204 @ 0xcc │ │ │ │ movs r1, r5 │ │ │ │ - push {r2, r3, r5, lr} │ │ │ │ + push {r2, r3, r4, r5, r6, lr} │ │ │ │ movs r5, r6 │ │ │ │ - adds r2, #154 @ 0x9a │ │ │ │ + adds r2, #234 @ 0xea │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #72 @ 0x48 │ │ │ │ + adds r1, #152 @ 0x98 │ │ │ │ movs r1, r5 │ │ │ │ - push {r2, r4, lr} │ │ │ │ + push {r2, r5, r6, lr} │ │ │ │ movs r5, r6 │ │ │ │ - adds r2, #50 @ 0x32 │ │ │ │ + adds r2, #130 @ 0x82 │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + adds r1, #126 @ 0x7e │ │ │ │ movs r1, r5 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r3, r4, r5, lr} │ │ │ │ movs r5, r6 │ │ │ │ - adds r1, #12 │ │ │ │ + adds r1, #92 @ 0x5c │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #190 @ 0xbe │ │ │ │ + adds r2, #14 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -139868,52 +139867,52 @@ │ │ │ │ strb r3, [r4, #27] │ │ │ │ cmp r2, r0 │ │ │ │ mov.w r3, #7 │ │ │ │ strb.w r1, [r4, #49] @ 0x31 │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 1db574 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r5, [pc, #40] @ (1db5b8 ) │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #40] @ (1db5bc ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #40] @ (1db5c0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r5, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b.n 1db540 │ │ │ │ nop │ │ │ │ - cbz r0, 1db622 │ │ │ │ + cbz r0, 1db636 │ │ │ │ movs r5, r6 │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + adds r1, #126 @ 0x7e │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #64 @ 0x40 │ │ │ │ + adds r1, #144 @ 0x90 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ @@ -139959,15 +139958,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 1dad68 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r2, r0 │ │ │ │ cbz r1, 1db666 │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r1, #1 │ │ │ │ strb r1, [r2, #19] │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ ldrb.w r2, [r2, #34] @ 0x22 │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -140000,22 +139999,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ mov r2, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 1db4bc │ │ │ │ ldr r0, [pc, #16] @ (1db6d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1db6ae │ │ │ │ nop │ │ │ │ lsrs r0, r6, #31 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #42 @ 0x2a │ │ │ │ + adds r0, #122 @ 0x7a │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r4, [r0, #29] │ │ │ │ sub sp, #8 │ │ │ │ @@ -140046,23 +140045,23 @@ │ │ │ │ cmp r6, lr │ │ │ │ beq.n 1db77c │ │ │ │ cmp r1, ip │ │ │ │ strb r3, [r2, #17] │ │ │ │ beq.n 1db780 │ │ │ │ cbz r0, 1db75e │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 3a79dc │ │ │ │ + bl 3a7a2c │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cbnz r0, 1db784 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r4, #1 │ │ │ │ strb r1, [r2, #18] │ │ │ │ strb r5, [r2, #19] │ │ │ │ cbz r0, 1db762 │ │ │ │ - bl 3a79dc │ │ │ │ + bl 3a7a2c │ │ │ │ cbz r0, 1db762 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -140119,15 +140118,15 @@ │ │ │ │ ldrsb.w r2, [r4, #21] │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb r3, [r4, #29] │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 1db7f4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140170,15 +140169,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 1db87e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140223,15 +140222,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 1db90c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140267,15 +140266,15 @@ │ │ │ │ strb r1, [r4, #12] │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 1db984 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140358,19 +140357,19 @@ │ │ │ │ cbz r3, 1dbab4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 344434 │ │ │ │ + bl 344484 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 3a79dc │ │ │ │ + bl 3a7a2c │ │ │ │ cbnz r0, 1dba9a │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140448,21 +140447,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1dbafc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 3426f8 │ │ │ │ + bl 342748 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 1dbafc │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -140522,21 +140521,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1dbba2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 3426f8 │ │ │ │ + bl 342748 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 1dbba2 │ │ │ │ ands.w r0, r0, #64 @ 0x40 │ │ │ │ beq.n 1dbc64 │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ movs r3, #0 │ │ │ │ @@ -140634,15 +140633,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1dbcd6 │ │ │ │ ldr r0, [pc, #376] @ (1dbe80 ) │ │ │ │ uxtb r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 1dbcd6 │ │ │ │ ldrb r3, [r0, #22] │ │ │ │ b.n 1dbcce │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -140700,15 +140699,15 @@ │ │ │ │ ldr r0, [r1, #4] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3a8138 │ │ │ │ + bl 3a8188 │ │ │ │ movs r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1dbe28 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ @@ -140735,15 +140734,15 @@ │ │ │ │ mov.w r3, #1 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ strb r1, [r5, #29] │ │ │ │ strb r3, [r5, #12] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ bge.n 1dbdc6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldrb r3, [r5, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r5, #21] │ │ │ │ b.n 1dbdc6 │ │ │ │ ldrb r3, [r5, #27] │ │ │ │ mov r0, r5 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ @@ -140784,27 +140783,27 @@ │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #66 @ 0x42 │ │ │ │ + cmp r2, #146 @ 0x92 │ │ │ │ movs r1, r5 │ │ │ │ - add r2, sp, #968 @ 0x3c8 │ │ │ │ + add r3, sp, #264 @ 0x108 │ │ │ │ movs r5, r6 │ │ │ │ - movs r7, #20 │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r1, #30 │ │ │ │ movs r1, r5 │ │ │ │ - add r2, sp, #872 @ 0x368 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ movs r5, r6 │ │ │ │ - movs r6, #252 @ 0xfc │ │ │ │ + movs r7, #76 @ 0x4c │ │ │ │ movs r1, r5 │ │ │ │ - cmp r0, #210 @ 0xd2 │ │ │ │ + cmp r1, #34 @ 0x22 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dbe9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140813,15 +140812,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ cmp r2, r3 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge.n 1dbec2 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr.w r2, [r4, #172] @ 0xac │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ clz r2, r2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -140833,15 +140832,15 @@ │ │ │ │ str.w r5, [r4, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ lsls r2, r2, #6 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r1, [r4, #27] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ strd r5, r5, [r4, #40] @ 0x28 │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ bl 1db6d4 │ │ │ │ @@ -140878,15 +140877,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ b.n 1dbf5c │ │ │ │ │ │ │ │ @@ -141065,15 +141064,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1dbfb4 │ │ │ │ ldr r0, [pc, #540] @ (1dc360 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 1dbfb4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 1dbe9c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -141127,15 +141126,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3a862c │ │ │ │ + bl 3a867c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1dc000 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1db99c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1dc000 │ │ │ │ @@ -141192,15 +141191,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3a862c │ │ │ │ + bl 3a867c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1dc2ae │ │ │ │ ldrb r2, [r5, #19] │ │ │ │ movs r1, #0 │ │ │ │ ldrb r3, [r5, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 1dc2da │ │ │ │ @@ -141277,33 +141276,33 @@ │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r2!, {r1, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ movs r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #52 @ 0x34 │ │ │ │ + movs r6, #132 @ 0x84 │ │ │ │ movs r1, r5 │ │ │ │ - add r6, pc, #232 @ (adr r6, 1dc450 ) │ │ │ │ + add r6, pc, #552 @ (adr r6, 1dc590 ) │ │ │ │ movs r5, r6 │ │ │ │ - movs r2, #92 @ 0x5c │ │ │ │ + movs r2, #172 @ 0xac │ │ │ │ movs r1, r5 │ │ │ │ - movs r4, #50 @ 0x32 │ │ │ │ + movs r4, #130 @ 0x82 │ │ │ │ movs r1, r5 │ │ │ │ - add r6, pc, #136 @ (adr r6, 1dc3fc ) │ │ │ │ + add r6, pc, #456 @ (adr r6, 1dc53c ) │ │ │ │ movs r5, r6 │ │ │ │ - movs r2, #68 @ 0x44 │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ movs r1, r5 │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + movs r4, #230 @ 0xe6 │ │ │ │ movs r1, r5 │ │ │ │ - add r6, pc, #40 @ (adr r6, 1dc3a8 ) │ │ │ │ + add r6, pc, #360 @ (adr r6, 1dc4e8 ) │ │ │ │ movs r5, r6 │ │ │ │ - movs r2, #44 @ 0x2c │ │ │ │ + movs r2, #124 @ 0x7c │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #230 @ 0xe6 │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc388 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -141319,25 +141318,25 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #548] @ 0x224 │ │ │ │ mov.w r2, #0 │ │ │ │ blt.w 1dc5ce │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov fp, r1 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #648] @ (1dc650 ) │ │ │ │ ldr r2, [pc, #648] @ (1dc654 ) │ │ │ │ ldr r1, [pc, #652] @ (1dc658 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1dad68 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ subs r0, r3, #2 │ │ │ │ @@ -141385,15 +141384,15 @@ │ │ │ │ str.w fp, [sp, #12] │ │ │ │ vstr d8, [sp] │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3a862c │ │ │ │ + bl 3a867c │ │ │ │ cmp r0, fp │ │ │ │ blt.w 1dc62c │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r3 │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ ubfx r7, r6, #0, #9 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -141428,15 +141427,15 @@ │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3a8138 │ │ │ │ + bl 3a8188 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1dc5ac │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 1dc47a │ │ │ │ bhi.n 1dc566 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141579,19 +141578,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6, #11 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #400 @ (adr r5, 1dc7e4 ) │ │ │ │ + add r5, pc, #720 @ (adr r5, 1dc924 ) │ │ │ │ movs r5, r6 │ │ │ │ - movs r2, #250 @ 0xfa │ │ │ │ + movs r3, #74 @ 0x4a │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #12 │ │ │ │ + movs r3, #92 @ 0x5c │ │ │ │ movs r1, r5 │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -141669,15 +141668,15 @@ │ │ │ │ orn r1, r1, #95 @ 0x5f │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ strb r1, [r4, #27] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 1dc744 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -141714,25 +141713,25 @@ │ │ │ │ b.n 1dc712 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ b.n 1dc764 │ │ │ │ orn r1, r1, #31 │ │ │ │ b.n 1dc72a │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #96] @ (1dc810 ) │ │ │ │ ldr r2, [pc, #100] @ (1dc814 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #532 @ 0x214 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (1dc818 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ cmp.w r8, #5 │ │ │ │ strb r3, [r4, #27] │ │ │ │ beq.n 1dc7e8 │ │ │ │ @@ -141755,25 +141754,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (1dc820 ) │ │ │ │ ldr r0, [pc, #32] @ (1dc824 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - add r1, pc, #504 @ (adr r1, 1dca0c ) │ │ │ │ + add r1, pc, #824 @ (adr r1, 1dcb4c ) │ │ │ │ movs r5, r6 │ │ │ │ - subs r4, r1, #4 │ │ │ │ + subs r4, r3, #5 │ │ │ │ movs r1, r5 │ │ │ │ - subs r2, r4, #4 │ │ │ │ + subs r2, r6, #5 │ │ │ │ movs r1, r5 │ │ │ │ - add r1, pc, #184 @ (adr r1, 1dc8d8 ) │ │ │ │ + add r1, pc, #504 @ (adr r1, 1dca18 ) │ │ │ │ movs r5, r6 │ │ │ │ - adds r0, r2, #5 │ │ │ │ + adds r0, r4, #6 │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, r0, #7 │ │ │ │ + movs r0, #22 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc828 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -141786,39 +141785,39 @@ │ │ │ │ cbz r3, 1dc89a │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [pc, #112] @ (1dc8c0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 2ef32c │ │ │ │ + bl 2ef37c │ │ │ │ ldr r1, [pc, #104] @ (1dc8c4 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2ee1f0 │ │ │ │ + bl 2ee240 │ │ │ │ ldr r1, [pc, #96] @ (1dc8c8 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2ee2cc │ │ │ │ + bl 2ee31c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 342d4c │ │ │ │ + bl 342d9c │ │ │ │ ldr r3, [pc, #84] @ (1dc8cc ) │ │ │ │ ldr r1, [pc, #84] @ (1dc8d0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [r9, r3] │ │ │ │ mov r3, r4 │ │ │ │ bl 1ecfd4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ef63c │ │ │ │ + bl 2ef68c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1dc8aa │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adds r5, #4 │ │ │ │ mov.w r8, #1 │ │ │ │ mov r4, r5 │ │ │ │ mov r2, r8 │ │ │ │ @@ -141828,23 +141827,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mrc2 0, 2, r0, cr0, cr10, {1} │ │ │ │ - adds r6, r6, #7 │ │ │ │ + subs r6, r0, #1 │ │ │ │ movs r1, r5 │ │ │ │ - subs r2, r2, #6 │ │ │ │ + subs r2, r4, #7 │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, r1, #6 │ │ │ │ + subs r6, r3, #7 │ │ │ │ movs r1, r5 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #27 │ │ │ │ + lsls r6, r5, #28 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 001dc8d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -141879,15 +141878,15 @@ │ │ │ │ add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ subs r5, #20 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ bne.n 1dc910 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 4458c4 │ │ │ │ + bl 445914 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ blx 17fe94 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ @@ -141896,29 +141895,29 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ strb r2, [r4, #20] │ │ │ │ movs r2, #2 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #156] @ (1dca1c ) │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r6, [r4, #4] │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r4, #52] @ 0x34 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2ecde0 │ │ │ │ + bl 2ece30 │ │ │ │ movs r7, #3 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ movw r6, #257 @ 0x101 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str.w r4, [r4, #132] @ 0x84 │ │ │ │ strb.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r7, [r4, #152] @ 0x98 │ │ │ │ @@ -141940,15 +141939,15 @@ │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ ldr r1, [pc, #64] @ (1dca28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -141956,37 +141955,37 @@ │ │ │ │ lsrs r2, r6, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ lsrs r0, r3, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldcl 15, cr15, [r7], {255} @ 0xff │ │ │ │ - adds r4, r1, #0 │ │ │ │ + adds r4, r3, #1 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r7, [sp, #288] @ 0x120 │ │ │ │ + ldr r7, [sp, #608] @ 0x260 │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + subs r2, r5, #1 │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, r4, r5 │ │ │ │ + subs r4, r6, r6 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (1dca5c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -141995,47 +141994,47 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #72] @ (1dcac0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #60] @ (1dcac4 ) │ │ │ │ ldr r1, [pc, #60] @ (1dcac8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #44] @ (1dcacc ) │ │ │ │ ldr r1, [pc, #48] @ (1dcad0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r5, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2ee6c4 │ │ │ │ - add r1, pc, #224 @ (adr r1, 1dcb9c ) │ │ │ │ + b.w 2ee714 │ │ │ │ + add r1, pc, #544 @ (adr r1, 1dccdc ) │ │ │ │ movs r5, r6 │ │ │ │ - movs r1, #90 @ 0x5a │ │ │ │ + movs r1, #170 @ 0xaa │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #110 @ 0x6e │ │ │ │ + movs r1, #190 @ 0xbe │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r0, #92] @ 0x5c │ │ │ │ + ldr r6, [r2, #96] @ 0x60 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ movs r2, r5 │ │ │ │ - movs r1, #90 @ 0x5a │ │ │ │ + movs r1, #170 @ 0xaa │ │ │ │ movs r1, r5 │ │ │ │ ldrh r4, [r0, #38] @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ ldr r0, [pc, #52] @ (1dcb0c ) │ │ │ │ ldr r3, [pc, #56] @ (1dcb10 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ @@ -142056,23 +142055,23 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1dcae0 │ │ │ │ ldr r0, [pc, #24] @ (1dcb1c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ @ instruction: 0xfbbc003a │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #18 │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ movs r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.w 1dbf84 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -142099,51 +142098,51 @@ │ │ │ │ ldr r6, [pc, #212] @ (1dcc44 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #212] @ (1dcc48 ) │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #176] @ (1dcc4c ) │ │ │ │ ldr r1, [pc, #180] @ (1dcc50 ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ mov sl, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #2 │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r1, #0 │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ add.w r5, r0, #976 @ 0x3d0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2ef52c │ │ │ │ + bl 2ef57c │ │ │ │ ldrb.w r3, [sl, #100] @ 0x64 │ │ │ │ cbz r3, 1dcc22 │ │ │ │ ldr r2, [pc, #112] @ (1dcc54 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #156 @ 0x9c │ │ │ │ vldr d7, [pc, #68] @ 1dcc30 │ │ │ │ mov r1, r8 │ │ │ │ @@ -142173,31 +142172,31 @@ │ │ │ │ b.n 1dcbe8 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #304 @ (adr r0, 1dcd6c ) │ │ │ │ + add r0, pc, #624 @ (adr r0, 1dceac ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r4, #76] @ 0x4c │ │ │ │ + ldr r4, [r6, #80] @ 0x50 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r3, r7} │ │ │ │ + stmia r3!, {r3, r4, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ - movs r0, #92 @ 0x5c │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ movs r1, r5 │ │ │ │ - movs r0, #110 @ 0x6e │ │ │ │ + movs r0, #190 @ 0xbe │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r3, #23 │ │ │ │ + asrs r2, r5, #24 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r0, r6, #23 │ │ │ │ + asrs r0, r0, #25 │ │ │ │ movs r1, r5 │ │ │ │ stmia r4!, {r3, r4, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [sp, #376] @ 0x178 │ │ │ │ + ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r5 │ │ │ │ mrc2 15, 5, pc, cr11, cr15, {7} │ │ │ │ stmia r4!, {r3, r4, r7} │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -142208,34 +142207,34 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1dccb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #32] @ (1dccb4 ) │ │ │ │ ldr r3, [pc, #36] @ (1dccb8 ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2ee6c4 │ │ │ │ - ldr r7, [sp, #200] @ 0xc8 │ │ │ │ + b.w 2ee714 │ │ │ │ + ldr r7, [sp, #520] @ 0x208 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r4, #64] @ 0x40 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ ldrh r6, [r2, #22] │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, r4, #5 │ │ │ │ + subs r4, r6, #6 │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 1dcd20 │ │ │ │ sub sp, #20 │ │ │ │ @@ -142243,22 +142242,22 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (1dcd28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #64] @ (1dcd2c ) │ │ │ │ ldr r1, [pc, #68] @ (1dcd30 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (1dcd34 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ @@ -142268,19 +142267,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #872] @ 0x368 │ │ │ │ + ldr r7, [sp, #168] @ 0xa8 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [r7, #52] @ 0x34 │ │ │ │ + ldr r0, [r1, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r1, r3, r4} │ │ │ │ + stmia r2!, {r1, r3, r5, r6} │ │ │ │ movs r2, r5 │ │ │ │ lsls r1, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ @@ -142294,25 +142293,25 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (1dcd7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1dbe9c │ │ │ │ - ldr r6, [sp, #376] @ 0x178 │ │ │ │ + ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ movs r5, r6 │ │ │ │ - subs r4, r7, #1 │ │ │ │ + subs r4, r1, #3 │ │ │ │ movs r1, r5 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r4, #3 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #52] @ 1dcdc4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -142322,27 +142321,27 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r0, #752 @ 0x2f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1dc8d4 │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #88] @ 0x58 │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, r6, #0 │ │ │ │ + subs r2, r0, #2 │ │ │ │ movs r1, r5 │ │ │ │ - subs r0, r1, #1 │ │ │ │ + subs r0, r3, #2 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dcdd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -142350,36 +142349,36 @@ │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [pc, #116] @ (1dce5c ) │ │ │ │ mov r7, r2 │ │ │ │ ldr r4, [pc, #116] @ (1dce60 ) │ │ │ │ mov r8, r3 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 2ef32c │ │ │ │ + bl 2ef37c │ │ │ │ ldr r2, [pc, #108] @ (1dce64 ) │ │ │ │ ldr r1, [pc, #112] @ (1dce68 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #92] @ (1dce6c ) │ │ │ │ ldr r1, [pc, #96] @ (1dce70 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ ldr r5, [pc, #84] @ (1dce74 ) │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #80] @ (1dce78 ) │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 1ee298 │ │ │ │ @@ -142394,25 +142393,25 @@ │ │ │ │ bl 1edc98 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r9, #808 @ 0x328 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 1dc828 │ │ │ │ nop │ │ │ │ - subs r4, r1, #1 │ │ │ │ + subs r4, r3, #2 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ movs r5, r6 │ │ │ │ - adds r6, r2, #7 │ │ │ │ + subs r6, r4, #0 │ │ │ │ movs r1, r5 │ │ │ │ - adds r2, r5, #7 │ │ │ │ + subs r2, r7, #0 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r5, #13 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r7, #13 │ │ │ │ + asrs r2, r1, #15 │ │ │ │ movs r1, r5 │ │ │ │ str??.w r0, [ip, sl, lsl #3] │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ ... │ │ │ │ │ │ │ │ 001dce7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -142432,52 +142431,52 @@ │ │ │ │ ldr r0, [pc, #156] @ (1dcf40 ) │ │ │ │ ldr r4, [pc, #160] @ (1dcf44 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r7, r4, #68 @ 0x44 │ │ │ │ - bl 2ef32c │ │ │ │ + bl 2ef37c │ │ │ │ ldr.w r9, [pc, #144] @ 1dcf48 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #132] @ (1dcf4c ) │ │ │ │ add r9, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r3 │ │ │ │ bl 1ee298 │ │ │ │ ldr r2, [pc, #116] @ (1dcf50 ) │ │ │ │ ldr r1, [pc, #120] @ (1dcf54 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r1, #0 │ │ │ │ bl 1edbf0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ movs r1, #0 │ │ │ │ bl 1edc98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e0444 │ │ │ │ @@ -142486,28 +142485,28 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 1dc828 │ │ │ │ nop │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + asrs r0, r7, #12 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r7, #11 │ │ │ │ + asrs r2, r1, #13 │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, r3, #6 │ │ │ │ + adds r6, r5, #7 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ movs r5, r6 │ │ │ │ @ instruction: 0xf7cc003a │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #3 │ │ │ │ + adds r4, r0, #5 │ │ │ │ movs r1, r5 │ │ │ │ - adds r2, r1, #4 │ │ │ │ + adds r2, r3, #5 │ │ │ │ movs r1, r5 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 1dcf64 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 1dcf92 │ │ │ │ @@ -142658,19 +142657,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ bic.w r3, r3, r2 │ │ │ │ b.n 1dd0de │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #600] @ 0x258 │ │ │ │ movs r5, r6 │ │ │ │ ldr r0, [pc, #4] @ (1dd118 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -142685,40 +142684,40 @@ │ │ │ │ orrs r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1dd154 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f0c5c │ │ │ │ + b.w 2f0cac │ │ │ │ ldr r3, [pc, #40] @ (1dd180 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1dd148 │ │ │ │ ldr r3, [pc, #36] @ (1dd184 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1dd148 │ │ │ │ ldr r0, [pc, #28] @ (1dd188 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1dd148 │ │ │ │ nop │ │ │ │ adcs.w r0, ip, #12189696 @ 0xba0000 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, r3 │ │ │ │ + subs r4, r1, r5 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #332] @ (1dd2ec ) │ │ │ │ @@ -142732,15 +142731,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [pc, #316] @ (1dd2f4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3aa1d0 │ │ │ │ + bl 3aa220 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1dd26a │ │ │ │ ldr.w r3, [r4, #392] @ 0x188 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1dd26a │ │ │ │ ldrb.w r2, [r4, #32] │ │ │ │ lsls r1, r2, #31 │ │ │ │ @@ -142770,15 +142769,15 @@ │ │ │ │ ite eq │ │ │ │ moveq.w r9, #5 │ │ │ │ movne.w r9, #8 │ │ │ │ ldrh r1, [r4, #40] @ 0x28 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ adds r1, #2 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 462b60 │ │ │ │ + bl 462bb0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and.w r2, r2, #192 @ 0xc0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ beq.n 1dd2b4 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ beq.n 1dd2a4 │ │ │ │ @@ -142793,15 +142792,15 @@ │ │ │ │ moveq r1, #98 @ 0x62 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 1dd2c4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3a9e38 │ │ │ │ + bl 3a9e88 │ │ │ │ ldr r2, [pc, #144] @ (1dd2fc ) │ │ │ │ ldr r3, [pc, #132] @ (1dd2f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -142843,29 +142842,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1dd260 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (1dd308 ) │ │ │ │ strd r9, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1dd260 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf4f0003a │ │ │ │ @ instruction: 0xf4dc003a │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ bic.w r0, r6, #12189696 @ 0xba0000 │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, r6 │ │ │ │ + adds r4, r6, r7 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ (1dd410 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -142875,15 +142874,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ movs r3, #4 │ │ │ │ ldr r2, [pc, #220] @ (1dd41c ) │ │ │ │ mov r1, r6 │ │ │ │ str.w r0, [r4, #1128] @ 0x468 │ │ │ │ add.w r6, r4, #1920 @ 0x780 │ │ │ │ @@ -142897,15 +142896,15 @@ │ │ │ │ add.w r0, r4, #1600 @ 0x640 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r4 │ │ │ │ bl 22a750 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3aa1d0 │ │ │ │ + bl 3aa220 │ │ │ │ cbnz r0, 1dd3a2 │ │ │ │ add.w r5, r5, #420 @ 0x1a4 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 1dd36e │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1dd3ce │ │ │ │ @@ -142932,15 +142931,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r3, [pc, #96] @ (1dd420 ) │ │ │ │ ldr r2, [pc, #100] @ (1dd424 ) │ │ │ │ ldr r1, [pc, #100] @ (1dd428 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3aa544 │ │ │ │ + bl 3aa594 │ │ │ │ b.n 1dd376 │ │ │ │ ldr r1, [pc, #92] @ (1dd42c ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ bl 1b8f90 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ @@ -142958,19 +142957,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r4, r0, r7 │ │ │ │ + subs r4, r2, r0 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r1, [sp, #232] @ 0xe8 │ │ │ │ movs r5, r6 │ │ │ │ - adds r2, r4, r6 │ │ │ │ + adds r2, r6, r7 │ │ │ │ movs r1, r5 │ │ │ │ bkpt 0x009e │ │ │ │ movs r1, r7 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ @@ -142989,48 +142988,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1dd4a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #76] @ (1dd4a8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r3, [pc, #68] @ (1dd4ac ) │ │ │ │ ldr r0, [pc, #72] @ (1dd4b0 ) │ │ │ │ movs r2, #9 │ │ │ │ ldr r1, [pc, #72] @ (1dd4b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ee6c4 │ │ │ │ + bl 2ee714 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #784] @ 0x310 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [r0, #64] @ 0x40 │ │ │ │ + str r6, [r2, #68] @ 0x44 │ │ │ │ movs r0, r5 │ │ │ │ - hlt 0x002a │ │ │ │ + revsh r2, r7 │ │ │ │ movs r2, r5 │ │ │ │ lsls r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ pop {r7, pc} │ │ │ │ movs r1, r7 │ │ │ │ mrc2 15, 4, pc, cr9, cr15, {7} │ │ │ │ strh r0, [r3, #34] @ 0x22 │ │ │ │ @@ -143058,26 +143057,26 @@ │ │ │ │ ldr r1, [pc, #108] @ (1dd55c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #92] @ (1dd560 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #92] @ (1dd564 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add.w r5, r4, #752 @ 0x2f0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ addw r6, r4, #1172 @ 0x494 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ bl 1ede9c │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ @@ -143088,23 +143087,23 @@ │ │ │ │ add.w r1, r4, #1600 @ 0x640 │ │ │ │ str.w r3, [r4, #1560] @ 0x618 │ │ │ │ str.w r6, [r4, #772] @ 0x304 │ │ │ │ str.w r5, [r4, #1192] @ 0x4a8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1edf4c │ │ │ │ - str r7, [sp, #128] @ 0x80 │ │ │ │ + str r7, [sp, #448] @ 0x1c0 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r2, #31 │ │ │ │ + adds r6, r4, r0 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r6, r5, #31 │ │ │ │ + adds r6, r7, r0 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r2, r6, #17 │ │ │ │ + lsrs r2, r0, #19 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (1dd5ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -143112,15 +143111,15 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #116] @ (1dd5f4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r4, #0 │ │ │ │ add.w r3, r0, #780 @ 0x30c │ │ │ │ addw r5, r0, #1620 @ 0x654 │ │ │ │ movs r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ blx 17fe94 │ │ │ │ @@ -143144,19 +143143,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #576] @ 0x240 │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r0, r1, #29 │ │ │ │ + asrs r0, r3, #30 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + asrs r0, r6, #30 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #204] @ 1dd6d4 │ │ │ │ mov r3, r0 │ │ │ │ @@ -143226,27 +143225,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1dd628 │ │ │ │ ldr r0, [pc, #36] @ (1dd6e4 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #388] @ 0x184 │ │ │ │ b.n 1dd628 │ │ │ │ nop │ │ │ │ eor.w r0, r4, #58 @ 0x3a │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #24 │ │ │ │ + asrs r4, r7, #25 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #140] @ 1dd784 │ │ │ │ mov r3, r0 │ │ │ │ @@ -143296,26 +143295,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1dd71a │ │ │ │ ldr r0, [pc, #32] @ (1dd794 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1dd71a │ │ │ │ nop │ │ │ │ vshr.s16 d0, d26, #14 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #22 │ │ │ │ + asrs r0, r7, #23 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -143328,15 +143327,15 @@ │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 1b79b4 │ │ │ │ ldr r3, [pc, #264] @ (1dd8c8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #256] @ (1dd8cc ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1dd868 │ │ │ │ @@ -143407,15 +143406,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1dd7d8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (1dd8e0 ) │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1dd7d8 │ │ │ │ ldr r3, [pc, #84] @ (1dd8e4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1dd804 │ │ │ │ @@ -143423,15 +143422,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1dd804 │ │ │ │ ldr r0, [pc, #68] @ (1dd8e8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1dd804 │ │ │ │ ldr r3, [pc, #60] @ (1dd8ec ) │ │ │ │ movw r2, #803 @ 0x323 │ │ │ │ ldr r1, [pc, #56] @ (1dd8f0 ) │ │ │ │ ldr r0, [pc, #60] @ (1dd8f4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -143448,25 +143447,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #19 │ │ │ │ + asrs r2, r1, #21 │ │ │ │ movs r1, r5 │ │ │ │ subs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #20 │ │ │ │ + asrs r0, r4, #21 │ │ │ │ movs r1, r5 │ │ │ │ - str r3, [sp, #352] @ 0x160 │ │ │ │ + str r3, [sp, #672] @ 0x2a0 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r1, #18 │ │ │ │ + asrs r6, r3, #19 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r3, #18 │ │ │ │ + asrs r2, r5, #19 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd lr, r2, [r0, #408] @ 0x198 │ │ │ │ sub sp, #8 │ │ │ │ @@ -143544,25 +143543,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1dd938 │ │ │ │ ldr r0, [pc, #32] @ (1dd9f0 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r1, [r4, #416] @ 0x1a0 │ │ │ │ b.n 1dd938 │ │ │ │ ldcl 0, cr0, [r8, #-232]! @ 0xffffff18 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #16 │ │ │ │ + asrs r4, r4, #17 │ │ │ │ movs r1, r5 │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ b.n 1dd5f8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ @@ -143788,15 +143787,15 @@ │ │ │ │ it eq │ │ │ │ orreq.w r6, r6, #8 │ │ │ │ b.n 1ddbd8 │ │ │ │ add.w r7, r3, #1080 @ 0x438 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r7, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3aa1d0 │ │ │ │ + bl 3aa220 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1ddedc │ │ │ │ ldr.w r7, [r6, #1144] @ 0x478 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 1ddb32 │ │ │ │ ldr.w r3, [r6, #1128] @ 0x468 │ │ │ │ @@ -143855,15 +143854,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1ddab6 │ │ │ │ ldr.w r0, [pc, #1144] @ 1de204 │ │ │ │ and.w r3, r7, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r2, [r6, #776] @ 0x308 │ │ │ │ b.n 1ddab6 │ │ │ │ and.w r7, r7, #192 @ 0xc0 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ beq.w 1ddf54 │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ beq.w 1ddeec │ │ │ │ @@ -143964,22 +143963,22 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 1ddafa │ │ │ │ ldr r0, [pc, #844] @ (1de218 ) │ │ │ │ and.w r2, r7, #255 @ 0xff │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1ddafa │ │ │ │ addw r1, r3, #1149 @ 0x47d │ │ │ │ mov r0, r7 │ │ │ │ add r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ - bl 3a9cbc │ │ │ │ + bl 3a9d0c │ │ │ │ b.n 1ddb32 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1de0ee │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ mov.w r4, #2048 @ 0x800 │ │ │ │ bl 1dcfa4 │ │ │ │ @@ -144131,43 +144130,43 @@ │ │ │ │ ldr r3, [pc, #296] @ (1de200 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1ddf6a │ │ │ │ ldr r0, [pc, #316] @ (1de224 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1ddf6a │ │ │ │ ldr r3, [pc, #312] @ (1de228 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ddef6 │ │ │ │ ldr r3, [pc, #256] @ (1de200 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1ddef6 │ │ │ │ ldr r0, [pc, #288] @ (1de22c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1ddef6 │ │ │ │ ldr r3, [pc, #264] @ (1de220 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dddca │ │ │ │ ldr r3, [pc, #220] @ (1de200 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 1dddca │ │ │ │ ldr r0, [pc, #252] @ (1de230 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1dddca │ │ │ │ strb.w r2, [r3, #798] @ 0x31e │ │ │ │ ldrb.w r2, [r3, #781] @ 0x30d │ │ │ │ lsls r7, r2, #30 │ │ │ │ itttt mi │ │ │ │ ldrmi.w r2, [r3, #772] @ 0x304 │ │ │ │ ldrbmi.w r3, [r2, #47] @ 0x2f │ │ │ │ @@ -144183,15 +144182,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 1ddcea │ │ │ │ ldr r0, [pc, #192] @ (1de238 ) │ │ │ │ ldr r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1ddcea │ │ │ │ add.w r9, sp, #12 │ │ │ │ adds r1, #4 │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ mov r0, r9 │ │ │ │ blx 17ef30 │ │ │ │ b.n 1de196 │ │ │ │ @@ -144217,15 +144216,15 @@ │ │ │ │ cmp r3, #9 │ │ │ │ bhi.w 1dde64 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 431140 │ │ │ │ + bl 431190 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1dde64 │ │ │ │ ldr r3, [pc, #100] @ (1de240 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strb r2, [r3, #0] │ │ │ │ b.n 1dde64 │ │ │ │ @@ -144237,40 +144236,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeaf4003a │ │ │ │ @ instruction: 0xeaa8003a │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + asrs r6, r2, #3 │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xe8c2003a │ │ │ │ movs r5, #160 @ 0xa0 │ │ │ │ movs r3, r7 │ │ │ │ movs r5, #126 @ 0x7e │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #31 │ │ │ │ + asrs r2, r3, #32 │ │ │ │ movs r1, r5 │ │ │ │ b.n 1de06c │ │ │ │ movs r2, r7 │ │ │ │ adds r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #21 │ │ │ │ + lsrs r6, r7, #22 │ │ │ │ movs r1, r5 │ │ │ │ lsrs r4, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #21 │ │ │ │ + lsrs r4, r0, #23 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r2, r4, #20 │ │ │ │ + lsrs r2, r6, #21 │ │ │ │ movs r1, r5 │ │ │ │ cmp r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #21 │ │ │ │ + lsrs r4, r4, #22 │ │ │ │ movs r1, r5 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ movs r2, #6 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -144405,15 +144404,15 @@ │ │ │ │ ite ne │ │ │ │ movne r1, #97 @ 0x61 │ │ │ │ moveq r1, #98 @ 0x62 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1de4fc │ │ │ │ add.w r0, r7, #1080 @ 0x438 │ │ │ │ add r0, r5 │ │ │ │ - bl 3aa05c │ │ │ │ + bl 3aa0ac │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -144439,15 +144438,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 1de2d8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #276] @ (1de55c ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r3, [r6, #776] @ 0x308 │ │ │ │ add r6, r3 │ │ │ │ ldrb.w r0, [r6, #796] @ 0x31c │ │ │ │ b.n 1de2d8 │ │ │ │ ldr.w r2, [r6, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1de4f0 │ │ │ │ @@ -144516,15 +144515,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1de3e6 │ │ │ │ ldr r0, [pc, #76] @ (1de564 ) │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1de3e6 │ │ │ │ ldr r0, [pc, #68] @ (1de568 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1de49a │ │ │ │ ldr r0, [pc, #44] @ (1de558 ) │ │ │ │ @@ -144532,44 +144531,44 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1de49a │ │ │ │ ldr r0, [pc, #52] @ (1de56c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w ip, [r6, #324] @ 0x144 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 1de49a │ │ │ │ nop │ │ │ │ b.n 1ddd90 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #10 │ │ │ │ + lsrs r4, r6, #11 │ │ │ │ movs r1, r5 │ │ │ │ adds r0, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #8 │ │ │ │ + lsrs r4, r0, #10 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r7, #8 │ │ │ │ movs r1, r5 │ │ │ │ ldr.w r0, [r0, #1988] @ 0x7c4 │ │ │ │ rsb r0, r0, #1024 @ 0x400 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1de584 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ add r5, sp, #808 @ 0x328 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -144578,38 +144577,38 @@ │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #144] @ (1de630 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #132] @ (1de634 ) │ │ │ │ ldr r1, [pc, #132] @ (1de638 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r2, r5, [sp] │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (1de63c ) │ │ │ │ add.w r0, r5, #924 @ 0x39c │ │ │ │ ldr r2, [pc, #100] @ (1de640 ) │ │ │ │ ldr r1, [pc, #104] @ (1de644 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3aa544 │ │ │ │ + bl 3aa594 │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ede9c │ │ │ │ vldr d7, [pc, #44] @ 1de620 │ │ │ │ ldr r2, [pc, #80] @ (1de648 ) │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ ldr r3, [pc, #80] @ (1de64c ) │ │ │ │ @@ -144627,30 +144626,30 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1edf4c │ │ │ │ movs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #54] @ 0x36 │ │ │ │ + strh r4, [r4, #56] @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r6, r0, #12 │ │ │ │ + lsrs r6, r2, #13 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r2, r3, #12 │ │ │ │ + lsrs r2, r5, #13 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xfbc60028 │ │ │ │ - @ instruction: 0xfbda0028 │ │ │ │ + ldc2 0, cr0, [r6], {40} @ 0x28 │ │ │ │ + stc2 0, cr0, [sl], #-160 @ 0xffffff60 │ │ │ │ lsls r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff8dffff │ │ │ │ add r5, sp, #296 @ 0x128 │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r2, r1, #11 │ │ │ │ + lsrs r2, r3, #12 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #280] @ 1de778 │ │ │ │ sub sp, #28 │ │ │ │ @@ -144712,37 +144711,37 @@ │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ add.w r0, r3, #924 @ 0x39c │ │ │ │ add.w r5, r3, #924 @ 0x39c │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3aa1d0 │ │ │ │ + bl 3aa220 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1de696 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r2, [r3, #960] @ 0x3c0 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 1de696 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #19 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r4, [sp, #19] │ │ │ │ - bl 3a9cbc │ │ │ │ + bl 3a9d0c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r2, [r3, #960] @ 0x3c0 │ │ │ │ lsls r2, r2, #28 │ │ │ │ bpl.n 1de696 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ b.n 1de696 │ │ │ │ str.w r4, [r3, #960] @ 0x3c0 │ │ │ │ b.n 1de696 │ │ │ │ ldr r3, [pc, #56] @ (1de78c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -144752,15 +144751,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1de696 │ │ │ │ ldr r0, [pc, #44] @ (1de794 ) │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1de696 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ b.n 1de7d0 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1de7c8 │ │ │ │ @@ -144769,15 +144768,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ svc 250 @ 0xfa │ │ │ │ movs r2, r7 │ │ │ │ adds r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #5 │ │ │ │ + lsrs r4, r7, #6 │ │ │ │ movs r1, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #232] @ (1de890 ) │ │ │ │ uxtb r2, r2 │ │ │ │ @@ -144861,25 +144860,25 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1de7ba │ │ │ │ ldr r0, [pc, #24] @ (1de8a0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1de7ba │ │ │ │ udf #232 @ 0xe8 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #2 │ │ │ │ + lsrs r0, r3, #3 │ │ │ │ movs r1, r5 │ │ │ │ ldr r2, [pc, #52] @ (1de8dc ) │ │ │ │ ldr r3, [pc, #56] @ (1de8e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1de8be │ │ │ │ @@ -144897,25 +144896,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (1de8e8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1de8b0 │ │ │ │ ldr r0, [pc, #24] @ (1de8ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ ble.n 1de8b8 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #1 │ │ │ │ + lsrs r0, r7, #2 │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1de940 │ │ │ │ sub sp, #20 │ │ │ │ @@ -144923,35 +144922,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1de948 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #44] @ (1de94c ) │ │ │ │ ldr r1, [pc, #48] @ (1de950 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r1, [pc, #36] @ (1de954 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2ee6c4 │ │ │ │ + b.w 2ee714 │ │ │ │ nop │ │ │ │ - strh r2, [r5, #26] │ │ │ │ + strh r2, [r7, #28] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r7, [pc, #272] @ (1dea58 ) │ │ │ │ + ldr r7, [pc, #592] @ (1deb98 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r5, pc, #920 @ (adr r5, 1dece4 ) │ │ │ │ + add r6, pc, #216 @ (adr r6, 1dea24 ) │ │ │ │ movs r2, r5 │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #14] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ @@ -144987,57 +144986,57 @@ │ │ │ │ add r1, r4 │ │ │ │ lsls r2, r0, #29 │ │ │ │ str.w r1, [r3, #1988] @ 0x7c4 │ │ │ │ bpl.n 1de970 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f0c5c │ │ │ │ + b.w 2f0cac │ │ │ │ blx 180258 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #56] @ 1dea24 │ │ │ │ ldr r2, [pc, #56] @ (1dea28 ) │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #56] @ (1dea2c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #6 │ │ │ │ str.w r3, [r0, #1988] @ 0x7c4 │ │ │ │ strd r2, r3, [r0, #956] @ 0x3bc │ │ │ │ str.w r3, [r0, #1992] @ 0x7c8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r0, #20] │ │ │ │ + strh r2, [r2, #22] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r6, #26 │ │ │ │ + lsls r4, r0, #28 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r0, #27 │ │ │ │ + lsls r6, r2, #28 │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1dea38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ add r1, sp, #488 @ 0x1e8 │ │ │ │ movs r1, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (1dea48 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1ed4c4 │ │ │ │ nop │ │ │ │ @@ -145064,15 +145063,15 @@ │ │ │ │ ldr r1, [pc, #672] @ (1ded1c ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #620] @ 1ded00 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -145160,15 +145159,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #436] @ (1ded34 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1deb2e │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 1deb2e │ │ │ │ ldr r3, [pc, #408] @ (1ded38 ) │ │ │ │ @@ -145177,15 +145176,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #408] @ (1ded40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1deb2e │ │ │ │ ldr r3, [pc, #396] @ (1ded44 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -145201,15 +145200,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #372] @ (1ded50 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1deb2e │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -145235,28 +145234,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #296] @ (1ded5c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1deb2e │ │ │ │ ldr r3, [pc, #280] @ (1ded60 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr.w r5, [r4, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #276] @ (1ded64 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #276] @ (1ded68 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1deb2e │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1deb66 │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 1dece2 │ │ │ │ @@ -145267,28 +145266,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #232] @ (1ded70 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1deb2e │ │ │ │ ldr r3, [pc, #220] @ (1ded74 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #216] @ (1ded78 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #216] @ (1ded7c ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1deb2e │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -145307,82 +145306,82 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #152] @ (1ded84 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1deb2e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ bgt.n 1ded68 │ │ │ │ movs r2, r7 │ │ │ │ bgt.n 1ded5c │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r6, #16] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #27 │ │ │ │ + lsls r4, r6, #28 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r0, #28 │ │ │ │ + lsls r6, r2, #29 │ │ │ │ movs r1, r5 │ │ │ │ lsls r1, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 1dedf0 │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r4, #8] │ │ │ │ + strh r6, [r6, #10] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r5, #24 │ │ │ │ + lsls r4, r7, #25 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r4, r1, #24 │ │ │ │ + lsls r4, r3, #25 │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r7, #6] │ │ │ │ + strh r6, [r1, #10] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r0, #25 │ │ │ │ + lsls r4, r2, #26 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r4, r4, #23 │ │ │ │ + lsls r4, r6, #24 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #6] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r2, r2, #25 │ │ │ │ + lsls r2, r4, #26 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r5, #22 │ │ │ │ + lsls r6, r7, #23 │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r6, #2] │ │ │ │ + strh r0, [r0, #6] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r6, r4, #24 │ │ │ │ + lsls r6, r6, #25 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r2, #21 │ │ │ │ + lsls r6, r4, #22 │ │ │ │ movs r1, r5 │ │ │ │ - strh r4, [r2, #2] │ │ │ │ + strh r4, [r4, #4] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r2, r6, #26 │ │ │ │ + lsls r2, r0, #28 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r4, r6, #20 │ │ │ │ + lsls r4, r0, #22 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r4, r7, #23 │ │ │ │ + lsls r4, r1, #25 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r4, r0, #20 │ │ │ │ + lsls r4, r2, #21 │ │ │ │ movs r1, r5 │ │ │ │ - strh r4, [r0, #0] │ │ │ │ + strh r4, [r2, #2] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r2, r7, #24 │ │ │ │ + lsls r2, r1, #26 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r4, r4, #19 │ │ │ │ + lsls r4, r6, #20 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r4, r2, #23 │ │ │ │ + lsls r4, r4, #24 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r0, r4, #18 │ │ │ │ + lsls r0, r6, #19 │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 1dedf4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -145390,25 +145389,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1dedfc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w ip, [pc, #72] @ 1dee00 │ │ │ │ ldr r3, [pc, #72] @ (1dee04 ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (1dee08 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ee6c4 │ │ │ │ + bl 2ee714 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (1dee0c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -145417,40 +145416,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #28] │ │ │ │ + ldrb r2, [r2, #29] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #688] @ (1df0ac ) │ │ │ │ + ldr r2, [pc, #1008] @ (1df1ec ) │ │ │ │ movs r0, r5 │ │ │ │ - add r1, pc, #312 @ (adr r1, 1def38 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 1df078 ) │ │ │ │ movs r2, r5 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ ldr r6, [r1, #116] @ 0x74 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r2, #21 │ │ │ │ + lsls r4, r4, #22 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 1deed4 │ │ │ │ ldr r2, [pc, #176] @ (1deed8 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (1deedc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 1deea6 │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 1dee96 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 1deebe │ │ │ │ @@ -145501,29 +145500,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (1deee8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #25] │ │ │ │ + ldrb r2, [r1, #27] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r7, #12 │ │ │ │ + lsls r0, r1, #14 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r2, #13 │ │ │ │ + lsls r6, r4, #14 │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r6, [r3, #23] │ │ │ │ + ldrb r6, [r5, #24] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r1, #11 │ │ │ │ + lsls r0, r3, #12 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r4, r5, #17 │ │ │ │ + lsls r4, r7, #18 │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1deef4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ add r4, pc, #968 @ (adr r4, 1df2c0 ) │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -145533,15 +145532,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (1def64 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #80] @ (1def68 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ adds r3, r0, r5 │ │ │ │ subs r2, r4, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ strb.w r2, [r3, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cbz r2, 1def52 │ │ │ │ @@ -145551,25 +145550,25 @@ │ │ │ │ ldrb.w r2, [r3, #1]! │ │ │ │ orrs r1, r2 │ │ │ │ cmp r3, ip │ │ │ │ bne.n 1def3c │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f0c5c │ │ │ │ + b.w 2f0cac │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f0c5c │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + b.w 2f0cac │ │ │ │ + ldrb r2, [r6, #24] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r0, #18 │ │ │ │ + lsls r0, r2, #19 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r4, #17 │ │ │ │ + lsls r6, r6, #18 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 1defd4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -145577,24 +145576,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (1defdc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #72] @ (1defe0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r1, [pc, #64] @ (1defe4 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2ee6c4 │ │ │ │ + bl 2ee714 │ │ │ │ ldr r3, [pc, #56] @ (1defe8 ) │ │ │ │ ldr r2, [pc, #60] @ (1defec ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r4, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -145604,19 +145603,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r6, [r5, #21] │ │ │ │ + ldrb r6, [r7, #22] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #800] @ (1df2fc ) │ │ │ │ + ldr r1, [pc, #96] @ (1df03c ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ movs r2, r5 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #104] @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ add r4, pc, #184 @ (adr r4, 1df0a4 ) │ │ │ │ movs r1, r7 │ │ │ │ @@ -145631,59 +145630,59 @@ │ │ │ │ ldr r2, [pc, #52] @ (1df03c ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #52] @ (1df040 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrh.w r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r6, #13 │ │ │ │ + lsls r4, r0, #15 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r0, #14 │ │ │ │ + lsls r6, r2, #15 │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 1df07c │ │ │ │ ldr r2, [pc, #36] @ (1df080 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (1df084 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 17fe90 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r4, #19] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r4, #12 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r0, #14 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #60] @ (1df0d8 ) │ │ │ │ @@ -145691,15 +145690,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (1df0e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi.n 1df0c6 │ │ │ │ ldr r1, [pc, #44] @ (1df0e4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ @@ -145708,24 +145707,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (1df0e8 ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #28] @ (1df0ec ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r2, #17] │ │ │ │ + ldrb r4, [r4, #18] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r6, r3, #11 │ │ │ │ + lsls r6, r5, #12 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r2, r6, #11 │ │ │ │ + lsls r2, r0, #13 │ │ │ │ movs r1, r5 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + lsls r0, r4, #12 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r2, r4, #11 │ │ │ │ + lsls r2, r6, #12 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (1df13c ) │ │ │ │ @@ -145733,39 +145732,39 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #60] @ (1df144 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #48] @ (1df148 ) │ │ │ │ ldr r1, [pc, #48] @ (1df14c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1e03fc │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + ldrb r4, [r7, #16] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r0, #11 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r2, r1, #10 │ │ │ │ + lsls r2, r3, #11 │ │ │ │ movs r1, r5 │ │ │ │ - bx r6 │ │ │ │ + @ instruction: 0x4786 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r5, [sp, #880] @ 0x370 │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #660] @ (1df3f8 ) │ │ │ │ @@ -145879,15 +145878,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 1df290 │ │ │ │ @@ -145944,15 +145943,15 @@ │ │ │ │ b.n 1df266 │ │ │ │ ldr r3, [pc, #184] @ (1df3fc ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1df3c4 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -145977,15 +145976,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1df27a │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 1df290 │ │ │ │ @@ -146012,19 +146011,19 @@ │ │ │ │ b.n 1df2de │ │ │ │ bpl.n 1df454 │ │ │ │ movs r2, r7 │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #4 │ │ │ │ + lsls r4, r7, #5 │ │ │ │ movs r1, r5 │ │ │ │ adds r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r5 │ │ │ │ + lsls r6, r7, #1 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001df410 : │ │ │ │ ldr r3, [pc, #580] @ (1df658 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -146045,15 +146044,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -146111,15 +146110,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 1df4fc │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 1df5e6 │ │ │ │ @@ -146160,15 +146159,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 1df642 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -146220,21 +146219,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r2, r0 │ │ │ │ b.n 1df59c │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r2, r0 │ │ │ │ b.n 1df59c │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 1df530 │ │ │ │ bcs.n 1df758 │ │ │ │ movs r2, r7 │ │ │ │ adds r7, #116 @ 0x74 │ │ │ │ @@ -146268,18 +146267,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1df6b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r0, #26] │ │ │ │ + strb r2, [r2, #27] │ │ │ │ movs r5, r6 │ │ │ │ - ldc2 0, cr0, [ip, #160] @ 0xa0 │ │ │ │ - stc2l 0, cr0, [r0, #160] @ 0xa0 │ │ │ │ + stc2l 0, cr0, [ip, #160]! @ 0xa0 │ │ │ │ + cdp2 0, 1, cr0, cr0, cr8, {1} │ │ │ │ │ │ │ │ 001df6bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #156] @ (1df768 ) │ │ │ │ @@ -146349,19 +146348,19 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldmia r7, {r2, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r2], #160 @ 0xa0 │ │ │ │ - strb r0, [r1, #23] │ │ │ │ + stc2 0, cr0, [r2, #-160] @ 0xffffff60 │ │ │ │ + strb r0, [r3, #24] │ │ │ │ movs r5, r6 │ │ │ │ - stc2l 0, cr0, [r2], #160 @ 0xa0 │ │ │ │ - stc2 0, cr0, [r6, #-160] @ 0xffffff60 │ │ │ │ + ldc2 0, cr0, [r2, #-160]! @ 0xffffff60 │ │ │ │ + ldc2l 0, cr0, [r6, #-160] @ 0xffffff60 │ │ │ │ │ │ │ │ 001df784 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ @@ -146376,15 +146375,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1df410 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -146397,18 +146396,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1df7f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r0, #21] │ │ │ │ + strb r2, [r2, #22] │ │ │ │ movs r5, r6 │ │ │ │ - mrrc2 0, 2, r0, ip, cr8 │ │ │ │ - stc2 0, cr0, [r0], {40} @ 0x28 │ │ │ │ + stc2 0, cr0, [ip], #160 @ 0xa0 │ │ │ │ + ldc2l 0, cr0, [r0], {40} @ 0x28 │ │ │ │ │ │ │ │ 001df7fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r1, [r0, #72] @ 0x48 │ │ │ │ @@ -146439,18 +146438,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1df864 ) │ │ │ │ ldr r0, [pc, #20] @ (1df868 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - strb r0, [r2, #19] │ │ │ │ + strb r0, [r4, #20] │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xfbea0028 │ │ │ │ - stc2 0, cr0, [lr], {40} @ 0x28 │ │ │ │ + ldc2 0, cr0, [sl], #-160 @ 0xffffff60 │ │ │ │ + mrrc2 0, 2, r0, lr, cr8 │ │ │ │ │ │ │ │ 001df86c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ @@ -146486,18 +146485,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1df8e0 ) │ │ │ │ ldr r0, [pc, #20] @ (1df8e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - strb r4, [r2, #17] │ │ │ │ + strb r4, [r4, #18] │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xfb6e0028 │ │ │ │ - @ instruction: 0xfb920028 │ │ │ │ + @ instruction: 0xfbbe0028 │ │ │ │ + @ instruction: 0xfbe20028 │ │ │ │ │ │ │ │ 001df8e8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ @@ -146506,21 +146505,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 1df410 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 1df960 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 1df968 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 1df934 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -146540,18 +146539,18 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - strb r4, [r2, #15] │ │ │ │ + strb r4, [r4, #16] │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xfaee0028 │ │ │ │ - smlatb r0, r2, r8, r0 │ │ │ │ + @ instruction: 0xfb3e0028 │ │ │ │ + @ instruction: 0xfb620028 │ │ │ │ │ │ │ │ 001df97c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r1, [r0, #72] @ 0x48 │ │ │ │ @@ -146576,18 +146575,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1df9d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r4, #13] │ │ │ │ + strb r6, [r6, #14] │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xfa800028 │ │ │ │ - @ instruction: 0xfaa40028 │ │ │ │ + @ instruction: 0xfad00028 │ │ │ │ + @ instruction: 0xfaf40028 │ │ │ │ │ │ │ │ 001df9d8 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001df9e0 : │ │ │ │ @@ -146615,15 +146614,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 1dfa4e │ │ │ │ movs r5, #0 │ │ │ │ b.n 1dfa48 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 1df150 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -146644,18 +146643,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1dfa7c ) │ │ │ │ ldr r0, [pc, #20] @ (1dfa80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - strb r0, [r7, #10] │ │ │ │ + strb r0, [r1, #12] │ │ │ │ movs r5, r6 │ │ │ │ - ldr??.w r0, [r2, #40] @ 0x28 │ │ │ │ - ldr??.w r0, [r6, #40] @ 0x28 │ │ │ │ + @ instruction: 0xfa220028 │ │ │ │ + @ instruction: 0xfa460028 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 1dfb02 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -146717,15 +146716,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 1dfb82 │ │ │ │ @@ -146752,34 +146751,34 @@ │ │ │ │ ldr r0, [pc, #36] @ (1dfbb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - strb r6, [r5, #6] │ │ │ │ + strb r6, [r7, #7] │ │ │ │ movs r5, r6 │ │ │ │ - str.w r0, [r8, #40] @ 0x28 │ │ │ │ - vst4.8 {d0-d3}, [r0 :128], r8 │ │ │ │ - strb r0, [r3, #6] │ │ │ │ + ldrsb.w r0, [r8, r8, lsl #2] │ │ │ │ + ldr??.w r0, [r0, r8, lsl #2] │ │ │ │ + strb r0, [r5, #7] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh.w r0, [r2, #40] @ 0x28 │ │ │ │ - ldr??.w r0, [r6, #40] @ 0x28 │ │ │ │ + vst4.8 {d0-d3}, [r2 :128], r8 │ │ │ │ + vst4.8 {d16-d19}, [r6 :128], r8 │ │ │ │ │ │ │ │ 001dfbb4 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 1dfbe6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 17e520 │ │ │ │ @@ -146899,28 +146898,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (1dfd1c ) │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (1dfd20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr.w r0, [r4, r8, lsl #2] │ │ │ │ - strb r2, [r6, #3] │ │ │ │ + strh.w r0, [r4, #40] @ 0x28 │ │ │ │ + strb r2, [r0, #5] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh.w r0, [r4, r8, lsl #2] │ │ │ │ + strb.w r0, [r4, #40] @ 0x28 │ │ │ │ │ │ │ │ 001dfd24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -147042,18 +147041,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1dfe70 ) │ │ │ │ ldr r0, [pc, #20] @ (1dfe74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - ldr r4, [r1, #120] @ 0x78 │ │ │ │ + ldr r4, [r3, #124] @ 0x7c │ │ │ │ movs r5, r6 │ │ │ │ - movt r0, #59432 @ 0xe828 │ │ │ │ - @ instruction: 0xf71a0028 │ │ │ │ + @ instruction: 0xf71e0028 │ │ │ │ + @ instruction: 0xf76a0028 │ │ │ │ │ │ │ │ 001dfe78 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 1dfe84 │ │ │ │ bx r3 │ │ │ │ @@ -147141,24 +147140,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (1dff60 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (1dff64 ) │ │ │ │ ldr r1, [pc, #32] @ (1dff68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r1, [pc, #24] @ (1dff6c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 2ee6c4 │ │ │ │ + b.w 2ee714 │ │ │ │ stc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - @ instruction: 0xf6560028 │ │ │ │ + subw r0, r6, #2088 @ 0x828 │ │ │ │ str r2, [r2, #32] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001dff70 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1dff86 │ │ │ │ @@ -147179,29 +147178,29 @@ │ │ │ │ ldr r1, [pc, #24] @ (1dffb8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 17e238 │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf6120028 │ │ │ │ - @ instruction: 0xf58a0028 │ │ │ │ + @ instruction: 0xf6620028 │ │ │ │ + rsbs r0, sl, #11010048 @ 0xa80000 │ │ │ │ │ │ │ │ 001dffbc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 236894 │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f3bcc │ │ │ │ + b.w 2f3c1c │ │ │ │ │ │ │ │ 001dffdc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 1e0060 │ │ │ │ @@ -147211,16 +147210,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (1e0068 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2ef0cc │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2ef11c │ │ │ │ cbz r0, 1e0044 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 1e0030 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -147242,19 +147241,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (1e006c ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 260e98 │ │ │ │ b.n 1e000e │ │ │ │ - ldr r6, [r6, #92] @ 0x5c │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ movs r5, r6 │ │ │ │ - subs r0, #88 @ 0x58 │ │ │ │ + subs r0, #168 @ 0xa8 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r6, [r7, #54] @ 0x36 │ │ │ │ + ldrh r6, [r1, #58] @ 0x3a │ │ │ │ movs r2, r5 │ │ │ │ str r4, [sp, #384] @ 0x180 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 001e0070 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -147275,16 +147274,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (1e00e0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2ef0cc │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2ef11c │ │ │ │ cbz r0, 1e00c6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -147293,83 +147292,83 @@ │ │ │ │ ldr r1, [pc, #28] @ (1e00e4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2610ac │ │ │ │ nop │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #88] @ 0x58 │ │ │ │ movs r5, r6 │ │ │ │ - adds r7, #180 @ 0xb4 │ │ │ │ + subs r0, #4 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r2, [r3, #50] @ 0x32 │ │ │ │ + ldrh r2, [r5, #52] @ 0x34 │ │ │ │ movs r2, r5 │ │ │ │ str r3, [sp, #952] @ 0x3b8 │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [pc, #4] @ (1e00f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ str r4, [sp, #472] @ 0x1d8 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 001e00f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #36] @ (1e0134 ) │ │ │ │ ldr r2, [pc, #36] @ (1e0138 ) │ │ │ │ ldr r1, [pc, #40] @ (1e013c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - ldr r4, [r5, #80] @ 0x50 │ │ │ │ + ldr r4, [r7, #84] @ 0x54 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf53a0028 │ │ │ │ - adcs.w r0, r6, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf58a0028 │ │ │ │ + sub.w r0, r6, #11010048 @ 0xa80000 │ │ │ │ │ │ │ │ 001e0140 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (1e019c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1e018a │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #56] @ (1e01a0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (1e01a4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -147377,18 +147376,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adds.w r0, sl, #11010048 @ 0xa80000 │ │ │ │ - ldr r4, [r2, #76] @ 0x4c │ │ │ │ + sbc.w r0, sl, #11010048 @ 0xa80000 │ │ │ │ + ldr r4, [r4, #80] @ 0x50 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf4e00028 │ │ │ │ + @ instruction: 0xf5300028 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -147449,15 +147448,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 1e02ae │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f0d20 │ │ │ │ + bl 2f0d70 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 1e02a8 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 1e0290 │ │ │ │ ldr.w r9, [pc, #96] @ 1e02c4 │ │ │ │ @@ -147468,15 +147467,15 @@ │ │ │ │ blx 17e2a0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 2f5ca0 │ │ │ │ + bl 2f5cf0 │ │ │ │ mov r0, sl │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 1e0266 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -147497,20 +147496,20 @@ │ │ │ │ ldr r0, [pc, #28] @ (1e02d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - eor.w r0, r4, #11010048 @ 0xa80000 │ │ │ │ - and.w r0, sl, #11010048 @ 0xa80000 │ │ │ │ - ldr r6, [r4, #56] @ 0x38 │ │ │ │ + @ instruction: 0xf4d40028 │ │ │ │ + orrs.w r0, sl, #11010048 @ 0xa80000 │ │ │ │ + ldr r6, [r6, #60] @ 0x3c │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf3cc0028 │ │ │ │ - and.w r0, r8, #11010048 @ 0xa80000 │ │ │ │ + ands.w r0, ip, #11010048 @ 0xa80000 │ │ │ │ + orrs.w r0, r8, #11010048 @ 0xa80000 │ │ │ │ │ │ │ │ 001e02d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -147578,15 +147577,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 2f5cc4 │ │ │ │ + bl 2f5d14 │ │ │ │ mov r0, r7 │ │ │ │ blx 17e524 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 1e0368 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -147612,25 +147611,25 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmia r3!, {r3, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf3b60028 │ │ │ │ + and.w r0, r6, #11010048 @ 0xa80000 │ │ │ │ adds r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf38e0028 │ │ │ │ - b.n 1e08fc │ │ │ │ + @ instruction: 0xf3de0028 │ │ │ │ + b.n 1e099c │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf3320028 │ │ │ │ - ldr r2, [r2, #40] @ 0x28 │ │ │ │ + @ instruction: 0xf3820028 │ │ │ │ + ldr r2, [r4, #44] @ 0x2c │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf2b80028 │ │ │ │ - @ instruction: 0xf3340028 │ │ │ │ + @ instruction: 0xf3080028 │ │ │ │ + @ instruction: 0xf3840028 │ │ │ │ │ │ │ │ 001e03fc : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 1e0308 │ │ │ │ │ │ │ │ 001e0404 : │ │ │ │ @@ -147701,38 +147700,38 @@ │ │ │ │ cbz r3, 1e04c8 │ │ │ │ ldr r1, [pc, #60] @ (1e04e4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f5f1c │ │ │ │ + bl 2f5f6c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 17e520 │ │ │ │ ldr r1, [pc, #36] @ (1e04e8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1e0496 │ │ │ │ ldr r0, [pc, #32] @ (1e04ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 2efad0 │ │ │ │ + bl 2efb20 │ │ │ │ ldr r1, [pc, #28] @ (1e04f0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f5ca0 │ │ │ │ + bl 2f5cf0 │ │ │ │ b.n 1e04a6 │ │ │ │ stmia r2!, {r1} │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf28c0028 │ │ │ │ + @ instruction: 0xf2dc0028 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf22c0028 │ │ │ │ - @ instruction: 0xf2620028 │ │ │ │ - @ instruction: 0xf2640028 │ │ │ │ + @ instruction: 0xf27c0028 │ │ │ │ + @ instruction: 0xf2b20028 │ │ │ │ + @ instruction: 0xf2b40028 │ │ │ │ │ │ │ │ 001e04f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -147741,30 +147740,30 @@ │ │ │ │ ldr r0, [pc, #48] @ (1e053c ) │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f6554 │ │ │ │ + bl 2f65a4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (1e0540 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1e0508 │ │ │ │ - @ instruction: 0xf21a0028 │ │ │ │ - subs.w r0, r8, #40 @ 0x28 │ │ │ │ + @ instruction: 0xf26a0028 │ │ │ │ + addw r0, r8, #40 @ 0x28 │ │ │ │ │ │ │ │ 001e0544 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -147777,22 +147776,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f6554 │ │ │ │ + bl 2f65a4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1e0586 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f5f1c │ │ │ │ + bl 2f5f6c │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 1e047c │ │ │ │ @@ -147803,16 +147802,16 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (1e05b8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1e0560 │ │ │ │ nop │ │ │ │ - rsb r0, r0, #40 @ 0x28 │ │ │ │ - adc.w r0, r2, #40 @ 0x28 │ │ │ │ + @ instruction: 0xf2100028 │ │ │ │ + @ instruction: 0xf1920028 │ │ │ │ │ │ │ │ 001e05bc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 1e047c │ │ │ │ nop │ │ │ │ @@ -147844,15 +147843,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 17e2a0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f7074 │ │ │ │ + bl 2f70c4 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 1e05f8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -147871,15 +147870,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 17e2a0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f7074 │ │ │ │ + bl 2f70c4 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 1e0638 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 1e066e │ │ │ │ @@ -147901,43 +147900,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0c00028 │ │ │ │ - @ instruction: 0xf12e0028 │ │ │ │ - @ instruction: 0xf0bc0028 │ │ │ │ - @ instruction: 0xf0ee0028 │ │ │ │ + adds.w r0, r0, #40 @ 0x28 │ │ │ │ + sbcs.w r0, lr, #40 @ 0x28 │ │ │ │ + add.w r0, ip, #40 @ 0x28 │ │ │ │ + @ instruction: 0xf13e0028 │ │ │ │ ldr r0, [pc, #4] @ (1e06b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldrh r2, [r4, #54] @ 0x36 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 001e06bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #56] @ (1e0710 ) │ │ │ │ ldr r2, [pc, #56] @ (1e0714 ) │ │ │ │ ldr r1, [pc, #60] @ (1e0718 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 1e06fc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -147946,38 +147945,38 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r3, #124] @ 0x7c │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ movs r5, r6 │ │ │ │ - orn r0, lr, #40 @ 0x28 │ │ │ │ - eor.w r0, r2, #40 @ 0x28 │ │ │ │ + @ instruction: 0xf0be0028 │ │ │ │ + @ instruction: 0xf0d20028 │ │ │ │ │ │ │ │ 001e071c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #56] @ (1e0770 ) │ │ │ │ ldr r2, [pc, #56] @ (1e0774 ) │ │ │ │ ldr r1, [pc, #60] @ (1e0778 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 1e075c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -147986,38 +147985,38 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r7, #116] @ 0x74 │ │ │ │ + str r0, [r1, #124] @ 0x7c │ │ │ │ movs r5, r6 │ │ │ │ - and.w r0, lr, #40 @ 0x28 │ │ │ │ - bic.w r0, r2, #40 @ 0x28 │ │ │ │ + orrs.w r0, lr, #40 @ 0x28 │ │ │ │ + orns r0, r2, #40 @ 0x28 │ │ │ │ │ │ │ │ 001e077c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #56] @ (1e07d0 ) │ │ │ │ ldr r2, [pc, #56] @ (1e07d4 ) │ │ │ │ ldr r1, [pc, #60] @ (1e07d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 1e07bc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -148026,38 +148025,38 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r3, #112] @ 0x70 │ │ │ │ + str r0, [r5, #116] @ 0x74 │ │ │ │ movs r5, r6 │ │ │ │ - vaddl.s32 q0, d14, d24 │ │ │ │ - vaddl.s8 q8, d2, d24 │ │ │ │ + vext.8 d16, d14, d24, #0 │ │ │ │ + ands.w r0, r2, #40 @ 0x28 │ │ │ │ │ │ │ │ 001e07dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #56] @ (1e0830 ) │ │ │ │ ldr r2, [pc, #56] @ (1e0834 ) │ │ │ │ ldr r1, [pc, #60] @ (1e0838 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 1e081c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -148066,18 +148065,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r7, #104] @ 0x68 │ │ │ │ + str r0, [r1, #112] @ 0x70 │ │ │ │ movs r5, r6 │ │ │ │ - vhadd.s8 d16, d14, d24 │ │ │ │ - vhadd.s32 d16, d2, d24 │ │ │ │ + vaddl.s16 q0, d14, d24 │ │ │ │ + vext.8 d0, d2, d24, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 1e08a2 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ @@ -148118,17 +148117,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r4, #11 │ │ │ │ + asrs r0, r6, #12 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r0, r2, #11 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ movs r4, r5 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 1e08d2 │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -148184,17 +148183,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (1e0960 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1e0930 │ │ │ │ - asrs r6, r5, #8 │ │ │ │ + asrs r6, r7, #9 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r4, r3, #8 │ │ │ │ + asrs r4, r5, #9 │ │ │ │ movs r4, r5 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -148440,15 +148439,15 @@ │ │ │ │ lsls r5, r0, #1 │ │ │ │ cbnz r4, 1e0c1c │ │ │ │ movs r2, r7 │ │ │ │ vst1.8 @ instruction: 0xf982003a │ │ │ │ ldrsh.w r0, [r4, sl, lsl #3] │ │ │ │ subs r4, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, lr, r8, asr #32 │ │ │ │ + stc 0, cr0, [lr], {40} @ 0x28 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #132] @ (1e0c6c ) │ │ │ │ @@ -148625,15 +148624,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (1e0e74 ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1e0d14 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -148705,15 +148704,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r0, r8, asr #32 │ │ │ │ + orrs.w r0, r0, r8, asr #32 │ │ │ │ │ │ │ │ 001e0e78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -148810,21 +148809,21 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (1e0f80 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldmia.w lr, {r3, r5} │ │ │ │ - stmia.w r2!, {r3, r5} │ │ │ │ - stmia.w lr!, {r3, r5} │ │ │ │ - stmdb lr, {r3, r5} │ │ │ │ - strd r0, r0, [r2], #160 @ 0xa0 │ │ │ │ - stmia.w lr!, {r3, r5} │ │ │ │ - ldmdb lr, {r3, r5} │ │ │ │ + strd r0, r0, [lr], #160 @ 0xa0 │ │ │ │ + ldrd r0, r0, [r2], #160 @ 0xa0 │ │ │ │ + ldrd r0, r0, [lr], #160 @ 0xa0 │ │ │ │ + ldrd r0, r0, [lr, #-160] @ 0xa0 │ │ │ │ + ldmdb r2!, {r3, r5} │ │ │ │ + ldrd r0, r0, [lr], #160 @ 0xa0 │ │ │ │ + strd r0, r0, [lr, #-160]! @ 0xa0 │ │ │ │ │ │ │ │ 001e0f84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -148867,15 +148866,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (1e1114 ) │ │ │ │ ldr r1, [pc, #300] @ (1e1118 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r7 │ │ │ │ blx 17eea8 │ │ │ │ ldr r2, [pc, #280] @ (1e111c ) │ │ │ │ ldr r3, [pc, #264] @ (1e110c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -148900,15 +148899,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (1e1124 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #224] @ (1e1128 ) │ │ │ │ add r1, pc │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 1e0ffa │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 1e0fe2 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 1e0fe2 │ │ │ │ @@ -148947,74 +148946,70 @@ │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (1e1134 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 1e1000 │ │ │ │ ldr r2, [pc, #116] @ (1e1138 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (1e113c ) │ │ │ │ ldr r1, [pc, #120] @ (1e1140 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e0ffa │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #96] @ (1e1144 ) │ │ │ │ mov r1, r0 │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ add r3, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #88] @ (1e1148 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #80] @ (1e114c ) │ │ │ │ add r1, pc │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 1e0ffa │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb6f8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [sl], #160 @ 0xa0 │ │ │ │ - ldrsh r4, [r4, r3] │ │ │ │ + ldmdb sl!, {r3, r5} │ │ │ │ + ldrsh r4, [r6, r4] │ │ │ │ movs r5, r6 │ │ │ │ - stmia.w r0!, {r3, r5} │ │ │ │ + ldrd r0, r0, [r0], #160 @ 0xa0 │ │ │ │ @ instruction: 0xb690 │ │ │ │ movs r2, r7 │ │ │ │ - stmia.w r6, {r3, r5} │ │ │ │ - ldrsh r4, [r1, r2] │ │ │ │ + @ instruction: 0xe8d60028 │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ movs r5, r6 │ │ │ │ - strex r0, r0, [r8, #160] @ 0xa0 │ │ │ │ - b.n 1e1128 │ │ │ │ - movs r0, r5 │ │ │ │ - b.n 1e10f4 │ │ │ │ - movs r0, r5 │ │ │ │ - ldrsh r2, [r3, r0] │ │ │ │ + ldmia.w r8, {r3, r5} │ │ │ │ + strex r0, r0, [ip, #160] @ 0xa0 │ │ │ │ + @ instruction: 0xe8300028 │ │ │ │ + ldrsh r2, [r5, r1] │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xe81c0028 │ │ │ │ - ldrsh r6, [r0, r0] │ │ │ │ + strd r0, r0, [ip], #-160 @ 0xa0 │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e10c4 │ │ │ │ - movs r0, r5 │ │ │ │ - b.n 1e10f0 │ │ │ │ - movs r0, r5 │ │ │ │ - ldrb r2, [r3, r7] │ │ │ │ + @ instruction: 0xe8100028 │ │ │ │ + @ instruction: 0xe8240028 │ │ │ │ + ldrsh r2, [r5, r0] │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e107c │ │ │ │ + b.n 1e111c │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e1150 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -149154,26 +149149,26 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r2, r3, r5, lr} │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bl 1d52a6 │ │ │ │ - @ instruction: 0xb754 │ │ │ │ + @ instruction: 0xb7a4 │ │ │ │ movs r0, r5 │ │ │ │ str??.w pc, [r7, #255]! │ │ │ │ push {r2, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - b.n 1e10ac │ │ │ │ + b.n 1e114c │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e0fd4 │ │ │ │ + b.n 1e1074 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e103c │ │ │ │ + b.n 1e10dc │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e0fd0 │ │ │ │ + b.n 1e1070 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e12c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -149276,15 +149271,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 1e1414 │ │ │ │ movs r2, r7 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e0f8c │ │ │ │ + b.n 1e102c │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e13d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -149412,23 +149407,23 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 1801bc <__fprintf_chk@plt+0x4> │ │ │ │ b.n 1e14e6 │ │ │ │ nop │ │ │ │ uxth r6, r5 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 1e0fe8 │ │ │ │ + b.n 1e1088 │ │ │ │ movs r0, r5 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e0f88 │ │ │ │ + b.n 1e1028 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e0fb4 │ │ │ │ + b.n 1e1054 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e0eb8 │ │ │ │ + b.n 1e0f58 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e1538 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -149446,26 +149441,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (1e1764 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 2efa7c │ │ │ │ - bl 2f378c │ │ │ │ + bl 2efacc │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #492] @ (1e1768 ) │ │ │ │ ldr r2, [pc, #492] @ (1e176c ) │ │ │ │ ldr r1, [pc, #496] @ (1e1770 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 17fe94 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -149653,41 +149648,41 @@ │ │ │ │ nop │ │ │ │ cbz r0, 1e1770 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 1e1770 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r2, r5] │ │ │ │ + ldr r0, [r4, r6] │ │ │ │ movs r5, r6 │ │ │ │ - movs r2, #160 @ 0xa0 │ │ │ │ + movs r2, #240 @ 0xf0 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r0, #54 @ 0x36 │ │ │ │ + cmp r0, #134 @ 0x86 │ │ │ │ movs r0, r5 │ │ │ │ stmia r3!, {r2, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - rors r6, r4 │ │ │ │ + tst r6, r6 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 1e106c │ │ │ │ + b.n 1e110c │ │ │ │ movs r0, r5 │ │ │ │ stmia r2!, {r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 1e0ffc │ │ │ │ + b.n 1e109c │ │ │ │ movs r0, r5 │ │ │ │ add r7, sp, #896 @ 0x380 │ │ │ │ movs r2, r7 │ │ │ │ stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 1e1f20 │ │ │ │ + b.n 1e0fc0 │ │ │ │ movs r0, r5 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e1e08 │ │ │ │ + b.n 1e1ea8 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e1e78 │ │ │ │ + b.n 1e1f18 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e17a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -149890,24 +149885,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2efa7c │ │ │ │ - bl 2f378c │ │ │ │ + bl 2efacc │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #288] @ (1e1ad8 ) │ │ │ │ ldr r1, [pc, #288] @ (1e1adc ) │ │ │ │ add.w r3, r9, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 17e220 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 1805c4 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -150008,33 +150003,33 @@ │ │ │ │ b.n 1e1a44 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, r4] │ │ │ │ + strb r2, [r1, r6] │ │ │ │ movs r5, r6 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + subs r6, r6, #2 │ │ │ │ movs r0, r5 │ │ │ │ - movs r3, #250 @ 0xfa │ │ │ │ + movs r4, #74 @ 0x4a │ │ │ │ movs r0, r5 │ │ │ │ itt ne │ │ │ │ lslne r5, r0, #1 │ │ │ │ - bne.n 1e1c98 │ │ │ │ + bne.n 1e1d38 │ │ │ │ movs r0, r5 │ │ │ │ bkpt 0x00ce │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r4, sp, #184 @ 0xb8 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 1e1b78 │ │ │ │ + b.n 1e1c18 │ │ │ │ movs r0, r5 │ │ │ │ - ble.n 1e1ad4 │ │ │ │ + udf #62 @ 0x3e │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e1b30 │ │ │ │ + b.n 1e1bd0 │ │ │ │ movs r0, r5 │ │ │ │ bkpt 0x0070 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 001e1b00 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -150072,15 +150067,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, r3] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001e1b6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -150561,23 +150556,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #960 @ 0x3c0 │ │ │ │ movs r2, r7 │ │ │ │ add r0, sp, #664 @ 0x298 │ │ │ │ movs r2, r7 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 1e1f54 │ │ │ │ + bgt.n 1e1ff4 │ │ │ │ movs r0, r5 │ │ │ │ - bgt.n 1e2120 │ │ │ │ + bgt.n 1e1fc0 │ │ │ │ movs r0, r5 │ │ │ │ - bgt.n 1e20a8 │ │ │ │ + bgt.n 1e1f48 │ │ │ │ movs r0, r5 │ │ │ │ - blt.n 1e1ff8 │ │ │ │ + bgt.n 1e2098 │ │ │ │ movs r0, r5 │ │ │ │ - blt.n 1e2090 │ │ │ │ + blt.n 1e2130 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e203c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -151531,20 +151526,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 1e28a4 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 1e29fe │ │ │ │ b.n 1e28ae │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -151684,23 +151679,23 @@ │ │ │ │ movs r2, r7 │ │ │ │ b.n 1e23a6 │ │ │ │ @ instruction: 0xffffe349 │ │ │ │ @ instruction: 0xffff2da8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 1e2bf8 │ │ │ │ + bvs.n 1e2c98 │ │ │ │ movs r0, r5 │ │ │ │ - bpl.n 1e2b68 │ │ │ │ + bvs.n 1e2c08 │ │ │ │ movs r0, r5 │ │ │ │ - cmp sl, ip │ │ │ │ + mov r2, r6 │ │ │ │ movs r5, r6 │ │ │ │ - bcc.n 1e2bf4 │ │ │ │ + bcc.n 1e2c94 │ │ │ │ movs r0, r5 │ │ │ │ - bcc.n 1e2c70 │ │ │ │ + bcc.n 1e2b10 │ │ │ │ movs r0, r5 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 1e3508 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -152471,23 +152466,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 1e3158 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -152796,33 +152791,33 @@ │ │ │ │ b.w 1e2282 │ │ │ │ bgt.n 1e389a │ │ │ │ vtbl.8 d29, {d31- instruction: 0xffff2da8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r5, #86 @ 0x56 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r2!, {r6} │ │ │ │ + ldmia r2!, {r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r0!, {r1, r2, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - adds r7, #132 @ 0x84 │ │ │ │ + adds r7, #212 @ 0xd4 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r2, r3} │ │ │ │ movs r0, r5 │ │ │ │ - adds r7, #66 @ 0x42 │ │ │ │ + adds r7, #146 @ 0x92 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e37e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -152914,15 +152909,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e38d4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -152942,15 +152937,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r7} │ │ │ │ + stmia r3!, {r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e3918 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -153050,49 +153045,49 @@ │ │ │ │ beq.n 1e3a6a │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1e3a70 │ │ │ │ ldr r0, [pc, #140] @ (1e3a98 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 43b75c │ │ │ │ + bl 43b7ac │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (1e3a9c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b75c │ │ │ │ + bl 43b7ac │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 43b75c │ │ │ │ + bl 43b7ac │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1e3960 │ │ │ │ movs r7, #1 │ │ │ │ b.n 1e39dc │ │ │ │ ldr r0, [pc, #72] @ (1e3aa0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [pc, #68] @ (1e3aa4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43b75c │ │ │ │ + bl 43b7ac │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1e3a04 │ │ │ │ ldr r1, [pc, #60] @ (1e3aa8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1e3a0a │ │ │ │ ldr r1, [pc, #56] @ (1e3aac ) │ │ │ │ @@ -153108,25 +153103,25 @@ │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 1e3b36 │ │ │ │ vcvt.u32.f32 , q15, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r2, [r4, #38] @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r1, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r1, r2, r3, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r1, r3, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r2, r3} │ │ │ │ + stmia r2!, {r2, r3, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r1, r2} │ │ │ │ + stmia r2!, {r1, r2, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e3ab0 : │ │ │ │ ldr r3, [pc, #8] @ (1e3abc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -153976,19 +153971,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1e4318 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #206 @ 0xce │ │ │ │ + cmp r4, #30 │ │ │ │ movs r5, r6 │ │ │ │ - cbnz r4, 1e4366 │ │ │ │ + cbnz r4, 1e437a │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r0, 1e4370 │ │ │ │ + cbnz r0, 1e4384 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e431c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -154033,15 +154028,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e442c │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -154067,15 +154062,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 229db0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 1e4440 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1e4372 │ │ │ │ @@ -154088,15 +154083,15 @@ │ │ │ │ beq.n 1e4372 │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (1e4474 ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 1e4372 │ │ │ │ ldr r3, [pc, #72] @ (1e4478 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -154122,19 +154117,19 @@ │ │ │ │ strh r6, [r3, #24] │ │ │ │ movs r2, r7 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #136 @ 0x88 │ │ │ │ + cmp r2, #216 @ 0xd8 │ │ │ │ movs r5, r6 │ │ │ │ - rev r6, r2 │ │ │ │ + rev16 r6, r4 │ │ │ │ movs r0, r5 │ │ │ │ - rev r2, r5 │ │ │ │ + rev16 r2, r7 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e4488 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -154174,15 +154169,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 17ec04 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e44d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42aba4 │ │ │ │ + bl 42abf4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 1e4508 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e104 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -154203,27 +154198,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (1e455c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 17ec04 │ │ │ │ b.n 1e44cc │ │ │ │ nop │ │ │ │ - bvs.n 1e44f8 │ │ │ │ + bvc.n 1e4598 │ │ │ │ movs r3, r5 │ │ │ │ stmia r0!, {r1, r5} │ │ │ │ movs r2, r7 │ │ │ │ - rev r2, r5 │ │ │ │ + rev16 r2, r7 │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r0, 1e458c │ │ │ │ + rev r0, r6 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r0, #1] │ │ │ │ + ldrb r6, [r2, #2] │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r4, r3, #28 │ │ │ │ + lsrs r4, r5, #29 │ │ │ │ movs r2, r5 │ │ │ │ - cbnz r6, 1e457c │ │ │ │ + cbnz r6, 1e4590 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e4560 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -154299,46 +154294,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 184740 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 2ebc70 │ │ │ │ + bl 2ebcc0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e4616 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3e82a8 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + b.w 3e82f8 │ │ │ │ + cbnz r6, 1e4686 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb8fc │ │ │ │ + cbnz r4, 1e468e │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e467c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -154376,15 +154371,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (1e4864 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 1e484a │ │ │ │ ldr.w r8, [pc, #368] @ 1e4868 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (1e486c ) │ │ │ │ ldr.w r9, [pc, #368] @ 1e4870 │ │ │ │ add r8, pc │ │ │ │ @@ -154418,145 +154413,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 1e484a │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 1e4776 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (1e4874 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e4708 │ │ │ │ ldr r1, [pc, #236] @ (1e4878 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e470e │ │ │ │ ldr r1, [pc, #220] @ (1e487c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e4716 │ │ │ │ ldr r1, [pc, #204] @ (1e4880 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e471e │ │ │ │ ldr r1, [pc, #184] @ (1e4884 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e4726 │ │ │ │ ldr r1, [pc, #168] @ (1e4888 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e472e │ │ │ │ ldr r1, [pc, #148] @ (1e488c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e4736 │ │ │ │ ldr r1, [pc, #132] @ (1e4890 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e473e │ │ │ │ ldr r1, [pc, #112] @ (1e4894 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e4746 │ │ │ │ ldr r1, [pc, #96] @ (1e4898 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1e474c │ │ │ │ mov r0, sl │ │ │ │ - bl 3e8884 │ │ │ │ + bl 3e88d4 │ │ │ │ b.n 1e46b6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r0, #0] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r3, #31] │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb846 │ │ │ │ + @ instruction: 0xb896 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb840 │ │ │ │ + @ instruction: 0xb890 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb84e │ │ │ │ + @ instruction: 0xb89e │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb864 │ │ │ │ + @ instruction: 0xb8b4 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb800 │ │ │ │ + @ instruction: 0xb850 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb808 │ │ │ │ + @ instruction: 0xb858 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb80c │ │ │ │ + @ instruction: 0xb85c │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb80e │ │ │ │ + @ instruction: 0xb85e │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb810 │ │ │ │ + @ instruction: 0xb860 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb812 │ │ │ │ + @ instruction: 0xb862 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb810 │ │ │ │ + @ instruction: 0xb860 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb812 │ │ │ │ + @ instruction: 0xb862 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb814 │ │ │ │ + @ instruction: 0xb864 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb816 │ │ │ │ + @ instruction: 0xb866 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e489c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -154592,99 +154587,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 1e499e │ │ │ │ ldr r2, [pc, #348] @ (1e4a58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (1e4a5c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e49dc │ │ │ │ ldr r2, [pc, #332] @ (1e4a60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (1e4a64 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e49e8 │ │ │ │ ldr r2, [pc, #320] @ (1e4a68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (1e4a6c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e49e2 │ │ │ │ ldr r2, [pc, #304] @ (1e4a70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (1e4a74 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 1e4966 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e49ee │ │ │ │ ldr r2, [pc, #288] @ (1e4a78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (1e4a7c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #272] @ (1e4a80 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 425fdc │ │ │ │ + bl 42602c │ │ │ │ ldr r1, [pc, #256] @ (1e4a84 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r6 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1e49f4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 42aacc │ │ │ │ + bl 42ab1c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 3b989c │ │ │ │ + bl 3b98ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e48fa │ │ │ │ ldr r2, [pc, #176] @ (1e4a88 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e48fe │ │ │ │ @@ -154700,17 +154695,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (1e4a98 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e495a │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (1e4a9c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3e87d0 │ │ │ │ + bl 3e8820 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #144] @ (1e4aa0 ) │ │ │ │ ldr r3, [pc, #44] @ (1e4a40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -154732,55 +154727,55 @@ │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, #23] │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb788 │ │ │ │ + @ instruction: 0xb7d8 │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb7da │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r7, #25 │ │ │ │ + asrs r0, r1, #27 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb78e │ │ │ │ + @ instruction: 0xb7de │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r6, #26 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb788 │ │ │ │ + @ instruction: 0xb7d8 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r1, #25 │ │ │ │ + asrs r4, r3, #26 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb77e │ │ │ │ + @ instruction: 0xb7ce │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r6, #24 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb778 │ │ │ │ + @ instruction: 0xb7c8 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r3, #24 │ │ │ │ + asrs r4, r5, #25 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb76e │ │ │ │ + @ instruction: 0xb7be │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb768 │ │ │ │ + @ instruction: 0xb7b8 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb764 │ │ │ │ + @ instruction: 0xb7b4 │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r0, [r6, r3] │ │ │ │ + ldrsb r0, [r0, r5] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r2, [r5, r3] │ │ │ │ + ldrsb r2, [r7, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r4, [r4, r3] │ │ │ │ + ldrsb r4, [r6, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r6, [r3, r3] │ │ │ │ + ldrsb r6, [r5, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r0, [r3, r3] │ │ │ │ + ldrsb r0, [r5, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r7, [sp, #824] @ 0x338 │ │ │ │ movs r0, r6 │ │ │ │ ldrb r2, [r0, #18] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001e4aa4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -154789,47 +154784,47 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 1e5d70 │ │ │ │ ldr r1, [pc, #68] @ (1e4b00 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 1e4aec │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 1e4ae6 │ │ │ │ ldr r2, [pc, #52] @ (1e4b04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (1e4b08 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 412d84 │ │ │ │ + b.w 412dd4 │ │ │ │ ldr r2, [pc, #36] @ (1e4b0c ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e4ad2 │ │ │ │ ldr r1, [pc, #32] @ (1e4b10 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 412d84 │ │ │ │ - @ instruction: 0xb640 │ │ │ │ + b.w 412dd4 │ │ │ │ + @ instruction: 0xb690 │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r5, #21] │ │ │ │ + strb r0, [r7, #22] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #40] @ (1e4b34 ) │ │ │ │ + ldr r0, [pc, #360] @ (1e4c74 ) │ │ │ │ movs r1, r5 │ │ │ │ - adds r7, #20 │ │ │ │ + adds r7, #100 @ 0x64 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb620 │ │ │ │ + cpsid │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e4b14 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -154837,20 +154832,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 1e5dbc │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (1e4b44 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 3e844c │ │ │ │ + b.w 3e849c │ │ │ │ nop │ │ │ │ - @ instruction: 0x47ae │ │ │ │ + @ instruction: 0x47fe │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e4b48 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -154875,17 +154870,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (1e4bd0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3e88c0 │ │ │ │ + bl 3e8910 │ │ │ │ ldr r2, [pc, #52] @ (1e4bd4 ) │ │ │ │ ldr r3, [pc, #44] @ (1e4bcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -154900,15 +154895,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r6, #12] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r7, lr} │ │ │ │ + push {r5, r6, r7, lr} │ │ │ │ movs r0, r5 │ │ │ │ ldrb r4, [r6, #11] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001e4bd8 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 1e5e00 │ │ │ │ @@ -154933,31 +154928,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r1, [pc, #152] @ (1e4cb4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #144] @ (1e4cb8 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 2ebc70 │ │ │ │ + bl 2ebcc0 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 1e4c96 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -154988,31 +154983,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (1e4cc0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1e4c6c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r2, #10] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #224 @ 0xe0 │ │ │ │ + subs r1, #48 @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ - adds r6, r0, r3 │ │ │ │ + adds r6, r2, r4 │ │ │ │ movs r3, r5 │ │ │ │ ldrb r4, [r4, #8] │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r3, r4, r7} │ │ │ │ + push {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e4cc4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -155025,26 +155020,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r1, [pc, #104] @ (1e4d5c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #96] @ (1e4d60 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 222b18 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -155069,19 +155064,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #6 │ │ │ │ + subs r0, #86 @ 0x56 │ │ │ │ movs r2, r5 │ │ │ │ - str r0, [r2, #32] │ │ │ │ + str r0, [r4, #36] @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r4, r5, #31 │ │ │ │ + adds r4, r7, r0 │ │ │ │ movs r3, r5 │ │ │ │ ldrb r6, [r5, #5] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001e4d68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -155187,15 +155182,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (1e4eb4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 220ae4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ @@ -155218,15 +155213,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #0] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #62] @ 0x3e │ │ │ │ + ldrh r4, [r5, #0] │ │ │ │ movs r6, r5 │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001e4ebc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -155269,71 +155264,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (1e51f0 ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e51b2 │ │ │ │ ldr r1, [pc, #692] @ (1e51f4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #688] @ (1e51f8 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #676] @ (1e51fc ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #668] @ (1e5200 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #656] @ (1e5204 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #648] @ (1e5208 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e5190 │ │ │ │ ldr r2, [pc, #628] @ (1e520c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (1e5210 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e518a │ │ │ │ ldr r2, [pc, #612] @ (1e5214 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (1e5218 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e4f02 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3e8cbc │ │ │ │ + bl 3e8d0c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #584] @ (1e521c ) │ │ │ │ ldr r3, [pc, #528] @ (1e51e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -155352,166 +155347,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (1e51f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e51a6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1e5196 │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1e4fbc │ │ │ │ ldr r1, [pc, #476] @ (1e5220 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1e4fbc │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (1e51f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e51ac │ │ │ │ ldr r1, [pc, #440] @ (1e5224 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #432] @ (1e5228 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #424] @ (1e522c ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #412] @ (1e5230 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #404] @ (1e5234 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #392] @ (1e5238 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #384] @ (1e523c ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #372] @ (1e5240 ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1e4fbc │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (1e51f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e51b8 │ │ │ │ ldr r1, [pc, #332] @ (1e5244 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #328] @ (1e5248 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #316] @ (1e524c ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #308] @ (1e5250 ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1e4fbc │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (1e51f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e51be │ │ │ │ ldr r1, [pc, #268] @ (1e5254 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #260] @ (1e5258 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #252] @ (1e525c ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #240] @ (1e5260 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #232] @ (1e5264 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1e4fbc │ │ │ │ ldr r2, [pc, #220] @ (1e5268 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e4fb2 │ │ │ │ ldr r2, [pc, #216] @ (1e526c ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e4f9a │ │ │ │ ldr r1, [pc, #216] @ (1e5270 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1e502c │ │ │ │ ldr r3, [pc, #204] @ (1e5274 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1e501a │ │ │ │ ldr r3, [pc, #200] @ (1e5278 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1e506a │ │ │ │ @@ -155535,97 +155530,97 @@ │ │ │ │ blx 17e238 │ │ │ │ strb r0, [r0, #31] │ │ │ │ movs r2, r7 │ │ │ │ strb r6, [r6, #30] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r6, r1 │ │ │ │ + uxth r6, r3 │ │ │ │ movs r0, r5 │ │ │ │ - cbz r4, 1e5232 │ │ │ │ + cbz r4, 1e5246 │ │ │ │ movs r0, r5 │ │ │ │ cmp r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r4, r1 │ │ │ │ + sxtb r4, r3 │ │ │ │ movs r0, r5 │ │ │ │ - sxth r4, r3 │ │ │ │ + sxtb r4, r5 │ │ │ │ movs r0, r5 │ │ │ │ - sxth r6, r3 │ │ │ │ + sxtb r6, r5 │ │ │ │ movs r0, r5 │ │ │ │ - sxth r0, r4 │ │ │ │ + sxtb r0, r6 │ │ │ │ movs r0, r5 │ │ │ │ - sxth r2, r4 │ │ │ │ + sxtb r2, r6 │ │ │ │ movs r0, r5 │ │ │ │ - sxth r2, r4 │ │ │ │ + sxtb r2, r6 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r3, #31 │ │ │ │ + asrs r4, r5, #32 │ │ │ │ movs r5, r5 │ │ │ │ - sxth r2, r3 │ │ │ │ + sxtb r2, r5 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r0, #31 │ │ │ │ + asrs r4, r2, #32 │ │ │ │ movs r5, r5 │ │ │ │ - sxth r6, r2 │ │ │ │ + sxtb r6, r4 │ │ │ │ movs r0, r5 │ │ │ │ strb r0, [r0, #27] │ │ │ │ movs r2, r7 │ │ │ │ - cbz r4, 1e523c │ │ │ │ + cbz r4, 1e5250 │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #376 @ 0x178 │ │ │ │ + cbz r6, 1e5232 │ │ │ │ movs r0, r5 │ │ │ │ - cbz r6, 1e5244 │ │ │ │ + cbz r6, 1e5258 │ │ │ │ movs r0, r5 │ │ │ │ - cbz r0, 1e5230 │ │ │ │ + cbz r0, 1e5244 │ │ │ │ movs r0, r5 │ │ │ │ - cbz r6, 1e524a │ │ │ │ + cbz r6, 1e525e │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #464 @ 0x1d0 │ │ │ │ + cbz r4, 1e5248 │ │ │ │ movs r0, r5 │ │ │ │ - cbz r2, 1e5252 │ │ │ │ + cbz r2, 1e5266 │ │ │ │ movs r0, r5 │ │ │ │ - cbz r0, 1e5258 │ │ │ │ + cbz r0, 1e526c │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #352 @ 0x160 │ │ │ │ + cbz r0, 1e524e │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #336 @ 0x150 │ │ │ │ + sub sp, #144 @ 0x90 │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #368 @ 0x170 │ │ │ │ + cbz r4, 1e5256 │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #24 │ │ │ │ + sub sp, #344 @ 0x158 │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #24 │ │ │ │ + sub sp, #344 @ 0x158 │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #8 │ │ │ │ + add sp, #328 @ 0x148 │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + sub sp, #360 @ 0x168 │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + sub sp, #16 │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #88 @ 0x58 │ │ │ │ + add sp, #408 @ 0x198 │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #152 @ 0x98 │ │ │ │ + add sp, #472 @ 0x1d8 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [pc, #240] @ (1e535c ) │ │ │ │ + ldr r7, [pc, #560] @ (1e549c ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [pc, #216] @ (1e5348 ) │ │ │ │ + ldr r7, [pc, #536] @ (1e5488 ) │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #264 @ 0x108 │ │ │ │ + sub sp, #72 @ 0x48 │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r4} │ │ │ │ movs r3, r5 │ │ │ │ - ldmia r1, {r1, r2, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ movs r3, r5 │ │ │ │ - ldmia r1!, {r6, r7} │ │ │ │ + ldmia r2!, {r4} │ │ │ │ movs r3, r5 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3} │ │ │ │ movs r3, r5 │ │ │ │ - ldmia r1!, {r2, r4, r5, r7} │ │ │ │ + ldmia r2, {r2} │ │ │ │ movs r3, r5 │ │ │ │ - adds r2, r0, #6 │ │ │ │ + adds r2, r2, #7 │ │ │ │ movs r5, r6 │ │ │ │ - add sp, #376 @ 0x178 │ │ │ │ + sub sp, #184 @ 0xb8 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e5290 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -155644,20 +155639,20 @@ │ │ │ │ bl 1e5fe4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1e52cc │ │ │ │ ldr r1, [pc, #76] @ (1e5310 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 26e570 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3e8488 │ │ │ │ + bl 3e84d8 │ │ │ │ ldr r2, [pc, #56] @ (1e5314 ) │ │ │ │ ldr r3, [pc, #44] @ (1e530c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -155673,15 +155668,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r5, #15] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ands r2, r3 │ │ │ │ + eors r2, r5 │ │ │ │ movs r1, r5 │ │ │ │ strb r6, [r6, #14] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001e5318 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -155702,19 +155697,19 @@ │ │ │ │ bl 1e5e74 │ │ │ │ cbz r0, 1e5360 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (1e53ac ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 1e5390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3e8938 │ │ │ │ + bl 3e8988 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #68] @ (1e53b0 ) │ │ │ │ ldr r3, [pc, #60] @ (1e53a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -155731,26 +155726,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (1e53b4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1e535a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r4, #13] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #8 │ │ │ │ + add r7, sp, #328 @ 0x148 │ │ │ │ movs r0, r5 │ │ │ │ strb r0, [r5, #12] │ │ │ │ movs r2, r7 │ │ │ │ - add r6, sp, #816 @ 0x330 │ │ │ │ + add r7, sp, #112 @ 0x70 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #324] @ (1e5510 ) │ │ │ │ @@ -155764,91 +155759,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #316] @ (1e551c ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e54c2 │ │ │ │ movs r0, #32 │ │ │ │ blx 17e220 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f5d90 │ │ │ │ + bl 2f5de0 │ │ │ │ blx 1805c4 │ │ │ │ ldr r3, [pc, #280] @ (1e5520 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #280] @ (1e5524 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 2f54f4 │ │ │ │ + bl 2f5544 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #268] @ (1e5528 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f4f78 │ │ │ │ + bl 2f4fc8 │ │ │ │ ldr r1, [pc, #260] @ (1e552c ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f4f78 │ │ │ │ + bl 2f4fc8 │ │ │ │ ldr r1, [pc, #248] @ (1e5530 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f4f78 │ │ │ │ + bl 2f4fc8 │ │ │ │ ldr r1, [pc, #240] @ (1e5534 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f4f78 │ │ │ │ + bl 2f4fc8 │ │ │ │ ldr r1, [pc, #228] @ (1e5538 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f4f78 │ │ │ │ + bl 2f4fc8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e54ec │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 43b65c │ │ │ │ + bl 43b6ac │ │ │ │ ldr r2, [pc, #204] @ (1e553c ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #204] @ (1e5540 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f55e4 │ │ │ │ + bl 2f5634 │ │ │ │ ldr r1, [pc, #196] @ (1e5544 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f7dac │ │ │ │ + bl 2f7dfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 428bb4 │ │ │ │ + bl 428c04 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 3b989c │ │ │ │ + bl 3b98ec │ │ │ │ mov r0, r8 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ cbz r5, 1e54b4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 1e54fe │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ cbz r3, 1e54f2 │ │ │ │ movs r0, #8 │ │ │ │ @@ -155873,60 +155868,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 1e546e │ │ │ │ mov r0, r5 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.n 1e54b4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (1e554c ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ ldr r1, [pc, #76] @ (1e5550 ) │ │ │ │ ldr r0, [pc, #76] @ (1e5554 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ strb r4, [r0, #11] │ │ │ │ movs r2, r7 │ │ │ │ - add r6, sp, #648 @ 0x288 │ │ │ │ + add r6, sp, #968 @ 0x3c8 │ │ │ │ movs r0, r5 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r6, #10] │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #218 @ 0xda │ │ │ │ + adds r1, #42 @ 0x2a │ │ │ │ movs r2, r5 │ │ │ │ - cbz r4, 1e5578 │ │ │ │ + cbz r4, 1e558c │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r0, r4, #29 │ │ │ │ + lsrs r0, r6, #30 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r3, #11 │ │ │ │ movs r2, r5 │ │ │ │ - cbz r0, 1e5588 │ │ │ │ + cbz r0, 1e559c │ │ │ │ movs r0, r5 │ │ │ │ - add r6, sp, #216 @ 0xd8 │ │ │ │ + add r6, sp, #536 @ 0x218 │ │ │ │ movs r0, r5 │ │ │ │ - add r6, sp, #120 @ 0x78 │ │ │ │ + add r6, sp, #440 @ 0x1b8 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r3, #8] │ │ │ │ + ldrb r0, [r5, #9] │ │ │ │ movs r6, r5 │ │ │ │ - add r6, sp, #128 @ 0x80 │ │ │ │ + add r6, sp, #448 @ 0x1c0 │ │ │ │ movs r0, r5 │ │ │ │ strb r6, [r1, #7] │ │ │ │ movs r2, r7 │ │ │ │ - subs r6, r4, r1 │ │ │ │ + subs r6, r6, r2 │ │ │ │ movs r5, r6 │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r2, r6 │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r3, r5 │ │ │ │ + subs r2, r5, r6 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (1e5664 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -155937,36 +155932,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1e55d6 │ │ │ │ ldr r6, [pc, #228] @ (1e5670 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (1e5674 ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #331 @ 0x14b │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #200] @ (1e5678 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 1e5600 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -155988,23 +155983,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r1, [pc, #120] @ (1e5680 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 17ec04 │ │ │ │ b.n 1e55d6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r1, [pc, #104] @ (1e5684 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 17ec04 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -156032,93 +156027,93 @@ │ │ │ │ b.n 1e5634 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r4, #4] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #232 @ 0xe8 │ │ │ │ + add r5, sp, #552 @ 0x228 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r3, r7 │ │ │ │ + subs r2, r5, r0 │ │ │ │ movs r5, r6 │ │ │ │ - add r5, sp, #144 @ 0x90 │ │ │ │ + add r5, sp, #464 @ 0x1d0 │ │ │ │ movs r0, r5 │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ + add r5, sp, #440 @ 0x1b8 │ │ │ │ movs r0, r5 │ │ │ │ strb r2, [r7, #2] │ │ │ │ movs r2, r7 │ │ │ │ - add r5, sp, #32 │ │ │ │ + add r5, sp, #352 @ 0x160 │ │ │ │ movs r0, r5 │ │ │ │ - add r4, sp, #832 @ 0x340 │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ movs r0, r5 │ │ │ │ - add r4, sp, #864 @ 0x360 │ │ │ │ + add r5, sp, #160 @ 0xa0 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (1e5718 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1e56ec │ │ │ │ ldr r5, [pc, #108] @ (1e571c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (1e5720 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #374 @ 0x176 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #80] @ (1e5724 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 1e5702 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r1, [pc, #28] @ (1e5728 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 17ec04 │ │ │ │ b.n 1e56ec │ │ │ │ nop │ │ │ │ - add r4, sp, #48 @ 0x30 │ │ │ │ + add r4, sp, #368 @ 0x170 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r6, r2 │ │ │ │ + adds r6, r0, r4 │ │ │ │ movs r5, r6 │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r4, sp, #320 @ 0x140 │ │ │ │ movs r0, r5 │ │ │ │ - add r3, sp, #1000 @ 0x3e8 │ │ │ │ + add r4, sp, #296 @ 0x128 │ │ │ │ movs r0, r5 │ │ │ │ - add r4, sp, #184 @ 0xb8 │ │ │ │ + add r4, sp, #504 @ 0x1f8 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e572c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -156133,30 +156128,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (1e586c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 186128 │ │ │ │ ldr r3, [pc, #220] @ (1e5870 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -156168,22 +156163,22 @@ │ │ │ │ blx 17e220 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 2f5e4c │ │ │ │ + bl 2f5e9c │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ blx 1805c4 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ cbz r3, 1e5802 │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 17e220 │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ @@ -156231,19 +156226,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r2, #116] @ 0x74 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e5a18 │ │ │ │ + b.n 1e5ab8 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1e5544 │ │ │ │ + b.n 1e55e4 │ │ │ │ movs r7, r4 │ │ │ │ - adds r4, r3, r0 │ │ │ │ + adds r4, r5, r1 │ │ │ │ movs r5, r6 │ │ │ │ ldr r4, [r2, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r2, r7 │ │ │ │ @@ -156254,15 +156249,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #328] @ (1e59d4 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f3a80 │ │ │ │ + bl 2f3ad0 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1e59b4 │ │ │ │ ldr r3, [pc, #312] @ (1e59d8 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -156308,15 +156303,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 2f441c │ │ │ │ + bl 2f446c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 1e593c │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ @@ -156374,17 +156369,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 1e5438 │ │ │ │ + b.n 1e54d8 │ │ │ │ movs r7, r4 │ │ │ │ - add r2, sp, #824 @ 0x338 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e59dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -156421,88 +156416,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (1e5ab8 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r2, [pc, #108] @ (1e5abc ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (1e5ac0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 1e5a8e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1e83fc │ │ │ │ add.w r3, r4, #136 @ 0x88 │ │ │ │ ldr r1, [pc, #48] @ (1e5ac4 ) │ │ │ │ ldr r4, [pc, #48] @ (1e5ac8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - asrs r6, r3, #20 │ │ │ │ + asrs r6, r5, #21 │ │ │ │ movs r5, r6 │ │ │ │ - ble.n 1e5a60 │ │ │ │ + udf #32 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1e6188 │ │ │ │ + b.n 1e6228 │ │ │ │ movs r7, r4 │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ movs r0, r5 │ │ │ │ - add r0, sp, #896 @ 0x380 │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e5acc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 2f003c │ │ │ │ + bl 2f008c │ │ │ │ cbnz r0, 1e5b10 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r1, [pc, #80] @ (1e5b40 ) │ │ │ │ ldr r2, [pc, #84] @ (1e5b44 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (1e5b48 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1ea3c4 │ │ │ │ ldr r3, [pc, #56] @ (1e5b4c ) │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ @@ -156510,34 +156505,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (1e5b54 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add r3, r2 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r2, r7, #17 │ │ │ │ + asrs r2, r1, #19 │ │ │ │ movs r5, r6 │ │ │ │ - ble.n 1e5b9c │ │ │ │ + ble.n 1e5c3c │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1e60cc │ │ │ │ + b.n 1e616c │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r2, #17 │ │ │ │ + asrs r0, r4, #18 │ │ │ │ movs r5, r6 │ │ │ │ - add r0, sp, #552 @ 0x228 │ │ │ │ + add r0, sp, #872 @ 0x368 │ │ │ │ movs r0, r5 │ │ │ │ - add r7, pc, #600 @ (adr r7, 1e5db0 ) │ │ │ │ + add r7, pc, #920 @ (adr r7, 1e5ef0 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e5b58 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -156545,21 +156540,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (1e5bbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f6358 │ │ │ │ + bl 2f63a8 │ │ │ │ ldr r1, [pc, #64] @ (1e5bc0 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3a70 │ │ │ │ + bl 2f3ac0 │ │ │ │ ldr r2, [pc, #56] @ (1e5bc4 ) │ │ │ │ ldr r3, [pc, #44] @ (1e5bbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -156590,26 +156585,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (1e5d3c ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (1e5d40 ) │ │ │ │ add r0, pc │ │ │ │ blx 17e970 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r1, [pc, #344] @ (1e5d44 ) │ │ │ │ ldr r2, [pc, #344] @ (1e5d48 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (1e5d4c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1e5d30 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (1e5d50 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -156698,19 +156693,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 1e5c68 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 3e82a8 │ │ │ │ + bl 3e82f8 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42aba4 │ │ │ │ + bl 42abf4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 1e5d0c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 17e104 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -156726,39 +156721,39 @@ │ │ │ │ blx 17ec04 │ │ │ │ b.n 1e5c90 │ │ │ │ ldr r1, [pc, #56] @ (1e5d6c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 17ec04 │ │ │ │ b.n 1e5cfa │ │ │ │ - itet ls │ │ │ │ - movls r3, r5 │ │ │ │ - ldrhi r2, [r4, #40] @ 0x28 │ │ │ │ - movls r2, r7 │ │ │ │ - asrs r4, r7, #13 │ │ │ │ + itte al │ │ │ │ + moval r3, r5 │ │ │ │ + ldral r2, [r4, #40] @ 0x28 │ │ │ │ + mov r2, r7 │ │ │ │ + asrs r4, r1, #15 │ │ │ │ movs r5, r6 │ │ │ │ - bgt.n 1e5da0 │ │ │ │ + bgt.n 1e5e40 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1e60d0 │ │ │ │ + b.n 1e6170 │ │ │ │ movs r7, r4 │ │ │ │ - add r7, pc, #848 @ (adr r7, 1e60a4 ) │ │ │ │ + add r0, sp, #144 @ 0x90 │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #656 @ (adr r7, 1e5fec ) │ │ │ │ + add r7, pc, #976 @ (adr r7, 1e612c ) │ │ │ │ movs r0, r5 │ │ │ │ - add r7, pc, #680 @ (adr r7, 1e6008 ) │ │ │ │ + add r7, pc, #1000 @ (adr r7, 1e6148 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r2, #40] @ 0x28 │ │ │ │ + ldrh r4, [r4, #42] @ 0x2a │ │ │ │ movs r0, r6 │ │ │ │ - add r7, pc, #392 @ (adr r7, 1e5ef0 ) │ │ │ │ + add r7, pc, #712 @ (adr r7, 1e6030 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r7, pc, #360 @ (adr r7, 1e5ed4 ) │ │ │ │ + add r7, pc, #680 @ (adr r7, 1e6014 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r6, pc, #736 @ (adr r6, 1e6050 ) │ │ │ │ + add r7, pc, #32 @ (adr r7, 1e5d90 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e5d70 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -156783,15 +156778,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r4, [r1, #16] │ │ │ │ movs r2, r7 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5f40029 │ │ │ │ + movw r0, #18473 @ 0x4829 │ │ │ │ │ │ │ │ 001e5dbc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #44] @ (1e5df8 ) │ │ │ │ @@ -156800,15 +156795,15 @@ │ │ │ │ blx 17e220 │ │ │ │ ldr r3, [pc, #36] @ (1e5dfc ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f938 │ │ │ │ + bl 43f988 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -156846,53 +156841,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (1e5e6c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + asrs r4, r7, #5 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, pc, #8 @ (adr r6, 1e5e74 ) │ │ │ │ + add r6, pc, #328 @ (adr r6, 1e5fb4 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #456 @ (adr r4, 1e6038 ) │ │ │ │ + add r4, pc, #776 @ (adr r4, 1e6178 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e5e70 : │ │ │ │ b.w 1f2b28 │ │ │ │ │ │ │ │ 001e5e74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 17e220 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr.w ip, [pc, #80] @ 1e5ee4 │ │ │ │ ldr r2, [pc, #80] @ (1e5ee8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (1e5eec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 1f2b2c │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -156908,30 +156903,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r2, r2, #3 │ │ │ │ + asrs r2, r4, #4 │ │ │ │ movs r5, r6 │ │ │ │ - bls.n 1e5df4 │ │ │ │ + bls.n 1e5e94 │ │ │ │ movs r7, r4 │ │ │ │ - svc 22 │ │ │ │ + svc 102 @ 0x66 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001e5ef0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 2350d0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 42aba4 │ │ │ │ + bl 42abf4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 1e5f1a │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e104 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -156949,21 +156944,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (1e5f80 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 17e970 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f57e8 │ │ │ │ + bl 2f5838 │ │ │ │ ldr r1, [pc, #56] @ (1e5f84 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3a78 │ │ │ │ + bl 2f3ac8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42aba4 │ │ │ │ + bl 42abf4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 1e5f6a │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e104 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -156972,35 +156967,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - pop {r1, r2, r4, r5} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ movs r3, r5 │ │ │ │ bl fffedf86 <__bss_end__@@Base+0xff98c896> │ │ │ │ │ │ │ │ 001e5f88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (1e5fdc ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 17e970 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f57e8 │ │ │ │ + bl 2f5838 │ │ │ │ ldr r1, [pc, #56] @ (1e5fe0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3a78 │ │ │ │ + bl 2f3ac8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42aba4 │ │ │ │ + bl 42abf4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 1e5fc6 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e104 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -157009,15 +157004,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbnz r2, 1e6056 │ │ │ │ + pop {r1, r3, r5} │ │ │ │ movs r3, r5 │ │ │ │ bl c5fe2 │ │ │ │ │ │ │ │ 001e5fe4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -157026,31 +157021,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (1e6068 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f63f0 │ │ │ │ + bl 2f6440 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 1e6044 │ │ │ │ ldr r4, [pc, #96] @ (1e606c ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (1e6070 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 17e220 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 43f938 │ │ │ │ + bl 43f988 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -157063,56 +157058,56 @@ │ │ │ │ ldr r1, [pc, #44] @ (1e607c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e6030 │ │ │ │ nop │ │ │ │ - add r4, pc, #504 @ (adr r4, 1e6260 ) │ │ │ │ + add r4, pc, #824 @ (adr r4, 1e63a0 ) │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r6, 1e60c8 │ │ │ │ + cbnz r6, 1e60dc │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r3, #29 │ │ │ │ + lsrs r4, r5, #30 │ │ │ │ movs r5, r6 │ │ │ │ - add r4, pc, #584 @ (adr r4, 1e62bc ) │ │ │ │ + add r4, pc, #904 @ (adr r4, 1e63fc ) │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r3, #28 │ │ │ │ + lsrs r6, r5, #29 │ │ │ │ movs r5, r6 │ │ │ │ - add r4, pc, #192 @ (adr r4, 1e613c ) │ │ │ │ + add r4, pc, #512 @ (adr r4, 1e627c ) │ │ │ │ movs r0, r5 │ │ │ │ - add r2, pc, #392 @ (adr r2, 1e6208 ) │ │ │ │ + add r2, pc, #712 @ (adr r2, 1e6348 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e6080 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2efa7c │ │ │ │ - bl 2f378c │ │ │ │ + bl 2efacc │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #92] @ (1e60fc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f333c │ │ │ │ + bl 2f338c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 1e60ce │ │ │ │ ldr r3, [pc, #84] @ (1e6100 ) │ │ │ │ ldr r2, [pc, #84] @ (1e6104 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -157122,42 +157117,42 @@ │ │ │ │ ldr r1, [pc, #56] @ (1e6110 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #419 @ 0x1a3 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r4, pc, #136 @ (adr r4, 1e6188 ) │ │ │ │ + add r4, pc, #456 @ (adr r4, 1e62c8 ) │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r7, #26 │ │ │ │ + lsrs r6, r1, #28 │ │ │ │ movs r5, r6 │ │ │ │ - add r4, pc, #400 @ (adr r4, 1e6298 ) │ │ │ │ + add r4, pc, #720 @ (adr r4, 1e63d8 ) │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r2, #26 │ │ │ │ + lsrs r6, r4, #27 │ │ │ │ movs r5, r6 │ │ │ │ - add r4, pc, #0 @ (adr r4, 1e6110 ) │ │ │ │ + add r4, pc, #320 @ (adr r4, 1e6250 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r1, pc, #872 @ (adr r1, 1e647c ) │ │ │ │ + add r2, pc, #168 @ (adr r2, 1e61bc ) │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1e6124 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ adds r4, #170 @ 0xaa │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -157166,15 +157161,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (1e6460 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (1e6464 ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 1e6450 │ │ │ │ add r3, pc │ │ │ │ @@ -157187,577 +157182,577 @@ │ │ │ │ ldr r3, [pc, #764] @ (1e6470 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #216] @ 0xd8 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r2, [pc, #744] @ (1e6474 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (1e6478 ) │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #740] @ (1e647c ) │ │ │ │ ldr r2, [pc, #740] @ (1e6480 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r2, [pc, #728] @ (1e6484 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (1e6488 ) │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #724] @ (1e648c ) │ │ │ │ ldr r2, [pc, #724] @ (1e6490 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r2, [pc, #712] @ (1e6494 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (1e6498 ) │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #708] @ (1e649c ) │ │ │ │ ldr r2, [pc, #708] @ (1e64a0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r2, [pc, #696] @ (1e64a4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (1e64a8 ) │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #692] @ (1e64ac ) │ │ │ │ ldr r2, [pc, #692] @ (1e64b0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r2, [pc, #680] @ (1e64b4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (1e64b8 ) │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #676] @ (1e64bc ) │ │ │ │ ldr r2, [pc, #676] @ (1e64c0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r2, [pc, #664] @ (1e64c4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #656] @ (1e64c8 ) │ │ │ │ ldr r1, [pc, #656] @ (1e64cc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (1e64d0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (1e64d4 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r2, [pc, #640] @ (1e64d8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (1e64dc ) │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #636] @ (1e64e0 ) │ │ │ │ ldr r1, [pc, #636] @ (1e64e4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (1e64e8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (1e64ec ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r2, [pc, #620] @ (1e64f0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #612] @ (1e64f4 ) │ │ │ │ ldr r1, [pc, #612] @ (1e64f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (1e64fc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (1e6500 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r2, [pc, #596] @ (1e6504 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #588] @ (1e6508 ) │ │ │ │ ldr r1, [pc, #592] @ (1e650c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (1e6510 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (1e6514 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r2, [pc, #576] @ (1e6518 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r1, [pc, #568] @ (1e651c ) │ │ │ │ ldr r3, [pc, #568] @ (1e6520 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (1e6524 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r2, [pc, #560] @ (1e6528 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r1, [pc, #552] @ (1e652c ) │ │ │ │ ldr r3, [pc, #552] @ (1e6530 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (1e6534 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #544] @ (1e6538 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r1, [pc, #536] @ (1e653c ) │ │ │ │ ldr r3, [pc, #536] @ (1e6540 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (1e6544 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #528] @ (1e6548 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #520] @ (1e654c ) │ │ │ │ ldr r2, [pc, #520] @ (1e6550 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #520] @ (1e6554 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r1, [pc, #512] @ (1e6558 ) │ │ │ │ ldr r3, [pc, #516] @ (1e655c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #516] @ (1e6560 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #504] @ (1e6564 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r1, [pc, #496] @ (1e6568 ) │ │ │ │ ldr r3, [pc, #500] @ (1e656c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #500] @ (1e6570 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #488] @ (1e6574 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r1, [pc, #480] @ (1e6578 ) │ │ │ │ ldr r3, [pc, #484] @ (1e657c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #484] @ (1e6580 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r2, [pc, #472] @ (1e6584 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r1, [pc, #464] @ (1e6588 ) │ │ │ │ ldr r3, [pc, #468] @ (1e658c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #468] @ (1e6590 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #456] @ (1e6594 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r1, [pc, #448] @ (1e6598 ) │ │ │ │ ldr r3, [pc, #452] @ (1e659c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f5cc8 │ │ │ │ + bl 2f5d18 │ │ │ │ ldr r2, [pc, #432] @ (1e65a0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r1, [pc, #424] @ (1e65a4 ) │ │ │ │ ldr r3, [pc, #428] @ (1e65a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #428] @ (1e65ac ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r2, [pc, #416] @ (1e65b0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r2, [pc, #408] @ (1e65b4 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #408] @ (1e65b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2f5cc8 │ │ │ │ + bl 2f5d18 │ │ │ │ ldr r2, [pc, #392] @ (1e65bc ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r2, [pc, #384] @ (1e65c0 ) │ │ │ │ ldr r1, [pc, #388] @ (1e65c4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #384] @ (1e65c8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #384] @ (1e65cc ) │ │ │ │ add r3, pc │ │ │ │ b.n 1e65d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u8 d0, d0, d7 │ │ │ │ - lsrs r0, r1, #29 │ │ │ │ + lsrs r0, r3, #30 │ │ │ │ movs r5, r6 │ │ │ │ - bvs.n 1e6424 │ │ │ │ + bvc.n 1e64c4 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 1e6550 │ │ │ │ + bgt.n 1e63f0 │ │ │ │ movs r7, r4 │ │ │ │ lsls r1, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3, r7} │ │ │ │ + ldmia r4, {r3, r4, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ asrs r5, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #696 @ (adr r3, 1e6730 ) │ │ │ │ + add r3, pc, #1016 @ (adr r3, 1e6870 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #744 @ (adr r3, 1e6764 ) │ │ │ │ + add r4, pc, #40 @ (adr r4, 1e64a4 ) │ │ │ │ movs r0, r5 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #696 @ (adr r3, 1e6740 ) │ │ │ │ + add r3, pc, #1016 @ (adr r3, 1e6880 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #712 @ (adr r3, 1e6754 ) │ │ │ │ + add r4, pc, #8 @ (adr r4, 1e6494 ) │ │ │ │ movs r0, r5 │ │ │ │ asrs r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #664 @ (adr r3, 1e6730 ) │ │ │ │ + add r3, pc, #984 @ (adr r3, 1e6870 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldrb.w r0, [sl, #44] @ 0x2c │ │ │ │ + str??.w r0, [sl, #44] @ 0x2c │ │ │ │ asrs r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #648 @ (adr r3, 1e6730 ) │ │ │ │ + add r3, pc, #968 @ (adr r3, 1e6870 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #856 @ (adr r3, 1e6804 ) │ │ │ │ + add r4, pc, #152 @ (adr r4, 1e6544 ) │ │ │ │ movs r0, r5 │ │ │ │ asrs r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #632 @ (adr r3, 1e6730 ) │ │ │ │ + add r3, pc, #952 @ (adr r3, 1e6870 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #712 @ (adr r3, 1e6784 ) │ │ │ │ + add r4, pc, #8 @ (adr r4, 1e64c4 ) │ │ │ │ movs r0, r5 │ │ │ │ asrs r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #664 @ (adr r3, 1e6760 ) │ │ │ │ + add r3, pc, #984 @ (adr r3, 1e68a0 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r5, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #808 @ (adr r3, 1e67f8 ) │ │ │ │ + add r4, pc, #104 @ (adr r4, 1e6538 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #712 @ (adr r3, 1e679c ) │ │ │ │ + add r4, pc, #8 @ (adr r4, 1e64dc ) │ │ │ │ movs r0, r5 │ │ │ │ lsrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #744 @ (adr r3, 1e67c4 ) │ │ │ │ + add r4, pc, #40 @ (adr r4, 1e6504 ) │ │ │ │ movs r0, r5 │ │ │ │ str r4, [r3, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ asrs r5, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #824 @ (adr r3, 1e6820 ) │ │ │ │ + add r4, pc, #120 @ (adr r4, 1e6560 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #728 @ (adr r3, 1e67c4 ) │ │ │ │ + add r4, pc, #24 @ (adr r4, 1e6504 ) │ │ │ │ movs r0, r5 │ │ │ │ subs r7, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 1e6504 │ │ │ │ + bhi.n 1e65a4 │ │ │ │ movs r7, r4 │ │ │ │ lsrs r1, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #776 @ (adr r3, 1e6804 ) │ │ │ │ + add r4, pc, #72 @ (adr r4, 1e6544 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #648 @ (adr r3, 1e6788 ) │ │ │ │ + add r3, pc, #968 @ (adr r3, 1e68c8 ) │ │ │ │ movs r0, r5 │ │ │ │ asrs r5, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #728 @ (adr r3, 1e67e0 ) │ │ │ │ + add r4, pc, #24 @ (adr r4, 1e6520 ) │ │ │ │ movs r0, r5 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #816 @ (adr r3, 1e6840 ) │ │ │ │ + add r4, pc, #112 @ (adr r4, 1e6580 ) │ │ │ │ movs r0, r5 │ │ │ │ - cmp r5, #156 @ 0x9c │ │ │ │ + cmp r5, #236 @ 0xec │ │ │ │ movs r4, r5 │ │ │ │ lsrs r3, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #784 @ (adr r3, 1e682c ) │ │ │ │ + add r4, pc, #80 @ (adr r4, 1e656c ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #936 @ (adr r3, 1e68c8 ) │ │ │ │ + add r4, pc, #232 @ (adr r4, 1e6608 ) │ │ │ │ movs r0, r5 │ │ │ │ asrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #928 @ (adr r3, 1e68cc ) │ │ │ │ + add r4, pc, #224 @ (adr r4, 1e660c ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #72 @ (adr r4, 1e6578 ) │ │ │ │ + add r4, pc, #392 @ (adr r4, 1e66b8 ) │ │ │ │ movs r0, r5 │ │ │ │ lsrs r1, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #64 @ (adr r4, 1e657c ) │ │ │ │ + add r4, pc, #384 @ (adr r4, 1e66bc ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #152 @ (adr r4, 1e65d8 ) │ │ │ │ + add r4, pc, #472 @ (adr r4, 1e6718 ) │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #128 @ (adr r4, 1e65cc ) │ │ │ │ + add r4, pc, #448 @ (adr r4, 1e670c ) │ │ │ │ movs r0, r5 │ │ │ │ lsls r7, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #200 @ (adr r4, 1e6620 ) │ │ │ │ + add r4, pc, #520 @ (adr r4, 1e6760 ) │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r0, #18] │ │ │ │ + strh r4, [r2, #20] │ │ │ │ movs r6, r5 │ │ │ │ lsrs r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #136 @ (adr r4, 1e65f0 ) │ │ │ │ + add r4, pc, #456 @ (adr r4, 1e6730 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #224 @ (adr r4, 1e664c ) │ │ │ │ + add r4, pc, #544 @ (adr r4, 1e678c ) │ │ │ │ movs r0, r5 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #200 @ (adr r4, 1e6640 ) │ │ │ │ + add r4, pc, #520 @ (adr r4, 1e6780 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #336 @ (adr r4, 1e66cc ) │ │ │ │ + add r4, pc, #656 @ (adr r4, 1e680c ) │ │ │ │ movs r0, r5 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #312 @ (adr r4, 1e66c0 ) │ │ │ │ + add r4, pc, #632 @ (adr r4, 1e6800 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #320 @ (adr r4, 1e66cc ) │ │ │ │ + add r4, pc, #640 @ (adr r4, 1e680c ) │ │ │ │ movs r0, r5 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #312 @ (adr r4, 1e66d0 ) │ │ │ │ + add r4, pc, #632 @ (adr r4, 1e6810 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #440 @ (adr r4, 1e6754 ) │ │ │ │ + add r4, pc, #760 @ (adr r4, 1e6894 ) │ │ │ │ movs r0, r5 │ │ │ │ ldc2 15, cr15, [r5, #-1020]! @ 0xfffffc04 │ │ │ │ - add r4, pc, #456 @ (adr r4, 1e676c ) │ │ │ │ + add r4, pc, #776 @ (adr r4, 1e68ac ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #576 @ (adr r4, 1e67e8 ) │ │ │ │ + add r4, pc, #896 @ (adr r4, 1e6928 ) │ │ │ │ movs r0, r5 │ │ │ │ lsls r7, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r3, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #584 @ (adr r4, 1e67fc ) │ │ │ │ + add r4, pc, #904 @ (adr r4, 1e693c ) │ │ │ │ movs r0, r5 │ │ │ │ adds r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #352] @ 0x160 │ │ │ │ + ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #584 @ (adr r4, 1e6808 ) │ │ │ │ + add r4, pc, #904 @ (adr r4, 1e6948 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r3, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, lr │ │ │ │ + cmp r0, r8 │ │ │ │ movs r2, r5 │ │ │ │ asrs r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #184 @ (adr r3, 1e6688 ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 1e67c8 ) │ │ │ │ movs r0, r5 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r2, [pc, #16] @ (1e65f0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f715c │ │ │ │ + b.w 2f71ac │ │ │ │ nop │ │ │ │ - add r3, pc, #232 @ (adr r3, 1e66dc ) │ │ │ │ + add r3, pc, #552 @ (adr r3, 1e681c ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 2f6358 │ │ │ │ + bl 2f63a8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f612c │ │ │ │ + bl 2f617c │ │ │ │ cbz r0, 1e662a │ │ │ │ ldr r1, [pc, #68] @ (1e665c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2f5f1c │ │ │ │ + b.w 2f5f6c │ │ │ │ ldr r3, [pc, #52] @ (1e6660 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #52] @ (1e6664 ) │ │ │ │ ldr r1, [pc, #52] @ (1e6668 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #168 @ (adr r2, 1e6708 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 1e6848 ) │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r2, #9 │ │ │ │ + lsrs r6, r4, #10 │ │ │ │ movs r5, r6 │ │ │ │ - add r3, pc, #96 @ (adr r3, 1e66c8 ) │ │ │ │ + add r3, pc, #416 @ (adr r3, 1e6808 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r2, pc, #1008 @ (adr r2, 1e6a5c ) │ │ │ │ + add r3, pc, #304 @ (adr r3, 1e679c ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (1e6748 ) │ │ │ │ @@ -157765,15 +157760,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (1e6750 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -157782,26 +157777,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 2f3790 │ │ │ │ + bl 2f37e0 │ │ │ │ cbz r0, 1e66ce │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1e671c │ │ │ │ blx 17f72c │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 1e6732 │ │ │ │ ldr r1, [pc, #112] @ (1e6754 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -157839,48 +157834,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (1e6760 ) │ │ │ │ ldr r0, [pc, #40] @ (1e6764 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - lsrs r4, r0, #8 │ │ │ │ + lsrs r4, r2, #9 │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 1e668c │ │ │ │ + bne.n 1e672c │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1e67b8 │ │ │ │ + bvc.n 1e6658 │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r2, #24] │ │ │ │ + strb r2, [r4, #25] │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r3, #23] │ │ │ │ + strb r6, [r5, #24] │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r1, #5 │ │ │ │ + lsrs r4, r3, #6 │ │ │ │ movs r5, r6 │ │ │ │ - add r1, pc, #1000 @ (adr r1, 1e6b4c ) │ │ │ │ + add r2, pc, #296 @ (adr r2, 1e688c ) │ │ │ │ movs r0, r5 │ │ │ │ - add r2, pc, #200 @ (adr r2, 1e6830 ) │ │ │ │ + add r2, pc, #520 @ (adr r2, 1e6970 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #124] @ (1e6800 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (1e6804 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (1e6808 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 17e524 │ │ │ │ @@ -157910,135 +157905,135 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r2, r0, #4 │ │ │ │ + lsrs r2, r2, #5 │ │ │ │ movs r5, r6 │ │ │ │ - beq.n 1e6734 │ │ │ │ + beq.n 1e67d4 │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 1e6864 │ │ │ │ + bvs.n 1e6904 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #196] @ (1e68f0 ) │ │ │ │ ldr r2, [pc, #200] @ (1e68f4 ) │ │ │ │ ldr r1, [pc, #200] @ (1e68f8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1e68e4 │ │ │ │ ldr r0, [pc, #180] @ (1e68fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r1, [pc, #176] @ (1e6900 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4e1c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1e6872 │ │ │ │ ldr r1, [pc, #164] @ (1e6904 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f5050 │ │ │ │ + bl 2f50a0 │ │ │ │ cbnz r0, 1e688e │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 2f6358 │ │ │ │ + bl 2f63a8 │ │ │ │ ldr.w r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r4 │ │ │ │ - bl 2f5ca0 │ │ │ │ + bl 2f5cf0 │ │ │ │ ldr r1, [pc, #104] @ (1e6908 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f4efc │ │ │ │ + bl 2f4f4c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e6870 │ │ │ │ ldr r1, [pc, #92] @ (1e690c ) │ │ │ │ movw r3, #1094 @ 0x446 │ │ │ │ ldr r2, [pc, #88] @ (1e6910 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (1e6914 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f725c │ │ │ │ + bl 2f72ac │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e6872 │ │ │ │ ldr r1, [pc, #64] @ (1e6918 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 2f5f1c │ │ │ │ + bl 2f5f6c │ │ │ │ b.n 1e6870 │ │ │ │ ldr r0, [pc, #52] @ (1e691c ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1e685e │ │ │ │ - lsrs r2, r3, #1 │ │ │ │ + lsrs r2, r5, #2 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + beq.n 1e697c │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 1e6808 │ │ │ │ + bpl.n 1e68a8 │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #376 @ (adr r1, 1e6a78 ) │ │ │ │ + add r1, pc, #696 @ (adr r1, 1e6bb8 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r1, pc, #408 @ (adr r1, 1e6a9c ) │ │ │ │ + add r1, pc, #728 @ (adr r1, 1e6bdc ) │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r0, #2 │ │ │ │ + adds r2, r2, #3 │ │ │ │ movs r2, r5 │ │ │ │ - add r1, pc, #216 @ (adr r1, 1e69e4 ) │ │ │ │ + add r1, pc, #536 @ (adr r1, 1e6b24 ) │ │ │ │ movs r0, r5 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsrs r0, r4, #32 │ │ │ │ movs r5, r6 │ │ │ │ - add r0, pc, #480 @ (adr r0, 1e6af4 ) │ │ │ │ + add r0, pc, #800 @ (adr r0, 1e6c34 ) │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r0, #32 │ │ │ │ + lsrs r6, r2, #1 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r1, [sp, #640] @ 0x280 │ │ │ │ + ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ movs r0, r5 │ │ │ │ - add r0, pc, #888 @ (adr r0, 1e6c98 ) │ │ │ │ + add r1, pc, #184 @ (adr r1, 1e69d8 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e6968 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158047,30 +158042,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e6970 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r1, #29 │ │ │ │ + lsls r6, r3, #30 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r6, {r2, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1e6a68 │ │ │ │ + bmi.n 1e6908 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e69bc │ │ │ │ sub sp, #8 │ │ │ │ @@ -158079,30 +158074,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e69c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r7, #27 │ │ │ │ + lsls r2, r1, #29 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r6!, {r4, r7} │ │ │ │ + ldmia r6, {r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1e6a14 │ │ │ │ + bmi.n 1e6ab4 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e6a0c │ │ │ │ sub sp, #12 │ │ │ │ @@ -158110,29 +158105,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e6a14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r6, r4, #26 │ │ │ │ + lsls r6, r6, #27 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5} │ │ │ │ + ldmia r6!, {r2, r3, r7} │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1e69bc │ │ │ │ + bmi.n 1e6a5c │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e6a60 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158141,30 +158136,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e6a68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r2, #25 │ │ │ │ + lsls r6, r4, #26 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1e6970 │ │ │ │ + bcc.n 1e6a10 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e6ab0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158172,29 +158167,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e6ab8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r2, r0, #24 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r5!, {r3, r4, r7} │ │ │ │ + ldmia r5, {r3, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1e6b18 │ │ │ │ + bcc.n 1e6bb8 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e6b00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158202,29 +158197,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e6b08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r0, #24 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r5!, {r3, r6} │ │ │ │ + ldmia r5!, {r3, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1e6ac8 │ │ │ │ + bcc.n 1e6b68 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e6b54 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158233,30 +158228,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e6b5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r4, #21 │ │ │ │ + lsls r2, r6, #22 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r3, r6} │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1e6a7c │ │ │ │ + bcs.n 1e6b1c │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e6ba4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158264,29 +158259,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e6bac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r6, r1, #20 │ │ │ │ + lsls r6, r3, #21 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r4!, {r2, r5, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1e6c24 │ │ │ │ + bcs.n 1e6ac4 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e6bf4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158294,29 +158289,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e6bfc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r6, r7, #18 │ │ │ │ + lsls r6, r1, #20 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r4, {r2, r4, r6} │ │ │ │ + ldmia r4!, {r2, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - bne.n 1e6bd4 │ │ │ │ + bcs.n 1e6c74 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e6c48 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158325,30 +158320,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e6c50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r5, #17 │ │ │ │ + lsls r6, r7, #18 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r4!, {r2} │ │ │ │ + ldmia r4, {r2, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ - bne.n 1e6b88 │ │ │ │ + bne.n 1e6c28 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e6c98 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158356,29 +158351,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e6ca0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r5, #17 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r3!, {r4, r5, r7} │ │ │ │ + ldmia r4!, {} │ │ │ │ movs r7, r4 │ │ │ │ - bne.n 1e6d30 │ │ │ │ + bne.n 1e6bd0 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e6cec │ │ │ │ sub sp, #8 │ │ │ │ @@ -158387,30 +158382,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e6cf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r1, #15 │ │ │ │ + lsls r2, r3, #16 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r3!, {r5, r6} │ │ │ │ + ldmia r3!, {r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 1e6ce4 │ │ │ │ + bne.n 1e6d84 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e6d3c │ │ │ │ sub sp, #12 │ │ │ │ @@ -158418,29 +158413,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e6d44 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r6, r6, #13 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldmia r3, {r2, r3, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 1e6c8c │ │ │ │ + beq.n 1e6d2c │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e6d90 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158449,30 +158444,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e6d98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r6, r4, #12 │ │ │ │ + lsls r6, r6, #13 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 1e6e40 │ │ │ │ + beq.n 1e6ce0 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e6de0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158480,29 +158475,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e6de8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r2, #11 │ │ │ │ + lsls r2, r4, #12 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r2!, {r3, r5, r6} │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + beq.n 1e6e88 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e6e34 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158511,30 +158506,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e6e3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r2, r0, #10 │ │ │ │ + lsls r2, r2, #11 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r2!, {r3, r4} │ │ │ │ + ldmia r2!, {r3, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e6e84 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158542,29 +158537,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e6e8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r5, #8 │ │ │ │ + lsls r6, r7, #9 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1!, {r2, r6, r7} │ │ │ │ + ldmia r2, {r2, r4} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r7!, {r1, r3, r4, r6} │ │ │ │ + ldmia r7, {r1, r3, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1e6ee0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158573,32 +158568,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (1e6ee8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r3, #7 │ │ │ │ + lsls r6, r5, #8 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1!, {r2, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r7!, {r1, r3} │ │ │ │ + ldmia r7!, {r1, r3, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 1e6f74 │ │ │ │ sub sp, #24 │ │ │ │ @@ -158616,25 +158611,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (1e6f88 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #84] @ (1e6f8c ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3ed42c │ │ │ │ + bl 3ed47c │ │ │ │ ldr r2, [pc, #64] @ (1e6f90 ) │ │ │ │ ldr r3, [pc, #44] @ (1e6f7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -158644,23 +158639,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - lsls r2, r0, #6 │ │ │ │ + lsls r2, r2, #7 │ │ │ │ movs r5, r6 │ │ │ │ ldrsb r2, [r0, r6] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r3, r4, r7} │ │ │ │ + ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1, {r1} │ │ │ │ + ldmia r1, {r1, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ ldrsb r4, [r3, r5] │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r0, r5] │ │ │ │ movs r2, r7 │ │ │ │ @@ -158684,25 +158679,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 42692c │ │ │ │ + bl 42697c │ │ │ │ ldr r2, [pc, #60] @ (1e7034 ) │ │ │ │ ldr r3, [pc, #44] @ (1e7028 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -158713,23 +158708,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + lsls r2, r5, #4 │ │ │ │ movs r5, r6 │ │ │ │ ldrsb r6, [r2, r3] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -158749,23 +158744,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ vldr d7, [pc, #64] @ 1e70c8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42692c │ │ │ │ + bl 42697c │ │ │ │ cbz r0, 1e70a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #64] @ (1e70e4 ) │ │ │ │ ldr r3, [pc, #52] @ (1e70d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158779,23 +158774,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - movs r6, r6 │ │ │ │ + lsls r6, r0, #2 │ │ │ │ movs r5, r6 │ │ │ │ ldrsb r2, [r6, r0] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r4, r6} │ │ │ │ + ldmia r5, {r1, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r7!, {r1, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1} │ │ │ │ movs r7, r4 │ │ │ │ strb r0, [r6, r7] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -158815,30 +158810,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3e80c8 │ │ │ │ + bl 3e8118 │ │ │ │ cbz r0, 1e7156 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 1851ac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3e7d5c │ │ │ │ + bl 3e7dac │ │ │ │ ldr r2, [pc, #60] @ (1e7194 ) │ │ │ │ ldr r3, [pc, #44] @ (1e7188 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -158849,22 +158844,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - vmvn.i32 d0, #228 @ 0x000000e4 │ │ │ │ + vshr.u16 d16, d20, #10 │ │ │ │ strb r6, [r0, r6] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r5, r7} │ │ │ │ + ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r7!, {r2} │ │ │ │ + stmia r7!, {r2, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ strb r2, [r7, r4] │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -158874,23 +158869,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1e71d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - mrc2 0, 6, r0, cr6, cr4, {1} │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + vqadd.u32 d0, d6, d20 │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r4!, {r1} │ │ │ │ + ldmia r4, {r1, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1e7214 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158898,23 +158893,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1e721c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - mrc2 0, 4, r0, cr2, cr4, {1} │ │ │ │ - stmia r6!, {r3, r5} │ │ │ │ + mcr2 0, 7, r0, cr2, cr4, {1} │ │ │ │ + stmia r6!, {r3, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1e7258 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158922,23 +158917,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1e7260 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - mcr2 0, 2, r0, cr14, cr4, {1} │ │ │ │ - stmia r5!, {r2, r5, r6, r7} │ │ │ │ + mrc2 0, 4, r0, cr14, cr4, {1} │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1e729c │ │ │ │ sub sp, #12 │ │ │ │ @@ -158946,23 +158941,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1e72a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - mcr2 0, 0, r0, cr10, cr4, {1} │ │ │ │ - stmia r5!, {r5, r7} │ │ │ │ + mrc2 0, 2, r0, cr10, cr4, {1} │ │ │ │ + stmia r5!, {r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5} │ │ │ │ + ldmia r3!, {r1, r2, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1e72e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158970,23 +158965,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1e72e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - stc2l 0, cr0, [r6, #208] @ 0xd0 │ │ │ │ - stmia r5!, {r2, r3, r4, r6} │ │ │ │ + mrc2 0, 0, r0, cr6, cr4, {1} │ │ │ │ + stmia r5!, {r2, r3, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r6} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1e7328 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158994,24 +158989,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1e7330 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r2, #208] @ 0xd0 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + ldc2l 0, cr0, [r2, #208] @ 0xd0 │ │ │ │ + stmia r5!, {r3, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1e7370 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159019,24 +159014,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1e7378 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [sl, #-208]! @ 0xffffff30 │ │ │ │ - stmia r4!, {r4, r6, r7} │ │ │ │ + stc2 0, cr0, [sl, #208] @ 0xd0 │ │ │ │ + stmia r5!, {r5} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2, {r1, r2, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1e73b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159044,24 +159039,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1e73c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [r2], #208 @ 0xd0 │ │ │ │ - stmia r4!, {r3, r7} │ │ │ │ + stc2l 0, cr0, [r2, #-208] @ 0xffffff30 │ │ │ │ + stmia r4!, {r3, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1e7400 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159069,24 +159064,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1e7408 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [sl], #208 @ 0xd0 │ │ │ │ - stmia r4!, {r6} │ │ │ │ + ldc2l 0, cr0, [sl], #208 @ 0xd0 │ │ │ │ + stmia r4!, {r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r5} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1e744c │ │ │ │ sub sp, #12 │ │ │ │ @@ -159094,25 +159089,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (1e7454 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r2], #-208 @ 0xffffff30 │ │ │ │ - stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ + ldc2 0, cr0, [r2], #208 @ 0xd0 │ │ │ │ + stmia r4!, {r3, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1, {r1, r2, r3, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 1e74fc │ │ │ │ sub sp, #20 │ │ │ │ @@ -159130,28 +159125,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3ed6c0 │ │ │ │ + bl 3ed710 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 1e74e4 │ │ │ │ cbz r1, 1e74c0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 3e8d34 │ │ │ │ + bl 3e8d84 │ │ │ │ ldr r2, [pc, #76] @ (1e7510 ) │ │ │ │ ldr r3, [pc, #64] @ (1e7504 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -159166,25 +159161,25 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 184b04 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e74c0 │ │ │ │ - bl 3e8d34 │ │ │ │ + bl 3e8d84 │ │ │ │ b.n 1e74c0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - ldc2 0, cr0, [r6], {52} @ 0x34 │ │ │ │ + stc2l 0, cr0, [r6], #-208 @ 0xffffff30 │ │ │ │ strh r6, [r2, r0] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r4, r5} │ │ │ │ + ldmia r1!, {r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r3!, {r2, r4, r7} │ │ │ │ + stmia r3!, {r2, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -159204,15 +159199,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (1e75f8 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -159239,15 +159234,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (1e75fc ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3ed8b8 │ │ │ │ + bl 3ed908 │ │ │ │ ldr r2, [pc, #68] @ (1e7600 ) │ │ │ │ ldr r3, [pc, #44] @ (1e75ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -159258,22 +159253,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb5a0034 │ │ │ │ + @ instruction: 0xfbaa0034 │ │ │ │ str r2, [r3, r5] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r4, r5, r6} │ │ │ │ + ldmia r0!, {r2, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r5} │ │ │ │ movs r7, r4 │ │ │ │ str r6, [r5, r4] │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, r3] │ │ │ │ movs r2, r7 │ │ │ │ @@ -159299,15 +159294,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 1807b8 │ │ │ │ @@ -159323,17 +159318,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 1e7652 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 3e80c8 │ │ │ │ + bl 3e8118 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3e7d5c │ │ │ │ + bl 3e7dac │ │ │ │ ldr r2, [pc, #64] @ (1e76d0 ) │ │ │ │ ldr r3, [pc, #52] @ (1e76c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -159344,22 +159339,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xfa6c0034 │ │ │ │ + @ instruction: 0xfabc0034 │ │ │ │ str r6, [r5, r1] │ │ │ │ movs r2, r7 │ │ │ │ - stmia r7!, {r1, r2, r3, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ movs r7, r4 │ │ │ │ str r2, [r0, r0] │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -159369,32 +159364,32 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (1e772c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 1e7712 │ │ │ │ - bl 2f5d90 │ │ │ │ + bl 2f5de0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsb.w r0, [sl, #52] @ 0x34 │ │ │ │ - stmia r1!, {r4, r5} │ │ │ │ + vld1.8 @ instruction: 0xf9ea0034 │ │ │ │ + stmia r1!, {r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r6!, {r1, r2, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1e7780 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159403,33 +159398,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (1e7788 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsh.w r0, [lr, r4, lsl #3] │ │ │ │ - stmia r0!, {r2, r4, r6, r7} │ │ │ │ + vst1.8 @ instruction: 0xf98e0034 │ │ │ │ + stmia r1!, {r2, r5} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r6!, {r1, r3, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1e77dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -159438,33 +159433,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (1e77e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str??.w r0, [r2, #52] @ 0x34 │ │ │ │ - stmia r0!, {r3, r4, r5, r6} │ │ │ │ + ldrsh.w r0, [r2, r4, lsl #3] │ │ │ │ + stmia r0!, {r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r6!, {r1, r2, r3} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1e7838 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159473,33 +159468,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (1e7840 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb.w r0, [r6, #52] @ 0x34 │ │ │ │ - stmia r0!, {r2, r3, r4} │ │ │ │ + ldr.w r0, [r6, #52] @ 0x34 │ │ │ │ + stmia r0!, {r2, r3, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r5!, {r1, r4, r5, r7} │ │ │ │ + stmia r6!, {r1} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1e7894 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159508,33 +159503,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (1e789c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh.w r0, [sl, r4, lsl #3] │ │ │ │ - nop {12} │ │ │ │ + ldr??.w r0, [sl, r4, lsl #3] │ │ │ │ + stmia r0!, {r4} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r5!, {r1, r2, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1e78f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159543,33 +159538,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (1e78fc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf7ce0034 │ │ │ │ - itt vs │ │ │ │ - movvs r7, r4 │ │ │ │ - stmiavs r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldrb.w r0, [lr, r4, lsl #3] │ │ │ │ + ite lt │ │ │ │ + movlt r7, r4 │ │ │ │ + stmiage r5!, {r1, r3, r6} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1e7954 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159578,33 +159573,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (1e795c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf76e0034 │ │ │ │ - itt eq │ │ │ │ - moveq r7, r4 │ │ │ │ - stmiaeq r4!, {r1, r3, r4, r7} │ │ │ │ + @ instruction: 0xf7be0034 │ │ │ │ + ite pl │ │ │ │ + movpl r7, r4 │ │ │ │ + stmiami r4!, {r1, r3, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1e79b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159613,33 +159608,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (1e79bc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf70e0034 │ │ │ │ - bkpt 0x00a4 │ │ │ │ + @ instruction: 0xf75e0034 │ │ │ │ + bkpt 0x00f4 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r4!, {r1, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r3, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1e7a14 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159648,33 +159643,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (1e7a1c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subw r0, lr, #2100 @ 0x834 │ │ │ │ - bkpt 0x0044 │ │ │ │ + @ instruction: 0xf6fe0034 │ │ │ │ + bkpt 0x0094 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r5} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 1e7a7c │ │ │ │ sub sp, #8 │ │ │ │ @@ -159684,15 +159679,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (1e7a80 ) │ │ │ │ add.w r2, ip, #116 @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (1e7a84 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 20f728 │ │ │ │ cbz r0, 1e7a68 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 17e524 │ │ │ │ @@ -159703,18 +159698,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf6500034 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + subw r0, r0, #2100 @ 0x834 │ │ │ │ + stmia r3!, {r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x002c │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (1e7b14 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -159722,15 +159717,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (1e7b1c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 17e524 │ │ │ │ @@ -159754,18 +159749,18 @@ │ │ │ │ blx 17e524 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17e520 │ │ │ │ - @ instruction: 0xf5e80034 │ │ │ │ - pop {r1, r7, pc} │ │ │ │ + @ instruction: 0xf6380034 │ │ │ │ + pop {r1, r4, r6, r7, pc} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r3!, {r1, r2, r4} │ │ │ │ + stmia r3!, {r1, r2, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (1e7bc8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -159775,15 +159770,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (1e7bd0 ) │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #132] @ (1e7bd4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cbz r0, 1e7b96 │ │ │ │ ldr r1, [pc, #124] @ (1e7bd8 ) │ │ │ │ @@ -159814,35 +159809,35 @@ │ │ │ │ ldr r1, [pc, #56] @ (1e7bdc ) │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r4, [pc, #56] @ (1e7be0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adcs.w r0, r0, #11796480 @ 0xb40000 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ + sub.w r0, r0, #11796480 @ 0xb40000 │ │ │ │ + stmia r2!, {r2, r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - pop {r5, r6, r7} │ │ │ │ + pop {r4, r5, pc} │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r6, r6] │ │ │ │ + ldrb r6, [r0, r0] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r2, [r2, #58] @ 0x3a │ │ │ │ + ldrh r2, [r4, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r6, [r1, #44] @ 0x2c │ │ │ │ + ldrh r6, [r3, #46] @ 0x2e │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r2, #50] @ 0x32 │ │ │ │ + ldrh r4, [r4, #52] @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 1e7ccc │ │ │ │ @@ -159872,35 +159867,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3ed42c │ │ │ │ + bl 3ed47c │ │ │ │ cbz r0, 1e7c96 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 1e7c78 │ │ │ │ mov r1, r4 │ │ │ │ bl 220ce0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 1e7c76 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3e8cf8 │ │ │ │ + bl 3e8d48 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 1e7c9e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 1e7c8a │ │ │ │ mov r1, r4 │ │ │ │ bl 220ce0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -159908,15 +159903,15 @@ │ │ │ │ bne.n 1e7c66 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 1e6768 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 17ee5c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #72] @ (1e7ce8 ) │ │ │ │ ldr r3, [pc, #44] @ (1e7cd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -159936,18 +159931,18 @@ │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #560] @ (1e7f08 ) │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 1e7d5c │ │ │ │ + pop {r6} │ │ │ │ movs r7, r4 │ │ │ │ - orrs.w r0, r6, #11796480 @ 0xb40000 │ │ │ │ - stmia r1!, {r2, r7} │ │ │ │ + @ instruction: 0xf4a60034 │ │ │ │ + stmia r1!, {r2, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ ldr r1, [pc, #968] @ (1e80b4 ) │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -159967,15 +159962,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (1e7e44 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -160040,15 +160035,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (1e7e48 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3ed6c0 │ │ │ │ + bl 3ed710 │ │ │ │ ldr r2, [pc, #64] @ (1e7e4c ) │ │ │ │ ldr r3, [pc, #44] @ (1e7e38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -160058,22 +160053,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xf3820034 │ │ │ │ + @ instruction: 0xf3d20034 │ │ │ │ ldr r1, [pc, #520] @ (1e8040 ) │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r2, 1e7e84 │ │ │ │ + cbnz r2, 1e7e98 │ │ │ │ movs r7, r4 │ │ │ │ ldr r1, [pc, #336] @ (1e7f98 ) │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #544] @ (1e8070 ) │ │ │ │ movs r2, r7 │ │ │ │ @@ -160097,24 +160092,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 1807b8 │ │ │ │ movs r3, #0 │ │ │ │ @@ -160136,36 +160131,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (1e800c ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f6a68 │ │ │ │ + bl 2f6ab8 │ │ │ │ ldr r2, [pc, #276] @ (1e8010 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 2f7020 │ │ │ │ + bl 2f7070 │ │ │ │ ldr r1, [pc, #268] @ (1e8014 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (1e8018 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (1e801c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f6a68 │ │ │ │ + bl 2f6ab8 │ │ │ │ ldr r2, [pc, #252] @ (1e8020 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 2f7020 │ │ │ │ + bl 2f7070 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -160210,70 +160205,70 @@ │ │ │ │ ldr r2, [pc, #132] @ (1e8030 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f6a68 │ │ │ │ + bl 2f6ab8 │ │ │ │ ldr r2, [pc, #116] @ (1e8034 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (1e8038 ) │ │ │ │ - bl 2f7020 │ │ │ │ + bl 2f7070 │ │ │ │ ldr r3, [pc, #108] @ (1e803c ) │ │ │ │ ldr r2, [pc, #112] @ (1e8040 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f6980 │ │ │ │ + bl 2f69d0 │ │ │ │ ldr r2, [pc, #100] @ (1e8044 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 2f7020 │ │ │ │ + bl 2f7070 │ │ │ │ b.n 1e7ece │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #184] @ (1e80ac ) │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - itee mi │ │ │ │ - movmi r7, r4 │ │ │ │ - @ instruction: 0xf2160034 │ │ │ │ - cbnz r0, 1e8030 @ unpredictable │ │ │ │ + ittt ls │ │ │ │ + movls r7, r4 │ │ │ │ + @ instruction: 0xf2660034 │ │ │ │ + revls r0, r0 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r2, #30] │ │ │ │ + ldrh r4, [r4, #32] │ │ │ │ movs r0, r5 │ │ │ │ mrc 15, 2, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ - ldrh r4, [r0, #30] │ │ │ │ + ldrh r4, [r2, #32] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r0, #32] │ │ │ │ + ldrh r4, [r2, #34] @ 0x22 │ │ │ │ movs r0, r5 │ │ │ │ stc 15, cr15, [pc, #1020] @ 1e8418 │ │ │ │ ldcl 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - ldrh r6, [r6, #30] │ │ │ │ + ldrh r6, [r0, #34] @ 0x22 │ │ │ │ movs r0, r5 │ │ │ │ bx r3 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r1, #20] │ │ │ │ + ldrh r0, [r3, #22] │ │ │ │ movs r0, r5 │ │ │ │ mrc 15, 1, APSR_nzcv, cr11, cr15, {7} │ │ │ │ mcr 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ - ldrh r0, [r7, #18] │ │ │ │ + ldrh r0, [r1, #22] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r6, #22] │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl ffe1c042 <__bss_end__@@Base+0xff7ba952> │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r6, #22] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r5, [pc, #560] @ (1e828c ) │ │ │ │ @@ -160306,31 +160301,31 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 3ed8b8 │ │ │ │ + bl 3ed908 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e816e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1e81a0 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -160382,17 +160377,17 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ ldrb.w r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e81e6 │ │ │ │ ldrd r2, r3, [r0, #40] @ 0x28 │ │ │ │ strd r2, r3, [r5, #88] @ 0x58 │ │ │ │ - bl 3e8d70 │ │ │ │ + bl 3e8dc0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #304] @ (1e82a8 ) │ │ │ │ ldr r3, [pc, #276] @ (1e8290 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -160427,15 +160422,15 @@ │ │ │ │ ldr r4, [pc, #228] @ (1e82b4 ) │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1e816a │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ b.n 1e8166 │ │ │ │ ldr r3, [pc, #200] @ (1e82b8 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -160443,15 +160438,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (1e82c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1e816a │ │ │ │ ldr r3, [pc, #184] @ (1e82c4 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #180] @ (1e82c8 ) │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ @@ -160461,15 +160456,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #657 @ 0x291 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1e816a │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #144] @ (1e82d0 ) │ │ │ │ ldr r1, [pc, #148] @ (1e82d4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -160478,15 +160473,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #663 @ 0x297 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1e816a │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (1e82dc ) │ │ │ │ ldr r1, [pc, #120] @ (1e82e0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -160495,58 +160490,58 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1e816a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ mov r4, r6 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r6, #52 @ 0x34 │ │ │ │ - @ instruction: 0xb792 │ │ │ │ + orrs.w r0, r6, #52 @ 0x34 │ │ │ │ + @ instruction: 0xb7e2 │ │ │ │ movs r7, r4 │ │ │ │ - pop {r2, r5, pc} │ │ │ │ + pop {r2, r4, r5, r6, pc} │ │ │ │ movs r7, r4 │ │ │ │ cmp r2, r3 │ │ │ │ movs r2, r7 │ │ │ │ - mrc 0, 5, r0, cr12, cr4, {1} │ │ │ │ - strh r4, [r4, #58] @ 0x3a │ │ │ │ + vqadd.s8 d0, d12, d20 │ │ │ │ + strh r4, [r6, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r6, [r2, #12] │ │ │ │ + ldrh r6, [r4, #14] │ │ │ │ movs r0, r5 │ │ │ │ - mrc 0, 4, r0, cr4, cr4, {1} │ │ │ │ - ldrh r2, [r2, #20] │ │ │ │ + mcr 0, 7, r0, cr4, cr4, {1} │ │ │ │ + ldrh r2, [r4, #22] │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r7, #56] @ 0x38 │ │ │ │ + strh r4, [r1, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ - mrc 0, 3, r0, cr0, cr4, {1} │ │ │ │ - strh r4, [r2, #56] @ 0x38 │ │ │ │ + mcr 0, 6, r0, cr0, cr4, {1} │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r2, [r1, #10] │ │ │ │ + ldrh r2, [r3, #12] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r3, #10] │ │ │ │ + ldrh r4, [r5, #12] │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r6, #54] @ 0x36 │ │ │ │ + strh r2, [r0, #58] @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ - mrc 0, 1, r0, cr10, cr4, {1} │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + mcr 0, 4, r0, cr10, cr4, {1} │ │ │ │ + ldrh r4, [r5, #14] │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r3, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ - mrc 0, 0, r0, cr2, cr4, {1} │ │ │ │ + mcr 0, 3, r0, cr2, cr4, {1} │ │ │ │ │ │ │ │ 001e82e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -160574,25 +160569,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (1e8398 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1e8388 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3780 │ │ │ │ - bl 2f37a4 │ │ │ │ + bl 2f37d0 │ │ │ │ + bl 2f37f4 │ │ │ │ ldr.w r4, [r6, #164] @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 1e8388 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f333c │ │ │ │ + bl 2f338c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -160607,31 +160602,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsh r6, [r2, r1] │ │ │ │ + ldrsh r6, [r4, r2] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e839c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f37a4 │ │ │ │ + bl 2f37f4 │ │ │ │ ldr.w r4, [r4, #164] @ 0xa4 │ │ │ │ cbz r4, 1e83ea │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f333c │ │ │ │ + bl 2f338c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -160656,24 +160651,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (1e84e4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #208] @ (1e84e8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (1e84ec ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -160699,15 +160694,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 1805f8 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 1e8494 │ │ │ │ - bl 2f5e4c │ │ │ │ + bl 2f5e9c │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 1807b8 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -160731,40 +160726,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [r0], #-208 @ 0xffffff30 │ │ │ │ - push {r1, r2} │ │ │ │ + stcl 0, cr0, [r0], {52} @ 0x34 │ │ │ │ + push {r1, r2, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r2, 1e8516 │ │ │ │ + cbnz r2, 1e852a │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001e84f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (1e88d0 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #964] @ (1e88d4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (1e88d8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e885a │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -160941,15 +160936,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #869 @ 0x365 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -160960,27 +160955,27 @@ │ │ │ │ ldr r1, [pc, #408] @ (1e88f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #929 @ 0x3a1 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e870c │ │ │ │ ldr r3, [pc, #392] @ (1e88f4 ) │ │ │ │ mov.w r2, #844 @ 0x34c │ │ │ │ ldr r4, [pc, #388] @ (1e88f8 ) │ │ │ │ ldr r1, [pc, #392] @ (1e88fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -160991,15 +160986,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #849 @ 0x351 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161010,15 +161005,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161029,15 +161024,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #859 @ 0x35b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161048,15 +161043,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (1e892c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161065,111 +161060,110 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (1e8934 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e870c │ │ │ │ ldr r3, [pc, #192] @ (1e8938 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #192] @ (1e893c ) │ │ │ │ ldr r1, [pc, #196] @ (1e8940 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ movw r2, #905 @ 0x389 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e870c │ │ │ │ ldr r3, [pc, #172] @ (1e8944 ) │ │ │ │ ldr r2, [pc, #172] @ (1e8948 ) │ │ │ │ ldr r1, [pc, #176] @ (1e894c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e870c │ │ │ │ ldr r1, [pc, #148] @ (1e8950 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (1e8954 ) │ │ │ │ movw r2, #834 @ 0x342 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - sbcs.w r0, r8, r4, rrx │ │ │ │ - cbz r6, 1e891a │ │ │ │ + rsb r0, r8, r4, rrx │ │ │ │ + cbz r6, 1e892e │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb8a0 │ │ │ │ + @ instruction: 0xb8f0 │ │ │ │ movs r7, r4 │ │ │ │ - strd r0, r0, [r4, #-208]! @ 0xd0 │ │ │ │ - strh r0, [r4, #50] @ 0x32 │ │ │ │ + @ instruction: 0xe9b40034 │ │ │ │ + strh r0, [r6, #52] @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r1, #16] │ │ │ │ + strh r6, [r3, #18] │ │ │ │ movs r0, r5 │ │ │ │ - ldmdb r2!, {r2, r4, r5} │ │ │ │ - strh r4, [r2, #44] @ 0x2c │ │ │ │ + @ instruction: 0xe9820034 │ │ │ │ + strh r4, [r4, #46] @ 0x2e │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r3, #14] │ │ │ │ + strh r2, [r5, #16] │ │ │ │ movs r0, r5 │ │ │ │ - ldmdb r4, {r2, r4, r5} │ │ │ │ - strh r4, [r0, #44] @ 0x2c │ │ │ │ + strd r0, r0, [r4, #-208]! @ 0xd0 │ │ │ │ + strh r4, [r2, #46] @ 0x2e │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r7, #12] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ movs r0, r5 │ │ │ │ - strd r0, r0, [r8], #208 @ 0xd0 │ │ │ │ - strh r4, [r6, #42] @ 0x2a │ │ │ │ + ldmdb r8!, {r2, r4, r5} │ │ │ │ + strh r4, [r0, #46] @ 0x2e │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r2, #12] │ │ │ │ + strh r2, [r4, #14] │ │ │ │ movs r0, r5 │ │ │ │ - ldmia.w r8!, {r2, r4, r5} │ │ │ │ - strh r0, [r4, #42] @ 0x2a │ │ │ │ + stmdb r8, {r2, r4, r5} │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r4, #10] │ │ │ │ + strh r2, [r6, #12] │ │ │ │ movs r0, r5 │ │ │ │ - stmia.w r8, {r2, r4, r5} │ │ │ │ - strh r4, [r1, #42] @ 0x2a │ │ │ │ + @ instruction: 0xe8d80034 │ │ │ │ + strh r4, [r3, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r6, #8] │ │ │ │ + strh r2, [r0, #12] │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xe8540034 │ │ │ │ - strh r4, [r6, #40] @ 0x28 │ │ │ │ + stmia.w r4!, {r2, r4, r5} │ │ │ │ + strh r4, [r0, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r7, #6] │ │ │ │ + strh r6, [r1, #10] │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r0, #34] @ 0x22 │ │ │ │ + strh r4, [r2, #36] @ 0x24 │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r2, #6] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xe80c0034 │ │ │ │ - strh r2, [r4, #40] @ 0x28 │ │ │ │ + @ instruction: 0xe85c0034 │ │ │ │ + strh r2, [r6, #42] @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + strh r2, [r0, #8] │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e8920 │ │ │ │ - movs r4, r6 │ │ │ │ - strh r6, [r5, #40] @ 0x28 │ │ │ │ + @ instruction: 0xe83c0034 │ │ │ │ + strh r6, [r7, #42] @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r4, #6] │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r6, #2] │ │ │ │ + strh r2, [r0, #6] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r2, #32] │ │ │ │ + strh r0, [r4, #34] @ 0x22 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e8958 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161178,28 +161172,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (1e8994 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (1e8998 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r2, [pc, #28] @ (1e899c ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f715c │ │ │ │ + b.w 2f71ac │ │ │ │ nop │ │ │ │ - subs r7, #44 @ 0x2c │ │ │ │ + subs r7, #124 @ 0x7c │ │ │ │ movs r0, r5 │ │ │ │ bl 294996 │ │ │ │ @ instruction: 0xe81fffff │ │ │ │ - strh r2, [r1, #36] @ 0x24 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e89a0 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -161243,22 +161237,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f5d90 │ │ │ │ + bl 2f5de0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (1e8a18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ - strh r4, [r5, #32] │ │ │ │ + strh r4, [r7, #34] @ 0x22 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e8a1c : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 1e8a26 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 1e8a30 │ │ │ │ @@ -161297,23 +161291,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r2, [pc, #1876] @ 1e91e4 │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #1872] @ 1e91e8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 2872dc │ │ │ │ ldr.w r3, [pc, #1852] @ 1e91ec │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 1e8ac6 │ │ │ │ @@ -161326,15 +161320,15 @@ │ │ │ │ beq.w 1e8c74 │ │ │ │ ldr.w r3, [pc, #1824] @ 1e91f0 │ │ │ │ ldr.w r1, [pc, #1824] @ 1e91f4 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 2f54f4 │ │ │ │ + bl 2f5544 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 1e8cf4 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 1e8b04 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ea784 │ │ │ │ @@ -161346,41 +161340,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e8cbc │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e8bb0 │ │ │ │ ldr.w r6, [pc, #1760] @ 1e91f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r2, [pc, #1756] @ 1e91fc │ │ │ │ ldr.w r1, [pc, #1756] @ 1e9200 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 2f37a4 │ │ │ │ + bl 2f37f4 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cbz r3, 1e8b76 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1e91a8 │ │ │ │ movs r6, #0 │ │ │ │ b.n 1e8b60 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1e904c │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f333c │ │ │ │ + bl 2f338c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e8b56 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e904c │ │ │ │ ldr.w r5, [pc, #1676] @ 1e9204 │ │ │ │ @@ -161389,74 +161383,74 @@ │ │ │ │ ldr.w r1, [pc, #1672] @ 1e920c │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1e91bc │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 1e8bb0 │ │ │ │ ldr.w r0, [pc, #1644] @ 1e9210 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 1e8c06 │ │ │ │ ldr.w r0, [pc, #1628] @ 1e9214 │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1628] @ 1e9218 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1624] @ 1e921c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1616] @ 1e9220 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r1, [pc, #1608] @ 1e9224 │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1604] @ 1e9228 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 2f313c │ │ │ │ + bl 2f318c │ │ │ │ ldr.w r1, [pc, #1592] @ 1e922c │ │ │ │ ldr.w r0, [pc, #1592] @ 1e9230 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 2f313c │ │ │ │ + bl 2f318c │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r1, [pc, #1572] @ 1e9234 │ │ │ │ ldr.w r2, [pc, #1572] @ 1e9238 │ │ │ │ movw r3, #1693 @ 0x69d │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1560] @ 1e923c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ bl 1b2140 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 2f0054 │ │ │ │ + bl 2f00a4 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr.w r2, [pc, #1528] @ 1e9240 │ │ │ │ ldr.w r3, [pc, #1420] @ 1e91d8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -161475,17 +161469,17 @@ │ │ │ │ beq.w 1e8aec │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e8aec │ │ │ │ bl 1e9a50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1e8aec │ │ │ │ - bl 2f6358 │ │ │ │ + bl 2f63a8 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ - bl 2f4560 │ │ │ │ + bl 2f45b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1e90e4 │ │ │ │ ldr.w r3, [pc, #1440] @ 1e9244 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -161505,45 +161499,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1396] @ 1e924c │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1621 @ 0x655 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 1e8c44 │ │ │ │ ldr.w r3, [pc, #1368] @ 1e9250 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [pc, #1368] @ 1e9254 │ │ │ │ ldr.w r1, [pc, #1368] @ 1e9258 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1630 @ 0x65e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e8cea │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1344] @ 1e925c │ │ │ │ blx 17e970 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r2, [pc, #1332] @ 1e9260 │ │ │ │ ldr.w r1, [pc, #1332] @ 1e9264 │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -161699,25 +161693,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 17e104 │ │ │ │ ldrb.w r3, [r7, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e8b04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #908] @ (1e928c ) │ │ │ │ ldr r2, [pc, #912] @ (1e9290 ) │ │ │ │ ldr r1, [pc, #912] @ (1e9294 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #872] @ (1e9288 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -161775,18 +161769,18 @@ │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 17ec04 │ │ │ │ b.n 1e8e16 │ │ │ │ ldr r0, [pc, #744] @ (1e929c ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ ldr r0, [pc, #736] @ (1e92a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 1e8ee4 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 1e8ed2 │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -161803,15 +161797,15 @@ │ │ │ │ beq.n 1e8fe8 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1e8fe0 │ │ │ │ ldr r0, [pc, #672] @ (1e92a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r1, [pc, #660] @ (1e92a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 17ec04 │ │ │ │ b.n 1e8e9a │ │ │ │ @@ -161844,23 +161838,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1576 @ 0x628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1e9114 │ │ │ │ ldr r1, [pc, #584] @ (1e92c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1e90d2 │ │ │ │ ldr.w r9, [pc, #568] @ 1e92cc │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #568] @ (1e92d0 ) │ │ │ │ ldr.w sl, [pc, #568] @ 1e92d4 │ │ │ │ @@ -161874,26 +161868,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1e90a2 │ │ │ │ ldr r1, [pc, #516] @ (1e92d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ mov r0, fp │ │ │ │ blx 17e524 │ │ │ │ b.n 1e8cea │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #496] @ (1e92dc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -161901,29 +161895,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #496] @ (1e92e4 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1637 @ 0x665 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [pc, #480] @ (1e92e8 ) │ │ │ │ ldr.w r2, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ b.n 1e8cea │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 184740 │ │ │ │ ldr r1, [pc, #464] @ (1e92ec ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ b.n 1e90dc │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ ldrd r2, r3, [r5, #280] @ 0x118 │ │ │ │ @@ -161944,23 +161938,23 @@ │ │ │ │ add r0, pc │ │ │ │ strd r2, r7, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 1e8f8e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #364] @ (1e92f4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r1, [pc, #352] @ (1e92f8 ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #352] @ (1e92fc ) │ │ │ │ movw r2, #1443 @ 0x5a3 │ │ │ │ add r1, pc │ │ │ │ @@ -161984,179 +161978,179 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, #50 @ 0x32 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e8e14 │ │ │ │ + b.n 1e8eb4 │ │ │ │ movs r4, r6 │ │ │ │ - add r5, sp, #552 @ 0x228 │ │ │ │ + add r5, sp, #872 @ 0x368 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r6, 1e9232 │ │ │ │ + cbz r6, 1e9246 │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa120029 │ │ │ │ - b.n 1e8cc0 │ │ │ │ + @ instruction: 0xfa620029 │ │ │ │ + b.n 1e8d60 │ │ │ │ movs r4, r6 │ │ │ │ - add r4, sp, #1008 @ 0x3f0 │ │ │ │ + add r5, sp, #304 @ 0x130 │ │ │ │ movs r7, r4 │ │ │ │ - uxth r6, r1 │ │ │ │ + uxtb r6, r3 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1e8c10 │ │ │ │ + b.n 1e8cb0 │ │ │ │ movs r4, r6 │ │ │ │ - add r4, sp, #712 @ 0x2c8 │ │ │ │ + add r5, sp, #8 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [pc, #488] @ (1e93f8 ) │ │ │ │ + ldr r3, [pc, #808] @ (1e9538 ) │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r0, #56] @ 0x38 │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e8ba0 │ │ │ │ + b.n 1e8c40 │ │ │ │ movs r4, r6 │ │ │ │ - add r4, sp, #376 @ 0x178 │ │ │ │ + add r4, sp, #696 @ 0x2b8 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r2, 1e925c │ │ │ │ + sxtb r2, r0 │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r0, r0] │ │ │ │ + strh r0, [r2, r1] │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r5, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r6, #54] @ 0x36 │ │ │ │ + strh r2, [r0, #58] @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r2, #58] @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e8b14 │ │ │ │ + b.n 1e8bb4 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r2, #20] │ │ │ │ + ldrb r4, [r4, #21] │ │ │ │ movs r0, r5 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + adds r7, #222 @ 0xde │ │ │ │ movs r3, r5 │ │ │ │ subs r2, #72 @ 0x48 │ │ │ │ movs r2, r7 │ │ │ │ ldr r4, [pc, #536] @ (1e9460 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r4, #14] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r3, #17] │ │ │ │ + ldrb r0, [r5, #18] │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9960 │ │ │ │ + b.n 1e9a00 │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r4, #14] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r5, #16] │ │ │ │ + ldrb r6, [r7, #17] │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9928 │ │ │ │ + b.n 1e99c8 │ │ │ │ movs r4, r6 │ │ │ │ - add r2, sp, #952 @ 0x3b8 │ │ │ │ + add r3, sp, #248 @ 0xf8 │ │ │ │ movs r7, r4 │ │ │ │ - sub sp, #8 │ │ │ │ + sub sp, #328 @ 0x148 │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r1, #22] │ │ │ │ + strh r2, [r3, #24] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r1, #6] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r2, #14] │ │ │ │ + strh r6, [r4, #16] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r1, #14] │ │ │ │ + strh r0, [r3, #16] │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r7, #12] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r0, #16] │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r4, #12] │ │ │ │ + strh r6, [r6, #14] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r6, [r6, #36] @ 0x24 │ │ │ │ + ldrh r6, [r0, #40] @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e959c │ │ │ │ + b.n 1e963c │ │ │ │ movs r4, r6 │ │ │ │ - add r1, sp, #120 @ 0x78 │ │ │ │ + add r1, sp, #440 @ 0x1b8 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + add r7, sp, #16 │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r3, #4] │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r4, #8] │ │ │ │ + strh r4, [r6, #10] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r1, #10] │ │ │ │ + strh r0, [r3, #12] │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + strh r4, [r6, #4] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r2, #25] │ │ │ │ + ldrb r4, [r4, #26] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r1, #25] │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r7, #24] │ │ │ │ + ldrb r4, [r1, #26] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r0, #26] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r4, #24] │ │ │ │ + ldrb r4, [r6, #25] │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9318 │ │ │ │ + b.n 1e93b8 │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r7, #14] │ │ │ │ + strh r2, [r1, #18] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r2, #3] │ │ │ │ + ldrb r0, [r4, #4] │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r1, #16] │ │ │ │ + strh r2, [r3, #18] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r3, #22] │ │ │ │ + ldrh r0, [r5, #24] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r1, #23] │ │ │ │ + ldrb r2, [r3, #24] │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r7, #24 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + ldr r2, [r6, r3] │ │ │ │ movs r0, r6 │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + svc 232 @ 0xe8 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r6, #24] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r7, #0] │ │ │ │ + ldrb r6, [r1, #2] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r0, #26] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r2, #10] │ │ │ │ + strh r0, [r4, #12] │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r7, #0] │ │ │ │ + strh r6, [r1, #4] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r5, #28] │ │ │ │ + ldrb r0, [r7, #29] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r3, #30] │ │ │ │ + strb r0, [r5, #31] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r6, #24] │ │ │ │ + ldrb r2, [r0, #26] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r0, #30] │ │ │ │ + strb r4, [r2, #31] │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r0, #4] │ │ │ │ + strh r2, [r2, #6] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r6, #29] │ │ │ │ + strb r0, [r0, #31] │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r5, #8] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e9310 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (1e9350 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 43cbc8 │ │ │ │ + bl 43cc18 │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f003c │ │ │ │ + bl 2f008c │ │ │ │ cbz r0, 1e9340 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -162165,15 +162159,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r4, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 001e9354 : │ │ │ │ - b.w 43cbe0 │ │ │ │ + b.w 43cc30 │ │ │ │ │ │ │ │ 001e9358 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (1e93fc ) │ │ │ │ @@ -162197,22 +162191,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 1ed398 │ │ │ │ ldr r4, [pc, #108] @ (1e940c ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f0054 │ │ │ │ + bl 2f00a4 │ │ │ │ add r4, pc │ │ │ │ - bl 2ef694 │ │ │ │ + bl 2ef6e4 │ │ │ │ bl 1ee334 │ │ │ │ bl 1ed608 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 1e93d2 │ │ │ │ ldr r3, [pc, #64] @ (1e9404 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -162249,61 +162243,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (1e9484 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1e945e │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #80] @ (1e9488 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (1e948c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 1e947e │ │ │ │ ldr r1, [pc, #48] @ (1e9490 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3a70 │ │ │ │ + bl 2f3ac0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1e946c │ │ │ │ - lsls r2, r2, #23 │ │ │ │ + lsls r2, r4, #24 │ │ │ │ movs r0, r6 │ │ │ │ - udf #20 │ │ │ │ + udf #100 @ 0x64 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r3, #14] │ │ │ │ + ldrh r0, [r5, #16] │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (1e949c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ lsls r6, r4, #5 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 001e94a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -162316,24 +162310,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (1e9534 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f57e8 │ │ │ │ + bl 2f5838 │ │ │ │ ldr r1, [pc, #104] @ (1e9538 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3a70 │ │ │ │ + bl 2f3ac0 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 1e950e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #84] @ (1e953c ) │ │ │ │ ldr r3, [pc, #72] @ (1e9534 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -162353,33 +162347,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (1e9548 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e94e6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r1, #222 @ 0xde │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ adds r1, #170 @ 0xaa │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 1e95b0 │ │ │ │ + ble.n 1e9450 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r4, #8] │ │ │ │ + ldrh r0, [r6, #10] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r1, #8] │ │ │ │ + ldrh r4, [r3, #10] │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #4] @ (1e9554 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ lsls r2, r4, #3 │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -162387,15 +162381,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (1e95c4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (1e95c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #72] @ (1e95cc ) │ │ │ │ ldr r2, [pc, #76] @ (1e95d0 ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (1e95d4 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -162411,25 +162405,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ble.n 1e95c8 │ │ │ │ + ble.n 1e9668 │ │ │ │ movs r4, r6 │ │ │ │ - add r2, pc, #704 @ (adr r2, 1e9888 ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 1e95c8 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r0, sp, #264 @ 0x108 │ │ │ │ + add r0, sp, #584 @ 0x248 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r2, #6] │ │ │ │ + ldrh r4, [r4, #8] │ │ │ │ movs r0, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + cmp r0, #40 @ 0x28 │ │ │ │ movs r6, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -162452,25 +162446,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (1e963c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #16] @ (1e9640 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ - ldrh r6, [r4, #2] │ │ │ │ + ldrh r6, [r6, #4] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r7, #0] │ │ │ │ + ldrh r4, [r1, #4] │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ @@ -162486,24 +162480,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (1e992c ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #688] @ (1e9930 ) │ │ │ │ ldr r2, [pc, #688] @ (1e9934 ) │ │ │ │ ldr r1, [pc, #692] @ (1e9938 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1e976a │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -162565,45 +162559,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e978a │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e98c0 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 1e96ce │ │ │ │ ldr r0, [pc, #488] @ (1e9948 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 1e978a │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 1e96a8 │ │ │ │ ldr r3, [pc, #472] @ (1e994c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (1e9950 ) │ │ │ │ ldr r1, [pc, #476] @ (1e9954 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #460] @ (1e9958 ) │ │ │ │ ldr r3, [pc, #412] @ (1e992c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -162637,36 +162631,36 @@ │ │ │ │ bne.n 1e988a │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 1e9826 │ │ │ │ ldr r6, [pc, #380] @ (1e9964 ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f63f0 │ │ │ │ + bl 2f6440 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e98da │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr r1, [pc, #364] @ (1e9968 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f54f4 │ │ │ │ + bl 2f5544 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (1e996c ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (1e9970 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (1e9974 ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -162679,15 +162673,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 1e978a │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 1e978a │ │ │ │ ldr r3, [pc, #292] @ (1e9978 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (1e997c ) │ │ │ │ ldr r1, [pc, #292] @ (1e9980 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -162705,15 +162699,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (1e998c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e978a │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1e9870 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -162727,135 +162721,135 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e97de │ │ │ │ ldr r0, [pc, #220] @ (1e9994 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 1e97de │ │ │ │ ldr r3, [pc, #212] @ (1e9998 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (1e999c ) │ │ │ │ ldr r1, [pc, #216] @ (1e99a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e978a │ │ │ │ ldr r3, [pc, #200] @ (1e99a4 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (1e99a8 ) │ │ │ │ ldr r1, [pc, #200] @ (1e99ac ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e978a │ │ │ │ ldr r3, [pc, #180] @ (1e99b0 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (1e99b4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (1e99b8 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [pc, #164] @ (1e99bc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ b.n 1e978a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r0, #48 @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 1e9934 │ │ │ │ + bgt.n 1e99d4 │ │ │ │ movs r4, r6 │ │ │ │ - add r1, pc, #632 @ (adr r1, 1e9bb0 ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 1e9cf0 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r7, pc, #200 @ (adr r7, 1e9a04 ) │ │ │ │ + add r7, pc, #520 @ (adr r7, 1e9b44 ) │ │ │ │ movs r7, r4 │ │ │ │ - blt.n 1e99f4 │ │ │ │ + blt.n 1e9894 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r2, #6] │ │ │ │ + ldrh r4, [r4, #8] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r7, #60] @ 0x3c │ │ │ │ + ldrh r0, [r1, #0] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r6, [r4, #2] │ │ │ │ + ldrh r6, [r6, #4] │ │ │ │ movs r0, r5 │ │ │ │ - blt.n 1e9968 │ │ │ │ + blt.n 1e9a08 │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r0, #60] @ 0x3c │ │ │ │ + strh r2, [r2, #62] @ 0x3e │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r6, #58] @ 0x3a │ │ │ │ + strh r0, [r0, #62] @ 0x3e │ │ │ │ movs r0, r5 │ │ │ │ cmp r7, #6 │ │ │ │ movs r2, r7 │ │ │ │ adcs r6, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adcs r0, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r2, #40] @ 0x28 │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - stcl 0, cr0, [r8], #164 @ 0xa4 │ │ │ │ - ldrh r6, [r6, #8] │ │ │ │ + ldc 0, cr0, [r8, #-164]! @ 0xffffff5c │ │ │ │ + ldrh r6, [r0, #12] │ │ │ │ movs r0, r5 │ │ │ │ - bge.n 1e9a50 │ │ │ │ + bge.n 1e98f0 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bge.n 1e99d0 │ │ │ │ + bge.n 1e9a70 │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r1, #54] @ 0x36 │ │ │ │ + strh r0, [r3, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r1, #52] @ 0x34 │ │ │ │ + strh r6, [r3, #54] @ 0x36 │ │ │ │ movs r0, r5 │ │ │ │ - bge.n 1e99a0 │ │ │ │ + bge.n 1e9a40 │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r7, #60] @ 0x3c │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r6, [r7, #52] @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #0] │ │ │ │ + ldrh r4, [r7, #2] │ │ │ │ movs r0, r5 │ │ │ │ - bls.n 1e9914 │ │ │ │ + bge.n 1e99b4 │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r6, #50] @ 0x32 │ │ │ │ + strh r6, [r0, #54] @ 0x36 │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r3, #48] @ 0x30 │ │ │ │ + strh r6, [r5, #50] @ 0x32 │ │ │ │ movs r0, r5 │ │ │ │ - bls.n 1e98ec │ │ │ │ + bls.n 1e998c │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r0, #2] │ │ │ │ + ldrh r4, [r2, #4] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r0, #48] @ 0x30 │ │ │ │ + strh r0, [r2, #50] @ 0x32 │ │ │ │ movs r0, r5 │ │ │ │ - bls.n 1e98b8 │ │ │ │ + bls.n 1e9958 │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r7, #58] @ 0x3a │ │ │ │ + strh r4, [r1, #62] @ 0x3e │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r4, #46] @ 0x2e │ │ │ │ + strh r0, [r6, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r5, #60] @ 0x3c │ │ │ │ + strh r4, [r7, #62] @ 0x3e │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -163010,15 +163004,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 1ea010 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e9c0a │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e9f10 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1e9f52 │ │ │ │ @@ -163050,29 +163044,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 1ea01c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e9c0a │ │ │ │ ldr.w r3, [pc, #1080] @ 1ea020 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 1ea024 │ │ │ │ ldr.w r1, [pc, #1076] @ 1ea028 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr.w r2, [pc, #1056] @ 1ea02c │ │ │ │ ldr r3, [pc, #1012] @ (1ea004 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -163092,41 +163086,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (1ea038 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e9c0a │ │ │ │ ldr r3, [pc, #996] @ (1ea03c ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (1ea040 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (1ea044 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e9c0a │ │ │ │ ldr r3, [pc, #980] @ (1ea048 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (1ea04c ) │ │ │ │ ldr r1, [pc, #984] @ (1ea050 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e9c0a │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -163204,15 +163198,15 @@ │ │ │ │ bcs.n 1e9d0c │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -163343,27 +163337,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (1ea05c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e9c0a │ │ │ │ ldr r3, [pc, #332] @ (1ea060 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (1ea064 ) │ │ │ │ ldr r1, [pc, #336] @ (1ea068 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e9c0a │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 1e9d82 │ │ │ │ ldr r3, [pc, #308] @ (1ea06c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -163371,27 +163365,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (1ea074 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e9c0a │ │ │ │ ldr r3, [pc, #292] @ (1ea078 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (1ea07c ) │ │ │ │ ldr r1, [pc, #292] @ (1ea080 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e9c0a │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (1ea084 ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (1ea088 ) │ │ │ │ @@ -163399,15 +163393,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (1ea08c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e9c0a │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (1ea090 ) │ │ │ │ @@ -163421,15 +163415,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (1ea094 ) │ │ │ │ ldr r1, [pc, #224] @ (1ea098 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e9c0a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (1ea09c ) │ │ │ │ @@ -163443,101 +163437,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (1ea0a0 ) │ │ │ │ ldr r1, [pc, #184] @ (1ea0a4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1e9c0a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #20 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 1ea064 │ │ │ │ + bvc.n 1ea104 │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r7, #58] @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r0, #28] │ │ │ │ + strh r4, [r2, #30] │ │ │ │ movs r0, r5 │ │ │ │ - bvs.n 1e9f84 │ │ │ │ + bvc.n 1ea024 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r2, #0] │ │ │ │ + ldrh r6, [r4, #2] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r2, #24] │ │ │ │ + strh r0, [r4, #26] │ │ │ │ movs r0, r5 │ │ │ │ - bvs.n 1e9f44 │ │ │ │ + bvs.n 1e9fe4 │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r7, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r6, #22] │ │ │ │ + strh r0, [r0, #26] │ │ │ │ movs r0, r5 │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ movs r2, r7 │ │ │ │ - bvs.n 1ea0b8 │ │ │ │ + bvs.n 1e9f58 │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r7, #44] @ 0x2c │ │ │ │ + strh r4, [r1, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ movs r0, r5 │ │ │ │ - bvs.n 1ea08c │ │ │ │ + bvs.n 1ea12c │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r4, #42] @ 0x2a │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r1, #20] │ │ │ │ + strh r0, [r3, #22] │ │ │ │ movs r0, r5 │ │ │ │ - bvs.n 1ea064 │ │ │ │ + bvs.n 1ea104 │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r2, #40] @ 0x28 │ │ │ │ + strh r6, [r4, #42] @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r5, #18] │ │ │ │ + strh r4, [r7, #20] │ │ │ │ movs r0, r5 │ │ │ │ - bcc.n 1e9f60 │ │ │ │ + bcc.n 1ea000 │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r4, #31] │ │ │ │ + strh r6, [r6, #0] │ │ │ │ movs r0, r5 │ │ │ │ - bcc.n 1ea13c │ │ │ │ + bcc.n 1e9fdc │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r6, #32] │ │ │ │ + strh r2, [r0, #36] @ 0x24 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r1, #31] │ │ │ │ + strh r4, [r3, #0] │ │ │ │ movs r0, r5 │ │ │ │ - bcc.n 1ea0f4 │ │ │ │ + bcc.n 1e9f94 │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r1, #24] │ │ │ │ + strh r0, [r3, #26] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r4, #30] │ │ │ │ + ldrb r4, [r6, #31] │ │ │ │ movs r0, r5 │ │ │ │ - bcc.n 1ea0d0 │ │ │ │ + bcc.n 1ea170 │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r1, #32] │ │ │ │ + strh r4, [r3, #34] @ 0x22 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + ldrb r2, [r3, #31] │ │ │ │ movs r0, r5 │ │ │ │ - bcc.n 1ea098 │ │ │ │ + bcc.n 1ea138 │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r4, #32] │ │ │ │ + strh r2, [r6, #34] @ 0x22 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r4, #29] │ │ │ │ + ldrb r4, [r6, #30] │ │ │ │ movs r0, r5 │ │ │ │ - bcs.n 1ea04c │ │ │ │ + bcc.n 1ea0ec │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r7, #34] @ 0x22 │ │ │ │ + strh r4, [r1, #38] @ 0x26 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r6, #28] │ │ │ │ + ldrb r0, [r0, #30] │ │ │ │ movs r0, r5 │ │ │ │ - bcs.n 1e9ff4 │ │ │ │ + bcs.n 1ea094 │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r4, #22] │ │ │ │ + strh r6, [r6, #24] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r7, #27] │ │ │ │ + ldrb r6, [r1, #29] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ea0a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -163646,15 +163640,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (1ea360 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -163667,15 +163661,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -163688,15 +163682,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -163709,15 +163703,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -163734,15 +163728,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ea1f6 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (1ea394 ) │ │ │ │ ldr r4, [pc, #176] @ (1ea398 ) │ │ │ │ ldr r1, [pc, #176] @ (1ea39c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -163752,27 +163746,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ea1f6 │ │ │ │ ldr r3, [pc, #144] @ (1ea3a0 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (1ea3a4 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (1ea3a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ea1f6 │ │ │ │ ldr r3, [pc, #124] @ (1ea3ac ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (1ea3b0 ) │ │ │ │ ldr r0, [pc, #124] @ (1ea3b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -163784,67 +163778,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (1ea3bc ) │ │ │ │ ldr r0, [pc, #116] @ (1ea3c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - beq.n 1ea298 │ │ │ │ + beq.n 1ea338 │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r6, #22] │ │ │ │ + strh r0, [r0, #26] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r0, #20] │ │ │ │ + ldrb r0, [r2, #21] │ │ │ │ movs r0, r5 │ │ │ │ - beq.n 1ea440 │ │ │ │ + beq.n 1ea2e0 │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r1, #20] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r1, #19] │ │ │ │ + ldrb r6, [r3, #20] │ │ │ │ movs r0, r5 │ │ │ │ - beq.n 1ea3dc │ │ │ │ + beq.n 1ea27c │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r6, #22] │ │ │ │ + strh r2, [r0, #26] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r4, #19] │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + beq.n 1ea41c │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r5, #26] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r4, #17] │ │ │ │ + ldrb r0, [r6, #18] │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r4, #28] │ │ │ │ + strh r4, [r6, #30] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r5, #16] │ │ │ │ + ldrb r2, [r7, #17] │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ + beq.n 1ea3ac │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r7, {r1, r3, r4, r7} │ │ │ │ + ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r2, #30] │ │ │ │ + strh r0, [r4, #32] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r7, #15] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r7!, {r1, r3, r5, r6} │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r3, #24] │ │ │ │ + strh r4, [r5, #26] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r1, #15] │ │ │ │ + ldrb r4, [r3, #16] │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r7!, {r1, r2, r3, r6} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r6, #14] │ │ │ │ + ldrb r4, [r0, #16] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r1, #20] │ │ │ │ + strh r0, [r3, #22] │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r7!, {r3, r4, r5} │ │ │ │ + ldmia r7, {r3, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r3, #14] │ │ │ │ + ldrb r6, [r5, #15] │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r7, #16] │ │ │ │ + strh r6, [r1, #20] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ea3c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -163939,15 +163933,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (1ea5ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -163956,26 +163950,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (1ea5f4 ) │ │ │ │ ldr r1, [pc, #260] @ (1ea5f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ea4da │ │ │ │ ldr r3, [pc, #244] @ (1ea5fc ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (1ea600 ) │ │ │ │ ldr r1, [pc, #244] @ (1ea604 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ea4da │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 1ea560 │ │ │ │ ldr.w ip, [pc, #224] @ 1ea608 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (1ea60c ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -163984,26 +163978,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ea4da │ │ │ │ ldr r3, [pc, #204] @ (1ea618 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (1ea61c ) │ │ │ │ ldr r1, [pc, #208] @ (1ea620 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ea4da │ │ │ │ ldr.w ip, [pc, #192] @ 1ea624 │ │ │ │ add ip, pc │ │ │ │ b.n 1ea52a │ │ │ │ ldr r3, [pc, #188] @ (1ea628 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (1ea62c ) │ │ │ │ @@ -164011,112 +164005,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ea4da │ │ │ │ ldr r3, [pc, #172] @ (1ea634 ) │ │ │ │ ldr r4, [pc, #172] @ (1ea638 ) │ │ │ │ ldr r1, [pc, #176] @ (1ea63c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ea4da │ │ │ │ ldr r3, [pc, #152] @ (1ea640 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (1ea644 ) │ │ │ │ ldr r1, [pc, #152] @ (1ea648 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ea4da │ │ │ │ ldr r3, [pc, #136] @ (1ea64c ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (1ea650 ) │ │ │ │ ldr r1, [pc, #140] @ (1ea654 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ea4da │ │ │ │ blx 180258 │ │ │ │ nop │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r2, r3} │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r1, #18] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r3, #8] │ │ │ │ + ldrb r4, [r5, #9] │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r5!, {r4, r7} │ │ │ │ + ldmia r5, {r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + ldrb r2, [r3, #10] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r6, #7] │ │ │ │ + ldrb r2, [r0, #9] │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r6, #8] │ │ │ │ + ldrb r0, [r0, #10] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r5, #8] │ │ │ │ movs r0, r5 │ │ │ │ - adds r5, #160 @ 0xa0 │ │ │ │ + adds r5, #240 @ 0xf0 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r5!, {r1, r4, r6} │ │ │ │ + ldmia r5, {r1, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r1, #16] │ │ │ │ + strh r4, [r3, #18] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r6, #6] │ │ │ │ + ldrb r2, [r0, #8] │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r5, {r2, r4, r5} │ │ │ │ + ldmia r5!, {r2, r7} │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r4, #16] │ │ │ │ + strh r2, [r6, #18] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r2, #6] │ │ │ │ + ldrb r6, [r4, #7] │ │ │ │ movs r0, r5 │ │ │ │ - adds r5, #112 @ 0x70 │ │ │ │ + adds r5, #192 @ 0xc0 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r5!, {r2, r4} │ │ │ │ + ldmia r5, {r2, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r4, #18] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r6, #5] │ │ │ │ + ldrb r4, [r0, #7] │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r3, r6} │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r4, #24] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r3, #5] │ │ │ │ + ldrb r0, [r5, #6] │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r4, {r2, r4, r6, r7} │ │ │ │ + ldmia r5, {r2, r5} │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r1, #20] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r6, #4] │ │ │ │ + ldrb r6, [r0, #6] │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r2, r3} │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r1, #18] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r3, #4] │ │ │ │ + ldrb r4, [r5, #5] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #244] @ (1ea760 ) │ │ │ │ @@ -164136,34 +164130,34 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 4249d4 │ │ │ │ + bl 424a24 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 3eb364 │ │ │ │ + bl 3eb3b4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ea756 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 1ea6f8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r3, 1ea720 │ │ │ │ - bl 3e84c4 │ │ │ │ + bl 3e8514 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ea74e │ │ │ │ ldr r2, [pc, #160] @ (1ea774 ) │ │ │ │ ldr r3, [pc, #144] @ (1ea764 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -164181,20 +164175,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ea6c2 │ │ │ │ ldr r1, [pc, #120] @ (1ea778 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 431ce0 │ │ │ │ + bl 431d30 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1ea72e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1ea6c6 │ │ │ │ mov r1, r0 │ │ │ │ @@ -164210,39 +164204,39 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 1ea718 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1ea6d0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r3} │ │ │ │ + ldmia r4, {r1, r3, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ - str r7, [sp, #232] @ 0xe8 │ │ │ │ + str r7, [sp, #552] @ 0x228 │ │ │ │ movs r7, r4 │ │ │ │ - str r1, [sp, #592] @ 0x250 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ movs r7, r4 │ │ │ │ subs r0, r0, #7 │ │ │ │ movs r2, r7 │ │ │ │ - mov sl, r9 │ │ │ │ + bx r3 │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r4, #12] │ │ │ │ + strh r0, [r6, #14] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + strb r6, [r7, #31] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ea784 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -164253,24 +164247,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (1eaac4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #788] @ (1eaac8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (1eaacc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (1eaad0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 1ea804 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 1eaa08 │ │ │ │ @@ -164510,38 +164504,38 @@ │ │ │ │ ble.n 1ea9e2 │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 1eaa30 │ │ │ │ b.n 1ea9e2 │ │ │ │ ldr r0, [pc, #160] @ (1eaae4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #148] @ (1eaae8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #140] @ (1eaaec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #128] @ (1eaaf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (1eaaf4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r3, [pc, #100] @ (1eaaf8 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (1eaafc ) │ │ │ │ ldr r0, [pc, #100] @ (1eab00 ) │ │ │ │ add r3, pc │ │ │ │ @@ -164560,75 +164554,75 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ subs r0, r7, #3 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #3 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4} │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [sp, #416] @ 0x1a0 │ │ │ │ + str r0, [sp, #736] @ 0x2e0 │ │ │ │ movs r7, r4 │ │ │ │ - str r5, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ movs r7, r4 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #50 @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r6, r5, #2 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r3, #27] │ │ │ │ + ldrb r0, [r5, #28] │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r3, #0] │ │ │ │ + strh r6, [r5, #2] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r3, #30] │ │ │ │ + ldrb r2, [r5, #31] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r7, #28] │ │ │ │ + ldrb r4, [r1, #30] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r4, #27] │ │ │ │ + ldrb r4, [r6, #28] │ │ │ │ movs r0, r5 │ │ │ │ - stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5} │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r2, #17] │ │ │ │ + strb r0, [r4, #18] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r3, #25] │ │ │ │ + ldrb r4, [r5, #26] │ │ │ │ movs r0, r5 │ │ │ │ - stmia r7!, {r2, r4, r6, r7} │ │ │ │ + ldmia r0!, {r2, r5} │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r7, #16] │ │ │ │ + strb r2, [r1, #18] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r0, #26] │ │ │ │ + ldrb r2, [r2, #27] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001eab10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (1eab44 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (1eab48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r3, [pc, #28] @ (1eab4c ) │ │ │ │ ldr r1, [pc, #28] @ (1eab50 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43ea0c │ │ │ │ + b.w 43ea5c │ │ │ │ subs r2, r6, r5 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + subs r2, #248 @ 0xf8 │ │ │ │ movs r6, r5 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb21ffff │ │ │ │ │ │ │ │ 001eab54 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -164646,15 +164640,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (1eac10 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 2f50d4 │ │ │ │ + bl 2f5124 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 1eabe0 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -164675,15 +164669,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (1eac1c ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -164691,34 +164685,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1eab9a │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f5050 │ │ │ │ + bl 2f50a0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #29] │ │ │ │ + ldrb r2, [r7, #30] │ │ │ │ movs r0, r5 │ │ │ │ - stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4} │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r2, [r6, #28] │ │ │ │ + ldrb r2, [r0, #30] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r5, #12] │ │ │ │ + strb r4, [r7, #13] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001eac20 : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1eada0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -164768,15 +164762,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1eac58 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3e8cbc │ │ │ │ + bl 3e8d0c │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -164865,17 +164859,17 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 17e238 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r4!, {r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4} │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r6, #4] │ │ │ │ + strb r0, [r0, #6] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001eadd8 : │ │ │ │ ldr r3, [pc, #48] @ (1eae0c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (1eae10 ) │ │ │ │ add r3, pc │ │ │ │ @@ -165085,80 +165079,80 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1eaf9c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #48] @ (1eaffc ) │ │ │ │ ldr r2, [pc, #48] @ (1eb000 ) │ │ │ │ ldr r1, [pc, #52] @ (1eb004 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1eafa8 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1eaf7a │ │ │ │ b.n 1eafa8 │ │ │ │ nop │ │ │ │ - cmp r7, #180 @ 0xb4 │ │ │ │ + adds r0, #4 │ │ │ │ movs r4, r5 │ │ │ │ - bics.w r0, r8, ip, asr #32 │ │ │ │ - stmia r3!, {r2, r4, r5, r7} │ │ │ │ + eor.w r0, r8, ip, asr #32 │ │ │ │ + stmia r4!, {r2} │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r2, [r0, #4] │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r2, #12 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001eb008 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #60] @ 1eb05c │ │ │ │ ldr r2, [pc, #60] @ (1eb060 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1eb064 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 1eb050 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f3780 │ │ │ │ - stmia r3!, {r2, r3, r4, r6} │ │ │ │ + b.w 2f37d0 │ │ │ │ + stmia r3!, {r2, r3, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r4, #0] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ movs r7, r4 │ │ │ │ - udf #204 @ 0xcc │ │ │ │ + svc 28 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001eb068 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 1e0140 │ │ │ │ @@ -165218,38 +165212,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (1eb164 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1eb150 │ │ │ │ ldr r2, [pc, #80] @ (1eb168 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (1eb16c ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w r3, [r0, #192] @ 0xc0 │ │ │ │ cbz r3, 1eb150 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -165257,56 +165251,56 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrh r4, [r6, #36] @ 0x24 │ │ │ │ + ldrh r4, [r0, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r1, #56] @ 0x38 │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stmia r2!, {r3, r4, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (1eb258 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #204] @ (1eb25c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (1eb260 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1eb236 │ │ │ │ cbz r6, 1eb20c │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 1eb1d8 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #168] @ (1eb264 ) │ │ │ │ ldr r1, [pc, #168] @ (1eb268 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 1eb1f6 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 1eb1f6 │ │ │ │ ldr r3, [pc, #144] @ (1eb26c ) │ │ │ │ @@ -165316,15 +165310,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (1eb274 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -165332,74 +165326,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 1eb0f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1eb1f6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (1eb278 ) │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r1, [pc, #92] @ (1eb27c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1eb1f4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (1eb280 ) │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r1, [pc, #68] @ (1eb284 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1eb1f4 │ │ │ │ nop │ │ │ │ - stmia r2!, {r3, r4} │ │ │ │ + stmia r2!, {r3, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r7, #52] @ 0x34 │ │ │ │ + strh r4, [r1, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - ble.n 1eb324 │ │ │ │ + ble.n 1eb1c4 │ │ │ │ movs r1, r5 │ │ │ │ - cmp sl, r1 │ │ │ │ + cmp sl, fp │ │ │ │ movs r0, r5 │ │ │ │ - cmp r8, r4 │ │ │ │ + cmp r8, lr │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4} │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r5, #5] │ │ │ │ + ldrb r6, [r7, #6] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ + ldrb r0, [r7, #5] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r3, #5] │ │ │ │ + ldrb r4, [r5, #6] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r5, #3] │ │ │ │ + ldrb r4, [r7, #4] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r5, #3] │ │ │ │ + ldrb r0, [r7, #4] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r1, #3] │ │ │ │ + ldrb r4, [r3, #4] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001eb288 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 1eb170 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 1eb2ca │ │ │ │ @@ -165411,58 +165405,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (1eb31c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eb2b4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (1eb320 ) │ │ │ │ ldr r5, [pc, #68] @ (1eb324 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1eb2b4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + ldrh r6, [r7, #24] │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r0, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - stmia r0!, {r1, r6, r7} │ │ │ │ + stmia r1!, {r1, r4} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001eb328 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 2ef9c0 │ │ │ │ + bl 2efa10 │ │ │ │ cbz r0, 1eb352 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -165500,26 +165494,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 001eb3a0 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 2ef66c │ │ │ │ + b.w 2ef6bc │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 2ee45c │ │ │ │ + bl 2ee4ac │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1eb43e │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -165535,15 +165529,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (1eb45c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -165554,15 +165548,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (1eb468 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -165572,26 +165566,26 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r0!, {r2, r4, r5} │ │ │ │ + stmia r0!, {r2, r7} │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + ldrb r2, [r2, #0] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r4, #31] │ │ │ │ + ldrb r2, [r6, #0] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r4, #31] │ │ │ │ + ldrb r4, [r6, #0] │ │ │ │ + movs r0, r5 │ │ │ │ + stmia r0!, {r1, r2, r3, r6} │ │ │ │ + movs r4, r6 │ │ │ │ + strb r2, [r4, #31] │ │ │ │ movs r0, r5 │ │ │ │ - ittt │ │ │ │ - mov r4, r6 │ │ │ │ - strb r2, [r2, #30] │ │ │ │ - mov r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (1eb678 ) │ │ │ │ mov r9, r3 │ │ │ │ @@ -165611,28 +165605,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ cbnz r0, 1eb500 │ │ │ │ ldr r2, [pc, #436] @ (1eb68c ) │ │ │ │ ldr r3, [pc, #420] @ (1eb67c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -165659,117 +165653,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eb4d4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 1eb55c │ │ │ │ - bl 3453e0 │ │ │ │ + bl 345430 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 327154 │ │ │ │ + bl 3271a4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eb4d4 │ │ │ │ - bl 3283c4 │ │ │ │ + bl 328414 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 1eb58a │ │ │ │ ldr r5, [pc, #328] @ (1eb690 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (1eb694 ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1eb4d4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 1eb580 │ │ │ │ - bl 342990 │ │ │ │ + bl 3429e0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1eb596 │ │ │ │ mov r1, sl │ │ │ │ - bl 343024 │ │ │ │ + bl 343074 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1eb61a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 17e524 │ │ │ │ b.n 1eb4d4 │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 1eb4d4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 342f14 │ │ │ │ + bl 342f64 │ │ │ │ b.n 1eb4d4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 327154 │ │ │ │ + bl 3271a4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1eb5e6 │ │ │ │ - bl 3283c4 │ │ │ │ + bl 328414 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 1eb64c │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 3426f8 │ │ │ │ + bl 342748 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 342e14 │ │ │ │ + bl 342e64 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1eb5de │ │ │ │ cbz r6, 1eb5e8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 343024 │ │ │ │ + bl 343074 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 1eb61c │ │ │ │ mov r0, r6 │ │ │ │ - bl 345e54 │ │ │ │ + bl 345ea4 │ │ │ │ b.n 1eb578 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (1eb698 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (1eb69c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (1eb6a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1eb5de │ │ │ │ b.n 1eb578 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 342c80 │ │ │ │ + bl 342cd0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 1eb62a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 1eb652 │ │ │ │ ldr r3, [pc, #120] @ (1eb6a4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (1eb6a8 ) │ │ │ │ @@ -165777,69 +165771,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (1eb6ac ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1eb5de │ │ │ │ b.n 1eb578 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ b.n 1eb5ac │ │ │ │ ldr r3, [pc, #92] @ (1eb6b0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (1eb6b4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (1eb6b8 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1eb5de │ │ │ │ b.n 1eb578 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r2, #8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - itte hi │ │ │ │ - movhi r4, r6 │ │ │ │ - bge.n 1eb754 @ unpredictable │ │ │ │ - movls r1, r5 │ │ │ │ - strh r2, [r6, #28] │ │ │ │ + itet le │ │ │ │ + movle r4, r6 │ │ │ │ + bge.n 1eb5f4 @ unpredictable │ │ │ │ + movle r1, r5 │ │ │ │ + strh r2, [r0, #32] │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r7, #6 │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r4, #27] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r3, #25] │ │ │ │ + strb r6, [r5, #26] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r5, #25] │ │ │ │ + strb r0, [r7, #26] │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x0014 │ │ │ │ + bkpt 0x0064 │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r4, #22] │ │ │ │ + strb r6, [r6, #23] │ │ │ │ movs r0, r5 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0036 │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r7, #21] │ │ │ │ + strb r0, [r1, #23] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r3, #27] │ │ │ │ + strb r6, [r5, #28] │ │ │ │ movs r0, r5 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ + bkpt 0x000e │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r2, #21] │ │ │ │ + strb r0, [r4, #22] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r5, #24] │ │ │ │ + strb r2, [r7, #25] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -165885,34 +165879,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 1eb7aa │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 342980 │ │ │ │ + bl 3429d0 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 1eb7b0 │ │ │ │ mov r0, r3 │ │ │ │ blx 1805c4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #80] @ (1eb7d4 ) │ │ │ │ ldr r3, [pc, #72] @ (1eb7d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -165929,30 +165923,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (1eb7d8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1eb768 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 342ba4 │ │ │ │ + bl 342bf4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eb768 │ │ │ │ - bl 32734c │ │ │ │ + bl 32739c │ │ │ │ mov r3, r0 │ │ │ │ b.n 1eb768 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r3, #29 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #28 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r1, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (1eb864 ) │ │ │ │ @@ -165962,28 +165956,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 1eb85a │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 1eb854 │ │ │ │ blx 1805c4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #60] @ (1eb86c ) │ │ │ │ ldr r3, [pc, #56] @ (1eb868 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -166008,17 +166002,17 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r4, #26 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #25 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r3, #48] @ 0x30 │ │ │ │ + str r6, [r5, #52] @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r5, #52] @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (1eb8f4 ) │ │ │ │ @@ -166028,25 +166022,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 1eb8ea │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 1805c4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #56] @ (1eb8fc ) │ │ │ │ ldr r3, [pc, #48] @ (1eb8f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -166068,25 +166062,25 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r0, #24 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r1, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ movs r3, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 3aa588 │ │ │ │ + b.w 3aa5d8 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (1eba48 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -166110,26 +166104,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ cbnz r0, 1eb9b4 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #204] @ (1eba58 ) │ │ │ │ ldr r3, [pc, #188] @ (1eba4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -166150,77 +166144,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 1eb3a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eb982 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 1eba1e │ │ │ │ - bl 3b1fac │ │ │ │ + bl 3b1ffc │ │ │ │ cbz r0, 1eb9f2 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3aa1ec │ │ │ │ + bl 3aa23c │ │ │ │ cbz r0, 1eba28 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 17e524 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 1eb98a │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (1eba5c ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (1eba60 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (1eba64 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1eb9e2 │ │ │ │ blx 17e524 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 1eb982 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r1, [pc, #56] @ (1eba68 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 43aecc │ │ │ │ + bl 43af1c │ │ │ │ b.n 1eb9e2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r3, #21 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #21 │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #20 │ │ │ │ movs r2, r7 │ │ │ │ - rev r4, r2 │ │ │ │ + rev16 r4, r4 │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r4, #6] │ │ │ │ + strb r2, [r6, #7] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r2, #9] │ │ │ │ + strb r4, [r4, #10] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r2, #12] │ │ │ │ + strb r4, [r4, #13] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -166232,23 +166226,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ cbz r0, 1ebb16 │ │ │ │ mov fp, r5 │ │ │ │ blx 17e490 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -166271,15 +166265,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 1ebb44 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 431270 │ │ │ │ + bl 4312c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1ebb5e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 1ebb5e │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -166307,15 +166301,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1ebaf2 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2ee058 │ │ │ │ + bl 2ee0a8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 17e524 │ │ │ │ b.n 1ebb16 │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 1ebb46 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -166336,15 +166330,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -166367,15 +166361,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 17fdfc <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ ldr r2, [pc, #48] @ (1ebc28 ) │ │ │ │ ldr r3, [pc, #40] @ (1ebc20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -166389,15 +166383,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r1, #12 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #6] │ │ │ │ + strb r4, [r0, #8] │ │ │ │ movs r0, r5 │ │ │ │ lsrs r4, r3, #10 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -166419,27 +166413,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 17fe94 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ cbnz r0, 1ebcce │ │ │ │ ldr r2, [pc, #284] @ (1ebdb8 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (1ebdb4 ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -166507,15 +166501,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2ee058 │ │ │ │ + bl 2ee0a8 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 17e524 │ │ │ │ b.n 1ebc9a │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -166538,28 +166532,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (1ebdc4 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ebd6c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r0, #9 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #7 │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r0, #0] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r2, #96] @ 0x60 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ movs r0, r5 │ │ │ │ - cpsid ai │ │ │ │ + @ instruction: 0xb6c6 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 1ebe4c │ │ │ │ sub sp, #16 │ │ │ │ @@ -166569,23 +166563,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ cbz r0, 1ebe18 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 20f728 │ │ │ │ cbz r0, 1ebe18 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -166628,23 +166622,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ bl 20f7d4 │ │ │ │ blx 1805c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #52] @ (1ebedc ) │ │ │ │ ldr r3, [pc, #44] @ (1ebed8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -166680,15 +166674,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ ldr r3, [pc, #160] @ (1ebfb0 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -166714,15 +166708,15 @@ │ │ │ │ blx 17fdfc <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 1ebf90 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ ldr r2, [pc, #80] @ (1ebfb8 ) │ │ │ │ ldr r3, [pc, #68] @ (1ebfac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -166747,25 +166741,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r3, #30 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #108] @ 0x6c │ │ │ │ + ldr r4, [r6, #112] @ 0x70 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [r1, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #108] @ 0x6c │ │ │ │ movs r0, r5 │ │ │ │ lsls r4, r5, #28 │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r3, r4, r5, r6} │ │ │ │ + push {r1, r2, r3, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r2, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #68] @ 0x44 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [r0, #100] @ 0x64 │ │ │ │ + ldr r0, [r2, #104] @ 0x68 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 1ec090 │ │ │ │ sub sp, #24 │ │ │ │ @@ -166776,26 +166770,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 427494 │ │ │ │ + bl 4274e4 │ │ │ │ cbz r0, 1ec020 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1ec048 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (1ec098 ) │ │ │ │ ldr r3, [pc, #112] @ (1ec094 ) │ │ │ │ @@ -166810,60 +166804,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r3, [pc, #76] @ (1ec09c ) │ │ │ │ ldr r2, [pc, #80] @ (1ec0a0 ) │ │ │ │ ldr r1, [pc, #80] @ (1ec0a4 ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #64] @ (1ec0a8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1ec072 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 1ec01e │ │ │ │ ldr r2, [pc, #56] @ (1ec0ac ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (1ec0b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ec020 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6, #26 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6, #25 │ │ │ │ movs r2, r7 │ │ │ │ - cbz r6, 1ec110 │ │ │ │ + push {r1, r2, r4} │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r1, #31] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r6, #22] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r4, #88] @ 0x58 │ │ │ │ + ldr r6, [r6, #92] @ 0x5c │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [r3, #88] @ 0x58 │ │ │ │ + ldr r4, [r5, #92] @ 0x5c │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (1ec148 ) │ │ │ │ @@ -166873,23 +166867,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ vldr d7, [pc, #92] @ 1ec140 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ cbnz r0, 1ec120 │ │ │ │ ldr r2, [pc, #84] @ (1ec150 ) │ │ │ │ ldr r3, [pc, #80] @ (1ec14c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -166903,15 +166897,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 451b00 │ │ │ │ + bl 451b50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ec0f8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 1ec0f8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -166935,26 +166929,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ vldr d7, [pc, #356] @ 1ec2e8 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ cbnz r0, 1ec1d0 │ │ │ │ ldr r2, [pc, #336] @ (1ec2f8 ) │ │ │ │ ldr r3, [pc, #332] @ (1ec2f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -166970,15 +166964,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ec262 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 1ec20c │ │ │ │ ldr r3, [pc, #272] @ (1ec2fc ) │ │ │ │ @@ -166987,23 +166981,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (1ec304 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 17e524 │ │ │ │ b.n 1ec1a4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ cbnz r0, 1ec280 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 1ec1ea │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -167036,48 +167030,48 @@ │ │ │ │ ldr r1, [pc, #176] @ (1ec31c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #766 @ 0x2fe │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ec204 │ │ │ │ ldr r3, [pc, #156] @ (1ec320 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #156] @ (1ec324 ) │ │ │ │ mov.w r2, #776 @ 0x308 │ │ │ │ ldr r4, [pc, #156] @ (1ec328 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ec204 │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 431140 │ │ │ │ + bl 431190 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ec204 │ │ │ │ ldr r3, [pc, #120] @ (1ec32c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (1ec330 ) │ │ │ │ mov.w r2, #788 @ 0x314 │ │ │ │ ldr r4, [pc, #120] @ (1ec334 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ec204 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (1ec338 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (1ec33c ) │ │ │ │ ldr r0, [pc, #100] @ (1ec340 ) │ │ │ │ add r3, pc │ │ │ │ @@ -167089,49 +167083,49 @@ │ │ │ │ ... │ │ │ │ lsls r6, r4, #20 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r5, #19 │ │ │ │ movs r2, r7 │ │ │ │ - sxth r6, r4 │ │ │ │ + sxtb r6, r6 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r4, #84] @ 0x54 │ │ │ │ + ldr r4, [r6, #88] @ 0x58 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r6, #24] │ │ │ │ + ldr r6, [r0, #32] │ │ │ │ movs r0, r5 │ │ │ │ - cbz r2, 1ec33c │ │ │ │ + sxth r2, r2 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ - movs r0, r5 │ │ │ │ ldr r0, [r6, #72] @ 0x48 │ │ │ │ movs r0, r5 │ │ │ │ - cbz r6, 1ec342 │ │ │ │ + ldr r0, [r0, #80] @ 0x50 │ │ │ │ + movs r0, r5 │ │ │ │ + cbz r6, 1ec356 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r4, #60] @ 0x3c │ │ │ │ + ldr r4, [r6, #64] @ 0x40 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [r7, #16] │ │ │ │ + ldr r4, [r1, #24] │ │ │ │ movs r0, r5 │ │ │ │ - cbz r4, 1ec346 │ │ │ │ + cbz r4, 1ec35a │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r6, #20] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [r6, #60] @ 0x3c │ │ │ │ + ldr r2, [r0, #68] @ 0x44 │ │ │ │ movs r0, r5 │ │ │ │ - cbz r4, 1ec346 │ │ │ │ + cbz r4, 1ec35a │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + ldr r2, [r0, #20] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [r4, #68] @ 0x44 │ │ │ │ + ldr r2, [r6, #72] @ 0x48 │ │ │ │ movs r0, r5 │ │ │ │ - cbz r6, 1ec34a │ │ │ │ + cbz r6, 1ec35e │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r4, [r5, #64] @ 0x40 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [r0, #68] @ 0x44 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #364] @ (1ec4c4 ) │ │ │ │ @@ -167144,24 +167138,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 426588 │ │ │ │ + bl 4265d8 │ │ │ │ cbz r0, 1ec3c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1ec45e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 1ec3fe │ │ │ │ @@ -167174,18 +167168,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4266c8 │ │ │ │ + bl 426718 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #256] @ (1ec4d8 ) │ │ │ │ ldr r3, [pc, #240] @ (1ec4c8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -167203,15 +167197,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ec3c0 │ │ │ │ ldr r1, [pc, #204] @ (1ec4dc ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -167245,15 +167239,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 1ec3c0 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 426ee4 │ │ │ │ + bl 426f34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ec3c0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -167269,57 +167263,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (1ec4f0 ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #847 @ 0x34f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ec3c0 │ │ │ │ ldr r5, [pc, #76] @ (1ec4f4 ) │ │ │ │ add r5, pc │ │ │ │ b.n 1ec3a4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 2ee058 │ │ │ │ + bl 2ee0a8 │ │ │ │ b.n 1ec3c0 │ │ │ │ ldr r5, [pc, #60] @ (1ec4f8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 1ec480 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ lsls r6, r6, #12 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #432 @ 0x1b0 │ │ │ │ + sub sp, #240 @ 0xf0 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r1, #64] @ 0x40 │ │ │ │ + ldr r2, [r3, #68] @ 0x44 │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [r7, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #4] │ │ │ │ movs r0, r5 │ │ │ │ lsls r4, r7, #10 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r6, #52] @ 0x34 │ │ │ │ + ldr r2, [r0, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [r4, #52] @ 0x34 │ │ │ │ + ldr r4, [r6, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r4, #52] @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ - add r7, sp, #560 @ 0x230 │ │ │ │ + add r7, sp, #880 @ 0x370 │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ + str r6, [r5, #116] @ 0x74 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1ec578 │ │ │ │ + b.n 1ec618 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #568] @ 0x238 │ │ │ │ + ldr r1, [sp, #888] @ 0x378 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r1, [sp, #800] @ 0x320 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (1ec624 ) │ │ │ │ @@ -167330,23 +167324,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ cbnz r0, 1ec56c │ │ │ │ ldr r2, [pc, #232] @ (1ec62c ) │ │ │ │ ldr r3, [pc, #224] @ (1ec628 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -167375,15 +167369,15 @@ │ │ │ │ beq.n 1ec59e │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2ee058 │ │ │ │ + bl 2ee0a8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 17e524 │ │ │ │ b.n 1ec542 │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -167460,26 +167454,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 427494 │ │ │ │ + bl 4274e4 │ │ │ │ cbz r0, 1ec690 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 1ec6da │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -167540,15 +167534,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 1ec78a │ │ │ │ @@ -167560,15 +167554,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 427494 │ │ │ │ + bl 4274e4 │ │ │ │ ldr r2, [pc, #76] @ (1ec798 ) │ │ │ │ ldr r3, [pc, #68] @ (1ec794 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -167612,26 +167606,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 427494 │ │ │ │ + bl 4274e4 │ │ │ │ cbz r0, 1ec7fe │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 1ec84e │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -167694,15 +167688,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 1ec91c │ │ │ │ @@ -167727,15 +167721,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 427494 │ │ │ │ + bl 4274e4 │ │ │ │ ldr r2, [pc, #76] @ (1ec928 ) │ │ │ │ ldr r3, [pc, #72] @ (1ec924 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -167780,34 +167774,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ cbz r0, 1ec996 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (1ec9e8 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cbz r0, 1ec9c0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 43f9b0 │ │ │ │ + bl 43fa00 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1ec9c8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #84] @ (1ec9ec ) │ │ │ │ ldr r3, [pc, #72] @ (1ec9e4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -167822,30 +167816,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 43f7a0 │ │ │ │ + bl 43f7f0 │ │ │ │ b.n 1ec990 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2ee058 │ │ │ │ + bl 2ee0a8 │ │ │ │ b.n 1ec990 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [ip, #-228] @ 0xffffff1c │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #100] @ 0x64 │ │ │ │ + str r4, [r0, #108] @ 0x6c │ │ │ │ movs r0, r5 │ │ │ │ ldc2l 0, cr0, [sl], #228 @ 0xe4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -167856,29 +167850,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 17fe94 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 43f898 │ │ │ │ + bl 43f8e8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ ldr r2, [pc, #52] @ (1eca74 ) │ │ │ │ ldr r3, [pc, #44] @ (1eca70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -167896,26 +167890,26 @@ │ │ │ │ nop │ │ │ │ stc2 0, cr0, [ip], {57} @ 0x39 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ mrrc2 0, 3, r0, r2, cr9 │ │ │ │ ldr r1, [pc, #4] @ (1eca80 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 2f5258 │ │ │ │ - str r6, [r6, #84] @ 0x54 │ │ │ │ + b.w 2f52a8 │ │ │ │ + str r6, [r0, #92] @ 0x5c │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 41029c │ │ │ │ + bl 4102ec │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -167934,25 +167928,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 411b3c │ │ │ │ + bl 411b8c │ │ │ │ cbz r0, 1ecb0e │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 41029c │ │ │ │ + bl 4102ec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (1ecb40 ) │ │ │ │ ldr r3, [pc, #40] @ (1ecb3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -167979,31 +167973,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 411b3c │ │ │ │ + b.w 411b8c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 4102d8 │ │ │ │ + bl 410328 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -168022,25 +168016,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 411bcc │ │ │ │ + bl 411c1c │ │ │ │ cbz r0, 1ecbfe │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 4102d8 │ │ │ │ + bl 410328 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (1ecc30 ) │ │ │ │ ldr r3, [pc, #40] @ (1ecc2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -168067,30 +168061,30 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 411bcc │ │ │ │ + b.w 411c1c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 1eccb2 │ │ │ │ and.w r3, r2, #7 │ │ │ │ asrs r2, r2, #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ @@ -168112,17 +168106,17 @@ │ │ │ │ ldr r2, [pc, #20] @ (1eccc8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 17fb9c │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r7, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [r0, #52] @ 0x34 │ │ │ │ + str r0, [r2, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 1ecd38 │ │ │ │ sub sp, #16 │ │ │ │ @@ -168132,44 +168126,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 1ecd22 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 31cc38 │ │ │ │ + bl 31cc88 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 346434 │ │ │ │ + b.w 346484 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #200 @ (adr r7, 1ece04 ) │ │ │ │ + add r7, pc, #520 @ (adr r7, 1ecf44 ) │ │ │ │ movs r4, r6 │ │ │ │ - stmia r2!, {r1, r2, r3} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r4, #52] @ 0x34 │ │ │ │ + ldr r4, [r6, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (1ece24 ) │ │ │ │ @@ -168180,15 +168174,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 17fe94 │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -168225,15 +168219,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 17fdfc <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ ldr r2, [pc, #88] @ (1ece3c ) │ │ │ │ ldr r3, [pc, #64] @ (1ece28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -168256,28 +168250,28 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldrsh.w r0, [r6, r9, lsl #3] │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #440 @ (adr r6, 1ecfe8 ) │ │ │ │ + add r6, pc, #760 @ (adr r6, 1ed128 ) │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r1, #16] │ │ │ │ - movs r0, r5 │ │ │ │ str r4, [r3, #20] │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ + str r4, [r5, #24] │ │ │ │ + movs r0, r5 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ movs r0, r5 │ │ │ │ strh.w r0, [lr, #57] @ 0x39 │ │ │ │ - add r6, pc, #0 @ (adr r6, 1ece44 ) │ │ │ │ + add r6, pc, #320 @ (adr r6, 1ecf84 ) │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r3, #8] │ │ │ │ + str r6, [r5, #12] │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r6, #8] │ │ │ │ + str r2, [r0, #16] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ece4c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -168326,15 +168320,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (1ecf10 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168345,28 +168339,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (1ecf1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1eced8 │ │ │ │ nop │ │ │ │ - add r5, pc, #328 @ (adr r5, 1ed054 ) │ │ │ │ + add r5, pc, #648 @ (adr r5, 1ed194 ) │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + str r4, [r5, #28] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r4, r3] │ │ │ │ + ldrb r4, [r6, r4] │ │ │ │ movs r0, r5 │ │ │ │ - add r5, pc, #136 @ (adr r5, 1ecfa0 ) │ │ │ │ + add r5, pc, #456 @ (adr r5, 1ed0e0 ) │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r7, #16] │ │ │ │ + str r4, [r1, #24] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r6, r2] │ │ │ │ + ldrb r4, [r0, r4] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ecf20 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -168408,15 +168402,15 @@ │ │ │ │ blx 17fdfc <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (1ecfcc ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4e1c │ │ │ │ ldr r2, [pc, #60] @ (1ecfd0 ) │ │ │ │ ldr r3, [pc, #48] @ (1ecfc4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -168431,15 +168425,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf7560039 │ │ │ │ @ instruction: 0xf74a0039 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r0] │ │ │ │ + ldrsh r0, [r2, r1] │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7000039 │ │ │ │ │ │ │ │ 001ecfd4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -168449,43 +168443,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 1ed00a │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 342980 │ │ │ │ + bl 3429d0 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 1ed01c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f4dcc │ │ │ │ + b.w 2f4e1c │ │ │ │ ldr r2, [pc, #44] @ (1ed038 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f4dcc │ │ │ │ + b.w 2f4e1c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 342ba4 │ │ │ │ + bl 342bf4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ecffc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 32734c │ │ │ │ + bl 32739c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 1ecffc │ │ │ │ - ldr r3, [pc, #400] @ (1ed1cc ) │ │ │ │ + ldr r3, [pc, #720] @ (1ed30c ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ed03c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168493,45 +168487,45 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 1ed078 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 342980 │ │ │ │ + bl 3429d0 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 1ed07e │ │ │ │ ldr r3, [pc, #56] @ (1ed0a0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f4dcc │ │ │ │ + b.w 2f4e1c │ │ │ │ ldr r2, [pc, #40] @ (1ed0a4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1ed066 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 342ba4 │ │ │ │ + bl 342bf4 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ed066 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 32734c │ │ │ │ + bl 32739c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 1ed066 │ │ │ │ nop │ │ │ │ movw r0, #18489 @ 0x4839 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #1000] @ (1ed490 ) │ │ │ │ + ldr r3, [pc, #296] @ (1ed1d0 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ed0a8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168542,15 +168536,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 1ed0dc │ │ │ │ ldr r3, [pc, #48] @ (1ed0f8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4dcc │ │ │ │ + b.w 2f4e1c │ │ │ │ ldr r2, [pc, #36] @ (1ed0fc ) │ │ │ │ add r2, pc │ │ │ │ b.n 1ed0c4 │ │ │ │ ldr r3, [pc, #32] @ (1ed100 ) │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ ldr r1, [pc, #32] @ (1ed104 ) │ │ │ │ ldr r0, [pc, #32] @ (1ed108 ) │ │ │ │ @@ -168558,21 +168552,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ rsbs r0, r8, #12124160 @ 0xb90000 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #624] @ (1ed370 ) │ │ │ │ + ldr r2, [pc, #944] @ (1ed4b0 ) │ │ │ │ movs r3, r5 │ │ │ │ - add r3, pc, #200 @ (adr r3, 1ed1cc ) │ │ │ │ + add r3, pc, #520 @ (adr r3, 1ed30c ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r1, r3] │ │ │ │ + ldrh r0, [r3, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsh r6, [r5, r6] │ │ │ │ + ldrsh r6, [r7, r7] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ed10c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168583,23 +168577,23 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 1ed140 │ │ │ │ ldr r3, [pc, #28] @ (1ed148 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4dcc │ │ │ │ + b.w 2f4e1c │ │ │ │ ldr r2, [pc, #16] @ (1ed14c ) │ │ │ │ add r2, pc │ │ │ │ b.n 1ed128 │ │ │ │ bl 180bc0 │ │ │ │ sbcs.w r0, r4, #12124160 @ 0xb90000 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #224] @ (1ed230 ) │ │ │ │ + ldr r2, [pc, #544] @ (1ed370 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ed150 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168618,15 +168612,15 @@ │ │ │ │ cbz r2, 1ed1da │ │ │ │ ldr r3, [pc, #108] @ (1ed1e8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (1ed1ec ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4e1c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 1ed1a8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -168636,47 +168630,47 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (1ed1f0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f4560 │ │ │ │ + bl 2f45b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ed190 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ee1f0 │ │ │ │ + bl 2ee240 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 180bc0 │ │ │ │ nop │ │ │ │ - ldrsh r6, [r1, r5] │ │ │ │ + ldrsh r6, [r3, r6] │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xf5220039 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r7, r4] │ │ │ │ + ldrsh r0, [r1, r6] │ │ │ │ movs r0, r5 │ │ │ │ - bics r4, r3 │ │ │ │ + mvns r4, r5 │ │ │ │ movs r0, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1ed200 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ stmia r6!, {r1, r5} │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -168684,58 +168678,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (1ed250 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (1ed254 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #40] @ (1ed258 ) │ │ │ │ ldr r3, [pc, #44] @ (1ed25c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r3, pc, #168 @ (adr r3, 1ed2f8 ) │ │ │ │ + add r3, pc, #488 @ (adr r3, 1ed438 ) │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r2, #100] @ 0x64 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r4, #100] @ 0x64 │ │ │ │ + str r6, [r6, #104] @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (1ed2d4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ ldr.w ip, [pc, #88] @ 1ed2d8 │ │ │ │ ldr r2, [pc, #88] @ (1ed2dc ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cbz r0, 1ed2a0 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 1ed2b4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -168755,19 +168749,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ + str r0, [r5, #68] @ 0x44 │ │ │ │ movs r0, r5 │ │ │ │ - add r2, pc, #784 @ (adr r2, 1ed5ec ) │ │ │ │ + add r3, pc, #80 @ (adr r3, 1ed32c ) │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r2, #64] @ 0x40 │ │ │ │ + str r0, [r4, #68] @ 0x44 │ │ │ │ movs r0, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168777,28 +168771,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (1ed32c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, pc, #296 @ (adr r2, 1ed450 ) │ │ │ │ + add r2, pc, #616 @ (adr r2, 1ed590 ) │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r0, #56] @ 0x38 │ │ │ │ + str r6, [r2, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 1ed38c │ │ │ │ sub sp, #8 │ │ │ │ @@ -168807,15 +168801,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (1ed394 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 1ed36e │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -168826,146 +168820,146 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #1016 @ (adr r1, 1ed788 ) │ │ │ │ + add r2, pc, #312 @ (adr r2, 1ed4c8 ) │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r1, #52] @ 0x34 │ │ │ │ + str r4, [r3, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ + str r2, [r1, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ed398 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (1ed414 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (1ed418 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (1ed41c ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (1ed420 ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 1ed3e8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f0244 │ │ │ │ + b.w 2f0294 │ │ │ │ ldr r1, [pc, #56] @ (1ed424 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r2, [pc, #48] @ (1ed428 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f0244 │ │ │ │ + b.w 2f0294 │ │ │ │ nop │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ + str r6, [r5, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ - add r1, pc, #544 @ (adr r1, 1ed63c ) │ │ │ │ + add r1, pc, #864 @ (adr r1, 1ed77c ) │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r2, #44] @ 0x2c │ │ │ │ + str r6, [r4, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ lsls r6, r5, #21 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r0, #44] @ 0x2c │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [r1, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ed42c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (1ed4ac ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (1ed4b0 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (1ed4b4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (1ed4b8 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 1ed482 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f0244 │ │ │ │ + b.w 2f0294 │ │ │ │ ldr r1, [pc, #56] @ (1ed4bc ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r2, [pc, #44] @ (1ed4c0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f0244 │ │ │ │ - str r2, [r1, #36] @ 0x24 │ │ │ │ + b.w 2f0294 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ movs r0, r5 │ │ │ │ - add r0, pc, #976 @ (adr r0, 1ed884 ) │ │ │ │ + add r1, pc, #272 @ (adr r1, 1ed5c4 ) │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [r0, #36] @ 0x24 │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ movs r0, r5 │ │ │ │ lsls r0, r3, #19 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r4, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r5, #32] │ │ │ │ + str r6, [r7, #36] @ 0x24 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ed4c4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -168982,24 +168976,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1ed5a2 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (1ed5d8 ) │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #224] @ (1ed5dc ) │ │ │ │ ldr r1, [pc, #224] @ (1ed5e0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (1ed5e4 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -169011,28 +169005,28 @@ │ │ │ │ cbz r4, 1ed55a │ │ │ │ ldr r3, [pc, #188] @ (1ed5e8 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1ed582 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f028c │ │ │ │ + bl 2f02dc │ │ │ │ ldr r2, [pc, #176] @ (1ed5ec ) │ │ │ │ ldr r3, [pc, #148] @ (1ed5d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 1ed5c6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ ldr r2, [pc, #148] @ (1ed5f0 ) │ │ │ │ ldr r3, [pc, #116] @ (1ed5d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -169047,66 +169041,66 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (1ed5f4 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r2, [pc, #100] @ (1ed5f8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 1ed534 │ │ │ │ ldr r4, [pc, #88] @ (1ed5fc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r3, [pc, #80] @ (1ed600 ) │ │ │ │ ldr r2, [pc, #84] @ (1ed604 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 1ed4f2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r5, #17 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs.w r0, r6, #57 @ 0x39 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #296 @ (adr r0, 1ed704 ) │ │ │ │ + add r0, pc, #616 @ (adr r0, 1ed844 ) │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r0, #60] @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r0, #56] @ 0x38 │ │ │ │ + str r6, [r2, #60] @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r0, r3, #16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adcs.w r0, r6, #57 @ 0x39 │ │ │ │ @ instruction: 0xf1360039 │ │ │ │ - str r6, [r4, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r5, #16] │ │ │ │ + str r6, [r7, #20] │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [r1, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #920] @ 0x398 │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r1, #16] │ │ │ │ + str r6, [r3, #20] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ed608 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169115,41 +169109,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 1ed62e │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f0244 │ │ │ │ + b.w 2f0294 │ │ │ │ ldr r1, [pc, #48] @ (1ed660 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r3, [pc, #40] @ (1ed664 ) │ │ │ │ ldr r2, [pc, #40] @ (1ed668 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f0244 │ │ │ │ + b.w 2f0294 │ │ │ │ lsls r0, r5, #12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [r7, #4] │ │ │ │ + str r4, [r1, #12] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #360] @ 0x168 │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r0, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ed66c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169158,41 +169152,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 1ed692 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f028c │ │ │ │ + b.w 2f02dc │ │ │ │ ldr r1, [pc, #48] @ (1ed6c4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r3, [pc, #40] @ (1ed6c8 ) │ │ │ │ ldr r2, [pc, #40] @ (1ed6cc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f028c │ │ │ │ + b.w 2f02dc │ │ │ │ lsls r4, r0, #11 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r3, #0] │ │ │ │ + str r0, [r5, #4] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [sp, #664] @ 0x298 │ │ │ │ + ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r3, #0] │ │ │ │ + str r4, [r5, #4] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ed6d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169201,41 +169195,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 1ed6f6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f0948 │ │ │ │ + b.w 2f0998 │ │ │ │ ldr r1, [pc, #48] @ (1ed728 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r3, [pc, #40] @ (1ed72c ) │ │ │ │ ldr r2, [pc, #40] @ (1ed730 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f0948 │ │ │ │ + b.w 2f0998 │ │ │ │ lsls r0, r4, #9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r4, [r6, r6] │ │ │ │ + str r4, [r0, #0] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [sp, #264] @ 0x108 │ │ │ │ + ldr r6, [sp, #584] @ 0x248 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsh r0, [r7, r6] │ │ │ │ + str r0, [r1, #0] │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -169246,15 +169240,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (1ed790 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1ed794 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #48] @ (1ed798 ) │ │ │ │ ldr r3, [pc, #52] @ (1ed79c ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -169264,22 +169258,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #280] @ 0x118 │ │ │ │ + ldr r6, [sp, #600] @ 0x258 │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r7, #12] │ │ │ │ + str r4, [r1, #20] │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb79e │ │ │ │ + @ instruction: 0xb7ee │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - ldrsh r0, [r7, r5] │ │ │ │ + ldrsh r0, [r1, r7] │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1ed7f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -169287,15 +169281,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (1ed7f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #44] @ (1ed7fc ) │ │ │ │ ldr r3, [pc, #44] @ (1ed800 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -169303,28 +169297,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #896] @ 0x380 │ │ │ │ + ldr r6, [sp, #192] @ 0xc0 │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [r2, #8] │ │ │ │ + str r2, [r4, #12] │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1edda4 │ │ │ │ + b.n 1ede44 │ │ │ │ movs r5, r5 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (1ed810 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f3104 │ │ │ │ + b.w 2f3154 │ │ │ │ nop │ │ │ │ stmia r0!, {r4, r6} │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169337,22 +169331,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 1ed862 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 1ed87c │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -169395,35 +169389,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (1ed8f0 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 17e29c │ │ │ │ - ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r5, [sp, #768] @ 0x300 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r6, r1, #5 │ │ │ │ + lsrs r6, r3, #6 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r0, r4, #5 │ │ │ │ + lsrs r0, r6, #6 │ │ │ │ movs r0, r5 │ │ │ │ - ldrsh r0, [r5, r1] │ │ │ │ + ldrsh r0, [r7, r2] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsh r6, [r1, r1] │ │ │ │ + ldrsh r6, [r3, r2] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsh r0, [r5, r0] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (1ed938 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1ed928 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -169431,16 +169425,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (1ed93c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2f3a70 │ │ │ │ - lsrs r4, r1, #2 │ │ │ │ + b.w 2f3ac0 │ │ │ │ + lsrs r4, r3, #3 │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -169448,31 +169442,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (1ed988 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1ed98c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #264] @ 0x108 │ │ │ │ + ldr r4, [sp, #584] @ 0x248 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsh r0, [r7, r3] │ │ │ │ + ldrsh r0, [r1, r5] │ │ │ │ movs r7, r4 │ │ │ │ - push {r1, r3, r4, r7, lr} │ │ │ │ + push {r1, r3, r5, r6, r7, lr} │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (1eda14 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -169483,15 +169477,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (1eda1c ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 1ed9fe │ │ │ │ ldr.w sl, [pc, #88] @ 1eda20 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 1eda24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -169505,35 +169499,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 1ed9d6 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r0, r1, #31 │ │ │ │ + lsrs r0, r3, #32 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r3, #31 │ │ │ │ + lsrs r6, r5, #32 │ │ │ │ movs r0, r5 │ │ │ │ - sbcs r2, r4 │ │ │ │ + rors r2, r6 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r7, r4] │ │ │ │ + ldrb r4, [r1, r6] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001eda28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -169545,29 +169539,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (1edad0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2efad0 │ │ │ │ + bl 2efb20 │ │ │ │ ldr r1, [pc, #124] @ (1edad4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1edaa8 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (1edad8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2efad0 │ │ │ │ + bl 2efb20 │ │ │ │ ldr r1, [pc, #108] @ (1edadc ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 1edab6 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (1edae0 ) │ │ │ │ ldr r3, [pc, #72] @ (1edacc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -169584,33 +169578,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (1edae4 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3a70 │ │ │ │ + bl 2f3ac0 │ │ │ │ b.n 1eda66 │ │ │ │ ldr r1, [pc, #48] @ (1edae8 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3a70 │ │ │ │ + bl 2f3ac0 │ │ │ │ b.n 1eda80 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ mrrc 0, 3, r0, r8, cr9 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, r3] │ │ │ │ + ldrb r6, [r6, r4] │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r7, #28 │ │ │ │ + lsls r4, r1, #30 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r2, r3] │ │ │ │ + ldrb r0, [r4, r4] │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r4, #28 │ │ │ │ + lsls r2, r6, #29 │ │ │ │ movs r0, r5 │ │ │ │ ldc 0, cr0, [r0], {57} @ 0x39 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 001edaec : │ │ │ │ push {r4, lr} │ │ │ │ @@ -169624,32 +169618,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (1edb3c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f4560 │ │ │ │ + bl 2f45b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 17e524 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, r1] │ │ │ │ + ldrb r4, [r2, r2] │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r3, #0 │ │ │ │ + adds r6, r5, #1 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001edb40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169660,36 +169654,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (1edb98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #44] @ (1edb9c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 1e04f4 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ + ldr r2, [sp, #584] @ 0x248 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r5, r3] │ │ │ │ + ldrb r6, [r7, r4] │ │ │ │ movs r7, r4 │ │ │ │ - cbz r4, 1edc00 │ │ │ │ + cbz r4, 1edc14 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r2, r7] │ │ │ │ + ldrb r6, [r4, r0] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001edba0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169700,61 +169694,61 @@ │ │ │ │ ldr r1, [pc, #44] @ (1edbe8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #28] @ (1edbec ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1e04f4 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #904] @ 0x388 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrb r4, [r4, r3] │ │ │ │ movs r7, r4 │ │ │ │ - cbz r2, 1edc3a │ │ │ │ + cbz r2, 1edc4e │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r6, r5] │ │ │ │ + ldrh r6, [r0, r7] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001edbf0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (1edc70 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #100] @ (1edc74 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (1edc78 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #84] @ (1edc7c ) │ │ │ │ ldr r1, [pc, #84] @ (1edc80 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #68] @ (1edc84 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 1e047c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 1edc58 │ │ │ │ @@ -169768,25 +169762,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #560] @ 0x230 │ │ │ │ + ldr r1, [sp, #880] @ 0x370 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r4, r4, #21 │ │ │ │ + lsls r4, r6, #22 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r6, #21 │ │ │ │ + lsls r6, r0, #23 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r4, r0] │ │ │ │ + ldrb r6, [r6, r1] │ │ │ │ movs r7, r4 │ │ │ │ - uxtb r4, r1 │ │ │ │ + cbz r4, 1edcca │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r0, r4] │ │ │ │ + ldrh r6, [r2, r5] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001edc88 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -169854,19 +169848,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1edd34 ) │ │ │ │ ldr r0, [pc, #20] @ (1edd38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r0, [sp, #800] @ 0x320 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r5, r0] │ │ │ │ + ldrh r6, [r7, r1] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r6, [r7, r0] │ │ │ │ + ldrh r6, [r1, r2] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001edd3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -169997,19 +169991,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1ede94 ) │ │ │ │ ldr r0, [pc, #20] @ (1ede98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - str r7, [sp, #96] @ 0x60 │ │ │ │ + str r7, [sp, #416] @ 0x1a0 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [r1, r3] │ │ │ │ + ldr r6, [r3, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r5, r4] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ede9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170020,29 +170014,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (1edee4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #28] @ (1edee8 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1e0308 │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r7, [sp, #216] @ 0xd8 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r3, r6] │ │ │ │ + ldr r0, [r5, r7] │ │ │ │ movs r7, r4 │ │ │ │ - add sp, #248 @ 0xf8 │ │ │ │ + sub sp, #56 @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r7, r1] │ │ │ │ + ldr r0, [r1, r3] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001edeec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -170056,35 +170050,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #28] @ (1edf48 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1e05c8 │ │ │ │ - str r6, [sp, #600] @ 0x258 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r1, r5] │ │ │ │ + ldr r4, [r3, r6] │ │ │ │ movs r7, r4 │ │ │ │ - add r7, sp, #960 @ 0x3c0 │ │ │ │ + add sp, #256 @ 0x100 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r3, r0] │ │ │ │ + ldr r0, [r5, r1] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001edf4c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170110,19 +170104,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #384] @ 0x180 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r6, [r0, r7] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r2, [r6, r7] │ │ │ │ + ldr r2, [r0, r1] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001edfac : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 1edfc2 │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -170140,19 +170134,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1edfe8 ) │ │ │ │ ldr r0, [pc, #20] @ (1edfec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - str r5, [sp, #784] @ 0x310 │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r2, [r7, r5] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r6, [r0, r7] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001edff0 : │ │ │ │ cbz r2, 1ee034 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -170188,19 +170182,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ee060 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r5, [sp, #328] @ 0x148 │ │ │ │ + str r5, [sp, #648] @ 0x288 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r0, [r1, r4] │ │ │ │ + ldrsb r0, [r3, r5] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r0, [r6, r5] │ │ │ │ + ldrsb r0, [r0, r7] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ee064 : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -170218,43 +170212,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ef32c │ │ │ │ + bl 2ef37c │ │ │ │ ldr r2, [pc, #288] @ (1ee1c8 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (1ee1cc ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (1ee1d0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (1ee1d4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (1ee1d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1ee178 │ │ │ │ ldr r3, [pc, #260] @ (1ee1dc ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2ef63c │ │ │ │ + bl 2ef68c │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 1ee138 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -170317,15 +170311,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (1ee1e8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2ecde0 │ │ │ │ + bl 2ece30 │ │ │ │ ldr r3, [pc, #84] @ (1ee1ec ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 1ee0d4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (1ee1f0 ) │ │ │ │ @@ -170335,44 +170329,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ b.n 1edde8 │ │ │ │ movs r1, r7 │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ + str r5, [sp, #408] @ 0x198 │ │ │ │ movs r4, r6 │ │ │ │ b.n 1eddc4 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #3 │ │ │ │ + lsls r0, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ + lsls r4, r6, #4 │ │ │ │ movs r0, r5 │ │ │ │ strb.w r0, [r6, #68] @ 0x44 │ │ │ │ - ldrsb r0, [r2, r6] │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #216 @ 0xd8 │ │ │ │ + add r6, sp, #536 @ 0x218 │ │ │ │ movs r1, r5 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1edce8 │ │ │ │ movs r1, r7 │ │ │ │ - ldrsb r6, [r2, r1] │ │ │ │ + ldrsb r6, [r4, r2] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r3, r5] │ │ │ │ + strb r2, [r5, r6] │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #960] @ 0x3c0 │ │ │ │ + str r4, [sp, #256] @ 0x100 │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r6, r7] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r6, r6] │ │ │ │ + ldrsb r6, [r0, r0] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ee1fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -170385,59 +170379,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (1ee284 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (1ee288 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 1ee246 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2ef57c │ │ │ │ + b.w 2ef5cc │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 17e220 │ │ │ │ ldr r2, [pc, #60] @ (1ee28c ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (1ee290 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2ecde0 │ │ │ │ + bl 2ece30 │ │ │ │ ldr r3, [pc, #48] @ (1ee294 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2ef57c │ │ │ │ - str r3, [sp, #544] @ 0x220 │ │ │ │ + b.w 2ef5cc │ │ │ │ + str r3, [sp, #864] @ 0x360 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r2, [r6, r0] │ │ │ │ + ldrsb r2, [r0, r2] │ │ │ │ movs r7, r4 │ │ │ │ - add r4, sp, #880 @ 0x370 │ │ │ │ + add r5, sp, #176 @ 0xb0 │ │ │ │ movs r1, r5 │ │ │ │ b.n 1edb64 │ │ │ │ movs r1, r7 │ │ │ │ @ instruction: 0xf7160044 │ │ │ │ - strb r0, [r1, r6] │ │ │ │ + strb r0, [r3, r7] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r1, r2] │ │ │ │ + strb r4, [r3, r3] │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r1, #19 │ │ │ │ ... │ │ │ │ │ │ │ │ 001ee298 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170452,59 +170446,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (1ee320 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (1ee324 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 1ee2e2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2ef63c │ │ │ │ + b.w 2ef68c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 17e220 │ │ │ │ ldr r2, [pc, #60] @ (1ee328 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (1ee32c ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2ecde0 │ │ │ │ + bl 2ece30 │ │ │ │ ldr r3, [pc, #48] @ (1ee330 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2ef63c │ │ │ │ - str r2, [sp, #944] @ 0x3b0 │ │ │ │ + b.w 2ef68c │ │ │ │ + str r3, [sp, #240] @ 0xf0 │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + strb r6, [r4, r7] │ │ │ │ movs r7, r4 │ │ │ │ - add r4, sp, #256 @ 0x100 │ │ │ │ + add r4, sp, #576 @ 0x240 │ │ │ │ movs r1, r5 │ │ │ │ b.n 1eeac8 │ │ │ │ movs r1, r7 │ │ │ │ @ instruction: 0xf67a0044 │ │ │ │ - strb r4, [r5, r3] │ │ │ │ + strb r4, [r7, r4] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r6, r7] │ │ │ │ + strb r0, [r0, r1] │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r1, #19 │ │ │ │ ... │ │ │ │ │ │ │ │ 001ee334 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170532,15 +170526,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (1ee3a8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2ecde0 │ │ │ │ + bl 2ece30 │ │ │ │ ldr r2, [pc, #44] @ (1ee3ac ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -170549,17 +170543,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ addw r0, r0, #2116 @ 0x844 │ │ │ │ b.n 1eea38 │ │ │ │ movs r1, r7 │ │ │ │ - strb r4, [r5, r1] │ │ │ │ + strb r4, [r7, r2] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r6, r5] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r1, #19 │ │ │ │ ... │ │ │ │ │ │ │ │ 001ee3b0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170597,19 +170591,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1ee418 ) │ │ │ │ ldr r0, [pc, #20] @ (1ee41c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - str r2, [sp, #240] @ 0xf0 │ │ │ │ + str r2, [sp, #560] @ 0x230 │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r7, r7] │ │ │ │ + strb r2, [r1, r1] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strb r2, [r5, r1] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ee420 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170659,15 +170653,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1ee4a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ push {r1, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -170685,23 +170679,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (1ee56c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (1ee570 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ vldr d7, [pc, #108] @ 1ee558 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 42692c │ │ │ │ + bl 42697c │ │ │ │ cbz r0, 1ee50e │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 1ee538 │ │ │ │ ldr r2, [pc, #100] @ (1ee574 ) │ │ │ │ @@ -170726,33 +170720,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (1ee578 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (1ee57c ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1ee50e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ b.n 1ee8f8 │ │ │ │ movs r1, r7 │ │ │ │ - str r1, [sp, #784] @ 0x310 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r6] │ │ │ │ + strh r4, [r5, r7] │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r0, r6] │ │ │ │ + strh r2, [r2, r7] │ │ │ │ movs r0, r5 │ │ │ │ b.n 1ee87c │ │ │ │ movs r1, r7 │ │ │ │ - strh r0, [r0, r5] │ │ │ │ + strh r0, [r2, r6] │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r1, r5] │ │ │ │ + strh r6, [r3, r6] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 1ee604 │ │ │ │ sub sp, #28 │ │ │ │ @@ -170761,15 +170755,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (1ee60c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #96] @ (1ee610 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (1ee614 ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -170778,53 +170772,53 @@ │ │ │ │ ldr r3, [pc, #84] @ (1ee618 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (1ee61c ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r1, [pc, #72] @ (1ee620 ) │ │ │ │ ldr r3, [pc, #76] @ (1ee624 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (1ee628 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #984] @ 0x3d8 │ │ │ │ + str r1, [sp, #280] @ 0x118 │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r6, r2] │ │ │ │ + strh r4, [r0, r4] │ │ │ │ movs r7, r4 │ │ │ │ - add r1, sp, #352 @ 0x160 │ │ │ │ + add r1, sp, #672 @ 0x2a0 │ │ │ │ movs r1, r5 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - add r2, sp, #664 @ 0x298 │ │ │ │ + add r2, sp, #984 @ 0x3d8 │ │ │ │ movs r3, r5 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, r3] │ │ │ │ + strh r4, [r6, r4] │ │ │ │ movs r0, r5 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, r3] │ │ │ │ + strh r4, [r4, r4] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 1ee67c │ │ │ │ @@ -170832,15 +170826,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (1ee684 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (1ee688 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #52] @ (1ee68c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 1ee666 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -170849,19 +170843,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + str r0, [sp, #616] @ 0x268 │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r3, r0] │ │ │ │ + strh r2, [r5, r1] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r6, r0] │ │ │ │ + strh r0, [r0, r2] │ │ │ │ movs r0, r5 │ │ │ │ b.n 1ee704 │ │ │ │ movs r1, r7 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170882,25 +170876,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 42692c │ │ │ │ + bl 42697c │ │ │ │ ldr r2, [pc, #60] @ (1ee72c ) │ │ │ │ ldr r3, [pc, #44] @ (1ee720 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -170911,23 +170905,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ movs r4, r6 │ │ │ │ svc 226 @ 0xe2 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, r6] │ │ │ │ + strh r6, [r1, r0] │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r3, r6] │ │ │ │ + str r6, [r5, r7] │ │ │ │ movs r0, r5 │ │ │ │ svc 162 @ 0xa2 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -170946,25 +170940,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 42692c │ │ │ │ + bl 42697c │ │ │ │ ldr r2, [pc, #60] @ (1ee7cc ) │ │ │ │ ldr r3, [pc, #44] @ (1ee7c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -170975,23 +170969,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #58] @ 0x3a │ │ │ │ + ldrh r6, [r2, #60] @ 0x3c │ │ │ │ movs r4, r6 │ │ │ │ svc 66 @ 0x42 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r5, r5] │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r7, r3] │ │ │ │ + str r6, [r1, r5] │ │ │ │ movs r0, r5 │ │ │ │ svc 2 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -171010,23 +171004,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ vldr d7, [pc, #68] @ 1ee860 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42692c │ │ │ │ + bl 42697c │ │ │ │ cbz r0, 1ee834 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (1ee87c ) │ │ │ │ ldr r3, [pc, #56] @ (1ee870 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -171041,23 +171035,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrh r6, [r4, #52] @ 0x34 │ │ │ │ + ldrh r6, [r6, #54] @ 0x36 │ │ │ │ movs r4, r6 │ │ │ │ udf #162 @ 0xa2 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, r1] │ │ │ │ + str r6, [r1, r3] │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r3, r1] │ │ │ │ + str r6, [r5, r2] │ │ │ │ movs r0, r5 │ │ │ │ udf #92 @ 0x5c │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 001ee880 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -171093,29 +171087,29 @@ │ │ │ │ movs r2, #13 │ │ │ │ ldr r3, [pc, #40] @ (1ee8dc ) │ │ │ │ ldr r1, [pc, #44] @ (1ee8e0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [r5, r0] │ │ │ │ + str r4, [r7, r1] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r6, [r7, #48] @ 0x30 │ │ │ │ + ldrh r6, [r1, #52] @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r1, r0] │ │ │ │ + str r0, [r3, r1] │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ add.w lr, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r1 │ │ │ │ ldrh.w r1, [lr, #1312] @ 0x520 │ │ │ │ @@ -171215,15 +171209,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1eea00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ add r7, sp, #632 @ 0x278 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -171316,27 +171310,27 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #492] @ (1eecf8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #480] @ (1eecfc ) │ │ │ │ ldr r1, [pc, #484] @ (1eed00 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #476] @ (1eed04 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr.w fp, [pc, #472] @ 1eed08 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #468] @ (1eed0c ) │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #468] @ (1eed10 ) │ │ │ │ add.w r6, r0, #952 @ 0x3b8 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -171477,53 +171471,53 @@ │ │ │ │ add.w r1, r4, #3136 @ 0xc40 │ │ │ │ mov r0, r9 │ │ │ │ bl 1edf4c │ │ │ │ b.n 1eec54 │ │ │ │ ldr r0, [pc, #92] @ (1eed30 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 1eeba2 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #32] │ │ │ │ + ldrh r2, [r7, #34] @ 0x22 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf6700027 │ │ │ │ - @ instruction: 0xf6840027 │ │ │ │ - ldr r5, [pc, #888] @ (1ef078 ) │ │ │ │ + movt r0, #2087 @ 0x827 │ │ │ │ + @ instruction: 0xf6d40027 │ │ │ │ + ldr r6, [pc, #184] @ (1eedb8 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r5, [pc, #952] @ (1ef0bc ) │ │ │ │ + ldr r6, [pc, #248] @ (1eedfc ) │ │ │ │ movs r0, r5 │ │ │ │ blt.n 1eedc4 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r5, [pc, #872] @ (1ef074 ) │ │ │ │ + ldr r6, [pc, #168] @ (1eedb4 ) │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #864] @ (1ef074 ) │ │ │ │ + ldr r6, [pc, #160] @ (1eedb4 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r5, [pc, #592] @ (1eef68 ) │ │ │ │ + ldr r5, [pc, #912] @ (1ef0a8 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r5, [pc, #464] @ (1eeeec ) │ │ │ │ + ldr r5, [pc, #784] @ (1ef02c ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r5, [pc, #224] @ (1eee00 ) │ │ │ │ + ldr r5, [pc, #544] @ (1eef40 ) │ │ │ │ movs r0, r5 │ │ │ │ add r5, sp, #168 @ 0xa8 │ │ │ │ movs r0, r7 │ │ │ │ add r4, sp, #1016 @ 0x3f8 │ │ │ │ movs r0, r7 │ │ │ │ add r4, sp, #920 @ 0x398 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [pc, #808] @ (1ef058 ) │ │ │ │ + ldr r5, [pc, #104] @ (1eed98 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [pc, #384] @ (1eeeb4 ) │ │ │ │ + ldr r4, [pc, #704] @ (1eeff4 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ @@ -171549,39 +171543,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1eedd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #52] @ (1eedd4 ) │ │ │ │ ldr r1, [pc, #56] @ (1eedd8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (1eeddc ) │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #44] @ (1eede0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2ee6c4 │ │ │ │ + b.w 2ee714 │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, #12] │ │ │ │ + ldrh r2, [r7, #14] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [pc, #784] @ (1ef0e0 ) │ │ │ │ + ldr r3, [pc, #80] @ (1eee20 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #408 @ (adr r1, 1eef6c ) │ │ │ │ + add r1, pc, #728 @ (adr r1, 1ef0ac ) │ │ │ │ movs r1, r5 │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ lsrs r5, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #912 @ 0x390 │ │ │ │ movs r0, r7 │ │ │ │ ldrb r4, [r0, #4] │ │ │ │ @@ -172126,19 +172120,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ef3e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r4, #26] │ │ │ │ + strh r6, [r6, #28] │ │ │ │ movs r4, r6 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmp r4, pc │ │ │ │ movs r0, r5 │ │ │ │ - cmp ip, r7 │ │ │ │ + mov r4, r1 │ │ │ │ movs r0, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -172255,19 +172249,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ef540 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r1, #16] │ │ │ │ + strh r2, [r3, #18] │ │ │ │ movs r4, r6 │ │ │ │ - mvns r0, r2 │ │ │ │ + add r0, r4 │ │ │ │ movs r0, r5 │ │ │ │ - add r0, ip │ │ │ │ + add r8, r6 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #472] @ (1ef730 ) │ │ │ │ @@ -172275,26 +172269,26 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #472] @ (1ef738 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #460] @ (1ef73c ) │ │ │ │ ldr r1, [pc, #464] @ (1ef740 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #452] @ (1ef744 ) │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #448] @ (1ef748 ) │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add r7, pc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #784 @ 0x310 │ │ │ │ mov.w r8, #8388608 @ 0x800000 │ │ │ │ @@ -172439,47 +172433,47 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #14] │ │ │ │ + strh r6, [r4, #16] │ │ │ │ movs r4, r6 │ │ │ │ - ldc 0, cr0, [ip], {39} @ 0x27 │ │ │ │ - ldc 0, cr0, [r0], #-156 @ 0xffffff64 │ │ │ │ - bics r0, r1 │ │ │ │ + stcl 0, cr0, [ip], #-156 @ 0xffffff64 │ │ │ │ + stc 0, cr0, [r0], {39} @ 0x27 │ │ │ │ + mvns r0, r3 │ │ │ │ movs r0, r5 │ │ │ │ - bics r6, r2 │ │ │ │ + mvns r6, r4 │ │ │ │ movs r0, r5 │ │ │ │ bne.n 1ef75c │ │ │ │ movs r1, r7 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r1 │ │ │ │ + add r2, fp │ │ │ │ movs r0, r5 │ │ │ │ add r3, pc, #888 @ (adr r3, 1efacc ) │ │ │ │ movs r0, r7 │ │ │ │ - mvns r4, r6 │ │ │ │ + add r4, r8 │ │ │ │ movs r0, r5 │ │ │ │ - mvns r4, r3 │ │ │ │ + add r4, r5 │ │ │ │ movs r0, r5 │ │ │ │ - mvns r4, r0 │ │ │ │ + add r4, r2 │ │ │ │ movs r0, r5 │ │ │ │ - bics r4, r5 │ │ │ │ + mvns r4, r7 │ │ │ │ movs r0, r5 │ │ │ │ - bics r2, r2 │ │ │ │ + mvns r2, r4 │ │ │ │ movs r0, r5 │ │ │ │ - muls r6, r5 │ │ │ │ + bics r6, r7 │ │ │ │ movs r0, r5 │ │ │ │ - muls r4, r2 │ │ │ │ + bics r4, r4 │ │ │ │ movs r0, r5 │ │ │ │ - orrs r2, r6 │ │ │ │ + bics r2, r0 │ │ │ │ movs r0, r5 │ │ │ │ - orrs r4, r3 │ │ │ │ + muls r4, r5 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ @@ -172543,15 +172537,15 @@ │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #244] @ (1ef938 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #4352 @ 0x1100 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #8 │ │ │ │ blx 17fe94 │ │ │ │ add.w r0, r5, #4608 @ 0x1200 │ │ │ │ @@ -172612,19 +172606,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldrb r0, [r0, #29] │ │ │ │ movs r4, r6 │ │ │ │ - lsls r6, r6 │ │ │ │ + asrs r6, r0 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r0 │ │ │ │ + asrs r6, r2 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ subw r1, r2, #2300 @ 0x8fc │ │ │ │ @@ -172705,15 +172699,15 @@ │ │ │ │ rsb r2, r1, r2, lsl #10 │ │ │ │ bl 1eea04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrh.w ip, [r3, #1046] @ 0x416 │ │ │ │ b.n 1ef9e2 │ │ │ │ ldr r0, [pc, #4] @ (1efa38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ add r1, pc, #344 @ (adr r1, 1efb94 ) │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ vldr d7, [pc, #44] @ 1efa78 │ │ │ │ @@ -172746,27 +172740,27 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #208] @ (1efb6c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #196] @ (1efb70 ) │ │ │ │ ldr r1, [pc, #200] @ (1efb74 ) │ │ │ │ adds r4, #16 │ │ │ │ ldr.w sl, [pc, #200] @ 1efb78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [pc, #188] @ (1efb7c ) │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add sl, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ bl 264dc8 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ @@ -172814,37 +172808,37 @@ │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1b660c │ │ │ │ ldr r0, [pc, #48] @ (1efb8c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 1efaf4 │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1ef92c │ │ │ │ + b.n 1ef9cc │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1ef958 │ │ │ │ + b.n 1ef9f8 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #142 @ 0x8e │ │ │ │ + subs r7, #222 @ 0xde │ │ │ │ movs r0, r5 │ │ │ │ - subs r7, #160 @ 0xa0 │ │ │ │ + subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r5 │ │ │ │ - subs r7, #152 @ 0x98 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ movs r0, r5 │ │ │ │ ldmia r3!, {r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #148 @ 0x94 │ │ │ │ + subs r7, #228 @ 0xe4 │ │ │ │ movs r0, r5 │ │ │ │ add r0, pc, #320 @ (adr r0, 1efccc ) │ │ │ │ movs r0, r7 │ │ │ │ - subs r7, #20 │ │ │ │ + subs r7, #100 @ 0x64 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -172990,15 +172984,15 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ b.n 1efc0a │ │ │ │ ldrb.w r3, [r5, #1281] @ 0x501 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r5, #756] @ 0x2f4 │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r5, #1281] @ 0x501 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ b.n 1efce2 │ │ │ │ str.w sl, [r5, #1276] @ 0x4fc │ │ │ │ b.n 1efcda │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -173009,39 +173003,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1efdac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #52] @ (1efdb0 ) │ │ │ │ ldr r1, [pc, #56] @ (1efdb4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (1efdb8 ) │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #44] @ (1efdbc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2ee6c4 │ │ │ │ + b.w 2ee714 │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #8] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ movs r4, r6 │ │ │ │ - subs r2, #232 @ 0xe8 │ │ │ │ + subs r3, #56 @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - str r1, [sp, #552] @ 0x228 │ │ │ │ + str r1, [sp, #872] @ 0x368 │ │ │ │ movs r1, r5 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r5, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ movs r0, r7 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ @@ -173102,27 +173096,27 @@ │ │ │ │ ldr r0, [pc, #356] @ (1effac ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1efe28 │ │ │ │ ldrsb.w r3, [r6, #1281] @ 0x501 │ │ │ │ ldrb.w r2, [r6, #1281] @ 0x501 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 1efe28 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ ldr.w r0, [r6, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r2, [r6, #1281] @ 0x501 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 2f0c5c │ │ │ │ + b.w 2f0cac │ │ │ │ movs r3, #0 │ │ │ │ strb.w r5, [r6, #2070] @ 0x816 │ │ │ │ strb.w r3, [r6, #2071] @ 0x817 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -173212,15 +173206,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1efdf2 │ │ │ │ ldr r0, [pc, #60] @ (1effb4 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 1efdf2 │ │ │ │ lsls r4, r4, #24 │ │ │ │ orr.w r4, r4, r5, lsr #8 │ │ │ │ lsls r5, r5, #24 │ │ │ │ b.n 1efea2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -173232,19 +173226,19 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #126 @ 0x7e │ │ │ │ + subs r4, #206 @ 0xce │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #30 │ │ │ │ + subs r3, #110 @ 0x6e │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (1f0080 ) │ │ │ │ cmp r2, #32 │ │ │ │ @@ -173307,44 +173301,44 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f000e │ │ │ │ ldr r0, [pc, #68] @ (1f0090 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f000e │ │ │ │ ldrb.w r2, [r0, #1281] @ 0x501 │ │ │ │ orr.w r2, r2, #97 @ 0x61 │ │ │ │ mov r5, r2 │ │ │ │ b.n 1f0006 │ │ │ │ ldrb.w r2, [r0, #1280] @ 0x500 │ │ │ │ mov r5, r2 │ │ │ │ b.n 1f0006 │ │ │ │ ldr r0, [pc, #40] @ (1f0094 ) │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f0028 │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r2, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r3, #78 @ 0x4e │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, #162 @ 0xa2 │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #92] @ (1f0104 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -173352,15 +173346,15 @@ │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ ldr r1, [pc, #92] @ (1f010c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ add.w r0, r0, #1296 @ 0x510 │ │ │ │ blx 17fe94 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #0 │ │ │ │ @@ -173373,20 +173367,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ strb.w r1, [r4, #2071] @ 0x817 │ │ │ │ str.w r3, [r4, #1276] @ 0x4fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f0c5c │ │ │ │ - strb r4, [r2, #27] │ │ │ │ + b.w 2f0cac │ │ │ │ + strb r4, [r4, #28] │ │ │ │ movs r4, r6 │ │ │ │ - subs r1, #142 @ 0x8e │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ movs r0, r5 │ │ │ │ - subs r1, #158 @ 0x9e │ │ │ │ + subs r1, #238 @ 0xee │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #148] @ (1f01b8 ) │ │ │ │ @@ -173394,26 +173388,26 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #148] @ (1f01c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #136] @ (1f01c4 ) │ │ │ │ ldr r1, [pc, #140] @ (1f01c8 ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [pc, #128] @ (1f01cc ) │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #124] @ (1f01d0 ) │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -173444,33 +173438,33 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1edf4c │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #25] │ │ │ │ + strb r2, [r5, #26] │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1f0260 │ │ │ │ + b.n 1f0300 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1f028c │ │ │ │ + b.n 1f032c │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #0 │ │ │ │ + subs r1, #80 @ 0x50 │ │ │ │ movs r0, r5 │ │ │ │ - subs r1, #14 │ │ │ │ + subs r1, #94 @ 0x5e │ │ │ │ movs r0, r5 │ │ │ │ stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #16 │ │ │ │ + subs r2, #96 @ 0x60 │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r0, r7 │ │ │ │ - subs r1, #248 @ 0xf8 │ │ │ │ + subs r2, #72 @ 0x48 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ vldr d7, [pc, #40] @ 1f0218 │ │ │ │ sub sp, #12 │ │ │ │ @@ -173526,44 +173520,44 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f0250 │ │ │ │ ldr r0, [pc, #36] @ (1f02a0 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr.w ip, [r1, #920] @ 0x398 │ │ │ │ b.n 1f0250 │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r4, r6} │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #34 @ 0x22 │ │ │ │ + subs r1, #114 @ 0x72 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (1f02d8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldr r1, [sp, #544] @ 0x220 │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -173571,37 +173565,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (1f0330 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1f0334 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #48] @ (1f0338 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (1f033c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r2, [r6, #18] │ │ │ │ + strb r2, [r0, #20] │ │ │ │ movs r4, r6 │ │ │ │ - adds r5, #92 @ 0x5c │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r7, #30] │ │ │ │ + ldrh r6, [r1, #34] @ 0x22 │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173680,15 +173674,15 @@ │ │ │ │ bpl.n 1f03ca │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f0500 │ │ │ │ ldr.w r0, [r4, #948] @ 0x3b4 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f03ca │ │ │ │ ldr r0, [pc, #296] @ (1f0550 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -173701,40 +173695,40 @@ │ │ │ │ add.w r0, r1, #230 @ 0xe6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr.w r0, [r4, r0, lsl #2] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #268] @ (1f0558 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f036c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f04c4 │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f03ec │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 1f04a2 │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r2, 1f049c │ │ │ │ ldr.w r0, [r4, #944] @ 0x3b0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr.w r0, [r4, #944] @ 0x3b0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 1f03b4 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 1f03ac │ │ │ │ ldr r3, [pc, #184] @ (1f055c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -173744,15 +173738,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 1f0472 │ │ │ │ ldr r0, [pc, #168] @ (1f0560 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f0472 │ │ │ │ ldr r3, [pc, #156] @ (1f0564 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f045c │ │ │ │ @@ -173760,23 +173754,23 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1f045c │ │ │ │ ldr r0, [pc, #140] @ (1f0568 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f045c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 1f0524 │ │ │ │ ldr.w r0, [r4, #948] @ 0x3b4 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f03ca │ │ │ │ ldr r3, [pc, #104] @ (1f056c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -173785,15 +173779,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f0412 │ │ │ │ ldr r0, [pc, #88] @ (1f0570 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f0412 │ │ │ │ ldr r3, [pc, #76] @ (1f0574 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f04ec │ │ │ │ @@ -173801,75 +173795,75 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f04ec │ │ │ │ ldr r0, [pc, #60] @ (1f0578 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f04ec │ │ │ │ nop │ │ │ │ stmia r3!, {r2, r3, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #138 @ 0x8a │ │ │ │ + adds r7, #218 @ 0xda │ │ │ │ movs r0, r5 │ │ │ │ movs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #90 @ 0x5a │ │ │ │ + adds r7, #170 @ 0xaa │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #96 @ 0x60 │ │ │ │ + adds r7, #176 @ 0xb0 │ │ │ │ movs r0, r5 │ │ │ │ adds r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #118 @ 0x76 │ │ │ │ + adds r7, #198 @ 0xc6 │ │ │ │ movs r0, r5 │ │ │ │ movs r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #40 @ 0x28 │ │ │ │ + adds r7, #120 @ 0x78 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 1f05c0 │ │ │ │ ldr r2, [pc, #48] @ (1f05c4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f05c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #36] @ (1f05cc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r2, [r2, #8] │ │ │ │ + strb r2, [r4, #9] │ │ │ │ movs r4, r6 │ │ │ │ - adds r2, #188 @ 0xbc │ │ │ │ + adds r3, #12 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r3, #10] │ │ │ │ + ldrh r6, [r5, #12] │ │ │ │ movs r1, r5 │ │ │ │ lsrs r3, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173878,32 +173872,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (1f0618 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f061c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #36] @ (1f0620 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r7, #6] │ │ │ │ + strb r6, [r1, #8] │ │ │ │ movs r4, r6 │ │ │ │ - adds r2, #104 @ 0x68 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r1, #8] │ │ │ │ + ldrh r2, [r3, #10] │ │ │ │ movs r1, r5 │ │ │ │ lsls r7, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173912,32 +173906,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (1f066c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f0670 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #36] @ (1f0674 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r2, [r5, #5] │ │ │ │ + strb r2, [r7, #6] │ │ │ │ movs r4, r6 │ │ │ │ - adds r2, #20 │ │ │ │ + adds r2, #100 @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r6, #4] │ │ │ │ + ldrh r6, [r0, #8] │ │ │ │ movs r1, r5 │ │ │ │ lsls r7, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173947,15 +173941,15 @@ │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #68] @ (1f06d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2684354560 @ 0xa0000000 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ str.w r3, [r0, #928] @ 0x3a0 │ │ │ │ str.w r3, [r0, #932] @ 0x3a4 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ add sp, #12 │ │ │ │ @@ -173963,19 +173957,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r2, #4] │ │ │ │ + strb r6, [r4, #5] │ │ │ │ movs r4, r6 │ │ │ │ - adds r6, #36 @ 0x24 │ │ │ │ + adds r6, #116 @ 0x74 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (1f076c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -173986,23 +173980,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (1f0774 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #108] @ (1f0778 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #92] @ (1f077c ) │ │ │ │ ldr r3, [pc, #96] @ (1f0780 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r0, #16 │ │ │ │ add.w r2, r2, #260 @ 0x104 │ │ │ │ add r3, pc │ │ │ │ @@ -174017,38 +174011,38 @@ │ │ │ │ ldr r1, [pc, #68] @ (1f0788 ) │ │ │ │ mov.w r3, #1496 @ 0x5d8 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r6, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f5ad8 │ │ │ │ + bl 2f5b28 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r0, #4] │ │ │ │ movs r4, r6 │ │ │ │ - adds r5, #190 @ 0xbe │ │ │ │ + adds r6, #14 │ │ │ │ movs r0, r5 │ │ │ │ - adds r5, #220 @ 0xdc │ │ │ │ + adds r6, #44 @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - adds r5, #226 @ 0xe2 │ │ │ │ + adds r6, #50 @ 0x32 │ │ │ │ movs r0, r5 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ movs r0, r7 │ │ │ │ - adds r5, #218 @ 0xda │ │ │ │ + adds r6, #42 @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ - adds r5, #200 @ 0xc8 │ │ │ │ + adds r6, #24 │ │ │ │ movs r0, r5 │ │ │ │ - sxtb r6, r3 │ │ │ │ + uxth r6, r5 │ │ │ │ movs r6, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (1f0818 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -174059,23 +174053,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #112] @ (1f0820 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #104] @ (1f0824 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #88] @ (1f0828 ) │ │ │ │ ldr r3, [pc, #92] @ (1f082c ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r0, #16 │ │ │ │ add.w r2, r2, #260 @ 0x104 │ │ │ │ add r3, pc │ │ │ │ @@ -174088,36 +174082,36 @@ │ │ │ │ bl 22a750 │ │ │ │ ldr r1, [pc, #60] @ (1f0830 ) │ │ │ │ add.w r2, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r3, #9528 @ 0x2538 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 2f5ad8 │ │ │ │ + bl 2f5b28 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r6, [r0, #0] │ │ │ │ + strb r6, [r2, #1] │ │ │ │ movs r4, r6 │ │ │ │ - adds r5, #14 │ │ │ │ + adds r5, #94 @ 0x5e │ │ │ │ movs r0, r5 │ │ │ │ - adds r5, #44 @ 0x2c │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ movs r0, r5 │ │ │ │ - adds r5, #90 @ 0x5a │ │ │ │ + adds r5, #170 @ 0xaa │ │ │ │ movs r0, r5 │ │ │ │ str r4, [sp, #424] @ 0x1a8 │ │ │ │ movs r0, r7 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #162 @ 0xa2 │ │ │ │ movs r0, r5 │ │ │ │ - adds r5, #64 @ 0x40 │ │ │ │ + adds r5, #144 @ 0x90 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (1f08b4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -174126,70 +174120,70 @@ │ │ │ │ ldr r1, [pc, #112] @ (1f08bc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #96] @ (1f08c0 ) │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #92] @ (1f08c4 ) │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #84] @ (1f08c8 ) │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #80] @ (1f08cc ) │ │ │ │ mov r2, r7 │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #80] @ (1f08d0 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f5f1c │ │ │ │ + bl 2f5f6c │ │ │ │ ldr r2, [pc, #68] @ (1f08d4 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #68] @ (1f08d8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #56] @ (1f08dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1ee1fc │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #120] @ 0x78 │ │ │ │ movs r4, r6 │ │ │ │ - adds r4, #106 @ 0x6a │ │ │ │ + adds r4, #186 @ 0xba │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, #198 @ 0xc6 │ │ │ │ + adds r5, #22 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, #212 @ 0xd4 │ │ │ │ + adds r5, #36 @ 0x24 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, #200 @ 0xc8 │ │ │ │ + adds r5, #24 │ │ │ │ movs r0, r5 │ │ │ │ bkpt 0x0018 │ │ │ │ movs r1, r7 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #224 @ 0xe0 │ │ │ │ + adds r5, #48 @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ - bhi.n 1f08a4 │ │ │ │ + bls.n 1f0944 │ │ │ │ movs r7, r4 │ │ │ │ - bhi.n 1f08d0 │ │ │ │ + bls.n 1f0970 │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174200,25 +174194,25 @@ │ │ │ │ ldr r1, [pc, #152] @ (1f0990 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #136] @ (1f0994 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (1f0998 ) │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r2, [pc, #112] @ (1f099c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -174231,52 +174225,52 @@ │ │ │ │ ldr r1, [pc, #92] @ (1f09a4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #2448 @ 0x990 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r5, #1088 @ 0x440 │ │ │ │ - bl 2f5ad8 │ │ │ │ + bl 2f5b28 │ │ │ │ ldr r3, [pc, #76] @ (1f09a8 ) │ │ │ │ ldr r1, [pc, #76] @ (1f09ac ) │ │ │ │ add.w r2, r5, #3536 @ 0xdd0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ - bl 2f5ad8 │ │ │ │ + bl 2f5b28 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r4, r6 │ │ │ │ - adds r3, #190 @ 0xbe │ │ │ │ + adds r4, #14 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, #90 @ 0x5a │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ movs r0, r5 │ │ │ │ - bhi.n 1f0a6c │ │ │ │ + bhi.n 1f090c │ │ │ │ movs r7, r4 │ │ │ │ - bhi.n 1f0a98 │ │ │ │ + bhi.n 1f0938 │ │ │ │ movs r7, r4 │ │ │ │ - adds r4, #50 @ 0x32 │ │ │ │ + adds r4, #130 @ 0x82 │ │ │ │ movs r0, r5 │ │ │ │ - adds r3, #172 @ 0xac │ │ │ │ + adds r3, #252 @ 0xfc │ │ │ │ movs r0, r5 │ │ │ │ - adds r3, #172 @ 0xac │ │ │ │ + adds r3, #252 @ 0xfc │ │ │ │ movs r0, r5 │ │ │ │ - adds r3, #186 @ 0xba │ │ │ │ + adds r4, #10 │ │ │ │ movs r0, r5 │ │ │ │ - adds r3, #188 @ 0xbc │ │ │ │ + adds r4, #12 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #148] @ (1f0a58 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -174286,25 +174280,25 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #132] @ (1f0a64 ) │ │ │ │ ldr r1, [pc, #132] @ (1f0a68 ) │ │ │ │ add.w r3, r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ ldr r6, [pc, #120] @ (1f0a6c ) │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #116] @ (1f0a70 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #116] @ (1f0a74 ) │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #1396] @ 0x574 │ │ │ │ @@ -174313,57 +174307,57 @@ │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #1400] @ 0x578 │ │ │ │ add.w r3, r4, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #12 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #88] @ (1f0a7c ) │ │ │ │ ldr r1, [pc, #88] @ (1f0a80 ) │ │ │ │ movs r3, #2 │ │ │ │ str.w r0, [r5, #1404] @ 0x57c │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r5, #1088] @ 0x440 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r5, #1384] @ 0x568 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #60] @ (1f0a84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1ee1fc │ │ │ │ nop │ │ │ │ - adds r2, #242 @ 0xf2 │ │ │ │ + adds r3, #66 @ 0x42 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [r3, #92] @ 0x5c │ │ │ │ + ldr r4, [r5, #96] @ 0x60 │ │ │ │ movs r4, r6 │ │ │ │ - adds r3, #32 │ │ │ │ + adds r3, #112 @ 0x70 │ │ │ │ movs r0, r5 │ │ │ │ - adds r3, #130 @ 0x82 │ │ │ │ + adds r3, #210 @ 0xd2 │ │ │ │ movs r0, r5 │ │ │ │ - adds r3, #38 @ 0x26 │ │ │ │ + adds r3, #118 @ 0x76 │ │ │ │ movs r0, r5 │ │ │ │ pop {r3, r7} │ │ │ │ movs r1, r7 │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r3, #38 @ 0x26 │ │ │ │ movs r0, r5 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 1f0b20 │ │ │ │ + bvc.n 1f09c0 │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1f0b40 │ │ │ │ + bvc.n 1f09e0 │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174374,36 +174368,36 @@ │ │ │ │ ldr r1, [pc, #152] @ (1f0b3c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #136] @ (1f0b40 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #136] @ (1f0b44 ) │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #12 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #120] @ (1f0b48 ) │ │ │ │ ldr r1, [pc, #120] @ (1f0b4c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #112] @ (1f0b50 ) │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add.w r1, r5, #936 @ 0x3a8 │ │ │ │ mov r4, r0 │ │ │ │ bl 1ede9c │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1edf4c │ │ │ │ ldr r1, [pc, #88] @ (1f0b54 ) │ │ │ │ @@ -174414,47 +174408,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (1f0b58 ) │ │ │ │ add.w r3, r5, #940 @ 0x3ac │ │ │ │ ldr r1, [r6, r1] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (1f0b5c ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f5cc4 │ │ │ │ + bl 2f5d14 │ │ │ │ ldr r1, [pc, #72] @ (1f0b60 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ bl 1e02d8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r5, #944 @ 0x3b0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1e03fc │ │ │ │ - ldr r6, [r0, #80] @ 0x50 │ │ │ │ + ldr r6, [r2, #84] @ 0x54 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r5, #172 @ 0xac │ │ │ │ + cmp r5, #252 @ 0xfc │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r2, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #36] @ 0x24 │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #254 @ 0xfe │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, #30 │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ movs r0, r5 │ │ │ │ - bvs.n 1f0a98 │ │ │ │ + bvs.n 1f0b38 │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 1f0ac0 │ │ │ │ + bvc.n 1f0b60 │ │ │ │ movs r7, r4 │ │ │ │ cbnz r2, 1f0bba │ │ │ │ movs r1, r7 │ │ │ │ adds r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #116 @ 0x74 │ │ │ │ + adds r2, #196 @ 0xc4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, #124 @ 0x7c │ │ │ │ + adds r2, #204 @ 0xcc │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r1, #7 │ │ │ │ ... │ │ │ │ │ │ │ │ 001f0b64 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -174513,26 +174507,26 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f0b8e │ │ │ │ ldr r0, [pc, #28] @ (1f0c24 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w lr, [r4, #924] @ 0x39c │ │ │ │ b.n 1f0b8e │ │ │ │ cbnz r2, 1f0c5e │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #140 @ 0x8c │ │ │ │ + adds r1, #220 @ 0xdc │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0c28 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -174589,26 +174583,26 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f0c52 │ │ │ │ ldr r0, [pc, #28] @ (1f0ce8 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w lr, [r4, #924] @ 0x39c │ │ │ │ b.n 1f0c52 │ │ │ │ rev16 r6, r2 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #248 @ 0xf8 │ │ │ │ + adds r1, #72 @ 0x48 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ (1f0da0 ) │ │ │ │ @@ -174644,29 +174638,29 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f0d5c │ │ │ │ ldr.w r0, [r1, #936] @ 0x3a8 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f0c5c │ │ │ │ + b.w 2f0cac │ │ │ │ ldr r3, [pc, #72] @ (1f0da8 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f0d4c │ │ │ │ ldr r3, [pc, #68] @ (1f0dac ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f0d4c │ │ │ │ ldr r0, [pc, #60] @ (1f0db0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f0d4c │ │ │ │ ldr r3, [pc, #52] @ (1f0db4 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f0d3c │ │ │ │ @@ -174674,30 +174668,30 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f0d3c │ │ │ │ ldr r0, [pc, #36] @ (1f0db8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f0d3c │ │ │ │ cbnz r4, 1f0dc8 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #160 @ 0xa0 │ │ │ │ + cmp r6, #240 @ 0xf0 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #166 @ 0xa6 │ │ │ │ + cmp r6, #246 @ 0xf6 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #560] @ (1f1000 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -174707,81 +174701,81 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #544] @ (1f100c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #544] @ (1f1010 ) │ │ │ │ ldr.w sl, [pc, #544] @ 1f1014 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ add sl, pc │ │ │ │ - bl 2f63f0 │ │ │ │ + bl 2f6440 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f0fd0 │ │ │ │ ldr.w r8, [pc, #524] @ 1f1018 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ ldr r1, [pc, #520] @ (1f101c ) │ │ │ │ add.w r0, r7, #1088 @ 0x440 │ │ │ │ add r8, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov fp, r1 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #500] @ (1f1020 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [pc, #500] @ (1f1024 ) │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ ldr r6, [pc, #500] @ (1f1028 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ ldr.w r5, [sl, r3] │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #28] │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [pc, #488] @ (1f102c ) │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 2f5f1c │ │ │ │ + bl 2f5f6c │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #468] @ (1f1030 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ bl 1ee1fc │ │ │ │ ldr r1, [pc, #460] @ (1f1034 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 2f612c │ │ │ │ + bl 2f617c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r9 │ │ │ │ bl 1e0444 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -174802,58 +174796,58 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 1e05bc │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #0 │ │ │ │ bl 1edfac │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 22f03c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r7, #3536 @ 0xdd0 │ │ │ │ add.w r7, r7, #920 @ 0x398 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r9, r0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 2f5f1c │ │ │ │ + bl 2f5f6c │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 1ee1fc │ │ │ │ ldr r1, [pc, #280] @ (1f1038 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 2f612c │ │ │ │ + bl 2f617c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e0444 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ @@ -174866,15 +174860,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 1e05bc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 1edfac │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -174909,59 +174903,59 @@ │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ ldr r1, [pc, #108] @ (1f1044 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ add r6, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ + ldr r2, [r4, #32] │ │ │ │ movs r4, r6 │ │ │ │ - cmp r6, #228 @ 0xe4 │ │ │ │ + cmp r7, #52 @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ movs r0, r5 │ │ │ │ - cmp r7, #140 @ 0x8c │ │ │ │ + cmp r7, #220 @ 0xdc │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r7, #21 │ │ │ │ + lsrs r6, r1, #23 │ │ │ │ movs r3, r5 │ │ │ │ @ instruction: 0xb89a │ │ │ │ movs r1, r7 │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r4, #6] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ movs r1, r5 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #88 @ 0x58 │ │ │ │ + cmp r7, #168 @ 0xa8 │ │ │ │ movs r0, r5 │ │ │ │ - bcc.n 1f10b0 │ │ │ │ + bcc.n 1f0f50 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1f10c8 │ │ │ │ + bcc.n 1f0f68 │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #264 @ 0x108 │ │ │ │ + add r3, sp, #584 @ 0x248 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #22 │ │ │ │ + cmp r6, #102 @ 0x66 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r6, #148 @ 0x94 │ │ │ │ + cmp r6, #228 @ 0xe4 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r6, #52 @ 0x34 │ │ │ │ + cmp r6, #132 @ 0x84 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r6, #24 │ │ │ │ + cmp r6, #104 @ 0x68 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1048 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -175064,26 +175058,26 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f1072 │ │ │ │ ldr r0, [pc, #32] @ (1f1184 ) │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 1f1072 │ │ │ │ @ instruction: 0xb636 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r5, #42 @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1188 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -175238,15 +175232,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f11e2 │ │ │ │ ldr r0, [pc, #48] @ (1f1368 ) │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 1f11e2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ push {r2, r4, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -175256,15 +175250,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 1f13dc │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #52 @ 0x34 │ │ │ │ + cmp r3, #132 @ 0x84 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f136c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175273,28 +175267,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (1f13ac ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (1f13b0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r3, #78 @ 0x4e │ │ │ │ + cmp r3, #158 @ 0x9e │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r3, #42 @ 0x2a │ │ │ │ + cmp r3, #122 @ 0x7a │ │ │ │ movs r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #284] @ 0x11c │ │ │ │ strb.w r2, [r0, #277] @ 0x115 │ │ │ │ bx r3 │ │ │ │ ldr.w r1, [r0, #264] @ 0x108 │ │ │ │ cmp r1, #15 │ │ │ │ @@ -175504,23 +175498,23 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (1f15e4 ) │ │ │ │ ldr r0, [pc, #24] @ (1f15e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r0, #52] @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r4, #40] @ 0x28 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ movs r4, r6 │ │ │ │ - cmp r1, #48 @ 0x30 │ │ │ │ + cmp r1, #128 @ 0x80 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #62 @ 0x3e │ │ │ │ + cmp r1, #142 @ 0x8e │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -175592,15 +175586,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (1f16cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f1664 │ │ │ │ ldr r0, [pc, #40] @ (1f16d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f1664 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -175609,15 +175603,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #128 @ 0x80 │ │ │ │ + cmp r0, #208 @ 0xd0 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f16d4 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 1f16e2 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -175634,55 +175628,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1f172a │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 1f171a │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 1f175c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 44b074 │ │ │ │ + b.w 44b0c4 │ │ │ │ movs r0, #32 │ │ │ │ blx 17e220 │ │ │ │ ldr r3, [pc, #28] @ (1f1780 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 1f174c │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -176066,15 +176060,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1f1a9c │ │ │ │ ldr r0, [pc, #200] @ (1f1c48 ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 1f1a9c │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 1f1bce │ │ │ │ @@ -176133,29 +176127,29 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 1f1aee │ │ │ │ nop │ │ │ │ add r4, sp, #192 @ 0xc0 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r0, r7] │ │ │ │ + ldrsh r0, [r2, r0] │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #196 @ 0xc4 │ │ │ │ + movs r4, #20 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r3, r1] │ │ │ │ + ldrb r2, [r5, r2] │ │ │ │ movs r4, r6 │ │ │ │ - movs r2, #228 @ 0xe4 │ │ │ │ + movs r3, #52 @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ - movs r3, #74 @ 0x4a │ │ │ │ + movs r3, #154 @ 0x9a │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1c58 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 1f1c6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -176210,15 +176204,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 1f1d0e │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 17e524 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -176242,15 +176236,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 1b9090 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 1f1d62 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 17e524 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -176324,26 +176318,26 @@ │ │ │ │ movs r0, r7 │ │ │ │ ldrb r2, [r5, #30] │ │ │ │ movs r0, r7 │ │ │ │ ldrb r4, [r0, #30] │ │ │ │ movs r0, r7 │ │ │ │ ldr r0, [pc, #4] @ (1f1e24 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ strh r6, [r3, #0] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 001f1e28 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1f1e38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ strh r6, [r7, #0] │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #112] @ (1f1ebc ) │ │ │ │ @@ -176380,25 +176374,25 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f1e7a │ │ │ │ ldr.w r1, [r0, #176] @ 0xb0 │ │ │ │ ldr r0, [pc, #28] @ (1f1ecc ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f1e7a │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #156 @ 0x9c │ │ │ │ + movs r1, #236 @ 0xec │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #152] @ 1f1f78 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ @@ -176443,15 +176437,15 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f1f10 │ │ │ │ ldr r0, [pc, #56] @ (1f1f88 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f1f10 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movw r1, #65408 @ 0xff80 │ │ │ │ movt r1, #61533 @ 0xf05d │ │ │ │ ldr.w r0, [r0, #796] @ 0x31c │ │ │ │ ands r1, r0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -176464,15 +176458,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #54 @ 0x36 │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #468] @ (1f2174 ) │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ @@ -176556,27 +176550,27 @@ │ │ │ │ ands r0, r1 │ │ │ │ ands r1, r6 │ │ │ │ bne.n 1f206c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f206e │ │ │ │ ldr r0, [r7, #0] │ │ │ │ subs r7, #4 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ subs r4, #1 │ │ │ │ bne.n 1f2074 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r6, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, ip, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ b.n 1f200c │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ b.n 1f206e │ │ │ │ ldr.w r3, [r6, #2116] @ 0x844 │ │ │ │ cmp fp, r4 │ │ │ │ it ne │ │ │ │ movne r7, #0 │ │ │ │ and.w r3, ip, r3 │ │ │ │ str.w r3, [r6, #2116] @ 0x844 │ │ │ │ @@ -176641,29 +176635,29 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f1fc2 │ │ │ │ ldr r0, [pc, #32] @ (1f218c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f1fc2 │ │ │ │ add r6, pc, #952 @ (adr r6, 1f2530 ) │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, r7] │ │ │ │ + ldrh r2, [r1, r1] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [r7, r2] │ │ │ │ + ldr r6, [r1, r4] │ │ │ │ movs r4, r6 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, #5 │ │ │ │ + subs r4, r4, #6 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ bl 1f1f8c │ │ │ │ @@ -176750,48 +176744,48 @@ │ │ │ │ bpl.n 1f21e8 │ │ │ │ ldr r0, [pc, #76] @ (1f22c4 ) │ │ │ │ ldrd r3, r1, [r6, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ldr r1, [pc, #60] @ (1f22c8 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1f21e0 │ │ │ │ ldr r1, [pc, #36] @ (1f22b8 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f21e0 │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr.w r1, [r0, #176] @ 0xb0 │ │ │ │ ldr r0, [pc, #40] @ (1f22cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f21e0 │ │ │ │ add r4, pc, #800 @ (adr r4, 1f25d0 ) │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, #5 │ │ │ │ + subs r0, r3, #6 │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, #2 │ │ │ │ + subs r6, r0, #4 │ │ │ │ movs r0, r5 │ │ │ │ cmp r3, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, #1 │ │ │ │ + subs r0, r4, #2 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #316] @ (1f241c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -176872,45 +176866,45 @@ │ │ │ │ bpl.n 1f2350 │ │ │ │ ldr r0, [pc, #136] @ (1f242c ) │ │ │ │ ldr.w r2, [r6, #796] @ 0x31c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ldr r0, [pc, #120] @ (1f2430 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f22fa │ │ │ │ ldr r0, [pc, #104] @ (1f2428 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f22fa │ │ │ │ ldr r0, [pc, #104] @ (1f2434 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f22fa │ │ │ │ ldr r3, [pc, #92] @ (1f2438 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f2326 │ │ │ │ ldr r3, [pc, #68] @ (1f2428 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f2326 │ │ │ │ ldr r0, [pc, #76] @ (1f243c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f2326 │ │ │ │ ldr r3, [pc, #72] @ (1f2440 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f2350 │ │ │ │ ldr r3, [pc, #36] @ (1f2428 ) │ │ │ │ @@ -176919,36 +176913,36 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f2350 │ │ │ │ ldr r0, [pc, #56] @ (1f2444 ) │ │ │ │ ldr.w r1, [r2, #800] @ 0x320 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ add r3, pc, #696 @ (adr r3, 1f26d8 ) │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, #2 │ │ │ │ + subs r0, r7, #3 │ │ │ │ movs r0, r5 │ │ │ │ adds r0, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, #7 │ │ │ │ + subs r0, r1, #1 │ │ │ │ movs r0, r5 │ │ │ │ cmp r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, #0 │ │ │ │ + subs r2, r4, #1 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, #2 │ │ │ │ + subs r0, r4, #3 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (1f24b8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -176957,30 +176951,30 @@ │ │ │ │ ldr r1, [pc, #96] @ (1f24c0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #80] @ (1f24c4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (1f24c8 ) │ │ │ │ movs r3, #9 │ │ │ │ add r2, pc │ │ │ │ adds r4, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #64] @ (1f24cc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r3, [pc, #56] @ (1f24d0 ) │ │ │ │ ldr r2, [pc, #60] @ (1f24d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -176989,23 +176983,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r6, r5] │ │ │ │ + strb r4, [r0, r7] │ │ │ │ movs r4, r6 │ │ │ │ - asrs r6, r5, #15 │ │ │ │ + asrs r6, r7, #16 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r2, #40] @ 0x28 │ │ │ │ + ldr r2, [r4, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ - udf #90 @ 0x5a │ │ │ │ + udf #170 @ 0xaa │ │ │ │ movs r7, r4 │ │ │ │ - udf #50 @ 0x32 │ │ │ │ + udf #130 @ 0x82 │ │ │ │ movs r7, r4 │ │ │ │ lsls r7, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #7] │ │ │ │ movs r0, r7 │ │ │ │ lsls r7, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -177029,36 +177023,36 @@ │ │ │ │ ldr r6, [r7, r6] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add.w sl, sp, #28 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add.w r1, r4, #184 @ 0xb8 │ │ │ │ ldr r2, [pc, #312] @ (1f265c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #312] @ (1f2660 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #300] @ (1f2664 ) │ │ │ │ ldr r1, [pc, #300] @ (1f2668 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ ldr.w fp, [pc, #276] @ 1f266c │ │ │ │ blx 17fe94 │ │ │ │ ldr r1, [pc, #272] @ (1f2670 ) │ │ │ │ @@ -177145,37 +177139,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #632 @ (adr r1, 1f28c4 ) │ │ │ │ movs r1, r7 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r5, r4] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #13 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r6, #28] │ │ │ │ + ldr r4, [r0, #36] @ 0x24 │ │ │ │ movs r1, r5 │ │ │ │ - adds r0, r6, #6 │ │ │ │ + subs r0, r0, #0 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r0, #7 │ │ │ │ + subs r2, r2, #0 │ │ │ │ movs r0, r5 │ │ │ │ - pop {r1, r2, r3, r4, r5} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ movs r7, r4 │ │ │ │ - pop {r2, r4, r6} │ │ │ │ + pop {r2, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ ldrb r2, [r1, #4] │ │ │ │ movs r0, r7 │ │ │ │ lsls r1, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, #6 │ │ │ │ + adds r4, r2, #7 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + adds r6, r0, #7 │ │ │ │ movs r0, r5 │ │ │ │ add r0, pc, #560 @ (adr r0, 1f28b0 ) │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177261,15 +177255,15 @@ │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (1f27cc ) │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr.w r1, [r2, #800] @ 0x320 │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f270e │ │ │ │ b.n 1f26b6 │ │ │ │ ldr r3, [pc, #84] @ (1f27d0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -177279,15 +177273,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f26e2 │ │ │ │ ldr r0, [pc, #64] @ (1f27d4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f26e2 │ │ │ │ mov r3, r5 │ │ │ │ add.w r1, r5, #2944 @ 0xb80 │ │ │ │ ldr.w r2, [r3, #2116] @ 0x844 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ cmp r3, r1 │ │ │ │ bic.w r2, r2, #32768 @ 0x8000 │ │ │ │ @@ -177295,25 +177289,25 @@ │ │ │ │ bne.n 1f27a2 │ │ │ │ b.n 1f26d0 │ │ │ │ nop │ │ │ │ ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, r4] │ │ │ │ + strh r2, [r7, r5] │ │ │ │ movs r4, r6 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, r7 │ │ │ │ + adds r4, r4, #0 │ │ │ │ movs r0, r5 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, r7 │ │ │ │ + adds r0, r6, #0 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 1f2848 │ │ │ │ sub sp, #12 │ │ │ │ @@ -177321,15 +177315,15 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #92] @ (1f2850 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add.w r1, r0, #2944 @ 0xb80 │ │ │ │ str.w r2, [r3, #2116] @ 0x844 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ str.w r2, [r3, #1940] @ 0x794 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -177345,19 +177339,19 @@ │ │ │ │ b.w 1f1f8c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsrs r2, r4, #30 │ │ │ │ - str r2, [r4, r7] │ │ │ │ + strh r2, [r6, r0] │ │ │ │ movs r4, r6 │ │ │ │ - subs r4, r4, r3 │ │ │ │ + subs r4, r6, r4 │ │ │ │ movs r0, r5 │ │ │ │ - subs r6, r6, r3 │ │ │ │ + subs r6, r0, r5 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #80] @ (1f28b8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -177367,15 +177361,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #80] @ (1f28c4 ) │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -177390,23 +177384,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r8, #792] @ 0x318 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 17ec00 │ │ │ │ nop │ │ │ │ - str r6, [r4, r5] │ │ │ │ + str r6, [r6, r6] │ │ │ │ movs r4, r6 │ │ │ │ - subs r4, r4, r1 │ │ │ │ + subs r4, r6, r2 │ │ │ │ movs r0, r5 │ │ │ │ - subs r0, r7, r1 │ │ │ │ + subs r0, r1, r3 │ │ │ │ movs r0, r5 │ │ │ │ - subs r0, r6, r4 │ │ │ │ + subs r0, r0, r6 │ │ │ │ movs r0, r5 │ │ │ │ - subs r6, r4, r4 │ │ │ │ + subs r6, r6, r5 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f28cc : │ │ │ │ ldr.w ip, [pc, #68] @ 1f2914 │ │ │ │ ldr r2, [pc, #68] @ (1f2918 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (1f291c ) │ │ │ │ @@ -177431,27 +177425,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (1f2924 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f28e8 │ │ │ │ ldr r0, [pc, #28] @ (1f2928 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ add sp, #488 @ 0x1e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r5 │ │ │ │ + subs r0, r3, r6 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f292c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -177486,29 +177480,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (1f299c ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f2952 │ │ │ │ ldr r0, [pc, #32] @ (1f29a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f2952 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r5, [sp, #320] @ 0x140 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #984 @ 0x3d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, r3 │ │ │ │ + subs r4, r1, r5 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f29a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -177535,29 +177529,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (1f2a04 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f29c4 │ │ │ │ ldr r0, [pc, #32] @ (1f2a08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 1f29c4 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #888] @ 0x378 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #584 @ 0x248 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r3 │ │ │ │ + subs r0, r2, r4 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f2a0c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001f2a10 : │ │ │ │ @@ -177574,21 +177568,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (1f2a38 ) │ │ │ │ ldr r1, [pc, #24] @ (1f2a3c ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 43b31c │ │ │ │ + b.w 43b36c │ │ │ │ nop │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r4, r4 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r0, r2] │ │ │ │ + str r6, [r2, r3] │ │ │ │ movs r4, r6 │ │ │ │ - subs r0, r6, r2 │ │ │ │ + subs r0, r0, r4 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f2a40 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -177599,28 +177593,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (1f2a88 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r2, r1] │ │ │ │ + str r2, [r4, r2] │ │ │ │ movs r4, r6 │ │ │ │ - subs r0, r3, r2 │ │ │ │ + subs r0, r5, r3 │ │ │ │ movs r0, r5 │ │ │ │ - subs r0, r7, r1 │ │ │ │ + subs r0, r1, r3 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f2a8c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -177631,66 +177625,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (1f2ad4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r0, r0] │ │ │ │ + str r6, [r2, r1] │ │ │ │ movs r4, r6 │ │ │ │ - subs r4, r1, r1 │ │ │ │ + subs r4, r3, r2 │ │ │ │ movs r0, r5 │ │ │ │ - subs r4, r5, r0 │ │ │ │ + subs r4, r7, r1 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f2ad8 : │ │ │ │ ldr r3, [pc, #24] @ (1f2af4 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 1f2af8 │ │ │ │ ldr r1, [pc, #24] @ (1f2afc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 43b31c │ │ │ │ - ldr r7, [pc, #808] @ (1f2e20 ) │ │ │ │ + b.w 43b36c │ │ │ │ + str r2, [r3, r0] │ │ │ │ movs r4, r6 │ │ │ │ - subs r0, r2, r0 │ │ │ │ + subs r0, r4, r1 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r6, r7 │ │ │ │ + subs r0, r0, r1 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f2b00 : │ │ │ │ ldr r3, [pc, #24] @ (1f2b1c ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 1f2b20 │ │ │ │ ldr r1, [pc, #24] @ (1f2b24 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 43b31c │ │ │ │ - ldr r7, [pc, #648] @ (1f2da8 ) │ │ │ │ + b.w 43b36c │ │ │ │ + ldr r7, [pc, #968] @ (1f2ee8 ) │ │ │ │ movs r4, r6 │ │ │ │ - adds r0, r5, r7 │ │ │ │ + subs r0, r7, r0 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r1, r7 │ │ │ │ + subs r0, r3, r0 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f2b28 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001f2b2c : │ │ │ │ @@ -177704,15 +177698,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001f2b3c : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (1f2b48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ strb r2, [r6, #16] │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -177721,15 +177715,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #216] @ (1f2c3c ) │ │ │ │ movs r3, #18 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrd r2, r1, [r0, #928] @ 0x3a0 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ beq.n 1f2bf0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f2c1a │ │ │ │ @@ -177762,28 +177756,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (1f2c4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1edf4c │ │ │ │ ldr r4, [pc, #92] @ (1f2c50 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #92] @ (1f2c54 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -177792,38 +177786,38 @@ │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #56] @ (1f2c5c ) │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1f2c06 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #928] @ (1f2fd8 ) │ │ │ │ + str r0, [r7, r0] │ │ │ │ movs r4, r6 │ │ │ │ - adds r6, r6, r6 │ │ │ │ + subs r6, r0, r0 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r1, r7 │ │ │ │ + subs r6, r3, r0 │ │ │ │ movs r0, r5 │ │ │ │ strb r6, [r7, #14] │ │ │ │ movs r0, r7 │ │ │ │ - ldr r7, [pc, #520] @ (1f2e50 ) │ │ │ │ + ldr r7, [pc, #840] @ (1f2f90 ) │ │ │ │ movs r4, r6 │ │ │ │ - push {r3, r5, r7, lr} │ │ │ │ + push {r3, r4, r5, r6, r7, lr} │ │ │ │ movs r7, r4 │ │ │ │ - push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb60e │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, r4, r5 │ │ │ │ + adds r6, r6, r6 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + adds r2, r4, r6 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r4, r5 │ │ │ │ + adds r4, r6, r6 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r5, r4 │ │ │ │ + adds r0, r7, r5 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1f2ca4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -177831,30 +177825,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f2cac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #32] @ (1f2cb0 ) │ │ │ │ ldr r1, [pc, #36] @ (1f2cb4 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2ee6c4 │ │ │ │ + b.w 2ee714 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #856] @ (1f3000 ) │ │ │ │ + ldr r7, [pc, #152] @ (1f2d40 ) │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r2, #15 │ │ │ │ + lsrs r4, r4, #16 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ mov r6, r4 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -177867,15 +177861,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #92] @ (1f2d38 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #88] @ (1f2d3c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 1f2d02 │ │ │ │ movs r0, #0 │ │ │ │ @@ -177889,34 +177883,34 @@ │ │ │ │ ldrd r3, r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [pc, #52] @ (1f2d40 ) │ │ │ │ mov r5, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r6, [pc, #512] @ (1f2f30 ) │ │ │ │ + ldr r6, [pc, #832] @ (1f3070 ) │ │ │ │ movs r4, r6 │ │ │ │ - adds r6, r3, r1 │ │ │ │ + adds r6, r5, r2 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r0, r1 │ │ │ │ + adds r0, r2, r2 │ │ │ │ movs r0, r5 │ │ │ │ ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, r2 │ │ │ │ + adds r2, r5, r3 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #108] @ (1f2dc4 ) │ │ │ │ @@ -177926,15 +177920,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #104] @ (1f2dd0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #100] @ (1f2dd4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 1f2d8e │ │ │ │ add sp, #24 │ │ │ │ @@ -177952,40 +177946,40 @@ │ │ │ │ ldr r0, [pc, #60] @ (1f2dd8 ) │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r5, [pc, #976] @ (1f3198 ) │ │ │ │ + ldr r6, [pc, #272] @ (1f2ed8 ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r2, r2, #31 │ │ │ │ + adds r2, r4, r0 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + adds r4, r0, r0 │ │ │ │ movs r0, r5 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, r0 │ │ │ │ + adds r6, r1, r2 │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1f2de8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ strb r6, [r6, #7] │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -177993,40 +177987,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (1f2e48 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1f2e4c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #56] @ (1f2e50 ) │ │ │ │ ldr r1, [pc, #60] @ (1f2e54 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ee6c4 │ │ │ │ + bl 2ee714 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r5, [pc, #584] @ (1f3090 ) │ │ │ │ + ldr r5, [pc, #904] @ (1f31d0 ) │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r1, #9 │ │ │ │ + lsrs r4, r3, #10 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r5, #12] │ │ │ │ + str r6, [r7, #16] │ │ │ │ movs r1, r5 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ add lr, pc │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -178041,15 +178035,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #116] @ (1f2ef4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #108] @ (1f2ef8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f2ea6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -178078,32 +178072,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [pc, #52] @ (1f2f04 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f2e92 │ │ │ │ ... │ │ │ │ - ldr r5, [pc, #152] @ (1f2f84 ) │ │ │ │ + ldr r5, [pc, #472] @ (1f30c4 ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r0, r1, #31 │ │ │ │ + adds r0, r3, r0 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + asrs r6, r7, #31 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #29 │ │ │ │ + asrs r6, r1, #31 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 1f2f90 │ │ │ │ sub sp, #24 │ │ │ │ @@ -178114,15 +178108,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #108] @ (1f2f9c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #100] @ (1f2fa0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f2f56 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ @@ -178151,31 +178145,31 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f2f42 │ │ │ │ - ldr r4, [pc, #472] @ (1f316c ) │ │ │ │ + ldr r4, [pc, #792] @ (1f32ac ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r0, r3, #28 │ │ │ │ + asrs r0, r5, #29 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r7, #27 │ │ │ │ + asrs r6, r1, #29 │ │ │ │ movs r0, r5 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #27 │ │ │ │ + asrs r0, r5, #28 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 1f3058 │ │ │ │ sub sp, #28 │ │ │ │ @@ -178184,15 +178178,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (1f3060 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w ip, [r0, #920] @ 0x398 │ │ │ │ mov r3, r0 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 1f3030 │ │ │ │ vldr d7, [r3, #928] @ 0x3a0 │ │ │ │ add.w r4, r3, #752 @ 0x2f0 │ │ │ │ ldr r2, [pc, #112] @ (1f3064 ) │ │ │ │ @@ -178209,15 +178203,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (1f3070 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1edf4c │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r0, #11 │ │ │ │ blx 1807b8 │ │ │ │ @@ -178232,29 +178226,29 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh r1, [r4, #8] │ │ │ │ strb r2, [r4, #10] │ │ │ │ str.w r4, [r3, #920] @ 0x398 │ │ │ │ b.n 1f2fe8 │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #824] @ (1f3394 ) │ │ │ │ + ldr r4, [pc, #120] @ (1f30d4 ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r0, r4, #25 │ │ │ │ + asrs r0, r6, #26 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r6, #25 │ │ │ │ + asrs r6, r0, #27 │ │ │ │ movs r0, r5 │ │ │ │ ldr r6, [r3, #124] @ 0x7c │ │ │ │ movs r0, r7 │ │ │ │ - ldr r3, [pc, #544] @ (1f328c ) │ │ │ │ + ldr r3, [pc, #864] @ (1f33cc ) │ │ │ │ movs r4, r6 │ │ │ │ - cbz r6, 1f3088 │ │ │ │ + cbz r6, 1f309c │ │ │ │ movs r7, r4 │ │ │ │ - cbz r4, 1f3092 │ │ │ │ + cbz r4, 1f30a6 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r2, #25 │ │ │ │ + asrs r6, r4, #26 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f3078 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178273,72 +178267,72 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #112] @ (1f3120 ) │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 2ef32c │ │ │ │ + bl 2ef37c │ │ │ │ ldr r1, [pc, #104] @ (1f3124 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [pc, #96] @ (1f3128 ) │ │ │ │ - bl 2ee270 │ │ │ │ + bl 2ee2c0 │ │ │ │ ldr r3, [pc, #96] @ (1f312c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #96] @ (1f3130 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r3, #28 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #76] @ (1f3134 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 1ee298 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movw r4, #55536 @ 0xd8f0 │ │ │ │ movt r4, #65535 @ 0xffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 1eddf4 │ │ │ │ str r6, [sp, #32] │ │ │ │ movs r1, r7 │ │ │ │ - asrs r4, r2, #22 │ │ │ │ + asrs r4, r4, #23 │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r5, r0] │ │ │ │ + strb r0, [r7, r1] │ │ │ │ movs r1, r5 │ │ │ │ - sub sp, #272 @ 0x110 │ │ │ │ + cbz r4, 1f3130 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [pc, #792] @ (1f3448 ) │ │ │ │ + ldr r3, [pc, #88] @ (1f3188 ) │ │ │ │ movs r4, r6 │ │ │ │ - sub sp, #152 @ 0x98 │ │ │ │ + sub sp, #472 @ 0x1d8 │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (1f3144 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f3104 │ │ │ │ + b.w 2f3154 │ │ │ │ nop │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -178369,15 +178363,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 3a9f44 │ │ │ │ + bl 3a9f94 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 1f3296 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ @@ -178407,15 +178401,15 @@ │ │ │ │ strh r2, [r3, #20] │ │ │ │ movs r2, #0 │ │ │ │ blx 17e608 │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 433b04 │ │ │ │ + bl 433b54 │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 1f331a │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ @@ -178442,15 +178436,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 1f3284 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 433b6c │ │ │ │ + bl 433bbc │ │ │ │ adds r6, #16 │ │ │ │ blx 17eea8 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 1f326e │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -178510,15 +178504,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 1f324c │ │ │ │ ldr r1, [pc, #164] @ (1f33c0 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ b.n 1f321e │ │ │ │ ldr r1, [pc, #148] @ (1f33c4 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1f31f6 │ │ │ │ ldr r1, [pc, #140] @ (1f33c8 ) │ │ │ │ @@ -178526,15 +178520,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1f31f6 │ │ │ │ ldr r0, [pc, #132] @ (1f33cc ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 1f31f6 │ │ │ │ ldr r1, [pc, #120] @ (1f33d0 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1f32a8 │ │ │ │ @@ -178543,29 +178537,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1f32a8 │ │ │ │ ldr r0, [pc, #104] @ (1f33d4 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f32a8 │ │ │ │ ldr r3, [pc, #92] @ (1f33d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f32e4 │ │ │ │ ldr r3, [pc, #68] @ (1f33c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f32e4 │ │ │ │ ldr r0, [pc, #76] @ (1f33dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f32e4 │ │ │ │ ldr r3, [pc, #68] @ (1f33e0 ) │ │ │ │ movs r2, #206 @ 0xce │ │ │ │ ldr r1, [pc, #68] @ (1f33e4 ) │ │ │ │ ldr r0, [pc, #72] @ (1f33e8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -178573,41 +178567,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r5, [sp, #216] @ 0xd8 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #752] @ (1f36a8 ) │ │ │ │ + ldr r1, [pc, #48] @ (1f33e8 ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r6, r2, #14 │ │ │ │ + asrs r6, r4, #15 │ │ │ │ movs r0, r5 │ │ │ │ - subs r0, #254 @ 0xfe │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ movs r3, r5 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #17 │ │ │ │ + asrs r2, r3, #18 │ │ │ │ movs r0, r5 │ │ │ │ subs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #14 │ │ │ │ + asrs r0, r0, #16 │ │ │ │ movs r0, r5 │ │ │ │ movs r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #13 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #144] @ (1f3474 ) │ │ │ │ + ldr r0, [pc, #464] @ (1f35b4 ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r6, r7, #11 │ │ │ │ + asrs r6, r1, #13 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r2, #12 │ │ │ │ + asrs r4, r4, #13 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -178624,35 +178618,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3a9cd4 │ │ │ │ + bl 3a9d24 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1f3448 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 1f3452 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3a9cd4 │ │ │ │ + bl 3a9d24 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1f3430 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 1f3422 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1f3462 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3a9f44 │ │ │ │ + bl 3a9f94 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (1f3498 ) │ │ │ │ ldr r3, [pc, #44] @ (1f3494 ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -178683,44 +178677,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1f3510 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w ip, [pc, #72] @ 1f3514 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (1f3518 ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ee6c4 │ │ │ │ + bl 2ee714 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bx r1 │ │ │ │ + bx fp │ │ │ │ movs r4, r6 │ │ │ │ - lsls r0, r3, #14 │ │ │ │ + lsls r0, r5, #15 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r7, r0] │ │ │ │ + ldrh r2, [r1, r2] │ │ │ │ movs r1, r5 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #154 @ 0x9a │ │ │ │ movs r1, r7 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -178741,31 +178735,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (1f3560 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov r2, pc │ │ │ │ + mov sl, r9 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r2, #5 │ │ │ │ + asrs r4, r4, #6 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r4, #10 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (1f35f0 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 1f35da │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 433cc4 │ │ │ │ + bl 433d14 │ │ │ │ cbnz r0, 1f3596 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -178774,33 +178768,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f35ba │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2f0c5c │ │ │ │ + b.w 2f0cac │ │ │ │ ldr r3, [pc, #60] @ (1f35f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f35a2 │ │ │ │ ldr r3, [pc, #52] @ (1f35fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f35a2 │ │ │ │ ldr r0, [pc, #48] @ (1f3600 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f35a2 │ │ │ │ ldr r3, [pc, #40] @ (1f3604 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (1f3608 ) │ │ │ │ ldr r0, [pc, #40] @ (1f360c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -178812,21 +178806,21 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #9 │ │ │ │ + asrs r2, r5, #10 │ │ │ │ movs r0, r5 │ │ │ │ - cmp sl, ip │ │ │ │ + mov r2, r6 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r7, #2 │ │ │ │ + asrs r4, r1, #4 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r6, #8 │ │ │ │ + asrs r4, r0, #10 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 1f3830 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -178846,34 +178840,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (1f3844 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #496] @ (1f3848 ) │ │ │ │ ldr r1, [pc, #496] @ (1f384c ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 17fe94 │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 3aa1d0 │ │ │ │ + bl 3aa220 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f375c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1f33ec │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -178919,27 +178913,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #340] @ (1f385c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1f3732 │ │ │ │ ldr r3, [pc, #324] @ (1f3860 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #324] @ (1f3864 ) │ │ │ │ ldr r1, [pc, #328] @ (1f3868 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #312] @ (1f386c ) │ │ │ │ ldr r3, [pc, #260] @ (1f383c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -178957,39 +178951,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (1f3874 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1f3732 │ │ │ │ ldr r3, [pc, #256] @ (1f3878 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #256] @ (1f387c ) │ │ │ │ ldr r1, [pc, #256] @ (1f3880 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1f3732 │ │ │ │ ldr r2, [pc, #240] @ (1f3884 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (1f3888 ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 3aa544 │ │ │ │ + bl 3aa594 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (1f388c ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -179011,89 +179005,89 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f36b8 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (1f3898 ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f36b8 │ │ │ │ ldr r1, [pc, #152] @ (1f389c ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1f36ee │ │ │ │ ldr r1, [pc, #132] @ (1f3894 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1f36ee │ │ │ │ ldr r0, [pc, #132] @ (1f38a0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 1f36ee │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp sl, r3 │ │ │ │ + cmp sl, sp │ │ │ │ movs r4, r6 │ │ │ │ str r0, [sp, #376] @ 0x178 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r0, #10 │ │ │ │ movs r0, r5 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #9 │ │ │ │ + asrs r0, r4, #10 │ │ │ │ movs r0, r5 │ │ │ │ str r0, [sp, #312] @ 0x138 │ │ │ │ movs r1, r7 │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ + add r3, sp, #424 @ 0x1a8 │ │ │ │ movs r7, r4 │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ movs r7, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r7 │ │ │ │ + cmp r4, r1 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r6, r3, #11 │ │ │ │ + asrs r6, r5, #12 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r2, #30 │ │ │ │ + lsrs r2, r4, #31 │ │ │ │ movs r0, r5 │ │ │ │ - add ip, r4 │ │ │ │ + add ip, lr │ │ │ │ movs r4, r6 │ │ │ │ - asrs r2, r2, #8 │ │ │ │ + asrs r2, r4, #9 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r0, r7, #29 │ │ │ │ + lsrs r0, r1, #31 │ │ │ │ movs r0, r5 │ │ │ │ ldrh r6, [r3, #58] @ 0x3a │ │ │ │ movs r1, r7 │ │ │ │ - asrs r2, r7, #4 │ │ │ │ + asrs r2, r1, #6 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r6, #28 │ │ │ │ + lsrs r6, r0, #30 │ │ │ │ movs r0, r5 │ │ │ │ - add r6, r8 │ │ │ │ + add lr, r2 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r7, #8 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r3, #28 │ │ │ │ + lsrs r2, r5, #29 │ │ │ │ movs r0, r5 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [fp :128] │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - asrs r0, r4, #9 │ │ │ │ + asrs r0, r6, #10 │ │ │ │ movs r0, r5 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r7, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #6 │ │ │ │ + asrs r6, r2, #7 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (1f3aa0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -179151,15 +179145,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f3956 │ │ │ │ ldr r0, [pc, #356] @ (1f3ab0 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 1f397a │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -179171,15 +179165,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 1f396c │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 433b74 │ │ │ │ + b.w 433bc4 │ │ │ │ ldr r0, [pc, #296] @ (1f3ab4 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 1f399c │ │ │ │ ldr r0, [pc, #280] @ (1f3aac ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -179200,19 +179194,19 @@ │ │ │ │ bpl.n 1f38dc │ │ │ │ ldr r0, [pc, #256] @ (1f3abc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ldr r0, [pc, #244] @ (1f3ac0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 1f3a5c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f38dc │ │ │ │ @@ -179230,15 +179224,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f38dc │ │ │ │ ldr r0, [pc, #184] @ (1f3ac8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 1f39a4 │ │ │ │ add r3, pc, #8 @ (adr r3, 1f3a28 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -179278,27 +179272,27 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #4 │ │ │ │ + asrs r2, r5, #5 │ │ │ │ movs r0, r5 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #4 │ │ │ │ + asrs r2, r1, #6 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r4, #1 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ movs r0, r5 │ │ │ │ lsrs r0, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #2 │ │ │ │ + asrs r6, r5, #3 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ (1f3b68 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -179307,25 +179301,25 @@ │ │ │ │ ldr r1, [pc, #140] @ (1f3b70 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #124] @ (1f3b74 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #124] @ (1f3b78 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ vldr d7, [pc, #80] @ 1f3b60 │ │ │ │ ldr r2, [pc, #104] @ (1f3b7c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (1f3b80 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -179353,27 +179347,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4 │ │ │ │ + asrs r0, r6 │ │ │ │ movs r4, r6 │ │ │ │ - add r6, pc, #584 @ (adr r6, 1f3db8 ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 1f3ef8 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #664 @ (adr r6, 1f3e0c ) │ │ │ │ + add r6, pc, #984 @ (adr r6, 1f3f4c ) │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r6, r5, #21 │ │ │ │ + lsrs r6, r7, #22 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r1, #22 │ │ │ │ + lsrs r6, r3, #23 │ │ │ │ movs r0, r5 │ │ │ │ str r2, [r4, #80] @ 0x50 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r4, r4, #32 │ │ │ │ + asrs r4, r6, #1 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (1f3d1c ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -179446,20 +179440,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f3bb0 │ │ │ │ ldr r0, [pc, #232] @ (1f3d30 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f3bb0 │ │ │ │ ldr r0, [pc, #224] @ (1f3d34 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 1f3cda │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f3bb0 │ │ │ │ @@ -179495,15 +179489,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (1f3d28 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f3bb0 │ │ │ │ ldr r0, [pc, #104] @ (1f3d3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f3bb0 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 1f3c66 │ │ │ │ add r3, pc, #8 @ (adr r3, 1f3ce8 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -179526,25 +179520,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #26 │ │ │ │ + lsrs r6, r7, #27 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r0, #28 │ │ │ │ + lsrs r2, r2, #29 │ │ │ │ movs r0, r5 │ │ │ │ lsrs r0, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #26 │ │ │ │ + lsrs r2, r1, #28 │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #4] @ (1f3d48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ str r6, [r3, #52] @ 0x34 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -179553,25 +179547,25 @@ │ │ │ │ movs r3, #130 @ 0x82 │ │ │ │ ldr r1, [pc, #132] @ (1f3de8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #120] @ (1f3dec ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (1f3df0 ) │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r5, #1132] @ 0x46c │ │ │ │ str.w r3, [r5, #1092] @ 0x444 │ │ │ │ cbz r3, 1f3da6 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -179598,27 +179592,27 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1edf4c │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #28 │ │ │ │ + subs r7, #108 @ 0x6c │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r6, r6, #25 │ │ │ │ + lsrs r6, r0, #27 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r0, #26 │ │ │ │ + lsrs r6, r2, #27 │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #0 @ (adr r4, 1f3df0 ) │ │ │ │ + add r4, pc, #320 @ (adr r4, 1f3f30 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r4, pc, #88 @ (adr r4, 1f3e4c ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 1f3f8c ) │ │ │ │ movs r7, r4 │ │ │ │ str r2, [r5, #44] @ 0x2c │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r0, r0, #25 │ │ │ │ + lsrs r0, r2, #26 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #88] @ 1f3e64 │ │ │ │ mov r1, r0 │ │ │ │ @@ -179650,26 +179644,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f3e22 │ │ │ │ ldr r0, [pc, #28] @ (1f3e74 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f3e22 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r0, #24 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 1f3ed4 │ │ │ │ add r0, r2 │ │ │ │ @@ -179697,25 +179691,25 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f3ea0 │ │ │ │ ldr r0, [pc, #24] @ (1f3ee4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f3ea0 │ │ │ │ ldrh r4, [r0, #0] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #21 │ │ │ │ + lsrs r0, r0, #23 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ ldr.w ip, [pc, #584] @ 1f4144 │ │ │ │ @@ -179766,15 +179760,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f3f3e │ │ │ │ ldr r0, [pc, #476] @ (1f4154 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f3f3e │ │ │ │ ldr r3, [pc, #448] @ (1f4148 ) │ │ │ │ ldr.w r1, [r0, #1096] @ 0x448 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -179788,15 +179782,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1f3f3e │ │ │ │ ldr r0, [pc, #428] @ (1f415c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f3f3e │ │ │ │ ldr r3, [pc, #396] @ (1f4148 ) │ │ │ │ ldr.w r1, [r0, #1100] @ 0x44c │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -179810,15 +179804,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f3f3e │ │ │ │ ldr r0, [pc, #384] @ (1f4164 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f3f3e │ │ │ │ ldr r3, [pc, #340] @ (1f4148 ) │ │ │ │ ldr.w r1, [r0, #1104] @ 0x450 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -179832,15 +179826,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f3f3e │ │ │ │ ldr r0, [pc, #336] @ (1f416c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f3f3e │ │ │ │ ldr r3, [pc, #288] @ (1f4148 ) │ │ │ │ ldr.w r1, [r0, #1108] @ 0x454 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -179854,15 +179848,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f3f3e │ │ │ │ ldr r0, [pc, #288] @ (1f4174 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f3f3e │ │ │ │ ldr r3, [pc, #228] @ (1f4148 ) │ │ │ │ ldr.w r1, [r0, #1112] @ 0x458 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -179876,15 +179870,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f3f3e │ │ │ │ ldr r0, [pc, #236] @ (1f417c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f3f3e │ │ │ │ ldr r3, [pc, #168] @ (1f4148 ) │ │ │ │ ldr.w r1, [r0, #1116] @ 0x45c │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -179898,15 +179892,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1f3f3e │ │ │ │ ldr r0, [pc, #184] @ (1f4184 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f3f3e │ │ │ │ ldr r3, [pc, #108] @ (1f4148 ) │ │ │ │ ldr.w r1, [r0, #1120] @ 0x460 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -179920,15 +179914,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f3f3e │ │ │ │ ldr r0, [pc, #132] @ (1f418c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f3f3e │ │ │ │ ldr r3, [pc, #120] @ (1f4190 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f3f3e │ │ │ │ @@ -179936,61 +179930,61 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f3f3e │ │ │ │ ldr r0, [pc, #96] @ (1f4194 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f3f3e │ │ │ │ movs r1, #0 │ │ │ │ b.n 1f3f3e │ │ │ │ nop │ │ │ │ strh r0, [r2, #60] @ 0x3c │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #19 │ │ │ │ + lsrs r6, r0, #21 │ │ │ │ movs r0, r5 │ │ │ │ adds r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #19 │ │ │ │ + lsrs r0, r0, #21 │ │ │ │ movs r0, r5 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #19 │ │ │ │ + lsrs r6, r6, #20 │ │ │ │ movs r0, r5 │ │ │ │ cmp r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #19 │ │ │ │ + lsrs r4, r6, #20 │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + lsrs r6, r5, #20 │ │ │ │ movs r0, r5 │ │ │ │ adds r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r5, #20 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #19 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ movs r0, r5 │ │ │ │ cmp r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #19 │ │ │ │ + lsrs r6, r2, #20 │ │ │ │ movs r0, r5 │ │ │ │ adds r0, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #19 │ │ │ │ + lsrs r4, r3, #20 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 1f41f0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -179998,38 +179992,38 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1f41f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #52] @ (1f41fc ) │ │ │ │ ldr r1, [pc, #56] @ (1f4200 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (1f4204 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #44] @ (1f4208 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2ee6c4 │ │ │ │ + b.w 2ee714 │ │ │ │ nop │ │ │ │ - subs r2, #206 @ 0xce │ │ │ │ + subs r3, #30 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf69c0026 │ │ │ │ - ldr r5, [pc, #248] @ (1f42f4 ) │ │ │ │ + @ instruction: 0xf6ec0026 │ │ │ │ + ldr r5, [pc, #568] @ (1f4434 ) │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xfb81ffff │ │ │ │ lsls r1, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r0, r3] │ │ │ │ movs r0, r7 │ │ │ │ adds r1, #252 @ 0xfc │ │ │ │ @@ -180088,15 +180082,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f4262 │ │ │ │ ldr r0, [pc, #376] @ (1f440c ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ldr r3, [pc, #348] @ (1f4400 ) │ │ │ │ bic.w r2, r5, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r0, #1096] @ 0x448 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f4262 │ │ │ │ @@ -180110,20 +180104,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f4262 │ │ │ │ ldr r0, [pc, #332] @ (1f4414 ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ str.w r5, [r3, #1100] @ 0x44c │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r3, [pc, #280] @ (1f4400 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f4262 │ │ │ │ ldr r3, [pc, #296] @ (1f4418 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -180135,15 +180129,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 1f4262 │ │ │ │ ldr r0, [pc, #280] @ (1f441c ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ldr r3, [pc, #236] @ (1f4400 ) │ │ │ │ str.w r5, [r0, #1104] @ 0x450 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f4262 │ │ │ │ ldr r3, [pc, #256] @ (1f4420 ) │ │ │ │ @@ -180156,15 +180150,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f4262 │ │ │ │ ldr r0, [pc, #240] @ (1f4424 ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ldr r3, [pc, #188] @ (1f4400 ) │ │ │ │ str.w r5, [r0, #1116] @ 0x45c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f4262 │ │ │ │ ldr r3, [pc, #216] @ (1f4428 ) │ │ │ │ @@ -180177,15 +180171,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1f4262 │ │ │ │ ldr r0, [pc, #196] @ (1f442c ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ldr r3, [pc, #140] @ (1f4400 ) │ │ │ │ str.w r5, [r0, #1120] @ 0x460 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f4262 │ │ │ │ ldr r3, [pc, #172] @ (1f4430 ) │ │ │ │ @@ -180198,15 +180192,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f4262 │ │ │ │ ldr r0, [pc, #152] @ (1f4434 ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ cmp.w r3, #268435456 @ 0x10000000 │ │ │ │ beq.n 1f43c4 │ │ │ │ cmp.w r3, #536870912 @ 0x20000000 │ │ │ │ itttt eq │ │ │ │ movweq r3, #3071 @ 0xbff │ │ │ │ andeq r3, r5 │ │ │ │ orreq.w r3, r3, #536870912 @ 0x20000000 │ │ │ │ @@ -180227,64 +180221,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f4262 │ │ │ │ ldr r0, [pc, #76] @ (1f443c ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ strh r6, [r5, #34] @ 0x22 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #18 │ │ │ │ + lsrs r6, r1, #20 │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #14 │ │ │ │ + lsrs r2, r4, #15 │ │ │ │ movs r0, r5 │ │ │ │ cmp r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #14 │ │ │ │ + lsrs r6, r2, #15 │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #14 │ │ │ │ + lsrs r6, r3, #15 │ │ │ │ movs r0, r5 │ │ │ │ adds r0, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #14 │ │ │ │ + lsrs r0, r4, #15 │ │ │ │ movs r0, r5 │ │ │ │ movs r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #14 │ │ │ │ + lsrs r6, r2, #15 │ │ │ │ movs r0, r5 │ │ │ │ adds r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #8 │ │ │ │ + lsrs r4, r1, #10 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #112] @ 1f44c4 │ │ │ │ ldr r2, [pc, #112] @ (1f44c8 ) │ │ │ │ movs r3, #130 @ 0x82 │ │ │ │ ldr r1, [pc, #112] @ (1f44cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r2, [r0, #1132] @ 0x46c │ │ │ │ ldr.w r3, [r0, #1092] @ 0x444 │ │ │ │ cbnz r2, 1f44b8 │ │ │ │ and.w r2, r3, #256 @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #32 │ │ │ │ mov.w r1, #130023424 @ 0x7c00000 │ │ │ │ @@ -180305,19 +180299,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movw r2, #3068 @ 0xbfc │ │ │ │ movt r2, #65280 @ 0xff00 │ │ │ │ ands r2, r3 │ │ │ │ b.n 1f4476 │ │ │ │ - subs r0, #38 @ 0x26 │ │ │ │ + subs r0, #118 @ 0x76 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r0, r0, #30 │ │ │ │ + lsls r0, r2, #31 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r1, #30 │ │ │ │ + lsls r6, r3, #31 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #108] @ (1f4550 ) │ │ │ │ @@ -180325,25 +180319,25 @@ │ │ │ │ movs r3, #130 @ 0x82 │ │ │ │ ldr r1, [pc, #112] @ (1f4558 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #100] @ (1f455c ) │ │ │ │ ldr r1, [pc, #100] @ (1f4560 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #12 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add.w r1, r5, #1088 @ 0x440 │ │ │ │ mov r7, r0 │ │ │ │ bl 1ede9c │ │ │ │ vldr d7, [pc, #48] @ 1f4548 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #68] @ (1f4564 ) │ │ │ │ mov r3, r5 │ │ │ │ @@ -180361,41 +180355,41 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1edf4c │ │ │ │ nop │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #152 @ 0x98 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r6, #27 │ │ │ │ + lsls r2, r0, #29 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r0, #28 │ │ │ │ + lsls r2, r2, #29 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [sp, #512] @ 0x200 │ │ │ │ + ldr r4, [sp, #832] @ 0x340 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r4, [sp, #904] @ 0x388 │ │ │ │ movs r7, r4 │ │ │ │ ldrh r6, [r7, r5] │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r6, r3, #9 │ │ │ │ + lsrs r6, r5, #10 │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1f4594 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldrh r0, [r5, r7] │ │ │ │ movs r0, r7 │ │ │ │ ldr r2, [pc, #96] @ (1f45fc ) │ │ │ │ ldr r3, [pc, #100] @ (1f4600 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1942] @ 0x796 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -180421,15 +180415,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f460c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -180440,15 +180434,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #6 │ │ │ │ + lsrs r4, r0, #8 │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [pc, #96] @ (1f4674 ) │ │ │ │ ldr r3, [pc, #100] @ (1f4678 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1941] @ 0x795 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -180473,15 +180467,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f4684 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -180492,15 +180486,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #5 │ │ │ │ + lsrs r4, r6, #6 │ │ │ │ movs r0, r5 │ │ │ │ ldr.w ip, [pc, #116] @ 1f4700 │ │ │ │ orrs r2, r3 │ │ │ │ ldr r2, [pc, #116] @ (1f4704 ) │ │ │ │ it ne │ │ │ │ movne r3, #0 │ │ │ │ add ip, pc │ │ │ │ @@ -180532,15 +180526,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f4710 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -180550,15 +180544,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #3 │ │ │ │ + lsrs r6, r1, #5 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 1f477c │ │ │ │ sub sp, #12 │ │ │ │ @@ -180589,26 +180583,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f4738 │ │ │ │ ldr r0, [pc, #32] @ (1f478c ) │ │ │ │ uxth r1, r4 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 1f4738 │ │ │ │ ldrb r0, [r5, #29] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #2 │ │ │ │ + lsrs r0, r7, #3 │ │ │ │ movs r0, r5 │ │ │ │ ldr.w ip, [pc, #116] @ 1f4808 │ │ │ │ orrs r2, r3 │ │ │ │ ldr r2, [pc, #116] @ (1f480c ) │ │ │ │ it ne │ │ │ │ movne r3, #0 │ │ │ │ add ip, pc │ │ │ │ @@ -180640,15 +180634,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f4818 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -180658,15 +180652,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #1 │ │ │ │ + lsrs r2, r6, #2 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #64] @ (1f486c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -180692,25 +180686,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f483a │ │ │ │ ldr r0, [pc, #24] @ (1f487c ) │ │ │ │ uxtb r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f483a │ │ │ │ ldrb r4, [r4, #25] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #32 │ │ │ │ + lsrs r4, r5, #1 │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [pc, #96] @ (1f48e4 ) │ │ │ │ ldr r3, [pc, #100] @ (1f48e8 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1944] @ 0x798 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -180735,15 +180729,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f48f4 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -180754,15 +180748,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #31 │ │ │ │ + lsrs r0, r0, #1 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #64] @ (1f4948 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -180788,25 +180782,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f4916 │ │ │ │ ldr r0, [pc, #24] @ (1f4958 ) │ │ │ │ uxtb r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f4916 │ │ │ │ ldrb r0, [r1, #22] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #30 │ │ │ │ + lsls r4, r6, #31 │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [pc, #96] @ (1f49c0 ) │ │ │ │ ldr r3, [pc, #100] @ (1f49c4 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1943] @ 0x797 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -180831,15 +180825,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f49d0 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -180850,15 +180844,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r0, #31 │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [pc, #96] @ (1f4a38 ) │ │ │ │ ldr r3, [pc, #100] @ (1f4a3c ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1940] @ 0x794 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -180883,15 +180877,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f4a48 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -180902,15 +180896,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #28 │ │ │ │ + lsls r0, r6, #29 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (1f4a98 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -180918,39 +180912,39 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f4a76 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f0c5c │ │ │ │ + b.w 2f0cac │ │ │ │ ldr r3, [pc, #40] @ (1f4aa0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f4a68 │ │ │ │ ldr r3, [pc, #32] @ (1f4aa4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f4a68 │ │ │ │ ldr r0, [pc, #28] @ (1f4aa8 ) │ │ │ │ ldrb.w r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f4a68 │ │ │ │ ldrb r4, [r6, #16] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #27 │ │ │ │ + lsls r4, r4, #28 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #108] @ (1f4b28 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -180963,18 +180957,18 @@ │ │ │ │ cbnz r2, 1f4b02 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 1f4aee │ │ │ │ ldr.w r0, [r4, #1932] @ 0x78c │ │ │ │ cbz r0, 1f4aea │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr.w r0, [r4, #1932] @ 0x78c │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ bic.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #1941] @ 0x795 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -180991,63 +180985,63 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 1f4acc │ │ │ │ ldr r0, [pc, #32] @ (1f4b38 ) │ │ │ │ uxtb r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1f4acc │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #15] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + lsls r0, r1, #27 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 1f4b8c │ │ │ │ ldr r2, [pc, #60] @ (1f4b90 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1f4b94 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #48] @ (1f4b98 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (1f4b9c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r1, #86 @ 0x56 │ │ │ │ + adds r1, #166 @ 0xa6 │ │ │ │ movs r4, r6 │ │ │ │ - ldcl 0, cr0, [ip], #152 @ 0x98 │ │ │ │ - bics r6, r3 │ │ │ │ + stcl 0, cr0, [ip, #-152] @ 0xffffff68 │ │ │ │ + mvns r6, r5 │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r6, r7] │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181060,36 +181054,36 @@ │ │ │ │ ldr r1, [pc, #396] @ (1f4d48 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add.w r1, r6, #24 │ │ │ │ ldr r2, [pc, #376] @ (1f4d4c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #376] @ (1f4d50 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #364] @ (1f4d54 ) │ │ │ │ ldr r1, [pc, #364] @ (1f4d58 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [pc, #356] @ (1f4d5c ) │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add.w r1, r4, #1928 @ 0x788 │ │ │ │ mov r7, r0 │ │ │ │ bl 1ede9c │ │ │ │ addw r1, r4, #1932 @ 0x78c │ │ │ │ mov r0, r7 │ │ │ │ bl 1ede9c │ │ │ │ ldr r3, [pc, #332] @ (1f4d60 ) │ │ │ │ @@ -181198,41 +181192,41 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #242 @ 0xf2 │ │ │ │ + adds r1, #66 @ 0x42 │ │ │ │ movs r4, r6 │ │ │ │ - ldc 0, cr0, [r4], {38} @ 0x26 │ │ │ │ - orrs r0, r7 │ │ │ │ + stcl 0, cr0, [r4], #152 @ 0x98 │ │ │ │ + bics r0, r1 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r0, r5, #23 │ │ │ │ + lsls r0, r7, #24 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r7, #23 │ │ │ │ + lsls r2, r1, #25 │ │ │ │ movs r0, r5 │ │ │ │ - str r5, [sp, #576] @ 0x240 │ │ │ │ + str r5, [sp, #896] @ 0x380 │ │ │ │ movs r7, r4 │ │ │ │ - str r5, [sp, #648] @ 0x288 │ │ │ │ + str r5, [sp, #968] @ 0x3c8 │ │ │ │ movs r7, r4 │ │ │ │ strb r6, [r2, r5] │ │ │ │ movs r0, r7 │ │ │ │ - movs r7, #106 @ 0x6a │ │ │ │ + movs r7, #186 @ 0xba │ │ │ │ movs r5, r5 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r5, #23 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r0, #22 │ │ │ │ + lsls r2, r2, #23 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf3160027 │ │ │ │ - lsls r6, r6, #20 │ │ │ │ + @ instruction: 0xf3660027 │ │ │ │ + lsls r6, r0, #22 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r4, #20 │ │ │ │ + lsls r6, r6, #21 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r3, #20 │ │ │ │ + lsls r2, r5, #21 │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181250,35 +181244,35 @@ │ │ │ │ lsls r3, r3, #28 │ │ │ │ bmi.n 1f4dbe │ │ │ │ cbnz r0, 1f4dd0 │ │ │ │ ldr.w r0, [r2, #1928] @ 0x788 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f0c5c │ │ │ │ + b.w 2f0cac │ │ │ │ cbnz r0, 1f4df2 │ │ │ │ ldr.w r0, [r2, #1928] @ 0x788 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f0c5c │ │ │ │ + b.w 2f0cac │ │ │ │ ldr r3, [pc, #72] @ (1f4e1c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f4dae │ │ │ │ ldr r3, [pc, #68] @ (1f4e20 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f4dae │ │ │ │ ldr r0, [pc, #60] @ (1f4e24 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 1f4dae │ │ │ │ ldr r3, [pc, #52] @ (1f4e28 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f4dc0 │ │ │ │ @@ -181286,30 +181280,30 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1f4dc0 │ │ │ │ ldr r0, [pc, #36] @ (1f4e2c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 1f4dc0 │ │ │ │ ldrb r6, [r7, #3] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #17 │ │ │ │ + lsls r4, r1, #19 │ │ │ │ movs r0, r5 │ │ │ │ adds r4, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #16 │ │ │ │ + lsls r2, r0, #18 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #108] @ 1f4eac │ │ │ │ mov r1, r2 │ │ │ │ @@ -181344,27 +181338,27 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 1f4e56 │ │ │ │ ldr r0, [pc, #36] @ (1f4ebc ) │ │ │ │ ldrb.w r2, [r3, #1940] @ 0x794 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 1f4e56 │ │ │ │ nop │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #15 │ │ │ │ + lsls r2, r0, #17 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #60] @ (1f4f0c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -181387,26 +181381,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f4ede │ │ │ │ ldr r0, [pc, #28] @ (1f4f1c ) │ │ │ │ uxtb r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f4ede │ │ │ │ nop │ │ │ │ strb r0, [r0, #31] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #14 │ │ │ │ + lsls r6, r1, #16 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #124] @ 1f4fac │ │ │ │ sub sp, #12 │ │ │ │ @@ -181449,27 +181443,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f4f48 │ │ │ │ ldr r0, [pc, #32] @ (1f4fbc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 1f4f48 │ │ │ │ nop │ │ │ │ strb r4, [r3, #29] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #13 │ │ │ │ + lsls r0, r4, #14 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #112] @ 1f5040 │ │ │ │ mov r4, r0 │ │ │ │ @@ -181507,28 +181501,28 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f4fe6 │ │ │ │ ldr r0, [pc, #36] @ (1f5050 ) │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 1f4fe6 │ │ │ │ nop │ │ │ │ strb r2, [r7, #26] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #11 │ │ │ │ + lsls r2, r7, #12 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #56] @ (1f509c ) │ │ │ │ ldr r3, [pc, #56] @ (1f50a0 ) │ │ │ │ @@ -181551,25 +181545,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f506e │ │ │ │ ldr r0, [pc, #24] @ (1f50ac ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f506e │ │ │ │ strb r6, [r5, #24] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #10 │ │ │ │ + lsls r4, r1, #12 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1f5100 │ │ │ │ sub sp, #12 │ │ │ │ @@ -181577,33 +181571,33 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (1f5108 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #1944] @ 0x798 │ │ │ │ strb.w r3, [r0, #1942] @ 0x796 │ │ │ │ strh.w r3, [r0, #1940] @ 0x794 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + cmp r4, #50 @ 0x32 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r0, r6, #3 │ │ │ │ + lsls r0, r0, #5 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r0, #4 │ │ │ │ + lsls r6, r2, #5 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #104] @ (1f5188 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -181613,25 +181607,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #88] @ (1f5194 ) │ │ │ │ ldr r1, [pc, #88] @ (1f5198 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add.w r1, r6, #920 @ 0x398 │ │ │ │ mov r8, r0 │ │ │ │ bl 1ede9c │ │ │ │ ldr r2, [pc, #64] @ (1f519c ) │ │ │ │ add.w r4, r6, #752 @ 0x2f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -181644,37 +181638,37 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 22a750 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1edf4c │ │ │ │ - lsls r6, r2, #9 │ │ │ │ + lsls r6, r4, #10 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r3, #132 @ 0x84 │ │ │ │ + cmp r3, #212 @ 0xd4 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r0, r2, #2 │ │ │ │ + lsls r0, r4, #3 │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [sp, #240] @ 0xf0 │ │ │ │ + str r0, [sp, #560] @ 0x230 │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [sp, #312] @ 0x138 │ │ │ │ + str r0, [sp, #632] @ 0x278 │ │ │ │ movs r7, r4 │ │ │ │ str r4, [r0, r0] │ │ │ │ movs r0, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1f51c4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ str r4, [r2, r7] │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -181682,32 +181676,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (1f5210 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f5214 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #36] @ (1f5218 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r3, #2 │ │ │ │ + cmp r3, #82 @ 0x52 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1f4ef4 │ │ │ │ + b.n 1f4f94 │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #18 │ │ │ │ + subs r5, #98 @ 0x62 │ │ │ │ movs r1, r5 │ │ │ │ lsls r7, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -181720,15 +181714,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #156] @ (1f52e0 ) │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ lsrs r3, r5, #2 │ │ │ │ orr.w r3, r3, r6, lsl #30 │ │ │ │ and.w r2, r5, #3 │ │ │ │ adds r3, #230 @ 0xe6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r1, [r0, r3, lsl #2] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -181775,33 +181769,33 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f5290 │ │ │ │ bl 180c1c │ │ │ │ - cmp r2, #174 @ 0xae │ │ │ │ + cmp r2, #254 @ 0xfe │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r3, #7 │ │ │ │ + lsls r2, r5, #8 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r0, r6, #6 │ │ │ │ + lsls r0, r0, #8 │ │ │ │ movs r0, r5 │ │ │ │ strb r0, [r0, #17] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #5 │ │ │ │ + lsls r2, r6, #6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r3, [pc, #40] @ (1f5320 ) │ │ │ │ ldr r2, [pc, #44] @ (1f5324 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ @@ -181813,23 +181807,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #20] @ (1f5328 ) │ │ │ │ ldr r0, [pc, #24] @ (1f532c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ strb r4, [r3, #14] │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #208 @ 0xd0 │ │ │ │ + cmp r2, #32 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r2, #5 │ │ │ │ + lsls r2, r4, #6 │ │ │ │ movs r0, r5 │ │ │ │ ldr r3, [pc, #40] @ (1f535c ) │ │ │ │ ldr r2, [pc, #44] @ (1f5360 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ @@ -181841,55 +181835,55 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #20] @ (1f5364 ) │ │ │ │ ldr r0, [pc, #24] @ (1f5368 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ strb r0, [r4, #13] │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #148 @ 0x94 │ │ │ │ + cmp r1, #228 @ 0xe4 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r6, r2, #4 │ │ │ │ + lsls r6, r4, #5 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 1f53b0 │ │ │ │ ldr r2, [pc, #48] @ (1f53b4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f53b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #36] @ (1f53bc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r1, #94 @ 0x5e │ │ │ │ + cmp r1, #174 @ 0xae │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1f4d50 │ │ │ │ + b.n 1f4df0 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #110 @ 0x6e │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ movs r1, r5 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -181901,25 +181895,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #80] @ (1f5440 ) │ │ │ │ ldr r1, [pc, #80] @ (1f5444 ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #64] @ (1f5448 ) │ │ │ │ add.w r4, r7, #752 @ 0x2f0 │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -181930,23 +181924,23 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 22a750 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1edf4c │ │ │ │ - movs r2, r7 │ │ │ │ + lsls r2, r1, #2 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #8 │ │ │ │ + cmp r1, #88 @ 0x58 │ │ │ │ movs r4, r6 │ │ │ │ - movs r0, r1 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r6, [r0, #44] @ 0x2c │ │ │ │ + ldrh r6, [r2, #46] @ 0x2e │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r3, #44] @ 0x2c │ │ │ │ + ldrh r0, [r5, #46] @ 0x2e │ │ │ │ movs r7, r4 │ │ │ │ ldr r7, [pc, #480] @ (1f562c ) │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -181958,25 +181952,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #80] @ (1f54cc ) │ │ │ │ ldr r1, [pc, #80] @ (1f54d0 ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #64] @ (1f54d4 ) │ │ │ │ add.w r4, r7, #752 @ 0x2f0 │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -181987,22 +181981,22 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 22a750 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1edf4c │ │ │ │ - movs r6, r2 │ │ │ │ + lsls r6, r4, #1 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r0, #124 @ 0x7c │ │ │ │ + cmp r0, #204 @ 0xcc │ │ │ │ movs r4, r6 │ │ │ │ - vhadd.u d16, d12, d23 │ │ │ │ - ldrh r2, [r7, #38] @ 0x26 │ │ │ │ + vaddl.u8 q8, d12, d23 │ │ │ │ + ldrh r2, [r1, #42] @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r1, #40] @ 0x28 │ │ │ │ + ldrh r4, [r3, #42] @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ ldr r6, [pc, #944] @ (1f5888 ) │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -182015,15 +182009,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ ldr r4, [pc, #156] @ (1f559c ) │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ lsrs r3, r5, #2 │ │ │ │ orr.w r3, r3, r6, lsl #30 │ │ │ │ and.w r2, r5, #3 │ │ │ │ adds r3, #230 @ 0xe6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r1, [r0, r3, lsl #2] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -182070,31 +182064,31 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f554c │ │ │ │ bl 180c1c │ │ │ │ - movs r7, #242 @ 0xf2 │ │ │ │ + cmp r0, #66 @ 0x42 │ │ │ │ movs r4, r6 │ │ │ │ - vaddl.u8 q0, d6, d23 │ │ │ │ - cdp2 0, 15, cr0, cr4, cr7, {1} │ │ │ │ + vaddl.u16 q8, d6, d23 │ │ │ │ + vhadd.u8 d16, d4, d23 │ │ │ │ strb r4, [r0, #6] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 d0, d14, d23 │ │ │ │ + vhadd.u16 d16, d14, d23 │ │ │ │ │ │ │ │ 001f55b0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -182150,22 +182144,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (1f566c ) │ │ │ │ ldr r0, [pc, #32] @ (1f5670 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - movs r6, #168 @ 0xa8 │ │ │ │ + movs r6, #248 @ 0xf8 │ │ │ │ movs r4, r6 │ │ │ │ - cdp2 0, 9, cr0, cr2, cr7, {1} │ │ │ │ - cdp2 0, 13, cr0, cr2, cr7, {1} │ │ │ │ - movs r6, #148 @ 0x94 │ │ │ │ + cdp2 0, 14, cr0, cr2, cr7, {1} │ │ │ │ + vhadd.u32 d0, d2, d23 │ │ │ │ + movs r6, #228 @ 0xe4 │ │ │ │ movs r4, r6 │ │ │ │ - cdp2 0, 7, cr0, cr14, cr7, {1} │ │ │ │ - cdp2 0, 9, cr0, cr6, cr7, {1} │ │ │ │ + cdp2 0, 12, cr0, cr14, cr7, {1} │ │ │ │ + cdp2 0, 14, cr0, cr6, cr7, {1} │ │ │ │ │ │ │ │ 001f5674 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ @@ -182203,18 +182197,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1f5700 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r5, #250 @ 0xfa │ │ │ │ + movs r6, #74 @ 0x4a │ │ │ │ movs r4, r6 │ │ │ │ - stc2l 0, cr0, [r4, #156]! @ 0x9c │ │ │ │ - cdp2 0, 4, cr0, cr12, cr7, {1} │ │ │ │ + cdp2 0, 3, cr0, cr4, cr7, {1} │ │ │ │ + cdp2 0, 9, cr0, cr12, cr7, {1} │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -182259,15 +182253,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 1f57c4 │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -182292,15 +182286,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1f5794 │ │ │ │ ldr r0, [pc, #100] @ (1f5848 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 1f5794 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (1f583c ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -182320,30 +182314,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f580c │ │ │ │ ldr r0, [pc, #40] @ (1f5850 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 1f580c │ │ │ │ nop │ │ │ │ ldr r2, [r3, #116] @ 0x74 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r4, #156] @ 0x9c │ │ │ │ + stc2l 0, cr0, [r4, #156]! @ 0x9c │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [ip, #-156]! @ 0xffffff64 │ │ │ │ + stc2 0, cr0, [ip, #156] @ 0x9c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (1f5944 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #224] @ (1f5948 ) │ │ │ │ @@ -182412,26 +182406,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f5874 │ │ │ │ ldr r0, [pc, #28] @ (1f5954 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f5874 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r6], #-156 @ 0xffffff64 │ │ │ │ + ldc2 0, cr0, [r6], #156 @ 0x9c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (1f5a0c ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ sub.w ip, r3, #2 │ │ │ │ @@ -182488,22 +182482,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 1f59fe │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 1f59be │ │ │ │ ldr r0, [pc, #20] @ (1f5a14 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1f59f8 │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbb20027 │ │ │ │ + stc2 0, cr0, [r2], {39} @ 0x27 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 1f5a58 │ │ │ │ bls.n 1f5a50 │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ @@ -183500,15 +183494,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 1f6582 │ │ │ │ mov r0, r5 │ │ │ │ bl 1f5714 │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -183526,15 +183520,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 1f5c18 │ │ │ │ b.n 1f6554 │ │ │ │ movs r0, #1 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -183545,15 +183539,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 1f6606 │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -183566,15 +183560,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 1f65fc │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -183995,15 +183989,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1f6a60 │ │ │ │ ldr r0, [pc, #212] @ (1f6b64 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 1f696e │ │ │ │ @@ -184016,15 +184010,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 1f68f2 │ │ │ │ ldr r0, [pc, #160] @ (1f6b6c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 1f68f2 │ │ │ │ ldr r3, [pc, #148] @ (1f6b70 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f69d0 │ │ │ │ @@ -184037,15 +184031,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f69d0 │ │ │ │ ldr r1, [pc, #76] @ (1f6b5c ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1f6960 │ │ │ │ ldr r1, [pc, #68] @ (1f6b60 ) │ │ │ │ @@ -184053,15 +184047,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1f6960 │ │ │ │ ldr r0, [pc, #76] @ (1f6b78 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 1f6960 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r0, [r0, #4] │ │ │ │ movs r1, r7 │ │ │ │ str r6, [r6, #0] │ │ │ │ @@ -184074,22 +184068,22 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r0, r7, asr #32 │ │ │ │ + subs.w r0, r0, r7, asr #32 │ │ │ │ subs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r4, r7, asr #32 │ │ │ │ + adcs.w r0, r4, r7, asr #32 │ │ │ │ lsrs r4, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, lr, r7, asr #32 │ │ │ │ - pkhtb r0, r4, r7, asr #32 │ │ │ │ + sbc.w r0, lr, r7, asr #32 │ │ │ │ + adds.w r0, r4, r7, asr #32 │ │ │ │ │ │ │ │ 001f6b7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -184926,21 +184920,21 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 1f6f4c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, r3] │ │ │ │ movs r1, r7 │ │ │ │ - asrs r4, r7, #5 │ │ │ │ + asrs r4, r1, #7 │ │ │ │ movs r4, r6 │ │ │ │ ldrh r2, [r0, r1] │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r0, r2, #30 │ │ │ │ + lsrs r0, r4, #31 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r0, r4, #13 │ │ │ │ + lsrs r0, r6, #14 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001f74e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -185331,21 +185325,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 27820c │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -185384,15 +185378,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ stc 15, cr15, [sp], #-1020 @ 0xfffffc04 │ │ │ │ ldr r0, [pc, #4] @ (1f79a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ cmp r2, #222 @ 0xde │ │ │ │ movs r0, r7 │ │ │ │ cbnz r2, 1f79b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -185408,25 +185402,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #172] @ (1f7a88 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #160] @ (1f7a8c ) │ │ │ │ ldr r1, [pc, #164] @ (1f7a90 ) │ │ │ │ mov r8, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ vldr d7, [pc, #120] @ 1f7a78 │ │ │ │ ldr r2, [pc, #144] @ (1f7a94 ) │ │ │ │ add.w r4, r0, #5216 @ 0x1460 │ │ │ │ ldr r1, [pc, #140] @ (1f7a98 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ @@ -185469,27 +185463,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1f78dc │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsrs r6, r0, #32 │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [r6, #120] @ 0x78 │ │ │ │ + ldr r4, [r0, #0] │ │ │ │ movs r7, r4 │ │ │ │ - stmia r3!, {r4, r6} │ │ │ │ + stmia r3!, {r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ cmp r2, #116 @ 0x74 │ │ │ │ movs r0, r7 │ │ │ │ - bgt.n 1f79bc │ │ │ │ + bgt.n 1f7a5c │ │ │ │ movs r7, r4 │ │ │ │ vminnm.f16 , , │ │ │ │ ldr r4, [pc, #360] @ (1f7c0c ) │ │ │ │ movs r1, r7 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ @@ -185525,26 +185519,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f7ad8 │ │ │ │ ldr r0, [pc, #28] @ (1f7b20 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f7ad8 │ │ │ │ ldr r3, [pc, #816] @ (1f7e44 ) │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 1f7a8c │ │ │ │ + bgt.n 1f7b2c │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r1, r2 │ │ │ │ @@ -185579,26 +185573,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f7b52 │ │ │ │ ldr r0, [pc, #32] @ (1f7b9c ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f7b52 │ │ │ │ ldr r3, [pc, #312] @ (1f7cc8 ) │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 1f7c60 │ │ │ │ + blt.n 1f7b00 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 1f7c08 │ │ │ │ sub sp, #20 │ │ │ │ @@ -185606,47 +185600,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (1f7c10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #68] @ (1f7c14 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w ip, [pc, #68] @ 1f7c18 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #68] @ (1f7c1c ) │ │ │ │ orr.w r3, r3, #8 │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #3 │ │ │ │ ldr r3, [pc, #44] @ (1f7c20 ) │ │ │ │ ldr r1, [pc, #44] @ (1f7c24 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2ee6c4 │ │ │ │ - lsls r6, r2, #23 │ │ │ │ + b.w 2ee714 │ │ │ │ + lsls r6, r4, #24 │ │ │ │ movs r4, r6 │ │ │ │ - pop {r2, r4, r7} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r0, #14 │ │ │ │ movs r1, r5 │ │ │ │ stc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ - blt.n 1f7c74 │ │ │ │ + blt.n 1f7d14 │ │ │ │ movs r7, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #138 @ 0x8a │ │ │ │ movs r0, r7 │ │ │ │ ldc2l 0, cr0, [sl, #224]! @ 0xe0 │ │ │ │ push {lr} │ │ │ │ @@ -185659,25 +185653,25 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (1f7c6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1f7568 │ │ │ │ nop │ │ │ │ - lsls r6, r1, #21 │ │ │ │ + lsls r6, r3, #22 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r6} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (1f7cd8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -185686,25 +185680,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (1f7ce0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #72] @ (1f7ce4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #72] @ (1f7ce8 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #56] @ (1f7cec ) │ │ │ │ ldr r2, [pc, #60] @ (1f7cf0 ) │ │ │ │ add.w r1, r6, #4864 @ 0x1300 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -185713,27 +185707,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r1, #20 │ │ │ │ + lsls r0, r3, #21 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r0!, {r1, r4, r5, r7} │ │ │ │ + stmia r1!, {r1} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r0!, {r1, r2, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r2, 1f7d54 │ │ │ │ + pop {r1} │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r2, #9 │ │ │ │ + asrs r6, r4, #10 │ │ │ │ movs r1, r5 │ │ │ │ - bge.n 1f7da4 │ │ │ │ + bge.n 1f7c44 │ │ │ │ movs r7, r4 │ │ │ │ - bge.n 1f7dc4 │ │ │ │ + bge.n 1f7c64 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f7cf4 : │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -185741,21 +185735,21 @@ │ │ │ │ 001f7cfc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #20] @ (1f7d20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bge.n 1f7d6c │ │ │ │ + bge.n 1f7e0c │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f7d24 : │ │ │ │ mvn.w r0, #37 @ 0x25 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -185850,28 +185844,28 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #36] @ (1f7dc4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (1f7dc8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r0, r6, #16 │ │ │ │ + lsls r0, r0, #18 │ │ │ │ movs r4, r6 │ │ │ │ - bls.n 1f7d78 │ │ │ │ + bge.n 1f7e18 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 1f7d30 │ │ │ │ + bge.n 1f7dd0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f7dcc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -185883,29 +185877,29 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #44] @ (1f7e18 ) │ │ │ │ add ip, pc │ │ │ │ adds r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r4, #15 │ │ │ │ + lsls r4, r6, #16 │ │ │ │ movs r4, r6 │ │ │ │ - bls.n 1f7d30 │ │ │ │ + bls.n 1f7dd0 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 1f7ee4 │ │ │ │ + bls.n 1f7d84 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f7e1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -185917,28 +185911,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #44 @ 0x2c │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r4, r2, #14 │ │ │ │ + lsls r4, r4, #15 │ │ │ │ movs r4, r6 │ │ │ │ - bls.n 1f7eec │ │ │ │ + bls.n 1f7d8c │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 1f7ea8 │ │ │ │ + bls.n 1f7f48 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f7e6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -185950,28 +185944,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #76 @ 0x4c │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r4, r0, #13 │ │ │ │ + lsls r4, r2, #14 │ │ │ │ movs r4, r6 │ │ │ │ - bhi.n 1f7e9c │ │ │ │ + bls.n 1f7f3c │ │ │ │ movs r7, r4 │ │ │ │ - bhi.n 1f7e58 │ │ │ │ + bls.n 1f7ef8 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f7ebc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -185983,41 +185977,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (1f7f60 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 1f7d84 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ cbnz r0, 1f7f2a │ │ │ │ ldr r1, [pc, #100] @ (1f7f64 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #92] @ (1f7f68 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #80] @ (1f7f6c ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4175a4 │ │ │ │ + bl 4175f4 │ │ │ │ ldr r2, [pc, #68] @ (1f7f70 ) │ │ │ │ ldr r3, [pc, #44] @ (1f7f5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186033,21 +186027,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0x47c2 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5, r6, r7} │ │ │ │ + push {r3, r6, lr} │ │ │ │ movs r2, r5 │ │ │ │ - bhi.n 1f7e78 │ │ │ │ + bhi.n 1f7f18 │ │ │ │ movs r7, r4 │ │ │ │ - bhi.n 1f7e7c │ │ │ │ + bhi.n 1f7f1c │ │ │ │ movs r7, r4 │ │ │ │ - bhi.n 1f7e7c │ │ │ │ + bhi.n 1f7f1c │ │ │ │ movs r7, r4 │ │ │ │ bx ip │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 001f7f74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186061,15 +186055,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (1f8090 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 1f7dcc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -186091,19 +186085,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (1f8098 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #172] @ (1f809c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 1f807a │ │ │ │ ldr.w r9, [pc, #164] @ 1f80a0 │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 1f80a4 │ │ │ │ ldr r7, [pc, #160] @ (1f80a8 ) │ │ │ │ add r9, pc │ │ │ │ @@ -186117,15 +186111,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (1f80b0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (1f80b4 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1f807a │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 1f8066 │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -186155,49 +186149,49 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 1f804a │ │ │ │ ldr.w ip, [pc, #80] @ 1f80c4 │ │ │ │ add ip, pc │ │ │ │ b.n 1f8050 │ │ │ │ mov r0, r6 │ │ │ │ - bl 41761c │ │ │ │ + bl 41766c │ │ │ │ b.n 1f7fb8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bx r1 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r5} │ │ │ │ + push {r1, r2, r3, r7} │ │ │ │ movs r2, r5 │ │ │ │ mov r8, fp │ │ │ │ movs r1, r7 │ │ │ │ - bvc.n 1f8068 │ │ │ │ + bhi.n 1f8108 │ │ │ │ movs r7, r4 │ │ │ │ - bhi.n 1f80a0 │ │ │ │ + bhi.n 1f8140 │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1f7ff8 │ │ │ │ + bvc.n 1f8098 │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r0, 1f8102 │ │ │ │ + cbnz r0, 1f8116 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5} │ │ │ │ movs r3, r5 │ │ │ │ - cbnz r6, 1f8102 │ │ │ │ + cbnz r6, 1f8116 │ │ │ │ movs r7, r5 │ │ │ │ - bvc.n 1f800c │ │ │ │ + bvc.n 1f80ac │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1f8098 │ │ │ │ + bhi.n 1f8138 │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1f8198 │ │ │ │ + bvc.n 1f8038 │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1f818c │ │ │ │ + bvc.n 1f802c │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1f8190 │ │ │ │ + bvc.n 1f8030 │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1f814c │ │ │ │ + bvc.n 1f7fec │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f80c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -186210,22 +186204,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #956] @ (1f84b8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -186252,15 +186246,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (1f84c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1f8458 │ │ │ │ ldr r3, [pc, #856] @ (1f84c4 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 1f84c8 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -186269,15 +186263,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 1f82e6 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f830e │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f8334 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -186294,15 +186288,15 @@ │ │ │ │ beq.w 1f8478 │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 1f846c │ │ │ │ ldr r1, [pc, #772] @ (1f84d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 1f821c │ │ │ │ ldr.w r9, [pc, #756] @ 1f84d4 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -186315,21 +186309,21 @@ │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f849c │ │ │ │ ldr r1, [pc, #724] @ (1f84d8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 1f821c │ │ │ │ ldr r1, [pc, #712] @ (1f84dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 1f8264 │ │ │ │ ldr.w r9, [pc, #696] @ 1f84e0 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -186342,131 +186336,131 @@ │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f8490 │ │ │ │ ldr r1, [pc, #664] @ (1f84e4 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 1f8264 │ │ │ │ ldr r1, [pc, #652] @ (1f84e8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f83ba │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f83e6 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 1f8286 │ │ │ │ ldr r1, [pc, #620] @ (1f84ec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 1f8292 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 1f8292 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 1f82d0 │ │ │ │ ldr r1, [pc, #604] @ (1f84f0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 1f82b0 │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (1f84f4 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 1f82c0 │ │ │ │ ldr r1, [pc, #576] @ (1f84f8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 1f82d0 │ │ │ │ ldr r1, [pc, #564] @ (1f84fc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #556] @ (1f8500 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 1f8456 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 1f8180 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f8194 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f8194 │ │ │ │ ldr r1, [pc, #480] @ (1f8504 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f819c │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (1f8508 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f819c │ │ │ │ ldr r1, [pc, #444] @ (1f850c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f81a4 │ │ │ │ ldr r1, [pc, #428] @ (1f8510 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f81a4 │ │ │ │ ldr r1, [pc, #412] @ (1f8514 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f81a4 │ │ │ │ ldr r1, [pc, #404] @ (1f8518 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f824a │ │ │ │ @@ -186476,47 +186470,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f824a │ │ │ │ ldr r1, [pc, #372] @ (1f851c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f826e │ │ │ │ ldr r1, [pc, #356] @ (1f8520 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f826e │ │ │ │ ldr r1, [pc, #336] @ (1f8524 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f8278 │ │ │ │ ldr r1, [pc, #320] @ (1f8528 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f8278 │ │ │ │ ldr r1, [pc, #300] @ (1f852c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f8278 │ │ │ │ ldr r1, [pc, #292] @ (1f8530 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f8202 │ │ │ │ @@ -186526,145 +186520,145 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1f8202 │ │ │ │ ldr r1, [pc, #260] @ (1f8534 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f821c │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 1f8484 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 1f846c │ │ │ │ ldr r1, [pc, #236] @ (1f8538 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f81d4 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 417748 │ │ │ │ + bl 417798 │ │ │ │ b.n 1f812c │ │ │ │ ldr r1, [pc, #216] @ (1f853c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f81d4 │ │ │ │ ldr r1, [pc, #208] @ (1f8540 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f81d4 │ │ │ │ ldr r1, [pc, #200] @ (1f8544 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f81d4 │ │ │ │ ldr r1, [pc, #192] @ (1f8548 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f81d4 │ │ │ │ ldr r1, [pc, #184] @ (1f854c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f8264 │ │ │ │ ldr r1, [pc, #176] @ (1f8550 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f821c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cmp ip, r6 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r0, r5 │ │ │ │ + cbz r0, 1f8506 │ │ │ │ movs r2, r5 │ │ │ │ - bvc.n 1f8510 │ │ │ │ + bvc.n 1f85b0 │ │ │ │ movs r7, r4 │ │ │ │ cmp r4, ip │ │ │ │ movs r1, r7 │ │ │ │ - bvs.n 1f847c │ │ │ │ + bvc.n 1f851c │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1f84d0 │ │ │ │ + bvc.n 1f8570 │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 1f84a0 │ │ │ │ + bvc.n 1f8540 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 1f8534 │ │ │ │ + bls.n 1f83d4 │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 1f8468 │ │ │ │ + bvc.n 1f8508 │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 1f84a8 │ │ │ │ + bvc.n 1f8548 │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1f850c │ │ │ │ + bvc.n 1f85ac │ │ │ │ movs r7, r4 │ │ │ │ - cbz r6, 1f851c │ │ │ │ + sxtb r6, r0 │ │ │ │ movs r3, r5 │ │ │ │ - bvs.n 1f8424 │ │ │ │ + bvs.n 1f84c4 │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1f84f0 │ │ │ │ + bvc.n 1f8590 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r6, 1f8516 │ │ │ │ + cbz r6, 1f852a │ │ │ │ movs r3, r5 │ │ │ │ - bvs.n 1f8498 │ │ │ │ + bvc.n 1f8538 │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 1f84a8 │ │ │ │ + bvc.n 1f8548 │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 1f8498 │ │ │ │ + bvc.n 1f8538 │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 1f84a0 │ │ │ │ + bvc.n 1f8540 │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 1f84ac │ │ │ │ + bvc.n 1f854c │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [r4, #104] @ 0x68 │ │ │ │ + str r4, [r6, #108] @ 0x6c │ │ │ │ movs r7, r5 │ │ │ │ - bpl.n 1f85c4 │ │ │ │ + bpl.n 1f8464 │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1f8570 │ │ │ │ + bvc.n 1f8410 │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 1f8574 │ │ │ │ + bpl.n 1f8414 │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 1f8560 │ │ │ │ + bpl.n 1f8600 │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 1f852c │ │ │ │ + bpl.n 1f85cc │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 1f8600 │ │ │ │ + bpl.n 1f84a0 │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 1f844c │ │ │ │ + bpl.n 1f84ec │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 1f8458 │ │ │ │ + bpl.n 1f84f8 │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1f8484 │ │ │ │ + bmi.n 1f8524 │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 1f8620 │ │ │ │ + bpl.n 1f84c0 │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1f8434 │ │ │ │ + bmi.n 1f84d4 │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1f8508 │ │ │ │ + bpl.n 1f85a8 │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1f84ec │ │ │ │ + bpl.n 1f858c │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1f8600 │ │ │ │ + bmi.n 1f84a0 │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1f85b8 │ │ │ │ + bmi.n 1f8458 │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1f85d4 │ │ │ │ + bmi.n 1f8474 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r5, [pc, #112] @ (1f85b8 ) │ │ │ │ + ldr r5, [pc, #432] @ (1f86f8 ) │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1f858c │ │ │ │ + bmi.n 1f862c │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1f8478 │ │ │ │ + bmi.n 1f8518 │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1f85d4 │ │ │ │ + bmi.n 1f8474 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f8554 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -186677,22 +186671,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #628] @ (1f87fc ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -186719,27 +186713,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (1f8804 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 1f86d6 │ │ │ │ ldr.w r8, [pc, #528] @ 1f8808 │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (1f880c ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f8708 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 1f87e8 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -186748,51 +186742,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (1f8810 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (1f8814 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f870e │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f8720 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f8732 │ │ │ │ ldr r1, [pc, #464] @ (1f8818 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 1f865e │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1f87b4 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f8792 │ │ │ │ ldr r1, [pc, #436] @ (1f881c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (1f8820 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 1f868a │ │ │ │ ldr r1, [pc, #416] @ (1f8824 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 1f869a │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1f87a8 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 1f86a8 │ │ │ │ @@ -186809,20 +186803,20 @@ │ │ │ │ bne.n 1f8740 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f8754 │ │ │ │ ldr r1, [pc, #352] @ (1f8828 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1f8600 │ │ │ │ mov r0, r9 │ │ │ │ - bl 4177c0 │ │ │ │ + bl 417810 │ │ │ │ b.n 1f85b8 │ │ │ │ ldr r2, [pc, #332] @ (1f882c ) │ │ │ │ add r2, pc │ │ │ │ b.n 1f862a │ │ │ │ ldr r2, [pc, #328] @ (1f8830 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1f862a │ │ │ │ @@ -186844,179 +186838,179 @@ │ │ │ │ ldr r2, [pc, #316] @ (1f8848 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1f862a │ │ │ │ ldr r1, [pc, #316] @ (1f884c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f8640 │ │ │ │ ldr r1, [pc, #300] @ (1f8850 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f8646 │ │ │ │ ldr r1, [pc, #288] @ (1f8854 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f8646 │ │ │ │ ldr r1, [pc, #276] @ (1f8858 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f86c6 │ │ │ │ ldr r1, [pc, #260] @ (1f885c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 1f8786 │ │ │ │ ldr.w sl, [pc, #252] @ 1f8860 │ │ │ │ add sl, pc │ │ │ │ b.n 1f8776 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1f8786 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f876a │ │ │ │ ldr r1, [pc, #220] @ (1f8864 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f86c6 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f868a │ │ │ │ ldr r1, [pc, #204] @ (1f8868 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 1f8680 │ │ │ │ ldr r1, [pc, #192] @ (1f886c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f869a │ │ │ │ ldr r1, [pc, #184] @ (1f8870 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1f8672 │ │ │ │ b.n 1f867c │ │ │ │ ldr r1, [pc, #164] @ (1f8874 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f86a8 │ │ │ │ ldr r1, [pc, #156] @ (1f8878 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 1f86b8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (1f887c ) │ │ │ │ add r2, pc │ │ │ │ b.n 1f862a │ │ │ │ nop │ │ │ │ asrs r0, r5 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #368 @ 0x170 │ │ │ │ + add r6, sp, #688 @ 0x2b0 │ │ │ │ movs r2, r5 │ │ │ │ - bhi.n 1f8754 │ │ │ │ + bhi.n 1f87f4 │ │ │ │ movs r1, r5 │ │ │ │ lsrs r0, r3 │ │ │ │ movs r1, r7 │ │ │ │ - bmi.n 1f8888 │ │ │ │ + bmi.n 1f8728 │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1f889c │ │ │ │ + bmi.n 1f873c │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r6, r7] │ │ │ │ + strb r6, [r0, r1] │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1f8724 │ │ │ │ + bcc.n 1f87c4 │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1f8854 │ │ │ │ + bmi.n 1f88f4 │ │ │ │ movs r7, r4 │ │ │ │ - bmi.n 1f8850 │ │ │ │ + bmi.n 1f88f0 │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r3, #27] │ │ │ │ + strb r2, [r5, #28] │ │ │ │ movs r1, r5 │ │ │ │ - bcs.n 1f8778 │ │ │ │ + bcs.n 1f8818 │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1f87c8 │ │ │ │ + bcc.n 1f8868 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r5, #40] @ 0x28 │ │ │ │ + str r6, [r7, #44] @ 0x2c │ │ │ │ movs r7, r5 │ │ │ │ - bcc.n 1f8858 │ │ │ │ + bcc.n 1f88f8 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1f8868 │ │ │ │ + bcc.n 1f8908 │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1f8828 │ │ │ │ + bcc.n 1f88c8 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1f8868 │ │ │ │ + bcc.n 1f8908 │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1f8800 │ │ │ │ + bcc.n 1f88a0 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1f8878 │ │ │ │ + bcc.n 1f8918 │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1f87d8 │ │ │ │ + bcc.n 1f8878 │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1f87b0 │ │ │ │ + bcc.n 1f8850 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1f8908 │ │ │ │ + bcc.n 1f87a8 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1f8760 │ │ │ │ + bcc.n 1f8800 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1f8898 │ │ │ │ + bcc.n 1f8938 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1f8920 │ │ │ │ + bcc.n 1f87c0 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 1f8920 │ │ │ │ + bcc.n 1f87c0 │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1f8820 │ │ │ │ + bcc.n 1f88c0 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1f8694 │ │ │ │ + b.n 1f8734 │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r4, #22] │ │ │ │ + strb r6, [r6, #23] │ │ │ │ movs r1, r5 │ │ │ │ - bcs.n 1f8810 │ │ │ │ + bcc.n 1f88b0 │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1f87d4 │ │ │ │ + bcc.n 1f8874 │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1f87e8 │ │ │ │ + bcc.n 1f8888 │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1f87fc │ │ │ │ + bcc.n 1f889c │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r3, #8] │ │ │ │ + strh r6, [r5, #10] │ │ │ │ movs r6, r5 │ │ │ │ ldr r0, [pc, #4] @ (1f8888 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ adds r6, r2, #2 │ │ │ │ movs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ @@ -187154,37 +187148,37 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (1f8a00 ) │ │ │ │ ldr r0, [pc, #28] @ (1f8a04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - str??.w r0, [r2, r3, lsl #3] │ │ │ │ - beq.n 1f89d8 │ │ │ │ + ldrh.w r0, [r2, #51] @ 0x33 │ │ │ │ + bne.n 1f8a78 │ │ │ │ movs r7, r4 │ │ │ │ - bne.n 1f8a00 │ │ │ │ + bne.n 1f8aa0 │ │ │ │ movs r7, r4 │ │ │ │ - str.w r0, [lr, r3, lsl #3] │ │ │ │ - beq.n 1f89bc │ │ │ │ + ldrb.w r0, [lr, #51] @ 0x33 │ │ │ │ + bne.n 1f8a5c │ │ │ │ movs r7, r4 │ │ │ │ - bne.n 1f8a44 │ │ │ │ + bne.n 1f8ae4 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (1f8a34 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ subs r4, r6, r4 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -187224,15 +187218,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (1f8b0c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -187242,33 +187236,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (1f8b18 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7840033 │ │ │ │ - beq.n 1f8c00 │ │ │ │ + @ instruction: 0xf7d40033 │ │ │ │ + beq.n 1f8aa0 │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 1f8b2c │ │ │ │ + beq.n 1f8bcc │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf75a0033 │ │ │ │ - beq.n 1f8c00 │ │ │ │ + @ instruction: 0xf7aa0033 │ │ │ │ + beq.n 1f8aa0 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r7, {r5, r6, r7} │ │ │ │ + beq.n 1f8b7c │ │ │ │ movs r7, r4 │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (1f8b28 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1ed398 │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -187282,34 +187276,34 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1f8b84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #44] @ (1f8b88 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (1f8b8c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (1f8b90 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2ee6c4 │ │ │ │ - @ instruction: 0xf6ee0033 │ │ │ │ - add r5, sp, #32 │ │ │ │ + b.w 2ee714 │ │ │ │ + @ instruction: 0xf73e0033 │ │ │ │ + add r5, sp, #352 @ 0x160 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r5, #14 │ │ │ │ + lsls r2, r7, #15 │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r4, r7 │ │ │ │ movs r0, r7 │ │ │ │ vmvn.i32 d0, #104 @ 0x00000068 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ @@ -187322,27 +187316,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 17ec44 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 1f8bf6 │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 1f8bf6 │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 1f8bf6 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -187386,25 +187380,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ subs r2, #112 @ 0x70 │ │ │ │ movs r1, r7 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r3, r6} │ │ │ │ + ldmia r7, {r2, r3, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r7!, {r1, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 2fc674 │ │ │ │ + bl 2fc6c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -187448,18 +187442,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1f8d10 ) │ │ │ │ ldr r0, [pc, #20] @ (1f8d14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf5340033 │ │ │ │ - ldmia r5!, {r1, r6, r7} │ │ │ │ + @ instruction: 0xf5840033 │ │ │ │ + ldmia r6!, {r1, r4} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5!, {r1, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r5} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (1f8d94 ) │ │ │ │ @@ -187500,19 +187494,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r6!, {r1, r3, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r6!, {r1, r2, r4, r7} │ │ │ │ + ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r6!, {r3, r7} │ │ │ │ + ldmia r6, {r3, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 1f8e50 │ │ │ │ sub sp, #16 │ │ │ │ @@ -187580,18 +187574,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #214 @ 0xd6 │ │ │ │ movs r1, r7 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #132 @ 0x84 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf3f20033 │ │ │ │ - ldmia r4!, {r7} │ │ │ │ + orr.w r0, r2, #11730944 @ 0xb30000 │ │ │ │ + ldmia r4, {r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5!, {r2, r6, r7} │ │ │ │ + ldmia r6!, {r2, r4} │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -187659,24 +187653,24 @@ │ │ │ │ ldr r0, [pc, #32] @ (1f8f50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r4, r5} │ │ │ │ + ldmia r5!, {r1, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5!, {r6} │ │ │ │ + ldmia r5!, {r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5!, {r1, r4, r6} │ │ │ │ + ldmia r5, {r1, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf3060033 │ │ │ │ - ldmia r3!, {r2, r4, r7} │ │ │ │ + @ instruction: 0xf3560033 │ │ │ │ + ldmia r3!, {r2, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r6} │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -187723,18 +187717,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1f8ff8 ) │ │ │ │ ldr r0, [pc, #20] @ (1f8ffc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - movw r0, #49203 @ 0xc033 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + @ instruction: 0xf29c0033 │ │ │ │ + stmia r4!, {r1, r2} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r4!, {r1, r2, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (1f90e0 ) │ │ │ │ @@ -187771,15 +187765,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1f90b8 │ │ │ │ ldr r0, [pc, #148] @ (1f90f4 ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f90b8 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -187823,25 +187817,25 @@ │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 1f90ae │ │ │ │ adds r6, #124 @ 0x7c │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #3] │ │ │ │ + ldrb r0, [r3, #4] │ │ │ │ movs r6, r5 │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1} │ │ │ │ + ldmia r4, {r1, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r5, #18 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r4, [r5, #0] │ │ │ │ + ldrb r4, [r7, #1] │ │ │ │ movs r6, r5 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1f9112 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -187862,29 +187856,29 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f916c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #32] @ (1f9170 ) │ │ │ │ ldr r3, [pc, #36] @ (1f9174 ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2ee6c4 │ │ │ │ - @ instruction: 0xf0fa0033 │ │ │ │ - add r7, pc, #80 @ (adr r7, 1f91bc ) │ │ │ │ + b.w 2ee714 │ │ │ │ + adc.w r0, sl, #51 @ 0x33 │ │ │ │ + add r7, pc, #400 @ (adr r7, 1f92fc ) │ │ │ │ movs r6, r4 │ │ │ │ - ldc2 0, cr0, [sl, #160]! @ 0xa0 │ │ │ │ + cdp2 0, 0, cr0, cr10, cr8, {1} │ │ │ │ @ instruction: 0xe9a20038 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -187894,29 +187888,29 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f91c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #32] @ (1f91c8 ) │ │ │ │ ldr r3, [pc, #36] @ (1f91cc ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2ee6c4 │ │ │ │ - @ instruction: 0xf0a20033 │ │ │ │ - add r6, pc, #752 @ (adr r6, 1f94b4 ) │ │ │ │ + b.w 2ee714 │ │ │ │ + @ instruction: 0xf0f20033 │ │ │ │ + add r7, pc, #48 @ (adr r7, 1f91f4 ) │ │ │ │ movs r6, r4 │ │ │ │ - stc2l 0, cr0, [r2, #-160]! @ 0xffffff60 │ │ │ │ + ldc2 0, cr0, [r2, #160]! @ 0xa0 │ │ │ │ strd r0, r0, [sl, #-224] @ 0xe0 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -187985,15 +187979,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1f92b6 │ │ │ │ ldr r0, [pc, #88] @ (1f92ec ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1f92b6 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 1f92c6 │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (1f92e0 ) │ │ │ │ @@ -188021,20 +188015,20 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - vqadd.s32 d16, d4, d19 │ │ │ │ - stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ + vshr.s32 d0, d19, #12 │ │ │ │ + ldmia r0!, {r1, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r3} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1f9334 │ │ │ │ sub sp, #12 │ │ │ │ @@ -188042,24 +188036,24 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (1f933c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 1f9000 │ │ │ │ nop │ │ │ │ - vqadd.s16 d0, d14, d19 │ │ │ │ - ble.n 1f9324 │ │ │ │ + vqadd.s32 d16, d14, d19 │ │ │ │ + udf #68 @ 0x44 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r6, #36] @ 0x24 │ │ │ │ + strh r6, [r0, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 1f9764 │ │ │ │ @@ -188410,15 +188404,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f9620 │ │ │ │ ldr r0, [pc, #48] @ (1f9780 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f9620 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 1f9498 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -188429,15 +188423,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r1, r7 │ │ │ │ adds r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r5, r6} │ │ │ │ + stmia r5!, {r2, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 1f97b2 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -188535,15 +188529,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1f982e │ │ │ │ ldr r0, [pc, #64] @ (1f98c8 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 1f982e │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2d872c │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ @@ -188553,21 +188547,21 @@ │ │ │ │ nop │ │ │ │ cmp r6, #142 @ 0x8e │ │ │ │ movs r1, r7 │ │ │ │ lsrs r2, r7, #20 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #2] │ │ │ │ + strb r4, [r6, #3] │ │ │ │ movs r6, r5 │ │ │ │ adds r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + stmia r4!, {r3, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f98cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -188619,33 +188613,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f990c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (1f9978 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1f990c │ │ │ │ mov r0, r5 │ │ │ │ bl 2d872c │ │ │ │ b.n 1f9902 │ │ │ │ nop │ │ │ │ cmp r5, #174 @ 0xae │ │ │ │ movs r1, r7 │ │ │ │ lsrs r4, r2, #17 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #124] @ 0x7c │ │ │ │ + strb r0, [r6, #0] │ │ │ │ movs r6, r5 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r2} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f997c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -188723,35 +188717,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f9a00 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (1f9a68 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f9a00 │ │ │ │ mov r0, r1 │ │ │ │ bl 2d872c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f99f6 │ │ │ │ nop │ │ │ │ cmp r4, #184 @ 0xb8 │ │ │ │ movs r1, r7 │ │ │ │ lsrs r0, r4, #13 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #108] @ 0x6c │ │ │ │ + ldr r4, [r0, #116] @ 0x74 │ │ │ │ movs r6, r5 │ │ │ │ adds r1, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r6} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f9a6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -188792,24 +188786,24 @@ │ │ │ │ ldr r1, [pc, #16] @ (1f9af0 ) │ │ │ │ ldr r0, [pc, #20] @ (1f9af4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - b.n 1f9998 │ │ │ │ + b.n 1f9a38 │ │ │ │ movs r3, r6 │ │ │ │ - ittt al │ │ │ │ - moval r7, r4 │ │ │ │ - itee @ unpredictable │ │ │ │ - mov r7, r4 │ │ │ │ + stmia r0!, {r1, r4, r5} │ │ │ │ + movs r7, r4 │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ + movs r7, r4 │ │ │ │ │ │ │ │ 001f9af8 : │ │ │ │ - pushal {r4, r5, r6, r7, lr} │ │ │ │ - moval.w ip, #4096 @ 0x1000 │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r6, r2 │ │ │ │ ldr r4, [pc, #124] @ (1f9b8c ) │ │ │ │ @@ -188856,35 +188850,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f9b3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (1f9ba4 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f9b3c │ │ │ │ mov r0, r1 │ │ │ │ bl 2d872c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f9b32 │ │ │ │ nop │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ movs r1, r7 │ │ │ │ lsrs r4, r4, #8 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #88] @ 0x58 │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ movs r6, r5 │ │ │ │ asrs r4, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f9ba8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -188925,24 +188919,24 @@ │ │ │ │ ldr r1, [pc, #16] @ (1f9c2c ) │ │ │ │ ldr r0, [pc, #20] @ (1f9c30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - b.n 1f985c │ │ │ │ + b.n 1f98fc │ │ │ │ movs r3, r6 │ │ │ │ - bkpt 0x00a6 │ │ │ │ - movs r7, r4 │ │ │ │ - bkpt 0x00b6 │ │ │ │ + bkpt 0x00f6 │ │ │ │ movs r7, r4 │ │ │ │ + itte eq │ │ │ │ + moveq r7, r4 │ │ │ │ │ │ │ │ 001f9c34 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + stmdbeq sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ + movne.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, #8 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ @@ -188994,35 +188988,35 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (1f9cf0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f9c82 │ │ │ │ mov r0, r1 │ │ │ │ bl 2d872c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f9c78 │ │ │ │ nop │ │ │ │ cmp r2, #58 @ 0x3a │ │ │ │ movs r1, r7 │ │ │ │ lsrs r6, r3, #3 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r2, [r0, #76] @ 0x4c │ │ │ │ movs r6, r5 │ │ │ │ asrs r0, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r4, r6, r7} │ │ │ │ + stmia r1!, {r5} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f9cf4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189065,19 +189059,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1f9d84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 1f970c │ │ │ │ + b.n 1f97ac │ │ │ │ movs r3, r6 │ │ │ │ - pop {r2, r4, r6, pc} │ │ │ │ + pop {r2, r5, r7, pc} │ │ │ │ movs r7, r4 │ │ │ │ - pop {r2, r5, r6, pc} │ │ │ │ + pop {r2, r4, r5, r7, pc} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001f9d88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -189185,15 +189179,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 1f9efe │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 1f9ef8 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -189270,21 +189264,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (1f9fec ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 1f9f50 │ │ │ │ ldr r0, [pc, #56] @ (1f9ff0 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r3, [pc, #44] @ (1f9ff4 ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (1f9ff8 ) │ │ │ │ ldr r0, [pc, #44] @ (1f9ffc ) │ │ │ │ add r3, pc │ │ │ │ @@ -189296,23 +189290,23 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0054 │ │ │ │ + bkpt 0x00a4 │ │ │ │ movs r7, r4 │ │ │ │ - bkpt 0x0022 │ │ │ │ + bkpt 0x0072 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1fa4c0 │ │ │ │ + b.n 1fa560 │ │ │ │ movs r3, r6 │ │ │ │ - revsh r2, r6 │ │ │ │ + cbnz r2, 1fa04c │ │ │ │ movs r7, r4 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0036 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (1fa2f4 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -189330,38 +189324,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r2, [pc, #700] @ (1fa308 ) │ │ │ │ ldr r1, [pc, #700] @ (1fa30c ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (1fa310 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (1fa314 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f63f0 │ │ │ │ + bl 2f6440 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1fa252 │ │ │ │ ldr r2, [pc, #656] @ (1fa318 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -189536,15 +189530,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (1fa344 ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #216] @ (1fa348 ) │ │ │ │ ldr r3, [pc, #136] @ (1fa2f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -189557,99 +189551,99 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (1fa34c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r8 │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 1fa19a │ │ │ │ ldr r0, [pc, #156] @ (1fa350 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 1fa2ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (1fa354 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 17eadc │ │ │ │ b.n 1fa2a6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (1fa358 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #116] @ (1fa35c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ nop │ │ │ │ movs r6, #124 @ 0x7c │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 1fa2dc │ │ │ │ + bne.n 1fa37c │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + strb r6, [r7, #31] │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1fa720 │ │ │ │ + b.n 1fa7c0 │ │ │ │ movs r3, r6 │ │ │ │ - str r7, [sp, #840] @ 0x348 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r1, #12] │ │ │ │ + ldrb r4, [r3, #13] │ │ │ │ movs r2, r5 │ │ │ │ movs r6, #28 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r4, [r6, #40] @ 0x28 │ │ │ │ + ldrh r4, [r0, #44] @ 0x2c │ │ │ │ movs r2, r5 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r7, pc} │ │ │ │ + pop {r1, r4, r6, r7, pc} │ │ │ │ movs r7, r4 │ │ │ │ movs r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ movs r7, r4 │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + bkpt 0x0000 │ │ │ │ movs r7, r4 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ movs r4, #146 @ 0x92 │ │ │ │ movs r1, r7 │ │ │ │ - pop {r3, r4, r6, r7} │ │ │ │ + pop {r3, r5, pc} │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r0, 1fa3b6 │ │ │ │ + pop {r3, r4} │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb862 │ │ │ │ + @ instruction: 0xb8b2 │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r1, r7 │ │ │ │ - pop {r1, r6} │ │ │ │ + pop {r1, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r0, 1fa3ce │ │ │ │ + pop {r3, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r4, 1fa3d4 │ │ │ │ + pop {r2, r6} │ │ │ │ movs r7, r4 │ │ │ │ - pop {r3, r5, r6} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r2, 1fa3b8 │ │ │ │ + cbnz r2, 1fa3cc │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -189680,39 +189674,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #460] @ (1fa590 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (1fa594 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r4 │ │ │ │ bl 1f8a38 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 1fa42a │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #408] @ (1fa598 ) │ │ │ │ ldr r3, [pc, #376] @ (1fa57c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -189728,15 +189722,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (1fa59c ) │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ vldr d7, [pc, #292] @ 1fa560 │ │ │ │ ldr r2, [pc, #352] @ (1fa5a0 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -189771,15 +189765,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #244] @ (1fa5b0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -189792,34 +189786,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 1edf4c │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 1fa500 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1fa000 │ │ │ │ b.n 1fa3f6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ vldr d7, [pc, #72] @ 1fa568 │ │ │ │ ldr r2, [pc, #144] @ (1fa5b4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (1fa5b8 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -189829,15 +189823,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 22a750 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 1edf4c │ │ │ │ b.n 1fa4f6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -189852,43 +189846,43 @@ │ │ │ │ movs r1, r7 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #14 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r7} │ │ │ │ + ldmia r5!, {r1, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - udf #158 @ 0x9e │ │ │ │ + udf #238 @ 0xee │ │ │ │ movs r3, r6 │ │ │ │ - strb r4, [r7, #16] │ │ │ │ + strb r4, [r1, #18] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r3, #0] │ │ │ │ + strb r4, [r5, #1] │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #176 @ 0xb0 │ │ │ │ + subs r6, #0 │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #196 @ 0xc4 │ │ │ │ + subs r6, #20 │ │ │ │ movs r7, r4 │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ movs r1, r7 │ │ │ │ lsls r4, r1, #4 │ │ │ │ movs r0, r7 │ │ │ │ - cbnz r2, 1fa5f8 │ │ │ │ + cbnz r2, 1fa60c │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r4!, {r2, r3, r5, r6} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ble.n 1fa4c8 │ │ │ │ + ble.n 1fa568 │ │ │ │ movs r3, r6 │ │ │ │ - strb r2, [r5, #12] │ │ │ │ + strb r2, [r7, #13] │ │ │ │ movs r7, r4 │ │ │ │ - revsh r6, r3 │ │ │ │ + cbnz r6, 1fa5fe │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r7 │ │ │ │ - rev16 r2, r7 │ │ │ │ + revsh r2, r1 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -189920,27 +189914,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r4 │ │ │ │ bl 1f8a38 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 1fa666 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #232] @ (1fa728 ) │ │ │ │ ldr r3, [pc, #212] @ (1fa714 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -189955,15 +189949,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ vldr d7, [pc, #136] @ 1fa700 │ │ │ │ ldr r1, [pc, #176] @ (1fa72c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (1fa730 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -189974,35 +189968,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 22a750 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 1fa6b6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 1fa000 │ │ │ │ b.n 1fa634 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (1fa734 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #432 @ 0x1b0 │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -190020,28 +190014,28 @@ │ │ │ │ movs r1, r7 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #178 @ 0xb2 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r5} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r4, #7] │ │ │ │ + strb r6, [r6, #8] │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 1fa794 │ │ │ │ + bgt.n 1fa634 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + ldr r6, [r6, #96] @ 0x60 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, #84 @ 0x54 │ │ │ │ movs r1, r7 │ │ │ │ mcr2 0, 6, r0, cr10, cr7, {1} │ │ │ │ - cbnz r4, 1fa740 │ │ │ │ + cbnz r4, 1fa754 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb8da │ │ │ │ + cbnz r2, 1fa742 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fa738 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -190152,25 +190146,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (1fa874 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bls.n 1fa85c │ │ │ │ + bge.n 1fa8fc │ │ │ │ movs r3, r6 │ │ │ │ - uxth r2, r1 │ │ │ │ + uxtb r2, r3 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r0, 1fa8e6 │ │ │ │ + push {r3, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 1fa838 │ │ │ │ + bge.n 1fa8d8 │ │ │ │ movs r3, r6 │ │ │ │ - sxtb r2, r6 │ │ │ │ + uxtb r2, r0 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb76c │ │ │ │ + @ instruction: 0xb7bc │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (1fa8fc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -190220,17 +190214,17 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r0, #0 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb73a │ │ │ │ + @ instruction: 0xb78a │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb72e │ │ │ │ + @ instruction: 0xb77e │ │ │ │ movs r7, r4 │ │ │ │ adds r2, r0, #7 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 001fa910 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -190258,35 +190252,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 2f612c │ │ │ │ + bl 2f617c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1fa9fe │ │ │ │ ldr r7, [pc, #240] @ (1faa54 ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1faa1e │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #224] @ (1faa58 ) │ │ │ │ ldr r2, [pc, #228] @ (1faa5c ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -190294,15 +190288,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 1fa9dc │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #172] @ (1faa60 ) │ │ │ │ ldr r3, [pc, #144] @ (1faa48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -190336,58 +190330,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (1faa6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1fa9a8 │ │ │ │ ldr r3, [pc, #80] @ (1faa70 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (1faa74 ) │ │ │ │ ldr r1, [pc, #80] @ (1faa78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1fa9a8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r4, r5, #5 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r2, #5 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ movs r6, r4 │ │ │ │ - bhi.n 1fa9d0 │ │ │ │ + bls.n 1faa70 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r7!, {r4, r7} │ │ │ │ + stmia r7!, {r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ adds r6, r3, #3 │ │ │ │ movs r1, r7 │ │ │ │ - bhi.n 1faac4 │ │ │ │ + bhi.n 1fab64 │ │ │ │ movs r3, r6 │ │ │ │ - push {r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb648 │ │ │ │ movs r7, r4 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + cbz r2, 1faa70 │ │ │ │ movs r7, r4 │ │ │ │ - bhi.n 1faa90 │ │ │ │ + bhi.n 1fab30 │ │ │ │ movs r3, r6 │ │ │ │ - push {r2, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb644 │ │ │ │ movs r7, r4 │ │ │ │ - sub sp, #80 @ 0x50 │ │ │ │ + sub sp, #400 @ 0x190 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001faa7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -190404,35 +190398,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (1fab8c ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 2ef32c │ │ │ │ + bl 2ef37c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1fab4a │ │ │ │ ldr r6, [pc, #208] @ (1fab90 ) │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r4, [pc, #204] @ (1fab94 ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 2f5ca0 │ │ │ │ + bl 2f5cf0 │ │ │ │ ldr r2, [pc, #196] @ (1fab98 ) │ │ │ │ ldr r1, [pc, #196] @ (1fab9c ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #180] @ (1faba0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (1faba4 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1ee298 │ │ │ │ ldr r1, [pc, #176] @ (1faba8 ) │ │ │ │ @@ -190440,42 +190434,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 22f03c │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1fab56 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (1fabac ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2ee150 │ │ │ │ + bl 2ee1a0 │ │ │ │ b.n 1faabe │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -190487,33 +190481,33 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ + ldr r0, [r1, #24] │ │ │ │ movs r7, r4 │ │ │ │ subs r2, r4, r7 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [r1, #80] @ 0x50 │ │ │ │ + ldr r4, [r3, #84] @ 0x54 │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 1fac68 │ │ │ │ + bvc.n 1fab08 │ │ │ │ movs r3, r6 │ │ │ │ - adds r6, #162 @ 0xa2 │ │ │ │ + adds r6, #242 @ 0xf2 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #182 @ 0xb6 │ │ │ │ + adds r7, #6 │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r4, #12] │ │ │ │ + ldr r6, [r6, #16] │ │ │ │ movs r7, r4 │ │ │ │ - push {r1, r2, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r6, lr} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fabb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -190530,40 +190524,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 2ef32c │ │ │ │ + bl 2ef37c │ │ │ │ ldr r1, [pc, #216] @ (1faccc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 2ee1f0 │ │ │ │ + bl 2ee240 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1fac84 │ │ │ │ ldr r5, [pc, #204] @ (1facd0 ) │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r4, [pc, #200] @ (1facd4 ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 2f5ca0 │ │ │ │ + bl 2f5cf0 │ │ │ │ ldr r2, [pc, #192] @ (1facd8 ) │ │ │ │ ldr r1, [pc, #192] @ (1facdc ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #176] @ (1face0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 1ee298 │ │ │ │ movs r1, #0 │ │ │ │ @@ -190576,15 +190570,15 @@ │ │ │ │ bl 1edc98 │ │ │ │ ldr r2, [pc, #140] @ (1face4 ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1fac92 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -190592,15 +190586,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (1face8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2ee150 │ │ │ │ + bl 2ee1a0 │ │ │ │ b.n 1fac02 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -190615,31 +190609,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ subs r6, r1, r3 │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ movs r7, r4 │ │ │ │ - push {r3, r4, r6} │ │ │ │ + push {r3, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r1, #60] @ 0x3c │ │ │ │ + ldr r0, [r3, #64] @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 1fad20 │ │ │ │ + bvs.n 1fadc0 │ │ │ │ movs r3, r6 │ │ │ │ - adds r5, #94 @ 0x5e │ │ │ │ + adds r5, #174 @ 0xae │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #114 @ 0x72 │ │ │ │ + adds r5, #194 @ 0xc2 │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r4, r5, r7} │ │ │ │ + stmia r5!, {} │ │ │ │ movs r6, r4 │ │ │ │ - cbz r2, 1fad5a │ │ │ │ + push {r1, r3} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001facec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -190670,38 +190664,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (1fad84 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (1fad88 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f63f0 │ │ │ │ + bl 2f6440 │ │ │ │ ldr.w ip, [pc, #48] @ 1fad8c │ │ │ │ ldr r2, [pc, #48] @ (1fad90 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r6, [r2, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r4, #96] @ 0x60 │ │ │ │ + ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r2, r5 │ │ │ │ - bmi.n 1fad38 │ │ │ │ + bpl.n 1fadd8 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r3!, {r3, r5, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 001fad94 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -190767,24 +190761,24 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 1fade4 │ │ │ │ b.n 1fadcc │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (1fae58 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ adds r2, r5, r3 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r2 │ │ │ │ movs r1, r7 │ │ │ │ - sxth r4, r3 │ │ │ │ + sxtb r4, r5 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fae5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -190797,15 +190791,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #196] @ (1faf40 ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ strb.w r3, [r0], #4 │ │ │ │ movs r1, #12 │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ ldr r3, [pc, #180] @ (1faf44 ) │ │ │ │ ldr.w r9, [r4, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1faf32 │ │ │ │ ldr r3, [pc, #172] @ (1faf48 ) │ │ │ │ mov.w sl, #16 │ │ │ │ @@ -190856,45 +190850,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #36] @ (1faf4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ movs r3, #32 │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 1faee0 │ │ │ │ nop │ │ │ │ adds r2, r4, r0 │ │ │ │ movs r1, r7 │ │ │ │ - cbz r4, 1fafa8 │ │ │ │ + cbz r4, 1fafbc │ │ │ │ movs r7, r4 │ │ │ │ cmp r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r6, r6 │ │ │ │ + cbz r6, 1fafa0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001faf50 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (1fafa8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r2, pc │ │ │ │ strb.w r3, [r0], #4 │ │ │ │ movs r1, #12 │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ lsrs r3, r5, #4 │ │ │ │ mov r2, r4 │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r4, #2] │ │ │ │ add.w r0, r4, #15 │ │ │ │ ldrb.w r1, [r2], #1 │ │ │ │ ldrb.w r3, [r2, #1]! │ │ │ │ @@ -190908,30 +190902,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r7, r4] │ │ │ │ + strh r2, [r1, r6] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001fafac : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001fafb0 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001fafb4 : │ │ │ │ ldr r1, [pc, #4] @ (1fafbc ) │ │ │ │ add r1, pc │ │ │ │ - b.w 3b50f8 │ │ │ │ - uxth r6, r3 │ │ │ │ + b.w 3b5148 │ │ │ │ + uxtb r6, r5 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fafc0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -190941,17 +190935,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #49 @ 0x31 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - bcc.n 1faf9c │ │ │ │ + bmi.n 1fb03c │ │ │ │ movs r3, r6 │ │ │ │ - uxth r6, r2 │ │ │ │ + uxtb r6, r4 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fafec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -190961,17 +190955,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - bcc.n 1faf70 │ │ │ │ + bcc.n 1fb010 │ │ │ │ movs r3, r6 │ │ │ │ - sxtb r2, r5 │ │ │ │ + uxth r2, r7 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fb018 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001fb01c : │ │ │ │ @@ -190985,17 +190979,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - bcc.n 1fb140 │ │ │ │ + bcc.n 1fafe0 │ │ │ │ movs r3, r6 │ │ │ │ - sxth r2, r7 │ │ │ │ + uxth r2, r1 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fb048 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191005,17 +190999,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #71 @ 0x47 │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - bcc.n 1fb114 │ │ │ │ + bcc.n 1fafb4 │ │ │ │ movs r3, r6 │ │ │ │ - sxth r6, r1 │ │ │ │ + sxtb r6, r3 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fb074 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191025,17 +191019,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - bcc.n 1fb0e8 │ │ │ │ + bcc.n 1fb188 │ │ │ │ movs r3, r6 │ │ │ │ - cbz r2, 1fb0d8 │ │ │ │ + sxth r2, r6 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fb0a0 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001fb0a4 : │ │ │ │ @@ -191049,17 +191043,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #86 @ 0x56 │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - bcs.n 1fb0b8 │ │ │ │ + bcc.n 1fb158 │ │ │ │ movs r3, r6 │ │ │ │ - cbz r2, 1fb0fc │ │ │ │ + sxth r2, r0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fb0d0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191069,27 +191063,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #91 @ 0x5b │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - bcs.n 1fb08c │ │ │ │ + bcc.n 1fb12c │ │ │ │ movs r3, r6 │ │ │ │ - cbz r6, 1fb11c │ │ │ │ + cbz r6, 1fb130 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r3, [r0, #244] @ 0xf4 │ │ │ │ cbz r3, 1fb174 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ bl 23fca0 │ │ │ │ ldrd r3, r2, [r4, #184] @ 0xb8 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ @@ -191113,15 +191107,15 @@ │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ lsls r2, r3, #3 │ │ │ │ lsls r1, r1, #3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ orr.w r3, r1, r3, lsr #29 │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -191143,15 +191137,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 17fe94 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr.w r3, [r4, #252] @ 0xfc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrsb.w r2, [r3, #4085] @ 0xff5 │ │ │ │ ldrsb.w r1, [r3, #4084] @ 0xff4 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 1fb238 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -191165,22 +191159,22 @@ │ │ │ │ mov.w r5, #1000 @ 0x3e8 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #264] @ (1fb2fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ adds r2, r0, r5 │ │ │ │ adc.w r3, r7, r1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 44b2d4 │ │ │ │ + bl 44b324 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r2, [pc, #236] @ (1fb300 ) │ │ │ │ ldr r3, [pc, #224] @ (1fb2f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -191293,26 +191287,26 @@ │ │ │ │ ldr r3, [pc, #112] @ (1fb3a8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r1, #112 @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ strd r1, r3, [sp, #32] │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldr r4, [pc, #92] @ (1fb3ac ) │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add r4, pc │ │ │ │ add.w r6, r4, #36 @ 0x24 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sp │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ adds r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 1fb358 │ │ │ │ ldr r2, [pc, #68] @ (1fb3b0 ) │ │ │ │ ldr r3, [pc, #44] @ (1fb39c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -191331,15 +191325,15 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r7, #13 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4ac0037 │ │ │ │ - add r7, sp, #304 @ 0x130 │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ movs r7, r4 │ │ │ │ lsls r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r6, r2] │ │ │ │ movs r1, r7 │ │ │ │ asrs r6, r4, #12 │ │ │ │ movs r1, r7 │ │ │ │ @@ -191353,38 +191347,38 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (1fb444 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #108] @ (1fb448 ) │ │ │ │ ldr r1, [pc, #108] @ (1fb44c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #92] @ (1fb450 ) │ │ │ │ ldr r1, [pc, #96] @ (1fb454 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r1, [pc, #84] @ (1fb458 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2ee6c4 │ │ │ │ + bl 2ee714 │ │ │ │ ldr r3, [pc, #76] @ (1fb45c ) │ │ │ │ ldr r1, [pc, #76] @ (1fb460 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #76] @ (1fb464 ) │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #76] @ (1fb468 ) │ │ │ │ @@ -191397,23 +191391,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - beq.n 1fb4f8 │ │ │ │ + beq.n 1fb398 │ │ │ │ movs r3, r6 │ │ │ │ - strh r6, [r0, #36] @ 0x24 │ │ │ │ + strh r6, [r2, #38] @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ - blt.n 1fb49c │ │ │ │ + blt.n 1fb53c │ │ │ │ movs r0, r5 │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + add r7, sp, #16 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #816 @ 0x330 │ │ │ │ + add r7, sp, #112 @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ lsrs r7, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r2, r3, r4, r5} │ │ │ │ movs r0, r7 │ │ │ │ @@ -191435,71 +191429,71 @@ │ │ │ │ ldr r1, [pc, #60] @ (1fb4c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ add.w r3, r0, #100 @ 0x64 │ │ │ │ ldmia.w r4, {r0, r1, r2} │ │ │ │ stmia.w r3, {r0, r1, r2} │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r7, {r1, r5, r7} │ │ │ │ + ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ - add r6, sp, #176 @ 0xb0 │ │ │ │ + add r6, sp, #496 @ 0x1f0 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, sp, #984 @ 0x3d8 │ │ │ │ + add r6, sp, #280 @ 0x118 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #188] @ (1fb598 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #188] @ (1fb59c ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #184] @ (1fb5a0 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r7, r4, #52 @ 0x34 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #144] @ (1fb5a4 ) │ │ │ │ ldr r1, [pc, #144] @ (1fb5a8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r8, #104] @ 0x68 │ │ │ │ str.w r3, [r5, #1008] @ 0x3f0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #116] @ (1fb5ac ) │ │ │ │ ldr.w r3, [r8, #108] @ 0x6c │ │ │ │ str.w r3, [r5, #928] @ 0x3a0 │ │ │ │ add r4, pc │ │ │ │ @@ -191531,28 +191525,28 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - add r5, sp, #632 @ 0x278 │ │ │ │ + add r5, sp, #952 @ 0x3b8 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r7!, {r6} │ │ │ │ + ldmia r7, {r4, r7} │ │ │ │ movs r3, r6 │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r6, sp, #120 @ 0x78 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r4, #100 @ 0x64 │ │ │ │ + cmp r4, #180 @ 0xb4 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r4, #118 @ 0x76 │ │ │ │ + cmp r4, #198 @ 0xc6 │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xf29e0037 │ │ │ │ - add r5, sp, #456 @ 0x1c8 │ │ │ │ + add r5, sp, #776 @ 0x308 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, sp, #408 @ 0x198 │ │ │ │ + add r5, sp, #728 @ 0x2d8 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #4080] @ 0xff0 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ @@ -191565,21 +191559,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f0c5c │ │ │ │ + b.w 2f0cac │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r3, #4087] @ 0xff7 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #4092] @ 0xffc │ │ │ │ bic.w r2, r2, #64 @ 0x40 │ │ │ │ strb.w r2, [r3, #4092] @ 0xffc │ │ │ │ @@ -191596,15 +191590,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbnz r3, 1fb682 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -191646,15 +191640,15 @@ │ │ │ │ orr.w r1, r1, ip, lsr #29 │ │ │ │ orr.w r2, r2, r3, lsl #28 │ │ │ │ mov.w ip, ip, lsl #3 │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, r1, r3, lsr #4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1fb748 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -191662,33 +191656,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (1fb750 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #1 │ │ │ │ ldrb.w r1, [r0, #1014] @ 0x3f6 │ │ │ │ lsls r3, r4 │ │ │ │ eors r1, r3 │ │ │ │ strb.w r1, [r0, #1014] @ 0x3f6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r5!, {r1, r2, r4} │ │ │ │ + ldmia r5, {r1, r2, r5, r6} │ │ │ │ movs r3, r6 │ │ │ │ - add r3, sp, #640 @ 0x280 │ │ │ │ + add r3, sp, #960 @ 0x3c0 │ │ │ │ movs r7, r4 │ │ │ │ - add r3, sp, #424 @ 0x1a8 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 1fb7c0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -191696,43 +191690,43 @@ │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #88] @ (1fb7c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #996] @ 0x3e4 │ │ │ │ movs r2, #0 │ │ │ │ strh.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ strb.w r2, [r3, #1014] @ 0x3f6 │ │ │ │ cbz r0, 1fb79a │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r0, [r3, #1000] @ 0x3e8 │ │ │ │ cbz r0, 1fb7aa │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44afec │ │ │ │ + b.w 44b03c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r3} │ │ │ │ movs r3, r6 │ │ │ │ - add r3, sp, #288 @ 0x120 │ │ │ │ + add r3, sp, #608 @ 0x260 │ │ │ │ movs r7, r4 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fb7cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -191868,15 +191862,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 1fb80c │ │ │ │ ldr r0, [pc, #716] @ (1fbbf0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fb80c │ │ │ │ sbfx r4, r5, #4, #1 │ │ │ │ and.w r5, r5, #15 │ │ │ │ and.w r4, r4, #10 │ │ │ │ add r4, r5 │ │ │ │ subs r4, #1 │ │ │ │ cmp r4, #11 │ │ │ │ @@ -192097,15 +192091,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #23 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #736 @ 0x2e0 │ │ │ │ + add r2, sp, #32 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #192] @ (1fbcc8 ) │ │ │ │ @@ -192172,27 +192166,27 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1fbc24 │ │ │ │ ldr r0, [pc, #32] @ (1fbcd8 ) │ │ │ │ strd r7, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1fbc24 │ │ │ │ nop │ │ │ │ lsrs r0, r1, #10 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #392 @ (adr r6, 1fbe64 ) │ │ │ │ + add r6, pc, #712 @ (adr r6, 1fbfa4 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #48] @ 1fbd1c │ │ │ │ sub sp, #12 │ │ │ │ @@ -192202,26 +192196,26 @@ │ │ │ │ ldr r1, [pc, #40] @ (1fbd20 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (1fbd24 ) │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1fb7cc │ │ │ │ - stmia r7!, {r2, r4, r5} │ │ │ │ + stmia r7!, {r2, r7} │ │ │ │ movs r3, r6 │ │ │ │ - add r5, pc, #520 @ (adr r5, 1fbf2c ) │ │ │ │ + add r5, pc, #840 @ (adr r5, 1fc06c ) │ │ │ │ movs r7, r4 │ │ │ │ - add r5, pc, #720 @ (adr r5, 1fbff8 ) │ │ │ │ + add r6, pc, #16 @ (adr r6, 1fbd38 ) │ │ │ │ movs r7, r4 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.w 1fb7cc │ │ │ │ │ │ │ │ 001fbd30 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -192364,15 +192358,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fbe06 │ │ │ │ ldr r0, [pc, #320] @ (1fbfd0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fbe06 │ │ │ │ ldrd r2, r3, [r5, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ bl 23fb88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r5, #180] @ 0xb4 │ │ │ │ movw r2, #34079 @ 0x851f │ │ │ │ @@ -192470,15 +192464,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r1, #2 │ │ │ │ movs r1, r7 │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #808 @ (adr r4, 1fc2fc ) │ │ │ │ + add r5, pc, #104 @ (adr r5, 1fc03c ) │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r3 │ │ │ │ subs r1, r2, #3 │ │ │ │ @@ -192524,26 +192518,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fc004 │ │ │ │ ldr r0, [pc, #32] @ (1fc06c ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 1fc004 │ │ │ │ lsls r2, r4, #26 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #280 @ (adr r3, 1fc188 ) │ │ │ │ + add r3, pc, #600 @ (adr r3, 1fc2c8 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1fc0b0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192552,26 +192546,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (1fc0b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1fbd30 │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ - add r2, pc, #160 @ (adr r2, 1fc158 ) │ │ │ │ + add r2, pc, #480 @ (adr r2, 1fc298 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #968 @ (adr r1, 1fc484 ) │ │ │ │ + add r2, pc, #264 @ (adr r2, 1fc1c4 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ bl 1fbd30 │ │ │ │ @@ -192591,31 +192585,31 @@ │ │ │ │ cbz r0, 1fc12c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #248] @ 0xf8 │ │ │ │ cbz r0, 1fc11a │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44afec │ │ │ │ + b.w 44b03c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #248] @ 0xf8 │ │ │ │ cbz r0, 1fc136 │ │ │ │ - b.w 44afec │ │ │ │ + b.w 44b03c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -192651,27 +192645,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ movs r0, #32 │ │ │ │ str.w r5, [r4, #244] @ 0xf4 │ │ │ │ blx 17e220 │ │ │ │ ldr r3, [pc, #40] @ (1fc1dc ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #248] @ 0xf8 │ │ │ │ b.n 1fc170 │ │ │ │ nop │ │ │ │ lsls r0, r7, #20 │ │ │ │ movs r1, r7 │ │ │ │ cmp r7, #204 @ 0xcc │ │ │ │ @@ -192690,46 +192684,46 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #68] @ (1fc254 ) │ │ │ │ ldr r1, [pc, #72] @ (1fc258 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add.w r1, r5, #760 @ 0x2f8 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 1edf4c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add.w r1, r5, #1016 @ 0x3f8 │ │ │ │ bl 1edf4c │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1fc144 │ │ │ │ nop │ │ │ │ - stmia r2!, {r4, r5} │ │ │ │ + stmia r2!, {r7} │ │ │ │ movs r3, r6 │ │ │ │ - add r0, pc, #744 @ (adr r0, 1fc538 ) │ │ │ │ + add r1, pc, #40 @ (adr r1, 1fc278 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r0, pc, #520 @ (adr r0, 1fc45c ) │ │ │ │ + add r0, pc, #840 @ (adr r0, 1fc59c ) │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r5, #5 │ │ │ │ + subs r2, r7, #6 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r7, #5 │ │ │ │ + subs r2, r1, #7 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fc25c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -192848,15 +192842,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ lsls r0, r0, #13 │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #12] │ │ │ │ + ldrb r6, [r4, #13] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (1fc3e0 ) │ │ │ │ @@ -192864,25 +192858,25 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #92] @ (1fc3e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #80] @ (1fc3ec ) │ │ │ │ ldr r1, [pc, #84] @ (1fc3f0 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #68] @ (1fc3f4 ) │ │ │ │ ldr r5, [pc, #68] @ (1fc3f8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #68] @ (1fc3fc ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [pc, #68] @ (1fc400 ) │ │ │ │ @@ -192898,22 +192892,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r2, r3} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ movs r3, r6 │ │ │ │ - strb r0, [r1, #19] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf708002c │ │ │ │ - adds r3, #172 @ 0xac │ │ │ │ + @ instruction: 0xf758002c │ │ │ │ + adds r3, #252 @ 0xfc │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #190 @ 0xbe │ │ │ │ + adds r4, #14 │ │ │ │ movs r7, r4 │ │ │ │ lsls r3, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r3, #11 │ │ │ │ movs r1, r7 │ │ │ │ lsls r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -192922,17 +192916,17 @@ │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ b.w 17e520 │ │ │ │ ldr r1, [pc, #8] @ (1fc41c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, #9] │ │ │ │ + ldrb r0, [r6, #10] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -192941,42 +192935,42 @@ │ │ │ │ blx 1807b8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldrd r0, r1, [r2] │ │ │ │ strd r0, r1, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 3437cc │ │ │ │ + bl 34381c │ │ │ │ ldr r3, [pc, #20] @ (1fc46c ) │ │ │ │ ldr r1, [pc, #20] @ (1fc470 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 447bc0 │ │ │ │ - ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ + b.w 447c10 │ │ │ │ + add r0, pc, #16 @ (adr r0, 1fc480 ) │ │ │ │ movs r7, r4 │ │ │ │ movs r2, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1fc498 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ b.n 1fbd54 │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 1fc4f8 │ │ │ │ @@ -192985,15 +192979,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (1fc500 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #56] @ (1fc504 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 1fc508 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #48] @ (1fc50c ) │ │ │ │ @@ -193003,40 +192997,40 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2ee6c4 │ │ │ │ + b.w 2ee714 │ │ │ │ nop │ │ │ │ - ittt al │ │ │ │ - moval r3, r6 │ │ │ │ - strbal r0, [r3, #14] │ │ │ │ - moval r6, r4 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r4, r5} │ │ │ │ + movs r3, r6 │ │ │ │ + strb r0, [r5, #15] │ │ │ │ + movs r6, r4 │ │ │ │ + ldmia r2!, {r1, r3, r7} │ │ │ │ movs r0, r5 │ │ │ │ lsrs r5, r4, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #360] @ 0x168 │ │ │ │ + ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ movs r7, r4 │ │ │ │ adds r4, #115 @ 0x73 │ │ │ │ movs r0, r0 │ │ │ │ rev16 r2, r6 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 33bfa8 │ │ │ │ + bl 33bff8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r4, #20] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi.w 1fc6a8 │ │ │ │ cmp r3, #29 │ │ │ │ bls.w 1fc6bc │ │ │ │ @@ -193452,15 +193446,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 1fc936 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 1fc900 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 1fc900 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -193500,19 +193494,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ b.n 1fc93a │ │ │ │ nop │ │ │ │ - cbnz r4, 1fc9fe │ │ │ │ + cbnz r4, 1fca12 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r3, [sp, #776] @ 0x308 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [sp, #560] @ 0x230 │ │ │ │ + ldr r3, [sp, #880] @ 0x370 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 1fc9f0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -193521,15 +193515,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (1fc9f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #48] @ (1fc9fc ) │ │ │ │ add.w r1, r0, #128 @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 221300 │ │ │ │ @@ -193537,21 +193531,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - revsh r2, r4 │ │ │ │ + cbnz r2, 1fca40 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r2, #42] @ 0x2a │ │ │ │ + ldrh r0, [r4, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 1fca60 │ │ │ │ sub sp, #20 │ │ │ │ @@ -193560,15 +193554,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (1fca68 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #480] @ 0x1e0 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1eb008 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (1fca6c ) │ │ │ │ @@ -193581,21 +193575,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rev16 r6, r7 │ │ │ │ + revsh r6, r1 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [sp, #272] @ 0x110 │ │ │ │ + ldr r2, [sp, #592] @ 0x250 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [sp, #368] @ 0x170 │ │ │ │ + ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [sp, #288] @ 0x120 │ │ │ │ + ldr r2, [sp, #608] @ 0x260 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #136] @ 1fcb08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -193604,19 +193598,19 @@ │ │ │ │ ldr r1, [pc, #132] @ (1fcb10 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 2ef8b4 │ │ │ │ + bl 2ef904 │ │ │ │ ldr.w r1, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [r4, #484] @ 0x1e4 │ │ │ │ cbz r0, 1fcae0 │ │ │ │ ldr r0, [pc, #92] @ (1fcb14 ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -193648,23 +193642,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - rev r6, r1 │ │ │ │ + rev16 r6, r3 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r1, [sp, #848] @ 0x350 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r2, [sp, #248] @ 0xf8 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #912] @ 0x390 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #800] @ 0x320 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #416] @ (1fccd0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -193679,24 +193673,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #392] @ (1fcce0 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #155 @ 0x9b │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr.w r7, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bhi.n 1fcc28 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ adds r2, r6, #1 │ │ │ │ @@ -193707,15 +193701,15 @@ │ │ │ │ ldr.w r4, [r4, #484] @ 0x1e4 │ │ │ │ adds r2, r4, #1 │ │ │ │ beq.n 1fcbe6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 1fcc0a │ │ │ │ mov r8, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fcc74 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -193727,15 +193721,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1fcbc0 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ cmp r4, r3 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ movne r5, #0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fccba │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 1fcbe2 │ │ │ │ dmb ish │ │ │ │ @@ -193767,25 +193761,25 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (1fccec ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1fcc42 │ │ │ │ ldr r4, [pc, #196] @ (1fccf0 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (1fccf4 ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -193794,15 +193788,15 @@ │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #156] @ (1fccfc ) │ │ │ │ mov.w r2, #344 @ 0x158 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1fcc42 │ │ │ │ ldr r3, [pc, #136] @ (1fcd00 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 1fcba0 │ │ │ │ @@ -193813,73 +193807,73 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1fcc42 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (1fcd10 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1fcbe6 │ │ │ │ b.n 1fcc84 │ │ │ │ ldr r3, [pc, #88] @ (1fcd14 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #88] @ (1fcd18 ) │ │ │ │ ldr r0, [pc, #88] @ (1fcd1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r2, 1fccea │ │ │ │ + cbnz r2, 1fccfe │ │ │ │ movs r3, r6 │ │ │ │ @ instruction: 0xfb5a0038 │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #256] @ 0x100 │ │ │ │ + ldr r1, [sp, #576] @ 0x240 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb882 │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [sp, #832] @ 0x340 │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [sp, #528] @ 0x210 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ + ldr r0, [sp, #336] @ 0x150 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ movs r7, r4 │ │ │ │ - str r7, [sp, #848] @ 0x350 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ movs r7, r4 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb80c │ │ │ │ + @ instruction: 0xb85c │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r0, [sp, #768] @ 0x300 │ │ │ │ movs r7, r4 │ │ │ │ - str r7, [sp, #680] @ 0x2a8 │ │ │ │ + str r7, [sp, #1000] @ 0x3e8 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb826 │ │ │ │ movs r3, r6 │ │ │ │ - adds r1, #156 @ 0x9c │ │ │ │ + adds r1, #236 @ 0xec │ │ │ │ movs r7, r4 │ │ │ │ - adds r1, #176 @ 0xb0 │ │ │ │ + adds r2, #0 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ (1fce5c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -193916,25 +193910,25 @@ │ │ │ │ bne.n 1fce1a │ │ │ │ ldrb.w r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fce04 │ │ │ │ ldrb.w r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fbb7c │ │ │ │ + bl 2fbbcc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cbz r3, 1fcdc0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -193946,15 +193940,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1fcd62 │ │ │ │ mov r0, r7 │ │ │ │ bl 1fc410 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -194003,45 +193997,45 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vld4.8 {d16-d19}, [r0 :256], r8 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #4] │ │ │ │ + strb r6, [r5, #5] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb6a0 │ │ │ │ + @ instruction: 0xb6f0 │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [sp, #264] @ 0x108 │ │ │ │ + str r6, [sp, #584] @ 0x248 │ │ │ │ movs r7, r4 │ │ │ │ - str r7, [sp, #120] @ 0x78 │ │ │ │ + str r7, [sp, #440] @ 0x1b8 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb68a │ │ │ │ + @ instruction: 0xb6da │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ movs r7, r4 │ │ │ │ - str r7, [sp, #480] @ 0x1e0 │ │ │ │ + str r7, [sp, #800] @ 0x320 │ │ │ │ movs r7, r4 │ │ │ │ - cpsid a │ │ │ │ + @ instruction: 0xb6c4 │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #408] @ 0x198 │ │ │ │ movs r7, r4 │ │ │ │ - str r7, [sp, #216] @ 0xd8 │ │ │ │ + str r7, [sp, #536] @ 0x218 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb65e │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [sp, #0] │ │ │ │ + str r6, [sp, #320] @ 0x140 │ │ │ │ movs r7, r4 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [sp, #368] @ 0x170 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb64a │ │ │ │ + @ instruction: 0xb69a │ │ │ │ movs r3, r6 │ │ │ │ - str r5, [sp, #944] @ 0x3b0 │ │ │ │ + str r6, [sp, #240] @ 0xf0 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [sp, #896] @ 0x380 │ │ │ │ + str r7, [sp, #192] @ 0xc0 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #184] @ (1fcf70 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -194122,23 +194116,23 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xf7d80038 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7d20038 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #120] @ 0x78 │ │ │ │ + ldr r4, [r2, #124] @ 0x7c │ │ │ │ movs r6, r4 │ │ │ │ bl fff04f86 <__bss_end__@@Base+0xff8a3896> │ │ │ │ @ instruction: 0xf7640038 │ │ │ │ - push {r1, r2, r4, r5, lr} │ │ │ │ + push {r1, r2, r7, lr} │ │ │ │ movs r3, r6 │ │ │ │ - str r4, [sp, #864] @ 0x360 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ movs r7, r4 │ │ │ │ - str r5, [sp, #816] @ 0x330 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -194169,19 +194163,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + push {r1, r2, lr} │ │ │ │ movs r3, r6 │ │ │ │ - str r4, [sp, #352] @ 0x160 │ │ │ │ + str r4, [sp, #672] @ 0x2a0 │ │ │ │ movs r7, r4 │ │ │ │ - str r5, [sp, #304] @ 0x130 │ │ │ │ + str r5, [sp, #624] @ 0x270 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #348] @ 0x15c │ │ │ │ sub sp, #8 │ │ │ │ @@ -194239,21 +194233,21 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf67e0038 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #96] @ 0x60 │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - push {r3} │ │ │ │ + push {r3, r4, r6} │ │ │ │ movs r3, r6 │ │ │ │ - str r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r3, [sp, #1000] @ 0x3e8 │ │ │ │ movs r7, r4 │ │ │ │ - str r5, [sp, #24] │ │ │ │ + str r5, [sp, #344] @ 0x158 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #608] @ (1fd328 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -194271,52 +194265,52 @@ │ │ │ │ ldr.w r8, [pc, #604] @ 1fd33c │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r7, [r0, #484] @ 0x1e4 │ │ │ │ adds r1, r5, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.w 1fd21e │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 1fd1a8 │ │ │ │ add.w r0, r4, #444 @ 0x1bc │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r4, #472 @ 0x1d8 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #536] @ (1fd340 ) │ │ │ │ ldr r2, [pc, #540] @ (1fd344 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #532] @ (1fd348 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 1fd146 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cbz r5, 1fd17e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #504] @ (1fd34c ) │ │ │ │ ldr r3, [pc, #476] @ (1fd334 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -194336,25 +194330,25 @@ │ │ │ │ ldr r1, [pc, #464] @ (1fd358 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #448] @ (1fd35c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ bl 1ee3b0 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b.n 1fd152 │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [r4, #480] @ 0x1e0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r7, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 1fd1cc │ │ │ │ ldr r3, [pc, #416] @ (1fd360 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -194369,15 +194363,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ bl 1fc8c4 │ │ │ │ cbz r0, 1fd1ea │ │ │ │ ldr.w r5, [r0, #484] @ 0x1e4 │ │ │ │ subs r5, r5, r7 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fd312 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 1fd20e │ │ │ │ dmb ish │ │ │ │ @@ -194399,15 +194393,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ moveq r7, r3 │ │ │ │ mov.w r9, #1 │ │ │ │ it eq │ │ │ │ streq.w r3, [r0, #484] @ 0x1e4 │ │ │ │ ldr.w sl, [r4, #480] @ 0x1e0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r5, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 1fd252 │ │ │ │ ldr r3, [pc, #280] @ (1fd360 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -194421,15 +194415,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 1fc8c4 │ │ │ │ cbz r0, 1fd29e │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ subs r7, r3, r7 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1fd312 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 1fd28e │ │ │ │ dmb ish │ │ │ │ @@ -194450,106 +194444,106 @@ │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b.n 1fd10c │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r3, [pc, #184] @ (1fd364 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 1fd28e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (1fd364 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1fd212 │ │ │ │ str.w r7, [r4, #484] @ 0x1e4 │ │ │ │ b.n 1fd10c │ │ │ │ ldr r3, [pc, #148] @ (1fd368 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #148] @ (1fd36c ) │ │ │ │ ldr r1, [pc, #148] @ (1fd370 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1fd152 │ │ │ │ ldr r3, [pc, #128] @ (1fd374 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #128] @ (1fd378 ) │ │ │ │ ldr r1, [pc, #132] @ (1fd37c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 1fd152 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (1fd380 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #108] @ (1fd384 ) │ │ │ │ ldr r0, [pc, #108] @ (1fd388 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r4, 1fd39e │ │ │ │ + push {r2, r3, r4} │ │ │ │ movs r3, r6 │ │ │ │ subs.w r0, lr, #12058624 @ 0xb80000 │ │ │ │ - str r3, [sp, #544] @ 0x220 │ │ │ │ + str r3, [sp, #864] @ 0x360 │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #632] @ 0x278 │ │ │ │ + str r3, [sp, #952] @ 0x3b8 │ │ │ │ movs r7, r4 │ │ │ │ sub.w r0, lr, #12058624 @ 0xb80000 │ │ │ │ - cbz r6, 1fd39e │ │ │ │ + cbz r6, 1fd3b2 │ │ │ │ movs r3, r6 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #512] @ 0x200 │ │ │ │ movs r7, r4 │ │ │ │ - str r3, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xf53e0038 │ │ │ │ - cbz r2, 1fd398 │ │ │ │ + cbz r2, 1fd3ac │ │ │ │ movs r3, r6 │ │ │ │ - str r4, [r1, #108] @ 0x6c │ │ │ │ + str r4, [r3, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, r3, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ movs r0, r5 │ │ │ │ ldc2l 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 1fd39a │ │ │ │ + sxth r6, r1 │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [sp, #832] @ 0x340 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ movs r7, r4 │ │ │ │ - str r1, [sp, #352] @ 0x160 │ │ │ │ + str r1, [sp, #672] @ 0x2a0 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r0, 1fd3a0 │ │ │ │ + cbz r0, 1fd3b4 │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [sp, #776] @ 0x308 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - str r1, [sp, #232] @ 0xe8 │ │ │ │ + str r1, [sp, #552] @ 0x228 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r6, 1fd3a2 │ │ │ │ + cbz r6, 1fd3b6 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r3, #68 @ 0x44 │ │ │ │ + cmp r3, #148 @ 0x94 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r3, #88 @ 0x58 │ │ │ │ + cmp r3, #168 @ 0xa8 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #24 │ │ │ │ @@ -194583,15 +194577,15 @@ │ │ │ │ cbnz r2, 1fd420 │ │ │ │ movs r3, #6 │ │ │ │ strb.w r6, [sp, #21] │ │ │ │ strb.w r3, [sp, #20] │ │ │ │ add.w r0, r8, #92 @ 0x5c │ │ │ │ strb.w r7, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 33c1bc │ │ │ │ + bl 33c20c │ │ │ │ ldr r3, [pc, #88] @ (1fd454 ) │ │ │ │ str.w r0, [r8, #344] @ 0x158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r3, [r4, #2] │ │ │ │ @@ -194616,40 +194610,40 @@ │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ movs r3, #6 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (1fd460 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fd3e2 │ │ │ │ @ instruction: 0xf2ee0038 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #528] @ 0x210 │ │ │ │ + str r1, [sp, #848] @ 0x350 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fd464 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #160] @ (1fd518 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 1fd4b0 │ │ │ │ @@ -194659,15 +194653,15 @@ │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 1fc8c4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 1fd504 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 1fd4e2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ @@ -194685,15 +194679,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1fd4ce │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (1fd520 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 1fd4ce │ │ │ │ ldr r3, [pc, #28] @ (1fd524 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (1fd528 ) │ │ │ │ ldr r0, [pc, #32] @ (1fd52c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -194701,33 +194695,33 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf21c0038 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #560 @ 0x230 │ │ │ │ + add r7, sp, #880 @ 0x370 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r1, #82 @ 0x52 │ │ │ │ + cmp r1, #162 @ 0xa2 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #182 @ 0xb6 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fd530 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #148] @ (1fd5d8 ) │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w ip, r4, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r4, 1fd56e │ │ │ │ ldr r4, [pc, #120] @ (1fd5dc ) │ │ │ │ @@ -194737,16 +194731,16 @@ │ │ │ │ dmb ish │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 1fc8c4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1fd580 │ │ │ │ - bl 2f3bcc │ │ │ │ - bl 43fe78 │ │ │ │ + bl 2f3c1c │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 1fd5c4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 1fd5a2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ @@ -194764,15 +194758,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1fd58e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (1fd5e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 1fd58e │ │ │ │ ldr r3, [pc, #28] @ (1fd5e4 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (1fd5e8 ) │ │ │ │ ldr r0, [pc, #32] @ (1fd5ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -194780,58 +194774,58 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ adc.w r0, ip, #56 @ 0x38 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #816 @ 0x330 │ │ │ │ + add r7, sp, #112 @ 0x70 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, #146 @ 0x92 │ │ │ │ + cmp r0, #226 @ 0xe2 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r0, #166 @ 0xa6 │ │ │ │ + cmp r0, #246 @ 0xf6 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fd5f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #60] @ 1fd644 │ │ │ │ ldr r2, [pc, #60] @ (1fd648 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #60] @ (1fd64c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 1fd630 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #864 @ 0x360 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r6, [r1, #50] @ 0x32 │ │ │ │ + ldrh r6, [r3, #52] @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r5, #50] @ 0x32 │ │ │ │ + ldrh r0, [r7, #52] @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fd650 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -194841,15 +194835,15 @@ │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #72] @ (1fd6b8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2ecde0 │ │ │ │ + bl 2ece30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w ip, [pc, #64] @ 1fd6bc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r2, [pc, #56] @ (1fd6c0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #56] @ (1fd6c4 ) │ │ │ │ @@ -194857,28 +194851,28 @@ │ │ │ │ str r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #68] @ 0x44 │ │ │ │ add.w lr, lr, #1 │ │ │ │ str.w lr, [r4] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2ecc64 │ │ │ │ + b.w 2eccb4 │ │ │ │ nop │ │ │ │ lsls r4, r5, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r2, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #72 @ 0x48 │ │ │ │ + add r6, sp, #392 @ 0x188 │ │ │ │ movs r3, r6 │ │ │ │ - str r4, [r0, #28] │ │ │ │ + str r4, [r2, #32] │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1fcecc │ │ │ │ + b.n 1fcf6c │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001fd6c8 : │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #350] @ 0x15e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -194904,43 +194898,43 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 344440 │ │ │ │ + bl 344490 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1fd7fc │ │ │ │ ldr r0, [pc, #296] @ (1fd840 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2ef32c │ │ │ │ + bl 2ef37c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ (1fd844 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f5ca0 │ │ │ │ + bl 2f5cf0 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [pc, #264] @ (1fd848 ) │ │ │ │ ldr r2, [pc, #268] @ (1fd84c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #268] @ (1fd850 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ blx 17ef30 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -194953,46 +194947,46 @@ │ │ │ │ bl 220ff4 │ │ │ │ ldr r6, [pc, #220] @ (1fd854 ) │ │ │ │ ldr r1, [pc, #220] @ (1fd858 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2ee1f0 │ │ │ │ + bl 2ee240 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f4560 │ │ │ │ + bl 2f45b0 │ │ │ │ cbz r0, 1fd79a │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ee150 │ │ │ │ + bl 2ee1a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 1fd7b6 │ │ │ │ ldr r6, [pc, #188] @ (1fd85c ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f4560 │ │ │ │ + bl 2f45b0 │ │ │ │ cbz r0, 1fd7b6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ee2ac │ │ │ │ + bl 2ee2fc │ │ │ │ ldr r1, [pc, #168] @ (1fd860 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 1ecfd4 │ │ │ │ cbz r0, 1fd826 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ef63c │ │ │ │ + bl 2ef68c │ │ │ │ cbz r0, 1fd826 │ │ │ │ ldr r2, [pc, #144] @ (1fd864 ) │ │ │ │ ldr r3, [pc, #100] @ (1fd83c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -195004,64 +194998,64 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 342c80 │ │ │ │ + bl 342cd0 │ │ │ │ cbz r0, 1fd82e │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cbz r3, 1fd820 │ │ │ │ ldr r0, [pc, #92] @ (1fd868 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1fd71a │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ movs r5, #0 │ │ │ │ b.n 1fd7d2 │ │ │ │ ldr r0, [pc, #72] @ (1fd86c ) │ │ │ │ add r0, pc │ │ │ │ b.n 1fd71a │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ b.n 1fd81c │ │ │ │ ldr r0, [pc, #64] @ (1fd870 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1fd71a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ vshr.s32 d0, d24, #24 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #56] @ 0x38 │ │ │ │ + ldrh r0, [r2, #58] @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r0, #56] @ 0x38 │ │ │ │ + ldrh r4, [r2, #58] @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ - add r5, sp, #336 @ 0x150 │ │ │ │ + add r5, sp, #656 @ 0x290 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r3, #40] @ 0x28 │ │ │ │ + ldrh r4, [r5, #42] @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r6, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r7, #52] @ 0x34 │ │ │ │ + ldrh r6, [r1, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r6, #52] @ 0x34 │ │ │ │ + ldrh r4, [r0, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r2, #36] @ 0x24 │ │ │ │ + ldrh r6, [r4, #38] @ 0x26 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf79e002a │ │ │ │ + @ instruction: 0xf7ee002a │ │ │ │ mrc 0, 5, r0, cr14, cr8, {1} │ │ │ │ - add lr, r2 │ │ │ │ + add lr, ip │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sl │ │ │ │ + add lr, r4 │ │ │ │ movs r7, r4 │ │ │ │ - add r0, r9 │ │ │ │ + add r8, r3 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fd874 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -195086,46 +195080,46 @@ │ │ │ │ blx 17fe94 │ │ │ │ add r0, sp, #16 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ - bl 43b9a0 │ │ │ │ + bl 43b9f0 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ blt.n 1fd90e │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 31cd80 │ │ │ │ + bl 31cdd0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1fd904 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 43e3b0 │ │ │ │ + bl 43e400 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ (1fd950 ) │ │ │ │ - bl 342d4c │ │ │ │ + bl 342d9c │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r7, r5] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ bl 1fd6d4 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge.n 1fd8d2 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 43b9b8 │ │ │ │ + bl 43ba08 │ │ │ │ ldr r2, [pc, #60] @ (1fd954 ) │ │ │ │ ldr r3, [pc, #48] @ (1fd948 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -195167,15 +195161,15 @@ │ │ │ │ add r2, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w r8, [r1, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (1fda34 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [pc, #168] @ (1fda38 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add r7, pc │ │ │ │ blx 1807b8 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -195189,19 +195183,19 @@ │ │ │ │ str.w r8, [r4] │ │ │ │ str r3, [r4, #16] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd fp, sl, [r4, #20] │ │ │ │ str r3, [r4, #28] │ │ │ │ str r6, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr.w r0, [r9, #20] │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 43cbbc │ │ │ │ + bl 43cc0c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 1fd9e8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #80] @ (1fda3c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -195225,30 +195219,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fd9f0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [pc, #40] @ (1fda48 ) │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fd9f0 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r3, sp, #464 @ 0x1d0 │ │ │ │ movs r3, r6 │ │ │ │ - ldrsh r6, [r2, r3] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ movs r6, r4 │ │ │ │ - b.n 1fdc4c │ │ │ │ + b.n 1fdcec │ │ │ │ movs r4, r5 │ │ │ │ ldcl 0, cr0, [ip], #224 @ 0xe0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #32] │ │ │ │ + ldrh r6, [r6, #34] @ 0x22 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fda4c : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -195274,15 +195268,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r2 │ │ │ │ mov.w ip, #1 │ │ │ │ mov r2, r1 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 33c25c │ │ │ │ + bl 33c2ac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb.w r2, [r3, #187] @ 0xbb │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1fda72 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ @@ -195306,34 +195300,34 @@ │ │ │ │ ldr r1, [pc, #20] @ (1fdaec ) │ │ │ │ ldr r0, [pc, #20] @ (1fdaf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - add r1, sp, #760 @ 0x2f8 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r4, #10] │ │ │ │ + ldrh r0, [r6, #12] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r1, #28] │ │ │ │ + ldrh r6, [r3, #30] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fdaf4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #252] @ 0xfc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 33c25c │ │ │ │ + bl 33c2ac │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -195351,15 +195345,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1fdb6e │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 33c1bc │ │ │ │ + bl 33c20c │ │ │ │ str.w r0, [r4, #344] @ 0x158 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -195381,40 +195375,40 @@ │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #20] │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (1fdbb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fdb4c │ │ │ │ nop │ │ │ │ adcs.w r0, r2, r8, rrx │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #16] │ │ │ │ + ldrh r2, [r7, #18] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fdbbc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #788] @ 1fdee0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r0, r2 │ │ │ │ vstr d7, [r1, #24] │ │ │ │ - bl 33c044 │ │ │ │ + bl 33c094 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ bne.w 1fdf4a │ │ │ │ @@ -195492,15 +195486,15 @@ │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ movt r2, #10528 @ 0x2920 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ and.w r3, r3, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 33bff4 │ │ │ │ + bl 33c044 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -195778,19 +195772,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1fdfd4 ) │ │ │ │ ldr r0, [pc, #20] @ (1fdfd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - add r4, pc, #856 @ (adr r4, 1fe32c ) │ │ │ │ + add r5, pc, #152 @ (adr r5, 1fe06c ) │ │ │ │ movs r3, r6 │ │ │ │ - strh r0, [r7, #34] @ 0x22 │ │ │ │ + strh r0, [r1, #38] @ 0x26 │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r6, #52] @ 0x34 │ │ │ │ + strh r2, [r0, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fdfdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -195806,26 +195800,26 @@ │ │ │ │ add r4, sp, #24 │ │ │ │ ldr.w r9, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w fp, [pc, #1076] @ 1fe444 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r3, [pc, #1064] @ 1fe448 │ │ │ │ add fp, pc │ │ │ │ ldr.w r2, [pc, #1064] @ 1fe44c │ │ │ │ ldr.w r1, [pc, #1064] @ 1fe450 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 17fe94 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -195866,15 +195860,15 @@ │ │ │ │ beq.w 1fe2ae │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 1fd958 │ │ │ │ mov sl, r0 │ │ │ │ - bl 44810c │ │ │ │ + bl 44815c │ │ │ │ str.w r0, [sl, #12] │ │ │ │ add.w ip, sl, #48 @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -195975,15 +195969,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1fe10a │ │ │ │ ldr r0, [pc, #664] @ (1fe470 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fe10a │ │ │ │ ldr r3, [pc, #624] @ (1fe458 ) │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fe172 │ │ │ │ ldr r3, [pc, #636] @ (1fe474 ) │ │ │ │ @@ -195999,15 +195993,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #612] @ (1fe478 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fe172 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fe10a │ │ │ │ ldr r3, [pc, #592] @ (1fe47c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -196023,15 +196017,15 @@ │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #25] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #552] @ (1fe480 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fe10a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fe10a │ │ │ │ ldr r3, [pc, #532] @ (1fe484 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -196043,38 +196037,38 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1fe10a │ │ │ │ ldr r0, [pc, #508] @ (1fe488 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fe10a │ │ │ │ ldr r3, [pc, #496] @ (1fe48c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 1fe074 │ │ │ │ ldr r0, [pc, #492] @ (1fe490 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ b.n 1fe0b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #476] @ (1fe494 ) │ │ │ │ ldr r2, [pc, #480] @ (1fe498 ) │ │ │ │ ldr r1, [pc, #480] @ (1fe49c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fe41a │ │ │ │ str.w sl, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -196122,15 +196116,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (1fe4ac ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ beq.n 1fe334 │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -196149,15 +196143,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1fe10a │ │ │ │ ldr r0, [pc, #284] @ (1fe4b4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fe10a │ │ │ │ str.w r9, [sp, #20] │ │ │ │ b.n 1fe074 │ │ │ │ ldrb.w r3, [r5, #187] @ 0xbb │ │ │ │ cbnz r3, 1fe3ec │ │ │ │ ldr r3, [pc, #260] @ (1fe4b8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -196177,15 +196171,15 @@ │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #220] @ (1fe4bc ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fe172 │ │ │ │ ldr.w r3, [r5, #484] @ 0x1e4 │ │ │ │ cmp r8, r3 │ │ │ │ beq.w 1fe2e8 │ │ │ │ ldr r3, [pc, #200] @ (1fe4c0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ @@ -196193,18 +196187,18 @@ │ │ │ │ b.n 1fe074 │ │ │ │ ldr r0, [pc, #192] @ (1fe4c4 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fe334 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - bl 44810c │ │ │ │ + bl 44815c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #12] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #160] @ (1fe4c8 ) │ │ │ │ mov.w r2, #900 @ 0x384 │ │ │ │ ldr r1, [pc, #160] @ (1fe4cc ) │ │ │ │ ldr r0, [pc, #160] @ (1fe4d0 ) │ │ │ │ @@ -196215,19 +196209,19 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ b.n 1fe170 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1fe130 │ │ │ │ movs r0, r7 │ │ │ │ - add r4, pc, #440 @ (adr r4, 1fe604 ) │ │ │ │ + add r4, pc, #760 @ (adr r4, 1fe744 ) │ │ │ │ movs r3, r6 │ │ │ │ - strh r4, [r6, #32] │ │ │ │ + strh r4, [r0, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r3, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ ldmia r0!, {r1, r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1fdf6c │ │ │ │ movs r0, r7 │ │ │ │ @@ -196235,63 +196229,63 @@ │ │ │ │ movs r7, r6 │ │ │ │ stmia r7!, {r1, r2, r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #46] @ 0x2e │ │ │ │ + strh r6, [r7, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ adds r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #34] @ 0x22 │ │ │ │ + strh r4, [r0, #38] @ 0x26 │ │ │ │ movs r7, r4 │ │ │ │ adds r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #40] @ 0x28 │ │ │ │ + strh r6, [r2, #42] @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r0, #22 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #40] @ 0x28 │ │ │ │ + strh r4, [r3, #42] @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ stmia r6!, {r1, r2, r6} │ │ │ │ movs r7, r6 │ │ │ │ stmia r6!, {r3, r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ - add r1, pc, #888 @ (adr r1, 1fe810 ) │ │ │ │ + add r2, pc, #184 @ (adr r2, 1fe550 ) │ │ │ │ movs r3, r6 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r6, #14] │ │ │ │ movs r7, r4 │ │ │ │ - strh r4, [r7, #12] │ │ │ │ + strh r4, [r1, #16] │ │ │ │ movs r7, r4 │ │ │ │ stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ movs r3, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #28] │ │ │ │ + strh r6, [r2, #30] │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r1, #21 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r5, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ stmia r5!, {r2, r3, r5} │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r7, #22] │ │ │ │ movs r7, r4 │ │ │ │ stmia r4!, {r3, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - strh r2, [r2, #24] │ │ │ │ + strh r2, [r4, #26] │ │ │ │ movs r7, r4 │ │ │ │ - add r0, pc, #424 @ (adr r0, 1fe674 ) │ │ │ │ + add r0, pc, #744 @ (adr r0, 1fe7b4 ) │ │ │ │ movs r3, r6 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + strh r4, [r3, #2] │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r1, #20] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fe4d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -196356,25 +196350,25 @@ │ │ │ │ bpl.n 1fe518 │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r0, #484] @ 0x1e4 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ (1fe598 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fe518 │ │ │ │ b.n 1fe8e4 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fe59c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -196410,17 +196404,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbz r3, 1fe5f6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 17e520 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -196432,19 +196426,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1fe63c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r6, [sp, #784] @ 0x310 │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r6, [r2, #24] │ │ │ │ + ldrb r6, [r4, #25] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r4, [r4, #24] │ │ │ │ + ldrb r4, [r6, #25] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fe640 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -196477,19 +196471,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1fe6ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ bl 180c4c │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r0, [r5, #22] │ │ │ │ + ldrb r0, [r7, #23] │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r2, #14] │ │ │ │ + strh r2, [r4, #16] │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #148] @ (1fe758 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -196499,15 +196493,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #144] @ (1fe760 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #444 @ 0x1bc │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 44810c │ │ │ │ + bl 44815c │ │ │ │ ldr.w r4, [r7, #472] @ 0x1d8 │ │ │ │ mov r6, r4 │ │ │ │ cbz r4, 1fe6fa │ │ │ │ mov r9, r0 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r4, [r4, #360] @ 0x168 │ │ │ │ @@ -196527,17 +196521,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 1fe5c0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1fe70c │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 3437f0 │ │ │ │ + bl 343840 │ │ │ │ cbz r6, 1fe734 │ │ │ │ mov r0, r6 │ │ │ │ blx 17eee4 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 17e520 │ │ │ │ ldr r3, [r1, #16] │ │ │ │ @@ -196551,15 +196545,15 @@ │ │ │ │ bne.n 1fe6ea │ │ │ │ b.n 1fe6fa │ │ │ │ bl 180c4c │ │ │ │ svc 206 @ 0xce │ │ │ │ movs r0, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r3, r6] │ │ │ │ + ldrsb r6, [r5, r7] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #196] @ (1fe83c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -196578,21 +196572,21 @@ │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r4, r4, #1 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ clz r4, r4 │ │ │ │ strd r7, r7, [sp, #20] │ │ │ │ - bl 2fc0f4 │ │ │ │ + bl 2fc144 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ strd sl, r7, [sp] │ │ │ │ bl 1fdfdc │ │ │ │ strb.w r4, [r0, #350] @ 0x15e │ │ │ │ @@ -196611,15 +196605,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, fp │ │ │ │ bl 1fd000 │ │ │ │ mov r0, fp │ │ │ │ bl 1fe5c0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc2f4 │ │ │ │ + bl 2fc344 │ │ │ │ sxtb r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bgt.n 1fe796 │ │ │ │ ldr r2, [pc, #52] @ (1fe844 ) │ │ │ │ ldr r3, [pc, #44] @ (1fe840 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -196703,33 +196697,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fe866 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #44] @ (1fe910 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fe866 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r2, [r3, #476] @ 0x1dc │ │ │ │ b.n 1fe8a4 │ │ │ │ nop │ │ │ │ udf #54 @ 0x36 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, r7] │ │ │ │ + ldrsb r0, [r6, r0] │ │ │ │ movs r6, r4 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #30] │ │ │ │ + ldrb r2, [r4, #31] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fe914 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -196773,15 +196767,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fe942 │ │ │ │ ldr r0, [pc, #64] @ (1fe9c8 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fe942 │ │ │ │ ldr r3, [pc, #56] @ (1fe9cc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fe960 │ │ │ │ ldr r3, [pc, #36] @ (1fe9c4 ) │ │ │ │ @@ -196789,28 +196783,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1fe960 │ │ │ │ ldr r0, [pc, #36] @ (1fe9d0 ) │ │ │ │ mov r3, lr │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ble.n 1fea94 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #29] │ │ │ │ + ldrb r6, [r3, #30] │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #27] │ │ │ │ + ldrb r2, [r0, #29] │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ sub sp, #12 │ │ │ │ @@ -196952,15 +196946,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fea6e │ │ │ │ ldr r0, [pc, #112] @ (1febc0 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fea6e │ │ │ │ ldr r3, [pc, #100] @ (1febc4 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1feada │ │ │ │ ldr r3, [pc, #84] @ (1febbc ) │ │ │ │ @@ -196969,15 +196963,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1feada │ │ │ │ ldr r0, [pc, #84] @ (1febc8 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1feada │ │ │ │ ldr r3, [pc, #72] @ (1febcc ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r1, [pc, #72] @ (1febd0 ) │ │ │ │ ldr r0, [pc, #72] @ (1febd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -196997,31 +196991,31 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #23] │ │ │ │ + ldrb r0, [r7, #24] │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #22] │ │ │ │ + ldrb r4, [r3, #23] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #376] @ 0x178 │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r0, [r6, #2] │ │ │ │ + ldrb r0, [r0, #4] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r2, [r7, #23] │ │ │ │ + ldrb r2, [r1, #25] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r1, [sp, #280] @ 0x118 │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r0, [r3, #2] │ │ │ │ + ldrb r0, [r5, #3] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r2, [r0, #23] │ │ │ │ + ldrb r2, [r2, #24] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001febe4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -197033,15 +197027,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r0, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ ldr r5, [r3, #24] │ │ │ │ - bl 33c588 │ │ │ │ + bl 33c5d8 │ │ │ │ ldr r2, [pc, #144] @ (1feca4 ) │ │ │ │ movs r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -197095,25 +197089,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1801b8 <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ bge.n 1febcc │ │ │ │ movs r0, r7 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #22] │ │ │ │ + ldrb r6, [r2, #23] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r4, [r3, #21] │ │ │ │ + ldrb r4, [r5, #22] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r0, [r0, #22] │ │ │ │ + ldrb r0, [r2, #23] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r0, [r4, #21] │ │ │ │ + ldrb r0, [r6, #22] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r6, [r6, #20] │ │ │ │ + ldrb r6, [r0, #22] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fecbc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -197147,15 +197141,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1fe5c0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1fecf2 │ │ │ │ add.w r1, r4, #92 @ 0x5c │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ @@ -197189,25 +197183,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ cbnz r2, 1fedfa │ │ │ │ movs r7, r6 │ │ │ │ - str r7, [sp, #184] @ 0xb8 │ │ │ │ + str r7, [sp, #504] @ 0x1f8 │ │ │ │ movs r3, r6 │ │ │ │ - strb r0, [r2, #27] │ │ │ │ + strb r0, [r4, #28] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r2, [r1, #18] │ │ │ │ + ldrb r2, [r3, #19] │ │ │ │ movs r7, r4 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #408] @ 0x198 │ │ │ │ movs r3, r6 │ │ │ │ - strb r0, [r7, #26] │ │ │ │ + strb r0, [r1, #28] │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r2, #31] │ │ │ │ + ldrb r6, [r4, #0] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (1fee38 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -197221,15 +197215,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 1fee06 │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 33c1bc │ │ │ │ + bl 33c20c │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 1fecbc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -197254,28 +197248,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (1fee4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fedd2 │ │ │ │ nop │ │ │ │ bhi.n 1fede0 │ │ │ │ movs r0, r7 │ │ │ │ asrs r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #30] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (1feedc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -197289,15 +197283,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 1feeaa │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 33c1bc │ │ │ │ + bl 33c20c │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 1fecbc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -197322,28 +197316,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (1feef0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fee76 │ │ │ │ nop │ │ │ │ bhi.n 1fef3c │ │ │ │ movs r0, r7 │ │ │ │ movs r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #27] │ │ │ │ + strb r6, [r0, #29] │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r1, [r0, #368] @ 0x170 │ │ │ │ cbz r1, 1fef04 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #368] @ 0x170 │ │ │ │ b.w 1fea38 │ │ │ │ b.w 1fecbc │ │ │ │ @@ -197397,15 +197391,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it cs │ │ │ │ movcs r3, r1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add.w r0, r1, #188 @ 0xbc │ │ │ │ ldr.w r1, [r1, #440] @ 0x1b8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 33c25c │ │ │ │ + bl 33c2ac │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb.w r3, [r0, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ff0e4 │ │ │ │ bl 1fd5f0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -197458,15 +197452,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r9, r3 │ │ │ │ blx 17f164 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ blx 17f164 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ff282 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -197489,15 +197483,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1ff1be │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 1ff080 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 1ff080 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -197593,25 +197587,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r5, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh.w r5, [sp, #24] │ │ │ │ strb.w r2, [sp, #26] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 33c110 │ │ │ │ + bl 33c160 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ b.n 1fefa2 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1ff244 │ │ │ │ ldr r3, [pc, #404] @ (1ff350 ) │ │ │ │ mov r0, r4 │ │ │ │ b.n 1ff0fe │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ff2e6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ff260 │ │ │ │ @@ -197678,15 +197672,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1ff1d6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (1ff35c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 1ff1d6 │ │ │ │ ldr r3, [pc, #220] @ (1ff360 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 1ff056 │ │ │ │ @@ -197712,19 +197706,19 @@ │ │ │ │ movne r3, #18 │ │ │ │ strb r3, [r6, #7] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r0, [r6, #16] │ │ │ │ - bl 430bac │ │ │ │ + bl 430bfc │ │ │ │ movs r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ ldr.w r5, [r4, #368] @ 0x170 │ │ │ │ b.n 1fefc4 │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 1ff1c2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ (1ff36c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ @@ -197758,19 +197752,19 @@ │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 1ff40c │ │ │ │ movs r0, r7 │ │ │ │ bvs.n 1ff2c8 │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [sp, #176] @ 0xb0 │ │ │ │ + str r4, [sp, #496] @ 0x1f0 │ │ │ │ movs r3, r6 │ │ │ │ - strb r4, [r6, #15] │ │ │ │ + strb r4, [r0, #17] │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r1, #16] │ │ │ │ + strb r2, [r3, #17] │ │ │ │ movs r7, r4 │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -197778,35 +197772,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #30] │ │ │ │ + ldrb r4, [r0, #0] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r7, #30] │ │ │ │ + ldrb r4, [r1, #0] │ │ │ │ movs r7, r4 │ │ │ │ - str r1, [sp, #680] @ 0x2a8 │ │ │ │ + str r1, [sp, #1000] @ 0x3e8 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r0, r6, #13 │ │ │ │ + lsrs r0, r0, #15 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r4, r0, #14 │ │ │ │ + lsrs r4, r2, #15 │ │ │ │ movs r7, r4 │ │ │ │ - str r1, [sp, #592] @ 0x250 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r6, #4] │ │ │ │ + strb r6, [r0, #6] │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r3, #28] │ │ │ │ + strb r0, [r5, #29] │ │ │ │ movs r7, r4 │ │ │ │ - str r1, [sp, #496] @ 0x1f0 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r3, #4] │ │ │ │ + strb r6, [r5, #5] │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r4, #28] │ │ │ │ + strb r0, [r6, #29] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #2 │ │ │ │ bl 1fecbc │ │ │ │ @@ -197860,15 +197854,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ mov r0, r4 │ │ │ │ bl 1fe5c0 │ │ │ │ ldr r2, [pc, #144] @ (1ff4cc ) │ │ │ │ ldr r3, [pc, #136] @ (1ff4c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -197882,15 +197876,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ - bl 33c6d0 │ │ │ │ + bl 33c720 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 1ff478 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 1fecbc │ │ │ │ b.n 1ff438 │ │ │ │ @@ -197925,25 +197919,25 @@ │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ bcs.n 1ff580 │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [sp, #0] │ │ │ │ + str r0, [sp, #320] @ 0x140 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r4, #120] @ 0x78 │ │ │ │ + ldr r2, [r6, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + strb r0, [r5, #24] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r5, #62] @ 0x3e │ │ │ │ + str r0, [sp, #224] @ 0xe0 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r1, #120] @ 0x78 │ │ │ │ + ldr r2, [r3, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r5, #2] │ │ │ │ + strb r0, [r7, #3] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ff4e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -197953,32 +197947,32 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 1ff508 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1fe5c0 │ │ │ │ ldr r3, [pc, #20] @ (1ff534 ) │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ ldr r1, [pc, #20] @ (1ff538 ) │ │ │ │ ldr r0, [pc, #20] @ (1ff53c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - ldrh r2, [r6, #58] @ 0x3a │ │ │ │ + ldrh r2, [r0, #62] @ 0x3e │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [r2, #112] @ 0x70 │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r7, #22] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ff540 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -197989,30 +197983,30 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1ff5c8 │ │ │ │ cbz r5, 1ff56a │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 43cbc8 │ │ │ │ + bl 43cc18 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbnz r3, 1ff594 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ff606 │ │ │ │ adds r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #16] │ │ │ │ bl 1fe848 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 1ff5a8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 343ad4 │ │ │ │ + b.w 343b24 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cbz r3, 1ff5ee │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -198021,15 +198015,15 @@ │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 1ff5b4 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 1fe5c0 │ │ │ │ ldr r3, [pc, #72] @ (1ff614 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -198040,15 +198034,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1ff55e │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (1ff61c ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1ff55e │ │ │ │ ldr r3, [pc, #48] @ (1ff620 ) │ │ │ │ movw r2, #1684 @ 0x694 │ │ │ │ ldr r1, [pc, #44] @ (1ff624 ) │ │ │ │ ldr r0, [pc, #48] @ (1ff628 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -198061,21 +198055,21 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #19] │ │ │ │ + strb r2, [r3, #20] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r4, #52] @ 0x34 │ │ │ │ + ldrh r0, [r6, #54] @ 0x36 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r0, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #104] @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r3, #19] │ │ │ │ + strb r4, [r5, #20] │ │ │ │ movs r7, r4 │ │ │ │ movs r1, #0 │ │ │ │ b.w 1ff540 │ │ │ │ nop │ │ │ │ │ │ │ │ 001ff634 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -198102,30 +198096,30 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ bl 1fe848 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 1ff690 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 343a90 │ │ │ │ + b.w 343ae0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 1ff69c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1fe5c0 │ │ │ │ ldr r3, [pc, #72] @ (1ff6fc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -198136,15 +198130,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1ff650 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (1ff704 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1ff650 │ │ │ │ ldr r3, [pc, #48] @ (1ff708 ) │ │ │ │ mov.w r2, #1704 @ 0x6a8 │ │ │ │ ldr r1, [pc, #44] @ (1ff70c ) │ │ │ │ ldr r0, [pc, #48] @ (1ff710 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -198157,21 +198151,21 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #15] │ │ │ │ + strb r2, [r6, #16] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r7, #44] @ 0x2c │ │ │ │ + ldrh r0, [r1, #48] @ 0x30 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r3, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #88] @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldr r4, [r6, #104] @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ff714 : │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -198409,25 +198403,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrb.w ip, [sp, #14] │ │ │ │ ldr.w r2, [r4, #484] @ 0x1e4 │ │ │ │ strd r0, ip, [sp] │ │ │ │ ldr r0, [pc, #24] @ (1ff950 ) │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1ff8da │ │ │ │ ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #108] @ 0x6c │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (1ff9ec ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -198435,15 +198429,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #136] @ (1ff9f4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [pc, #120] @ (1ff9f8 ) │ │ │ │ add r5, pc │ │ │ │ cbz r0, 1ff988 │ │ │ │ bl 240744 │ │ │ │ ldr r3, [pc, #112] @ (1ff9fc ) │ │ │ │ @@ -198453,71 +198447,71 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #12] │ │ │ │ strb.w r3, [sp, #14] │ │ │ │ bl 1fcea4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 344040 │ │ │ │ + bl 344090 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 1ff8a4 │ │ │ │ add.w r0, r4, #444 @ 0x1bc │ │ │ │ - bl 435868 │ │ │ │ + bl 4358b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #68] @ 1ffa04 │ │ │ │ ldr r2, [pc, #68] @ (1ffa08 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #68] @ (1ffa0c ) │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 1ff9e0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 31cb58 │ │ │ │ - ldrh r4, [r5, #24] │ │ │ │ + b.w 31cba8 │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [r6, #44] @ 0x2c │ │ │ │ + ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r1, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #52] @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ ldmia r5!, {r2, r4} │ │ │ │ movs r0, r7 │ │ │ │ asrs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ - ldrh r0, [r2, #22] │ │ │ │ + ldrh r0, [r4, #24] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ffa10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #24] @ (1ffa40 ) │ │ │ │ add r1, pc │ │ │ │ bl 1fcea4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 344040 │ │ │ │ + bl 344090 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1ff8a4 │ │ │ │ stc2 15, cr15, [r3], {255} @ 0xff │ │ │ │ │ │ │ │ @@ -198529,17 +198523,17 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 44810c │ │ │ │ + bl 44815c │ │ │ │ mov r4, r0 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 1ffafc │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 1ffae4 │ │ │ │ @@ -198582,15 +198576,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1ffaa0 │ │ │ │ ldr r0, [pc, #76] @ (1ffb24 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 1ffaa0 │ │ │ │ ldr r3, [pc, #64] @ (1ffb28 ) │ │ │ │ movw r2, #1813 @ 0x715 │ │ │ │ ldr r1, [pc, #64] @ (1ffb2c ) │ │ │ │ ldr r0, [pc, #64] @ (1ffb30 ) │ │ │ │ add r3, pc │ │ │ │ @@ -198611,27 +198605,27 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #1] │ │ │ │ + strb r6, [r6, #2] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r5, #12] │ │ │ │ + ldrh r2, [r7, #14] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [r1, #20] │ │ │ │ + ldr r4, [r3, #24] │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r5, #0] │ │ │ │ + strb r6, [r7, #1] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r2, #12] │ │ │ │ + ldrh r2, [r4, #14] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [r6, #16] │ │ │ │ + ldr r4, [r0, #24] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r3, #124] @ 0x7c │ │ │ │ + strb r2, [r5, #0] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ffb40 : │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ (1ffc0c ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 1ffb90 │ │ │ │ @@ -198639,17 +198633,17 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 44810c │ │ │ │ + bl 44815c │ │ │ │ mov r4, r0 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 1ffbf4 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 1ffbdc │ │ │ │ subs r2, r3, #1 │ │ │ │ @@ -198692,15 +198686,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1ffba6 │ │ │ │ ldr r0, [pc, #76] @ (1ffc1c ) │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1ffba6 │ │ │ │ ldr r3, [pc, #64] @ (1ffc20 ) │ │ │ │ movw r2, #1835 @ 0x72b │ │ │ │ ldr r1, [pc, #64] @ (1ffc24 ) │ │ │ │ ldr r0, [pc, #64] @ (1ffc28 ) │ │ │ │ add r3, pc │ │ │ │ @@ -198721,27 +198715,27 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r7, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [r2, #4] │ │ │ │ + ldr r4, [r4, #8] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r7, #116] @ 0x74 │ │ │ │ + ldr r2, [r1, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r3, #4] │ │ │ │ + ldrh r2, [r5, #6] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ + ldr r4, [r1, #8] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r4, #108] @ 0x6c │ │ │ │ + ldr r2, [r6, #112] @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi.n 1ffc7e │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls.n 1ffc74 │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ @@ -198944,22 +198938,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (1ffe80 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ add r4, sp, #0 │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ @@ -198971,20 +198965,20 @@ │ │ │ │ ldr.w r8, [r6, #488] @ 0x1e8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 2000da │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2000b2 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r4, #444] @ 0x1bc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ str.w r3, [r4, #440] @ 0x1b8 │ │ │ │ @@ -199001,20 +198995,20 @@ │ │ │ │ addw r3, r4, #507 @ 0x1fb │ │ │ │ str.w r3, [r4, #460] @ 0x1cc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ ldr.w r5, [r6, #488] @ 0x1e8 │ │ │ │ mov r2, r5 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ ldrb.w r3, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ bne.n 1fff44 │ │ │ │ cmp.w fp, #131072 @ 0x20000 │ │ │ │ sbcs.w r1, sl, #0 │ │ │ │ bcs.n 200008 │ │ │ │ orr.w r3, fp, r3, lsl #24 │ │ │ │ @@ -199074,15 +199068,15 @@ │ │ │ │ bne.n 200076 │ │ │ │ ldr r3, [pc, #280] @ (2000f8 ) │ │ │ │ add.w r2, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 343ad8 │ │ │ │ + bl 343b28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2000c6 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -199131,15 +199125,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fffdc │ │ │ │ strd r0, r5, [sp, #8] │ │ │ │ strd fp, sl, [sp] │ │ │ │ ldr r0, [pc, #112] @ (200104 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 1fffdc │ │ │ │ ldr r3, [pc, #104] @ (200108 ) │ │ │ │ movw r2, #2879 @ 0xb3f │ │ │ │ ldr r1, [pc, #100] @ (20010c ) │ │ │ │ ldr r0, [pc, #104] @ (200110 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -199175,39 +199169,39 @@ │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ subs r0, r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #64] @ 0x40 │ │ │ │ + ldr r2, [r4, #68] @ 0x44 │ │ │ │ movs r7, r4 │ │ │ │ - strh r4, [r3, #50] @ 0x32 │ │ │ │ + strh r4, [r5, #52] @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r0, #56] @ 0x38 │ │ │ │ + ldr r2, [r2, #60] @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r5, #64] @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r1, #50] @ 0x32 │ │ │ │ + strh r0, [r3, #52] @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r5, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r4, #56] @ 0x38 │ │ │ │ + ldr r0, [r6, #60] @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ - strh r4, [r6, #48] @ 0x30 │ │ │ │ + strh r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r5, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r6, #64] @ 0x40 │ │ │ │ + ldr r4, [r0, #72] @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r4, #48] @ 0x30 │ │ │ │ + strh r0, [r6, #50] @ 0x32 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r0, #52] @ 0x34 │ │ │ │ + ldr r6, [r2, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ @@ -199312,25 +199306,25 @@ │ │ │ │ ldrb.w r0, [sp, #14] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (200274 ) │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ ldrb.w r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 200220 │ │ │ │ stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #40] @ 0x28 │ │ │ │ + ldr r4, [r1, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #388] @ (200410 ) │ │ │ │ @@ -199345,15 +199339,15 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r3 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #360] @ (20041c ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrsh.w r7, [r5, #30] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ @@ -199365,29 +199359,29 @@ │ │ │ │ itt eq │ │ │ │ movweq r3, #65535 @ 0xffff │ │ │ │ strheq r3, [r5, #30] │ │ │ │ bne.w 2003fc │ │ │ │ rsb r8, r4, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 33c5b8 │ │ │ │ + bl 33c608 │ │ │ │ mov r4, r0 │ │ │ │ sub.w r9, r9, #1 │ │ │ │ mov r2, r8 │ │ │ │ clz r9, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov.w r9, r9, lsr #5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3442d8 │ │ │ │ + bl 344328 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 344340 │ │ │ │ + bl 344390 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 200332 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2003d4 │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 20035a │ │ │ │ @@ -199429,17 +199423,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 33d958 │ │ │ │ + bl 33d9a8 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 20033c │ │ │ │ b.n 200350 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 2002da │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2003ae │ │ │ │ @@ -199449,15 +199443,15 @@ │ │ │ │ movne.w r8, #22 │ │ │ │ bne.n 2002ea │ │ │ │ b.n 200346 │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 33c3e4 │ │ │ │ + bl 33c434 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r0, 2003e6 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ @@ -199470,15 +199464,15 @@ │ │ │ │ b.n 200358 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 1fdb2c │ │ │ │ b.n 200346 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ - bl 33c45c │ │ │ │ + bl 33c4ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2003c2 │ │ │ │ mov.w fp, #1 │ │ │ │ b.n 2002ea │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (20042c ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ @@ -199493,36 +199487,36 @@ │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ asrs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #30] │ │ │ │ + strh r6, [r5, #32] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r0, #16] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ movs r7, r4 │ │ │ │ stmia r3!, {r1, r2, r4, r5} │ │ │ │ movs r0, r7 │ │ │ │ - strh r0, [r0, #24] │ │ │ │ + strh r0, [r2, #26] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ + ldr r6, [r6, #4] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20058c │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2004da │ │ │ │ @@ -199586,23 +199580,23 @@ │ │ │ │ sbcs r1, r3 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ - bl 451138 │ │ │ │ + bl 451188 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 33d7cc │ │ │ │ + bl 33d81c │ │ │ │ ldr r3, [pc, #112] @ (2005a8 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -199622,15 +199616,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1fe5c0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 3453d4 │ │ │ │ + bl 345424 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 2004f4 │ │ │ │ ldr r3, [pc, #28] @ (2005ac ) │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ ldr r1, [pc, #28] @ (2005b0 ) │ │ │ │ ldr r0, [pc, #28] @ (2005b4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -199639,19 +199633,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #93 @ 0x5d │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #239 @ 0xef │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #10] │ │ │ │ + strh r6, [r7, #12] │ │ │ │ movs r3, r6 │ │ │ │ - str r4, [r2, #104] @ 0x68 │ │ │ │ + str r4, [r4, #108] @ 0x6c │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r2, #124] @ 0x7c │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -199659,65 +199653,65 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ blt.n 2005f4 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 33d954 │ │ │ │ + bl 33d9a4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 200438 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 33d958 │ │ │ │ + bl 33d9a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 200438 │ │ │ │ ldr r3, [pc, #20] @ (200620 ) │ │ │ │ movw r2, #501 @ 0x1f5 │ │ │ │ ldr r1, [pc, #16] @ (200624 ) │ │ │ │ ldr r0, [pc, #20] @ (200628 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - strh r0, [r6, #6] │ │ │ │ + strh r0, [r0, #10] │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [r2, #96] @ 0x60 │ │ │ │ + str r6, [r4, #100] @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r5, #116] @ 0x74 │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [pc, #780] @ (200950 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ - bl 3a7b54 │ │ │ │ + bl 3a7ba4 │ │ │ │ ldr r2, [pc, #760] @ (200954 ) │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 200888 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ add.w sl, r4, #48 @ 0x30 │ │ │ │ - bl 33bf5c │ │ │ │ + bl 33bfac │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r8, r0 │ │ │ │ bls.n 2006dc │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 200934 │ │ │ │ @@ -199808,15 +199802,15 @@ │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 344434 │ │ │ │ + bl 344484 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 200886 │ │ │ │ and.w r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq.w 2008b0 │ │ │ │ ldr r1, [pc, #512] @ (200958 ) │ │ │ │ add r1, pc │ │ │ │ @@ -199968,15 +199962,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 200828 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #128] @ (200978 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 200828 │ │ │ │ ldr r3, [pc, #120] @ (20097c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 200766 │ │ │ │ ldr r3, [pc, #100] @ (200974 ) │ │ │ │ @@ -199984,15 +199978,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 200766 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #96] @ (200980 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 200766 │ │ │ │ mov r0, r4 │ │ │ │ bl 1fecbc │ │ │ │ b.n 2007f2 │ │ │ │ blx 180258 │ │ │ │ ldr r3, [pc, #72] @ (200984 ) │ │ │ │ movw r2, #2374 @ 0x946 │ │ │ │ @@ -200004,41 +199998,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmia r0!, {r2, r6} │ │ │ │ movs r0, r7 │ │ │ │ subs r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #16 │ │ │ │ + asrs r4, r5, #17 │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + str r2, [r7, #80] @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r7, #76] @ 0x4c │ │ │ │ movs r7, r4 │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #76] @ 0x4c │ │ │ │ + str r0, [r2, #80] @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r2, [r0, #23] │ │ │ │ + ldrb r2, [r2, #24] │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ + str r0, [r7, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [r3, #76] @ 0x4c │ │ │ │ + str r4, [r5, #80] @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #156] @ (200a40 ) │ │ │ │ @@ -200094,15 +200088,15 @@ │ │ │ │ pop {r3, pc} │ │ │ │ blx 180258 │ │ │ │ pop {r1, r3, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ asrs r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ - b.w 445928 │ │ │ │ + b.w 445978 │ │ │ │ b.w 1ffb40 │ │ │ │ b.w 1ffa44 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ (200ab0 ) │ │ │ │ @@ -200144,15 +200138,15 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 200c22 │ │ │ │ ldr.w r3, [r4, #536] @ 0x218 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 200ae6 │ │ │ │ - bl 3a79dc │ │ │ │ + bl 3a7a2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 200c06 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ add.w r7, r4, #104 @ 0x68 │ │ │ │ bl 1d9d54 │ │ │ │ cbnz r0, 200b0a │ │ │ │ @@ -200161,17 +200155,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 3453e0 │ │ │ │ + bl 345430 │ │ │ │ mov r6, r0 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 200b24 │ │ │ │ ldrb.w r3, [r4, #533] @ 0x215 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 200c4e │ │ │ │ ldr.w r1, [r4, #492] @ 0x1ec │ │ │ │ cbnz r1, 200b3e │ │ │ │ @@ -200179,15 +200173,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ bl 1da078 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 200af6 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 3443ac │ │ │ │ + bl 3443fc │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #5 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ clz r2, r2 │ │ │ │ @@ -200219,29 +200213,29 @@ │ │ │ │ blx 17f72c │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi.w 200cf0 │ │ │ │ ldr.w r2, [r4, #588] @ 0x24c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 200c3e │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 344440 │ │ │ │ + bl 344490 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 200cd4 │ │ │ │ ldr.w r3, [r4, #536] @ 0x218 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and.w r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 200d10 │ │ │ │ ldr r1, [pc, #336] @ (200d20 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ - bl 3431cc │ │ │ │ + bl 34321c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 3434c8 │ │ │ │ + bl 343518 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ ldrd r3, r5, [r4, #152] @ 0x98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 221374 │ │ │ │ add sp, #20 │ │ │ │ @@ -200258,27 +200252,27 @@ │ │ │ │ ldr r1, [pc, #284] @ (200d2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2507 @ 0x9cb │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 200af6 │ │ │ │ ldr r3, [pc, #268] @ (200d30 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #268] @ (200d34 ) │ │ │ │ ldr r1, [pc, #268] @ (200d38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 200af6 │ │ │ │ cmp r0, #20 │ │ │ │ bhi.n 200c8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 1805c4 │ │ │ │ str.w r0, [r4, #588] @ 0x24c │ │ │ │ b.n 200bb2 │ │ │ │ @@ -200288,21 +200282,21 @@ │ │ │ │ ldr r1, [pc, #236] @ (200d44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2518 @ 0x9d6 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 200af6 │ │ │ │ ldr.w r3, [r4, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 200bb2 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 342980 │ │ │ │ + bl 3429d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 200bb2 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 200bb2 │ │ │ │ blx 1805c4 │ │ │ │ str.w r0, [r4, #588] @ 0x24c │ │ │ │ @@ -200314,17 +200308,17 @@ │ │ │ │ ldr r1, [pc, #184] @ (200d50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2557 @ 0x9fd │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 200af6 │ │ │ │ - bl 430bac │ │ │ │ + bl 430bfc │ │ │ │ blx 1805c4 │ │ │ │ str.w r0, [r4, #572] @ 0x23c │ │ │ │ b.n 200b8a │ │ │ │ movs r0, #5 │ │ │ │ blx 1807b8 │ │ │ │ ldr r3, [pc, #144] @ (200d54 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -200341,75 +200335,75 @@ │ │ │ │ ldr r1, [pc, #132] @ (200d60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2572 @ 0xa0c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 200af6 │ │ │ │ ldr r3, [pc, #112] @ (200d64 ) │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #112] @ (200d68 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (200d6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 200af6 │ │ │ │ ldr r1, [pc, #92] @ (200d70 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 3431cc │ │ │ │ + bl 34321c │ │ │ │ b.n 200bda │ │ │ │ nop │ │ │ │ ldr r6, [sp, #552] @ 0x228 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r6, [r6, #11] │ │ │ │ + ldrb r6, [r0, #13] │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r0, #36] @ 0x24 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r2, #0] │ │ │ │ + str r6, [r4, #4] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r2, [r3, #11] │ │ │ │ + ldrb r2, [r5, #12] │ │ │ │ movs r3, r6 │ │ │ │ - str r4, [r1, #32] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + str r2, [r1, #4] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r6, [r5, #10] │ │ │ │ + ldrb r6, [r7, #11] │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r4, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + str r6, [r3, #0] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r6, [r5, #9] │ │ │ │ + ldrb r6, [r7, #10] │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r7, #32] │ │ │ │ + str r0, [r1, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - ldrsh r4, [r1, r6] │ │ │ │ + ldrsh r4, [r3, r7] │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #248 @ 0xf8 │ │ │ │ + movs r1, #72 @ 0x48 │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r0, [r5, #8] │ │ │ │ + ldrb r0, [r7, #9] │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - ldrsh r0, [r1, r5] │ │ │ │ + ldrsh r0, [r3, r6] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r2, [r1, #8] │ │ │ │ + ldrb r2, [r3, #9] │ │ │ │ movs r3, r6 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + str r4, [r5, #28] │ │ │ │ movs r7, r4 │ │ │ │ - ldrsh r0, [r5, r4] │ │ │ │ + ldrsh r0, [r7, r5] │ │ │ │ movs r7, r4 │ │ │ │ ldr r5, [sp, #288] @ 0x120 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -200456,15 +200450,15 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldrh.w r2, [ip] │ │ │ │ strh.w r2, [lr, #12] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 200ab8 │ │ │ │ - str r6, [r6, #20] │ │ │ │ + str r6, [r0, #28] │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #800] @ (201138 ) │ │ │ │ ldr.w ip, [r0, #492] @ 0x1ec │ │ │ │ @@ -200675,15 +200669,15 @@ │ │ │ │ movw r3, #6165 @ 0x1815 │ │ │ │ strh r3, [r5, #28] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ b.n 200efa │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 20104a │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 3444ac │ │ │ │ + bl 3444fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2010c4 │ │ │ │ movs r3, #4 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov.w ip, #20 │ │ │ │ mov.w r8, #18 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ @@ -200766,17 +200760,17 @@ │ │ │ │ strh r3, [r5, #2] │ │ │ │ mov.w ip, #4 │ │ │ │ mov.w r8, #2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov lr, ip │ │ │ │ b.n 200efa │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #3] │ │ │ │ + ldrb r2, [r7, #4] │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [r2, #8] │ │ │ │ + str r6, [r4, #12] │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #268] @ (201260 ) │ │ │ │ @@ -200882,19 +200876,19 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ push {r2, r3, r4, r5, lr} │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r6, #18] │ │ │ │ + strb r2, [r0, #20] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [r3, r7] │ │ │ │ + ldrh r0, [r5, r0] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r2, [r3, r4] │ │ │ │ + ldrb r2, [r5, r5] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r3 │ │ │ │ @@ -200905,15 +200899,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb.w r1, [r1, #385] @ 0x181 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r1, #4 │ │ │ │ strd lr, r4, [sp, #8] │ │ │ │ strd ip, r1, [sp] │ │ │ │ - bl 343a44 │ │ │ │ + bl 343a94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -200938,24 +200932,24 @@ │ │ │ │ str.w r3, [r4, #488] @ 0x1e8 │ │ │ │ cbz r1, 20133c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 200ab8 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 3426f8 │ │ │ │ + bl 342748 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 343024 │ │ │ │ + bl 343074 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2012d0 │ │ │ │ ldr r3, [pc, #64] @ (201368 ) │ │ │ │ movw r2, #2627 @ 0xa43 │ │ │ │ ldr r1, [pc, #64] @ (20136c ) │ │ │ │ ldr r0, [pc, #64] @ (201370 ) │ │ │ │ add r3, pc │ │ │ │ @@ -200974,34 +200968,34 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str.w r2, [ip, #8] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 200ab8 │ │ │ │ - strb r6, [r2, #15] │ │ │ │ + strb r6, [r4, #16] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [r7, r3] │ │ │ │ + ldr r4, [r1, r5] │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 201320 │ │ │ │ + bcc.n 2013c0 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r0, r1] │ │ │ │ + ldrb r2, [r2, r2] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #152] @ (201424 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f50d4 │ │ │ │ + bl 2f5124 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2013f4 │ │ │ │ mov r0, r4 │ │ │ │ blx 17f72c │ │ │ │ adds r0, #1 │ │ │ │ blx 17e220 │ │ │ │ mov r2, r5 │ │ │ │ @@ -201015,15 +201009,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (201430 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str.w r7, [r0, #592] @ 0x250 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -201039,36 +201033,36 @@ │ │ │ │ ldr r1, [pc, #64] @ (20143c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3131 @ 0xc3b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bics r6, r2 │ │ │ │ + mvns r6, r4 │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r0, #13] │ │ │ │ + strb r4, [r2, #14] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r4, r1] │ │ │ │ + ldr r6, [r6, r2] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r7, r7] │ │ │ │ + ldrb r4, [r1, r1] │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r1, #12] │ │ │ │ + strb r0, [r3, #13] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r2, [r3, r6] │ │ │ │ + ldrh r2, [r5, r7] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ + ldr r6, [r6, r1] │ │ │ │ movs r7, r4 │ │ │ │ movs r1, #0 │ │ │ │ b.w 221404 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -201081,15 +201075,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 3439f8 │ │ │ │ + bl 343a48 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @@ -201117,25 +201111,25 @@ │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r5, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 1ffa10 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 3439a8 │ │ │ │ + bl 3439f8 │ │ │ │ ldr.w r2, [r4, #488] @ 0x1e8 │ │ │ │ ldrd r6, r5, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r6, r2 │ │ │ │ sbcs.w r3, r5, r3 │ │ │ │ it cc │ │ │ │ movcc ip, r1 │ │ │ │ bcc.n 201508 │ │ │ │ @@ -201215,21 +201209,21 @@ │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r1, #368] @ 0x170 │ │ │ │ - bl 2fc64c │ │ │ │ + bl 2fc69c │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ cbz r3, 2015f8 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 201614 │ │ │ │ ldrb.w r3, [r4, #350] @ 0x15e │ │ │ │ cbz r3, 20160a │ │ │ │ @@ -201238,19 +201232,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2fbb7c │ │ │ │ + b.w 2fbbcc │ │ │ │ nop │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #600] @ 0x258 │ │ │ │ cbnz r3, 201638 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -201291,26 +201285,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 201664 │ │ │ │ ldr r0, [pc, #32] @ (2016b4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 201664 │ │ │ │ add sp, #328 @ 0x148 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, r4] │ │ │ │ + ldr r6, [r1, r6] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #400] @ (20185c ) │ │ │ │ @@ -201328,15 +201322,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 20181c │ │ │ │ ldrh.w r3, [r4, #598] @ 0x256 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2017b0 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 3a962c │ │ │ │ + bl 3a967c │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2017cc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 2017fe │ │ │ │ movs r1, #0 │ │ │ │ @@ -201398,19 +201392,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #180] @ (201868 ) │ │ │ │ ldr r0, [pc, #184] @ (20186c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43bdb8 │ │ │ │ + bl 43be08 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 3a962c │ │ │ │ + bl 3a967c │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 2016fe │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #160] @ (201870 ) │ │ │ │ negs r1, r4 │ │ │ │ ldr r2, [pc, #160] @ (201874 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -201418,94 +201412,94 @@ │ │ │ │ ldr r1, [pc, #156] @ (201878 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ adds r4, #1 │ │ │ │ beq.n 201788 │ │ │ │ ldr r1, [pc, #136] @ (20187c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ b.n 201788 │ │ │ │ ldr r3, [pc, #128] @ (201880 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #128] @ (201884 ) │ │ │ │ ldr r1, [pc, #128] @ (201888 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2790 @ 0xae6 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 201788 │ │ │ │ ldr r3, [pc, #108] @ (20188c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #108] @ (201890 ) │ │ │ │ ldr r1, [pc, #112] @ (201894 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2770 @ 0xad2 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 201788 │ │ │ │ ldr r3, [pc, #92] @ (201898 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (20189c ) │ │ │ │ ldr r1, [pc, #92] @ (2018a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2797 @ 0xaed │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 201788 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #792 @ 0x318 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #32 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r2, r1] │ │ │ │ + ldr r0, [r4, r2] │ │ │ │ movs r7, r4 │ │ │ │ stmia r1!, {r1, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r5, #112] @ 0x70 │ │ │ │ + ldr r6, [r7, #116] @ 0x74 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r5, r2] │ │ │ │ + ldr r6, [r7, r3] │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + strb r2, [r3, r2] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ + ldr r2, [r0, r4] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r7, #108] @ 0x6c │ │ │ │ + ldr r6, [r1, #116] @ 0x74 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [r7, r2] │ │ │ │ + ldr r0, [r1, r4] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r3, r0] │ │ │ │ + strb r4, [r5, r1] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r4, #108] @ 0x6c │ │ │ │ + ldr r0, [r6, #112] @ 0x70 │ │ │ │ movs r3, r6 │ │ │ │ - ldrsb r2, [r2, r0] │ │ │ │ + ldrsb r2, [r4, r1] │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strb r6, [r1, r1] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r0, #108] @ 0x6c │ │ │ │ + ldr r2, [r2, #112] @ 0x70 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [r3, r2] │ │ │ │ + ldr r4, [r5, r3] │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r4, r7] │ │ │ │ + strb r0, [r6, r0] │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r1, [r0, #492] @ 0x1ec │ │ │ │ ldr r3, [pc, #48] @ (2018dc ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 2018bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -201596,17 +201590,17 @@ │ │ │ │ adds.w r3, r0, lr │ │ │ │ adcs.w ip, ip, #0 │ │ │ │ it cs │ │ │ │ movcs.w r8, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2019ec │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ movs r1, #5 │ │ │ │ - bl 33d95c │ │ │ │ + bl 33d9ac │ │ │ │ ldr r3, [pc, #200] @ (201a8c ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -201621,37 +201615,37 @@ │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ ldr.w r2, [r6, #500] @ 0x1f4 │ │ │ │ adds r1, #1 │ │ │ │ adc.w lr, r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ sbcs.w lr, lr, ip │ │ │ │ bcc.n 2019b8 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ ldr.w r3, [r4, #376] @ 0x178 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 33d7cc │ │ │ │ + bl 33d81c │ │ │ │ ldr r1, [pc, #116] @ (201a90 ) │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ lsls r1, r1, #9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 343b2c │ │ │ │ + bl 343b7c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ldrd r3, r2, [r5, #4] │ │ │ │ subs r2, #1 │ │ │ │ adds r3, #16 │ │ │ │ strd r3, r2, [r5, #4] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -201676,19 +201670,19 @@ │ │ │ │ nop │ │ │ │ add r5, sp, #344 @ 0x158 │ │ │ │ movs r0, r7 │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #72] @ 0x48 │ │ │ │ + ldr r4, [r3, #76] @ 0x4c │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + strh r2, [r0, r0] │ │ │ │ movs r7, r4 │ │ │ │ - strh r4, [r5, r3] │ │ │ │ + strh r4, [r7, r4] │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r5, [r0, #392] @ 0x188 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -201814,15 +201808,15 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ cmp.w r8, #1 │ │ │ │ bne.w 201eac │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, sl │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 3444ac │ │ │ │ + bl 3444fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 201f22 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 201ae4 │ │ │ │ ldr.w r3, [pc, #1132] @ 20208c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -201840,24 +201834,24 @@ │ │ │ │ beq.w 201d88 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.w 201dc2 │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r8, r3 │ │ │ │ - bl 33bf5c │ │ │ │ + bl 33bfac │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 201dba │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ands.w r3, r3, #22 │ │ │ │ bne.w 201dba │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 344434 │ │ │ │ + bl 344484 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 201e7c │ │ │ │ ldrd r2, r1, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r2, r2, r0 │ │ │ │ adcs.w r1, r1, #0 │ │ │ │ @@ -201873,31 +201867,31 @@ │ │ │ │ sbcs r0, r1 │ │ │ │ bcc.w 201eb6 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ lsls r3, r7, #31 │ │ │ │ bmi.n 201cc8 │ │ │ │ ldr.w r1, [r6, #488] @ 0x1e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 44e6f0 │ │ │ │ + bl 44e740 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 201f68 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ mov r0, r4 │ │ │ │ movs r5, #0 │ │ │ │ bl 1fe59c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 33d7cc │ │ │ │ + bl 33d81c │ │ │ │ ldr.w r1, [r6, #488] @ 0x1e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ asrs r2, r7, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r2, r2, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ asrs r5, r1, #31 │ │ │ │ @@ -201910,15 +201904,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mla r3, r5, r2, r3 │ │ │ │ umull r2, r1, r2, r1 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [pc, #880] @ (202090 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 343884 │ │ │ │ + bl 3438d4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 201d90 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 201ef4 │ │ │ │ @@ -201934,17 +201928,17 @@ │ │ │ │ blt.n 201d5c │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ rev16 r3, r1 │ │ │ │ uxth r3, r3 │ │ │ │ adds r3, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bge.n 201e0e │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ movs r1, #5 │ │ │ │ - bl 33d95c │ │ │ │ + bl 33d9ac │ │ │ │ ldr r3, [pc, #812] @ (202094 ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ @@ -201989,28 +201983,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 201bdc │ │ │ │ ldr r0, [pc, #704] @ (2020a4 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 201be4 │ │ │ │ cmp r1, #8 │ │ │ │ bne.w 201bf4 │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 3444b4 │ │ │ │ + bl 344504 │ │ │ │ b.n 201bf4 │ │ │ │ tst.w r1, #3840 @ 0xf00 │ │ │ │ bne.n 201d5c │ │ │ │ - bl 344434 │ │ │ │ + bl 344484 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 201f50 │ │ │ │ movs r0, #12 │ │ │ │ blx 17e220 │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -202040,15 +202034,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 201c2c │ │ │ │ ldr r0, [pc, #568] @ (2020ac ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 201c2c │ │ │ │ ldr r2, [pc, #560] @ (2020b0 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -202089,17 +202083,17 @@ │ │ │ │ ldr r1, [pc, #476] @ (2020c0 ) │ │ │ │ ldr r0, [pc, #476] @ (2020c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ movs r1, #5 │ │ │ │ - bl 33d95c │ │ │ │ + bl 33d9ac │ │ │ │ ldr r3, [pc, #408] @ (202098 ) │ │ │ │ mov r0, r4 │ │ │ │ and.w r1, r5, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -202110,33 +202104,33 @@ │ │ │ │ ldr r3, [pc, #408] @ (2020b4 ) │ │ │ │ mov r7, r9 │ │ │ │ mov r0, sl │ │ │ │ b.n 201ec0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1fe59c │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 33d7cc │ │ │ │ + bl 33d81c │ │ │ │ ldr r1, [pc, #392] @ (2020c8 ) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 343b74 │ │ │ │ + bl 343bc4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 201d90 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ movs r1, #5 │ │ │ │ - bl 33d95c │ │ │ │ + bl 33d9ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [pc, #332] @ (2020b0 ) │ │ │ │ and.w r3, r3, #4278190080 @ 0xff000000 │ │ │ │ b.n 201e82 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 17e220 │ │ │ │ str r4, [r0, #0] │ │ │ │ @@ -202170,21 +202164,21 @@ │ │ │ │ mov.w r2, r2, lsl #9 │ │ │ │ orr.w r2, r2, r3, lsr #23 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ it cs │ │ │ │ movcs.w r1, #524288 @ 0x80000 │ │ │ │ str r1, [r7, #44] @ 0x2c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3453d4 │ │ │ │ + bl 345424 │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add.w r0, r7, #20 │ │ │ │ - bl 451138 │ │ │ │ + bl 451188 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ cbz r2, 202016 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ mov r5, r2 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ @@ -202201,34 +202195,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 201ff4 │ │ │ │ mov r4, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 1fe59c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 33d7cc │ │ │ │ + bl 33d81c │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #148] @ (2020cc ) │ │ │ │ lsls r3, r2, #9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strd sl, r2, [sp] │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 343a44 │ │ │ │ + bl 343a94 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 201d90 │ │ │ │ ldr r0, [pc, #116] @ (2020d0 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 201b7e │ │ │ │ @@ -202236,15 +202230,15 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 201b7e │ │ │ │ ldr r0, [pc, #96] @ (2020d4 ) │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r3 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ b.n 201b80 │ │ │ │ nop │ │ │ │ add r3, sp, #864 @ 0x360 │ │ │ │ movs r0, r7 │ │ │ │ @@ -202256,39 +202250,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, r5] │ │ │ │ + strh r2, [r0, r7] │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, r1] │ │ │ │ + strh r4, [r1, r3] │ │ │ │ movs r7, r4 │ │ │ │ movs r7, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ + ldr r6, [r5, #4] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r5, [pc, #272] @ (2021d4 ) │ │ │ │ + ldr r5, [pc, #592] @ (202314 ) │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r0, r3] │ │ │ │ + strh r6, [r2, r4] │ │ │ │ movs r7, r4 │ │ │ │ adds r1, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r7, r3] │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -202328,24 +202322,24 @@ │ │ │ │ ldr r3, [pc, #124] @ (2021bc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 202120 │ │ │ │ mov r0, r8 │ │ │ │ - bl 33c044 │ │ │ │ + bl 33c094 │ │ │ │ subs r3, r0, #1 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 202196 │ │ │ │ mov r1, r8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 450784 │ │ │ │ + bl 4507d4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r3, 202174 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 17e104 │ │ │ │ b.n 202120 │ │ │ │ @@ -202359,15 +202353,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20216a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #56] @ (2021c4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 20216a │ │ │ │ ldr r3, [pc, #48] @ (2021c8 ) │ │ │ │ movw r2, #2712 @ 0xa98 │ │ │ │ ldr r1, [pc, #44] @ (2021cc ) │ │ │ │ ldr r0, [pc, #48] @ (2021d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -202381,21 +202375,21 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, r1] │ │ │ │ + str r2, [r3, r2] │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [r4, #84] @ 0x54 │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [pc, #552] @ (2023f8 ) │ │ │ │ + ldr r2, [pc, #872] @ (202538 ) │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r3, r0] │ │ │ │ + str r0, [r5, r1] │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 202210 │ │ │ │ sub sp, #12 │ │ │ │ @@ -202403,25 +202397,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (202218 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r0, [r0, #592] @ 0x250 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ nop │ │ │ │ - str r6, [r2, #80] @ 0x50 │ │ │ │ + str r6, [r4, #84] @ 0x54 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [pc, #224] @ (2022f8 ) │ │ │ │ + ldr r2, [pc, #544] @ (202438 ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r5, [pc, #824] @ (202554 ) │ │ │ │ + ldr r6, [pc, #120] @ (202294 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2022d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -202430,25 +202424,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2022e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #156] @ (2022e4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2022e8 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #140] @ (2022ec ) │ │ │ │ ldr r3, [pc, #140] @ (2022f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #140] @ (2022f4 ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #136] @ (2022f8 ) │ │ │ │ @@ -202458,21 +202452,21 @@ │ │ │ │ strd r1, r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (202300 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ - bl 2ee6c4 │ │ │ │ + bl 2ee714 │ │ │ │ ldr r3, [pc, #120] @ (202304 ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cbnz r0, 2022b0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -202482,48 +202476,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #84] @ (20230c ) │ │ │ │ ldr r2, [pc, #88] @ (202310 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r2, [pc, #76] @ (202314 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2f715c │ │ │ │ + b.w 2f71ac │ │ │ │ nop │ │ │ │ - str r0, [r2, #76] @ 0x4c │ │ │ │ + str r0, [r4, #80] @ 0x50 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r3, #24 │ │ │ │ + asrs r2, r5, #25 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r0, #76] @ 0x4c │ │ │ │ + ldr r0, [r2, #80] @ 0x50 │ │ │ │ movs r0, r5 │ │ │ │ - tst r6, r2 │ │ │ │ + negs r6, r4 │ │ │ │ movs r7, r4 │ │ │ │ - tst r4, r5 │ │ │ │ + negs r4, r7 │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xeb0fffff │ │ │ │ - bl 3da2f2 │ │ │ │ + bl 3da2f2 │ │ │ │ mcr2 15, 3, pc, cr7, cr15, {7} @ │ │ │ │ bl 722fa │ │ │ │ - ldr r7, [pc, #600] @ (202558 ) │ │ │ │ + ldr r7, [pc, #920] @ (202698 ) │ │ │ │ movs r7, r4 │ │ │ │ ldrsh r4, [r2, r6] │ │ │ │ movs r0, r7 │ │ │ │ strh r6, [r1, #62] @ 0x3e │ │ │ │ movs r7, r6 │ │ │ │ - ldr r7, [pc, #432] @ (2024bc ) │ │ │ │ + ldr r7, [pc, #752] @ (2025fc ) │ │ │ │ movs r7, r4 │ │ │ │ bl 2bc30e │ │ │ │ vmaxnm.f16 , , │ │ │ │ - ldr r7, [pc, #408] @ (2024b0 ) │ │ │ │ + ldr r7, [pc, #728] @ (2025f0 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (202394 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -202532,33 +202526,33 @@ │ │ │ │ ldr r1, [pc, #108] @ (20239c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #92] @ (2023a0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2023a4 ) │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #76] @ (2023a8 ) │ │ │ │ ldr r1, [pc, #76] @ (2023ac ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r1, [pc, #64] @ (2023b0 ) │ │ │ │ ldr r2, [pc, #68] @ (2023b4 ) │ │ │ │ ldr r3, [pc, #68] @ (2023b8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -202568,27 +202562,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r4, [r2, #60] @ 0x3c │ │ │ │ + str r4, [r4, #64] @ 0x40 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r6, r3, #20 │ │ │ │ + asrs r6, r5, #21 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r0, #60] @ 0x3c │ │ │ │ + ldr r2, [r2, #64] @ 0x40 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #896] @ (202724 ) │ │ │ │ + ldr r1, [pc, #192] @ (202464 ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [pc, #464] @ (202578 ) │ │ │ │ + ldr r4, [pc, #784] @ (2026b8 ) │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 20244c │ │ │ │ + bgt.n 2022ec │ │ │ │ movs r3, r5 │ │ │ │ - bl 3223ae │ │ │ │ + bl 3223ae │ │ │ │ bl 2d63b2 │ │ │ │ vrecps.f32 , , │ │ │ │ bhi.n 202332 │ │ │ │ vsli.64 , q8, #63 @ 0x3f │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -202599,35 +202593,35 @@ │ │ │ │ ldr r1, [pc, #168] @ (20247c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ add.w r1, r4, #604 @ 0x25c │ │ │ │ ldr r2, [pc, #148] @ (202480 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #144] @ (202484 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #132] @ (202488 ) │ │ │ │ ldr r1, [pc, #132] @ (20248c ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #120] @ (202490 ) │ │ │ │ ldr r2, [pc, #120] @ (202494 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #120] @ (202498 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #120] @ (20249c ) │ │ │ │ @@ -202647,51 +202641,51 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #100] @ (2024b0 ) │ │ │ │ movs r2, #9 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 2ee6c4 │ │ │ │ + bl 2ee714 │ │ │ │ ldr r3, [pc, #92] @ (2024b4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r0, #56] @ 0x38 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r7, #17 │ │ │ │ + asrs r2, r1, #19 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ - eors r2, r6 │ │ │ │ + lsrs r2, r0 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r1 │ │ │ │ + lsrs r0, r3 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [pc, #144] @ (20251c ) │ │ │ │ + ldr r0, [pc, #464] @ (20265c ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [pc, #728] @ (202768 ) │ │ │ │ + ldr r4, [pc, #24] @ (2024a8 ) │ │ │ │ movs r7, r4 │ │ │ │ - bl 49e492 <_IO_stdin_used@@Base+0x3ad5a> │ │ │ │ + bl 49e492 <_IO_stdin_used@@Base+0x3ad0a> │ │ │ │ ble.n 20254a │ │ │ │ vsra.u32 d31, d21, #1 │ │ │ │ vqrdmulh.s , , d26[0] │ │ │ │ movs r0, r7 │ │ │ │ ble.n 2023be │ │ │ │ @ instruction: 0xffffdcff │ │ │ │ @ instruction: 0xffffd9f5 │ │ │ │ vtbx.8 d29, {d31}, d3 │ │ │ │ - @ instruction: 0xffff4dfe │ │ │ │ + vqrdmlah.s q10, , d14[0] │ │ │ │ movs r7, r4 │ │ │ │ strh r4, [r0, #48] @ 0x30 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -202702,25 +202696,25 @@ │ │ │ │ ldr r1, [pc, #168] @ (202578 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #152] @ (20257c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (202580 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #136] @ (202584 ) │ │ │ │ ldr r3, [pc, #136] @ (202588 ) │ │ │ │ ldr r1, [pc, #140] @ (20258c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -202730,21 +202724,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (202594 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #28 │ │ │ │ - bl 2ee6c4 │ │ │ │ + bl 2ee714 │ │ │ │ ldr r3, [pc, #116] @ (202598 ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cbnz r0, 20254a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -202754,46 +202748,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #80] @ (2025a0 ) │ │ │ │ ldr r2, [pc, #80] @ (2025a4 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r2, [pc, #72] @ (2025a8 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2f715c │ │ │ │ - str r4, [r6, #32] │ │ │ │ + b.w 2f71ac │ │ │ │ + str r4, [r0, #40] @ 0x28 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r6, r7, #13 │ │ │ │ + asrs r6, r1, #15 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r4, #32] │ │ │ │ + ldr r4, [r6, #36] @ 0x24 │ │ │ │ movs r0, r5 │ │ │ │ - subs r7, #122 @ 0x7a │ │ │ │ + subs r7, #202 @ 0xca │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #144 @ 0x90 │ │ │ │ + subs r7, #224 @ 0xe0 │ │ │ │ movs r7, r4 │ │ │ │ ldc 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xfbd3ffff │ │ │ │ ldrb r4, [r1, r4] │ │ │ │ movs r0, r7 │ │ │ │ bl 5d2592 │ │ │ │ - ldr r5, [pc, #344] @ (2026f0 ) │ │ │ │ + ldr r5, [pc, #664] @ (202830 ) │ │ │ │ movs r7, r4 │ │ │ │ strh r4, [r6, #40] @ 0x28 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [pc, #840] @ (2028e8 ) │ │ │ │ + ldr r5, [pc, #136] @ (202628 ) │ │ │ │ movs r7, r4 │ │ │ │ mrc 15, 0, APSR_nzcv, cr15, cr15, {7} │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ - ldr r4, [pc, #816] @ (2028dc ) │ │ │ │ + ldr r5, [pc, #112] @ (20261c ) │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r2, [pc, #3008] @ 203180 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -203037,15 +203031,15 @@ │ │ │ │ movs r2, #17 │ │ │ │ movt r2, #19 │ │ │ │ uxtb r3, r3 │ │ │ │ lsrs r2, r3 │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.w 202610 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3a7b54 │ │ │ │ + bl 3a7ba4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 202610 │ │ │ │ ldr.w r2, [pc, #2468] @ 20318c │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -203077,21 +203071,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #189 @ 0xbd │ │ │ │ beq.w 202610 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3a7b54 │ │ │ │ + bl 3a7ba4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 202610 │ │ │ │ b.n 2027e6 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3453d4 │ │ │ │ + bl 345424 │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ mov r7, r0 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 202632 │ │ │ │ ldr.w r3, [pc, #2340] @ 203194 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ @@ -203100,15 +203094,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 200200 │ │ │ │ b.n 202818 │ │ │ │ ldrb.w r6, [sl] │ │ │ │ mov r0, r6 │ │ │ │ - bl 33c588 │ │ │ │ + bl 33c5d8 │ │ │ │ ldr.w r3, [pc, #2308] @ 203198 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2033d0 │ │ │ │ ldr.w r3, [pc, #2296] @ 20319c │ │ │ │ @@ -203197,15 +203191,15 @@ │ │ │ │ add.w r6, r7, #8 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r7, #2] │ │ │ │ strh r3, [r7, #6] │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 3439a8 │ │ │ │ + bl 3439f8 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.n 202a18 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.n 202a18 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #26 │ │ │ │ @@ -203214,15 +203208,15 @@ │ │ │ │ strbeq r3, [r7, #3] │ │ │ │ strbne r3, [r7, #7] │ │ │ │ ldr.w r2, [r9, #488] @ 0x1e8 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ cmp.w r0, #16777216 @ 0x1000000 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ mov.w r3, #0 │ │ │ │ itt cs │ │ │ │ movcs r0, #0 │ │ │ │ movcs r1, r0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -203289,18 +203283,18 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2028c0 │ │ │ │ ldr.w r0, [pc, #1820] @ 2031b8 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2028c0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3a7b54 │ │ │ │ + bl 3a7ba4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2028c0 │ │ │ │ ldr.w r3, [pc, #1796] @ 2031bc │ │ │ │ movw r2, #2063 @ 0x80f │ │ │ │ ldr.w r1, [pc, #1792] @ 2031c0 │ │ │ │ ldr.w r0, [pc, #1792] @ 2031c4 │ │ │ │ add r3, pc │ │ │ │ @@ -203312,15 +203306,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ mov r2, r7 │ │ │ │ mvns r0, r0 │ │ │ │ and.w r0, r0, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 33c25c │ │ │ │ + bl 33c2ac │ │ │ │ cmp r0, #0 │ │ │ │ bge.w 2028c0 │ │ │ │ b.n 202810 │ │ │ │ ldr.w r3, [pc, #1696] @ 203198 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203334,15 +203328,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2028c0 │ │ │ │ ldr.w r0, [pc, #1708] @ 2031cc │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2028c0 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ands.w r3, r3, #1 │ │ │ │ bne.w 203258 │ │ │ │ ldrb.w r8, [r4, #50] @ 0x32 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -203359,20 +203353,20 @@ │ │ │ │ mov.w r2, r2, lsl #7 │ │ │ │ strb r2, [r7, #1] │ │ │ │ mov r2, r9 │ │ │ │ it ge │ │ │ │ movge.w r2, #256 @ 0x100 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r2, [r6, #584] @ 0x248 │ │ │ │ - bl 430da8 │ │ │ │ + bl 430df8 │ │ │ │ movs r1, #8 │ │ │ │ ldr.w r2, [r6, #580] @ 0x244 │ │ │ │ adds r0, r7, r1 │ │ │ │ movs r3, #32 │ │ │ │ - bl 430da8 │ │ │ │ + bl 430df8 │ │ │ │ str.w r8, [r7, #32] │ │ │ │ add.w r3, r7, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r6, #572] @ 0x23c │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r1 │ │ │ │ blx 17f72c │ │ │ │ @@ -203400,15 +203394,15 @@ │ │ │ │ b.n 2028c0 │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r6, #597] @ 0x255 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 3a7ccc │ │ │ │ + bl 3a7d1c │ │ │ │ b.n 2028c0 │ │ │ │ ldrb.w r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 2028c0 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r7, #536] @ 0x218 │ │ │ │ and.w r3, r3, r2, lsr #1 │ │ │ │ @@ -203420,15 +203414,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2028c0 │ │ │ │ ldrb.w r3, [r7, #597] @ 0x255 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2037b8 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3a7e48 │ │ │ │ + bl 3a7e98 │ │ │ │ strb.w r6, [r7, #596] @ 0x254 │ │ │ │ b.n 2028c0 │ │ │ │ ldr.w r3, [pc, #1368] @ 203198 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2028c0 │ │ │ │ @@ -203441,37 +203435,37 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2028c0 │ │ │ │ ldr.w r0, [pc, #1388] @ 2031d4 │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2028c0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ str r3, [r7, #4] │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3439a8 │ │ │ │ + bl 3439f8 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 20322e │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 202ca0 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 202810 │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #496] @ 0x1f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 203200 │ │ │ │ lsrs r0, r0, #24 │ │ │ │ @@ -203490,34 +203484,34 @@ │ │ │ │ strb r2, [r7, #7] │ │ │ │ asrs r3, r3, #8 │ │ │ │ strb r3, [r7, #6] │ │ │ │ b.n 2028c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1fe59c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 33d7cc │ │ │ │ + bl 33d81c │ │ │ │ ldr.w r1, [pc, #1224] @ 2031d8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 343b74 │ │ │ │ + bl 343bc4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 202818 │ │ │ │ ldr.w r3, [r6, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 202810 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3a7b54 │ │ │ │ + bl 3a7ba4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 203126 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r6, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ beq.w 203366 │ │ │ │ movs r6, #0 │ │ │ │ @@ -203599,15 +203593,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2028c0 │ │ │ │ ldr r0, [pc, #960] @ (2031e0 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2028c0 │ │ │ │ ldr.w r3, [r6, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 202810 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 203650 │ │ │ │ @@ -203615,15 +203609,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ beq.w 2030e6 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ - bl 3a7b54 │ │ │ │ + bl 3a7ba4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2036f0 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r6, #492] @ 0x1ec │ │ │ │ cmp r2, #5 │ │ │ │ beq.w 2032ce │ │ │ │ @@ -203648,15 +203642,15 @@ │ │ │ │ bne.w 202810 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 202810 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3439a8 │ │ │ │ + bl 3439f8 │ │ │ │ movw r3, #3841 @ 0xf01 │ │ │ │ movt r3, #1 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ lsrs r3, r3, #2 │ │ │ │ @@ -203691,30 +203685,30 @@ │ │ │ │ bne.w 20349c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 17fe94 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 3439a8 │ │ │ │ + bl 3439f8 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 20322e │ │ │ │ ldrb.w r3, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 202f40 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 202810 │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #496] @ 0x1f0 │ │ │ │ movs r2, #0 │ │ │ │ lsrs r3, r3, #24 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -203797,39 +203791,39 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2028c0 │ │ │ │ ldr r0, [pc, #436] @ (2031f0 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2028c0 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr.w r9, [r4, #4] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldrb.w r8, [r4, #49] @ 0x31 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ ldrb.w r6, [r4, #50] @ 0x32 │ │ │ │ - bl 3439a8 │ │ │ │ + bl 3439f8 │ │ │ │ ldr r3, [pc, #304] @ (203198 ) │ │ │ │ and.w r8, r8, #2 │ │ │ │ and.w r6, r6, #15 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 203426 │ │ │ │ ldr.w r2, [r9, #488] @ 0x1e8 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ cmp r6, #1 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ beq.w 203242 │ │ │ │ cmp r6, #2 │ │ │ │ beq.w 203236 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 202810 │ │ │ │ @@ -203852,15 +203846,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (2031b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 202810 │ │ │ │ ldr r0, [pc, #284] @ (2031f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.w 202810 │ │ │ │ ldr r0, [pc, #276] @ (2031fc ) │ │ │ │ movs r2, #4 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #704 @ 0x2c0 │ │ │ │ ldr.w r1, [r0], #4 │ │ │ │ @@ -203881,15 +203875,15 @@ │ │ │ │ add r2, sp, #28 │ │ │ │ bl 200e04 │ │ │ │ adds r0, #1 │ │ │ │ bne.w 202a40 │ │ │ │ b.w 202810 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 3439a8 │ │ │ │ + bl 3439f8 │ │ │ │ mov.w r2, #63744 @ 0xf900 │ │ │ │ movt r2, #21 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r3, r0, r3 │ │ │ │ ittt cc │ │ │ │ @@ -203931,72 +203925,72 @@ │ │ │ │ movs r0, r7 │ │ │ │ asrs r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r0] │ │ │ │ + ldrsh r0, [r2, r1] │ │ │ │ movs r3, r6 │ │ │ │ - orrs r6, r4 │ │ │ │ + muls r6, r6 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [pc, #496] @ (20339c ) │ │ │ │ + ldr r6, [pc, #816] @ (2034dc ) │ │ │ │ movs r7, r4 │ │ │ │ lsrs r0, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #64] @ (2031fc ) │ │ │ │ + ldr r4, [pc, #384] @ (20333c ) │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r0, [r0, r1] │ │ │ │ + ldrb r0, [r2, r2] │ │ │ │ movs r3, r6 │ │ │ │ - adcs r6, r4 │ │ │ │ + sbcs r6, r6 │ │ │ │ movs r7, r4 │ │ │ │ - blxns r6 │ │ │ │ + ldr r0, [pc, #16] @ (2031d8 ) │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #816] @ (203500 ) │ │ │ │ + ldr r4, [pc, #112] @ (203240 ) │ │ │ │ movs r7, r4 │ │ │ │ movs r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #336] @ (203328 ) │ │ │ │ + ldr r1, [pc, #656] @ (203468 ) │ │ │ │ movs r7, r4 │ │ │ │ lsrs r1, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #136] @ (20326c ) │ │ │ │ + ldr r0, [pc, #456] @ (2033ac ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldr r0, [r3, r3] │ │ │ │ movs r3, r6 │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r8 │ │ │ │ + mov r4, r2 │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - add r4, fp │ │ │ │ + add ip, r5 │ │ │ │ movs r7, r4 │ │ │ │ - ldrsb r6, [r2, r0] │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ movs r3, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ b.n 202ccc │ │ │ │ ldr.w r3, [r9, #536] @ 0x218 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r6, r3, #16 │ │ │ │ - bl 344434 │ │ │ │ + bl 344484 │ │ │ │ orr.w r3, r6, #128 @ 0x80 │ │ │ │ cmp r0, #0 │ │ │ │ it eq │ │ │ │ moveq r6, r3 │ │ │ │ b.w 202988 │ │ │ │ ldr.w r3, [pc, #1480] @ 2037f8 │ │ │ │ b.w 202870 │ │ │ │ @@ -204053,20 +204047,20 @@ │ │ │ │ adds r2, r7, r3 │ │ │ │ movs r1, #178 @ 0xb2 │ │ │ │ strb r1, [r2, #3] │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 2028c0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3a7b54 │ │ │ │ + bl 3a7ba4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 202e6e │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 3439a8 │ │ │ │ + bl 3439f8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ mov.w r0, #63744 @ 0xf900 │ │ │ │ movt r0, #21 │ │ │ │ cmp r0, r1 │ │ │ │ sbcs r3, r2 │ │ │ │ bcc.w 202e6e │ │ │ │ @@ -204077,15 +204071,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 200200 │ │ │ │ b.w 202810 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3a79dc │ │ │ │ + bl 3a7a2c │ │ │ │ ldrb.w r3, [r6, #541] @ 0x21d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 203486 │ │ │ │ mov.w r8, r0, lsl #1 │ │ │ │ movs r3, #2 │ │ │ │ strb.w r5, [r6, #541] @ 0x21d │ │ │ │ b.n 202de6 │ │ │ │ @@ -204098,24 +204092,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2028ba │ │ │ │ ldr.w r0, [pc, #1208] @ 20380c │ │ │ │ ubfx r1, r1, #1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrb.w r1, [r4, #49] @ 0x31 │ │ │ │ b.w 2028ba │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3a7b54 │ │ │ │ + bl 3a7ba4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 202d48 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 3439a8 │ │ │ │ + bl 3439f8 │ │ │ │ movw r2, #63745 @ 0xf901 │ │ │ │ movt r2, #21 │ │ │ │ mov.w r8, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ ite cc │ │ │ │ @@ -204135,15 +204129,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 202954 │ │ │ │ ldr.w r0, [pc, #1112] @ 203814 │ │ │ │ mov r3, r2 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ b.w 202954 │ │ │ │ ldr.w r3, [pc, #1092] @ 203818 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2028a2 │ │ │ │ @@ -204151,29 +204145,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2028a2 │ │ │ │ ldr.w r0, [pc, #1068] @ 20381c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.w 2028a2 │ │ │ │ ldr.w r1, [pc, #1056] @ 203820 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 202fcc │ │ │ │ ldr r1, [pc, #1020] @ (203808 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 202fcc │ │ │ │ ldr.w r0, [pc, #1036] @ 203824 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ b.n 202fcc │ │ │ │ ldr.w r3, [pc, #1024] @ 203828 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 203078 │ │ │ │ @@ -204183,15 +204177,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 203078 │ │ │ │ ldr r0, [pc, #1000] @ (20382c ) │ │ │ │ mov.w r3, r8, lsr #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 203078 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2028c0 │ │ │ │ movs r6, #0 │ │ │ │ b.w 202c2e │ │ │ │ cmp r2, #177 @ 0xb1 │ │ │ │ beq.w 20362c │ │ │ │ @@ -204223,47 +204217,47 @@ │ │ │ │ ldr r3, [pc, #860] @ (203808 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 202f10 │ │ │ │ ldr r0, [pc, #892] @ (203834 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 202f10 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ strd r1, r1, [sp, #48] @ 0x30 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r6, #492] @ 0x1ec │ │ │ │ cmp.w r9, #5 │ │ │ │ beq.w 20375e │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r8, [r6, #488] @ 0x1e8 │ │ │ │ ldr.w r0, [r6, #132] @ 0x84 │ │ │ │ mov r1, r8 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #120] @ 0x78 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ strh.w r0, [sp, #42] @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #124] @ 0x7c │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #552] @ 0x228 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #560] @ 0x230 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 203682 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ adds r0, r7, #4 │ │ │ │ @@ -204389,17 +204383,17 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ subs r3, #3 │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 2028c0 │ │ │ │ movs r3, #5 │ │ │ │ b.n 2032ac │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34535c │ │ │ │ + bl 3453ac │ │ │ │ ldr.w r1, [r6, #488] @ 0x1e8 │ │ │ │ - bl 462b60 │ │ │ │ + bl 462bb0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cbz r0, 20369c │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r0, r2 │ │ │ │ it ls │ │ │ │ movls r3, r0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -204428,15 +204422,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 20356e │ │ │ │ ldr r0, [pc, #356] @ (20384c ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 20356e │ │ │ │ ldr r2, [pc, #348] @ (203850 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -204455,30 +204449,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 203298 │ │ │ │ ldr r0, [pc, #300] @ (203858 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 203298 │ │ │ │ ldr r3, [pc, #292] @ (20385c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20361a │ │ │ │ ldr r3, [pc, #196] @ (203808 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20361a │ │ │ │ ldr r0, [pc, #272] @ (203860 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r9, [r6, #576] @ 0x240 │ │ │ │ b.n 20361a │ │ │ │ ldr r3, [pc, #156] @ (2037fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 202810 │ │ │ │ @@ -204490,15 +204484,15 @@ │ │ │ │ ldr r3, [pc, #144] @ (203808 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 202810 │ │ │ │ ldr r0, [pc, #228] @ (203868 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.w 202810 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 202810 │ │ │ │ ldr r3, [pc, #212] @ (20386c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -204506,18 +204500,18 @@ │ │ │ │ ldr r3, [pc, #100] @ (203808 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 202810 │ │ │ │ ldr r0, [pc, #192] @ (203870 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.w 202810 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 3a79dc │ │ │ │ + bl 3a7a2c │ │ │ │ cbz r0, 2037dc │ │ │ │ ldr r3, [pc, #176] @ (203874 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #40] @ 0x28 │ │ │ │ @@ -204542,75 +204536,75 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r0, r4 │ │ │ │ + muls r0, r6 │ │ │ │ movs r7, r4 │ │ │ │ subs r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4 │ │ │ │ + lsrs r4, r6 │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r6, r7 │ │ │ │ + bics r6, r1 │ │ │ │ movs r7, r4 │ │ │ │ adds r0, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r2, r5 │ │ │ │ + sbcs r2, r7 │ │ │ │ movs r7, r4 │ │ │ │ movs r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r6 │ │ │ │ + lsrs r2, r0 │ │ │ │ movs r7, r4 │ │ │ │ lsrs r0, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r1 │ │ │ │ + lsls r2, r3 │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, r2] │ │ │ │ + str r4, [r5, r3] │ │ │ │ movs r3, r6 │ │ │ │ - adds r5, #194 @ 0xc2 │ │ │ │ + adds r6, #18 │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #224 @ 0xe0 │ │ │ │ + subs r6, #48 @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #176 @ 0xb0 │ │ │ │ + subs r5, #0 │ │ │ │ movs r7, r4 │ │ │ │ subs r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #118 @ 0x76 │ │ │ │ + subs r3, #198 @ 0xc6 │ │ │ │ movs r7, r4 │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #250 @ 0xfa │ │ │ │ + subs r4, #74 @ 0x4a │ │ │ │ movs r7, r4 │ │ │ │ subs r0, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #104 @ 0x68 │ │ │ │ + subs r4, #184 @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #70 @ 0x46 │ │ │ │ + subs r3, #150 @ 0x96 │ │ │ │ movs r7, r4 │ │ │ │ adds r2, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #104] @ (2038e8 ) │ │ │ │ + ldr r7, [pc, #424] @ (203a28 ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, #64 @ 0x40 │ │ │ │ + adds r4, #144 @ 0x90 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #134 @ 0x86 │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -204620,17 +204614,17 @@ │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 2038ca │ │ │ │ cbnz r1, 2038e0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 33d954 │ │ │ │ + bl 33d9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 201924 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ff4e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1fe5c0 │ │ │ │ @@ -204652,46 +204646,46 @@ │ │ │ │ ldr r1, [pc, #20] @ (203918 ) │ │ │ │ ldr r0, [pc, #20] @ (20391c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #724 @ 0x2d4 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - ldr r5, [pc, #1016] @ (203d10 ) │ │ │ │ + ldr r6, [pc, #312] @ (203a50 ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r3, #36 @ 0x24 │ │ │ │ + adds r3, #116 @ 0x74 │ │ │ │ movs r7, r4 │ │ │ │ - adds r4, #118 @ 0x76 │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 44810c │ │ │ │ + bl 44815c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.n 2039a6 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2039be │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 20397c │ │ │ │ cbnz r1, 20398e │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 33d954 │ │ │ │ + bl 33d9a4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 1fecbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1fe5c0 │ │ │ │ @@ -204725,35 +204719,35 @@ │ │ │ │ ldr r0, [pc, #36] @ (2039ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #336] @ (203b2c ) │ │ │ │ + ldr r5, [pc, #656] @ (203c6c ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r2, #122 @ 0x7a │ │ │ │ + adds r2, #202 @ 0xca │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #240 @ 0xf0 │ │ │ │ + subs r6, #64 @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r5, [pc, #240] @ (203ad8 ) │ │ │ │ + ldr r5, [pc, #560] @ (203c18 ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r2, #98 @ 0x62 │ │ │ │ + adds r2, #178 @ 0xb2 │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #180 @ 0xb4 │ │ │ │ + adds r4, #4 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 44810c │ │ │ │ + bl 44815c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.n 203a8a │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 203aa2 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ @@ -204808,25 +204802,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (203ad0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #448] @ (203c80 ) │ │ │ │ + ldr r4, [pc, #768] @ (203dc0 ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r1, #150 @ 0x96 │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #12 │ │ │ │ + subs r5, #92 @ 0x5c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [pc, #352] @ (203c2c ) │ │ │ │ + ldr r4, [pc, #672] @ (203d6c ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r1, #126 @ 0x7e │ │ │ │ + adds r1, #206 @ 0xce │ │ │ │ movs r7, r4 │ │ │ │ - adds r2, #184 @ 0xb8 │ │ │ │ + adds r3, #8 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #292] @ (203c08 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -204849,15 +204843,15 @@ │ │ │ │ bl 1fe59c │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 203b76 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 3a7b54 │ │ │ │ + bl 3a7ba4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 203b88 │ │ │ │ ldrb.w r3, [r4, #384] @ 0x180 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #384] @ 0x180 │ │ │ │ cbnz r3, 203b36 │ │ │ │ ldrb.w r3, [r4, #385] @ 0x181 │ │ │ │ @@ -204881,15 +204875,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 203afc │ │ │ │ ldr r0, [pc, #176] @ (203c18 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 203afc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 203bd0 │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ @@ -204898,26 +204892,26 @@ │ │ │ │ b.n 2039f0 │ │ │ │ mvn.w r1, #122 @ 0x7a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2039f0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 33d7cc │ │ │ │ + bl 33d81c │ │ │ │ ldr r1, [pc, #108] @ (203c1c ) │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 343b74 │ │ │ │ + bl 343bc4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -204931,15 +204925,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (203c14 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 203b7a │ │ │ │ ldr r0, [pc, #60] @ (203c24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 203b7a │ │ │ │ ldr r3, [pc, #56] @ (203c28 ) │ │ │ │ movw r2, #527 @ 0x20f │ │ │ │ ldr r1, [pc, #52] @ (203c2c ) │ │ │ │ ldr r0, [pc, #56] @ (203c30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -204951,26 +204945,26 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #112 @ 0x70 │ │ │ │ + subs r4, #192 @ 0xc0 │ │ │ │ movs r7, r4 │ │ │ │ ldmia r2!, {r0, r1} │ │ │ │ vqrdmlah.s , , d16[0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r4, #114 @ 0x72 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [pc, #48] @ (203c5c ) │ │ │ │ + ldr r3, [pc, #368] @ (203d9c ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r0, #50 @ 0x32 │ │ │ │ + adds r0, #130 @ 0x82 │ │ │ │ movs r7, r4 │ │ │ │ - adds r1, #108 @ 0x6c │ │ │ │ + adds r1, #188 @ 0xbc │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r0, #352] @ 0x160 │ │ │ │ @@ -204989,17 +204983,17 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2039f0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 33d954 │ │ │ │ + bl 33d9a4 │ │ │ │ ldr r1, [pc, #108] @ (203cf0 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 203c62 │ │ │ │ @@ -205014,22 +205008,22 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 203c62 │ │ │ │ ldr r0, [pc, #88] @ (203cfc ) │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 203c62 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 33d958 │ │ │ │ + bl 33d9a8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2039f0 │ │ │ │ ldr r3, [pc, #40] @ (203d00 ) │ │ │ │ @@ -205045,21 +205039,21 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #158 @ 0x9e │ │ │ │ + subs r3, #238 @ 0xee │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [pc, #152] @ (203d9c ) │ │ │ │ + ldr r2, [pc, #472] @ (203edc ) │ │ │ │ movs r3, r6 │ │ │ │ - cmp r7, #76 @ 0x4c │ │ │ │ + cmp r7, #156 @ 0x9c │ │ │ │ movs r7, r4 │ │ │ │ - adds r0, #158 @ 0x9e │ │ │ │ + adds r0, #238 @ 0xee │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r3, r1 │ │ │ │ @@ -205090,33 +205084,33 @@ │ │ │ │ strd r3, r2, [r4, #368] @ 0x170 │ │ │ │ bl 1fecbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1fe5c0 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 33d954 │ │ │ │ + bl 33d9a4 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 203dc2 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 203d48 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ff4e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1fe5c0 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 33d958 │ │ │ │ + bl 33d9a8 │ │ │ │ ldr.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r2, 203dc2 │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 203d3e │ │ │ │ b.n 203d8e │ │ │ │ @@ -205135,43 +205129,43 @@ │ │ │ │ ldr r0, [pc, #36] @ (203e08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #824 @ 0x338 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #224] @ (203ed8 ) │ │ │ │ + ldr r1, [pc, #544] @ (204018 ) │ │ │ │ movs r3, r6 │ │ │ │ - cmp r6, #94 @ 0x5e │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ movs r7, r4 │ │ │ │ - cmp r7, #152 @ 0x98 │ │ │ │ + cmp r7, #232 @ 0xe8 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [pc, #128] @ (203e84 ) │ │ │ │ + ldr r1, [pc, #448] @ (203fc4 ) │ │ │ │ movs r3, r6 │ │ │ │ - cmp r6, #70 @ 0x46 │ │ │ │ + cmp r6, #150 @ 0x96 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r7, #152 @ 0x98 │ │ │ │ + cmp r7, #232 @ 0xe8 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2fc730 │ │ │ │ + bl 2fc780 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r3, [r4, #368] @ 0x170 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #376] @ 0x178 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ add.w r6, r4, #388 @ 0x184 │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ str.w r0, [r4, #380] @ 0x17c │ │ │ │ cbz r0, 203e8c │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 203ece │ │ │ │ @@ -205186,68 +205180,68 @@ │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 451138 │ │ │ │ + bl 451188 │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 203ec0 │ │ │ │ ldrb.w r2, [r4, #350] @ 0x15e │ │ │ │ cbz r2, 203e9c │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 451138 │ │ │ │ + b.w 451188 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r2, r0 │ │ │ │ str.w r0, [r4, #392] @ 0x188 │ │ │ │ cmp r1, r0 │ │ │ │ bcc.n 203ee4 │ │ │ │ ldr.w r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc0f4 │ │ │ │ + bl 2fc144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 203e8c │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc0f4 │ │ │ │ + bl 2fc144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 203e8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 3453d4 │ │ │ │ + bl 345424 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ str.w r3, [r4, #388] @ 0x184 │ │ │ │ b.n 203e54 │ │ │ │ ldr r3, [pc, #20] @ (203efc ) │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ ldr r1, [pc, #20] @ (203f00 ) │ │ │ │ ldr r0, [pc, #24] @ (203f04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #868 @ 0x364 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #96] @ (203f60 ) │ │ │ │ + ldr r0, [pc, #416] @ (2040a0 ) │ │ │ │ movs r3, r6 │ │ │ │ - cmp r5, #62 @ 0x3e │ │ │ │ + cmp r5, #142 @ 0x8e │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #140 @ 0x8c │ │ │ │ + subs r1, #220 @ 0xdc │ │ │ │ movs r7, r4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #600] @ 0x258 │ │ │ │ cbnz r3, 203f1c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -205271,17 +205265,17 @@ │ │ │ │ str.w r2, [r5, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 203fbc │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 204024 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add.w r7, r5, #416 @ 0x1a0 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 33d954 │ │ │ │ + bl 33d9a4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ mov.w lr, r0, lsr #9 │ │ │ │ sub.w r1, r1, lr │ │ │ │ adds.w r3, r3, lr │ │ │ │ @@ -205299,50 +205293,50 @@ │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ cbnz r1, 203fc4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1fecbc │ │ │ │ mov r0, r5 │ │ │ │ bl 1fe5c0 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ - bl 445928 │ │ │ │ + bl 445978 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 17e520 │ │ │ │ mov r0, r5 │ │ │ │ bl 1ff4e8 │ │ │ │ b.n 203fa4 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ - bl 33d7cc │ │ │ │ + bl 33d81c │ │ │ │ add.w r3, r4, #20 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 451138 │ │ │ │ + bl 451188 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (20404c ) │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ - bl 343a44 │ │ │ │ + bl 343a94 │ │ │ │ str.w r0, [r5, #352] @ 0x160 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -205361,32 +205355,32 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #892 @ 0x37c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - mov r8, r9 │ │ │ │ + bx r3 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r3, #238 @ 0xee │ │ │ │ + cmp r4, #62 @ 0x3e │ │ │ │ movs r7, r4 │ │ │ │ - cmp r5, #64 @ 0x40 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (2041bc ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ - bl 44810c │ │ │ │ + bl 44815c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.w 2041a2 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20418a │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ @@ -205416,15 +205410,15 @@ │ │ │ │ sbcs r2, r0 │ │ │ │ mov.w r2, #1 │ │ │ │ it cc │ │ │ │ movcc r3, r1 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r3, [r4, #392] @ 0x188 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ - bl 451138 │ │ │ │ + bl 451188 │ │ │ │ ldr r3, [pc, #212] @ (2041c0 ) │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 204166 │ │ │ │ mov r0, r4 │ │ │ │ @@ -205457,15 +205451,15 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1fe5c0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 3453d4 │ │ │ │ + bl 345424 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 2040c4 │ │ │ │ ldr r3, [pc, #92] @ (2041c4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -205474,15 +205468,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2040f8 │ │ │ │ ldr r0, [pc, #80] @ (2041cc ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ b.n 2040f8 │ │ │ │ ldr r3, [pc, #68] @ (2041d0 ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr r1, [pc, #64] @ (2041d4 ) │ │ │ │ ldr r0, [pc, #68] @ (2041d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -205504,55 +205498,55 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #30 │ │ │ │ + adds r7, #110 @ 0x6e │ │ │ │ movs r7, r4 │ │ │ │ - cmp r0, lr │ │ │ │ + cmp r8, r8 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r2, #150 @ 0x96 │ │ │ │ + cmp r2, #230 @ 0xe6 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r3, #208 @ 0xd0 │ │ │ │ + cmp r4, #32 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r0, fp │ │ │ │ + cmp r8, r5 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ + cmp r2, #206 @ 0xce │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + adds r6, #68 @ 0x44 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #420] @ (20439c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 204384 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1fe59c │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 2042cc │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2042ba │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 3a7b54 │ │ │ │ + bl 3a7ba4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2042e4 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ and.w r2, r3, #127 @ 0x7f │ │ │ │ cmp r3, #143 @ 0x8f │ │ │ │ it ne │ │ │ │ @@ -205617,44 +205611,44 @@ │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 20405c │ │ │ │ mvn.w r1, #122 @ 0x7a │ │ │ │ b.n 2042da │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 33d7cc │ │ │ │ + bl 33d81c │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ cbz r3, 204360 │ │ │ │ ldr r1, [pc, #160] @ (2043a8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ - bl 343b74 │ │ │ │ + bl 343bc4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 33d7cc │ │ │ │ + bl 33d81c │ │ │ │ ldr r3, [pc, #108] @ (2043ac ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add r3, pc │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -205674,15 +205668,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (2043b8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2042d6 │ │ │ │ ldr r0, [pc, #64] @ (2043bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2042d6 │ │ │ │ ldr r3, [pc, #56] @ (2043c0 ) │ │ │ │ movw r2, #605 @ 0x25d │ │ │ │ ldr r1, [pc, #56] @ (2043c4 ) │ │ │ │ ldr r0, [pc, #56] @ (2043c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -205699,21 +205693,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #96 @ 0x60 │ │ │ │ + adds r5, #176 @ 0xb0 │ │ │ │ movs r7, r4 │ │ │ │ - muls r6, r6 │ │ │ │ + mvns r6, r0 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, #156 @ 0x9c │ │ │ │ + cmp r0, #236 @ 0xec │ │ │ │ movs r7, r4 │ │ │ │ - cmp r1, #214 @ 0xd6 │ │ │ │ + cmp r2, #38 @ 0x26 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r3, r1 │ │ │ │ @@ -205729,28 +205723,28 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 20405c │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 33d954 │ │ │ │ + bl 33d9a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 20405c │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 33d958 │ │ │ │ + bl 33d9a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 20405c │ │ │ │ ldr r3, [pc, #20] @ (204454 ) │ │ │ │ @@ -205758,19 +205752,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (204458 ) │ │ │ │ ldr r0, [pc, #20] @ (20445c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #964 @ 0x3c4 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - cmp r6, r7 │ │ │ │ + orrs r6, r1 │ │ │ │ movs r3, r6 │ │ │ │ - movs r7, #228 @ 0xe4 │ │ │ │ + cmp r0, #52 @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r1, #54 @ 0x36 │ │ │ │ + cmp r1, #134 @ 0x86 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r0, [r0, #368] @ 0x170 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -205898,15 +205892,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2045f0 │ │ │ │ mov r3, r6 │ │ │ │ add.w r2, r4, #380 @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ - bl 343ad8 │ │ │ │ + bl 343b28 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ite eq │ │ │ │ mvneq.w r0, #4 │ │ │ │ movne r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -205925,25 +205919,25 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2045be │ │ │ │ ldr r0, [pc, #28] @ (204624 ) │ │ │ │ ldrb.w r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2045be │ │ │ │ strh r2, [r5, #6] │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #140 @ 0x8c │ │ │ │ + adds r4, #220 @ 0xdc │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r1 │ │ │ │ @@ -206006,15 +206000,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ rsb r0, lr, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 33c5b8 │ │ │ │ + bl 33c608 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ bne.n 204694 │ │ │ │ strd r0, r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -206036,15 +206030,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 20469c │ │ │ │ ldr r0, [pc, #64] @ (20475c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 20469c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #48] @ (204760 ) │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #48] @ (204764 ) │ │ │ │ ldr r0, [pc, #48] @ (204768 ) │ │ │ │ @@ -206062,21 +206056,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #31] │ │ │ │ movs r0, r7 │ │ │ │ adds r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + adds r4, #50 @ 0x32 │ │ │ │ movs r7, r4 │ │ │ │ - bics r6, r4 │ │ │ │ + mvns r6, r6 │ │ │ │ movs r3, r6 │ │ │ │ - adds r3, #176 @ 0xb0 │ │ │ │ + adds r4, #0 │ │ │ │ movs r7, r4 │ │ │ │ - movs r6, #50 @ 0x32 │ │ │ │ + movs r6, #130 @ 0x82 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (204858 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -206137,15 +206131,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2047b0 │ │ │ │ ldr r0, [pc, #88] @ (204868 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2047b0 │ │ │ │ ldr r0, [pc, #80] @ (20486c ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 204792 │ │ │ │ @@ -206153,15 +206147,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 204792 │ │ │ │ ldr r0, [pc, #64] @ (204870 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 204792 │ │ │ │ ldr r3, [pc, #48] @ (204874 ) │ │ │ │ movw r2, #385 @ 0x181 │ │ │ │ ldr r1, [pc, #48] @ (204878 ) │ │ │ │ ldr r0, [pc, #48] @ (20487c ) │ │ │ │ add r3, pc │ │ │ │ @@ -206174,25 +206168,25 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #120 @ 0x78 │ │ │ │ + adds r3, #200 @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ cmp r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #24 │ │ │ │ + adds r3, #104 @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r2, r2 │ │ │ │ + cmn r2, r4 │ │ │ │ movs r3, r6 │ │ │ │ - adds r2, #156 @ 0x9c │ │ │ │ + adds r2, #236 @ 0xec │ │ │ │ movs r7, r4 │ │ │ │ - movs r5, #52 @ 0x34 │ │ │ │ + movs r5, #132 @ 0x84 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r0, [r0, #368] @ 0x170 │ │ │ │ b.w 17e520 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -206312,34 +206306,34 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2049a4 │ │ │ │ ldr r0, [pc, #36] @ (2049e4 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2049a4 │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #23] │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #56 @ 0x38 │ │ │ │ + movs r0, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #254 @ 0xfe │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #4] @ (2049f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 204a48 │ │ │ │ @@ -206349,34 +206343,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (204a50 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #56] @ (204a54 ) │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #52] @ (204a58 ) │ │ │ │ ldr.w r2, [r0, #524] @ 0x20c │ │ │ │ add r4, pc │ │ │ │ str.w r2, [r0, #520] @ 0x208 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1ffa10 │ │ │ │ nop │ │ │ │ - lsrs r6, r1 │ │ │ │ + asrs r6, r3 │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, r2, r1 │ │ │ │ + subs r0, r4, r2 │ │ │ │ movs r7, r4 │ │ │ │ - subs r0, r5, r1 │ │ │ │ + subs r0, r7, r2 │ │ │ │ movs r7, r4 │ │ │ │ ldrb r6, [r5, #17] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ b.w 1fdf68 │ │ │ │ ldr.w ip, [pc, #16] @ 204a74 │ │ │ │ @@ -206399,25 +206393,25 @@ │ │ │ │ ldr r1, [pc, #132] @ (204b14 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #116] @ (204b18 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (204b1c ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #100] @ (204b20 ) │ │ │ │ ldr r2, [pc, #104] @ (204b24 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #100] @ (204b28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (204b2c ) │ │ │ │ @@ -206428,65 +206422,65 @@ │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #96] @ (204b34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #96] @ (204b38 ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r5, #52] @ 0x34 │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r1, [pc, #88] @ (204b3c ) │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 2ee6c4 │ │ │ │ + bl 2ee714 │ │ │ │ ldr r3, [pc, #76] @ (204b40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - eors r4, r1 │ │ │ │ + lsls r4, r3 │ │ │ │ movs r3, r6 │ │ │ │ - ldc 0, cr0, [lr, #148]! @ 0x94 │ │ │ │ - add r2, ip │ │ │ │ + cdp 0, 0, cr0, cr14, cr5, {1} │ │ │ │ + add sl, r6 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r7, r6 │ │ │ │ + subs r2, r1, r0 │ │ │ │ movs r7, r4 │ │ │ │ - adds r0, r2, r7 │ │ │ │ + subs r0, r4, r0 │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xffa1ffff │ │ │ │ lsrs r3, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ vminnm.f32 , , │ │ │ │ - push {r2, r3, r4, r6, r7} │ │ │ │ + push {r2, r3, r5, lr} │ │ │ │ movs r3, r5 │ │ │ │ - adds r1, #20 │ │ │ │ + adds r1, #100 @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ ldrb r2, [r5, #14] │ │ │ │ movs r0, r7 │ │ │ │ mov r4, r6 │ │ │ │ movs r0, r7 │ │ │ │ subs r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #372] @ 0x174 │ │ │ │ cbz r0, 204b6a │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 204b7e │ │ │ │ add sp, #8 │ │ │ │ @@ -206500,39 +206494,39 @@ │ │ │ │ ldr.w r3, [r1, #356] @ 0x164 │ │ │ │ cbnz r3, 204b96 │ │ │ │ ldr r2, [r1, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r1, #368] @ 0x170 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fc0f4 │ │ │ │ + b.w 2fc144 │ │ │ │ ldr r3, [pc, #20] @ (204bac ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #20] @ (204bb0 ) │ │ │ │ ldr r0, [pc, #20] @ (204bb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r7, #62 @ 0x3e │ │ │ │ + subs r7, #142 @ 0x8e │ │ │ │ movs r3, r6 │ │ │ │ - cmp r7, #72 @ 0x48 │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ movs r7, r4 │ │ │ │ - adds r0, #116 @ 0x74 │ │ │ │ + adds r0, #196 @ 0xc4 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r1, [r1, #372] @ 0x174 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ ldr.w r3, [r4, #372] @ 0x174 │ │ │ │ cbz r3, 204bde │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 204bf0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -206543,30 +206537,30 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ cbnz r3, 204c06 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #368] @ 0x170 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2fbb7c │ │ │ │ + b.w 2fbbcc │ │ │ │ ldr r3, [pc, #20] @ (204c1c ) │ │ │ │ movs r2, #50 @ 0x32 │ │ │ │ ldr r1, [pc, #20] @ (204c20 ) │ │ │ │ ldr r0, [pc, #20] @ (204c24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #206 @ 0xce │ │ │ │ + subs r7, #30 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r6, #216 @ 0xd8 │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - adds r0, #4 │ │ │ │ + adds r0, #84 @ 0x54 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #128] @ (204cb8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -206613,27 +206607,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 204c48 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (204ccc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 204c48 │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #9] │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb0dffff │ │ │ │ adds r0, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #118 @ 0x76 │ │ │ │ + cmp r7, #198 @ 0xc6 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #120] @ (204d58 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -206680,27 +206674,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 204cf0 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (204d6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 204cf0 │ │ │ │ ldrb r0, [r6, #6] │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #8 │ │ │ │ + cmp r7, #88 @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ cbz r2, 204d7e │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ b.n 204628 │ │ │ │ push {r3, lr} │ │ │ │ @@ -206712,31 +206706,31 @@ │ │ │ │ ldr r1, [pc, #16] @ (204da4 ) │ │ │ │ ldr r0, [pc, #20] @ (204da8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - subs r5, #72 @ 0x48 │ │ │ │ + subs r5, #152 @ 0x98 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r5, #82 @ 0x52 │ │ │ │ + cmp r5, #162 @ 0xa2 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r5, #7 │ │ │ │ + movs r0, #58 @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 3452f4 │ │ │ │ + bl 345344 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 34538c │ │ │ │ + bl 3453dc │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ beq.n 204e06 │ │ │ │ mov r7, r0 │ │ │ │ blx 17ec44 │ │ │ │ movs r1, #0 │ │ │ │ mul.w r0, r7, r0 │ │ │ │ subs r2, r0, #1 │ │ │ │ @@ -206744,15 +206738,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ ldr.w r2, [r4, #488] @ 0x1e8 │ │ │ │ sbcs r3, r5 │ │ │ │ itt cs │ │ │ │ movcs r0, r6 │ │ │ │ movcs r1, r5 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #20] @ (204e1c ) │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ @@ -206760,19 +206754,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (204e24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #206 @ 0xce │ │ │ │ + subs r5, #30 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r4, #216 @ 0xd8 │ │ │ │ + cmp r5, #40 @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r4, r4, #28 │ │ │ │ + lsls r4, r6, #29 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w ip, [pc, #1136] @ 2052ac │ │ │ │ mov r3, r0 │ │ │ │ @@ -206943,15 +206937,15 @@ │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ beq.w 204e8c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r1, [r3, #427] @ 0x1ab │ │ │ │ add.w r0, r3, #92 @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 33c06c │ │ │ │ + bl 33c0bc │ │ │ │ ubfx r2, r0, #8, #8 │ │ │ │ strb.w r0, [sp, #8] │ │ │ │ strb.w r2, [sp, #9] │ │ │ │ ubfx r2, r0, #16, #8 │ │ │ │ uxtb r0, r0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #5 │ │ │ │ @@ -206967,15 +206961,15 @@ │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ cmp r2, #20 │ │ │ │ it ne │ │ │ │ cmpne r2, #1 │ │ │ │ bhi.n 204fc4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 344434 │ │ │ │ + bl 344484 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 204f12 │ │ │ │ and.w r1, r2, #191 @ 0xbf │ │ │ │ cmp r1, #26 │ │ │ │ bne.w 204f12 │ │ │ │ @@ -207071,15 +207065,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 204eb0 │ │ │ │ ldr r0, [pc, #332] @ (2052d0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 204eb0 │ │ │ │ ldr.w r2, [r3, #368] @ 0x170 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ adds r1, #1 │ │ │ │ beq.n 2051ba │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -207197,27 +207191,27 @@ │ │ │ │ movs r0, r7 │ │ │ │ strb r2, [r4, #26] │ │ │ │ movs r0, r7 │ │ │ │ lsrs r0, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #0 │ │ │ │ + cmp r3, #80 @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ - subs r0, #80 @ 0x50 │ │ │ │ + subs r0, #160 @ 0xa0 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, #90 @ 0x5a │ │ │ │ + cmp r0, #170 @ 0xaa │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r6, r3 │ │ │ │ + subs r2, r0, r5 │ │ │ │ movs r7, r4 │ │ │ │ - subs r0, #60 @ 0x3c │ │ │ │ + subs r0, #140 @ 0x8c │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, #70 @ 0x46 │ │ │ │ + cmp r0, #150 @ 0x96 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r2, #26 │ │ │ │ + cmp r2, #106 @ 0x6a │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 002052ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -207261,15 +207255,15 @@ │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 2053a4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r9 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ - bl 3a962c │ │ │ │ + bl 3a967c │ │ │ │ ldrb.w r3, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 2053c4 │ │ │ │ cbnz r3, 2053c4 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cbnz r0, 2053c4 │ │ │ │ ldr r2, [pc, #136] @ (205408 ) │ │ │ │ @@ -207297,15 +207291,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 205362 │ │ │ │ ldr r0, [pc, #88] @ (205414 ) │ │ │ │ ldrb r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 205362 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbnz r1, 2053ce │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 20537c │ │ │ │ ldr r1, [pc, #72] @ (205418 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -207318,15 +207312,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2053c8 │ │ │ │ ldr r0, [pc, #56] @ (20541c ) │ │ │ │ ldrb.w r4, [sp, #64] @ 0x40 │ │ │ │ ldrb r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2053c8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r1, #14] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #13] │ │ │ │ @@ -207335,19 +207329,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, #12] │ │ │ │ movs r0, r7 │ │ │ │ asrs r0, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #28 │ │ │ │ + cmp r1, #108 @ 0x6c │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ + cmp r1, #138 @ 0x8a │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3784] @ 0xec8 │ │ │ │ ldr r2, [pc, #220] @ (205510 ) │ │ │ │ sub sp, #280 @ 0x118 │ │ │ │ @@ -207561,47 +207555,47 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 17fe94 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 205778 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3442c8 │ │ │ │ + bl 344318 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 205658 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3442c8 │ │ │ │ + bl 344318 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 20573c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ movs r1, #1 │ │ │ │ - bl 3442c8 │ │ │ │ + bl 344318 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2056f4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 3a962c │ │ │ │ + bl 3a967c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 2057b4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.w 205796 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #16 │ │ │ │ movw r1, #8822 @ 0x2276 │ │ │ │ - bl 3a962c │ │ │ │ + bl 3a967c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 20575a │ │ │ │ mov r6, r4 │ │ │ │ ldr.w r0, [r6, #104]! │ │ │ │ - bl 3443ac │ │ │ │ + bl 3443fc │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #1 │ │ │ │ bl 1d9f98 │ │ │ │ cbz r0, 205710 │ │ │ │ @@ -207634,15 +207628,15 @@ │ │ │ │ ldr r1, [pc, #416] @ (20589c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #697 @ 0x2b9 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #396] @ (2058a0 ) │ │ │ │ ldr r3, [pc, #376] @ (20588c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -207662,71 +207656,71 @@ │ │ │ │ ldr r1, [pc, #360] @ (2058ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #693 @ 0x2b5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 205710 │ │ │ │ ldr r3, [pc, #340] @ (2058b0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #340] @ (2058b4 ) │ │ │ │ ldr r1, [pc, #340] @ (2058b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #717 @ 0x2cd │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 205710 │ │ │ │ ldr r3, [pc, #320] @ (2058bc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #320] @ (2058c0 ) │ │ │ │ ldr r1, [pc, #324] @ (2058c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #687 @ 0x2af │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 205710 │ │ │ │ ldr r3, [pc, #304] @ (2058c8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #304] @ (2058cc ) │ │ │ │ ldr r1, [pc, #304] @ (2058d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #711 @ 0x2c7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 205710 │ │ │ │ ldr r3, [pc, #284] @ (2058d4 ) │ │ │ │ negs r1, r5 │ │ │ │ ldr r2, [pc, #284] @ (2058d8 ) │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2058dc ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #704 @ 0x2c0 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ adds r5, #1 │ │ │ │ beq.n 205710 │ │ │ │ ldr r1, [pc, #260] @ (2058e0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ b.n 205710 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #6 │ │ │ │ str.w r3, [sp, #49] @ 0x31 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ strb.w r3, [sp, #53] @ 0x35 │ │ │ │ strd r3, r3, [sp, #56] @ 0x38 │ │ │ │ @@ -207758,90 +207752,90 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2056e4 │ │ │ │ ldr r0, [pc, #160] @ (2058ec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2056e4 │ │ │ │ ldr r3, [pc, #152] @ (2058f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2056c4 │ │ │ │ ldr r3, [pc, #132] @ (2058e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2056c4 │ │ │ │ ldr r0, [pc, #128] @ (2058f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r1, [r4, #492] @ 0x1ec │ │ │ │ b.n 2056c4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r7, #1] │ │ │ │ movs r0, r7 │ │ │ │ strb r4, [r6, #1] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #224 @ 0xe0 │ │ │ │ + adds r4, #48 @ 0x30 │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #178 @ 0xb2 │ │ │ │ + movs r7, #2 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #226 @ 0xe2 │ │ │ │ + movs r4, #50 @ 0x32 │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ movs r0, r7 │ │ │ │ - adds r3, #152 @ 0x98 │ │ │ │ + adds r3, #232 @ 0xe8 │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #62 @ 0x3e │ │ │ │ + movs r6, #142 @ 0x8e │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #154 @ 0x9a │ │ │ │ + movs r3, #234 @ 0xea │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #122 @ 0x7a │ │ │ │ + adds r3, #202 @ 0xca │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #120 @ 0x78 │ │ │ │ + movs r6, #200 @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #124 @ 0x7c │ │ │ │ + movs r3, #204 @ 0xcc │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #92 @ 0x5c │ │ │ │ + adds r3, #172 @ 0xac │ │ │ │ movs r3, r6 │ │ │ │ - asrs r6, r6, #26 │ │ │ │ + asrs r6, r0, #28 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #94 @ 0x5e │ │ │ │ + movs r3, #174 @ 0xae │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #62 @ 0x3e │ │ │ │ + adds r3, #142 @ 0x8e │ │ │ │ movs r3, r6 │ │ │ │ - adds r0, r4, r4 │ │ │ │ + adds r0, r6, r5 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #64 @ 0x40 │ │ │ │ + movs r3, #144 @ 0x90 │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #30 │ │ │ │ + adds r3, #110 @ 0x6e │ │ │ │ movs r3, r6 │ │ │ │ - adds r6, r0, r3 │ │ │ │ + adds r6, r2, r4 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #30 │ │ │ │ + movs r3, #110 @ 0x6e │ │ │ │ movs r7, r4 │ │ │ │ - adds r4, r1, r3 │ │ │ │ + adds r4, r3, r4 │ │ │ │ movs r7, r4 │ │ │ │ cmp r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #216 @ 0xd8 │ │ │ │ + movs r6, #40 @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #134 @ 0x86 │ │ │ │ + movs r5, #214 @ 0xd6 │ │ │ │ movs r7, r4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r0, [sp, #4] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 205910 │ │ │ │ cmp r3, #4 │ │ │ │ ite ne │ │ │ │ @@ -207902,15 +207896,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ sub sp, #12 │ │ │ │ orn ip, r1, #127 @ 0x7f │ │ │ │ ldr.w r0, [r0, #128] @ 0x80 │ │ │ │ movs r1, #1 │ │ │ │ strb.w ip, [r3, #100] @ 0x64 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r3, [pc, #64] @ (2059ec ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2059c6 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -207930,24 +207924,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2059b2 │ │ │ │ ldr r0, [pc, #28] @ (2059f8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ldr r2, [r5, #80] @ 0x50 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #120 @ 0x78 │ │ │ │ + movs r4, #200 @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #132] @ (205a90 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -207955,25 +207949,25 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #260 @ 0x104 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ ldrb.w r3, [r4, #276] @ 0x114 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ subs r1, r0, r3 │ │ │ │ cmp r1, r2 │ │ │ │ ble.n 205a48 │ │ │ │ add r2, sp, #8 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 43abf0 │ │ │ │ + bl 43ac40 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 205a70 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #76] @ (205a98 ) │ │ │ │ ldr r3, [pc, #68] @ (205a94 ) │ │ │ │ add r2, pc │ │ │ │ @@ -207988,15 +207982,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb.w r3, [r4, #276] @ 0x114 │ │ │ │ add r0, r3 │ │ │ │ - bl 33c044 │ │ │ │ + bl 33c094 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ it ge │ │ │ │ cmpge r1, r0 │ │ │ │ ite ge │ │ │ │ movge r0, #1 │ │ │ │ movlt r0, #0 │ │ │ │ @@ -208008,15 +208002,15 @@ │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, #68] @ 0x44 │ │ │ │ movs r0, r7 │ │ │ │ ldr r0, [pc, #8] @ (205aa8 ) │ │ │ │ movs r1, #2 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f3104 │ │ │ │ + b.w 2f3154 │ │ │ │ nop │ │ │ │ strb r4, [r0, r7] │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -208025,22 +208019,22 @@ │ │ │ │ ldr r2, [pc, #76] @ (205b10 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (205b14 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #64] @ (205b18 ) │ │ │ │ ldr r1, [pc, #68] @ (205b1c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (205b20 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ @@ -208050,19 +208044,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + adds r1, #126 @ 0x7e │ │ │ │ movs r3, r6 │ │ │ │ - ble.n 205a2c │ │ │ │ + ble.n 205acc │ │ │ │ movs r5, r4 │ │ │ │ - adds r4, #46 @ 0x2e │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r7, r5] │ │ │ │ movs r7, r6 │ │ │ │ @@ -208095,47 +208089,47 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #320] @ (205cc4 ) │ │ │ │ ldr r1, [pc, #320] @ (205cc8 ) │ │ │ │ add.w r3, r5, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r8, r2 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #300] @ (205ccc ) │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #280] @ (205cd0 ) │ │ │ │ ldr r1, [pc, #284] @ (205cd4 ) │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2ef57c │ │ │ │ + bl 2ef5cc │ │ │ │ cbnz r0, 205bea │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -208213,41 +208207,41 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #134 @ 0x86 │ │ │ │ + adds r0, #214 @ 0xd6 │ │ │ │ movs r3, r6 │ │ │ │ - strh r4, [r1, #48] @ 0x30 │ │ │ │ + strh r4, [r3, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r3, #48] @ 0x30 │ │ │ │ + strh r6, [r5, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 206084 │ │ │ │ + b.n 206124 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 205fd0 │ │ │ │ + b.n 206070 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r6, [r0, r0] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ movs r5, r5 │ │ │ │ - bgt.n 205c04 │ │ │ │ + bgt.n 205ca4 │ │ │ │ movs r5, r4 │ │ │ │ - adds r3, #60 @ 0x3c │ │ │ │ + adds r3, #140 @ 0x8c │ │ │ │ movs r0, r5 │ │ │ │ strb r4, [r1, r1] │ │ │ │ movs r7, r6 │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + movs r2, #188 @ 0xbc │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #162 @ 0xa2 │ │ │ │ movs r7, r4 │ │ │ │ movs r2, #217 @ 0xd9 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #200 @ 0xc8 │ │ │ │ + movs r2, #24 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #214 @ 0xd6 │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ movs r7, r4 │ │ │ │ ldrb.w r3, [r0, #110] @ 0x6e │ │ │ │ ldrb.w r1, [r0, #97] @ 0x61 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ lsls r3, r3, #16 │ │ │ │ orr.w r3, r3, r1, lsl #8 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -208262,15 +208256,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #1 │ │ │ │ bls.n 205d48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -208324,61 +208318,61 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 205d84 │ │ │ │ ldr r0, [pc, #28] @ (205ddc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 205d84 │ │ │ │ nop │ │ │ │ ldr r6, [r3, #16] │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #240 @ 0xf0 │ │ │ │ + movs r1, #64 @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #56] @ 205e2c │ │ │ │ ldr r2, [pc, #56] @ (205e30 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (205e34 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r5, #250 @ 0xfa │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ movs r3, r6 │ │ │ │ - bge.n 205ee4 │ │ │ │ + bge.n 205d84 │ │ │ │ movs r5, r4 │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + adds r1, #74 @ 0x4a │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 205e90 │ │ │ │ sub sp, #8 │ │ │ │ @@ -208387,38 +208381,38 @@ │ │ │ │ ldr r1, [pc, #68] @ (205e98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #52] @ (205e9c ) │ │ │ │ add.w r2, r0, #1096 @ 0x448 │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 2f5ad8 │ │ │ │ + bl 2f5b28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r5, #162 @ 0xa2 │ │ │ │ + cmp r5, #242 @ 0xf2 │ │ │ │ movs r3, r6 │ │ │ │ - svc 16 │ │ │ │ + svc 96 @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ - udf #178 @ 0xb2 │ │ │ │ + svc 2 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r7, r4] │ │ │ │ + ldrh r2, [r1, r6] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #292] @ (205fd4 ) │ │ │ │ movs r1, #1 │ │ │ │ @@ -208434,24 +208428,24 @@ │ │ │ │ tst.w r3, #69 @ 0x45 │ │ │ │ beq.n 205f10 │ │ │ │ ldr.w r3, [r2, #148] @ 0x94 │ │ │ │ cbz r3, 205f26 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r2, #152 @ 0x98 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #1 │ │ │ │ mov.w r1, #1 │ │ │ │ ldrb.w r3, [r2, #136] @ 0x88 │ │ │ │ bls.n 205f82 │ │ │ │ cbnz r3, 205f10 │ │ │ │ ldr.w r0, [r2, #132] @ 0x84 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r3, [pc, #216] @ (205fd8 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 205fb0 │ │ │ │ movs r3, #1 │ │ │ │ @@ -208467,15 +208461,15 @@ │ │ │ │ cbnz r3, 205f5e │ │ │ │ ldrb.w r3, [r2, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 205f10 │ │ │ │ ldr.w r0, [r2, #132] @ 0x84 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r3, [pc, #156] @ (205fd8 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 205f8e │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #136] @ 0x88 │ │ │ │ @@ -208485,15 +208479,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r0, r2, #152 @ 0x98 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #1 │ │ │ │ mov.w r1, #1 │ │ │ │ ldrb.w r3, [r2, #136] @ 0x88 │ │ │ │ bhi.n 205ef2 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 205f10 │ │ │ │ @@ -208514,15 +208508,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 205f44 │ │ │ │ ldr r0, [pc, #64] @ (205fe4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 205f44 │ │ │ │ ldr r3, [pc, #52] @ (205fe8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 205f0a │ │ │ │ @@ -208530,49 +208524,49 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 205f0a │ │ │ │ ldr r0, [pc, #36] @ (205fec ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 205f0a │ │ │ │ nop │ │ │ │ str r6, [r3, #124] @ 0x7c │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, #4 │ │ │ │ + subs r2, r7, #5 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, #4 │ │ │ │ + subs r4, r6, #5 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #80] @ (206050 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 206028 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 43aa44 │ │ │ │ + bl 43aa94 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.n 205ea0 │ │ │ │ ldr r3, [pc, #40] @ (206054 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -208585,25 +208579,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (20605c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 206020 │ │ │ │ ldr r0, [pc, #24] @ (206060 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 206020 │ │ │ │ str r6, [r1, #104] @ 0x68 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, #3 │ │ │ │ + subs r0, r2, #4 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2060b8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -208612,15 +208606,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (2060c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ cmp r1, r4 │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp r1, #7 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -208629,19 +208623,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r3, #118 @ 0x76 │ │ │ │ + cmp r3, #198 @ 0xc6 │ │ │ │ movs r3, r6 │ │ │ │ - bgt.n 206088 │ │ │ │ + ble.n 206128 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r4, r4] │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 206118 │ │ │ │ sub sp, #8 │ │ │ │ @@ -208650,15 +208644,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (206120 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ cmp r1, r4 │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp r1, #5 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -208667,19 +208661,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r3, #22 │ │ │ │ + cmp r3, #102 @ 0x66 │ │ │ │ movs r3, r6 │ │ │ │ - bgt.n 206028 │ │ │ │ + bgt.n 2060c8 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r0, r3] │ │ │ │ + ldr r6, [r2, r4] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 206178 │ │ │ │ sub sp, #8 │ │ │ │ @@ -208688,15 +208682,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (206180 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ cmp r1, r4 │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp r1, #4 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -208705,19 +208699,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #182 @ 0xb6 │ │ │ │ + cmp r3, #6 │ │ │ │ movs r3, r6 │ │ │ │ - bgt.n 2061c8 │ │ │ │ + bgt.n 206268 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r4, r1] │ │ │ │ + ldr r6, [r6, r2] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2061d8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -208726,15 +208720,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (2061e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ cmp r1, r4 │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp r1, #4 │ │ │ │ ite gt │ │ │ │ movgt r0, #0 │ │ │ │ @@ -208743,19 +208737,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #86 @ 0x56 │ │ │ │ + cmp r2, #166 @ 0xa6 │ │ │ │ movs r3, r6 │ │ │ │ - blt.n 206168 │ │ │ │ + bgt.n 206208 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r0, r0] │ │ │ │ + ldr r6, [r2, r1] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 20623c │ │ │ │ sub sp, #8 │ │ │ │ @@ -208764,15 +208758,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (206244 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #316] @ 0x13c │ │ │ │ mov r1, r4 │ │ │ │ cmp r4, r0 │ │ │ │ it ge │ │ │ │ movge r1, r0 │ │ │ │ subs r0, r1, #5 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -208783,19 +208777,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r1, #246 @ 0xf6 │ │ │ │ + cmp r2, #70 @ 0x46 │ │ │ │ movs r3, r6 │ │ │ │ - blt.n 20630c │ │ │ │ + blt.n 2061ac │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r6, [r4, r6] │ │ │ │ + ldrsb r6, [r6, r7] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 206288 │ │ │ │ sub sp, #8 │ │ │ │ @@ -208803,64 +208797,64 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (206290 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 43aa3c │ │ │ │ + bl 43aa8c │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43aa3c │ │ │ │ - cmp r1, #146 @ 0x92 │ │ │ │ + b.w 43aa8c │ │ │ │ + cmp r1, #226 @ 0xe2 │ │ │ │ movs r3, r6 │ │ │ │ - blt.n 206290 │ │ │ │ + blt.n 206330 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r2, [r0, r5] │ │ │ │ + ldrsb r2, [r2, r6] │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00206294 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2062e4 ) │ │ │ │ sub sp, #20 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f612c │ │ │ │ + bl 2f617c │ │ │ │ ldr.w ip, [pc, #56] @ 2062e8 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #52] @ (2062ec ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #8 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r2, [r3, #316] @ 0x13c │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsb r6, [r0, r4] │ │ │ │ + ldrsb r6, [r2, r5] │ │ │ │ movs r5, r5 │ │ │ │ - cmp r1, #62 @ 0x3e │ │ │ │ + cmp r1, #142 @ 0x8e │ │ │ │ movs r3, r6 │ │ │ │ - bge.n 206244 │ │ │ │ + bge.n 2062e4 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 206334 │ │ │ │ sub sp, #8 │ │ │ │ @@ -208868,29 +208862,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (20633c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 43aa04 │ │ │ │ + bl 43aa54 │ │ │ │ movs r1, #32 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43aa04 │ │ │ │ - cmp r0, #234 @ 0xea │ │ │ │ + b.w 43aa54 │ │ │ │ + cmp r1, #58 @ 0x3a │ │ │ │ movs r3, r6 │ │ │ │ - bge.n 2063ec │ │ │ │ + bge.n 20628c │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r0, [r3, r2] │ │ │ │ + ldrsb r0, [r5, r3] │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00206340 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -208981,15 +208975,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 206398 │ │ │ │ ldr r0, [pc, #176] @ (2064ec ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrsh.w r0, [r5, #28] │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 206398 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2064a8 │ │ │ │ str.w r1, [r4, #292] @ 0x124 │ │ │ │ @@ -209005,30 +208999,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2063d8 │ │ │ │ ldr r1, [pc, #132] @ (2064f4 ) │ │ │ │ ldr r0, [pc, #132] @ (2064f8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2063d8 │ │ │ │ ldr r0, [pc, #124] @ (2064fc ) │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 20636e │ │ │ │ ldr r0, [pc, #92] @ (2064e8 ) │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 20636e │ │ │ │ ldr r0, [pc, #104] @ (206500 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 20636e │ │ │ │ ldr r3, [pc, #88] @ (206504 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2064bc │ │ │ │ @@ -209041,41 +209035,41 @@ │ │ │ │ ldrsh.w r0, [r5, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 206398 │ │ │ │ b.n 206424 │ │ │ │ ldr r0, [pc, #56] @ (206508 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 20638a │ │ │ │ str r6, [r7, #48] @ 0x30 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, r5 │ │ │ │ + subs r0, r7, r6 │ │ │ │ movs r7, r4 │ │ │ │ subs r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ + strh r2, [r6, #38] @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, r3, r5 │ │ │ │ + subs r4, r5, r6 │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, r2 │ │ │ │ + subs r6, r4, r3 │ │ │ │ movs r7, r4 │ │ │ │ subs r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r2 │ │ │ │ + subs r4, r3, r3 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #216] @ (2065f4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -209084,15 +209078,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (2065fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ mov r5, r0 │ │ │ │ cmp r1, r6 │ │ │ │ it ge │ │ │ │ movge r1, r6 │ │ │ │ cmp r1, #4 │ │ │ │ ble.n 206562 │ │ │ │ @@ -209133,37 +209127,37 @@ │ │ │ │ cmp r6, #0 │ │ │ │ ble.n 2065c6 │ │ │ │ addw r4, r5, #339 @ 0x153 │ │ │ │ add.w r7, r5, #152 @ 0x98 │ │ │ │ add r6, r4 │ │ │ │ ldrb.w r1, [r4, #1]! │ │ │ │ mov r0, r7 │ │ │ │ - bl 43aa44 │ │ │ │ + bl 43aa94 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 2065b8 │ │ │ │ ldr.w r3, [r5, #388] @ 0x184 │ │ │ │ addw r6, r5, #355 @ 0x163 │ │ │ │ add.w r7, r5, #260 @ 0x104 │ │ │ │ cbz r3, 2065ec │ │ │ │ sub.w r4, r6, #354 @ 0x162 │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r1, [r6, #1]! │ │ │ │ subs r4, r4, r5 │ │ │ │ - bl 43aa44 │ │ │ │ + bl 43aa94 │ │ │ │ ldr.w r3, [r5, #388] @ 0x184 │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 2065d4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #284] @ 0x11c │ │ │ │ b.n 206548 │ │ │ │ - movs r6, #208 @ 0xd0 │ │ │ │ + movs r7, #32 │ │ │ │ movs r3, r6 │ │ │ │ - bhi.n 206680 │ │ │ │ + bhi.n 206520 │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r0, r2] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #548] @ (206838 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -209187,23 +209181,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 17fe94 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20675c │ │ │ │ mov r0, r5 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2066b2 │ │ │ │ ldr.w r3, [r4, #252] @ 0xfc │ │ │ │ cbz r3, 2066b2 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43acdc │ │ │ │ + bl 43ad2c │ │ │ │ ldr.w r3, [r4, #252] @ 0xfc │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #168 @ 0xa8 │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r4, #277] @ 0x115 │ │ │ │ bl 1fd464 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -209215,15 +209209,15 @@ │ │ │ │ ldrb.w r2, [r4, #277] @ 0x115 │ │ │ │ bl 1fdfdc │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ bl 1fe640 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r7, [r4, #140] @ 0x8c │ │ │ │ - bl 43a9f8 │ │ │ │ + bl 43aa48 │ │ │ │ movs r3, #0 │ │ │ │ cmp r7, r3 │ │ │ │ strb.w r3, [r4, #285] @ 0x11d │ │ │ │ bne.n 20672c │ │ │ │ ldr r2, [pc, #404] @ (206848 ) │ │ │ │ ldr r3, [pc, #388] @ (20683c ) │ │ │ │ add r2, pc │ │ │ │ @@ -209239,15 +209233,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r5, r0, #260 @ 0x104 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43ad90 │ │ │ │ + bl 43ade0 │ │ │ │ cbz r0, 206750 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [pc, #340] @ (206844 ) │ │ │ │ ldr.w r9, [r6, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209256,21 +209250,21 @@ │ │ │ │ ldrb.w r7, [r4, #276] @ 0x114 │ │ │ │ subs r7, #1 │ │ │ │ uxtb r7, r7 │ │ │ │ strb.w r7, [r4, #276] @ 0x114 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 20663a │ │ │ │ mov r0, r5 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ cmp r7, r0 │ │ │ │ mov r1, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43ace4 │ │ │ │ + bl 43ad34 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ b.n 20663a │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r2, [r9] │ │ │ │ and.w r3, r3, #248 @ 0xf8 │ │ │ │ ble.n 2067c4 │ │ │ │ @@ -209278,15 +209272,15 @@ │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 206810 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ bl 1fe914 │ │ │ │ b.n 2066b2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43ab50 │ │ │ │ + bl 43aba0 │ │ │ │ and.w r7, r0, #7 │ │ │ │ b.n 2066ee │ │ │ │ ldr r3, [pc, #236] @ (20684c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 206650 │ │ │ │ @@ -209294,23 +209288,23 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 206650 │ │ │ │ ldr r0, [pc, #220] @ (206854 ) │ │ │ │ ldrb.w r1, [r4, #277] @ 0x115 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 206650 │ │ │ │ mov.w r3, #8320 @ 0x2080 │ │ │ │ strb.w r0, [r4, #284] @ 0x11c │ │ │ │ strb.w r0, [r4, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2066b2 │ │ │ │ ldr r3, [pc, #176] @ (206858 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209318,15 +209312,15 @@ │ │ │ │ ldr r3, [pc, #160] @ (206850 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2066b2 │ │ │ │ ldr r0, [pc, #160] @ (20685c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2066b2 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 206746 │ │ │ │ ldr r3, [pc, #144] @ (206860 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -209337,30 +209331,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 206746 │ │ │ │ ldr r1, [pc, #128] @ (206864 ) │ │ │ │ ldr r0, [pc, #132] @ (206868 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 206746 │ │ │ │ ldr r3, [pc, #124] @ (20686c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2066fc │ │ │ │ ldr r3, [pc, #84] @ (206850 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2066fc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ (206870 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2066fc │ │ │ │ ldr r3, [pc, #76] @ (206860 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 206746 │ │ │ │ ldr r3, [pc, #52] @ (206850 ) │ │ │ │ @@ -209368,15 +209362,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 206746 │ │ │ │ ldr r1, [pc, #76] @ (206874 ) │ │ │ │ ldr r0, [pc, #80] @ (206878 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 206746 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r7, #4] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -209386,33 +209380,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r3, r7] │ │ │ │ movs r0, r7 │ │ │ │ asrs r0, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, r2 │ │ │ │ + adds r6, r4, r3 │ │ │ │ movs r7, r4 │ │ │ │ movs r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #26 │ │ │ │ + asrs r0, r5, #27 │ │ │ │ movs r7, r4 │ │ │ │ subs r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, r1 │ │ │ │ + adds r0, r5, r2 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r2, r5, #31 │ │ │ │ + adds r2, r7, r0 │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #31 │ │ │ │ + adds r0, r0, r1 │ │ │ │ movs r7, r4 │ │ │ │ - adds r4, r1, r0 │ │ │ │ + adds r4, r3, r1 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r4, #30 │ │ │ │ + asrs r6, r6, #31 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r3, [pc, #1116] @ 206ce8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -209463,15 +209457,15 @@ │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2068da │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2068da │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 43ad90 │ │ │ │ + bl 43ade0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 206afa │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 206c4a │ │ │ │ ldrb.w r3, [r4, #99] @ 0x63 │ │ │ │ cmp r3, #16 │ │ │ │ @@ -209489,33 +209483,33 @@ │ │ │ │ bhi.w 206b8e │ │ │ │ cmp r3, #16 │ │ │ │ bne.n 2068da │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ - bl 43acdc │ │ │ │ + bl 43ad2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ mov r6, r2 │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ ldr r3, [pc, #852] @ (206cf8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 206c54 │ │ │ │ mov r0, r4 │ │ │ │ @@ -209549,32 +209543,32 @@ │ │ │ │ beq.w 206b22 │ │ │ │ cmp r3, #16 │ │ │ │ bne.w 2068da │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ - bl 43acdc │ │ │ │ + bl 43ad2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #680] @ (206cf8 ) │ │ │ │ bic.w r3, r3, #7 │ │ │ │ strb.w r0, [r4, #276] @ 0x114 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r7, r2] │ │ │ │ @@ -209593,31 +209587,31 @@ │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 2068da │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ - bl 43acdc │ │ │ │ + bl 43ad2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ add.w r3, r4, #260 @ 0x104 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ cmp r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2059fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2068da │ │ │ │ mov r0, r4 │ │ │ │ bl 206600 │ │ │ │ b.n 2068da │ │ │ │ @@ -209643,35 +209637,35 @@ │ │ │ │ str.w r1, [r4, #296] @ 0x128 │ │ │ │ str.w r3, [r4, #292] @ 0x124 │ │ │ │ b.n 206926 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ cmp r0, #1 │ │ │ │ mov r2, r0 │ │ │ │ it cs │ │ │ │ movcs r2, #1 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ - bl 43acdc │ │ │ │ + bl 43ad2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2068da │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #102] @ 0x66 │ │ │ │ orr.w r3, r3, #24 │ │ │ │ @@ -209679,54 +209673,54 @@ │ │ │ │ strb.w r3, [r4, #101] @ 0x65 │ │ │ │ bl 205964 │ │ │ │ b.n 2068da │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ - bl 43acdc │ │ │ │ + bl 43ad2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ add.w r3, r4, #260 @ 0x104 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ cmp r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ b.n 206ad6 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ - bl 43acdc │ │ │ │ + bl 43ad2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2068da │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #208] @ (206cf8 ) │ │ │ │ @@ -209735,15 +209729,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 206cc2 │ │ │ │ movs r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ strb.w r2, [r4, #102] @ 0x66 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ cmp r0, #1 │ │ │ │ bls.w 2068da │ │ │ │ b.n 2069ea │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ bl 1fe914 │ │ │ │ b.n 2068da │ │ │ │ ldr r3, [pc, #164] @ (206cfc ) │ │ │ │ @@ -209754,15 +209748,15 @@ │ │ │ │ ldr r3, [pc, #156] @ (206d00 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2069ae │ │ │ │ ldr r0, [pc, #148] @ (206d04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2069ae │ │ │ │ ldr r3, [pc, #144] @ (206d08 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 206a6a │ │ │ │ ldr r3, [pc, #124] @ (206d00 ) │ │ │ │ @@ -209770,15 +209764,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 206a6a │ │ │ │ ldr r1, [pc, #124] @ (206d0c ) │ │ │ │ ldr r0, [pc, #124] @ (206d10 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 206a6a │ │ │ │ ldr r3, [pc, #104] @ (206d08 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2069ea │ │ │ │ ldr r3, [pc, #84] @ (206d00 ) │ │ │ │ @@ -209786,15 +209780,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2069ea │ │ │ │ ldr r1, [pc, #92] @ (206d14 ) │ │ │ │ ldr r0, [pc, #96] @ (206d18 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2069ea │ │ │ │ ldr r3, [pc, #68] @ (206d08 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 206c2e │ │ │ │ ldr r3, [pc, #48] @ (206d00 ) │ │ │ │ @@ -209802,15 +209796,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 206c2e │ │ │ │ ldr r1, [pc, #68] @ (206d1c ) │ │ │ │ ldr r0, [pc, #68] @ (206d20 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 206c2e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r7, r7] │ │ │ │ movs r0, r7 │ │ │ │ ldrb r4, [r6, r7] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -209819,29 +209813,29 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #15 │ │ │ │ + asrs r2, r5, #16 │ │ │ │ movs r7, r4 │ │ │ │ subs r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #19] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r7, #12 │ │ │ │ + asrs r4, r1, #14 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r4, r6, #14 │ │ │ │ + asrs r4, r0, #16 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r2, #12 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r6, [r1, #18] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r6, #11 │ │ │ │ + asrs r4, r0, #13 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #152] @ (206dcc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -209876,15 +209870,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov.w r2, #8320 @ 0x2080 │ │ │ │ strb.w r3, [r4, #284] @ 0x11c │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #100] @ 0x64 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r3, [pc, #44] @ (206dd0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 206dae │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 206d78 │ │ │ │ ldr r3, [pc, #36] @ (206dd4 ) │ │ │ │ @@ -209895,25 +209889,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (206dd8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 206da8 │ │ │ │ ldr r0, [pc, #24] @ (206ddc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 206da8 │ │ │ │ ldr r0, [r3, r5] │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #2 │ │ │ │ + asrs r0, r4, #3 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w ip, [pc, #2044] @ 2075f0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -209987,15 +209981,15 @@ │ │ │ │ add r1, r2 │ │ │ │ str.w r5, [r4, #292] @ 0x124 │ │ │ │ add r3, r2 │ │ │ │ str.w r1, [r4, #296] @ 0x128 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ cbnz r5, 206ed4 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ cmp r0, #1 │ │ │ │ bls.w 20709a │ │ │ │ mov r0, r4 │ │ │ │ bl 205cf0 │ │ │ │ ldr.w r2, [pc, #1824] @ 2075fc │ │ │ │ ldr.w r3, [pc, #1812] @ 2075f4 │ │ │ │ add r2, pc │ │ │ │ @@ -210202,44 +210196,44 @@ │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 206eda │ │ │ │ mov r0, r4 │ │ │ │ bl 206de0 │ │ │ │ b.n 206eda │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ ldr.w r3, [pc, #1188] @ 207600 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add.w r6, r4, #260 @ 0x104 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20748c │ │ │ │ ldr.w r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 207328 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r0 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ cbz r2, 2071da │ │ │ │ ldr.w r3, [r4, #300] @ 0x12c │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [r4, #308] @ 0x134 │ │ │ │ str r2, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ ldrb.w r3, [r4, #110] @ 0x6e │ │ │ │ ldrb.w r1, [r4, #97] @ 0x61 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ lsls r3, r3, #16 │ │ │ │ orr.w r3, r3, r1, lsl #8 │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ orrs r3, r1 │ │ │ │ @@ -210271,15 +210265,15 @@ │ │ │ │ bl 206600 │ │ │ │ b.n 206eda │ │ │ │ ldr.w r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20735e │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add.w r7, r4, #260 @ 0x104 │ │ │ │ cmp r2, r0 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov r3, r2 │ │ │ │ cbz r2, 207270 │ │ │ │ @@ -210307,15 +210301,15 @@ │ │ │ │ lsrs r0, r0, #16 │ │ │ │ strb.w r0, [r4, #110] @ 0x6e │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 20730c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r3, r2 │ │ │ │ ldrb.w r2, [r4, #99] @ 0x63 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ cmp r2, #194 @ 0xc2 │ │ │ │ beq.w 2073be │ │ │ │ @@ -210344,15 +210338,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #101] @ 0x65 │ │ │ │ bl 205964 │ │ │ │ b.n 206eda │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ cmp r0, #1 │ │ │ │ bhi.w 206eda │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #101] @ 0x65 │ │ │ │ bl 205964 │ │ │ │ @@ -210364,67 +210358,67 @@ │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ b.n 2071da │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 43acdc │ │ │ │ + bl 43ad2c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ cmp r7, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ b.n 2071da │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add.w r7, r4, #260 @ 0x104 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 43acdc │ │ │ │ + bl 43ad2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov r3, r2 │ │ │ │ b.n 207270 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #1 │ │ │ │ bne.w 206eda │ │ │ │ ldrb.w r2, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r3, [r4, #102] @ 0x66 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ orr.w r3, r2, #24 │ │ │ │ strb.w r3, [r4, #101] @ 0x65 │ │ │ │ bl 205964 │ │ │ │ b.n 206eda │ │ │ │ mov r0, r7 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 206eda │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #548] @ (207600 ) │ │ │ │ @@ -210433,15 +210427,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2075a6 │ │ │ │ movs r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r2, [r4, #102] @ 0x66 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ cmp r0, #1 │ │ │ │ bls.w 206eda │ │ │ │ b.n 207146 │ │ │ │ ldr.w r3, [r4, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 207542 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -210483,70 +210477,70 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2071e4 │ │ │ │ ldr r0, [pc, #396] @ (207610 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2071e4 │ │ │ │ ldr r3, [pc, #388] @ (207614 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 207172 │ │ │ │ ldr r3, [pc, #364] @ (207608 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 207172 │ │ │ │ ldr r0, [pc, #364] @ (207618 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 207172 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ b.n 2070d0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ cmp r5, #16 │ │ │ │ mov r2, r5 │ │ │ │ it cs │ │ │ │ movcs r2, #16 │ │ │ │ cmp r2, r0 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 43acdc │ │ │ │ + bl 43ad2c │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ ldr.w r5, [r4, #292] @ 0x124 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ subs r5, r5, r2 │ │ │ │ b.n 206eac │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ cmp r5, #16 │ │ │ │ it cs │ │ │ │ movcs r5, #16 │ │ │ │ cmp r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ b.n 206fc0 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ ldrb.w r3, [r4, #110] @ 0x6e │ │ │ │ ldrb.w r2, [r4, #97] @ 0x61 │ │ │ │ cmp r5, r0 │ │ │ │ it cs │ │ │ │ movcs r5, r0 │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ lsls r3, r3, #16 │ │ │ │ @@ -210556,29 +210550,29 @@ │ │ │ │ ite ne │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ b.n 207034 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ cmp r5, r0 │ │ │ │ it cs │ │ │ │ movcs r5, r0 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ b.n 20741e │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ b.n 206f3e │ │ │ │ ldr r3, [pc, #132] @ (207604 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -210588,15 +210582,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2072d0 │ │ │ │ ldr r1, [pc, #128] @ (20761c ) │ │ │ │ ldr r0, [pc, #132] @ (207620 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2072d0 │ │ │ │ ldr r3, [pc, #92] @ (207604 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2073e8 │ │ │ │ ldr r3, [pc, #80] @ (207608 ) │ │ │ │ @@ -210604,21 +210598,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2073e8 │ │ │ │ ldr r1, [pc, #96] @ (207624 ) │ │ │ │ ldr r0, [pc, #96] @ (207628 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2073e8 │ │ │ │ ldr r1, [pc, #88] @ (20762c ) │ │ │ │ ldr r0, [pc, #92] @ (207630 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrb.w r1, [r4, #110] @ 0x6e │ │ │ │ ldrb.w r5, [r4, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r4, #97] @ 0x61 │ │ │ │ b.n 20713a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, r2] │ │ │ │ @@ -210633,31 +210627,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #15 │ │ │ │ + lsrs r4, r2, #16 │ │ │ │ movs r7, r4 │ │ │ │ adds r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r3, #16 │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r3, #16] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r0, #10 │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r4, #14] │ │ │ │ + strb r2, [r6, #15] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r1, #8 │ │ │ │ + lsrs r0, r3, #9 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r0, r3, #10 │ │ │ │ + lsrs r0, r5, #11 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r7, #7 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00207634 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -210755,15 +210749,15 @@ │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [pc, #60] @ (20777c ) │ │ │ │ lsls r3, r3, #16 │ │ │ │ orr.w r3, r3, r2, lsl #8 │ │ │ │ ldr.w r2, [r4, #140] @ 0x8c │ │ │ │ orrs r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 207656 │ │ │ │ cmp r3, #195 @ 0xc3 │ │ │ │ beq.n 2076da │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -210775,15 +210769,15 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #5 │ │ │ │ + lsrs r4, r3, #6 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ sub sp, #8 │ │ │ │ @@ -210837,27 +210831,27 @@ │ │ │ │ beq.n 2077b8 │ │ │ │ ldr.w r2, [r3, #292] @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2077b8 │ │ │ │ add.w r4, r3, #152 @ 0x98 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #16 │ │ │ │ it cs │ │ │ │ movcs r2, #16 │ │ │ │ cmp r2, r0 │ │ │ │ ldr.w r1, [r3, #296] @ 0x128 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43acdc │ │ │ │ + bl 43ad2c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ bl 205ea0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #296] @ 0x128 │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ add r1, r2 │ │ │ │ @@ -210885,15 +210879,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2077a6 │ │ │ │ ldr.w r1, [r0, #140] @ 0x8c │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2078f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2077a6 │ │ │ │ ldr.w r0, [r3, #256] @ 0x100 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1fe914 │ │ │ │ ldr r1, [pc, #64] @ (2078f0 ) │ │ │ │ @@ -210911,29 +210905,29 @@ │ │ │ │ ldrb.w r1, [r3, #96] @ 0x60 │ │ │ │ ldr r0, [pc, #44] @ (2078fc ) │ │ │ │ lsls r2, r2, #16 │ │ │ │ orr.w r2, r2, ip, lsl #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ orrs r1, r2 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2077dc │ │ │ │ ldr r6, [pc, #1008] @ (207cd8 ) │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff93ffff │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #32 │ │ │ │ + lsrs r6, r6, #1 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r4, r4, #31 │ │ │ │ + lsrs r4, r6, #32 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #352] @ (207a70 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -210946,15 +210940,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #332] @ (207a80 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 207a4c │ │ │ │ cmp r7, #1 │ │ │ │ @@ -211058,31 +211052,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 207940 │ │ │ │ ldr r0, [pc, #36] @ (207a8c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 207940 │ │ │ │ - asrs r4, r3, #11 │ │ │ │ + asrs r4, r5, #12 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + stmia r4!, {r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r1 │ │ │ │ + lsrs r2, r3 │ │ │ │ movs r5, r5 │ │ │ │ ldr r5, [pc, #424] @ (207c28 ) │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #26 │ │ │ │ + lsls r0, r2, #27 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #212] @ 207b74 │ │ │ │ sub sp, #20 │ │ │ │ @@ -211092,15 +211086,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (207b80 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #192] @ (207b84 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 207b54 │ │ │ │ @@ -211112,20 +211106,20 @@ │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ bne.n 207b04 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ movs r5, #0 │ │ │ │ add.w r7, r4, #152 @ 0x98 │ │ │ │ mov r6, r5 │ │ │ │ - bl 43ad90 │ │ │ │ + bl 43ade0 │ │ │ │ cbz r0, 207b48 │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43ad90 │ │ │ │ + bl 43ade0 │ │ │ │ cbz r0, 207b3e │ │ │ │ mov r0, r4 │ │ │ │ bl 205ea0 │ │ │ │ mov r0, r4 │ │ │ │ bl 206de0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ @@ -211134,29 +211128,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r5 │ │ │ │ - bl 43ad90 │ │ │ │ + bl 43ade0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 207afe │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 43ab50 │ │ │ │ + bl 43aba0 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ b.n 207afe │ │ │ │ mov r0, r7 │ │ │ │ - bl 43ab50 │ │ │ │ + bl 43aba0 │ │ │ │ orrs r5, r0 │ │ │ │ b.n 207afe │ │ │ │ mov r0, r7 │ │ │ │ - bl 43ab50 │ │ │ │ + bl 43aba0 │ │ │ │ lsrs r6, r0, #24 │ │ │ │ lsls r5, r0, #8 │ │ │ │ b.n 207af0 │ │ │ │ ldr r3, [pc, #48] @ (207b88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211165,31 +211159,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 207ace │ │ │ │ ldr r0, [pc, #36] @ (207b90 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 207ace │ │ │ │ - asrs r2, r1, #5 │ │ │ │ + asrs r2, r3, #6 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r2!, {r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r2} │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, #246 @ 0xf6 │ │ │ │ + subs r7, #70 @ 0x46 │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #840] @ (207ecc ) │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #22 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r3, [r0, #148] @ 0x94 │ │ │ │ ldr r1, [pc, #176] @ (207c4c ) │ │ │ │ add r1, pc │ │ │ │ cbz r3, 207ba4 │ │ │ │ ldr.w r3, [r0, #288] @ 0x120 │ │ │ │ cbz r3, 207bfe │ │ │ │ @@ -211251,29 +211245,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 207bdc │ │ │ │ ldr r1, [pc, #32] @ (207c60 ) │ │ │ │ ldr r0, [pc, #36] @ (207c64 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 207bdc │ │ │ │ ldr r2, [pc, #1000] @ (208038 ) │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ subs r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #80] @ 0x50 │ │ │ │ + ldr r0, [r7, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r1, #14 │ │ │ │ + lsls r6, r3, #15 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r3, [r0, #148] @ 0x94 │ │ │ │ ldr r1, [pc, #172] @ (207d1c ) │ │ │ │ add r1, pc │ │ │ │ cbz r3, 207c78 │ │ │ │ ldr.w r3, [r0, #288] @ 0x120 │ │ │ │ cbz r3, 207ccc │ │ │ │ @@ -211333,30 +211327,30 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 207cb0 │ │ │ │ ldr r1, [pc, #36] @ (207d30 ) │ │ │ │ ldr r0, [pc, #36] @ (207d34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 207cb0 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #152] @ (207db8 ) │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff97ffff │ │ │ │ subs r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #16 │ │ │ │ + lsls r2, r6, #17 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r0, #11 │ │ │ │ + lsls r0, r2, #12 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r3, [r0, #148] @ 0x94 │ │ │ │ ldr r1, [pc, #176] @ (207df0 ) │ │ │ │ add r1, pc │ │ │ │ cbz r3, 207d48 │ │ │ │ ldr.w r3, [r0, #288] @ 0x120 │ │ │ │ cbz r3, 207da2 │ │ │ │ @@ -211418,29 +211412,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 207d80 │ │ │ │ ldr r1, [pc, #32] @ (207e04 ) │ │ │ │ ldr r0, [pc, #36] @ (207e08 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 207d80 │ │ │ │ ldr r1, [pc, #344] @ (207f4c ) │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ subs r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #13 │ │ │ │ + lsls r4, r3, #14 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r2, r5, #7 │ │ │ │ + lsls r2, r7, #8 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00207e0c : │ │ │ │ ldr r3, [pc, #112] @ (207e80 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 207e16 │ │ │ │ b.w 205d60 │ │ │ │ @@ -211471,15 +211465,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #52] @ (207e90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r2, #288] @ 0x120 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -211492,15 +211486,15 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ + lsls r0, r6, #12 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00207e94 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -211514,17 +211508,17 @@ │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ str r5, [r4, #120] @ 0x78 │ │ │ │ str r5, [r4, #124] @ 0x7c │ │ │ │ strb.w r5, [r4, #138] @ 0x8a │ │ │ │ str.w r5, [r4, #140] @ 0x8c │ │ │ │ str.w r5, [r4, #292] @ 0x124 │ │ │ │ - bl 43a9f8 │ │ │ │ + bl 43aa48 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43a9f8 │ │ │ │ + bl 43aa48 │ │ │ │ movs r3, #7 │ │ │ │ str.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r5, [r4, #312] @ 0x138 │ │ │ │ strb.w r5, [r4, #284] @ 0x11c │ │ │ │ strb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -211543,32 +211537,32 @@ │ │ │ │ add.w r1, r4, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (207f40 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #36] @ (207f44 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 207e94 │ │ │ │ - lsrs r6, r5, #19 │ │ │ │ + lsrs r6, r7, #20 │ │ │ │ movs r3, r6 │ │ │ │ - bkpt 0x0058 │ │ │ │ + bkpt 0x00a8 │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x004a │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #138 @ 0x8a │ │ │ │ + subs r2, #218 @ 0xda │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #196] @ (20801c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -211582,23 +211576,23 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ add.w r3, r4, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #172] @ (20802c ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 207fd0 │ │ │ │ cmp r5, #1 │ │ │ │ beq.n 207fac │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -211622,18 +211616,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 207f98 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [r0, #128] @ 0x80 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 207e94 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 205d60 │ │ │ │ @@ -211645,33 +211639,33 @@ │ │ │ │ ldr r3, [pc, #44] @ (208038 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 207fb6 │ │ │ │ ldr r0, [pc, #40] @ (20803c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 207fb6 │ │ │ │ - lsrs r6, r1, #18 │ │ │ │ + lsrs r6, r3, #19 │ │ │ │ movs r3, r6 │ │ │ │ bx r6 │ │ │ │ movs r0, r7 │ │ │ │ - pop {r3, r5, r7, pc} │ │ │ │ + pop {r3, r4, r5, r6, r7, pc} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x004e │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #36 @ 0x24 │ │ │ │ + subs r2, #116 @ 0x74 │ │ │ │ movs r5, r5 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #4 │ │ │ │ + lsls r0, r7, #5 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00208040 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -211713,15 +211707,15 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 20811c │ │ │ │ ldrb.w r3, [r2, #137] @ 0x89 │ │ │ │ mov r6, r3 │ │ │ │ b.n 208080 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ ldr r2, [pc, #276] @ (2081c8 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 208080 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ @@ -211739,15 +211733,15 @@ │ │ │ │ strb.w r3, [r2, #100] @ 0x64 │ │ │ │ mov r3, r6 │ │ │ │ b.n 208080 │ │ │ │ add.w r3, r0, #152 @ 0x98 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43ad90 │ │ │ │ + bl 43ade0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r1, r3 │ │ │ │ cbz r0, 208124 │ │ │ │ mov r0, r2 │ │ │ │ strd r1, r3, [sp, #8] │ │ │ │ @@ -211761,25 +211755,25 @@ │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 208080 │ │ │ │ ldrb.w r3, [r2, #110] @ 0x6e │ │ │ │ mov r6, r3 │ │ │ │ b.n 208080 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43ab50 │ │ │ │ + bl 43aba0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r0 │ │ │ │ b.n 2080fe │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ ldr.w r0, [r2, #128] @ 0x80 │ │ │ │ strb.w r3, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r3, [pc, #124] @ (2081c8 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbnz r1, 208162 │ │ │ │ ldrb.w r1, [r2, #100] @ 0x64 │ │ │ │ mov r3, r6 │ │ │ │ @@ -211810,21 +211804,21 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 208084 │ │ │ │ ldr r0, [pc, #60] @ (2081d8 ) │ │ │ │ uxtb r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 208084 │ │ │ │ ldr r0, [pc, #44] @ (2081dc ) │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r3, [r2, #100] @ 0x64 │ │ │ │ b.n 2080da │ │ │ │ mov r6, r7 │ │ │ │ movs r0, r7 │ │ │ │ @@ -211832,16 +211826,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.u16 q8, d6, d22 │ │ │ │ - vaddl.u32 q0, d10, d22 │ │ │ │ + movs r6, r4 │ │ │ │ + movs r7, r4 │ │ │ │ + vaddl.u q8, d10, d22 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #68] @ (208234 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -211852,31 +211847,31 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (20823c ) │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r5, #1088] @ 0x440 │ │ │ │ rsb r2, r3, #32 │ │ │ │ lsr.w r1, r6, r3 │ │ │ │ subs r3, #32 │ │ │ │ lsl.w r2, r4, r2 │ │ │ │ orrs r1, r2 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ orrs r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 208040 │ │ │ │ - lsrs r6, r7, #7 │ │ │ │ + lsrs r6, r1, #9 │ │ │ │ movs r3, r6 │ │ │ │ - cbnz r6, 208294 │ │ │ │ + cbnz r6, 2082a8 │ │ │ │ movs r6, r4 │ │ │ │ - adds r7, #166 @ 0xa6 │ │ │ │ + adds r7, #246 @ 0xf6 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00208240 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -211942,15 +211937,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #152 @ 0x98 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 43ad9c │ │ │ │ + bl 43adec │ │ │ │ ldrb.w r7, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 20867e │ │ │ │ mov r0, r5 │ │ │ │ bl 20687c │ │ │ │ b.n 2082e4 │ │ │ │ adds r2, r5, r4 │ │ │ │ @@ -211992,15 +211987,15 @@ │ │ │ │ bpl.n 2082ea │ │ │ │ ldr.w r0, [pc, #1316] @ 208898 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ cmp r1, #4 │ │ │ │ bne.n 20829e │ │ │ │ lsls r1, r3, #24 │ │ │ │ itt pl │ │ │ │ movpl r3, #0 │ │ │ │ strpl.w r3, [r5, #148] @ 0x94 │ │ │ │ bmi.n 208462 │ │ │ │ @@ -212090,15 +212085,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2082e4 │ │ │ │ ldr.w r0, [pc, #1096] @ 2088a0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2082e4 │ │ │ │ ldrb.w r3, [r5, #126] @ 0x7e │ │ │ │ movs r1, #1 │ │ │ │ ldrb.w r2, [r5, #113] @ 0x71 │ │ │ │ str.w r1, [r5, #148] @ 0x94 │ │ │ │ lsls r3, r3, #16 │ │ │ │ orr.w r3, r3, r2, lsl #8 │ │ │ │ @@ -212111,15 +212106,15 @@ │ │ │ │ strbne.w r3, [r5, #110] @ 0x6e │ │ │ │ b.n 208396 │ │ │ │ adds r2, r0, r1 │ │ │ │ ldr.w r0, [pc, #1040] @ 2088a4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [r2, #112] @ 0x70 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r4, #15 │ │ │ │ bhi.n 2084c6 │ │ │ │ cmp r4, #3 │ │ │ │ bls.w 208276 │ │ │ │ movs r2, #1 │ │ │ │ lsls r2, r4 │ │ │ │ @@ -212159,15 +212154,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2082e4 │ │ │ │ ldr r0, [pc, #912] @ (2088ac ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2082e4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 208830 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ bl 205964 │ │ │ │ @@ -212193,15 +212188,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2082e4 │ │ │ │ ldr r0, [pc, #828] @ (2088b4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2082e4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2086ec │ │ │ │ ldrb.w r3, [r5, #101] @ 0x65 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r5, #284] @ 0x11c │ │ │ │ @@ -212229,46 +212224,46 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2085aa │ │ │ │ ldr r0, [pc, #744] @ (2088bc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2085aa │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2087c4 │ │ │ │ ldr.w r0, [r5, #128] @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr.w r0, [r5, #132] @ 0x84 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ mov r0, r5 │ │ │ │ bl 207e94 │ │ │ │ b.n 2082e4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 208758 │ │ │ │ add.w r0, r5, #152 @ 0x98 │ │ │ │ - bl 43a9f8 │ │ │ │ + bl 43aa48 │ │ │ │ b.n 2082e4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2087e8 │ │ │ │ ldr r1, [pc, #680] @ (2088c0 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r2, [pc, #676] @ (2088c4 ) │ │ │ │ add.w r0, r5, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #668] @ (2088c8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2ecdd4 │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2ece24 │ │ │ │ ldrb.w r3, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r3, #25 │ │ │ │ bmi.w 2082e4 │ │ │ │ ldrb.w r3, [r5, #101] @ 0x65 │ │ │ │ mov r0, r5 │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ @@ -212285,15 +212280,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2082e4 │ │ │ │ ldr r0, [pc, #604] @ (2088d0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2082e4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 205ff0 │ │ │ │ b.n 208310 │ │ │ │ ldr r3, [pc, #584] @ (2088d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -212304,15 +212299,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2082a8 │ │ │ │ ldr r0, [pc, #564] @ (2088d8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2082a8 │ │ │ │ bl 20687c │ │ │ │ b.n 2082e4 │ │ │ │ ldr r3, [pc, #552] @ (2088dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2086c6 │ │ │ │ @@ -212330,170 +212325,170 @@ │ │ │ │ ldr r3, [pc, #440] @ (208890 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2085aa │ │ │ │ ldr r0, [pc, #512] @ (2088e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2085aa │ │ │ │ ldr r3, [pc, #504] @ (2088e8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 208586 │ │ │ │ ldr r3, [pc, #404] @ (208890 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 208586 │ │ │ │ ldr r0, [pc, #484] @ (2088ec ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 208586 │ │ │ │ ldr r3, [pc, #476] @ (2088f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2084f4 │ │ │ │ ldr r3, [pc, #368] @ (208890 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2084f4 │ │ │ │ ldr r0, [pc, #456] @ (2088f4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2084f4 │ │ │ │ ldr r3, [pc, #448] @ (2088f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 208540 │ │ │ │ ldr r3, [pc, #332] @ (208890 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 208540 │ │ │ │ ldr r0, [pc, #428] @ (2088fc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 208540 │ │ │ │ ldr r3, [pc, #420] @ (208900 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 208606 │ │ │ │ ldr r3, [pc, #296] @ (208890 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 208606 │ │ │ │ ldr r0, [pc, #400] @ (208904 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 208606 │ │ │ │ ldr r3, [pc, #392] @ (208908 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2084e6 │ │ │ │ ldr r3, [pc, #260] @ (208890 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2084e6 │ │ │ │ ldr r0, [pc, #372] @ (20890c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2084e6 │ │ │ │ ldr r3, [pc, #364] @ (208910 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20854e │ │ │ │ ldr r3, [pc, #224] @ (208890 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20854e │ │ │ │ ldr r0, [pc, #344] @ (208914 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 20854e │ │ │ │ ldr r3, [pc, #336] @ (208918 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2085e4 │ │ │ │ ldr r3, [pc, #188] @ (208890 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2085e4 │ │ │ │ ldr r0, [pc, #316] @ (20891c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2085e4 │ │ │ │ ldr r3, [pc, #308] @ (208920 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 208616 │ │ │ │ ldr r3, [pc, #152] @ (208890 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 208616 │ │ │ │ ldr r0, [pc, #288] @ (208924 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 208616 │ │ │ │ ldr r3, [pc, #280] @ (208928 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2084d8 │ │ │ │ ldr r3, [pc, #116] @ (208890 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2084d8 │ │ │ │ ldr r0, [pc, #260] @ (20892c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2084d8 │ │ │ │ ldr r3, [pc, #252] @ (208930 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20852c │ │ │ │ ldr r3, [pc, #80] @ (208890 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20852c │ │ │ │ ldr r0, [pc, #232] @ (208934 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 20852c │ │ │ │ ldr r0, [pc, #224] @ (208938 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r1, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2086ca │ │ │ │ b.n 2085aa │ │ │ │ ldr r3, [pc, #204] @ (20893c ) │ │ │ │ movs r0, #0 │ │ │ │ @@ -212510,81 +212505,81 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #8 │ │ │ │ + lsls r6, r2, #9 │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #3 │ │ │ │ + lsls r2, r7, #4 │ │ │ │ movs r7, r4 │ │ │ │ - stc2 0, cr0, [r2, #-152] @ 0xffffff68 │ │ │ │ + ldc2l 0, cr0, [r2, #-152] @ 0xffffff68 │ │ │ │ movs r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 10, cr0, cr10, cr6, {1} │ │ │ │ + cdp2 0, 15, cr0, cr10, cr6, {1} │ │ │ │ movs r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 7, cr0, cr12, cr6, {1} │ │ │ │ + cdp2 0, 12, cr0, cr12, cr6, {1} │ │ │ │ adds r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [lr, #152]! @ 0x98 │ │ │ │ - lsls r2, r2, #23 │ │ │ │ + cdp2 0, 0, cr0, cr14, cr6, {1} │ │ │ │ + lsls r2, r4, #24 │ │ │ │ movs r3, r6 │ │ │ │ - sxth r2, r5 │ │ │ │ + sxtb r2, r7 │ │ │ │ movs r5, r4 │ │ │ │ - adds r4, #108 @ 0x6c │ │ │ │ + adds r4, #188 @ 0xbc │ │ │ │ movs r4, r5 │ │ │ │ cmp r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb7a0026 │ │ │ │ + @ instruction: 0xfbca0026 │ │ │ │ asrs r0, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb200026 │ │ │ │ + @ instruction: 0xfb700026 │ │ │ │ cmp r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - mcrr2 0, 2, r0, r8, cr6 │ │ │ │ + ldc2 0, cr0, [r8], {38} @ 0x26 │ │ │ │ asrs r0, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc2 0, 2, r0, r4, cr6 │ │ │ │ + stc2 0, cr0, [r4], #152 @ 0x98 │ │ │ │ adds r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r8], #152 @ 0x98 │ │ │ │ + stc2l 0, cr0, [r8, #-152] @ 0xffffff68 │ │ │ │ asrs r4, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r4, #152] @ 0x98 │ │ │ │ + ldc2l 0, cr0, [r4, #152] @ 0x98 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaa40026 │ │ │ │ + @ instruction: 0xfaf40026 │ │ │ │ adds r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r4], {38} @ 0x26 │ │ │ │ + ldc2 0, cr0, [r4, #-152] @ 0xffffff68 │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaf00026 │ │ │ │ + @ instruction: 0xfb400026 │ │ │ │ cmp r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa680026 │ │ │ │ + @ instruction: 0xfab80026 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa740026 │ │ │ │ + @ instruction: 0xfac40026 │ │ │ │ cmp r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [ip], #-152 @ 0xffffff68 │ │ │ │ + ldc2 0, cr0, [ip], #152 @ 0x98 │ │ │ │ subs r0, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r0], {38} @ 0x26 │ │ │ │ - @ instruction: 0xfa8c0026 │ │ │ │ - lsls r4, r7, #13 │ │ │ │ + ldc2 0, cr0, [r0, #-152] @ 0xffffff68 │ │ │ │ + @ instruction: 0xfadc0026 │ │ │ │ + lsls r4, r1, #15 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xf5f40026 │ │ │ │ + movw r0, #18470 @ 0x4826 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #76] @ (2089a8 ) │ │ │ │ @@ -212596,34 +212591,34 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ ldrd r6, r7, [sp, #32] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r1, [r5, #1088] @ 0x440 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ rsb lr, r1, #32 │ │ │ │ lsr.w ip, r8, r1 │ │ │ │ subs r1, #32 │ │ │ │ lsl.w lr, r4, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsr.w r1, r4, r1 │ │ │ │ orr.w r1, ip, r1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 208240 │ │ │ │ nop │ │ │ │ - lsls r2, r2, #10 │ │ │ │ + lsls r2, r4, #11 │ │ │ │ movs r3, r6 │ │ │ │ - adds r0, #70 @ 0x46 │ │ │ │ + adds r0, #150 @ 0x96 │ │ │ │ movs r5, r5 │ │ │ │ - cbz r6, 208a32 │ │ │ │ + push {r1, r2, r3, r6} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002089b4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -212633,20 +212628,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #28 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - lsls r6, r1, #10 │ │ │ │ + lsls r6, r3, #11 │ │ │ │ movs r3, r6 │ │ │ │ - stc2l 0, cr0, [r6], #152 @ 0x98 │ │ │ │ + ldc2 0, cr0, [r6, #-152]! @ 0xffffff68 │ │ │ │ ldr r0, [pc, #4] @ (2089e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ movs r7, #242 @ 0xf2 │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #256] @ (208b00 ) │ │ │ │ @@ -212656,25 +212651,25 @@ │ │ │ │ ldr r1, [pc, #256] @ (208b08 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #244] @ (208b0c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #244] @ (208b10 ) │ │ │ │ add.w r3, r4, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 208ada │ │ │ │ cmp r0, #8 │ │ │ │ bhi.n 208aec │ │ │ │ mov.w sl, #28 │ │ │ │ @@ -212744,64 +212739,64 @@ │ │ │ │ ldr r0, [pc, #52] @ (208b24 ) │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r6], {38} @ 0x26 │ │ │ │ - lsls r4, r4, #9 │ │ │ │ + ldc2 0, cr0, [r6, #-152] @ 0xffffff68 │ │ │ │ + lsls r4, r6, #10 │ │ │ │ movs r3, r6 │ │ │ │ - ldc2l 0, cr0, [ip], {38} @ 0x26 │ │ │ │ - ldrsb r0, [r3, r5] │ │ │ │ + stc2 0, cr0, [ip, #-152]! @ 0xffffff68 │ │ │ │ + ldrsb r0, [r5, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r7, r6] │ │ │ │ movs r6, r4 │ │ │ │ lsls r5, r2, #10 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #30 │ │ │ │ movs r7, r6 │ │ │ │ - ldc2l 0, cr0, [sl], #-152 @ 0xffffff68 │ │ │ │ - ldc2 0, cr0, [r2], {38} @ 0x26 │ │ │ │ - ldc2 0, cr0, [r4], {38} @ 0x26 │ │ │ │ + stc2l 0, cr0, [sl], {38} @ 0x26 │ │ │ │ + stc2l 0, cr0, [r2], #-152 @ 0xffffff68 │ │ │ │ + stc2l 0, cr0, [r4], #-152 @ 0xffffff68 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 208b78 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #60] @ (208b7c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (208b80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #44] @ (208b84 ) │ │ │ │ ldr r1, [pc, #48] @ (208b88 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r1, [pc, #36] @ (208b8c ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2ee6c4 │ │ │ │ + b.w 2ee714 │ │ │ │ nop │ │ │ │ - lsls r2, r5, #4 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ movs r3, r6 │ │ │ │ - add r5, sp, #48 @ 0x30 │ │ │ │ + add r5, sp, #368 @ 0x170 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r6, r5, #14 │ │ │ │ + lsls r6, r7, #15 │ │ │ │ movs r0, r5 │ │ │ │ mrc2 15, 4, pc, cr1, cr15, {7} │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r5, #16 │ │ │ │ movs r0, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ @@ -212849,15 +212844,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (208c50 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 208bc0 │ │ │ │ ldr r0, [pc, #76] @ (208c54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ b.n 208bc0 │ │ │ │ ldr r3, [pc, #68] @ (208c58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 208bde │ │ │ │ @@ -212865,15 +212860,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 208bde │ │ │ │ ldr r0, [pc, #52] @ (208c5c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ldr r3, [pc, #44] @ (208c60 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #44] @ (208c64 ) │ │ │ │ ldr r0, [pc, #48] @ (208c68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ @@ -212883,22 +212878,22 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb820026 │ │ │ │ + @ instruction: 0xfbd20026 │ │ │ │ movs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb220026 │ │ │ │ - movs r4, r6 │ │ │ │ + @ instruction: 0xfb720026 │ │ │ │ + lsls r4, r0, #2 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xfa920026 │ │ │ │ - @ instruction: 0xfafe0026 │ │ │ │ + @ instruction: 0xfae20026 │ │ │ │ + @ instruction: 0xfb4e0026 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #84] @ (208cd4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -212924,15 +212919,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 208c8e │ │ │ │ ldr r0, [pc, #52] @ (208ce4 ) │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ b.n 208c8e │ │ │ │ ldr r3, [pc, #36] @ (208ce8 ) │ │ │ │ movs r2, #131 @ 0x83 │ │ │ │ ldr r1, [pc, #36] @ (208cec ) │ │ │ │ ldr r0, [pc, #40] @ (208cf0 ) │ │ │ │ @@ -212945,18 +212940,18 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb0e0026 │ │ │ │ - vshr.u32 d0, d18, #28 │ │ │ │ - @ instruction: 0xfa020026 │ │ │ │ - @ instruction: 0xfa6e0026 │ │ │ │ + @ instruction: 0xfb5e0026 │ │ │ │ + vshr.u32 d16, d18, #12 │ │ │ │ + @ instruction: 0xfa520026 │ │ │ │ + @ instruction: 0xfabe0026 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #144] @ (208d94 ) │ │ │ │ sub sp, #12 │ │ │ │ add r2, pc │ │ │ │ @@ -212980,18 +212975,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [r3, #4] │ │ │ │ orr.w r2, r2, #16 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [r3, #24] │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r0, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #24] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 208d20 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ @@ -213006,15 +213001,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 208d16 │ │ │ │ ldr r0, [pc, #48] @ (208da4 ) │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 208d16 │ │ │ │ ldr r3, [pc, #36] @ (208da8 ) │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ ldr r1, [pc, #36] @ (208dac ) │ │ │ │ ldr r0, [pc, #40] @ (208db0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -213026,33 +213021,33 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa800026 │ │ │ │ - mcr2 0, 7, r0, cr4, cr2, {1} │ │ │ │ - vst4.8 {d16-d19}, [r2 :128], r6 │ │ │ │ - vld1.8 {d0[1]}, [lr], r6 │ │ │ │ + @ instruction: 0xfad00026 │ │ │ │ + vqadd.u64 d0, d4, d18 │ │ │ │ + ldrsb.w r0, [r2, #38] @ 0x26 │ │ │ │ + ldr??.w r0, [lr, #38] @ 0x26 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (208e70 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #168] @ (208e74 ) │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #168] @ (208e78 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 208e5c │ │ │ │ ldr.w r2, [r0, #920] @ 0x398 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -213097,18 +213092,18 @@ │ │ │ │ ldr r0, [pc, #28] @ (208e7c ) │ │ │ │ add.w r3, r5, #140 @ 0x8c │ │ │ │ mov r1, r4 │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr??.w r0, [lr, #38] @ 0x26 │ │ │ │ - mrc2 0, 4, r0, cr12, cr2, {1} │ │ │ │ - ldrsb.w r0, [r4, r6, lsl #2] │ │ │ │ - vld1.8 {d0[1]}, [ip], r6 │ │ │ │ + vst4.8 {d16-d19}, [lr :128], r6 │ │ │ │ + mcr2 0, 7, r0, cr12, cr2, {1} │ │ │ │ + vld4.8 {d16-d19}, [r4 :128], r6 │ │ │ │ + ldr??.w r0, [ip, #38] @ 0x26 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #552] @ (2090bc ) │ │ │ │ and.w r3, r1, #255 @ 0xff │ │ │ │ @@ -213152,15 +213147,15 @@ │ │ │ │ bpl.n 208eb6 │ │ │ │ ldr r0, [pc, #480] @ (2090cc ) │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r1, [r4, #944] @ 0x3b0 │ │ │ │ b.n 208eb6 │ │ │ │ ldr r3, [pc, #444] @ (2090c0 ) │ │ │ │ ldr.w r1, [r0, #940] @ 0x3ac │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -213177,15 +213172,15 @@ │ │ │ │ bpl.n 208eb6 │ │ │ │ ldr r0, [pc, #428] @ (2090d0 ) │ │ │ │ movs r2, #4 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r1, [r4, #940] @ 0x3ac │ │ │ │ b.n 208eb6 │ │ │ │ subs.w r0, r3, #16 │ │ │ │ sbc.w ip, ip, ip │ │ │ │ lsrs r0, r0, #4 │ │ │ │ orr.w r5, r0, ip, lsl #28 │ │ │ │ adds r0, r5, #1 │ │ │ │ @@ -213239,15 +213234,15 @@ │ │ │ │ bpl.w 208eb6 │ │ │ │ ldr r0, [pc, #276] @ (2090d4 ) │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r1, [r4, #936] @ 0x3a8 │ │ │ │ b.n 208eb6 │ │ │ │ movs r1, #28 │ │ │ │ mul.w r0, r1, r5 │ │ │ │ ldr r1, [pc, #228] @ (2090c0 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -213269,15 +213264,15 @@ │ │ │ │ bpl.w 208eb8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #196] @ (2090d8 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r3, [r4, #932] @ 0x3a4 │ │ │ │ add r3, r6 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 208eb8 │ │ │ │ ldr r1, [pc, #156] @ (2090c4 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -213290,15 +213285,15 @@ │ │ │ │ bpl.n 208f88 │ │ │ │ ldr r0, [pc, #160] @ (2090dc ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ mov r0, r4 │ │ │ │ b.n 208eb8 │ │ │ │ ldr r0, [pc, #112] @ (2090c0 ) │ │ │ │ ldr.w r1, [r4, #932] @ 0x3a4 │ │ │ │ movs r4, #28 │ │ │ │ ldr r0, [r2, r0] │ │ │ │ mla r1, r4, r5, r1 │ │ │ │ @@ -213318,15 +213313,15 @@ │ │ │ │ bpl.n 208f88 │ │ │ │ ldr r0, [pc, #100] @ (2090e0 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ mov r0, r4 │ │ │ │ b.n 208eb8 │ │ │ │ ldr r1, [pc, #52] @ (2090c4 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 208f96 │ │ │ │ @@ -213338,32 +213333,32 @@ │ │ │ │ ldr r0, [pc, #60] @ (2090e4 ) │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 208f96 │ │ │ │ nop │ │ │ │ adds r7, #252 @ 0xfc │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r0, r6, lsl #2] │ │ │ │ - ldr??.w r0, [r6, #38] @ 0x26 │ │ │ │ - ldr.w r0, [ip, r6, lsl #2] │ │ │ │ - strb.w r0, [lr, r6, lsl #2] │ │ │ │ - @ instruction: 0xf7e20026 │ │ │ │ - @ instruction: 0xf7a40026 │ │ │ │ - @ instruction: 0xf7760026 │ │ │ │ + vst1.8 {d0[1]}, [r0], r6 │ │ │ │ + vst4.8 {d16-d19}, [r6 :128], r6 │ │ │ │ + strh.w r0, [ip, #38] @ 0x26 │ │ │ │ + ldr.w r0, [lr, r6, lsl #2] │ │ │ │ + ldrh.w r0, [r2, r6, lsl #2] │ │ │ │ + @ instruction: 0xf7f40026 │ │ │ │ + @ instruction: 0xf7c60026 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #748] @ (2093e4 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #748] @ (2093e8 ) │ │ │ │ @@ -213408,22 +213403,22 @@ │ │ │ │ movs r2, #8 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #40] @ 0x28 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ uxth r4, r1 │ │ │ │ str.w r4, [r5, #940] @ 0x3ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2092bc │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r5, #920] @ 0x398 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209128 │ │ │ │ movs r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ @@ -213538,15 +213533,15 @@ │ │ │ │ b.n 209128 │ │ │ │ ldr r3, [pc, #300] @ (2093ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbnz r3, 20931e │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [pc, #296] @ (2093fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 209182 │ │ │ │ ldr r3, [pc, #272] @ (2093f0 ) │ │ │ │ @@ -213554,15 +213549,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 209182 │ │ │ │ ldr r0, [pc, #276] @ (209400 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 209182 │ │ │ │ ldr r3, [pc, #244] @ (2093ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 209128 │ │ │ │ ldr r3, [pc, #236] @ (2093f0 ) │ │ │ │ @@ -213584,18 +213579,18 @@ │ │ │ │ bpl.n 2092c4 │ │ │ │ ldr r0, [pc, #220] @ (209408 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2092d0 │ │ │ │ b.n 209182 │ │ │ │ bl 208c6c │ │ │ │ @@ -213615,15 +213610,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2092ae │ │ │ │ ldr r0, [pc, #144] @ (20940c ) │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2092ae │ │ │ │ ldr r3, [pc, #96] @ (2093ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2091fc │ │ │ │ @@ -213634,15 +213629,15 @@ │ │ │ │ bpl.w 2091fc │ │ │ │ ldr r0, [pc, #108] @ (209410 ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2091fc │ │ │ │ ldr r3, [pc, #52] @ (2093ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 209262 │ │ │ │ @@ -213653,39 +213648,39 @@ │ │ │ │ bpl.w 209262 │ │ │ │ ldr r0, [pc, #68] @ (209414 ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 209262 │ │ │ │ nop │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6fa0026 │ │ │ │ - @ instruction: 0xf5fe0026 │ │ │ │ + @ instruction: 0xf74a0026 │ │ │ │ + movw r0, #59430 @ 0xe826 │ │ │ │ movs r0, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5960026 │ │ │ │ - @ instruction: 0xf53c0026 │ │ │ │ - @ instruction: 0xf5220026 │ │ │ │ - @ instruction: 0xf4d60026 │ │ │ │ - @ instruction: 0xf4aa0026 │ │ │ │ - orns r0, lr, #10878976 @ 0xa60000 │ │ │ │ + @ instruction: 0xf5e60026 │ │ │ │ + @ instruction: 0xf58c0026 │ │ │ │ + sbcs.w r0, r2, #10878976 @ 0xa60000 │ │ │ │ + @ instruction: 0xf5260026 │ │ │ │ + @ instruction: 0xf4fa0026 │ │ │ │ + @ instruction: 0xf4ce0026 │ │ │ │ ldr r0, [pc, #4] @ (209420 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ subs r6, r3, #0 │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -213693,34 +213688,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (209474 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (209478 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #44] @ (20947c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2ef9f8 │ │ │ │ + bl 2efa48 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (209480 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (209484 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2ee6c4 │ │ │ │ - str.w r0, [lr, #50] @ 0x32 │ │ │ │ - add r4, pc, #80 @ (adr r4, 2094c8 ) │ │ │ │ + b.w 2ee714 │ │ │ │ + ldrsb.w r0, [lr, r2, lsl #3] │ │ │ │ + add r4, pc, #400 @ (adr r4, 209608 ) │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xfab60027 │ │ │ │ + @ instruction: 0xfb060027 │ │ │ │ lsls r1, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r3, #7 │ │ │ │ movs r7, r6 │ │ │ │ lsls r2, r0, #15 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -213772,27 +213767,27 @@ │ │ │ │ bpl.n 2094d4 │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #32] @ (209530 ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2094d4 │ │ │ │ nop │ │ │ │ adds r1, #220 @ 0xdc │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3ba0026 │ │ │ │ + and.w r0, sl, #10878976 @ 0xa60000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ mov r7, r2 │ │ │ │ @@ -213888,20 +213883,20 @@ │ │ │ │ ldr r4, [r3, #0] │ │ │ │ ands.w r4, r4, #32768 @ 0x8000 │ │ │ │ beq.n 209588 │ │ │ │ ldr r0, [pc, #144] @ (2096cc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2095a2 │ │ │ │ add r6, r3 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #776] @ 0x308 │ │ │ │ ldr r3, [pc, #100] @ (2096c0 ) │ │ │ │ ldr.w r1, [r6, #784] @ 0x310 │ │ │ │ bic.w r1, r1, #2147483648 @ 0x80000000 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ mov r4, r1 │ │ │ │ @@ -213934,28 +213929,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 209588 │ │ │ │ ldr r0, [pc, #36] @ (2096d4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 209588 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #38 @ 0x26 │ │ │ │ + @ instruction: 0xf3100026 │ │ │ │ subs r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2880026 │ │ │ │ + @ instruction: 0xf2d80026 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrd r5, r4, [r0, #168] @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [pc, #136] @ (209778 ) │ │ │ │ @@ -213990,41 +213985,41 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ add r5, r4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f0c5c │ │ │ │ + b.w 2f0cac │ │ │ │ ldr r3, [pc, #44] @ (209780 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209704 │ │ │ │ ldr r3, [pc, #36] @ (209784 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 209704 │ │ │ │ adds r3, r5, r4 │ │ │ │ ldr r0, [pc, #28] @ (209788 ) │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r1, [r3, #768] @ 0x300 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 209704 │ │ │ │ nop │ │ │ │ cmp r7, #164 @ 0xa4 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r2, #38 @ 0x26 │ │ │ │ + @ instruction: 0xf2520026 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #336] @ (2098f0 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r6, [pc, #336] @ (2098f4 ) │ │ │ │ @@ -214043,24 +214038,24 @@ │ │ │ │ ldr.w fp, [pc, #324] @ 209904 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ movs r7, #0 │ │ │ │ add fp, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #308] @ (209908 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [pc, #308] @ (20990c ) │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #296] @ (209910 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r6, r9, #760 @ 0x2f8 │ │ │ │ add r3, pc │ │ │ │ add r4, sp, #32 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -214160,32 +214155,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - sbc.w r0, r8, #11665408 @ 0xb20000 │ │ │ │ + subs.w r0, r8, #11665408 @ 0xb20000 │ │ │ │ cmp r6, #228 @ 0xe4 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf1e80026 │ │ │ │ + @ instruction: 0xf2380026 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1fa0026 │ │ │ │ + movw r0, #40998 @ 0xa026 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - ldr r1, [pc, #640] @ (209b8c ) │ │ │ │ + ldr r1, [pc, #960] @ (209ccc ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [pc, #728] @ (209be8 ) │ │ │ │ + ldr r2, [pc, #24] @ (209928 ) │ │ │ │ movs r6, r4 │ │ │ │ subs r2, r1, r1 │ │ │ │ movs r7, r6 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r7, r6 │ │ │ │ - rsb r0, r4, #38 @ 0x26 │ │ │ │ - subs.w r0, r6, #38 @ 0x26 │ │ │ │ + @ instruction: 0xf2140026 │ │ │ │ + addw r0, r6, #38 @ 0x26 │ │ │ │ cmp r5, #206 @ 0xce │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (2099d8 ) │ │ │ │ @@ -214195,15 +214190,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (2099e0 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r6, r5 │ │ │ │ b.n 209966 │ │ │ │ adds r5, #1 │ │ │ │ @@ -214242,17 +214237,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3ce0032 │ │ │ │ - orrs.w r0, sl, #38 @ 0x26 │ │ │ │ - orn r0, lr, #38 @ 0x26 │ │ │ │ + ands.w r0, lr, #11665408 @ 0xb20000 │ │ │ │ + @ instruction: 0xf0aa0026 │ │ │ │ + @ instruction: 0xf0be0026 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r8, [pc, #1184] @ 209e98 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r1, [pc, #1184] @ 209e9c │ │ │ │ @@ -214291,15 +214286,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209a3e │ │ │ │ mov fp, r8 │ │ │ │ mov r6, r4 │ │ │ │ mov r8, sl │ │ │ │ b.n 209ac4 │ │ │ │ ldr.w r0, [r6, #792] @ 0x318 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr.w r3, [r6, #812] @ 0x32c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 209cf4 │ │ │ │ ldr.w r0, [r6, #796] @ 0x31c │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ mov.w r2, #65024 @ 0xfe00 │ │ │ │ movt r2, #65535 @ 0xffff │ │ │ │ @@ -214356,15 +214351,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 209ab2 │ │ │ │ ldr r0, [pc, #896] @ (209ea8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 209ab2 │ │ │ │ lsls r7, r5, #5 │ │ │ │ adds r1, r4, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr.w r0, [r1, #764] @ 0x2fc │ │ │ │ bl 1df9e0 │ │ │ │ ldr.w r3, [r6, #172] @ 0xac │ │ │ │ @@ -214427,15 +214422,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 209a3e │ │ │ │ ldr r0, [pc, #692] @ (209eb0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ lsls r7, r5, #5 │ │ │ │ mov.w r3, #65024 @ 0xfe00 │ │ │ │ movt r3, #32767 @ 0x7fff │ │ │ │ adds r5, r4, r7 │ │ │ │ and.w r3, r9, r3 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r0, [r5, #764] @ 0x2fc │ │ │ │ @@ -214465,15 +214460,15 @@ │ │ │ │ str.w r6, [r7, #780] @ 0x30c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 1dfa08 │ │ │ │ adds r5, r4, r7 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ mov.w r2, #65024 @ 0xfe00 │ │ │ │ movt r2, #32767 @ 0x7fff │ │ │ │ movs r3, #0 │ │ │ │ and.w r2, r9, r2 │ │ │ │ ldr.w r0, [r5, #764] @ 0x2fc │ │ │ │ str.w r3, [r5, #788] @ 0x314 │ │ │ │ str.w r2, [r5, #784] @ 0x310 │ │ │ │ @@ -214576,15 +214571,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 209bc0 │ │ │ │ b.n 209bde │ │ │ │ ldr r0, [pc, #244] @ (209eb8 ) │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #4 │ │ │ │ bhi.w 209f4e │ │ │ │ add r3, pc, #8 @ (adr r3, 209de0 ) │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -214622,15 +214617,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 209ab2 │ │ │ │ ldr r0, [pc, #128] @ (209ec8 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 209ab2 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 209f2a │ │ │ │ adds r3, r4, r7 │ │ │ │ ldr.w r0, [r3, #764] @ 0x2fc │ │ │ │ bl 1df784 │ │ │ │ b.n 209c62 │ │ │ │ @@ -214645,44 +214640,44 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 209d8a │ │ │ │ ldr r0, [pc, #84] @ (209ed0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 209d8a │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ mcr2 15, 0, pc, cr0, cr15, {7} @ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ cmp r4, #148 @ 0x94 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, ip, #38 @ 0x26 │ │ │ │ + eor.w r0, ip, #38 @ 0x26 │ │ │ │ movs r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 4, cr0, cr12, cr6, {1} │ │ │ │ + cdp 0, 9, cr0, cr12, cr6, {1} │ │ │ │ cmp r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl], {38} @ 0x26 │ │ │ │ + mrrc 0, 2, r0, sl, cr6 │ │ │ │ adds r4, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl, #152]! @ 0x98 │ │ │ │ + ldcl 0, cr0, [sl, #152]! @ 0x98 │ │ │ │ asrs r4, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r6], {38} @ 0x26 │ │ │ │ + ldc 0, cr0, [r6, #-152] @ 0xffffff68 │ │ │ │ asrs r4, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, lr, r6, asr #32 │ │ │ │ + rsb r0, lr, r6, asr #32 │ │ │ │ ldr r3, [pc, #176] @ (209f88 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 209b84 │ │ │ │ ldr r3, [pc, #168] @ (209f8c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -214690,15 +214685,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 209b84 │ │ │ │ ldr r0, [pc, #156] @ (209f90 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 209b84 │ │ │ │ ldr r3, [pc, #144] @ (209f94 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 209d3e │ │ │ │ @@ -214706,30 +214701,30 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 209d3e │ │ │ │ ldr r0, [pc, #120] @ (209f98 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 209d3e │ │ │ │ ldr r3, [pc, #112] @ (209f9c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209e56 │ │ │ │ ldr r3, [pc, #84] @ (209f8c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 209e56 │ │ │ │ ldr r0, [pc, #92] @ (209fa0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 209e56 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 209a3e │ │ │ │ ldr r3, [pc, #72] @ (209fa4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -214742,30 +214737,30 @@ │ │ │ │ bpl.w 209a3e │ │ │ │ ldr r0, [pc, #48] @ (209fa8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ asrs r4, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r8, r6, asr #32 │ │ │ │ + adcs.w r0, r8, r6, asr #32 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, lr, r6, asr #32 │ │ │ │ + sub.w r0, lr, r6, asr #32 │ │ │ │ adds r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb820026 │ │ │ │ + rsbs r0, r2, r6, asr #32 │ │ │ │ adds r4, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [sl], #-152 @ 0xffffff68 │ │ │ │ + stcl 0, cr0, [sl], {38} @ 0x26 │ │ │ │ │ │ │ │ 00209fac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -214831,30 +214826,30 @@ │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r6, #196 @ 0xc4 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ movs r0, r7 │ │ │ │ - stc 0, cr0, [lr], {38} @ 0x26 │ │ │ │ + mrrc 0, 2, r0, lr, cr6 │ │ │ │ │ │ │ │ 0020a070 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #20] @ (20a094 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - @ instruction: 0xebec0026 │ │ │ │ + ldc 0, cr0, [ip], #-152 @ 0xffffff68 │ │ │ │ │ │ │ │ 0020a098 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214862,26 +214857,26 @@ │ │ │ │ ldr r3, [pc, #40] @ (20a0d8 ) │ │ │ │ movs r2, #26 │ │ │ │ ldr r1, [pc, #40] @ (20a0dc ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs.w r0, sl, r6, asr #32 │ │ │ │ - stc 0, cr0, [r8], {50} @ 0x32 │ │ │ │ - rsbs r0, sl, r6, asr #32 │ │ │ │ + stc 0, cr0, [sl], {38} @ 0x26 │ │ │ │ + ldcl 0, cr0, [r8], {50} @ 0x32 │ │ │ │ + stc 0, cr0, [sl], #-152 @ 0xffffff68 │ │ │ │ │ │ │ │ 0020a0e0 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0020a0e8 : │ │ │ │ @@ -214911,26 +214906,26 @@ │ │ │ │ ldr r3, [pc, #40] @ (20a13c ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #40] @ (20a140 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - rsb r0, r2, r6, asr #32 │ │ │ │ - stcl 0, cr0, [ip], #-200 @ 0xffffff38 │ │ │ │ - sub.w r0, r2, r6, asr #32 │ │ │ │ + ldc 0, cr0, [r2], {38} @ 0x26 │ │ │ │ + ldc 0, cr0, [ip], #200 @ 0xc8 │ │ │ │ + @ instruction: 0xebf20026 │ │ │ │ │ │ │ │ 0020a144 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214939,27 +214934,27 @@ │ │ │ │ movs r2, #7 │ │ │ │ ldr r3, [pc, #40] @ (20a188 ) │ │ │ │ ldr r1, [pc, #44] @ (20a18c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - sbcs.w r0, r8, r6, asr #32 │ │ │ │ - stc 0, cr0, [r2], #-200 @ 0xffffff38 │ │ │ │ - adcs.w r0, r8, r6, asr #32 │ │ │ │ + rsb r0, r8, r6, asr #32 │ │ │ │ + ldcl 0, cr0, [r2], #-200 @ 0xffffff38 │ │ │ │ + sub.w r0, r8, r6, asr #32 │ │ │ │ │ │ │ │ 0020a190 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214968,27 +214963,27 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (20a1d8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xeb2e0026 │ │ │ │ - rsbs r0, r8, r2, rrx │ │ │ │ - adds.w r0, r0, r6, asr #32 │ │ │ │ + sbcs.w r0, lr, r6, asr #32 │ │ │ │ + stc 0, cr0, [r8], #-200 @ 0xffffff38 │ │ │ │ + sbc.w r0, r0, r6, asr #32 │ │ │ │ │ │ │ │ 0020a1dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214997,27 +214992,27 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (20a224 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xeae20026 │ │ │ │ - @ instruction: 0xeb8c0032 │ │ │ │ - pkhtb r0, r4, r6, asr #32 │ │ │ │ + @ instruction: 0xeb320026 │ │ │ │ + rsbs r0, ip, r2, rrx │ │ │ │ + adds.w r0, r4, r6, asr #32 │ │ │ │ │ │ │ │ 0020a228 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -215026,27 +215021,27 @@ │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #44] @ (20a270 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - eors.w r0, r6, r6, asr #32 │ │ │ │ - @ instruction: 0xeb3e0032 │ │ │ │ - orns r0, r8, r6, asr #32 │ │ │ │ + @ instruction: 0xeae60026 │ │ │ │ + @ instruction: 0xeb8e0032 │ │ │ │ + pkhtb r0, r8, r6, asr #32 │ │ │ │ │ │ │ │ 0020a274 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -215055,27 +215050,27 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (20a2bc ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - orns r0, sl, r6, asr #32 │ │ │ │ - add.w r0, ip, r2, rrx │ │ │ │ - orrs.w r0, r8, r6, asr #32 │ │ │ │ + pkhtb r0, sl, r6, asr #32 │ │ │ │ + adcs.w r0, ip, r2, rrx │ │ │ │ + @ instruction: 0xeaa80026 │ │ │ │ │ │ │ │ 0020a2c0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #48] @ (20a300 ) │ │ │ │ @@ -215085,26 +215080,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (20a308 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #12 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xeac20032 │ │ │ │ - bic.w r0, ip, r6, asr #32 │ │ │ │ - and.w r0, ip, r6, asr #32 │ │ │ │ + adds.w r0, r2, r2, rrx │ │ │ │ + orns r0, ip, r6, asr #32 │ │ │ │ + orrs.w r0, ip, r6, asr #32 │ │ │ │ │ │ │ │ 0020a30c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #48] @ (20a34c ) │ │ │ │ @@ -215114,26 +215109,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (20a354 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - orns r0, r6, r2, rrx │ │ │ │ - strd r0, r0, [r0, #152]! @ 0x98 │ │ │ │ - strd r0, r0, [r0, #152] @ 0x98 │ │ │ │ + @ instruction: 0xeac60032 │ │ │ │ + bics.w r0, r0, r6, asr #32 │ │ │ │ + ands.w r0, r0, r6, asr #32 │ │ │ │ │ │ │ │ 0020a358 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #48] @ (20a398 ) │ │ │ │ @@ -215143,101 +215138,101 @@ │ │ │ │ ldr r1, [pc, #44] @ (20a3a0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ movs r2, #23 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bic.w r0, sl, r2, rrx │ │ │ │ - @ instruction: 0xe9940026 │ │ │ │ - ldrd r0, r0, [r4, #-152]! @ 0x98 │ │ │ │ + orns r0, sl, r2, rrx │ │ │ │ + strd r0, r0, [r4, #152]! @ 0x98 │ │ │ │ + strd r0, r0, [r4, #152] @ 0x98 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r1, #0] │ │ │ │ mov r8, r1 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 20a3de │ │ │ │ ldr r7, [pc, #136] @ (20a448 ) │ │ │ │ ldr r6, [pc, #140] @ (20a44c ) │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ b.n 20a3ca │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20a3c6 │ │ │ │ ldr r1, [pc, #112] @ (20a450 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r4, [r8, #8] │ │ │ │ cbz r4, 20a41a │ │ │ │ ldr r7, [pc, #100] @ (20a454 ) │ │ │ │ ldr r6, [pc, #100] @ (20a458 ) │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ b.n 20a3fc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20a3f8 │ │ │ │ ldr r1, [pc, #72] @ (20a45c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r8, #12] │ │ │ │ cbnz r3, 20a434 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #40] @ (20a460 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3b50f8 │ │ │ │ + b.w 3b5148 │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [r4, #-152]! @ 0x98 │ │ │ │ - ldr r6, [r6, #116] @ 0x74 │ │ │ │ + strd r0, r0, [r4, #152] @ 0x98 │ │ │ │ + ldr r6, [r0, #124] @ 0x7c │ │ │ │ movs r0, r5 │ │ │ │ - cmp lr, r2 │ │ │ │ + cmp lr, ip │ │ │ │ movs r6, r5 │ │ │ │ - strd r0, r0, [r2, #-152] @ 0x98 │ │ │ │ - ldr r4, [r0, #116] @ 0x74 │ │ │ │ + @ instruction: 0xe9920026 │ │ │ │ + ldr r4, [r2, #120] @ 0x78 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r4, ip │ │ │ │ + cmp ip, r6 │ │ │ │ movs r6, r5 │ │ │ │ - ldrd r0, r0, [ip], #152 @ 0x98 │ │ │ │ + strd r0, r0, [ip, #-152] @ 0x98 │ │ │ │ │ │ │ │ 0020a464 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #132] @ (20a4f8 ) │ │ │ │ @@ -215260,20 +215255,20 @@ │ │ │ │ ldr r6, [pc, #100] @ (20a500 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20a49e │ │ │ │ mov r0, r7 │ │ │ │ - bl 40ff18 │ │ │ │ + bl 40ff68 │ │ │ │ ldr r2, [pc, #72] @ (20a504 ) │ │ │ │ ldr r3, [pc, #64] @ (20a4fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -215289,25 +215284,25 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 26e570 │ │ │ │ b.n 20a4b8 │ │ │ │ ldr r1, [pc, #28] @ (20a508 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 20a4b8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ movs r2, #26 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8d00026 │ │ │ │ + stmdb r0!, {r1, r2, r5} │ │ │ │ movs r1, #216 @ 0xd8 │ │ │ │ movs r0, r7 │ │ │ │ - strd r0, r0, [ip], #-152 @ 0x98 │ │ │ │ + ldmia.w ip!, {r1, r2, r5} │ │ │ │ │ │ │ │ 0020a50c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #940] @ (20a8cc ) │ │ │ │ @@ -215320,15 +215315,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ bl 20a144 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 20a57c │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ @@ -215350,307 +215345,307 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #860] @ (20a8dc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a8c2 │ │ │ │ ldr r3, [pc, #840] @ (20a8e0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #840] @ (20a8e4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #836] @ (20a8e8 ) │ │ │ │ ldrh r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a8a6 │ │ │ │ ldr r2, [pc, #820] @ (20a8ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #820] @ (20a8f0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #812] @ (20a8f4 ) │ │ │ │ ldr r2, [r6, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #41] @ 0x29 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a8a0 │ │ │ │ ldr r2, [pc, #796] @ (20a8f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #796] @ (20a8fc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a89a │ │ │ │ ldr r2, [pc, #780] @ (20a900 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #780] @ (20a904 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a894 │ │ │ │ ldr r2, [pc, #764] @ (20a908 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #764] @ (20a90c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a88e │ │ │ │ ldr r2, [pc, #748] @ (20a910 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #748] @ (20a914 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #43] @ 0x2b │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a888 │ │ │ │ ldr r2, [pc, #732] @ (20a918 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #732] @ (20a91c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a882 │ │ │ │ ldr r2, [pc, #716] @ (20a920 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #716] @ (20a924 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a87c │ │ │ │ ldr r2, [pc, #700] @ (20a928 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #700] @ (20a92c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a876 │ │ │ │ ldr r2, [pc, #684] @ (20a930 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #684] @ (20a934 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #676] @ (20a938 ) │ │ │ │ ldrd r2, r3, [r6, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #668] @ (20a93c ) │ │ │ │ ldrh r2, [r6, #38] @ 0x26 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #660] @ (20a940 ) │ │ │ │ ldrb.w r2, [r6, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #648] @ (20a944 ) │ │ │ │ ldr r2, [r6, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #640] @ (20a948 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #32] │ │ │ │ mov r9, r3 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cbz r5, 20a6fa │ │ │ │ ldr r7, [pc, #628] @ (20a94c ) │ │ │ │ ldr.w r8, [pc, #628] @ 20a950 │ │ │ │ add r7, pc │ │ │ │ add r8, pc │ │ │ │ b.n 20a6ea │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 20a6e2 │ │ │ │ ldr r1, [pc, #600] @ (20a954 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r9, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20a8b2 │ │ │ │ ldr r1, [pc, #584] @ (20a958 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 20a3a4 │ │ │ │ ldr r1, [pc, #568] @ (20a95c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 20a3a4 │ │ │ │ ldr r1, [pc, #556] @ (20a960 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 20a3a4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a86e │ │ │ │ ldr r1, [pc, #532] @ (20a964 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #524] @ (20a968 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #516] @ (20a96c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #504] @ (20a970 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #492] @ (20a974 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #480] @ (20a978 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #468] @ (20a97c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldrb.w r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20a8ac │ │ │ │ ldr r2, [pc, #448] @ (20a980 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #448] @ (20a984 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #440] @ (20a988 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #428] @ (20a98c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #32] │ │ │ │ bl 20a3a4 │ │ │ │ ldr r1, [pc, #412] @ (20a990 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #36] @ 0x24 │ │ │ │ bl 20a3a4 │ │ │ │ ldr r1, [pc, #396] @ (20a994 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #40] @ 0x28 │ │ │ │ bl 20a3a4 │ │ │ │ ldr r1, [pc, #380] @ (20a998 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cbz r5, 20a850 │ │ │ │ ldr r7, [pc, #364] @ (20a99c ) │ │ │ │ ldr.w r8, [pc, #368] @ 20a9a0 │ │ │ │ add r7, pc │ │ │ │ add r8, pc │ │ │ │ b.n 20a840 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 20a838 │ │ │ │ ldr r1, [pc, #336] @ (20a9a4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r9, #4] │ │ │ │ cbz r3, 20a86e │ │ │ │ ldr r1, [pc, #324] @ (20a9a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r9, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r6 │ │ │ │ - bl 40ff90 │ │ │ │ + bl 40ffe0 │ │ │ │ b.n 20a550 │ │ │ │ ldr r2, [pc, #308] @ (20a9ac ) │ │ │ │ add r2, pc │ │ │ │ b.n 20a686 │ │ │ │ ldr r2, [pc, #304] @ (20a9b0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 20a66e │ │ │ │ @@ -215678,112 +215673,109 @@ │ │ │ │ ldr r2, [pc, #288] @ (20a9d0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 20a7c2 │ │ │ │ ldr r1, [pc, #288] @ (20a9d4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrb.w r2, [r9, #5] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 20a70e │ │ │ │ ldr r3, [pc, #276] @ (20a9d8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 20a598 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ movs r1, #112 @ 0x70 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + ldrb r6, [r4, #15] │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xfac40025 │ │ │ │ - b.n 20a8a8 │ │ │ │ - movs r6, r4 │ │ │ │ - b.n 20a8b0 │ │ │ │ - movs r6, r4 │ │ │ │ - b.n 20a8e4 │ │ │ │ - movs r6, r4 │ │ │ │ - cbnz r4, 20a91e │ │ │ │ + smlatb r0, r4, r5, r0 │ │ │ │ + @ instruction: 0xe8320026 │ │ │ │ + @ instruction: 0xe8340026 │ │ │ │ + strex r0, r0, [ip, #152] @ 0x98 │ │ │ │ + rev r4, r1 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xe8060026 │ │ │ │ - @ instruction: 0xe81a0026 │ │ │ │ - cbnz r0, 20a922 │ │ │ │ + @ instruction: 0xe8560026 │ │ │ │ + strd r0, r0, [sl], #-152 @ 0x98 │ │ │ │ + cbnz r0, 20a936 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xe8220026 │ │ │ │ - cbnz r0, 20a924 │ │ │ │ + ldrd r0, r0, [r2], #-152 @ 0x98 │ │ │ │ + cbnz r0, 20a938 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xe82a0026 │ │ │ │ - cbnz r0, 20a926 │ │ │ │ + ldrd r0, r0, [sl], #-152 @ 0x98 │ │ │ │ + cbnz r0, 20a93a │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xe8320026 │ │ │ │ - cbnz r0, 20a928 │ │ │ │ + stmia.w r2, {r1, r2, r5} │ │ │ │ + cbnz r0, 20a93c │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xe83a0026 │ │ │ │ - cbnz r0, 20a92a │ │ │ │ + stmia.w sl, {r1, r2, r5} │ │ │ │ + cbnz r0, 20a93e │ │ │ │ movs r2, r5 │ │ │ │ - strex r0, r0, [r2, #152] @ 0x98 │ │ │ │ - cbnz r0, 20a92c │ │ │ │ + ldmia.w r2, {r1, r2, r5} │ │ │ │ + cbnz r0, 20a940 │ │ │ │ movs r2, r5 │ │ │ │ - strex r0, r0, [sl, #152] @ 0x98 │ │ │ │ - cbnz r0, 20a92e │ │ │ │ + ldmia.w sl, {r1, r2, r5} │ │ │ │ + cbnz r0, 20a942 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xe8520026 │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + stmia.w r2!, {r1, r2, r5} │ │ │ │ + cbnz r0, 20a944 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xe85a0026 │ │ │ │ - strd r0, r0, [lr], #-152 @ 0x98 │ │ │ │ - stmia.w r4, {r1, r2, r5} │ │ │ │ - ldmia.w r6, {r1, r2, r5} │ │ │ │ stmia.w sl!, {r1, r2, r5} │ │ │ │ - @ instruction: 0xe8c00026 │ │ │ │ - b.n 20a600 │ │ │ │ + ldmia.w lr!, {r1, r2, r5} │ │ │ │ + @ instruction: 0xe8d40026 │ │ │ │ + strd r0, r0, [r6], #152 @ 0x98 │ │ │ │ + ldrd r0, r0, [sl], #152 @ 0x98 │ │ │ │ + ldmdb r0, {r1, r2, r5} │ │ │ │ + b.n 20a6a0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r3, #68] @ 0x44 │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ movs r0, r5 │ │ │ │ - negs r2, r7 │ │ │ │ + cmn r2, r1 │ │ │ │ movs r6, r5 │ │ │ │ - stmia.w r2!, {r1, r2, r5} │ │ │ │ - stmia.w r4!, {r1, r2, r5} │ │ │ │ - stmia.w r6!, {r1, r2, r5} │ │ │ │ - stmia.w r4!, {r1, r2, r5} │ │ │ │ - stmia.w r2!, {r1, r2, r5} │ │ │ │ - stmia.w sl!, {r1, r2, r5} │ │ │ │ - ldmia.w r6!, {r1, r2, r5} │ │ │ │ - @ instruction: 0xe8c20026 │ │ │ │ - @ instruction: 0xe8ce0026 │ │ │ │ - @ instruction: 0xe8da0026 │ │ │ │ - vst4.8 {d0-d3}, [r8 :128], r5 │ │ │ │ - @ instruction: 0xe8de0026 │ │ │ │ - strd r0, r0, [r6], #152 @ 0x98 │ │ │ │ - ldrd r0, r0, [r8], #152 @ 0x98 │ │ │ │ + ldrd r0, r0, [r2], #152 @ 0x98 │ │ │ │ + ldrd r0, r0, [r4], #152 @ 0x98 │ │ │ │ + ldrd r0, r0, [r6], #152 @ 0x98 │ │ │ │ ldrd r0, r0, [r4], #152 @ 0x98 │ │ │ │ - ldrd r0, r0, [r8], #152 @ 0x98 │ │ │ │ - ldrd r0, r0, [ip], #152 @ 0x98 │ │ │ │ - b.n 20a3a4 │ │ │ │ + ldrd r0, r0, [r2], #152 @ 0x98 │ │ │ │ + ldrd r0, r0, [sl], #152 @ 0x98 │ │ │ │ + stmdb r6, {r1, r2, r5} │ │ │ │ + ldmdb r2, {r1, r2, r5} │ │ │ │ + ldmdb lr, {r1, r2, r5} │ │ │ │ + stmdb sl!, {r1, r2, r5} │ │ │ │ + ldr??.w r0, [r8, r5, lsl #2] │ │ │ │ + stmdb lr!, {r1, r2, r5} │ │ │ │ + ldmdb r6!, {r1, r2, r5} │ │ │ │ + strd r0, r0, [r8, #-152] @ 0x98 │ │ │ │ + strd r0, r0, [r4, #-152] @ 0x98 │ │ │ │ + strd r0, r0, [r8, #-152] @ 0x98 │ │ │ │ + strd r0, r0, [ip, #-152] @ 0x98 │ │ │ │ + b.n 20a444 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r0, #48] @ 0x30 │ │ │ │ + ldr r4, [r2, #52] @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r4 │ │ │ │ + adcs r4, r6 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xe8c80026 │ │ │ │ - ldr.w r0, [r0, r5, lsl #2] │ │ │ │ - str.w r0, [sl, r5, lsl #2] │ │ │ │ - str.w r0, [r4, r5, lsl #2] │ │ │ │ - ldrh.w r0, [lr, r5, lsl #2] │ │ │ │ - ldrh.w r0, [r8, r5, lsl #2] │ │ │ │ - ldrh.w r0, [r2, r5, lsl #2] │ │ │ │ - strh.w r0, [ip, r5, lsl #2] │ │ │ │ - strh.w r0, [r6, r5, lsl #2] │ │ │ │ - strh.w r0, [r0, r5, lsl #2] │ │ │ │ - @ instruction: 0xb6c6 │ │ │ │ + ldmdb r8, {r1, r2, r5} │ │ │ │ + strh.w r0, [r0, #37] @ 0x25 │ │ │ │ + ldrb.w r0, [sl, #37] @ 0x25 │ │ │ │ + ldrb.w r0, [r4, #37] @ 0x25 │ │ │ │ + strb.w r0, [lr, #37] @ 0x25 │ │ │ │ + strb.w r0, [r8, #37] @ 0x25 │ │ │ │ + strb.w r0, [r2, #37] @ 0x25 │ │ │ │ + ldr??.w r0, [ip, r5, lsl #2] │ │ │ │ + ldr??.w r0, [r6, r5, lsl #2] │ │ │ │ + ldr??.w r0, [r0, r5, lsl #2] │ │ │ │ + @ instruction: 0xb716 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 20a78c │ │ │ │ + b.n 20a82c │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r6, #10] │ │ │ │ + strb r0, [r0, #12] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0020a9dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -215798,20 +215790,20 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r1, [pc, #292] @ (20ab34 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ mov r2, sp │ │ │ │ uxth r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 20a190 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 20aa56 │ │ │ │ mov r0, r4 │ │ │ │ @@ -215834,126 +215826,126 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #228] @ (20ab3c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #216] @ (20ab40 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #208] @ (20ab44 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #200] @ (20ab48 ) │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #188] @ (20ab4c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #184] @ (20ab50 ) │ │ │ │ ldrd r2, r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #172] @ (20ab54 ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #164] @ (20ab58 ) │ │ │ │ ldrd r2, r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #152] @ (20ab5c ) │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #144] @ (20ab60 ) │ │ │ │ ldrd r2, r3, [r5, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #136] @ (20ab64 ) │ │ │ │ ldrd r2, r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #124] @ (20ab68 ) │ │ │ │ ldr r2, [r5, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #116] @ (20ab6c ) │ │ │ │ ldrd r2, r3, [r5, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #108] @ (20ab70 ) │ │ │ │ ldrd r2, r3, [r5, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #96] @ (20ab74 ) │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4100bc │ │ │ │ + bl 41010c │ │ │ │ b.n 20aa2e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r2, r4, #2 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #27] │ │ │ │ + strb r2, [r3, #28] │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ adds r2, r4, #1 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf5ea0025 │ │ │ │ - b.n 20a910 │ │ │ │ + @ instruction: 0xf63a0025 │ │ │ │ + b.n 20a9b0 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20a944 │ │ │ │ + b.n 20a9e4 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20a96c │ │ │ │ + b.n 20aa0c │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20a998 │ │ │ │ + b.n 20aa38 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20a99c │ │ │ │ + b.n 20aa3c │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20a9b4 │ │ │ │ + b.n 20aa54 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20a9d4 │ │ │ │ + b.n 20aa74 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20a9f4 │ │ │ │ + b.n 20aa94 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20aa10 │ │ │ │ + b.n 20aab0 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20aa30 │ │ │ │ + b.n 20aad0 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20aa50 │ │ │ │ + b.n 20aaf0 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20aa6c │ │ │ │ + b.n 20ab0c │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20aa8c │ │ │ │ + b.n 20ab2c │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20aaac │ │ │ │ + b.n 20ab4c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020ab78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -215968,20 +215960,20 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r1, [pc, #336] @ (20acfc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ mov r2, sp │ │ │ │ uxth r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 20a1dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 20abf4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -216004,153 +215996,153 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #268] @ (20ad04 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #260] @ (20ad08 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #252] @ (20ad0c ) │ │ │ │ ldrh r2, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #244] @ (20ad10 ) │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #236] @ (20ad14 ) │ │ │ │ ldrh r2, [r5, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #228] @ (20ad18 ) │ │ │ │ ldrh r2, [r5, #58] @ 0x3a │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r5, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20acc4 │ │ │ │ ldr r2, [pc, #212] @ (20ad1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #212] @ (20ad20 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20acca │ │ │ │ ldrb.w r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20acde │ │ │ │ ldr r1, [pc, #188] @ (20ad24 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #184] @ (20ad28 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #176] @ (20ad2c ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #168] @ (20ad30 ) │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #160] @ (20ad34 ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #148] @ (20ad38 ) │ │ │ │ ldrd r2, r3, [r5, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #140] @ (20ad3c ) │ │ │ │ ldrd r2, r3, [r5, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r5 │ │ │ │ - bl 410080 │ │ │ │ + bl 4100d0 │ │ │ │ b.n 20abca │ │ │ │ ldr r2, [pc, #120] @ (20ad40 ) │ │ │ │ add r2, pc │ │ │ │ b.n 20ac4a │ │ │ │ ldr r1, [pc, #120] @ (20ad44 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r5, #50] @ 0x32 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20ac64 │ │ │ │ ldr r1, [pc, #104] @ (20ad48 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r5, #54] @ 0x36 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 20ac64 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r6, r0, r4 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #20] │ │ │ │ + strb r6, [r7, #21] │ │ │ │ movs r0, r5 │ │ │ │ - nop │ │ │ │ + sevl │ │ │ │ movs r3, r5 │ │ │ │ subs r6, r0, r3 │ │ │ │ movs r0, r7 │ │ │ │ - orr.w r0, ip, #10813440 @ 0xa50000 │ │ │ │ - b.n 20aa8c │ │ │ │ + eors.w r0, ip, #10813440 @ 0xa50000 │ │ │ │ + b.n 20ab2c │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20aab0 │ │ │ │ + b.n 20ab50 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20aad4 │ │ │ │ + b.n 20ab74 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20aaf8 │ │ │ │ + b.n 20ab98 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20ab1c │ │ │ │ + b.n 20abbc │ │ │ │ movs r6, r4 │ │ │ │ - cbz r4, 20ad6a │ │ │ │ + cbz r4, 20ad7e │ │ │ │ movs r2, r5 │ │ │ │ - b.n 20ab30 │ │ │ │ + b.n 20abd0 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20a7c0 │ │ │ │ + b.n 20a860 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20ab94 │ │ │ │ + b.n 20ac34 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20abb0 │ │ │ │ + b.n 20ac50 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20abcc │ │ │ │ + b.n 20ac6c │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20abe8 │ │ │ │ + b.n 20ac88 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20ac10 │ │ │ │ + b.n 20acb0 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20ac38 │ │ │ │ + b.n 20acd8 │ │ │ │ movs r6, r4 │ │ │ │ - and.w r0, r2, #10813440 @ 0xa50000 │ │ │ │ - b.n 20aa88 │ │ │ │ + orrs.w r0, r2, #10813440 @ 0xa50000 │ │ │ │ + b.n 20ab28 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20aa9c │ │ │ │ + b.n 20ab3c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020ad4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -216165,27 +216157,27 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r1, [pc, #432] @ (20af34 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r1, [pc, #424] @ (20af38 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ uxth r3, r2 │ │ │ │ adds r2, #1 │ │ │ │ uxth r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ @@ -216214,172 +216206,172 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #336] @ (20af40 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #328] @ (20af44 ) │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #316] @ (20af48 ) │ │ │ │ ldr.w r2, [fp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #308] @ (20af4c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #300] @ (20af50 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r5, [fp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 20aeae │ │ │ │ ldr.w r8, [pc, #288] @ 20af54 │ │ │ │ ldr r6, [pc, #288] @ (20af58 ) │ │ │ │ add r8, pc │ │ │ │ add r6, pc │ │ │ │ b.n 20ae4c │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cbz r5, 20aeae │ │ │ │ ldr r1, [pc, #280] @ (20af5c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w ip, [r5, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r7, [ip, #8] │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr.w r9, [r3, #12] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 20ae3e │ │ │ │ ldr r1, [pc, #240] @ (20af60 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w sl, [pc, #240] @ 20af64 │ │ │ │ add r1, pc │ │ │ │ add sl, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 20ae88 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r9, [r9] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 20ae80 │ │ │ │ ldr r1, [pc, #200] @ (20af68 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 20ae42 │ │ │ │ ldr r1, [pc, #188] @ (20af6c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #188] @ (20af70 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #188] @ (20af74 ) │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #184] @ (20af78 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r3, [fp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r3, [fp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #2] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r3, [fp, #12] │ │ │ │ ldr r1, [pc, #144] @ (20af7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #136] @ (20af80 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r3, [fp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r3, [fp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #2] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, fp │ │ │ │ - bl 4101e8 │ │ │ │ + bl 410238 │ │ │ │ b.n 20adc0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r0, r6, r4 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #13] │ │ │ │ + strb r0, [r5, #14] │ │ │ │ movs r0, r5 │ │ │ │ - pop {r1, r3, r5, pc} │ │ │ │ + pop {r1, r3, r4, r5, r6, pc} │ │ │ │ movs r3, r5 │ │ │ │ - ldrsh r2, [r4, r1] │ │ │ │ + ldrsh r2, [r6, r2] │ │ │ │ movs r1, r5 │ │ │ │ adds r0, r2, r3 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf2540025 │ │ │ │ - b.n 20abe4 │ │ │ │ + subw r0, r4, #37 @ 0x25 │ │ │ │ + b.n 20ac84 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20abf4 │ │ │ │ + b.n 20ac94 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20ac04 │ │ │ │ + b.n 20aca4 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20ac0c │ │ │ │ + b.n 20acac │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20ac00 │ │ │ │ + b.n 20aca0 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r5, #0] │ │ │ │ + str r6, [r7, #4] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r0, #84] @ 0x54 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 20abc8 │ │ │ │ + b.n 20ac68 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #192 @ 0xc0 │ │ │ │ + adds r1, #16 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xb6a6 │ │ │ │ + @ instruction: 0xb6f6 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #196 @ 0xc4 │ │ │ │ + subs r3, #20 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 20ab64 │ │ │ │ + b.n 20ac04 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20ab80 │ │ │ │ + b.n 20ac20 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20ab50 │ │ │ │ + b.n 20abf0 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20ab50 │ │ │ │ + b.n 20abf0 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 20ab60 │ │ │ │ + b.n 20ac00 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020af84 : │ │ │ │ ldr r3, [pc, #8] @ (20af90 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -216408,72 +216400,72 @@ │ │ │ │ bhi.n 20b06e │ │ │ │ tbb [pc, r1] │ │ │ │ asrs r6, r1, #28 │ │ │ │ movs r5, #31 │ │ │ │ subs r7, #48 @ 0x30 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, #6 │ │ │ │ - bl 40a8c8 │ │ │ │ + bl 40a918 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1e94a0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 40a8c8 │ │ │ │ + bl 40a918 │ │ │ │ movs r0, #7 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 240a30 │ │ │ │ movs r0, #1 │ │ │ │ - bl 40a8c8 │ │ │ │ + bl 40a918 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 240f5c │ │ │ │ movs r0, #2 │ │ │ │ - bl 40a8c8 │ │ │ │ + bl 40a918 │ │ │ │ movs r0, #0 │ │ │ │ blx 180408 │ │ │ │ bl 2405e4 │ │ │ │ movs r0, #3 │ │ │ │ - bl 40a8c8 │ │ │ │ + bl 40a918 │ │ │ │ movs r0, #13 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 240610 │ │ │ │ movs r0, #4 │ │ │ │ - bl 40a8c8 │ │ │ │ + bl 40a918 │ │ │ │ ldr r3, [pc, #100] @ (20b08c ) │ │ │ │ ldr r0, [pc, #100] @ (20b090 ) │ │ │ │ movs r2, #22 │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17dfa0 │ │ │ │ movs r0, #5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 40a8c8 │ │ │ │ + b.w 40a918 │ │ │ │ ldr r3, [pc, #72] @ (20b094 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20afb8 │ │ │ │ ldr r3, [pc, #64] @ (20b098 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20afb8 │ │ │ │ ldr r0, [pc, #60] @ (20b09c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 20afb8 │ │ │ │ ldr r3, [pc, #48] @ (20b0a0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #48] @ (20b0a4 ) │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ @@ -216485,25 +216477,25 @@ │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #188 @ 0xbc │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 20aa68 │ │ │ │ + b.n 20ab08 │ │ │ │ movs r6, r4 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 20a9c4 │ │ │ │ + b.n 20aa64 │ │ │ │ movs r6, r4 │ │ │ │ - ble.n 20afb8 │ │ │ │ + ble.n 20b058 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 20aa14 │ │ │ │ + b.n 20aab4 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020b0a8 : │ │ │ │ ldr r2, [pc, #68] @ (20b0f0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr.w ip, [pc, #68] @ 20b0f4 │ │ │ │ add r2, pc │ │ │ │ @@ -216527,27 +216519,27 @@ │ │ │ │ ldr r3, [pc, #36] @ (20b100 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20b0c0 │ │ │ │ ldr r0, [pc, #28] @ (20b104 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ cmp r0, #184 @ 0xb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r4, #23 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 20a9c8 │ │ │ │ + b.n 20aa68 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020b108 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216557,17 +216549,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #18 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - bgt.n 20b124 │ │ │ │ + ble.n 20b1c4 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 20a9c0 │ │ │ │ + b.n 20aa60 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020b134 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216577,17 +216569,17 @@ │ │ │ │ movs r2, #24 │ │ │ │ add r3, pc │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ add r3, r2 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - bgt.n 20b0f8 │ │ │ │ + ble.n 20b198 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 20a994 │ │ │ │ + b.n 20aa34 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020b160 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216597,17 +216589,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #29 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - bgt.n 20b0cc │ │ │ │ + bgt.n 20b16c │ │ │ │ movs r2, r6 │ │ │ │ - b.n 20b968 │ │ │ │ + b.n 20aa08 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020b18c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216617,17 +216609,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - bgt.n 20b2a0 │ │ │ │ + bgt.n 20b140 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 20b93c │ │ │ │ + b.n 20a9dc │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020b1b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216637,17 +216629,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - bgt.n 20b274 │ │ │ │ + bgt.n 20b114 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 20b910 │ │ │ │ + b.n 20b9b0 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020b1e4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216657,17 +216649,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - bgt.n 20b248 │ │ │ │ + bgt.n 20b2e8 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 20b8e4 │ │ │ │ + b.n 20b984 │ │ │ │ movs r6, r4 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -216714,15 +216706,15 @@ │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 180258 │ │ │ │ - bgt.n 20b348 │ │ │ │ + bgt.n 20b1e8 │ │ │ │ movs r2, r6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r3, #88] @ 0x58 │ │ │ │ cbz r2, 20b2ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -216838,15 +216830,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ ldrd r0, r4, [r7, #56] @ 0x38 │ │ │ │ add r0, r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ ldr r2, [r7, #64] @ 0x40 │ │ │ │ subs r4, r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ cmp r4, r9 │ │ │ │ add r3, sp, #20 │ │ │ │ it cs │ │ │ │ movcs r4, r9 │ │ │ │ @@ -216990,21 +216982,21 @@ │ │ │ │ cbz r3, 20b540 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr r0, [r7, #8] │ │ │ │ blx r3 │ │ │ │ str r5, [r7, #0] │ │ │ │ ldr r0, [r7, #4] │ │ │ │ cbz r0, 20b54c │ │ │ │ - bl 4139c8 │ │ │ │ + bl 413a18 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldr r4, [r7, #12] │ │ │ │ cbz r4, 20b560 │ │ │ │ mov r0, r4 │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 17e520 │ │ │ │ @@ -217096,15 +217088,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #76] @ (20b684 ) │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 437660 │ │ │ │ + bl 4376b0 │ │ │ │ cmp r0, r4 │ │ │ │ ble.n 20b660 │ │ │ │ ldr r3, [pc, #64] @ (20b688 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #4] │ │ │ │ cbnz r4, 20b652 │ │ │ │ b.n 20b662 │ │ │ │ @@ -217116,27 +217108,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 20b64e │ │ │ │ b.n 20b60c │ │ │ │ bne.n 20b666 │ │ │ │ movs r4, #0 │ │ │ │ b.n 20b60c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 20b662 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r3, #138 @ 0x8a │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r5, #2 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #2 │ │ │ │ movs r0, r7 │ │ │ │ - svc 66 @ 0x42 │ │ │ │ + svc 146 @ 0x92 │ │ │ │ movs r6, r4 │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217215,15 +217207,15 @@ │ │ │ │ ldr r2, [pc, #168] @ (20b7e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2072 @ 0x818 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -217245,15 +217237,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (20b7f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2077 @ 0x81d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 20b6f6 │ │ │ │ movs r1, #1 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ strb r1, [r0, #4] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbz r3, 20b7c4 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ @@ -217276,26 +217268,26 @@ │ │ │ │ str.w ip, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20b6f2 │ │ │ │ strb r1, [r0, #20] │ │ │ │ b.n 20b730 │ │ │ │ mov r2, r3 │ │ │ │ b.n 20b730 │ │ │ │ - bvc.n 20b8b0 │ │ │ │ + bvc.n 20b750 │ │ │ │ movs r2, r6 │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + udf #150 @ 0x96 │ │ │ │ movs r6, r4 │ │ │ │ - udf #82 @ 0x52 │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ movs r6, r4 │ │ │ │ - bvc.n 20b830 │ │ │ │ + bvc.n 20b8d0 │ │ │ │ movs r2, r6 │ │ │ │ - udf #0 │ │ │ │ - movs r6, r4 │ │ │ │ udf #80 @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ + udf #160 @ 0xa0 │ │ │ │ + movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #248] @ (20b900 ) │ │ │ │ @@ -217313,15 +217305,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20b8c6 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20b81c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldrb.w r2, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20b8ce │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -217332,28 +217324,28 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20b812 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 44b194 │ │ │ │ + bl 44b1e4 │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20b83a │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #56] @ 0x38 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldr r3, [pc, #128] @ (20b904 ) │ │ │ │ strd r0, r1, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20b83a │ │ │ │ ldr r3, [pc, #116] @ (20b908 ) │ │ │ │ @@ -217366,21 +217358,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 20b83a │ │ │ │ ldrd r0, r1, [r4, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (20b910 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20b822 │ │ │ │ b.n 20b854 │ │ │ │ strb.w r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #48] @ (20b904 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -217397,29 +217389,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20b83a │ │ │ │ ldr r0, [pc, #36] @ (20b918 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ lsrs r2, r1, #26 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 20b9a8 │ │ │ │ + ble.n 20b848 │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 20b988 │ │ │ │ + ble.n 20b828 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r5, r0 │ │ │ │ @@ -217494,19 +217486,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (20b9d8 ) │ │ │ │ ldr r0, [pc, #20] @ (20b9dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - bmi.n 20b990 │ │ │ │ + bpl.n 20ba30 │ │ │ │ movs r2, r6 │ │ │ │ - blt.n 20b950 │ │ │ │ + bgt.n 20b9f0 │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 20babc │ │ │ │ + bgt.n 20b95c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020b9e0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217526,19 +217518,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (20ba20 ) │ │ │ │ ldr r0, [pc, #20] @ (20ba24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - bmi.n 20b948 │ │ │ │ + bmi.n 20b9e8 │ │ │ │ movs r2, r6 │ │ │ │ - blt.n 20bb08 │ │ │ │ + blt.n 20b9a8 │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 20baa4 │ │ │ │ + bgt.n 20b944 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020ba28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217552,15 +217544,15 @@ │ │ │ │ ldrd r3, r1, [r4, #76] @ 0x4c │ │ │ │ add r3, r2 │ │ │ │ cmp r3, r1 │ │ │ │ bhi.n 20ba6e │ │ │ │ add r0, r2 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r1, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -217571,19 +217563,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (20ba88 ) │ │ │ │ ldr r0, [pc, #20] @ (20ba8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - bmi.n 20bae0 │ │ │ │ + bmi.n 20bb80 │ │ │ │ movs r2, r6 │ │ │ │ - blt.n 20baa0 │ │ │ │ + blt.n 20bb40 │ │ │ │ movs r6, r4 │ │ │ │ - blt.n 20ba74 │ │ │ │ + bgt.n 20bb14 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ cbnz r3, 20baa8 │ │ │ │ @@ -217754,15 +217746,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bcs.n 20bc48 │ │ │ │ + bcc.n 20bce8 │ │ │ │ movs r2, r6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r3, #88] @ 0x58 │ │ │ │ cbz r2, 20bc78 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -217870,15 +217862,15 @@ │ │ │ │ ldr r3, [pc, #8] @ (20bd64 ) │ │ │ │ ldr r4, [r2, r3] │ │ │ │ b.n 20bd4a │ │ │ │ lsrs r0, r4, #5 │ │ │ │ movs r0, r7 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 20be64 │ │ │ │ + bls.n 20bd04 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020bd6c : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -217937,15 +217929,15 @@ │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #4 │ │ │ │ movs r0, r7 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 20be30 │ │ │ │ + bls.n 20bed0 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r4, r2, #3 │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217973,23 +217965,23 @@ │ │ │ │ bl 20bd6c │ │ │ │ ldr r1, [pc, #28] @ (20be68 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 20bd6c │ │ │ │ b.n 20be2c │ │ │ │ nop │ │ │ │ - bhi.n 20bdb0 │ │ │ │ + bhi.n 20be50 │ │ │ │ movs r6, r4 │ │ │ │ subs r6, r0, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 20be4c │ │ │ │ + bls.n 20beec │ │ │ │ movs r6, r4 │ │ │ │ - bhi.n 20bdb4 │ │ │ │ + bhi.n 20be54 │ │ │ │ movs r6, r4 │ │ │ │ - bhi.n 20be00 │ │ │ │ + bls.n 20bea0 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020be6c : │ │ │ │ cbnz r1, 20be78 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -218090,43 +218082,43 @@ │ │ │ │ b.n 20befa │ │ │ │ ldr r1, [pc, #68] @ (20bfac ) │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ bl 20bd6c │ │ │ │ b.n 20bedc │ │ │ │ nop │ │ │ │ - bhi.n 20c070 │ │ │ │ + bhi.n 20bf10 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r2, [r1, r3] │ │ │ │ + ldrsb r2, [r3, r4] │ │ │ │ movs r6, r4 │ │ │ │ - bcc.n 20beb4 │ │ │ │ + bcc.n 20bf54 │ │ │ │ movs r5, r4 │ │ │ │ - bhi.n 20beac │ │ │ │ + bhi.n 20bf4c │ │ │ │ movs r6, r4 │ │ │ │ - add r3, sp, #608 @ 0x260 │ │ │ │ + add r3, sp, #928 @ 0x3a0 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r2, #118 @ 0x76 │ │ │ │ + cmp r2, #198 @ 0xc6 │ │ │ │ movs r6, r5 │ │ │ │ - bhi.n 20c020 │ │ │ │ + bhi.n 20bec0 │ │ │ │ movs r6, r4 │ │ │ │ - bhi.n 20c004 │ │ │ │ + bhi.n 20bea4 │ │ │ │ movs r6, r4 │ │ │ │ - bhi.n 20c008 │ │ │ │ + bhi.n 20bea8 │ │ │ │ movs r6, r4 │ │ │ │ - bhi.n 20bfec │ │ │ │ + bhi.n 20c08c │ │ │ │ movs r6, r4 │ │ │ │ - bhi.n 20bff0 │ │ │ │ + bhi.n 20c090 │ │ │ │ movs r6, r4 │ │ │ │ - bhi.n 20bfd4 │ │ │ │ + bhi.n 20c074 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r5, #40] @ 0x28 │ │ │ │ + str r4, [r7, #44] @ 0x2c │ │ │ │ movs r3, r5 │ │ │ │ - bhi.n 20bff8 │ │ │ │ + bhi.n 20c098 │ │ │ │ movs r6, r4 │ │ │ │ - bvc.n 20bfac │ │ │ │ + bhi.n 20c04c │ │ │ │ movs r6, r4 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20c03c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -218186,19 +218178,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - ldmia r6!, {r2, r4, r7} │ │ │ │ + ldmia r6, {r2, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - bvc.n 20c130 │ │ │ │ + bvc.n 20bfd0 │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r6, r6] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -218253,19 +218245,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (20c0fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 20bd6c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 20c090 │ │ │ │ blx 180258 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4} │ │ │ │ movs r2, r6 │ │ │ │ - bvs.n 20c090 │ │ │ │ + bvc.n 20c130 │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r4, r2] │ │ │ │ + strb r0, [r6, r3] │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20c1f4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -218312,15 +218304,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 20c16a │ │ │ │ ldr r7, [r4, #60] @ 0x3c │ │ │ │ add.w r0, r5, sl │ │ │ │ mov r1, r7 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ subs r6, r6, r5 │ │ │ │ mov sl, r1 │ │ │ │ bne.n 20c142 │ │ │ │ ldr r5, [r4, #88] @ 0x58 │ │ │ │ mov r6, fp │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str.w sl, [r4, #56] @ 0x38 │ │ │ │ @@ -218367,19 +218359,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r7} │ │ │ │ + ldmia r5!, {r1, r4, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - bvs.n 20c164 │ │ │ │ + bvs.n 20c204 │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r3, r1] │ │ │ │ + strb r2, [r5, r2] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #372] @ (20c398 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -218533,37 +218525,37 @@ │ │ │ │ b.n 20c2e6 │ │ │ │ nop │ │ │ │ ... │ │ │ │ lsls r0, r6, #17 │ │ │ │ movs r0, r7 │ │ │ │ adds r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r4, r6, r7} │ │ │ │ + ldmia r4!, {r2, r5} │ │ │ │ movs r2, r6 │ │ │ │ - bpl.n 20c3ec │ │ │ │ + bpl.n 20c48c │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r4, r2] │ │ │ │ + strh r4, [r6, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r3, {r3, r5, r7} │ │ │ │ + ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - bpl.n 20c3d0 │ │ │ │ + bpl.n 20c470 │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r7, r1] │ │ │ │ + strh r0, [r1, r3] │ │ │ │ movs r6, r4 │ │ │ │ - bpl.n 20c3f8 │ │ │ │ + bpl.n 20c498 │ │ │ │ movs r6, r4 │ │ │ │ - bpl.n 20c400 │ │ │ │ + bpl.n 20c4a0 │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r7} │ │ │ │ movs r2, r6 │ │ │ │ - bmi.n 20c358 │ │ │ │ + bpl.n 20c3f8 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r1, r0] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020c3d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218602,21 +218594,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 180258 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r3} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r2, {r2, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 0020c450 : │ │ │ │ cbz r2, 20c494 │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ mov ip, r1 │ │ │ │ cbnz r3, 20c486 │ │ │ │ @@ -218696,15 +218688,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bcc.n 20c448 │ │ │ │ + bcc.n 20c4e8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020c534 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218773,21 +218765,21 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r3, [r9, #24] │ │ │ │ umull r6, r0, r0, r7 │ │ │ │ mov r2, r3 │ │ │ │ mov fp, r3 │ │ │ │ mov r3, r5 │ │ │ │ umlal r0, ip, r7, r5 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ mov r2, fp │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orrs.w r3, r0, sl │ │ │ │ beq.n 20c6a0 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r1, #16 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r5, r5, sl │ │ │ │ it cc │ │ │ │ @@ -218858,38 +218850,38 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #12] │ │ │ │ subs r3, r2, #1 │ │ │ │ adc.w r1, r5, #4294967295 @ 0xffffffff │ │ │ │ adds.w r0, r3, fp │ │ │ │ adc.w r1, r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r0, [pc, #40] @ (20c714 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ b.n 20c6ac │ │ │ │ nop │ │ │ │ lsls r0, r7, #3 │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 20c6cc │ │ │ │ + bcs.n 20c76c │ │ │ │ movs r6, r4 │ │ │ │ - bne.n 20c6d8 │ │ │ │ + bcs.n 20c778 │ │ │ │ movs r6, r4 │ │ │ │ adds r4, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 20c67c │ │ │ │ + bcs.n 20c71c │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r3, [pc, #1048] @ 20cb44 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -218938,15 +218930,15 @@ │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cbz r3, 20c7a6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 20c534 │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ ldr r5, [r4, #88] @ 0x58 │ │ │ │ @@ -219073,15 +219065,15 @@ │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20c97e │ │ │ │ ldr r1, [r4, #32] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ cmp r0, r9 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ it cs │ │ │ │ movcs r0, r9 │ │ │ │ mov fp, r0 │ │ │ │ cbz r5, 20c93a │ │ │ │ cbz r0, 20c93a │ │ │ │ @@ -219102,15 +219094,15 @@ │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r9, [r4, #60] @ 0x3c │ │ │ │ adds r0, r6, r7 │ │ │ │ add sl, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r6, r1 │ │ │ │ subs.w r8, r8, r7 │ │ │ │ bne.n 20c900 │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ @@ -219118,23 +219110,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ add r3, r0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, r7 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cmp fp, r7 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ cmp r5, r6 │ │ │ │ it cc │ │ │ │ orrcc.w r3, r3, #1 │ │ │ │ @@ -219267,15 +219259,15 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 20cb2e │ │ │ │ adds r0, r7, r6 │ │ │ │ subs r4, r4, r6 │ │ │ │ ldr.w r6, [fp, #60] @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ mov r7, r1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20ca62 │ │ │ │ mov r4, fp │ │ │ │ mov sl, r6 │ │ │ │ ldr r5, [r5, #124] @ 0x7c │ │ │ │ cmp r5, #0 │ │ │ │ @@ -219321,45 +219313,45 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r4, fp │ │ │ │ bl 20bd6c │ │ │ │ ldr.w sl, [fp, #60] @ 0x3c │ │ │ │ b.n 20cac6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - stmia r7!, {r4, r5, r6} │ │ │ │ + stmia r7!, {r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ vqadd.u16 d16, d0, d23 │ │ │ │ - bne.n 20cadc │ │ │ │ + bcs.n 20cb7c │ │ │ │ movs r6, r4 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #208] @ (20cc28 ) │ │ │ │ + ldr r6, [pc, #528] @ (20cd68 ) │ │ │ │ movs r6, r4 │ │ │ │ vqadd.u32 d0, d4, d23 │ │ │ │ - stmia r4!, {r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r6} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ + beq.n 20cbe0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [pc, #608] @ (20cdc8 ) │ │ │ │ + ldr r3, [pc, #928] @ (20cf08 ) │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r5, {r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r3, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [pc, #440] @ (20cd2c ) │ │ │ │ + ldr r3, [pc, #760] @ (20ce6c ) │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r7!, {r1, r3, r5} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [pc, #232] @ (20cc64 ) │ │ │ │ + ldr r3, [pc, #552] @ (20cda4 ) │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4} │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [pc, #608] @ (20cde4 ) │ │ │ │ + ldr r2, [pc, #928] @ (20cf24 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r6, {r1, r2, r6} │ │ │ │ + ldmia r6!, {r1, r2, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020cb88 : │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 20cc0e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -219412,19 +219404,19 @@ │ │ │ │ b.w 20bd6c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - stmia r2!, {r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r2} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r5!, {r2, r4, r6, r7} │ │ │ │ + ldmia r6!, {r2, r5} │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [pc, #520] @ (20ce30 ) │ │ │ │ + ldr r1, [pc, #840] @ (20cf70 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020cc28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -219717,42 +219709,42 @@ │ │ │ │ b.n 20cf02 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ blx 180258 │ │ │ │ nop │ │ │ │ @ instruction: 0xfa540037 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r5} │ │ │ │ + stmia r2!, {r1, r4, r5, r6} │ │ │ │ movs r2, r6 │ │ │ │ ldr??.w r0, [r4, #55] @ 0x37 │ │ │ │ - ldmia r4!, {r3, r6, r7} │ │ │ │ + ldmia r5!, {r3, r4} │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0x47e2 │ │ │ │ + ldr r0, [pc, #200] @ (20d000 ) │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r6} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r4, {r1, r2, r3, r4} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0x47be │ │ │ │ + ldr r0, [pc, #56] @ (20cf7c ) │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r1, r6, r7} │ │ │ │ + stmia r1!, {r1, r4} │ │ │ │ movs r2, r6 │ │ │ │ - stmia r0!, {r1, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r3, r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ - stmia r0!, {r1, r6} │ │ │ │ + stmia r0!, {r1, r4, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r3!, {r1, r2, r4, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - bx r2 │ │ │ │ + bx ip │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r3, {r1, r2, r3, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - mov r4, pc │ │ │ │ + mov ip, r9 │ │ │ │ movs r6, r4 │ │ │ │ - subs r1, #246 @ 0xf6 │ │ │ │ + subs r2, #70 @ 0x46 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0020cf64 : │ │ │ │ cbz r0, 20cf68 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -219788,23 +219780,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ umull r4, r0, r3, r0 │ │ │ │ umlal r0, r2, r3, r1 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r3, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r1, r1, #0 │ │ │ │ @@ -219884,21 +219876,21 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ umull r6, r0, r0, r7 │ │ │ │ mov r2, r3 │ │ │ │ mov fp, r3 │ │ │ │ mov r3, r5 │ │ │ │ umlal r0, ip, r7, r5 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ mov r2, fp │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orrs.w r3, r0, sl │ │ │ │ beq.n 20d170 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r1, #16 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r5, r5, sl │ │ │ │ it cc │ │ │ │ @@ -219974,37 +219966,37 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #12] │ │ │ │ subs r3, r2, #1 │ │ │ │ adc.w r1, r5, #4294967295 @ 0xffffffff │ │ │ │ adds.w r0, r3, fp │ │ │ │ adc.w r1, r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r0, [pc, #40] @ (20d1e4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ b.n 20d17c │ │ │ │ nop │ │ │ │ @ instruction: 0xf6280037 │ │ │ │ adds r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r4} │ │ │ │ + stmia r7!, {r1, r2, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r7!, {r3, r4} │ │ │ │ + stmia r7!, {r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r5} │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #448] @ (20d3bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -220191,43 +220183,43 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ b.n 20d2da │ │ │ │ nop │ │ │ │ eors.w r0, r8, #11993088 @ 0xb70000 │ │ │ │ cmp r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 20d440 │ │ │ │ + pop {r4, r5} │ │ │ │ movs r2, r6 │ │ │ │ - stmia r5!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - cmp r0, r6 │ │ │ │ + orrs r0, r0 │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r4, 20d440 │ │ │ │ + pop {r2} │ │ │ │ movs r2, r6 │ │ │ │ - stmia r5!, {r1, r3, r4} │ │ │ │ + stmia r5!, {r1, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, r0 │ │ │ │ + cmn r4, r2 │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r3, r5} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r2, r3, r5} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ adds r4, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 20d438 │ │ │ │ + cbnz r6, 20d44c │ │ │ │ movs r2, r6 │ │ │ │ - stmia r4!, {r4, r5} │ │ │ │ + stmia r4!, {r7} │ │ │ │ movs r6, r4 │ │ │ │ - tst r6, r0 │ │ │ │ + negs r6, r2 │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r2, 20d43c │ │ │ │ + cbnz r2, 20d450 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r4!, {r1, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - rors r0, r4 │ │ │ │ + tst r0, r6 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #632] @ (20d68c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -220322,15 +220314,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ blx r2 │ │ │ │ ldr.w r9, [sp, #16] │ │ │ │ ldr r7, [r4, #28] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ mov r8, r1 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 20d672 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 20d55e │ │ │ │ cmp r9, r7 │ │ │ │ bcc.w 20d62c │ │ │ │ @@ -220349,15 +220341,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r7 │ │ │ │ blx r3 │ │ │ │ add r8, sl │ │ │ │ ldrd r0, r7, [r4, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ subs.w r9, r9, sl │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ bne.n 20d510 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #0] │ │ │ │ @@ -220499,42 +220491,42 @@ │ │ │ │ @ instruction: 0xf27c0037 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2720037 │ │ │ │ movw r0, #57399 @ 0xe037 │ │ │ │ subs r4, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 20d6a6 │ │ │ │ + cbnz r0, 20d6ba │ │ │ │ movs r2, r6 │ │ │ │ - subs r7, #158 @ 0x9e │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r2, r5, r6} │ │ │ │ + stmia r5!, {r2, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb868 │ │ │ │ + @ instruction: 0xb8b8 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r2} │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #52 @ 0x34 │ │ │ │ + subs r7, #132 @ 0x84 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb828 │ │ │ │ + @ instruction: 0xb878 │ │ │ │ movs r2, r6 │ │ │ │ - itte eq │ │ │ │ - moveq r6, r4 │ │ │ │ - stmiaeq r4!, {r5, r7} │ │ │ │ - movne r6, r4 │ │ │ │ + itet pl │ │ │ │ + movpl r6, r4 │ │ │ │ + stmiami r4!, {r4, r5, r6, r7} │ │ │ │ + movpl r6, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (20d774 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ @@ -220576,29 +220568,29 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20d71a │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (20d784 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 20d71a │ │ │ │ nop │ │ │ │ vshr.s32 d0, d23, #4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2} │ │ │ │ + stmia r4!, {r1, r2, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ @@ -220808,88 +220800,88 @@ │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r2, [r1, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ b.n 20d7cc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbz r1, 20d986 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 20d858 │ │ │ │ ldr r3, [pc, #152] @ (20da20 ) │ │ │ │ mov.w r2, #1592 @ 0x638 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #144] @ (20da24 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #144] @ (20da28 ) │ │ │ │ add.w r3, r3, #568 @ 0x238 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 20d980 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ mcr 0, 7, r0, cr10, cr7, {1} │ │ │ │ - stmia r3!, {r2, r5, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #226 @ 0xe2 │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r6} │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #126 @ 0x7e │ │ │ │ + subs r5, #206 @ 0xce │ │ │ │ movs r6, r4 │ │ │ │ mrc 0, 1, r0, cr8, cr7, {1} │ │ │ │ - stmia r3!, {r3, r4, r5} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #252 @ 0xfc │ │ │ │ + subs r5, #76 @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r5} │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #224 @ 0xe0 │ │ │ │ + subs r5, #48 @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb62e │ │ │ │ movs r2, r6 │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ + stmia r3!, {r2, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #170 @ 0xaa │ │ │ │ + subs r4, #250 @ 0xfa │ │ │ │ movs r6, r4 │ │ │ │ - push {r2, r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb60c │ │ │ │ movs r2, r6 │ │ │ │ - stmia r3!, {r1, r4, r5} │ │ │ │ + stmia r3!, {r1, r7} │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #136 @ 0x88 │ │ │ │ + subs r4, #216 @ 0xd8 │ │ │ │ movs r6, r4 │ │ │ │ - push {r1, r3, r4, r7, lr} │ │ │ │ + push {r1, r3, r5, r6, r7, lr} │ │ │ │ movs r2, r6 │ │ │ │ - stmia r3!, {r3, r4, r5} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #102 @ 0x66 │ │ │ │ + subs r4, #182 @ 0xb6 │ │ │ │ movs r6, r4 │ │ │ │ - push {r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r2, r3, r6, r7, lr} │ │ │ │ movs r2, r6 │ │ │ │ - stmia r3!, {r1, r3, r4} │ │ │ │ + stmia r3!, {r1, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #72 @ 0x48 │ │ │ │ + subs r4, #152 @ 0x98 │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r1, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #136 @ 0x88 │ │ │ │ movs r6, r4 │ │ │ │ bls.n 20d99e │ │ │ │ vmla.i q15, , d9[0] │ │ │ │ vaddl.u q15, d15, d9 │ │ │ │ vshr.u32 q15, , #1 │ │ │ │ - vsli.32 d27, d2, #31 │ │ │ │ + @ instruction: 0xffffb562 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r3!, {r1, r2, r3, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r4, 20daa4 │ │ │ │ + pop {r2, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r7, [pc, #500] @ (20dc34 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -220914,25 +220906,25 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ str r7, [r4, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 20db12 │ │ │ │ ldr r3, [pc, #440] @ (20dc40 ) │ │ │ │ str r5, [r4, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r6, r0 │ │ │ │ bl 20b5cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 20dbc2 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ @@ -220993,25 +220985,25 @@ │ │ │ │ ldr.w r8, [r6, r3] │ │ │ │ b.n 20db68 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [r0, #4] │ │ │ │ blx 17e524 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ bl 20b5cc │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 20d788 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20dab0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4139c8 │ │ │ │ + bl 413a18 │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ str r6, [r4, #4] │ │ │ │ cbz r0, 20db7a │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r5, [r4, #4] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ str r3, [r7, #8] │ │ │ │ @@ -221025,29 +221017,29 @@ │ │ │ │ ldr r1, [pc, #224] @ (20dc64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #588 @ 0x24c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1769 @ 0x6e9 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #0 │ │ │ │ bl 20b484 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #176] @ (20dc68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 463710 │ │ │ │ + bl 463760 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r7, #12] │ │ │ │ b.n 20da62 │ │ │ │ ldr r1, [pc, #168] @ (20dc6c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ @@ -221075,15 +221067,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #140] @ (20dc8c ) │ │ │ │ add.w r3, r3, #588 @ 0x24c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ movw r2, #1755 @ 0x6db │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 20db96 │ │ │ │ ldr r2, [pc, #120] @ (20dc90 ) │ │ │ │ add r2, pc │ │ │ │ b.n 20dbf2 │ │ │ │ ldr r3, [pc, #120] @ (20dc94 ) │ │ │ │ movw r2, #1765 @ 0x6e5 │ │ │ │ ldr r1, [pc, #116] @ (20dc98 ) │ │ │ │ @@ -221105,46 +221097,46 @@ │ │ │ │ bhi.n 20dbb4 │ │ │ │ movs r6, r6 │ │ │ │ cdp2 0, 5, cr0, cr8, cr2, {2} │ │ │ │ adds r3, #14 │ │ │ │ movs r0, r7 │ │ │ │ adds r2, #254 @ 0xfe │ │ │ │ movs r0, r7 │ │ │ │ - cbz r2, 20dca8 │ │ │ │ + cbz r2, 20dcbc │ │ │ │ movs r2, r6 │ │ │ │ - stmia r2!, {} │ │ │ │ + stmia r2!, {r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r0, 20dca6 │ │ │ │ + rev16 r0, r1 │ │ │ │ movs r6, r4 │ │ │ │ bls.n 20dbd2 │ │ │ │ - vsra.u32 q14, q5, #1 │ │ │ │ + vaddw.u q14, , d26 │ │ │ │ movs r6, r4 │ │ │ │ - ittt cs │ │ │ │ - movcs r3, r5 │ │ │ │ - ldrcs r4, [sp, #304] @ 0x130 │ │ │ │ - movcs r5, r4 │ │ │ │ - stmia r1!, {r2, r6, r7} │ │ │ │ + itee vc │ │ │ │ + movvc r3, r5 │ │ │ │ + ldrvs r4, [sp, #624] @ 0x270 │ │ │ │ + movvs r5, r4 │ │ │ │ + stmia r2!, {r2, r4} │ │ │ │ movs r6, r4 │ │ │ │ - subs r1, #158 @ 0x9e │ │ │ │ + subs r1, #238 @ 0xee │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r2, r3, r4} │ │ │ │ + stmia r1!, {r2, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - uxth r2, r5 │ │ │ │ + uxtb r2, r7 │ │ │ │ movs r2, r6 │ │ │ │ - cbnz r2, 20dcac │ │ │ │ + cbnz r2, 20dcc0 │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r2, r5} │ │ │ │ + stmia r1!, {r2, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ movs r5, r4 │ │ │ │ - uxth r0, r0 │ │ │ │ + uxtb r0, r2 │ │ │ │ movs r2, r6 │ │ │ │ - cbnz r6, 20dcb2 │ │ │ │ + cbnz r6, 20dcc6 │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r6} │ │ │ │ + stmia r1!, {r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020dca0 : │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 20dd26 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -221197,19 +221189,19 @@ │ │ │ │ b.w 20bd6c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - cbz r4, 20dd5e │ │ │ │ + cbz r4, 20dd72 │ │ │ │ movs r2, r6 │ │ │ │ - pop {r2, r3, r4, r5, r7} │ │ │ │ + pop {r2, r3, pc} │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #106 @ 0x6a │ │ │ │ + subs r0, #186 @ 0xba │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020dd40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -221502,42 +221494,42 @@ │ │ │ │ b.n 20e01a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ blx 180258 │ │ │ │ nop │ │ │ │ ldmdb ip!, {r0, r1, r2, r4, r5} │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 20e046 │ │ │ │ + cbz r2, 20e05a │ │ │ │ movs r2, r6 │ │ │ │ @ instruction: 0xe8dc0037 │ │ │ │ - cbnz r0, 20e0b8 │ │ │ │ + pop {} │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #202 @ 0xca │ │ │ │ + adds r7, #26 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #872 @ 0x368 │ │ │ │ + add sp, #168 @ 0xa8 │ │ │ │ movs r2, r6 │ │ │ │ - cbnz r6, 20e098 │ │ │ │ + cbnz r6, 20e0ac │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #166 @ 0xa6 │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #680 @ 0x2a8 │ │ │ │ + add r7, sp, #1000 @ 0x3e8 │ │ │ │ movs r2, r6 │ │ │ │ - add r7, sp, #264 @ 0x108 │ │ │ │ + add r7, sp, #584 @ 0x248 │ │ │ │ movs r2, r6 │ │ │ │ - add r7, sp, #168 @ 0xa8 │ │ │ │ + add r7, sp, #488 @ 0x1e8 │ │ │ │ movs r2, r6 │ │ │ │ - rev16 r6, r7 │ │ │ │ + revsh r6, r1 │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #248 @ 0xf8 │ │ │ │ + adds r6, #72 @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - rev r6, r2 │ │ │ │ + rev16 r6, r4 │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #100 @ 0x64 │ │ │ │ + adds r5, #180 @ 0xb4 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r0, #222 @ 0xde │ │ │ │ + cmp r1, #46 @ 0x2e │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0020e07c : │ │ │ │ cbz r0, 20e080 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -221573,23 +221565,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ umull r4, r0, r3, r0 │ │ │ │ umlal r0, r2, r3, r1 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r3, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r1, r1, #0 │ │ │ │ @@ -221687,15 +221679,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ blx r1 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ cmp r5, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ it cs │ │ │ │ movcs r7, #0 │ │ │ │ bcs.n 20e20a │ │ │ │ subs r3, r7, r5 │ │ │ │ subs r0, r0, r5 │ │ │ │ @@ -221708,15 +221700,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 2115a0 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r0, r2 │ │ │ │ cmp r0, r3 │ │ │ │ it cs │ │ │ │ movcs r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ @@ -221802,29 +221794,29 @@ │ │ │ │ b.n 20e258 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 20ddc4 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7} │ │ │ │ + pop {r1, r2, r3, pc} │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #124 @ 0x7c │ │ │ │ movs r6, r4 │ │ │ │ b.n 20dd70 │ │ │ │ movs r7, r6 │ │ │ │ b.n 20dd04 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #108 @ 0x6c │ │ │ │ + movs r6, #188 @ 0xbc │ │ │ │ movs r5, r5 │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r4, sp, #320 @ 0x140 │ │ │ │ movs r2, r6 │ │ │ │ - push {r2, r4, r6, r7} │ │ │ │ + push {r2, r5, lr} │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + adds r3, #26 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020e324 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -221901,15 +221893,15 @@ │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov sl, r1 │ │ │ │ cmp r6, r1 │ │ │ │ bhi.n 20e49e │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, r2 │ │ │ │ it cs │ │ │ │ movcs r0, r2 │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ mov fp, r0 │ │ │ │ @@ -221997,29 +221989,29 @@ │ │ │ │ bl 20bd6c │ │ │ │ b.n 20e368 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ b.n 20eb74 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r4, r2 │ │ │ │ + cbnz r4, 20e514 │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, #34 @ 0x22 │ │ │ │ + adds r2, #114 @ 0x72 │ │ │ │ movs r6, r4 │ │ │ │ b.n 20eb20 │ │ │ │ movs r7, r6 │ │ │ │ b.n 20eab8 │ │ │ │ movs r7, r6 │ │ │ │ - movs r4, #128 @ 0x80 │ │ │ │ + movs r4, #208 @ 0xd0 │ │ │ │ movs r5, r5 │ │ │ │ - add r2, sp, #16 │ │ │ │ + add r2, sp, #336 @ 0x150 │ │ │ │ movs r2, r6 │ │ │ │ - cbnz r2, 20e50c │ │ │ │ + cbnz r2, 20e520 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #208 @ 0xd0 │ │ │ │ + adds r1, #32 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020e4e8 : │ │ │ │ cbz r0, 20e540 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -222264,15 +222256,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ ldrd r6, r5, [r4, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add r6, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r7 │ │ │ │ str r6, [r4, #76] @ 0x4c │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cmp r8, r7 │ │ │ │ str r1, [r4, #72] @ 0x48 │ │ │ │ bhi.n 20e72e │ │ │ │ subs r3, r5, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ bcc.n 20e6f4 │ │ │ │ @@ -222350,19 +222342,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (20e7e4 ) │ │ │ │ ldr r0, [pc, #20] @ (20e7e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #680 @ 0x2a8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - add r6, pc, #840 @ (adr r6, 20eb2c ) │ │ │ │ + add r7, pc, #136 @ (adr r7, 20e86c ) │ │ │ │ movs r2, r6 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ + add r6, sp, #0 │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #392 @ 0x188 │ │ │ │ + add r6, sp, #712 @ 0x2c8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020e7ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -222559,22 +222551,22 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20e994 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #20] @ (20e9cc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 20e994 │ │ │ │ and.w r0, r8, #66 @ 0x42 │ │ │ │ movs r4, #132 @ 0x84 │ │ │ │ movs r0, r7 │ │ │ │ - push {r6, r7} │ │ │ │ + push {r4, lr} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020e9d0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -222852,39 +222844,39 @@ │ │ │ │ ldr r2, [pc, #68] @ (20ecb4 ) │ │ │ │ add r3, r1 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr.w r2, [r2, r3, lsl #2] │ │ │ │ b.n 20ebca │ │ │ │ ldr r0, [pc, #56] @ (20ecb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ blx 180258 │ │ │ │ blx 180258 │ │ │ │ bgt.n 20ecdc │ │ │ │ movs r7, r6 │ │ │ │ - add r3, pc, #736 @ (adr r3, 20ef74 ) │ │ │ │ + add r4, pc, #32 @ (adr r4, 20ecb4 ) │ │ │ │ movs r2, r6 │ │ │ │ - cbz r2, 20ed08 │ │ │ │ + push {r1, r4} │ │ │ │ movs r6, r4 │ │ │ │ - cmp r2, #56 @ 0x38 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ movs r6, r4 │ │ │ │ ldcl 0, cr0, [r0, #264]! @ 0x108 │ │ │ │ adds r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r0, r1 │ │ │ │ + cbz r0, 20ecee │ │ │ │ movs r6, r4 │ │ │ │ - cmp r1, #98 @ 0x62 │ │ │ │ + cmp r1, #178 @ 0xb2 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #24 │ │ │ │ + add r4, sp, #344 @ 0x158 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #40 @ 0x28 │ │ │ │ + add r4, sp, #360 @ 0x168 │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r2, r6 │ │ │ │ + uxth r2, r0 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020ecbc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223394,15 +223386,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 20d004 │ │ │ │ mov r1, sp │ │ │ │ bl 20b68c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 20f206 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #88] @ (20f238 ) │ │ │ │ ldr r3, [pc, #80] @ (20f234 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -223464,32 +223456,32 @@ │ │ │ │ adds r5, #24 │ │ │ │ ldr.w r8, [pc, #244] @ 20f368 │ │ │ │ ldr r7, [pc, #244] @ (20f36c ) │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 20f2d8 │ │ │ │ - bl 428c1c │ │ │ │ + bl 428c6c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20f33c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20f330 │ │ │ │ ldr r3, [pc, #216] @ (20f370 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 415e78 │ │ │ │ + bl 415ec8 │ │ │ │ mov r0, sl │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r3, [pc, #200] @ (20f374 ) │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ bl 20f19c │ │ │ │ @@ -223504,29 +223496,29 @@ │ │ │ │ str r0, [r1, #0] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ cbz r0, 20f30a │ │ │ │ bl 20b5cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20f2d2 │ │ │ │ - bl 42bf2c │ │ │ │ + bl 42bf7c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ mov r0, r4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20f280 │ │ │ │ - bl 428c1c │ │ │ │ + bl 428c6c │ │ │ │ mov sl, r0 │ │ │ │ b.n 20f294 │ │ │ │ ldr r2, [pc, #112] @ (20f37c ) │ │ │ │ ldr r3, [pc, #76] @ (20f35c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -223538,15 +223530,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.n 20f294 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (20f380 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ ldr r1, [pc, #64] @ (20f384 ) │ │ │ │ ldr r0, [pc, #68] @ (20f388 ) │ │ │ │ add r3, pc │ │ │ │ @@ -223559,33 +223551,33 @@ │ │ │ │ movs r0, r7 │ │ │ │ bmi.n 20f3d8 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 20f3d4 │ │ │ │ movs r7, r6 │ │ │ │ - ldrsh r0, [r2, r2] │ │ │ │ + ldrsh r0, [r4, r3] │ │ │ │ movs r2, r5 │ │ │ │ - add r4, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #120 @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [pc, #256] @ (20f470 ) │ │ │ │ + ldr r0, [pc, #576] @ (20f5b0 ) │ │ │ │ movs r2, r5 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r7 │ │ │ │ bcc.n 20f28c │ │ │ │ movs r7, r6 │ │ │ │ - ldr r3, [sp, #384] @ 0x180 │ │ │ │ + ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r0, #20] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r3, #20] │ │ │ │ + ldrb r0, [r5, #21] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0020f38c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -223595,30 +223587,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e9e4 │ │ │ │ ldr r3, [pc, #56] @ (20f3e0 ) │ │ │ │ add r5, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ bl 20b5cc │ │ │ │ cbz r0, 20f3c0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e9e4 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #10 │ │ │ │ bne.n 20f3ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #720 @ 0x2d0 │ │ │ │ + add r4, sp, #16 │ │ │ │ movs r6, r4 │ │ │ │ bcs.n 20f3b8 │ │ │ │ movs r7, r6 │ │ │ │ cmp r0, #28 │ │ │ │ ... │ │ │ │ │ │ │ │ 0020f3e4 : │ │ │ │ @@ -223659,22 +223651,22 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [pc, #136] @ (20f4c8 ) │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ mov r4, r3 │ │ │ │ mov r2, r3 │ │ │ │ - bl 428c94 │ │ │ │ + bl 428ce4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 415e78 │ │ │ │ + bl 415ec8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ bl 20f19c │ │ │ │ movs r0, #8 │ │ │ │ blx 17e220 │ │ │ │ @@ -223708,19 +223700,19 @@ │ │ │ │ nop │ │ │ │ bcs.n 20f3e8 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 20f3dc │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r4, [r7, #1] │ │ │ │ + ldrb r4, [r1, #3] │ │ │ │ movs r5, r4 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, r3] │ │ │ │ + ldrb r6, [r2, r4] │ │ │ │ movs r2, r5 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r7 │ │ │ │ bcs.n 20f4e8 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 0020f4d4 : │ │ │ │ @@ -223877,15 +223869,15 @@ │ │ │ │ umull r0, r1, r0, r2 │ │ │ │ adds r0, r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ mla r1, r2, ip, r1 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -223906,15 +223898,15 @@ │ │ │ │ movw r3, #41248 @ 0xa120 │ │ │ │ movt r3, #7 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ adds r0, r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mul.w r0, r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -223936,15 +223928,15 @@ │ │ │ │ umull r0, r1, r0, r2 │ │ │ │ adds r0, r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ mla r1, r2, ip, r1 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mul.w r0, r4, r0 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 20f71a │ │ │ │ cmp r3, #1 │ │ │ │ it hi │ │ │ │ lslhi r0, r0, #1 │ │ │ │ @@ -223997,15 +223989,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (20f7c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #752 @ 0x2f0 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2251 @ 0x8cb │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -224017,25 +224009,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #732 @ 0x2dc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ asrs r6, r5, #27 │ │ │ │ movs r0, r7 │ │ │ │ - str r7, [sp, #184] @ 0xb8 │ │ │ │ + str r7, [sp, #504] @ 0x1f8 │ │ │ │ movs r2, r6 │ │ │ │ - add r0, sp, #0 │ │ │ │ + add r0, sp, #320 @ 0x140 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + ldr r6, [sp, #328] @ 0x148 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [sp, #1000] @ 0x3e8 │ │ │ │ + str r7, [sp, #296] @ 0x128 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r5, [sp, #864] @ 0x360 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #760 @ (adr r7, 20facc ) │ │ │ │ + add r0, sp, #56 @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020f7d4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -224061,21 +224053,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (20f828 ) │ │ │ │ ldr r0, [pc, #24] @ (20f82c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #772 @ 0x304 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - movs r3, #122 @ 0x7a │ │ │ │ + movs r3, #202 @ 0xca │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [sp, #584] @ 0x248 │ │ │ │ + str r6, [sp, #904] @ 0x388 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r5, [sp, #768] @ 0x300 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #472 @ (adr r7, 20fa08 ) │ │ │ │ + add r7, pc, #792 @ (adr r7, 20fb48 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020f830 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -224087,15 +224079,15 @@ │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #12] @ (20f860 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bhi.n 20f808 │ │ │ │ + bls.n 20f8a8 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0020f864 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -224104,15 +224096,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ strd r0, r1, [r4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -224122,39 +224114,39 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ movs r0, #1 │ │ │ │ movs r4, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r6, #20] │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ mov r1, r4 │ │ │ │ umull r7, r0, r0, r2 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #80 @ (adr r3, 20f920 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #64 @ (adr r3, 20f920 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r6, #16] │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ sbc.w r1, r8, r3 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ cmp r1, r4 │ │ │ │ strd r0, r1, [r5, #16] │ │ │ │ itee lt │ │ │ │ movlt r0, r4 │ │ │ │ ldrge r4, [r6, #16] │ │ │ │ mulge r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -224200,18 +224192,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ strd r0, r1, [r4] │ │ │ │ b.n 20f948 │ │ │ │ - add r6, pc, #240 @ (adr r6, 20fa7c ) │ │ │ │ + add r6, pc, #560 @ (adr r6, 20fbbc ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020f98c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -224246,18 +224238,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ strd r0, r1, [r4] │ │ │ │ b.n 20f9b6 │ │ │ │ - add r5, pc, #800 @ (adr r5, 20fd20 ) │ │ │ │ + add r6, pc, #96 @ (adr r6, 20fa60 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020fa00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -224279,24 +224271,24 @@ │ │ │ │ movs r0, #8 │ │ │ │ mov r6, r4 │ │ │ │ blx 1807b8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r3, 20fa5c │ │ │ │ - bl 424dd4 │ │ │ │ + bl 424e24 │ │ │ │ ldr r3, [pc, #92] @ (20faa4 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 415e78 │ │ │ │ + bl 415ec8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r5, [r5, #4] │ │ │ │ strd r6, r3, [r4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 20fa30 │ │ │ │ ldr r2, [pc, #64] @ (20faa8 ) │ │ │ │ ldr r3, [pc, #48] @ (20fa9c ) │ │ │ │ @@ -224343,41 +224335,41 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r5, #0 │ │ │ │ add r7, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #1 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrd r0, r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20faca │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ svc 4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #160 @ (adr r5, 20fb98 ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 20fcd8 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020faf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #92] @ (20fb68 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r3, [pc, #88] @ (20fb6c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 20fb52 │ │ │ │ movs r2, #0 │ │ │ │ b.n 20fb24 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -224408,15 +224400,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r1, #28 │ │ │ │ + lsls r4, r3, #29 │ │ │ │ movs r6, r5 │ │ │ │ udf #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0020fb70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -224431,41 +224423,41 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #208] @ (20fc74 ) │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #44100 @ 0xac44 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ ldr r1, [pc, #196] @ (20fc78 ) │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ ldr r1, [pc, #184] @ (20fc7c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #2 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ ldr r1, [pc, #172] @ (20fc80 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 20f728 │ │ │ │ cbz r0, 20fc48 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #20 │ │ │ │ @@ -224503,46 +224495,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 20fc1e │ │ │ │ ldr r1, [pc, #60] @ (20fc90 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ b.n 20fc1e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #52 @ 0x34 │ │ │ │ + movs r5, #132 @ 0x84 │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r6, 20fcee │ │ │ │ + pop {r1, r2, r3, r5} │ │ │ │ movs r4, r5 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ + push {r1, r3, r4, r5, r7, lr} │ │ │ │ movs r2, r5 │ │ │ │ - add r4, pc, #184 @ (adr r4, 20fd38 ) │ │ │ │ + add r4, pc, #504 @ (adr r4, 20fe78 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r4!, {r2, r6, r7} │ │ │ │ + ldmia r5!, {r2, r4} │ │ │ │ movs r5, r4 │ │ │ │ ble.n 20fbf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ble.n 20fbdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r2!, {r1, r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ - add r3, pc, #704 @ (adr r3, 20ff54 ) │ │ │ │ + add r4, pc, #0 @ (adr r4, 20fc94 ) │ │ │ │ movs r6, r4 │ │ │ │ cbz r2, 20fcea │ │ │ │ subs r2, #1 │ │ │ │ adds r1, #2 │ │ │ │ adds r0, #16 │ │ │ │ push {lr} │ │ │ │ ldrsb.w ip, [r1, #-2] │ │ │ │ @@ -225459,15 +225451,15 @@ │ │ │ │ subs r5, r2, #1 │ │ │ │ add.w r4, r0, #16 │ │ │ │ vldmia r6!, {s15} │ │ │ │ subs r5, #1 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46352c │ │ │ │ + bl 46357c │ │ │ │ adds r3, r5, #1 │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 21068c │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -225496,20 +225488,20 @@ │ │ │ │ add.w r4, r0, #16 │ │ │ │ vldr s15, [r5, #-8] │ │ │ │ subs r6, #1 │ │ │ │ adds r5, #8 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46352c │ │ │ │ + bl 46357c │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ vldr s15, [r5, #-12] │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46352c │ │ │ │ + bl 46357c │ │ │ │ adds r3, r6, #1 │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 2106f6 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225538,15 +225530,15 @@ │ │ │ │ ldrd r1, r0, [r4, #-12] │ │ │ │ subs r5, #1 │ │ │ │ ldr.w r3, [r4, #-16] │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r2, [r4, #-20] │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ - bl 463324 │ │ │ │ + bl 463374 │ │ │ │ vmov s15, r0 │ │ │ │ adds r3, r5, #1 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstmia r6!, {s15} │ │ │ │ bne.n 210770 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ @@ -225572,23 +225564,23 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr s16, [pc, #96] @ 21083c │ │ │ │ subs r6, r2, #1 │ │ │ │ add.w r5, r0, #8 │ │ │ │ add.w r4, r1, #16 │ │ │ │ ldrd r0, r1, [r4, #-16] │ │ │ │ - bl 463324 │ │ │ │ + bl 463374 │ │ │ │ vmov s15, r0 │ │ │ │ adds r5, #8 │ │ │ │ subs r6, #1 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstr s15, [r5, #-16] │ │ │ │ ldrd r0, r1, [r4, #-24] │ │ │ │ - bl 463324 │ │ │ │ + bl 463374 │ │ │ │ vmov s15, r0 │ │ │ │ adds r3, r6, #1 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstr s15, [r5, #-12] │ │ │ │ bne.n 2107e6 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ @@ -225912,22 +225904,22 @@ │ │ │ │ subs r6, #1 │ │ │ │ adds r5, #8 │ │ │ │ adds r4, #16 │ │ │ │ rev r0, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46352c │ │ │ │ + bl 46357c │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ ldr.w r0, [r5, #-12] │ │ │ │ rev r0, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46352c │ │ │ │ + bl 46357c │ │ │ │ adds r3, r6, #1 │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 210b7a │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225956,15 +225948,15 @@ │ │ │ │ ldr.w r0, [r6], #4 │ │ │ │ subs r5, #1 │ │ │ │ adds r4, #16 │ │ │ │ rev r0, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46352c │ │ │ │ + bl 46357c │ │ │ │ adds r3, r5, #1 │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 210c00 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -225989,25 +225981,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr s16, [pc, #108] @ 210cd4 │ │ │ │ subs r6, r2, #1 │ │ │ │ add.w r5, r0, #8 │ │ │ │ add.w r4, r1, #16 │ │ │ │ ldrd r0, r1, [r4, #-16] │ │ │ │ - bl 463324 │ │ │ │ + bl 463374 │ │ │ │ vmov s15, r0 │ │ │ │ adds r5, #8 │ │ │ │ subs r6, #1 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r3, s15 │ │ │ │ rev r3, r3 │ │ │ │ str.w r3, [r5, #-16] │ │ │ │ ldrd r0, r1, [r4, #-24] │ │ │ │ - bl 463324 │ │ │ │ + bl 463374 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r3, s15 │ │ │ │ rev r3, r3 │ │ │ │ str.w r3, [r5, #-12] │ │ │ │ adds r3, r6, #1 │ │ │ │ bne.n 210c72 │ │ │ │ @@ -226040,15 +226032,15 @@ │ │ │ │ ldrd r1, r0, [r4, #-12] │ │ │ │ subs r5, #1 │ │ │ │ ldr.w r3, [r4, #-16] │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r2, [r4, #-20] │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ - bl 463324 │ │ │ │ + bl 463374 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r3, s15 │ │ │ │ rev r3, r3 │ │ │ │ str.w r3, [r6], #4 │ │ │ │ adds r3, r5, #1 │ │ │ │ bne.n 210cf8 │ │ │ │ @@ -226450,15 +226442,15 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ movs r5, #0 │ │ │ │ strd r6, r7, [r0] │ │ │ │ mov r0, r5 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ str r5, [r4, #16] │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ strd r6, r7, [r4, #24] │ │ │ │ strd r6, r7, [r4, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -226816,15 +226808,15 @@ │ │ │ │ it cs │ │ │ │ movcs r0, ip │ │ │ │ bcs.n 211586 │ │ │ │ subs.w lr, r2, lr │ │ │ │ sbc.w r4, r3, r0 │ │ │ │ adds.w r0, lr, ip │ │ │ │ add r1, r4 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ addeq.w r0, r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226970,15 +226962,15 @@ │ │ │ │ add.w r1, r0, #12 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ bl 20f98c │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ mov r6, r0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r4, #12 │ │ │ │ bl 20c450 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -227051,23 +227043,23 @@ │ │ │ │ bl 20f98c │ │ │ │ ldr r2, [r5, #32] │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov r4, r3 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 211862 │ │ │ │ cbnz r6, 21182a │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ add r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -227103,23 +227095,23 @@ │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #24] @ (211880 ) │ │ │ │ ldr r0, [pc, #24] @ (211884 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r4, #0] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r3, #2] │ │ │ │ + ldrh r2, [r5, #4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r0, #6] │ │ │ │ + ldrb r6, [r2, #7] │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r2, #62] @ 0x3e │ │ │ │ + ldrh r0, [r4, #0] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r4, #62] @ 0x3e │ │ │ │ + ldrh r2, [r6, #0] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #324] @ (2119e0 ) │ │ │ │ @@ -227255,35 +227247,35 @@ │ │ │ │ b.n 211916 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #984 @ 0x3d8 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #62] @ 0x3e │ │ │ │ + ldrh r6, [r4, #0] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r4, #60] @ 0x3c │ │ │ │ + strh r0, [r6, #62] @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ add r5, sp, #432 @ 0x1b0 │ │ │ │ movs r7, r6 │ │ │ │ - strh r6, [r1, #62] @ 0x3e │ │ │ │ + ldrh r6, [r3, #0] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + strh r0, [r1, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r4, #56] @ 0x38 │ │ │ │ + strh r4, [r6, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r3, #56] @ 0x38 │ │ │ │ + strh r6, [r5, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r7, #60] @ 0x3c │ │ │ │ + ldrh r6, [r1, #0] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r0, #58] @ 0x3a │ │ │ │ + strh r4, [r2, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r5, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #376] @ (211ba0 ) │ │ │ │ @@ -227429,39 +227421,39 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 20bd6c │ │ │ │ b.n 211b42 │ │ │ │ blx 180258 │ │ │ │ add r4, sp, #408 @ 0x198 │ │ │ │ movs r7, r6 │ │ │ │ - strb r0, [r0, #31] │ │ │ │ + ldrb r0, [r2, #0] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r6, #22] │ │ │ │ movs r5, r4 │ │ │ │ add r3, sp, #512 @ 0x200 │ │ │ │ movs r7, r6 │ │ │ │ - strh r2, [r6, #50] @ 0x32 │ │ │ │ + strh r2, [r0, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r6, #42] @ 0x2a │ │ │ │ + strh r4, [r0, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r0, #52] @ 0x34 │ │ │ │ + strh r6, [r2, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r3, #42] @ 0x2a │ │ │ │ + strh r4, [r5, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r0, #50] @ 0x32 │ │ │ │ + strh r2, [r2, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r7, #52] @ 0x34 │ │ │ │ + strh r6, [r1, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r7, #40] @ 0x28 │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r6, #50] @ 0x32 │ │ │ │ + strh r2, [r0, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r3, #40] @ 0x28 │ │ │ │ + strh r4, [r5, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #9 │ │ │ │ @@ -227476,19 +227468,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (211c10 ) │ │ │ │ ldr r0, [pc, #20] @ (211c14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - strb r0, [r6, #23] │ │ │ │ + strb r0, [r0, #25] │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r7, #32] │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r3, #50] @ 0x32 │ │ │ │ + strh r6, [r5, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -227503,27 +227495,27 @@ │ │ │ │ beq.n 211c52 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (211c6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r5 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + strh r0, [r7, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ @@ -227545,30 +227537,30 @@ │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 211cda │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (211ce4 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w ip, [pc, #12] @ 211ce8 │ │ │ │ add ip, pc │ │ │ │ b.n 211cb6 │ │ │ │ nop │ │ │ │ - strh r4, [r4, #48] @ 0x30 │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #284] @ (211e1c ) │ │ │ │ @@ -227613,25 +227605,25 @@ │ │ │ │ beq.n 211dce │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ (211e24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 17e444 │ │ │ │ cbz r0, 211d8a │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (211e28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #152] @ (211e2c ) │ │ │ │ ldr r3, [pc, #140] @ (211e20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -227649,15 +227641,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ (211e30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 211d6e │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #32 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 17e82c │ │ │ │ cbnz r0, 211e00 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -227669,41 +227661,41 @@ │ │ │ │ beq.n 211d6e │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (211e34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 211d6e │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (211e38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 211d6e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #584 @ 0x248 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #46] @ 0x2e │ │ │ │ - movs r6, r4 │ │ │ │ strh r4, [r3, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ + strh r4, [r5, #50] @ 0x32 │ │ │ │ + movs r6, r4 │ │ │ │ add r1, sp, #0 │ │ │ │ movs r7, r6 │ │ │ │ - strh r2, [r1, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r0, #44] @ 0x2c │ │ │ │ + strh r4, [r2, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r1, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00211e3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -227862,115 +227854,115 @@ │ │ │ │ b.n 211ef0 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ (212090 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 17e444 │ │ │ │ cbnz r0, 212012 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ b.n 211f8a │ │ │ │ ldr r0, [pc, #140] @ (212094 ) │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 212000 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ (212098 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 211ffa │ │ │ │ ldr r0, [pc, #112] @ (21209c ) │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 212000 │ │ │ │ ldr r0, [pc, #104] @ (2120a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 211fec │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #88] @ (2120a4 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ b.n 212000 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #15] │ │ │ │ + strb r6, [r4, #16] │ │ │ │ movs r2, r6 │ │ │ │ ldc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc2 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ - strh r6, [r2, #50] @ 0x32 │ │ │ │ + strh r6, [r4, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ str r4, [sp, #392] @ 0x188 │ │ │ │ movs r6, r6 │ │ │ │ add r7, pc, #24 @ (adr r7, 21209c ) │ │ │ │ movs r7, r6 │ │ │ │ mrrc2 15, 15, pc, fp, cr15 @ │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ stc2 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ - strh r2, [r2, #34] @ 0x22 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r3, #30] │ │ │ │ + strh r6, [r5, #32] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r6, #32] │ │ │ │ + strh r4, [r0, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r2, #28] │ │ │ │ + strh r4, [r4, #30] │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #456 @ (adr r0, 21226c ) │ │ │ │ + add r0, pc, #776 @ (adr r0, 2123ac ) │ │ │ │ movs r5, r4 │ │ │ │ - strh r6, [r0, #30] │ │ │ │ + strh r6, [r2, #32] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002120a8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3b1eac │ │ │ │ + bl 3b1efc │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2120dc │ │ │ │ ldr r6, [pc, #36] @ (2120e8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2120c8 │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 3d9ce8 │ │ │ │ + b.w 3d9d38 │ │ │ │ nop │ │ │ │ - strh r6, [r5, #28] │ │ │ │ + strh r6, [r7, #30] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002120ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -227983,28 +227975,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #92] @ (212178 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ add r3, sp, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3ac3fc │ │ │ │ + bl 3ac44c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (21217c ) │ │ │ │ ldr r3, [pc, #44] @ (212170 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228022,17 +228014,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #584 @ (adr r5, 2123b8 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #92] @ 0x5c │ │ │ │ + ldr r2, [r0, #100] @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1!, {r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ add r5, pc, #320 @ (adr r5, 2122c0 ) │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00212180 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -228047,27 +228039,27 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r1, [pc, #204] @ (212280 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ strd r3, r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3ac534 │ │ │ │ + bl 3ac584 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 26e570 │ │ │ │ cbnz r0, 212238 │ │ │ │ ldrb r2, [r6, #0] │ │ │ │ cbz r2, 212228 │ │ │ │ @@ -228077,15 +228069,15 @@ │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 2121fe │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 212218 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r2, [r4, #1]! │ │ │ │ cbz r2, 212228 │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ beq.n 212262 │ │ │ │ cmp r2, #31 │ │ │ │ ite hi │ │ │ │ movhi r3, #0 │ │ │ │ @@ -228095,22 +228087,22 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2121ec │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ beq.n 2121f0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r2, [r4, #1]! │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2121fe │ │ │ │ ldr r1, [pc, #96] @ (21228c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #84] @ (212290 ) │ │ │ │ ldr r3, [pc, #60] @ (212278 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -228125,35 +228117,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #48] @ (212294 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 2121f8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, pc, #1008 @ (adr r4, 212668 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r0, #84] @ 0x54 │ │ │ │ + ldr r6, [r2, #88] @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r4, #17] │ │ │ │ movs r2, r5 │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ movs r6, r4 │ │ │ │ - stmia r7!, {r2, r3, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r7} │ │ │ │ movs r5, r5 │ │ │ │ add r4, pc, #352 @ (adr r4, 2123f4 ) │ │ │ │ movs r7, r6 │ │ │ │ - strh r2, [r4, #16] │ │ │ │ + strh r2, [r6, #18] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00212298 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -228166,30 +228158,30 @@ │ │ │ │ ldr r1, [pc, #140] @ (212340 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #120] @ (212344 ) │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cbz r0, 21231c │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 3b22f4 │ │ │ │ + bl 3b2344 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 43e3c4 │ │ │ │ + bl 43e414 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #80] @ (212348 ) │ │ │ │ ldr r3, [pc, #68] @ (21233c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228211,32 +228203,32 @@ │ │ │ │ ldr r3, [pc, #44] @ (212350 ) │ │ │ │ ldr r1, [pc, #48] @ (212354 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2122ec │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #920 @ (adr r3, 2126d4 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #14] │ │ │ │ + strh r4, [r5, #16] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r5, #20 │ │ │ │ + lsls r4, r7, #21 │ │ │ │ movs r1, r5 │ │ │ │ add r3, pc, #624 @ (adr r3, 2125bc ) │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r4, #14] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r0, #116] @ 0x74 │ │ │ │ + ldr r2, [r2, #120] @ 0x78 │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r6, #10] │ │ │ │ + strh r2, [r0, #14] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00212358 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -228249,65 +228241,65 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #204] @ (212458 ) │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21242e │ │ │ │ ldr r1, [pc, #184] @ (21245c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43e3b8 │ │ │ │ + bl 43e408 │ │ │ │ cbz r0, 2123d4 │ │ │ │ ldr r3, [pc, #168] @ (212460 ) │ │ │ │ movs r2, #111 @ 0x6f │ │ │ │ ldr r0, [pc, #168] @ (212464 ) │ │ │ │ ldr r1, [pc, #168] @ (212468 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ mov r5, r0 │ │ │ │ b.n 2123ee │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3b1dbc │ │ │ │ + bl 3b1e0c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2123ee │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3b2684 │ │ │ │ - bl 3da4e0 │ │ │ │ + bl 3b26d4 │ │ │ │ + bl 3da530 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3da4a4 │ │ │ │ + bl 3da4f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43e3c4 │ │ │ │ + bl 43e414 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #100] @ (21246c ) │ │ │ │ ldr r3, [pc, #68] @ (212450 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228330,40 +228322,40 @@ │ │ │ │ ldr r1, [pc, #64] @ (212478 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2123ce │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #152 @ (adr r3, 2124e8 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #8] │ │ │ │ + strh r6, [r5, #10] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r5, #17 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r6, r2, #28 │ │ │ │ + asrs r6, r4, #29 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [r5, #104] @ 0x68 │ │ │ │ + ldr r2, [r7, #108] @ 0x6c │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r2, #8] │ │ │ │ + strh r0, [r4, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r2, #6] │ │ │ │ + strh r6, [r4, #8] │ │ │ │ movs r6, r4 │ │ │ │ add r2, pc, #552 @ (adr r2, 212698 ) │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [r6, #96] @ 0x60 │ │ │ │ + ldr r2, [r0, #104] @ 0x68 │ │ │ │ movs r2, r6 │ │ │ │ - strh r4, [r7, #2] │ │ │ │ + strh r4, [r1, #6] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r3, #2] │ │ │ │ + strh r6, [r5, #4] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021247c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228377,17 +228369,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ - bl 3b29d8 │ │ │ │ + bl 3b2a28 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (2124f8 ) │ │ │ │ ldr r3, [pc, #44] @ (2124f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228406,15 +228398,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, pc, #0 @ (adr r2, 2124f0 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #24 │ │ │ │ + asrs r4, r5, #25 │ │ │ │ movs r2, r5 │ │ │ │ add r1, pc, #840 @ (adr r1, 212844 ) │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 002124fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -228430,17 +228422,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ - bl 3b2b0c │ │ │ │ + bl 3b2b5c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (212578 ) │ │ │ │ ldr r3, [pc, #44] @ (212570 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228459,15 +228451,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #512 @ (adr r1, 212770 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #22 │ │ │ │ + asrs r4, r5, #23 │ │ │ │ movs r2, r5 │ │ │ │ add r1, pc, #328 @ (adr r1, 2126c4 ) │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 0021257c : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 21258e │ │ │ │ @@ -228485,17 +228477,17 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3b1f24 │ │ │ │ + bl 3b1f74 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2125e6 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2125c6 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2125e6 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -228504,21 +228496,21 @@ │ │ │ │ ldr r5, [r3, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 17e5b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2125c2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4522c0 │ │ │ │ + bl 452310 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2125c6 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3d9d60 │ │ │ │ + b.w 3d9db0 │ │ │ │ │ │ │ │ 002125f0 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 212602 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -228533,17 +228525,17 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3b1eac │ │ │ │ + bl 3b1efc │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 21265a │ │ │ │ mov r4, r0 │ │ │ │ b.n 21263a │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 21265a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -228552,21 +228544,21 @@ │ │ │ │ ldr r5, [r3, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 17e5b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 212636 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4522c0 │ │ │ │ + bl 452310 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21263a │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3d9ce8 │ │ │ │ + b.w 3d9d38 │ │ │ │ │ │ │ │ 00212664 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 212676 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -228581,17 +228573,17 @@ │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3b1eac │ │ │ │ + bl 3b1efc │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 2126e4 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2126ae │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2126e4 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ @@ -228599,41 +228591,41 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 17e5b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2126aa │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b1fac │ │ │ │ + bl 3b1ffc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2126aa │ │ │ │ ldr r1, [pc, #36] @ (2126f0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2126aa │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r0, fp │ │ │ │ - bl 4522c0 │ │ │ │ + bl 452310 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2126ae │ │ │ │ mov r0, sl │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3d9ce8 │ │ │ │ + b.w 3d9d38 │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, #24] │ │ │ │ + ldrb r0, [r6, #25] │ │ │ │ movs r6, r4 │ │ │ │ mov r0, r2 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (212704 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldrh r6, [r4, #38] @ 0x26 │ │ │ │ movs r6, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -228641,15 +228633,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (212764 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #68] @ (212768 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w ip, [pc, #56] @ 21276c │ │ │ │ ldr r1, [pc, #56] @ (212770 ) │ │ │ │ ldr r2, [pc, #60] @ (212774 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #60] @ (212778 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -228662,19 +228654,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #56] @ 0x38 │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r7, #0] │ │ │ │ + strh r0, [r1, #4] │ │ │ │ movs r5, r4 │ │ │ │ - lsls r6, r1, #3 │ │ │ │ + lsls r6, r3, #4 │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ lsls r3, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #9 │ │ │ │ @@ -228689,30 +228681,30 @@ │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ ldr r1, [pc, #52] @ (2127cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cbz r0, 2127b6 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1b9090 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 43aa3c │ │ │ │ - ldr r6, [r6, #44] @ 0x2c │ │ │ │ + b.w 43aa8c │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r0, [r4, #21] │ │ │ │ + ldrb r0, [r6, #22] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 212824 │ │ │ │ sub sp, #8 │ │ │ │ @@ -228722,34 +228714,34 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #48] @ (212830 ) │ │ │ │ mov r4, r0 │ │ │ │ strb r5, [r6, #0] │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ bl 1b8f90 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ strd r3, r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43aa04 │ │ │ │ + b.w 43aa54 │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #40] @ 0x28 │ │ │ │ + ldr r2, [r6, #44] @ 0x2c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r3, #20] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r1, #20] │ │ │ │ + ldrb r2, [r3, #21] │ │ │ │ movs r6, r4 │ │ │ │ ldrh r0, [r4, #30] │ │ │ │ movs r6, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228760,15 +228752,15 @@ │ │ │ │ ldr r2, [pc, #120] @ (2128c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ tst.w r3, #6 │ │ │ │ beq.n 212884 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 212898 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -228800,19 +228792,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r6, [r7, #32] │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r7, #18] │ │ │ │ + ldrb r2, [r1, #20] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r4, #18] │ │ │ │ + ldrb r4, [r6, #19] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #180] @ (212994 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -228828,42 +228820,42 @@ │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add.w r6, r0, #120 @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b13ec │ │ │ │ + bl 3b143c │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 43adb8 │ │ │ │ + bl 43ae08 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 212966 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #16 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 43ac5c │ │ │ │ + bl 43acac │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b143c │ │ │ │ + bl 3b148c │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b13ec │ │ │ │ + bl 3b143c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -228886,23 +228878,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ + ldr r0, [r7, #28] │ │ │ │ movs r2, r6 │ │ │ │ ldr r5, [sp, #664] @ 0x298 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r2, [r1, #16] │ │ │ │ + ldrb r2, [r3, #17] │ │ │ │ movs r6, r4 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #16] │ │ │ │ + ldrb r2, [r5, #17] │ │ │ │ movs r6, r4 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -228922,15 +228914,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #28 │ │ │ │ blx 17fe94 │ │ │ │ ldr r3, [pc, #276] @ (212b10 ) │ │ │ │ add.w ip, sp, #12 │ │ │ │ @@ -228969,19 +228961,19 @@ │ │ │ │ beq.n 212ad4 │ │ │ │ tst.w r2, #6 │ │ │ │ bne.n 212a18 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r6, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ movs r2, #19 │ │ │ │ add.w r1, r6, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ ldr r0, [pc, #168] @ (212b18 ) │ │ │ │ add.w r1, sp, #27 │ │ │ │ add.w r5, sp, #47 @ 0x2f │ │ │ │ add r0, pc │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ subs r3, #32 │ │ │ │ @@ -229007,20 +228999,20 @@ │ │ │ │ ldrb r4, [r3, #12] │ │ │ │ ldrb r3, [r2, #12] │ │ │ │ movs r2, #23 │ │ │ │ strb.w r3, [sp, #49] @ 0x31 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r4, [sp, #48] @ 0x30 │ │ │ │ strb.w r3, [sp, #50] @ 0x32 │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ mov r0, r9 │ │ │ │ bl 2128cc │ │ │ │ b.n 212a18 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 43a9f8 │ │ │ │ + bl 43aa48 │ │ │ │ str r5, [r4, #92] @ 0x5c │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ strh.w r5, [r4, #108] @ 0x6c │ │ │ │ str.w r5, [r4, #110] @ 0x6e │ │ │ │ str.w r5, [r4, #114] @ 0x72 │ │ │ │ @@ -229028,27 +229020,27 @@ │ │ │ │ b.n 212a18 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #832] @ 0x340 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #12] │ │ │ │ + ldr r0, [r2, #16] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r7, #12] │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r3, #12] │ │ │ │ + ldrb r2, [r5, #13] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldrb r0, [r1, #14] │ │ │ │ movs r6, r4 │ │ │ │ ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r0, [r5, #10] │ │ │ │ + ldrb r0, [r7, #11] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r7, #124] @ 0x7c │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ movs r2, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #280] @ (212c48 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -229065,24 +229057,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #248] @ (212c5c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #248] @ (212c60 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ tst.w r3, #6 │ │ │ │ bne.n 212ba4 │ │ │ │ ldr r2, [pc, #228] @ (212c64 ) │ │ │ │ ldr r3, [pc, #212] @ (212c54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229129,15 +229121,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [sp, #19] │ │ │ │ strb.w r1, [r4, #111] @ 0x6f │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 43adac │ │ │ │ + bl 43adfc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r2, r0 │ │ │ │ bls.n 212c38 │ │ │ │ ldr r2, [pc, #80] @ (212c68 ) │ │ │ │ ldr r3, [pc, #56] @ (212c54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229150,39 +229142,39 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2128cc │ │ │ │ movs r2, #3 │ │ │ │ b.n 212c06 │ │ │ │ add r1, sp, #16 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 43aaa4 │ │ │ │ + bl 43aaf4 │ │ │ │ b.n 212c16 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - str r4, [r2, #116] @ 0x74 │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ movs r2, r6 │ │ │ │ ldr r3, [sp, #320] @ 0x140 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r4, [r6, #6] │ │ │ │ + ldrb r4, [r0, #8] │ │ │ │ movs r6, r4 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #7] │ │ │ │ + ldrb r2, [r2, #8] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + ldrb r4, [r0, #17] │ │ │ │ movs r5, r4 │ │ │ │ - stc2 0, cr0, [ip], {40} @ 0x28 │ │ │ │ + ldc2l 0, cr0, [ip], {40} @ 0x28 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ movs r7, r6 │ │ │ │ ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (212c78 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ strh r6, [r6, #60] @ 0x3c │ │ │ │ movs r6, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -229190,15 +229182,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (212cd8 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #68] @ (212cdc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w ip, [pc, #56] @ 212ce0 │ │ │ │ ldr r1, [pc, #56] @ (212ce4 ) │ │ │ │ ldr r2, [pc, #60] @ (212ce8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #60] @ (212cec ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -229211,19 +229203,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r7, #96] @ 0x60 │ │ │ │ + str r2, [r1, #104] @ 0x68 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r0, #11] │ │ │ │ + ldrb r4, [r2, #12] │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xfb5a0028 │ │ │ │ + @ instruction: 0xfbaa0028 │ │ │ │ lsls r1, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #5 │ │ │ │ @@ -229265,34 +229257,34 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #60] @ (212d84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cbz r0, 212d66 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1b9090 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r1, #88] @ 0x58 │ │ │ │ + str r2, [r3, #92] @ 0x5c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r0, [r0, #0] │ │ │ │ + ldrb r0, [r2, #1] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r2, #0] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ (212e24 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -229303,15 +229295,15 @@ │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #136] @ (212e30 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb r3, [r6, #0] │ │ │ │ add.w ip, r0, #192 @ 0xc0 │ │ │ │ add.w r6, r4, #48 @ 0x30 │ │ │ │ mov lr, r4 │ │ │ │ add.w ip, ip, #16 │ │ │ │ @@ -229342,19 +229334,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, r6 │ │ │ │ - strb r6, [r6, #30] │ │ │ │ + ldrb r6, [r0, #0] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r4, #30] │ │ │ │ + strb r0, [r6, #31] │ │ │ │ movs r6, r4 │ │ │ │ b.n 213338 │ │ │ │ movs r7, r6 │ │ │ │ strh r0, [r6, #48] @ 0x30 │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229367,18 +229359,18 @@ │ │ │ │ ldr r1, [pc, #112] @ (212ec4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b13ec │ │ │ │ + bl 3b143c │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ cbnz r3, 212e8c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -229389,32 +229381,32 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r4, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r6, r1 │ │ │ │ - bl 3b143c │ │ │ │ + bl 3b148c │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #704] @ 0x2c0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 212e78 │ │ │ │ mov r0, r6 │ │ │ │ adds r1, r6, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 17ef54 │ │ │ │ nop │ │ │ │ - str r6, [r7, #68] @ 0x44 │ │ │ │ + str r6, [r1, #76] @ 0x4c │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r6, #27] │ │ │ │ + strb r4, [r0, #29] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r0, #28] │ │ │ │ + strb r6, [r2, #29] │ │ │ │ movs r6, r4 │ │ │ │ ldr.w r3, [r0, #704] @ 0x2c0 │ │ │ │ add.w ip, r3, r2 │ │ │ │ cmp.w ip, #512 @ 0x200 │ │ │ │ bls.n 212ee4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -229441,24 +229433,24 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (212f34 ) │ │ │ │ add r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #704] @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 212e38 │ │ │ │ nop │ │ │ │ - str r0, [r1, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r0, [r1, #1] │ │ │ │ + ldrb r0, [r3, #2] │ │ │ │ movs r5, r4 │ │ │ │ - ldr.w r0, [lr, #40] @ 0x28 │ │ │ │ + vld4.8 {d0-d3}, [lr :128], r8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #212] @ (213020 ) │ │ │ │ movs r3, #224 @ 0xe0 │ │ │ │ @@ -229561,15 +229553,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #128] @ (2130e8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r4, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp r6, #1 │ │ │ │ bne.n 2130d6 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r0, #708] @ 0x2c4 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 213096 │ │ │ │ @@ -229601,34 +229593,34 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 21309e │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #44] @ (2130f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 21309e │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 213084 │ │ │ │ - str r0, [r7, #36] @ 0x24 │ │ │ │ + str r0, [r1, #44] @ 0x2c │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r7, #19] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r4, #19] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ movs r6, r4 │ │ │ │ str r6, [sp, #160] @ 0xa0 │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #18] │ │ │ │ + strb r0, [r7, #19] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #992] @ (2134f0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -229647,15 +229639,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #984] @ (213504 ) │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r0, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #9600 @ 0x2580 │ │ │ │ bne.n 2131ca │ │ │ │ ldr.w r2, [r0, #188] @ 0xbc │ │ │ │ mov r9, r7 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -229920,97 +229912,97 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 213296 │ │ │ │ ldr r0, [pc, #244] @ (213520 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 213296 │ │ │ │ ldr r3, [pc, #236] @ (213524 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 213216 │ │ │ │ ldr r3, [pc, #216] @ (21351c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 213216 │ │ │ │ ldr r0, [pc, #212] @ (213528 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 213216 │ │ │ │ ldr r3, [pc, #208] @ (21352c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2133ac │ │ │ │ ldr r3, [pc, #180] @ (21351c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2133ac │ │ │ │ ldr r0, [pc, #188] @ (213530 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2133ac │ │ │ │ ldr r3, [pc, #180] @ (213534 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2133dc │ │ │ │ ldr r3, [pc, #144] @ (21351c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2133dc │ │ │ │ ldr r0, [pc, #160] @ (213538 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2133dc │ │ │ │ ldr r3, [pc, #156] @ (21353c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21332a │ │ │ │ ldr r3, [pc, #108] @ (21351c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 21332a │ │ │ │ ldr r0, [pc, #132] @ (213540 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 21332a │ │ │ │ ldr r3, [pc, #124] @ (213544 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2132d6 │ │ │ │ ldr r3, [pc, #72] @ (21351c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2132d6 │ │ │ │ ldr r0, [pc, #100] @ (213548 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2132d6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r7, #24] │ │ │ │ + str r4, [r1, #32] │ │ │ │ movs r2, r6 │ │ │ │ str r5, [sp, #472] @ 0x1d8 │ │ │ │ movs r7, r6 │ │ │ │ - strb r2, [r7, #16] │ │ │ │ + strb r2, [r1, #18] │ │ │ │ movs r6, r4 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #16] │ │ │ │ + strb r4, [r6, #17] │ │ │ │ movs r6, r4 │ │ │ │ str r5, [sp, #408] @ 0x198 │ │ │ │ movs r7, r6 │ │ │ │ str r4, [sp, #792] @ 0x318 │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -230018,39 +230010,39 @@ │ │ │ │ movs r7, r6 │ │ │ │ bgt.n 213580 │ │ │ │ movs r7, r6 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #6] │ │ │ │ + strb r0, [r7, #7] │ │ │ │ movs r6, r4 │ │ │ │ lsrs r4, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + strb r2, [r0, #6] │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #5] │ │ │ │ + strb r4, [r3, #6] │ │ │ │ movs r6, r4 │ │ │ │ subs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #3] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ movs r6, r4 │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #3] │ │ │ │ + strb r4, [r0, #5] │ │ │ │ movs r6, r4 │ │ │ │ movs r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #2] │ │ │ │ + strb r6, [r1, #4] │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [pc, #4] @ (213554 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldrb r6, [r3, #28] │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -230060,15 +230052,15 @@ │ │ │ │ ldr r2, [pc, #264] @ (21367c ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #264] @ (213680 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 21362e │ │ │ │ ldr r4, [r0, #116] @ 0x74 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r8 │ │ │ │ add.w r7, r0, #84 @ 0x54 │ │ │ │ movs r6, #10 │ │ │ │ @@ -230149,19 +230141,19 @@ │ │ │ │ mov r4, r2 │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 2135c4 │ │ │ │ b.n 21361e │ │ │ │ mov.w r0, ip, lsl #1 │ │ │ │ orr.w r0, r0, #1 │ │ │ │ blx 180408 │ │ │ │ - ldrb r6, [r0, r6] │ │ │ │ + ldrb r6, [r2, r7] │ │ │ │ movs r2, r6 │ │ │ │ - strb r0, [r1, #2] │ │ │ │ + strb r0, [r3, #3] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r3, #2] │ │ │ │ + strb r0, [r5, #3] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2136cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -230169,294 +230161,294 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #52] @ (2136d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #36] @ (2136d8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, r1] │ │ │ │ + ldrb r6, [r5, r2] │ │ │ │ movs r2, r6 │ │ │ │ - strb r0, [r7, #2] │ │ │ │ + strb r0, [r1, #4] │ │ │ │ movs r5, r4 │ │ │ │ - adcs.w r0, r2, #40 @ 0x28 │ │ │ │ + sub.w r0, r2, #40 @ 0x28 │ │ │ │ mcr2 15, 5, pc, cr3, cr15, {7} @ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #28] @ (213708 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 43c7c8 │ │ │ │ + b.w 43c818 │ │ │ │ nop │ │ │ │ bls.n 213650 │ │ │ │ movs r7, r6 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #536 @ 0x218 │ │ │ │ - b.w 4492b8 │ │ │ │ + b.w 449308 │ │ │ │ nop │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #528 @ 0x210 │ │ │ │ - b.w 4492b8 │ │ │ │ + b.w 449308 │ │ │ │ nop │ │ │ │ │ │ │ │ 00213724 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r1, #280 @ 0x118 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 452f1c │ │ │ │ + bl 452f6c │ │ │ │ ldr r1, [pc, #372] @ (2138b8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #280] @ 0x118 │ │ │ │ ldr r1, [pc, #360] @ (2138bc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #320] @ 0x140 │ │ │ │ ldr r1, [pc, #344] @ (2138c0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ ldr r1, [pc, #332] @ (2138c4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #400] @ 0x190 │ │ │ │ ldr r1, [pc, #316] @ (2138c8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #440] @ 0x1b8 │ │ │ │ ldr r1, [pc, #304] @ (2138cc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #480] @ 0x1e0 │ │ │ │ ldr r1, [pc, #288] @ (2138d0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #288] @ 0x120 │ │ │ │ ldr r1, [pc, #276] @ (2138d4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #328] @ 0x148 │ │ │ │ ldr r1, [pc, #260] @ (2138d8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #368] @ 0x170 │ │ │ │ ldr r1, [pc, #248] @ (2138dc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #408] @ 0x198 │ │ │ │ ldr r1, [pc, #232] @ (2138e0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #448] @ 0x1c0 │ │ │ │ ldr r1, [pc, #220] @ (2138e4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #488] @ 0x1e8 │ │ │ │ ldr r1, [pc, #204] @ (2138e8 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #312] @ 0x138 │ │ │ │ ldr r1, [pc, #192] @ (2138ec ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #176] @ (2138f0 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #392] @ 0x188 │ │ │ │ ldr r1, [pc, #164] @ (2138f4 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #432] @ 0x1b0 │ │ │ │ ldr r1, [pc, #148] @ (2138f8 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #472] @ 0x1d8 │ │ │ │ ldr r1, [pc, #136] @ (2138fc ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ strd r0, r1, [r4, #512] @ 0x200 │ │ │ │ ldr r1, [pc, #120] @ (213900 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [r4, #520] @ 0x208 │ │ │ │ - bl 4530a8 │ │ │ │ + bl 4530f8 │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r1, #0] │ │ │ │ + strb r0, [r3, #1] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r5, #0] │ │ │ │ + strb r6, [r7, #1] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r1, #1] │ │ │ │ + strb r4, [r3, #2] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r3, #112] @ 0x70 │ │ │ │ + ldr r2, [r5, #116] @ 0x74 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r1, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r6, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #124] @ 0x7c │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r4, #3] │ │ │ │ + strb r0, [r6, #4] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r7, #3] │ │ │ │ + strb r6, [r1, #5] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r3, #4] │ │ │ │ + strb r4, [r5, #5] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r0, #0] │ │ │ │ + strb r6, [r2, #1] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r5, #0] │ │ │ │ + strb r0, [r7, #1] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r1, #1] │ │ │ │ + strb r6, [r3, #2] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r3, #8] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r3, #9] │ │ │ │ + strb r6, [r5, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r4, #10] │ │ │ │ + strb r0, [r6, #11] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r2, #3] │ │ │ │ + strb r2, [r4, #4] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r3, #4] │ │ │ │ + strb r4, [r5, #5] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r4, #5] │ │ │ │ + strb r2, [r6, #6] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r6, #10] │ │ │ │ + strb r0, [r0, #12] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00213904 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ - bl 453080 │ │ │ │ + bl 4530d0 │ │ │ │ cbnz r0, 213934 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 452f60 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 452fb0 │ │ │ │ + bl 448628 │ │ │ │ ldr r2, [pc, #56] @ (213978 ) │ │ │ │ ldr r3, [pc, #56] @ (21397c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #256 @ 0x100 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movs r2, #0 │ │ │ │ - bl 452fa8 │ │ │ │ + bl 452ff8 │ │ │ │ add.w r2, r4, #280 @ 0x118 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 453378 │ │ │ │ + bl 4533c8 │ │ │ │ add.w r0, r4, #528 @ 0x210 │ │ │ │ - bl 44920c │ │ │ │ + bl 44925c │ │ │ │ add.w r0, r4, #536 @ 0x218 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 44920c │ │ │ │ + b.w 44925c │ │ │ │ stc2l 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ │ │ │ │ 00213980 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -230464,91 +230456,91 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bhi.n 213a1e │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 453080 │ │ │ │ + bl 4530d0 │ │ │ │ cbnz r0, 2139ba │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4533f4 │ │ │ │ + bl 453444 │ │ │ │ add.w r3, r5, #66 @ 0x42 │ │ │ │ add.w r8, r4, r3, lsl #3 │ │ │ │ cbz r0, 213a12 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 449218 │ │ │ │ + bl 449268 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 450dbc │ │ │ │ + bl 450e0c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 453524 │ │ │ │ + bl 453574 │ │ │ │ mov r0, r8 │ │ │ │ - bl 449420 │ │ │ │ + bl 449470 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2139a6 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4533f4 │ │ │ │ + bl 453444 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2139a6 │ │ │ │ mov r0, r8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 449338 │ │ │ │ + b.w 449388 │ │ │ │ mov r0, r8 │ │ │ │ - bl 449420 │ │ │ │ + bl 449470 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2139d0 │ │ │ │ b.n 2139da │ │ │ │ ldr r3, [pc, #16] @ (213a30 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #16] @ (213a34 ) │ │ │ │ ldr r0, [pc, #16] @ (213a38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - ldr r6, [r6, r3] │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ movs r2, r6 │ │ │ │ - strb r0, [r4, #5] │ │ │ │ + strb r0, [r6, #6] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r7, #5] │ │ │ │ + strb r2, [r1, #7] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00213a3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ - bl 453080 │ │ │ │ + bl 4530d0 │ │ │ │ cbnz r0, 213a62 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r0, r4, #256 @ 0x100 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 453030 │ │ │ │ + b.w 453080 │ │ │ │ nop │ │ │ │ │ │ │ │ 00213a70 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -230576,15 +230568,15 @@ │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 213b18 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ subs r0, r0, r3 │ │ │ │ it ne │ │ │ │ movne.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #84] @ (213b2c ) │ │ │ │ ldr r3, [pc, #80] @ (213b28 ) │ │ │ │ add r2, pc │ │ │ │ @@ -230607,15 +230599,15 @@ │ │ │ │ rev r2, r2 │ │ │ │ add r1, sp, #12 │ │ │ │ str r2, [sp, #16] │ │ │ │ movs r2, #16 │ │ │ │ rev r3, r3 │ │ │ │ str.w lr, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ cmp r0, #16 │ │ │ │ beq.n 213ac0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 213ad4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r1, #32] │ │ │ │ @@ -230731,19 +230723,19 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ ldr r1, [pc, #16] @ (213c48 ) │ │ │ │ ldr r0, [pc, #16] @ (213c4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - ldrsb r6, [r7, r3] │ │ │ │ + ldrsb r6, [r1, r5] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [r0, #120] @ 0x78 │ │ │ │ + ldr r4, [r2, #124] @ 0x7c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r1, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #124] @ 0x7c │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -230782,15 +230774,15 @@ │ │ │ │ cmp r4, r5 │ │ │ │ sbcs.w r3, r7, sl │ │ │ │ bcs.n 213d46 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ subs r5, r5, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ sbc.w sl, sl, r7 │ │ │ │ subs r1, r1, r2 │ │ │ │ sbc.w r2, r3, r3, lsl #1 │ │ │ │ cmp r1, r5 │ │ │ │ @@ -230812,15 +230804,15 @@ │ │ │ │ adds r5, r5, r4 │ │ │ │ adc.w r7, r7, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r5 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 213d2c │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ cmp r5, r2 │ │ │ │ sbcs.w r3, r7, r3 │ │ │ │ bcc.n 213cae │ │ │ │ movs r0, #1 │ │ │ │ @@ -230924,25 +230916,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (213e58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r3, r4] │ │ │ │ + strb r0, [r5, r5] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [r3, #88] @ 0x58 │ │ │ │ + ldr r6, [r5, #92] @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r7, #88] @ 0x58 │ │ │ │ + ldr r6, [r1, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r0, r4] │ │ │ │ + strb r2, [r2, r5] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r0, [r1, #88] @ 0x58 │ │ │ │ + ldr r0, [r3, #92] @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r0, #92] @ 0x5c │ │ │ │ + ldr r0, [r2, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r3 │ │ │ │ @@ -230952,24 +230944,24 @@ │ │ │ │ ldrb.w fp, [sp, #56] @ 0x38 │ │ │ │ ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ ldr r6, [r5, #28] │ │ │ │ bcc.n 213f70 │ │ │ │ mov r9, r2 │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ lsls r2, r6, #3 │ │ │ │ umull r4, r7, r7, r6 │ │ │ │ mla r7, r6, r3, r7 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ umull sl, r9, r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r4, sl │ │ │ │ mla r9, r6, r1, r9 │ │ │ │ sbcs.w r3, r7, r9 │ │ │ │ it lt │ │ │ │ strlt r2, [sp, #12] │ │ │ │ @@ -231043,19 +231035,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (213f90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r7, r6] │ │ │ │ + strb r6, [r1, r0] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r2, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r0, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #76] @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #216] @ (214080 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -231085,15 +231077,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #172] @ (214090 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -231113,15 +231105,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (21409c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 213ff0 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 214008 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -231134,57 +231126,57 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #76] @ (2140a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ strh r0, [r5, #54] @ 0x36 │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, r5] │ │ │ │ + strh r6, [r4, r6] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r0, [r6, #64] @ 0x40 │ │ │ │ + ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r5, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r2, r4] │ │ │ │ + strh r0, [r4, r5] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r2, #56] @ 0x38 │ │ │ │ + ldr r2, [r4, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r3, r3] │ │ │ │ + strh r6, [r5, r4] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r5, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r4, #52] @ 0x34 │ │ │ │ + ldr r0, [r6, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r2 │ │ │ │ sub sp, #12 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ beq.n 2140dc │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -231240,15 +231232,15 @@ │ │ │ │ bl 222830 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21414e │ │ │ │ b.n 21415a │ │ │ │ ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [r5, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #216] @ (21426c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -231278,15 +231270,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #172] @ (21427c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -231306,15 +231298,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (214288 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2141dc │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2141f4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -231327,45 +231319,45 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #76] @ (214294 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ strh r4, [r7, #38] @ 0x26 │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r5] │ │ │ │ + str r2, [r7, r6] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [r0, #36] @ 0x24 │ │ │ │ + ldr r4, [r2, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ + ldr r4, [r7, #32] │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r4, r4] │ │ │ │ + str r4, [r6, r5] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + ldr r2, [r2, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r4, #24] │ │ │ │ + ldr r6, [r6, #28] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r6, r3] │ │ │ │ + str r2, [r0, r5] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ + ldr r4, [r7, #32] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r6, #20] │ │ │ │ + ldr r4, [r0, #28] │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r2, ip, [r0, #20] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -231396,15 +231388,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2142b8 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2142be │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002142fc : │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #1 │ │ │ │ itte ne │ │ │ │ rev16ne r1, r1 │ │ │ │ @@ -231673,15 +231665,15 @@ │ │ │ │ strh.w lr, [sp, #330] @ 0x14a │ │ │ │ strh.w r7, [sp, #362] @ 0x16a │ │ │ │ strh.w r0, [sp, #328] @ 0x148 │ │ │ │ str r3, [sp, #352] @ 0x160 │ │ │ │ str r2, [sp, #356] @ 0x164 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ cmp r5, r0 │ │ │ │ beq.n 2145fa │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 2145fa │ │ │ │ @@ -231692,54 +231684,54 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 214944 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 214742 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [r3] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ dmb ish │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ str.w r3, [r9, #232] @ 0xe8 │ │ │ │ movs r0, #0 │ │ │ │ bl 214430 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ cbz r1, 214648 │ │ │ │ mov r0, r1 │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3e454c │ │ │ │ + bl 3e459c │ │ │ │ mov r0, r4 │ │ │ │ - bl 3e3e40 │ │ │ │ + bl 3e3e90 │ │ │ │ mov r0, r9 │ │ │ │ bl 2140f0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r1, r0, [r3] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr.w r2, [pc, #2736] @ 215118 │ │ │ │ ldr.w r3, [pc, #2708] @ 215100 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #444] @ 0x1bc │ │ │ │ eors r2, r3 │ │ │ │ @@ -231892,15 +231884,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #252] @ 0xfc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #248] @ 0xf8 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ cmp r0, #1 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ blt.w 214d1e │ │ │ │ mov r3, r8 │ │ │ │ mov r6, r5 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r4 │ │ │ │ @@ -231914,69 +231906,69 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r2, #524 @ 0x20c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 2148bc │ │ │ │ ldr.w r7, [r9, #28] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ cmp r5, r0 │ │ │ │ sbcs.w r1, r6, r1 │ │ │ │ bge.w 214d16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mla r1, r5, r7, r3 │ │ │ │ ldr.w r3, [sl, #16] │ │ │ │ add r1, r3 │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 214840 │ │ │ │ ldr.w r3, [r9, #256] @ 0x100 │ │ │ │ adds r3, r3, r7 │ │ │ │ str.w r3, [r9, #256] @ 0x100 │ │ │ │ ldr.w r3, [r9, #260] @ 0x104 │ │ │ │ adc.w r3, r3, r7, asr #31 │ │ │ │ str.w r3, [r9, #260] @ 0x104 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 214866 │ │ │ │ ldrd r1, r0, [sp, #248] @ 0xf8 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 214cfe │ │ │ │ ldr.w sl, [sl, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 21478a │ │ │ │ ldrd sl, r0, [sp, #208] @ 0xd0 │ │ │ │ mov r1, sl │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 214616 │ │ │ │ ldrd r0, r3, [r9, #168] @ 0xa8 │ │ │ │ orrs r3, r0 │ │ │ │ bne.w 2153f2 │ │ │ │ ldr.w r3, [r9, #176] @ 0xb0 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ ldrd r1, r4, [r3] │ │ │ │ mov r2, r4 │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 214616 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.w 214616 │ │ │ │ @@ -231987,15 +231979,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 214616 │ │ │ │ ldr.w r3, [r9, #24] │ │ │ │ ldr.w r0, [r9, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ite ne │ │ │ │ movne r4, #40 @ 0x28 │ │ │ │ moveq r4, #64 @ 0x40 │ │ │ │ @@ -232058,15 +232050,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 17ef30 │ │ │ │ ldr.w r3, [r9, #116] @ 0x74 │ │ │ │ ldr.w r1, [r9, #160] @ 0xa0 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mul.w r4, r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 214a44 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 214a44 │ │ │ │ @@ -232077,15 +232069,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ movw r2, #489 @ 0x1e9 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ ldr.w r0, [r9, #160] @ 0xa0 │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 214604 │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ @@ -232117,15 +232109,15 @@ │ │ │ │ revne r3, r3 │ │ │ │ strd r4, r4, [sp, #216] @ 0xd8 │ │ │ │ strd r4, r4, [sp, #232] @ 0xe8 │ │ │ │ movs r4, #32 │ │ │ │ strd r3, r3, [sp, #224] @ 0xe0 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 214aea │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 214aea │ │ │ │ @@ -232136,15 +232128,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 214604 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ @@ -232301,77 +232293,77 @@ │ │ │ │ str r1, [r4, #4] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [r4, #8] │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ strb r3, [r4, #12] │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ cmp.w r0, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ beq.w 214dc2 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r3, [pc, #1200] @ 21515c │ │ │ │ ldr.w r2, [pc, #1200] @ 215160 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [pc, #1196] @ 215164 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1673 @ 0x689 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r0, [r3] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 214620 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ - bl 2e4b38 │ │ │ │ + bl 2e4b88 │ │ │ │ b.n 214620 │ │ │ │ movs r6, #4 │ │ │ │ mov.w r8, #56 @ 0x38 │ │ │ │ mov.w sl, #64 @ 0x40 │ │ │ │ b.n 21470a │ │ │ │ ldrd r2, r1, [r9, #20] │ │ │ │ cmp r1, #2 │ │ │ │ beq.w 21535e │ │ │ │ cmp r2, #1 │ │ │ │ it ne │ │ │ │ revne r3, r3 │ │ │ │ str r3, [r0, #28] │ │ │ │ b.n 21496e │ │ │ │ ldrd r1, r0, [sp, #208] @ 0xd0 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 2148e4 │ │ │ │ subs r7, r0, r4 │ │ │ │ mov.w r3, #0 │ │ │ │ sbc.w r8, r6, r5 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 214812 │ │ │ │ mov r3, r4 │ │ │ │ mov r4, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r2 │ │ │ │ orrs r3, r7 │ │ │ │ beq.w 2148bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [sl, #16] │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mla r3, r5, r4, r3 │ │ │ │ add r1, r3 │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 214d80 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 214d80 │ │ │ │ @@ -232382,15 +232374,15 @@ │ │ │ │ ldr.w r1, [pc, #1032] @ 215170 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #524 @ 0x20c │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 2148bc │ │ │ │ ldr.w r3, [r9, #256] @ 0x100 │ │ │ │ adds r3, r3, r6 │ │ │ │ str.w r3, [r9, #256] @ 0x100 │ │ │ │ ldr.w r3, [r9, #260] @ 0x104 │ │ │ │ adc.w r3, r3, r7, asr #31 │ │ │ │ str.w r3, [r9, #260] @ 0x104 │ │ │ │ @@ -232430,28 +232422,28 @@ │ │ │ │ ldr.w r2, [r9, #200] @ 0xc8 │ │ │ │ add r2, r6 │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r4, #0] │ │ │ │ str r1, [r4, #4] │ │ │ │ subs r0, r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ add.w r0, r6, #79 @ 0x4f │ │ │ │ ldr.w r3, [r9, #196] @ 0xc4 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r9, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ it ne │ │ │ │ movne.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r7, [r9, #188] @ 0xbc │ │ │ │ add r0, r3 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 215660 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #820] @ (215178 ) │ │ │ │ strb r3, [r4, #8] │ │ │ │ @@ -232581,15 +232573,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r0, [r9, #180] @ 0xb4 │ │ │ │ blx 17e524 │ │ │ │ ldrd r1, r0, [sp, #248] @ 0xf8 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 214cca │ │ │ │ ldr.w r8, [r9, #28] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -232715,76 +232707,76 @@ │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #14] │ │ │ │ movs r7, r6 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #320] @ (215250 ) │ │ │ │ + ldr r5, [pc, #640] @ (215390 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [r4, #8] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r1, #92] @ 0x5c │ │ │ │ + str r6, [r3, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ strh r0, [r5, #0] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r3, [pc, #840] @ (215468 ) │ │ │ │ + ldr r4, [pc, #136] @ (2151a8 ) │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + str r2, [r2, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r2, #124] @ 0x7c │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [pc, #48] @ (21515c ) │ │ │ │ + ldr r2, [pc, #368] @ (21529c ) │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [r4, #104] @ 0x68 │ │ │ │ + str r2, [r6, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r1, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ + str r0, [r5, #104] @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [pc, #40] @ (215164 ) │ │ │ │ + ldr r1, [pc, #360] @ (2152a4 ) │ │ │ │ movs r2, r6 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ + str r4, [r0, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r0, #24] │ │ │ │ + str r6, [r2, #28] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [pc, #400] @ (2152d8 ) │ │ │ │ + ldr r0, [pc, #720] @ (215418 ) │ │ │ │ movs r2, r6 │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r0, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r4, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [pc, #112] @ (2151c4 ) │ │ │ │ + ldr r0, [pc, #432] @ (215304 ) │ │ │ │ movs r2, r6 │ │ │ │ - str r6, [r3, #8] │ │ │ │ + str r6, [r5, #12] │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r5, #0] │ │ │ │ + str r0, [r7, #4] │ │ │ │ movs r6, r4 │ │ │ │ - mov r8, r0 │ │ │ │ + mov r8, sl │ │ │ │ movs r2, r6 │ │ │ │ - ldrsh r6, [r3, r7] │ │ │ │ + str r6, [r5, #0] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r0, [r0, r4] │ │ │ │ + ldrsh r0, [r2, r5] │ │ │ │ movs r6, r4 │ │ │ │ - cmp lr, r9 │ │ │ │ + mov r6, r3 │ │ │ │ movs r2, r6 │ │ │ │ - str r0, [r6, #28] │ │ │ │ + str r0, [r0, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r4, [r1, r1] │ │ │ │ + ldrsh r4, [r3, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r2, [r1, r3] │ │ │ │ + ldrsh r2, [r3, r4] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ + str r6, [r1, #68] @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xeba3ffff │ │ │ │ - negs r4, r6 │ │ │ │ + cmn r4, r0 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r7, r3] │ │ │ │ + ldrh r2, [r1, r5] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r6, r2] │ │ │ │ + ldrb r2, [r0, r4] │ │ │ │ movs r6, r4 │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #464 @ 0x1d0 │ │ │ │ ite ne │ │ │ │ movne sl, r3 │ │ │ │ addeq.w sl, sp, #248 @ 0xf8 │ │ │ │ blx 17e220 │ │ │ │ @@ -232795,28 +232787,28 @@ │ │ │ │ ldr.w r2, [r9, #200] @ 0xc8 │ │ │ │ add r2, r7 │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r4, #0] │ │ │ │ str r1, [r4, #4] │ │ │ │ subs r0, r2, #1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r0, r7, #103 @ 0x67 │ │ │ │ ldr.w r3, [r9, #196] @ 0xc4 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r5, [r9, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ it ne │ │ │ │ movne.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r6, [r9, #188] @ 0xbc │ │ │ │ add r0, r3 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ mov fp, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 21546a │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [pc, #3124] @ 215e2c │ │ │ │ strb r3, [r4, #8] │ │ │ │ @@ -233018,15 +233010,15 @@ │ │ │ │ bne.w 215c60 │ │ │ │ ldrd r4, r3, [r9, #168] @ 0xa8 │ │ │ │ orrs r3, r4 │ │ │ │ beq.w 2148f8 │ │ │ │ ldr.w r1, [r9, #164] @ 0xa4 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2148f8 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.w 2148f8 │ │ │ │ @@ -233037,15 +233029,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.w 214616 │ │ │ │ ldr.w r1, [pc, #2516] @ 215e40 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r0, [r4, #432] @ 0x1b0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #436] @ 0x1b4 │ │ │ │ @@ -233108,15 +233100,15 @@ │ │ │ │ str r3, [sp, #256] @ 0x100 │ │ │ │ mov.w r3, #0 │ │ │ │ sbcs.w r3, r3, r8 │ │ │ │ bcc.w 215f5a │ │ │ │ ldr.w r0, [fp, #88] @ 0x58 │ │ │ │ movs r2, #32 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ cmp r0, #32 │ │ │ │ beq.n 215556 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 215556 │ │ │ │ @@ -233124,30 +233116,30 @@ │ │ │ │ movw r2, #261 @ 0x105 │ │ │ │ ldr.w r3, [pc, #2300] @ 215e44 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 215572 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ str r2, [sp, #32] │ │ │ │ cmp r3, r2 │ │ │ │ bls.n 215572 │ │ │ │ ldr r6, [r6, #16] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 214b32 │ │ │ │ mov r9, fp │ │ │ │ ldrd r1, r0, [sp, #208] @ 0xd0 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 214604 │ │ │ │ ldr.w r3, [r9, #24] │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 215dde │ │ │ │ @@ -233194,15 +233186,15 @@ │ │ │ │ cmp r5, r4 │ │ │ │ strd r0, r2, [sp, #264] @ 0x108 │ │ │ │ sbcs.w r3, r3, r8 │ │ │ │ bcc.w 215f44 │ │ │ │ ldr.w r0, [fp, #88] @ 0x58 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ cmp r0, #56 @ 0x38 │ │ │ │ beq.n 215556 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 215556 │ │ │ │ @@ -233213,15 +233205,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 215556 │ │ │ │ movs r4, #0 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r4 │ │ │ │ mov r5, r7 │ │ │ │ b.n 2154d6 │ │ │ │ strd r2, r7, [sp, #248] @ 0xf8 │ │ │ │ @@ -233297,28 +233289,28 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1375 @ 0x55f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 215032 │ │ │ │ ldr.w r3, [pc, #1852] @ 215e68 │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r2, [pc, #1852] @ 215e6c │ │ │ │ ldr.w r1, [pc, #1852] @ 215e70 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1010 @ 0x3f2 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 214f98 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ movs r3, #0 │ │ │ │ strd r7, r5, [sp, #256] @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ ldrd r0, r2, [r6] │ │ │ │ strd r0, r2, [sp, #272] @ 0x110 │ │ │ │ @@ -233335,27 +233327,27 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ movs r2, #22 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #464 @ 0x1d0 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.w 214a4c │ │ │ │ ldr.w r3, [pc, #1768] @ 215e80 │ │ │ │ ldr.w r2, [pc, #1768] @ 215e84 │ │ │ │ ldr.w r1, [pc, #1768] @ 215e88 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1041 @ 0x411 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.w 214f98 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r2, [r5, #0] │ │ │ │ str.w lr, [r5, #4] │ │ │ │ strb.w ip, [r5, #8] │ │ │ │ strb r6, [r5, #9] │ │ │ │ @@ -233398,27 +233390,27 @@ │ │ │ │ ldr.w r1, [pc, #1632] @ 215e94 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1121 @ 0x461 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.w 214f98 │ │ │ │ ldr.w r3, [pc, #1608] @ 215e98 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1608] @ 215e9c │ │ │ │ ldr.w r1, [pc, #1608] @ 215ea0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1152 @ 0x480 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.w 214f98 │ │ │ │ mov.w r3, r8, lsl #3 │ │ │ │ str r0, [sp, #0] │ │ │ │ adds r2, r3, r7 │ │ │ │ mov r0, r7 │ │ │ │ adc.w r3, sl, #0 │ │ │ │ mov r1, sl │ │ │ │ @@ -233432,15 +233424,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1392 @ 0x570 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.w 215032 │ │ │ │ ldr.w r2, [r9, #268] @ 0x10c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs.w r2, sl, r2 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ adds r7, r2, r3 │ │ │ │ adc.w r0, r1, r3, asr #31 │ │ │ │ @@ -233667,15 +233659,15 @@ │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ bl 213c50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 215cb4 │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldr.w r1, [r9, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 44e6f0 │ │ │ │ + bl 44e740 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 215a18 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ movs r2, #24 │ │ │ │ str r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -233750,15 +233742,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 17e524 │ │ │ │ mov r0, fp │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r7 │ │ │ │ @@ -233773,41 +233765,41 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #16 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ strd r4, r5, [sp, #248] @ 0xf8 │ │ │ │ strd r4, r5, [sp, #256] @ 0x100 │ │ │ │ - bl 430a34 │ │ │ │ + bl 430a84 │ │ │ │ cmp r0, #16 │ │ │ │ beq.w 214cca │ │ │ │ ldr r3, [pc, #632] @ (215ebc ) │ │ │ │ ldr r2, [pc, #632] @ (215ec0 ) │ │ │ │ ldr r1, [pc, #636] @ (215ec4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1694 @ 0x69e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.w 214cca │ │ │ │ ldr r3, [pc, #612] @ (215ec8 ) │ │ │ │ ldr r2, [pc, #616] @ (215ecc ) │ │ │ │ ldr r1, [pc, #616] @ (215ed0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #790 @ 0x316 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ ldr.w r0, [r9, #164] @ 0xa4 │ │ │ │ blx 17e524 │ │ │ │ b.w 214616 │ │ │ │ rev r3, r3 │ │ │ │ mov r2, r7 │ │ │ │ lsls r0, r3, #30 │ │ │ │ lsrs r3, r3, #2 │ │ │ │ @@ -233851,106 +233843,106 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1629 @ 0x65d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 215bf4 │ │ │ │ ldr r3, [pc, #472] @ (215ee0 ) │ │ │ │ ldr r2, [pc, #472] @ (215ee4 ) │ │ │ │ ldr r1, [pc, #476] @ (215ee8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1518 @ 0x5ee │ │ │ │ ldr.w fp, [sp, #84] @ 0x54 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 215bf4 │ │ │ │ ldr r3, [pc, #452] @ (215eec ) │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [pc, #452] @ (215ef0 ) │ │ │ │ ldr r1, [pc, #452] @ (215ef4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1615 @ 0x64f │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 215bf4 │ │ │ │ ldr r3, [pc, #432] @ (215ef8 ) │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [pc, #432] @ (215efc ) │ │ │ │ ldr r1, [pc, #432] @ (215f00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1603 @ 0x643 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 215bf4 │ │ │ │ ldr r3, [pc, #412] @ (215f04 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #412] @ (215f08 ) │ │ │ │ ldr r1, [pc, #412] @ (215f0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.w 214f98 │ │ │ │ ldr r3, [pc, #392] @ (215f10 ) │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [pc, #392] @ (215f14 ) │ │ │ │ ldr r1, [pc, #396] @ (215f18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1535 @ 0x5ff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 215bf4 │ │ │ │ ldr r3, [pc, #372] @ (215f1c ) │ │ │ │ ldr r2, [pc, #376] @ (215f20 ) │ │ │ │ ldr r1, [pc, #376] @ (215f24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1056 @ 0x420 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.w 214f98 │ │ │ │ ldr r3, [pc, #356] @ (215f28 ) │ │ │ │ ldr r2, [pc, #356] @ (215f2c ) │ │ │ │ ldr r1, [pc, #360] @ (215f30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1624 @ 0x658 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 215bf4 │ │ │ │ ldr r0, [pc, #340] @ (215f34 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ bl 214180 │ │ │ │ b.w 214604 │ │ │ │ @@ -233975,152 +233967,152 @@ │ │ │ │ ldr r0, [pc, #292] @ (215f40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r3, r4] │ │ │ │ + ldrh r0, [r5, r5] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xe817ffff │ │ │ │ - subs r6, #232 @ 0xe8 │ │ │ │ + subs r7, #56 @ 0x38 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r1, r5] │ │ │ │ + ldrh r6, [r3, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r4, [r4, r5] │ │ │ │ + ldrsb r4, [r6, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r4, r7] │ │ │ │ + ldrsh r6, [r6, r0] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r0, r7] │ │ │ │ + ldrh r2, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xeb11ffff │ │ │ │ - subs r5, #12 │ │ │ │ + subs r5, #92 @ 0x5c │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r5, r4] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r1, r6] │ │ │ │ + strb r0, [r3, r7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r5, r7] │ │ │ │ + ldrb r2, [r7, r0] │ │ │ │ movs r5, r4 │ │ │ │ - subs r4, #38 @ 0x26 │ │ │ │ + subs r4, #118 @ 0x76 │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r4, [r4, r0] │ │ │ │ + ldrsb r4, [r6, r1] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r4, r2] │ │ │ │ + strb r4, [r6, r3] │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #2 │ │ │ │ + subs r4, #82 @ 0x52 │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r2, r6] │ │ │ │ + strb r4, [r4, r7] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r0, r2] │ │ │ │ + strb r0, [r2, r3] │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #192 @ 0xc0 │ │ │ │ + subs r4, #16 │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r2, [r7, r4] │ │ │ │ + ldrsb r2, [r1, r6] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r7, r0] │ │ │ │ + strb r2, [r1, r2] │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #150 @ 0x96 │ │ │ │ + subs r3, #230 @ 0xe6 │ │ │ │ movs r2, r6 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r4, r6] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r2, r0] │ │ │ │ + strb r4, [r4, r1] │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #2 │ │ │ │ + subs r3, #82 @ 0x52 │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r2, r2] │ │ │ │ + strb r4, [r4, r3] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r0, r6] │ │ │ │ + strh r2, [r2, r7] │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #222 @ 0xde │ │ │ │ + subs r3, #46 @ 0x2e │ │ │ │ movs r2, r6 │ │ │ │ - strb r0, [r3, r2] │ │ │ │ + strb r0, [r5, r3] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r3, r5] │ │ │ │ + strh r6, [r5, r6] │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #158 @ 0x9e │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r7, r2] │ │ │ │ + strb r4, [r1, r4] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r3, r4] │ │ │ │ + strh r4, [r5, r5] │ │ │ │ movs r6, r4 │ │ │ │ - adds r7, #90 @ 0x5a │ │ │ │ + adds r7, #170 @ 0xaa │ │ │ │ movs r2, r6 │ │ │ │ - str r4, [r7, r7] │ │ │ │ + strh r4, [r1, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #864] @ (21621c ) │ │ │ │ + str r0, [r5, r0] │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #240 @ 0xf0 │ │ │ │ + adds r7, #64 @ 0x40 │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r1, r0] │ │ │ │ + strh r2, [r3, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #440] @ (216080 ) │ │ │ │ + ldr r7, [pc, #760] @ (2161c0 ) │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r7, #34 @ 0x22 │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r1, r4] │ │ │ │ + strh r0, [r3, r5] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #312] @ (21600c ) │ │ │ │ + ldr r7, [pc, #632] @ (21614c ) │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #72 @ 0x48 │ │ │ │ + adds r6, #152 @ 0x98 │ │ │ │ movs r2, r6 │ │ │ │ - str r6, [r6, r4] │ │ │ │ + str r6, [r0, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #792] @ (2161f8 ) │ │ │ │ + ldr r7, [pc, #88] @ (215f38 ) │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #44 @ 0x2c │ │ │ │ + adds r6, #124 @ 0x7c │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [r0, r2] │ │ │ │ + str r2, [r2, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #680] @ (216194 ) │ │ │ │ + ldr r6, [pc, #1000] @ (2162d4 ) │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #10 │ │ │ │ + adds r6, #90 @ 0x5a │ │ │ │ movs r2, r6 │ │ │ │ - str r4, [r1, r2] │ │ │ │ + str r4, [r3, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #544] @ (216118 ) │ │ │ │ + ldr r6, [pc, #864] @ (216258 ) │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #234 @ 0xea │ │ │ │ + adds r6, #58 @ 0x3a │ │ │ │ movs r2, r6 │ │ │ │ - str r4, [r1, r2] │ │ │ │ + str r4, [r3, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #416] @ (2160a4 ) │ │ │ │ + ldr r6, [pc, #736] @ (2161e4 ) │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #202 @ 0xca │ │ │ │ + adds r6, #26 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r7, [pc, #688] @ (2161bc ) │ │ │ │ + ldr r7, [pc, #1008] @ (2162fc ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #296] @ (216038 ) │ │ │ │ + ldr r6, [pc, #616] @ (216178 ) │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #172 @ 0xac │ │ │ │ + adds r5, #252 @ 0xfc │ │ │ │ movs r2, r6 │ │ │ │ - str r6, [r5, r0] │ │ │ │ + str r6, [r7, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #168] @ (215fc4 ) │ │ │ │ + ldr r6, [pc, #488] @ (216104 ) │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #142 @ 0x8e │ │ │ │ + adds r5, #222 @ 0xde │ │ │ │ movs r2, r6 │ │ │ │ - ldr r7, [pc, #448] @ (2160e4 ) │ │ │ │ + ldr r7, [pc, #768] @ (216224 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #48] @ (215f58 ) │ │ │ │ + ldr r6, [pc, #368] @ (216098 ) │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #112 @ 0x70 │ │ │ │ + adds r5, #192 @ 0xc0 │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [r6, r0] │ │ │ │ + str r2, [r0, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #952] @ (2162ec ) │ │ │ │ + ldr r6, [pc, #248] @ (21602c ) │ │ │ │ movs r6, r4 │ │ │ │ b.n 2164c2 │ │ │ │ - vsli.32 d19, d14, #31 │ │ │ │ + @ instruction: 0xffff356e │ │ │ │ movs r2, r6 │ │ │ │ - ldr r5, [pc, #656] @ (2161d0 ) │ │ │ │ + ldr r5, [pc, #976] @ (216310 ) │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r3, r1] │ │ │ │ + str r4, [r5, r2] │ │ │ │ movs r6, r4 │ │ │ │ ldr r3, [pc, #44] @ (215f74 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #44] @ (215f78 ) │ │ │ │ ldr r0, [pc, #48] @ (215f7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -234133,25 +234125,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (215f88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #236 @ 0xec │ │ │ │ + adds r4, #60 @ 0x3c │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [pc, #456] @ (216144 ) │ │ │ │ + ldr r4, [pc, #776] @ (216284 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #912] @ (216310 ) │ │ │ │ + str r4, [r6, r0] │ │ │ │ movs r6, r4 │ │ │ │ - adds r3, #212 @ 0xd4 │ │ │ │ + adds r4, #36 @ 0x24 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [pc, #360] @ (2160f0 ) │ │ │ │ + ldr r4, [pc, #680] @ (216230 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #816] @ (2162bc ) │ │ │ │ + str r4, [r3, r0] │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ bl 214474 │ │ │ │ @@ -234244,18 +234236,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 216326 │ │ │ │ ldr.w r1, [pc, #2316] @ 21699c │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21638c │ │ │ │ - bl 3b4e30 │ │ │ │ + bl 3b4e80 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ bl 26dbac │ │ │ │ mov fp, r0 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 2162e6 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -234292,26 +234284,26 @@ │ │ │ │ strd r9, r4, [sp, #92] @ 0x5c │ │ │ │ cmp r4, r3 │ │ │ │ str r1, [sp, #28] │ │ │ │ itet eq │ │ │ │ addeq r3, sp, #92 @ 0x5c │ │ │ │ strne r4, [sp, #52] @ 0x34 │ │ │ │ streq r3, [sp, #52] @ 0x34 │ │ │ │ - bl 2f63f0 │ │ │ │ + bl 2f6440 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ cbz r0, 216144 │ │ │ │ ldr.w r3, [pc, #2180] @ 2169b0 │ │ │ │ ldr.w r2, [pc, #2180] @ 2169b4 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [pc, #2160] @ 2169b8 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r7, [r3, #244] @ 0xf4 │ │ │ │ @@ -234439,29 +234431,29 @@ │ │ │ │ ldr.w r1, [pc, #1828] @ 2169d0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2119 @ 0x847 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2162e6 │ │ │ │ ldr.w r3, [pc, #1804] @ 2169d4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1804] @ 2169d8 │ │ │ │ ldr.w r1, [pc, #1804] @ 2169dc │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2079 @ 0x81f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr.w r2, [pc, #1776] @ 2169e0 │ │ │ │ ldr.w r3, [pc, #1688] @ 21698c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -234476,15 +234468,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ subs r3, #3 │ │ │ │ mov r6, r7 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ b.n 216290 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2e4af0 │ │ │ │ + bl 2e4b40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21608e │ │ │ │ b.n 2162e6 │ │ │ │ ldr.w r3, [pc, #1708] @ 2169e4 │ │ │ │ mov.w r2, #2128 @ 0x850 │ │ │ │ ldr.w r6, [pc, #1704] @ 2169e8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -234492,99 +234484,99 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1700] @ 2169f0 │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2162e6 │ │ │ │ ldr.w r3, [pc, #1680] @ 2169f4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1680] @ 2169f8 │ │ │ │ ldr.w r2, [pc, #1680] @ 2169fc │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1676] @ 216a00 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2124 @ 0x84c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2162e6 │ │ │ │ ldr.w r1, [pc, #1652] @ 216a04 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2166a4 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movw r1, #513 @ 0x201 │ │ │ │ - bl 4308d0 │ │ │ │ + bl 430920 │ │ │ │ subs r3, r0, #0 │ │ │ │ mov fp, r3 │ │ │ │ bge.w 2160b8 │ │ │ │ b.n 2162e6 │ │ │ │ ldr.w r3, [pc, #1612] @ 216a08 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1608] @ 216a0c │ │ │ │ ldr.w r1, [pc, #1608] @ 216a10 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2086 @ 0x826 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2162e6 │ │ │ │ ldr.w r3, [pc, #1588] @ 216a14 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1584] @ 216a18 │ │ │ │ ldr.w r1, [pc, #1584] @ 216a1c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2138 @ 0x85a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2162e6 │ │ │ │ ldr.w r3, [pc, #1564] @ 216a20 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1560] @ 216a24 │ │ │ │ ldr.w r1, [pc, #1560] @ 216a28 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2145 @ 0x861 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2162e6 │ │ │ │ ldr.w r3, [pc, #1540] @ 216a2c │ │ │ │ ldr.w r2, [pc, #1540] @ 216a30 │ │ │ │ ldr.w r1, [pc, #1540] @ 216a34 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1819 @ 0x71b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr.w r0, [pc, #1516] @ 216a38 │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ bl 2140f0 │ │ │ │ ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2166c2 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ tst r3, r2 │ │ │ │ beq.w 2166ce │ │ │ │ ldr.w r0, [pc, #1484] @ 216a3c │ │ │ │ @@ -234594,43 +234586,43 @@ │ │ │ │ ldr.w r1, [pc, #1480] @ 216a44 │ │ │ │ add.w r3, r0, #8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb.w r4, [r0, #81] @ 0x51 │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ b.n 2162e6 │ │ │ │ movs r0, #10 │ │ │ │ bl 2226d0 │ │ │ │ b.n 216178 │ │ │ │ ldr.w r6, [pc, #1448] @ 216a48 │ │ │ │ orrs.w lr, r3, fp │ │ │ │ ldrd r4, r5, [sp, #56] @ 0x38 │ │ │ │ add r6, pc │ │ │ │ strd r3, fp, [r6, #256] @ 0x100 │ │ │ │ beq.w 216700 │ │ │ │ add.w r1, r6, #8 │ │ │ │ add.w r0, r6, #24 │ │ │ │ - bl 457868 │ │ │ │ + bl 4578b8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 21674e │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ cbnz r3, 2164d4 │ │ │ │ ldr.w r3, [pc, #1408] @ 216a4c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ negs r3, r3 │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ ldr.w r5, [pc, #1400] @ 216a50 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r5, pc │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 457870 │ │ │ │ + bl 4578c0 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r5, #128] @ 0x80 │ │ │ │ blt.w 216956 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cbz r3, 21651e │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -234641,15 +234633,15 @@ │ │ │ │ movt r3, #15 │ │ │ │ sub.w r2, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bls.w 21678a │ │ │ │ ldr.w r0, [pc, #1344] @ 216a54 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 21671e │ │ │ │ ldr.w r0, [pc, #1328] @ 216a58 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r0, #8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -234685,15 +234677,15 @@ │ │ │ │ subs r0, r6, #1 │ │ │ │ orr.w r3, r3, r2, lsl #29 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, r2, lsr #3 │ │ │ │ mov r2, r6 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r6, r0, r6 │ │ │ │ str.w r6, [r5, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21672e │ │ │ │ ldrd r2, r3, [r5, #112] @ 0x70 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -234746,15 +234738,15 @@ │ │ │ │ strd r3, r1, [r2, #88] @ 0x58 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr.w r3, [r2, #260] @ 0x104 │ │ │ │ str.w r0, [r2, #152] @ 0x98 │ │ │ │ adc.w r1, r1, r3 │ │ │ │ str.w r1, [r2, #156] @ 0x9c │ │ │ │ ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 21645c │ │ │ │ movs r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ blx 180580 │ │ │ │ @@ -234770,30 +234762,30 @@ │ │ │ │ ldr r1, [pc, #1008] @ (216a78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2172 @ 0x87c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2162e6 │ │ │ │ mov r0, fp │ │ │ │ blx 17eea8 │ │ │ │ b.n 2162e6 │ │ │ │ ldr r3, [pc, #980] @ (216a7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #980] @ (216a80 ) │ │ │ │ ldr r1, [pc, #984] @ (216a84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2166 @ 0x876 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2162e6 │ │ │ │ ldr r3, [pc, #964] @ (216a88 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #240] @ 0xf0 │ │ │ │ b.n 2162e6 │ │ │ │ ldr r0, [pc, #956] @ (216a8c ) │ │ │ │ @@ -234807,30 +234799,30 @@ │ │ │ │ ldr r1, [pc, #948] @ (216a98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2177 @ 0x881 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2160cc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [pc, #920] @ (216a9c ) │ │ │ │ ldr r2, [pc, #924] @ (216aa0 ) │ │ │ │ ldr r1, [pc, #924] @ (216aa4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1844 @ 0x734 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 216448 │ │ │ │ ldr r0, [pc, #904] @ (216aa8 ) │ │ │ │ add r0, pc │ │ │ │ add.w r1, r0, #8 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ bl 227ab0 │ │ │ │ b.n 216540 │ │ │ │ @@ -234842,27 +234834,27 @@ │ │ │ │ cmp r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #0 │ │ │ │ str.w r3, [r5, #236] @ 0xec │ │ │ │ b.n 216652 │ │ │ │ ldr r0, [pc, #868] @ (216aac ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 21651e │ │ │ │ ldr r3, [pc, #864] @ (216ab0 ) │ │ │ │ ldr r2, [pc, #864] @ (216ab4 ) │ │ │ │ ldr r1, [pc, #868] @ (216ab8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1854 @ 0x73e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 216448 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ lsls r1, r1, #6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ mov.w r5, #0 │ │ │ │ adc.w r5, r5, #0 │ │ │ │ movs r6, #64 @ 0x40 │ │ │ │ @@ -234873,15 +234865,15 @@ │ │ │ │ b.n 21661c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrh.w r1, [r3, #106] @ 0x6a │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2167ae │ │ │ │ ldr r0, [pc, #804] @ (216abc ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 21651e │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r5, #236] @ 0xec │ │ │ │ b.n 216652 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ str.w r3, [r5, #236] @ 0xec │ │ │ │ b.n 216652 │ │ │ │ @@ -234942,15 +234934,15 @@ │ │ │ │ ite cs │ │ │ │ movcs r5, r3 │ │ │ │ orrcc.w r5, r3, #1 │ │ │ │ str.w ip, [r7, #276] @ 0x114 │ │ │ │ cbz r5, 216888 │ │ │ │ ldr r0, [pc, #620] @ (216ac4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ ldr.w r0, [r7, #272] @ 0x110 │ │ │ │ blx 17e524 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r7, #272] @ 0x110 │ │ │ │ b.n 21651e │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ @@ -235010,15 +235002,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 17f72c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 21694a │ │ │ │ ldr r3, [pc, #448] @ (216ad4 ) │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ strd r0, r1, [r3, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ @@ -235037,15 +235029,15 @@ │ │ │ │ itt ne │ │ │ │ movne r3, r5 │ │ │ │ movne r2, r3 │ │ │ │ b.n 2168b2 │ │ │ │ ldr r0, [pc, #404] @ (216ae0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 21691e │ │ │ │ ldr r3, [pc, #396] @ (216ae4 ) │ │ │ │ movw r2, #1865 @ 0x749 │ │ │ │ ldr r1, [pc, #392] @ (216ae8 ) │ │ │ │ ldr r0, [pc, #396] @ (216aec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -235068,187 +235060,187 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #104] @ 0x68 │ │ │ │ movs r7, r6 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r6, r1] │ │ │ │ + str r0, [r0, r3] │ │ │ │ movs r6, r4 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r2, [r6, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r5, r2] │ │ │ │ + str r0, [r7, r3] │ │ │ │ movs r6, r4 │ │ │ │ - rev16 r0, r5 │ │ │ │ + hlt 0x0038 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, #8 │ │ │ │ + adds r2, #88 @ 0x58 │ │ │ │ movs r2, r6 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r2, r3] │ │ │ │ movs r6, r4 │ │ │ │ ldrb r6, [r6, #1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #218 @ 0xda │ │ │ │ movs r2, r6 │ │ │ │ - ldr r5, [pc, #864] @ (216d30 ) │ │ │ │ + ldr r6, [pc, #160] @ (216a70 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [pc, #32] @ (2169f4 ) │ │ │ │ + ldr r1, [pc, #352] @ (216b34 ) │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #102 @ 0x66 │ │ │ │ + adds r0, #182 @ 0xb6 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r5, [pc, #368] @ (216b4c ) │ │ │ │ + ldr r5, [pc, #688] @ (216c8c ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [pc, #912] @ (216d70 ) │ │ │ │ + ldr r1, [pc, #208] @ (216ab0 ) │ │ │ │ movs r6, r4 │ │ │ │ str r6, [r3, #56] @ 0x38 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r7, #242 @ 0xf2 │ │ │ │ + adds r0, #66 @ 0x42 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xfa24002c │ │ │ │ - subs r2, r7, r4 │ │ │ │ + @ instruction: 0xfa74002c │ │ │ │ + subs r2, r1, r6 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [pc, #432] @ (216ba4 ) │ │ │ │ + ldr r0, [pc, #752] @ (216ce4 ) │ │ │ │ movs r6, r4 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + adds r0, #26 │ │ │ │ movs r2, r6 │ │ │ │ - bvc.n 2169b4 │ │ │ │ + bhi.n 216a54 │ │ │ │ movs r1, r5 │ │ │ │ - subs r2, r2, r4 │ │ │ │ + subs r2, r4, r5 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [pc, #256] @ (216b04 ) │ │ │ │ + ldr r0, [pc, #576] @ (216c44 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #480] @ (216be8 ) │ │ │ │ + ldr r5, [pc, #800] @ (216d28 ) │ │ │ │ movs r6, r4 │ │ │ │ - cmp r7, #112 @ 0x70 │ │ │ │ + cmp r7, #192 @ 0xc0 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [pc, #584] @ (216c58 ) │ │ │ │ + ldr r4, [pc, #904] @ (216d98 ) │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0x47ee │ │ │ │ + ldr r0, [pc, #248] @ (216b0c ) │ │ │ │ movs r6, r4 │ │ │ │ - cmp r7, #76 @ 0x4c │ │ │ │ + cmp r7, #156 @ 0x9c │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [pc, #856] @ (216d74 ) │ │ │ │ + ldr r5, [pc, #152] @ (216ab4 ) │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0x47ca │ │ │ │ + ldr r0, [pc, #104] @ (216a88 ) │ │ │ │ movs r6, r4 │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ + cmp r7, #120 @ 0x78 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [pc, #840] @ (216d70 ) │ │ │ │ + ldr r5, [pc, #136] @ (216ab0 ) │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0x47a6 │ │ │ │ + @ instruction: 0x47f6 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r7, #6 │ │ │ │ + cmp r7, #86 @ 0x56 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r5, [pc, #768] @ (216d34 ) │ │ │ │ + ldr r6, [pc, #64] @ (216a74 ) │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0x4782 │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ movs r6, r4 │ │ │ │ strb r0, [r7, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r4, [r1, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xfb05ffff │ │ │ │ - ldr r6, [pc, #616] @ (216cb0 ) │ │ │ │ + ldr r6, [pc, #936] @ (216df0 ) │ │ │ │ movs r6, r4 │ │ │ │ strb r4, [r3, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #19] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #576] @ (216c98 ) │ │ │ │ + ldr r5, [pc, #896] @ (216dd8 ) │ │ │ │ movs r6, r4 │ │ │ │ strb r0, [r3, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r6, [r7, #17] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r0, [r6, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r4, [r3, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r6, [r1, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r4, [r4, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #178 @ 0xb2 │ │ │ │ + cmp r5, #2 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [pc, #784] @ (216d88 ) │ │ │ │ + ldr r3, [pc, #80] @ (216ac8 ) │ │ │ │ movs r6, r4 │ │ │ │ - cmp r0, r6 │ │ │ │ + cmp r8, r0 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, #140 @ 0x8c │ │ │ │ + cmp r4, #220 @ 0xdc │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [pc, #408] @ (216c1c ) │ │ │ │ + ldr r2, [pc, #728] @ (216d5c ) │ │ │ │ movs r6, r4 │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp r2, fp │ │ │ │ movs r6, r4 │ │ │ │ strb r6, [r7, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r2, [r6, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r4, #166 @ 0xa6 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [pc, #592] @ (216ce8 ) │ │ │ │ + ldr r2, [pc, #912] @ (216e28 ) │ │ │ │ movs r6, r4 │ │ │ │ - add ip, sl │ │ │ │ + cmp r4, r4 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, #50 @ 0x32 │ │ │ │ + cmp r4, #130 @ 0x82 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r3, [pc, #96] @ (216b04 ) │ │ │ │ + ldr r3, [pc, #416] @ (216c44 ) │ │ │ │ movs r6, r4 │ │ │ │ - add lr, r5 │ │ │ │ + add lr, pc │ │ │ │ movs r6, r4 │ │ │ │ strb r4, [r4, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #280] @ (216bc8 ) │ │ │ │ + ldr r3, [pc, #600] @ (216d08 ) │ │ │ │ movs r6, r4 │ │ │ │ - cmp r3, #228 @ 0xe4 │ │ │ │ + cmp r4, #52 @ 0x34 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [pc, #936] @ (216e60 ) │ │ │ │ + ldr r3, [pc, #232] @ (216ba0 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r0, ip │ │ │ │ + add r8, r6 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [pc, #200] @ (216b88 ) │ │ │ │ + ldr r3, [pc, #520] @ (216cc8 ) │ │ │ │ movs r6, r4 │ │ │ │ strb r6, [r1, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #616] @ (216d30 ) │ │ │ │ + ldr r2, [pc, #936] @ (216e70 ) │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + strh r0, [r1, #8] │ │ │ │ movs r5, r5 │ │ │ │ strb r4, [r7, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bx r5 │ │ │ │ + bx pc │ │ │ │ movs r6, r4 │ │ │ │ strb r4, [r5, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r6, [r3, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov sl, r9 │ │ │ │ + bx r3 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [pc, #760] @ (216ddc ) │ │ │ │ + ldr r2, [pc, #56] @ (216b1c ) │ │ │ │ movs r6, r4 │ │ │ │ - cmp r1, #216 @ 0xd8 │ │ │ │ + cmp r2, #40 @ 0x28 │ │ │ │ movs r2, r6 │ │ │ │ - negs r6, r3 │ │ │ │ + cmp r6, r5 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [pc, #64] @ (216b30 ) │ │ │ │ + ldr r1, [pc, #384] @ (216c70 ) │ │ │ │ movs r6, r4 │ │ │ │ - cmp r1, #192 @ 0xc0 │ │ │ │ + cmp r2, #16 │ │ │ │ movs r2, r6 │ │ │ │ - negs r6, r0 │ │ │ │ + cmp r6, r2 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [pc, #368] @ (216c6c ) │ │ │ │ + ldr r0, [pc, #688] @ (216dac ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00216afc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -235270,15 +235262,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 17e220 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #4 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r4, #0] │ │ │ │ str r3, [r5, #4] │ │ │ │ - bl 2e4af0 │ │ │ │ + bl 2e4b40 │ │ │ │ cbnz r0, 216b52 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ movs r0, #8 │ │ │ │ @@ -235311,65 +235303,65 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #488] @ (216d94 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #476] @ (216d98 ) │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #468] @ (216d9c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #456] @ (216da0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #448] @ (216da4 ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #436] @ (216da8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #428] @ (216dac ) │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c188 │ │ │ │ + bl 42c1d8 │ │ │ │ ldr r1, [pc, #420] @ (216db0 ) │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c188 │ │ │ │ + bl 42c1d8 │ │ │ │ ldr r1, [pc, #412] @ (216db4 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c188 │ │ │ │ + bl 42c1d8 │ │ │ │ adds r1, r6, r5 │ │ │ │ add r1, r8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r7 │ │ │ │ cmp r1, #1 │ │ │ │ bgt.n 216d14 │ │ │ │ subs r1, r2, #0 │ │ │ │ @@ -235446,47 +235438,47 @@ │ │ │ │ beq.n 216c66 │ │ │ │ ldr r1, [pc, #232] @ (216dbc ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r5, r9 │ │ │ │ add r1, pc │ │ │ │ mov r6, r9 │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r8, r0 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 216c74 │ │ │ │ ldr r1, [pc, #208] @ (216dc0 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 216c7a │ │ │ │ ldr r1, [pc, #188] @ (216dc4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c2c4 │ │ │ │ + bl 42c314 │ │ │ │ mov r9, r0 │ │ │ │ b.n 216c7a │ │ │ │ ldr r0, [pc, #176] @ (216dc8 ) │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ ldr r3, [pc, #176] @ (216dcc ) │ │ │ │ ldr r1, [pc, #180] @ (216dd0 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #160] @ (216dd4 ) │ │ │ │ ldr r3, [pc, #84] @ (216d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -235521,45 +235513,45 @@ │ │ │ │ add.w r7, r8, #5 │ │ │ │ b.n 216c62 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r0, r4] │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x4792 │ │ │ │ + @ instruction: 0x47e2 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0x4782 │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ movs r6, r4 │ │ │ │ - bx pc │ │ │ │ + @ instruction: 0x47ce │ │ │ │ movs r6, r4 │ │ │ │ - bx pc │ │ │ │ + blx r9 │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 216ce8 │ │ │ │ + bgt.n 216d88 │ │ │ │ movs r3, r5 │ │ │ │ - bx ip │ │ │ │ + blx r6 │ │ │ │ movs r6, r4 │ │ │ │ - orrs r2, r2 │ │ │ │ + muls r2, r4 │ │ │ │ movs r7, r4 │ │ │ │ - sbc.w r0, lr, #44 @ 0x2c │ │ │ │ - ldmia r7!, {r1, r6} │ │ │ │ + subs.w r0, lr, #44 @ 0x2c │ │ │ │ + ldmia r7, {r1, r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r4, pc} │ │ │ │ + pop {r1, r5, r6, pc} │ │ │ │ movs r4, r5 │ │ │ │ - add ip, r1 │ │ │ │ + add ip, fp │ │ │ │ movs r6, r4 │ │ │ │ - eors.w r0, r6, #44 @ 0x2c │ │ │ │ - ldmia r6, {r2, r3, r4, r6} │ │ │ │ + @ instruction: 0xf0e6002c │ │ │ │ + ldmia r6!, {r2, r3, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r5} │ │ │ │ + pop {r1, r4, r5, r6} │ │ │ │ movs r4, r5 │ │ │ │ - mov r4, r9 │ │ │ │ + mov ip, r3 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r0, #30 │ │ │ │ + cmp r0, #110 @ 0x6e │ │ │ │ movs r2, r6 │ │ │ │ - mov r6, r5 │ │ │ │ + mov r6, pc │ │ │ │ movs r6, r4 │ │ │ │ ldr r6, [r3, r5] │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00216dd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -235577,50 +235569,50 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 216e78 │ │ │ │ ldr r3, [pc, #168] @ (216eac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #160] @ (216eb0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 216e6c │ │ │ │ ldrd r3, r5, [r4, #16] │ │ │ │ orrs.w r2, r3, r5 │ │ │ │ beq.n 216e8c │ │ │ │ ldrd r0, r1, [r4, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 463128 │ │ │ │ + bl 463178 │ │ │ │ vldr d7, [pc, #108] @ 216ea0 │ │ │ │ vmov d6, r0, r1 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ vmul.f64 d6, d6, d7 │ │ │ │ vstr d6, [sp] │ │ │ │ - bl 463128 │ │ │ │ + bl 463178 │ │ │ │ vldr d6, [sp] │ │ │ │ vmov d5, r0, r1 │ │ │ │ ldr r1, [pc, #96] @ (216eb4 ) │ │ │ │ mov r0, r6 │ │ │ │ vdiv.f64 d7, d6, d5 │ │ │ │ add r1, pc │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vmov r2, r3, d7 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3e3e40 │ │ │ │ + b.w 3e3e90 │ │ │ │ ldr r3, [pc, #60] @ (216eb8 ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #60] @ (216ebc ) │ │ │ │ ldr r0, [pc, #64] @ (216ec0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ @@ -235639,49 +235631,49 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r1, r3 │ │ │ │ ldr r6, [r4, r2] │ │ │ │ movs r7, r6 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r5 │ │ │ │ + cmp sl, pc │ │ │ │ movs r6, r4 │ │ │ │ - cmp sl, r0 │ │ │ │ + cmp sl, sl │ │ │ │ movs r6, r4 │ │ │ │ - movs r6, #188 @ 0xbc │ │ │ │ + movs r7, #12 │ │ │ │ movs r2, r6 │ │ │ │ - add lr, r9 │ │ │ │ + cmp r6, r3 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp r2, fp │ │ │ │ movs r6, r4 │ │ │ │ - movs r6, #168 @ 0xa8 │ │ │ │ + movs r6, #248 @ 0xf8 │ │ │ │ movs r2, r6 │ │ │ │ - add sl, r7 │ │ │ │ + cmp r2, r1 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, pc │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [pc, #4] @ (216ed8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 3248ac │ │ │ │ + b.w 3248fc │ │ │ │ add r4, pc, #536 @ (adr r4, 2170f4 ) │ │ │ │ movs r7, r6 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r0, #308] @ 0x134 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w 326bc4 │ │ │ │ + b.w 326c14 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 4480fc │ │ │ │ + bl 44814c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 447c04 │ │ │ │ + bl 447c54 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17e520 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -235696,139 +235688,139 @@ │ │ │ │ ldrd r1, r2, [sp, #56] @ 0x38 │ │ │ │ strd r1, r2, [sp] │ │ │ │ add.w r1, r5, #16384 @ 0x4000 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ ldr.w r0, [r1, #308] @ 0x134 │ │ │ │ - bl 353068 │ │ │ │ + bl 3530b8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 44a060 │ │ │ │ + bl 44a0b0 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 1807b8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3283c4 │ │ │ │ + bl 328414 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (216fa4 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (216fa8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 4476a0 │ │ │ │ + bl 4476f0 │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 288cc0 │ │ │ │ - bl 4490c0 │ │ │ │ + bl 449110 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ vminnm.f16 , , │ │ │ │ - add r2, pc │ │ │ │ + add sl, r9 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r1, [sp] │ │ │ │ - bl 34d700 │ │ │ │ + bl 34d750 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r0, #308] @ 0x134 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 34d770 │ │ │ │ + bl 34d7c0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ movs r2, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 37b43c │ │ │ │ + b.w 37b48c │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #48] @ (21702c ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 32d3f4 │ │ │ │ + bl 32d444 │ │ │ │ cmp r0, #0 │ │ │ │ itttt ge │ │ │ │ addge.w r3, r4, #16512 @ 0x4080 │ │ │ │ movge r0, #0 │ │ │ │ movge r2, #64 @ 0x40 │ │ │ │ strdge r2, r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r1!, {r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ bl 289014 │ │ │ │ add.w r3, r5, #16384 @ 0x4000 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr.w r3, [r3, #308] @ 0x134 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 350c88 │ │ │ │ + bl 350cd8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 44a060 │ │ │ │ + bl 44a0b0 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 1807b8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3283c4 │ │ │ │ + bl 328414 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (2170a8 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #48] @ (2170ac ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 4476a0 │ │ │ │ + bl 4476f0 │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 288cc0 │ │ │ │ - bl 4490c0 │ │ │ │ + bl 449110 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mcr2 15, 3, pc, cr15, cr15, {7} @ │ │ │ │ - muls r4, r6 │ │ │ │ + mvns r4, r0 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ @@ -235837,47 +235829,47 @@ │ │ │ │ ldrd r3, r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ add.w r1, r5, #16384 @ 0x4000 │ │ │ │ strd r3, r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ ldr.w r0, [r1, #308] @ 0x134 │ │ │ │ - bl 351188 │ │ │ │ + bl 3511d8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 44a060 │ │ │ │ + bl 44a0b0 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 1807b8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3283c4 │ │ │ │ + bl 328414 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (217138 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (21713c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 4476a0 │ │ │ │ + bl 4476f0 │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 288cc0 │ │ │ │ - bl 4490c0 │ │ │ │ + bl 449110 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ - cmn r6, r4 │ │ │ │ + orrs r6, r6 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ @@ -235888,47 +235880,47 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ ldrd r1, r2, [sp, #56] @ 0x38 │ │ │ │ strd r1, r2, [sp] │ │ │ │ add.w r1, r5, #16384 @ 0x4000 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ ldr.w r0, [r1, #308] @ 0x134 │ │ │ │ - bl 353a20 │ │ │ │ + bl 353a70 │ │ │ │ mov r9, r0 │ │ │ │ - bl 44a060 │ │ │ │ + bl 44a0b0 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 1807b8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3283c4 │ │ │ │ + bl 328414 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (2171cc ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (2171d0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 4476a0 │ │ │ │ + bl 4476f0 │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 288cc0 │ │ │ │ - bl 4490c0 │ │ │ │ + bl 449110 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - negs r2, r2 │ │ │ │ + cmp r2, r4 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ @@ -235940,51 +235932,51 @@ │ │ │ │ ldrd r1, r2, [sp, #56] @ 0x38 │ │ │ │ strd r1, r2, [sp] │ │ │ │ add.w r1, r5, #16384 @ 0x4000 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ ldr.w r0, [r1, #308] @ 0x134 │ │ │ │ - bl 35393c │ │ │ │ + bl 35398c │ │ │ │ mov r9, r0 │ │ │ │ - bl 44a060 │ │ │ │ + bl 44a0b0 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 1807b8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3283c4 │ │ │ │ + bl 328414 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (217264 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (217268 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 4476a0 │ │ │ │ + bl 4476f0 │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 288cc0 │ │ │ │ - bl 4490c0 │ │ │ │ + bl 449110 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ ldc2 15, cr15, [r5], #1020 @ 0x3fc │ │ │ │ - sbcs r2, r7 │ │ │ │ + tst r2, r1 │ │ │ │ movs r6, r4 │ │ │ │ ldr.w r0, [r0, #-4] │ │ │ │ mov r2, r3 │ │ │ │ - b.w 34664c │ │ │ │ + b.w 34669c │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ @@ -236014,20 +236006,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 3465d8 │ │ │ │ + bl 346628 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2172a4 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1eae18 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2172a4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -236085,15 +236077,15 @@ │ │ │ │ cbz r1, 217380 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, ip │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 23d1d8 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 342990 │ │ │ │ + bl 3429e0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2173d0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -236107,15 +236099,15 @@ │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #80] @ (2173fc ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236127,27 +236119,27 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (217404 ) │ │ │ │ ldr r1, [pc, #36] @ (217408 ) │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b29c │ │ │ │ + bl 43b2ec │ │ │ │ b.n 21738c │ │ │ │ nop │ │ │ │ - eors r4, r6 │ │ │ │ + lsrs r4, r0 │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #182 @ 0xb6 │ │ │ │ + movs r2, #6 │ │ │ │ movs r2, r6 │ │ │ │ - eors r2, r3 │ │ │ │ + lsls r2, r5 │ │ │ │ movs r6, r4 │ │ │ │ - rsbs r0, r6, #39 @ 0x27 │ │ │ │ - movs r1, #128 @ 0x80 │ │ │ │ + @ instruction: 0xf2260027 │ │ │ │ + movs r1, #208 @ 0xd0 │ │ │ │ movs r2, r6 │ │ │ │ - ands r2, r4 │ │ │ │ + eors r2, r6 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r2 │ │ │ │ @@ -236160,119 +236152,119 @@ │ │ │ │ moveq r7, r0 │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ bl 217348 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 217504 │ │ │ │ mov r4, r0 │ │ │ │ - bl 343378 │ │ │ │ + bl 3433c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2174c4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3433d8 │ │ │ │ + bl 343428 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2174e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34344c │ │ │ │ + bl 34349c │ │ │ │ cbz r0, 21746c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 343468 │ │ │ │ + bl 3434b8 │ │ │ │ cbnz r0, 217488 │ │ │ │ ldr r3, [pc, #152] @ (217510 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 343244 │ │ │ │ + bl 343294 │ │ │ │ b.n 217456 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3433e8 │ │ │ │ + bl 343438 │ │ │ │ cbnz r5, 2174b2 │ │ │ │ ldr r3, [pc, #128] @ (217514 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #128] @ (217518 ) │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #128] @ (21751c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mvn.w r0, #114 @ 0x72 │ │ │ │ b.n 217458 │ │ │ │ ldr r3, [pc, #92] @ (217510 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 343244 │ │ │ │ + bl 343294 │ │ │ │ b.n 217456 │ │ │ │ ldr r3, [pc, #88] @ (217520 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #88] @ (217524 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #88] @ (217528 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 217458 │ │ │ │ ldr r3, [pc, #68] @ (21752c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #68] @ (217530 ) │ │ │ │ movs r2, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #68] @ (217534 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mvn.w r0, #37 @ 0x25 │ │ │ │ b.n 217458 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 217458 │ │ │ │ nop │ │ │ │ strh r6, [r4, r1] │ │ │ │ movs r7, r6 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #200 @ 0xc8 │ │ │ │ + movs r1, #24 │ │ │ │ movs r2, r6 │ │ │ │ - subs r7, #238 @ 0xee │ │ │ │ + ands r6, r7 │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #106 @ 0x6a │ │ │ │ + subs r7, #186 @ 0xba │ │ │ │ movs r6, r4 │ │ │ │ - movs r0, #150 @ 0x96 │ │ │ │ + movs r0, #230 @ 0xe6 │ │ │ │ movs r2, r6 │ │ │ │ - subs r7, #120 @ 0x78 │ │ │ │ + subs r7, #200 @ 0xc8 │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #56 @ 0x38 │ │ │ │ + subs r7, #136 @ 0x88 │ │ │ │ movs r6, r4 │ │ │ │ - movs r0, #118 @ 0x76 │ │ │ │ + movs r0, #198 @ 0xc6 │ │ │ │ movs r2, r6 │ │ │ │ - subs r7, #120 @ 0x78 │ │ │ │ + subs r7, #200 @ 0xc8 │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #24 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #260] @ (217650 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -236286,18 +236278,18 @@ │ │ │ │ beq.n 21763a │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 217348 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 21759c │ │ │ │ - bl 3430d4 │ │ │ │ + bl 343124 │ │ │ │ cbz r0, 2175ba │ │ │ │ mov r0, r4 │ │ │ │ - bl 343378 │ │ │ │ + bl 3433c8 │ │ │ │ cbnz r0, 2175b2 │ │ │ │ ldr r3, [pc, #216] @ (217654 ) │ │ │ │ cmp r6, r0 │ │ │ │ ite ne │ │ │ │ movne r2, r6 │ │ │ │ moveq r2, r7 │ │ │ │ ldr r4, [pc, #208] @ (217658 ) │ │ │ │ @@ -236306,58 +236298,58 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 3433d8 │ │ │ │ + bl 343428 │ │ │ │ cbnz r0, 21760c │ │ │ │ mov r0, r4 │ │ │ │ - bl 342ba4 │ │ │ │ + bl 342bf4 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21759c │ │ │ │ - bl 34d700 │ │ │ │ + bl 34d750 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 327f38 │ │ │ │ + bl 327f88 │ │ │ │ cbnz r0, 217602 │ │ │ │ - bl 34d770 │ │ │ │ + bl 34d7c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 345a90 │ │ │ │ + bl 345ae0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3433d8 │ │ │ │ + bl 343428 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21759c │ │ │ │ ldr r3, [pc, #116] @ (217660 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 343244 │ │ │ │ + b.w 343294 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 34d770 │ │ │ │ + b.w 34d7c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34344c │ │ │ │ + bl 34349c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2175ba │ │ │ │ ldr r3, [pc, #76] @ (217664 ) │ │ │ │ cmp r6, r0 │ │ │ │ ite ne │ │ │ │ movne r2, r6 │ │ │ │ moveq r2, r7 │ │ │ │ @@ -236367,47 +236359,47 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 21759c │ │ │ │ ldr r3, [pc, #52] @ (217670 ) │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ ldr r1, [pc, #52] @ (217674 ) │ │ │ │ ldr r0, [pc, #52] @ (217678 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r0, r5] │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r3, #7 │ │ │ │ + movs r0, #42 @ 0x2a │ │ │ │ movs r2, r6 │ │ │ │ - subs r6, #188 @ 0xbc │ │ │ │ + subs r7, #12 │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, #122 @ 0x7a │ │ │ │ + subs r6, #202 @ 0xca │ │ │ │ movs r6, r4 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, #4 │ │ │ │ + subs r6, r1, #6 │ │ │ │ movs r2, r6 │ │ │ │ - subs r6, #188 @ 0xbc │ │ │ │ + subs r7, #12 │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #222 @ 0xde │ │ │ │ + subs r6, #46 @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, r4, #4 │ │ │ │ + subs r2, r6, #5 │ │ │ │ movs r2, r6 │ │ │ │ - subs r5, #200 @ 0xc8 │ │ │ │ + subs r6, #24 │ │ │ │ movs r6, r4 │ │ │ │ - cdp 0, 14, cr0, cr12, cr5, {1} │ │ │ │ + vhadd.s d0, d12, d21 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #240] @ (217780 ) │ │ │ │ @@ -236417,38 +236409,38 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #232] @ (217784 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3430d4 │ │ │ │ + bl 343124 │ │ │ │ cbz r0, 2176c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 343378 │ │ │ │ + bl 3433c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21773e │ │ │ │ mov r0, r4 │ │ │ │ - bl 3433d8 │ │ │ │ + bl 343428 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 217758 │ │ │ │ mov r0, r4 │ │ │ │ - bl 342ba4 │ │ │ │ + bl 342bf4 │ │ │ │ cbz r0, 217708 │ │ │ │ ldr r3, [pc, #188] @ (217788 ) │ │ │ │ movs r2, #250 @ 0xfa │ │ │ │ ldr r4, [pc, #188] @ (21778c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #188] @ (217790 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #176] @ (217794 ) │ │ │ │ ldr r3, [pc, #160] @ (217784 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -236461,85 +236453,85 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 342e14 │ │ │ │ + bl 342e64 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2176e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3433d8 │ │ │ │ + bl 343428 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2176e0 │ │ │ │ movs r1, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 343244 │ │ │ │ + bl 343294 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2176e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ mov r0, r4 │ │ │ │ - bl 345a90 │ │ │ │ + bl 345ae0 │ │ │ │ b.n 2176e0 │ │ │ │ ldr r3, [pc, #88] @ (217798 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #88] @ (21779c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #88] @ (2177a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2176e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34344c │ │ │ │ + bl 34349c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2176c0 │ │ │ │ ldr r3, [pc, #64] @ (2177a4 ) │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ ldr r4, [pc, #64] @ (2177a8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (2177ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2176e0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [pc, #1008] @ (217b74 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r4, #3 │ │ │ │ movs r2, r6 │ │ │ │ - subs r6, #104 @ 0x68 │ │ │ │ + subs r6, #184 @ 0xb8 │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #52 @ 0x34 │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ movs r6, r4 │ │ │ │ ldr r7, [pc, #704] @ (217a58 ) │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r3, #0 │ │ │ │ + subs r4, r5, #1 │ │ │ │ movs r2, r6 │ │ │ │ - subs r5, #186 @ 0xba │ │ │ │ + subs r6, #10 │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #190 @ 0xbe │ │ │ │ + subs r5, #14 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, r7, #7 │ │ │ │ + subs r0, r1, #1 │ │ │ │ movs r2, r6 │ │ │ │ - subs r5, #174 @ 0xae │ │ │ │ + subs r5, #254 @ 0xfe │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #154 @ 0x9a │ │ │ │ + subs r4, #234 @ 0xea │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002177b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -236565,15 +236557,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ adds.w r3, r0, #115 @ 0x73 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.n 217830 │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ ldr r2, [pc, #60] @ (217848 ) │ │ │ │ ldr r3, [pc, #56] @ (217844 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -236585,15 +236577,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 217808 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #808] @ (217b6c ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -236617,15 +236609,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 217348 │ │ │ │ cbz r0, 2178a6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 343378 │ │ │ │ + bl 3433c8 │ │ │ │ cbnz r0, 2178ce │ │ │ │ ldr r3, [pc, #128] @ (217908 ) │ │ │ │ cmp r7, #0 │ │ │ │ ite ne │ │ │ │ movne r2, r7 │ │ │ │ moveq r2, r6 │ │ │ │ ldr r4, [pc, #124] @ (21790c ) │ │ │ │ @@ -236634,15 +236626,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #108] @ (217914 ) │ │ │ │ ldr r3, [pc, #88] @ (217904 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -236653,42 +236645,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 3433d8 │ │ │ │ + bl 343428 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2178a6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34344c │ │ │ │ + bl 34349c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2178a6 │ │ │ │ movs r1, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 343244 │ │ │ │ + bl 343294 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2178a6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 2178a6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #200] @ (2179cc ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #3 │ │ │ │ + adds r0, r4, #4 │ │ │ │ movs r2, r6 │ │ │ │ - subs r3, #178 @ 0xb2 │ │ │ │ + subs r4, #2 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + subs r3, #192 @ 0xc0 │ │ │ │ movs r6, r4 │ │ │ │ ldr r5, [pc, #936] @ (217cc0 ) │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00217918 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ @@ -236700,73 +236692,73 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r1 │ │ │ │ - bl 34d700 │ │ │ │ + bl 34d750 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ movs r0, #0 │ │ │ │ bl 217348 │ │ │ │ cbz r0, 217962 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 326e9c │ │ │ │ + bl 326eec │ │ │ │ cbz r0, 217992 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 342bac │ │ │ │ + bl 342bfc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 21796c │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 21767c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 34d770 │ │ │ │ + b.w 34d7c0 │ │ │ │ ldr r3, [pc, #72] @ (2179b8 ) │ │ │ │ mov.w r2, #294 @ 0x126 │ │ │ │ ldr r5, [pc, #72] @ (2179bc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #72] @ (2179c0 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 34d770 │ │ │ │ + b.w 34d7c0 │ │ │ │ ldr r3, [pc, #48] @ (2179c4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #48] @ (2179c8 ) │ │ │ │ ldr r1, [pc, #48] @ (2179cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #289 @ 0x121 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 34d770 │ │ │ │ - subs r4, r5, r7 │ │ │ │ + b.w 34d7c0 │ │ │ │ + adds r4, r7, #0 │ │ │ │ movs r2, r6 │ │ │ │ - subs r3, #254 @ 0xfe │ │ │ │ + subs r4, #78 @ 0x4e │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #142 @ 0x8e │ │ │ │ + subs r2, #222 @ 0xde │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, r1, r7 │ │ │ │ + adds r2, r3, #0 │ │ │ │ movs r2, r6 │ │ │ │ - subs r3, #200 @ 0xc8 │ │ │ │ + subs r4, #24 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #104 @ 0x68 │ │ │ │ + subs r2, #184 @ 0xb8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002179d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -236789,55 +236781,55 @@ │ │ │ │ ldrb.w r3, [sp, #68] @ 0x44 │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 217348 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 217ac6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 342ba4 │ │ │ │ + bl 342bf4 │ │ │ │ cbz r0, 217a22 │ │ │ │ mov r0, r5 │ │ │ │ - bl 345a04 │ │ │ │ + bl 345a54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 345bfc │ │ │ │ + bl 345c4c │ │ │ │ bic.w r7, r0, #163840 @ 0x28000 │ │ │ │ bic.w r7, r7, #280 @ 0x118 │ │ │ │ cbz r4, 217a42 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 217b22 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ orreq.w r7, r7, #2 │ │ │ │ bne.n 217afe │ │ │ │ - bl 42bf2c │ │ │ │ + bl 42bf7c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 345ba8 │ │ │ │ + bl 345bf8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 217af8 │ │ │ │ ldr r2, [pc, #244] @ (217b48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #244] @ (217b4c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 217a72 │ │ │ │ ldr r1, [pc, #232] @ (217b50 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 32d5fc │ │ │ │ + bl 32d64c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 217ac6 │ │ │ │ add r7, sp, #16 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ @@ -236848,29 +236840,29 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne.n 217abe │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 217538 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 217b06 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 217ac8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3293d0 │ │ │ │ + bl 329420 │ │ │ │ ldr r2, [pc, #132] @ (217b54 ) │ │ │ │ ldr r3, [pc, #112] @ (217b44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -236899,36 +236891,36 @@ │ │ │ │ bne.n 217abe │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl 21784c │ │ │ │ b.n 217ac8 │ │ │ │ bic.w r7, r0, #163840 @ 0x28000 │ │ │ │ - bl 42bf2c │ │ │ │ + bl 42bf7c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r7, r7, #282 @ 0x11a │ │ │ │ - bl 345ba8 │ │ │ │ + bl 345bf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 217a52 │ │ │ │ b.n 217af8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #680] @ (217dec ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r6 │ │ │ │ + subs r0, r2, r7 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #58 @ 0x3a │ │ │ │ + subs r3, #138 @ 0x8a │ │ │ │ movs r6, r4 │ │ │ │ - bvs.n 217a8c │ │ │ │ + bvs.n 217b2c │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [pc, #776] @ (217e60 ) │ │ │ │ movs r7, r6 │ │ │ │ - str r6, [r4, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00217b5c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -236950,15 +236942,15 @@ │ │ │ │ bl 21740c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmnne.w r0, #38 @ 0x26 │ │ │ │ bne.n 217bda │ │ │ │ mov r0, r1 │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 217538 │ │ │ │ ldr r2, [pc, #60] @ (217bf0 ) │ │ │ │ ldr r3, [pc, #52] @ (217bec ) │ │ │ │ add r2, pc │ │ │ │ @@ -236973,15 +236965,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 217bb2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #128] @ (217c6c ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -237009,19 +237001,19 @@ │ │ │ │ blx 17fe94 │ │ │ │ ldrd r0, r1, [r4] │ │ │ │ mov r2, r6 │ │ │ │ bl 217348 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 217d34 │ │ │ │ mov r7, r0 │ │ │ │ - bl 342ba4 │ │ │ │ + bl 342bf4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 217d98 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 452f1c │ │ │ │ + bl 452f6c │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ ldrd r0, r1, [r4, #8] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ ldrd r0, r1, [r4, #24] │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -237080,15 +237072,15 @@ │ │ │ │ strd r2, r3, [sp, #240] @ 0xf0 │ │ │ │ ldrb.w r3, [r4, #248] @ 0xf8 │ │ │ │ cbz r3, 217d2a │ │ │ │ ldrd r2, r3, [r4, #256] @ 0x100 │ │ │ │ strd r2, r3, [sp, #248] @ 0xf8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 4530a8 │ │ │ │ + bl 4530f8 │ │ │ │ cbnz r0, 217d5c │ │ │ │ ldr r2, [pc, #156] @ (217dd4 ) │ │ │ │ ldr r3, [pc, #152] @ (217dd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ @@ -237100,69 +237092,69 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 453080 │ │ │ │ + bl 4530d0 │ │ │ │ cbz r0, 217d84 │ │ │ │ mov r0, r7 │ │ │ │ - bl 342dc4 │ │ │ │ + bl 342e14 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ ldr.w r1, [r4, #264] @ 0x108 │ │ │ │ cbz r3, 217db4 │ │ │ │ cbz r1, 217d7a │ │ │ │ mov r0, r7 │ │ │ │ - bl 346564 │ │ │ │ + bl 3465b4 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 345d54 │ │ │ │ + bl 345da4 │ │ │ │ b.n 217d34 │ │ │ │ mov r0, r7 │ │ │ │ - bl 342dc4 │ │ │ │ + bl 342e14 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 217d34 │ │ │ │ mov r0, r7 │ │ │ │ - bl 345da4 │ │ │ │ + bl 345df4 │ │ │ │ b.n 217d34 │ │ │ │ ldr r3, [pc, #60] @ (217dd8 ) │ │ │ │ mov.w r2, #434 @ 0x1b2 │ │ │ │ ldr r4, [pc, #60] @ (217ddc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #60] @ (217de0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 217d34 │ │ │ │ cbz r1, 217dbe │ │ │ │ mov r0, r7 │ │ │ │ - bl 3464ec │ │ │ │ + bl 34653c │ │ │ │ b.n 217d7a │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 217db6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b.n 217db6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #552] @ (217ff8 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #368] @ (217f48 ) │ │ │ │ movs r7, r6 │ │ │ │ - asrs r0, r0, #31 │ │ │ │ + adds r0, r2, r0 │ │ │ │ movs r2, r6 │ │ │ │ - adds r7, #254 @ 0xfe │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #178 @ 0xb2 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00217de4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -237185,15 +237177,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #20] │ │ │ │ ldrb.w r6, [sp, #68] @ 0x44 │ │ │ │ ldrb.w r7, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 217348 │ │ │ │ cbz r0, 217e4e │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ orrs.w r3, r4, r8 │ │ │ │ mov fp, r0 │ │ │ │ bne.n 217e64 │ │ │ │ orrs.w r3, r6, r7 │ │ │ │ beq.w 217f44 │ │ │ │ orrs.w r3, r4, r6 │ │ │ │ bne.n 217ea6 │ │ │ │ @@ -237209,15 +237201,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 217e9a │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ - bl 33d834 │ │ │ │ + bl 33d884 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 217e3e │ │ │ │ ldr r3, [pc, #216] @ (217f50 ) │ │ │ │ mov.w r2, #540 @ 0x21c │ │ │ │ ldr r4, [pc, #212] @ (217f54 ) │ │ │ │ ldr r1, [pc, #216] @ (217f58 ) │ │ │ │ add r3, pc │ │ │ │ @@ -237225,42 +237217,42 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43b31c │ │ │ │ + b.w 43b36c │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #1 │ │ │ │ - bl 33d834 │ │ │ │ + bl 33d884 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 217e76 │ │ │ │ cbnz r6, 217efa │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, fp │ │ │ │ - bl 33d834 │ │ │ │ + bl 33d884 │ │ │ │ cbnz r0, 217f08 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.n 217f24 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, fp │ │ │ │ - bl 33d834 │ │ │ │ + bl 33d884 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 217f32 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #3 │ │ │ │ mov r0, fp │ │ │ │ cmp r7, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, r3 │ │ │ │ - bl 33d834 │ │ │ │ + bl 33d884 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 217e4e │ │ │ │ ldr r3, [pc, #124] @ (217f5c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #124] @ (217f60 ) │ │ │ │ ldr r1, [pc, #124] @ (217f64 ) │ │ │ │ add r3, pc │ │ │ │ @@ -237270,15 +237262,15 @@ │ │ │ │ strd r2, r4, [sp, #64] @ 0x40 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movw r2, #570 @ 0x23a │ │ │ │ b.n 217e90 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r1, #2 │ │ │ │ mov r0, fp │ │ │ │ - bl 33d834 │ │ │ │ + bl 33d884 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 217e44 │ │ │ │ ldr r3, [pc, #92] @ (217f68 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (217f6c ) │ │ │ │ ldr r1, [pc, #96] @ (217f70 ) │ │ │ │ add r3, pc │ │ │ │ @@ -237288,52 +237280,52 @@ │ │ │ │ strd r2, r4, [sp, #64] @ 0x40 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ b.n 217e90 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r1, #4 │ │ │ │ mov r0, fp │ │ │ │ - bl 33d834 │ │ │ │ + bl 33d884 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 217e4a │ │ │ │ ldr r3, [pc, #64] @ (217f74 ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr r4, [pc, #60] @ (217f78 ) │ │ │ │ ldr r1, [pc, #64] @ (217f7c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ b.n 217e86 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 33d910 │ │ │ │ + b.w 33d960 │ │ │ │ nop │ │ │ │ - asrs r4, r4, #27 │ │ │ │ + asrs r4, r6, #28 │ │ │ │ movs r2, r6 │ │ │ │ - adds r7, #58 @ 0x3a │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #136 @ 0x88 │ │ │ │ + adds r5, #216 @ 0xd8 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r1, #27 │ │ │ │ movs r2, r6 │ │ │ │ - adds r7, #82 @ 0x52 │ │ │ │ + adds r7, #162 @ 0xa2 │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #32 │ │ │ │ + adds r5, #112 @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r2, #25 │ │ │ │ + asrs r4, r4, #26 │ │ │ │ movs r2, r6 │ │ │ │ - adds r6, #208 @ 0xd0 │ │ │ │ + adds r7, #32 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #246 @ 0xf6 │ │ │ │ + adds r5, #70 @ 0x46 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r5, #24 │ │ │ │ + asrs r0, r7, #25 │ │ │ │ movs r2, r6 │ │ │ │ - adds r6, #206 @ 0xce │ │ │ │ + adds r7, #30 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #204 @ 0xcc │ │ │ │ + adds r5, #28 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r7, [pc, #792] @ (2182ac ) │ │ │ │ @@ -237353,15 +237345,15 @@ │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21823e │ │ │ │ ldr r1, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 218232 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b506c │ │ │ │ + bl 3b50bc │ │ │ │ ldrb r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2181aa │ │ │ │ ldr r1, [pc, #728] @ (2182b0 ) │ │ │ │ add r1, pc │ │ │ │ @@ -237376,22 +237368,22 @@ │ │ │ │ ldr.w ip, [pc, #704] @ 2182b8 │ │ │ │ add ip, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #700] @ (2182bc ) │ │ │ │ strd r0, ip, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cbz r6, 218052 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cbz r2, 21801a │ │ │ │ ldr r1, [pc, #684] @ (2182c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ cbz r3, 218026 │ │ │ │ ldr r1, [r6, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 218256 │ │ │ │ ldrb r3, [r6, #12] │ │ │ │ cbz r3, 21804c │ │ │ │ @@ -237404,15 +237396,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21821a │ │ │ │ ldr r3, [pc, #648] @ (2182c8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #648] @ (2182cc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 218154 │ │ │ │ ldr.w r1, [r4, #308] @ 0x134 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 218196 │ │ │ │ ldr r2, [pc, #624] @ (2182d0 ) │ │ │ │ @@ -237427,23 +237419,23 @@ │ │ │ │ beq.w 21818a │ │ │ │ ldr r1, [pc, #608] @ (2182d8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #604] @ (2182dc ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ cbz r2, 21809c │ │ │ │ ldr r1, [pc, #596] @ (2182e0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r8, r9, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2181c2 │ │ │ │ ldrd r2, r3, [r4, #48] @ 0x30 │ │ │ │ ldrd r7, r6, [r4, #56] @ 0x38 │ │ │ │ ldrd r9, r8, [r4, #64] @ 0x40 │ │ │ │ orr.w r1, r3, r6 │ │ │ │ @@ -237488,15 +237480,15 @@ │ │ │ │ strd r6, r7, [sp, #88] @ 0x58 │ │ │ │ ldrd r6, r7, [r4, #184] @ 0xb8 │ │ │ │ strd r6, r7, [sp, #80] @ 0x50 │ │ │ │ ldrd r6, r7, [r4, #168] @ 0xa8 │ │ │ │ strd r6, r7, [sp, #72] @ 0x48 │ │ │ │ ldrd r6, r7, [r4, #152] @ 0x98 │ │ │ │ strd r6, r7, [sp, #64] @ 0x40 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2181dc │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -237513,15 +237505,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 217fc4 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 218238 │ │ │ │ ldr r1, [pc, #356] @ (2182e8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b506c │ │ │ │ + bl 3b50bc │ │ │ │ b.n 217fca │ │ │ │ ldr r1, [pc, #352] @ (2182ec ) │ │ │ │ add r1, pc │ │ │ │ b.n 21807a │ │ │ │ ldr r3, [pc, #348] @ (2182f0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 21806e │ │ │ │ @@ -237545,30 +237537,30 @@ │ │ │ │ ldr r1, [pc, #324] @ (218304 ) │ │ │ │ add r1, pc │ │ │ │ b.n 217fc4 │ │ │ │ ldr r3, [pc, #324] @ (218308 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #316] @ (21830c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 2180a4 │ │ │ │ ldr r1, [pc, #304] @ (218310 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #96] @ 0x60 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ - bl 35e5dc │ │ │ │ + bl 35e62c │ │ │ │ ldr r4, [r4, #76] @ 0x4c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2181e8 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -237580,53 +237572,53 @@ │ │ │ │ ldr r2, [pc, #256] @ (218314 ) │ │ │ │ add r2, pc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21803e │ │ │ │ ldr r3, [pc, #252] @ (218318 ) │ │ │ │ add r3, pc │ │ │ │ b.n 218042 │ │ │ │ - bl 3b506c │ │ │ │ + bl 3b50bc │ │ │ │ cbnz r4, 218242 │ │ │ │ ldr r1, [pc, #244] @ (21831c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 21800c │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2181bc │ │ │ │ - bl 3b506c │ │ │ │ + bl 3b50bc │ │ │ │ b.n 217fca │ │ │ │ - bl 3b506c │ │ │ │ + bl 3b50bc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 217fca │ │ │ │ ldr r1, [pc, #212] @ (218320 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 217fca │ │ │ │ ldr r3, [pc, #204] @ (218324 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #196] @ (218328 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 218026 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cbz r1, 21827a │ │ │ │ - bl 3b506c │ │ │ │ + bl 3b50bc │ │ │ │ b.n 218226 │ │ │ │ ldr r1, [pc, #176] @ (21832c ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b506c │ │ │ │ + bl 3b50bc │ │ │ │ b.n 218226 │ │ │ │ ldr r3, [pc, #168] @ (218330 ) │ │ │ │ movw r2, #622 @ 0x26e │ │ │ │ ldr r1, [pc, #168] @ (218334 ) │ │ │ │ ldr r0, [pc, #168] @ (218338 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -237638,89 +237630,89 @@ │ │ │ │ ldr r0, [pc, #160] @ (218344 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ mov sl, pc │ │ │ │ movs r7, r6 │ │ │ │ - adds r6, #140 @ 0x8c │ │ │ │ + adds r6, #220 @ 0xdc │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #138 @ 0x8a │ │ │ │ + adds r6, #218 @ 0xda │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r3, [sp, #816] @ 0x330 │ │ │ │ movs r0, r5 │ │ │ │ - adds r7, #64 @ 0x40 │ │ │ │ + adds r7, #144 @ 0x90 │ │ │ │ movs r6, r4 │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + adds r7, #168 @ 0xa8 │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #82 @ 0x52 │ │ │ │ + adds r6, #162 @ 0xa2 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r7, r5] │ │ │ │ + strh r4, [r1, r7] │ │ │ │ movs r0, r5 │ │ │ │ - adds r7, #94 @ 0x5e │ │ │ │ + adds r7, #174 @ 0xae │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #48 @ 0x30 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #64 @ 0x40 │ │ │ │ + adds r6, #144 @ 0x90 │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #64 @ 0x40 │ │ │ │ + adds r6, #144 @ 0x90 │ │ │ │ movs r6, r4 │ │ │ │ - adds r7, #80 @ 0x50 │ │ │ │ + adds r7, #160 @ 0xa0 │ │ │ │ movs r6, r4 │ │ │ │ - adds r7, #94 @ 0x5e │ │ │ │ + adds r7, #174 @ 0xae │ │ │ │ movs r6, r4 │ │ │ │ - adds r7, #36 @ 0x24 │ │ │ │ + adds r7, #116 @ 0x74 │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #182 @ 0xb6 │ │ │ │ + adds r6, #6 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r2, [sp, #224] @ 0xe0 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r1, [sp, #904] @ 0x388 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ movs r0, r5 │ │ │ │ - adds r5, #4 │ │ │ │ + adds r5, #84 @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #220 @ 0xdc │ │ │ │ + adds r5, #44 @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r1, [sp, #800] @ 0x320 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ movs r0, r5 │ │ │ │ - adds r5, #122 @ 0x7a │ │ │ │ + adds r5, #202 @ 0xca │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #76 @ 0x4c │ │ │ │ + adds r6, #156 @ 0x9c │ │ │ │ movs r6, r4 │ │ │ │ - adds r7, #48 @ 0x30 │ │ │ │ + adds r7, #128 @ 0x80 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [sp, #392] @ 0x188 │ │ │ │ + ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r2, #58] @ 0x3a │ │ │ │ + strh r0, [r4, #60] @ 0x3c │ │ │ │ movs r2, r5 │ │ │ │ - adds r5, #46 @ 0x2e │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #106 @ 0x6a │ │ │ │ + adds r4, #186 @ 0xba │ │ │ │ movs r5, r4 │ │ │ │ adds r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #32 │ │ │ │ + adds r5, #112 @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #188 @ 0xbc │ │ │ │ + adds r5, #12 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r5, #14 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ movs r2, r6 │ │ │ │ - adds r4, #60 @ 0x3c │ │ │ │ + adds r4, #140 @ 0x8c │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #90 @ 0x5a │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ movs r6, r4 │ │ │ │ - asrs r2, r3, #14 │ │ │ │ + asrs r2, r5, #15 │ │ │ │ movs r2, r6 │ │ │ │ - adds r4, #40 @ 0x28 │ │ │ │ + adds r4, #120 @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #126 @ 0x7e │ │ │ │ + adds r4, #206 @ 0xce │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00218348 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -237736,64 +237728,64 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #352] @ (2184d0 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #340] @ (2184d4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 218418 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #320] @ (2184d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2183ee │ │ │ │ ldr r3, [pc, #304] @ (2184dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #300] @ (2184e0 ) │ │ │ │ ldr r2, [pc, #300] @ (2184e4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #296] @ (2184e8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #88] @ 0x58 │ │ │ │ - bl 31d17c │ │ │ │ + bl 31d1cc │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21848c │ │ │ │ cbz r5, 2183ee │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 218458 │ │ │ │ ldr r1, [pc, #260] @ (2184ec ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [pc, #256] @ (2184f0 ) │ │ │ │ ldr r3, [pc, #212] @ (2184c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237810,65 +237802,65 @@ │ │ │ │ ldr r3, [pc, #216] @ (2184f4 ) │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2183ee │ │ │ │ mov r1, r4 │ │ │ │ - bl 43e8ec │ │ │ │ + bl 43e93c │ │ │ │ ldr r1, [pc, #192] @ (2184f8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ cbz r0, 218476 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 31d004 │ │ │ │ + bl 31d054 │ │ │ │ cbz r0, 2184a4 │ │ │ │ - bl 31ca34 │ │ │ │ + bl 31ca84 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43e3c4 │ │ │ │ + bl 43e414 │ │ │ │ b.n 2183ee │ │ │ │ ldr r1, [pc, #160] @ (2184fc ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r5 │ │ │ │ - bl 342d4c │ │ │ │ + bl 342d9c │ │ │ │ mov r4, r0 │ │ │ │ - bl 342908 │ │ │ │ + bl 342958 │ │ │ │ mov r0, r4 │ │ │ │ - bl 345e54 │ │ │ │ + bl 345ea4 │ │ │ │ b.n 2183ee │ │ │ │ cbz r4, 218482 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2184b0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cbz r3, 21849c │ │ │ │ ldr r0, [pc, #124] @ (218500 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 218450 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43e3c4 │ │ │ │ + bl 43e414 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 218462 │ │ │ │ b.n 2183ee │ │ │ │ mov r0, r4 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.n 218482 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 218450 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (218504 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ ldr r1, [pc, #80] @ (218508 ) │ │ │ │ ldr r0, [pc, #84] @ (21850c ) │ │ │ │ add r3, pc │ │ │ │ @@ -237876,46 +237868,46 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ orrs r4, r6 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r5 │ │ │ │ + cmp r0, pc │ │ │ │ movs r2, r5 │ │ │ │ orrs r4, r1 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + ldrb r6, [r3, #21] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r3, [pc, #792] @ (2187f4 ) │ │ │ │ + ldr r4, [pc, #88] @ (218534 ) │ │ │ │ movs r1, r5 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #10 │ │ │ │ + asrs r4, r2, #11 │ │ │ │ movs r2, r6 │ │ │ │ - push {r2, r5, r6} │ │ │ │ + push {r2, r4, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r2, 21852a │ │ │ │ + rev16 r2, r1 │ │ │ │ movs r4, r4 │ │ │ │ - adds r5, #100 @ 0x64 │ │ │ │ + adds r5, #180 @ 0xb4 │ │ │ │ movs r6, r4 │ │ │ │ cmp r2, r4 │ │ │ │ movs r7, r6 │ │ │ │ asrs r4, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #226 @ 0xe2 │ │ │ │ + adds r5, #50 @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #244 @ 0xf4 │ │ │ │ + adds r5, #68 @ 0x44 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #164 @ 0xa4 │ │ │ │ + adds r4, #244 @ 0xf4 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r0, #6 │ │ │ │ + asrs r4, r2, #7 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xeb8e0024 │ │ │ │ - sub.w r0, r6, r4, asr #32 │ │ │ │ + rsbs r0, lr, r4, asr #32 │ │ │ │ + @ instruction: 0xebf60024 │ │ │ │ │ │ │ │ 00218510 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #244] @ (218614 ) │ │ │ │ @@ -237925,32 +237917,32 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #240] @ (21861c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 221fb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 218600 │ │ │ │ - bl 34d700 │ │ │ │ + bl 34d750 │ │ │ │ mov r0, r4 │ │ │ │ - bl 326e9c │ │ │ │ + bl 326eec │ │ │ │ cbz r0, 218590 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, sp │ │ │ │ - bl 3203b4 │ │ │ │ + bl 320404 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 218564 │ │ │ │ - bl 43b060 │ │ │ │ - bl 34d770 │ │ │ │ + bl 43b0b0 │ │ │ │ + bl 34d7c0 │ │ │ │ ldr r2, [pc, #180] @ (218620 ) │ │ │ │ ldr r3, [pc, #172] @ (218618 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237961,53 +237953,53 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 342990 │ │ │ │ + bl 3429e0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2185e6 │ │ │ │ - bl 342c80 │ │ │ │ + bl 342cd0 │ │ │ │ cbz r0, 2185f2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 342ba4 │ │ │ │ + bl 342bf4 │ │ │ │ cbz r0, 2185c0 │ │ │ │ mov r2, sp │ │ │ │ movs r1, #5 │ │ │ │ - bl 327f38 │ │ │ │ + bl 327f88 │ │ │ │ cbnz r0, 2185da │ │ │ │ - bl 34d770 │ │ │ │ + bl 34d7c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 345a90 │ │ │ │ - bl 34d700 │ │ │ │ + bl 345ae0 │ │ │ │ + bl 34d750 │ │ │ │ mov r0, r5 │ │ │ │ - bl 342908 │ │ │ │ + bl 342958 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3430d4 │ │ │ │ + bl 343124 │ │ │ │ cbz r0, 2185de │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ - bl 34426c │ │ │ │ + bl 3442bc │ │ │ │ b.n 218564 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ b.n 218560 │ │ │ │ mov r0, r5 │ │ │ │ - bl 345e54 │ │ │ │ + bl 345ea4 │ │ │ │ b.n 218564 │ │ │ │ ldr r0, [pc, #60] @ (218624 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 218564 │ │ │ │ ldr r0, [pc, #52] @ (218628 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 218564 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ (21862c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ ldr r1, [pc, #40] @ (218630 ) │ │ │ │ ldr r0, [pc, #44] @ (218634 ) │ │ │ │ add r3, pc │ │ │ │ @@ -238015,115 +238007,115 @@ │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ adcs r6, r5 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r7, lr} │ │ │ │ + push {r1, r5, r6, r7, lr} │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r5 │ │ │ │ movs r7, r6 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + b.n 218654 │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #124 @ 0x7c │ │ │ │ + adds r3, #204 @ 0xcc │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r6, #32 │ │ │ │ + asrs r4, r0, #2 │ │ │ │ movs r2, r6 │ │ │ │ - adds r0, #194 @ 0xc2 │ │ │ │ + adds r1, #18 │ │ │ │ movs r6, r4 │ │ │ │ - svc 38 @ 0x26 │ │ │ │ + svc 118 @ 0x76 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00218638 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #168] @ (2186f4 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r4, r0 │ │ │ │ bl 221fb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2186e0 │ │ │ │ - bl 34d700 │ │ │ │ + bl 34d750 │ │ │ │ ldr r1, [pc, #148] @ (2186f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cbnz r0, 21867e │ │ │ │ - bl 345c9c │ │ │ │ + bl 345cec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2186a4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 34d770 │ │ │ │ + b.w 34d7c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 342990 │ │ │ │ + bl 3429e0 │ │ │ │ cbz r0, 2186c0 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 342ba4 │ │ │ │ - bl 32f068 │ │ │ │ + bl 342bf4 │ │ │ │ + bl 32f0b8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 3a7b54 │ │ │ │ + bl 3a7ba4 │ │ │ │ cbz r0, 2186cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 348a6c │ │ │ │ + bl 348abc │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 218674 │ │ │ │ negs r0, r0 │ │ │ │ blx 17e884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (2186fc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 34d770 │ │ │ │ + b.w 34d7c0 │ │ │ │ ldr r0, [pc, #60] @ (218700 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 218674 │ │ │ │ ldr r0, [pc, #52] @ (218704 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 34d770 │ │ │ │ + b.w 34d7c0 │ │ │ │ ldr r3, [pc, #36] @ (218708 ) │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ ldr r1, [pc, #36] @ (21870c ) │ │ │ │ ldr r0, [pc, #40] @ (218710 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r6!, {r3, r4} │ │ │ │ + ldmia r6, {r3, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #24 │ │ │ │ + adds r3, #104 @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - udf #236 @ 0xec │ │ │ │ + svc 60 @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ - adds r2, #220 @ 0xdc │ │ │ │ + adds r3, #44 @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r2, #29 │ │ │ │ + lsrs r4, r4, #30 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r7, #226 @ 0xe2 │ │ │ │ + adds r0, #50 @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + udf #150 @ 0x96 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00218714 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -238138,56 +238130,56 @@ │ │ │ │ add r6, pc │ │ │ │ add r7, sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #196] @ (218810 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r1, [pc, #188] @ (218814 ) │ │ │ │ mov sl, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #180] @ (218818 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ movs r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 17fe94 │ │ │ │ ldr r1, [pc, #156] @ (21881c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ uxtb r3, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ movs r3, #1 │ │ │ │ str.w r8, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb.w r3, [sp, #44] @ 0x2c │ │ │ │ strb.w r3, [sp, #105] @ 0x69 │ │ │ │ cbz r5, 2187e2 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 31f624 │ │ │ │ + bl 31f674 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #100] @ (218820 ) │ │ │ │ ldr r3, [pc, #76] @ (218808 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238210,37 +238202,37 @@ │ │ │ │ ldr r1, [pc, #64] @ (21882c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2187b0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #104 @ 0x68 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - udf #128 @ 0x80 │ │ │ │ + udf #208 @ 0xd0 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r2, r7, #9 │ │ │ │ + lsls r2, r1, #11 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf276002c │ │ │ │ - lsrs r4, r4, #6 │ │ │ │ + movt r0, #24620 @ 0x602c │ │ │ │ + lsrs r4, r6, #7 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r2, r7, #29 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ movs r7, r4 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r2, r2, #25 │ │ │ │ + lsrs r2, r4, #26 │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xf69c0024 │ │ │ │ - cmp r6, #216 @ 0xd8 │ │ │ │ + @ instruction: 0xf6ec0024 │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00218830 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -238255,42 +238247,42 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #212] @ (218944 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r1, [pc, #204] @ (218948 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #192] @ (21894c ) │ │ │ │ mov r8, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #184] @ (218950 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 17fe94 │ │ │ │ movs r1, #0 │ │ │ │ @@ -238303,15 +238295,15 @@ │ │ │ │ bfi r1, r5, #8, #8 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ strh.w r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ cbz r4, 218912 │ │ │ │ add r1, sp, #12 │ │ │ │ - bl 31f504 │ │ │ │ + bl 31f554 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #104] @ (218954 ) │ │ │ │ ldr r3, [pc, #76] @ (218938 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238334,38 +238326,38 @@ │ │ │ │ ldr r1, [pc, #68] @ (218960 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2188e0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r6, #76 @ 0x4c │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #26 │ │ │ │ + lsls r4, r7, #27 │ │ │ │ movs r7, r4 │ │ │ │ - ble.n 218a00 │ │ │ │ + ble.n 2188a0 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r4, r2, #5 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ movs r1, r5 │ │ │ │ - adcs.w r0, r0, #44 @ 0x2c │ │ │ │ - lsrs r6, r7, #1 │ │ │ │ + sub.w r0, r0, #44 @ 0x2c │ │ │ │ + lsrs r6, r1, #3 │ │ │ │ movs r7, r4 │ │ │ │ - adds r1, #70 @ 0x46 │ │ │ │ + adds r1, #150 @ 0x96 │ │ │ │ movs r6, r4 │ │ │ │ subs r5, #168 @ 0xa8 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r0, r4, #20 │ │ │ │ + lsrs r0, r6, #21 │ │ │ │ movs r2, r6 │ │ │ │ - sbc.w r0, sl, #10747904 @ 0xa40000 │ │ │ │ - cmp r5, #166 @ 0xa6 │ │ │ │ + subs.w r0, sl, #10747904 @ 0xa40000 │ │ │ │ + cmp r5, #246 @ 0xf6 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00218964 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -238380,26 +238372,26 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #88] @ (2189f4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, sp, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 31fa70 │ │ │ │ + bl 31fac0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (2189f8 ) │ │ │ │ ldr r3, [pc, #44] @ (2189ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238417,17 +238409,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r5, #24 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #21 │ │ │ │ + lsls r0, r1, #23 │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r1, #46] @ 0x2e │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ movs r3, r5 │ │ │ │ subs r4, #212 @ 0xd4 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 002189fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -238444,26 +238436,26 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #88] @ (218a8c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ mov r3, sp │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 31fad8 │ │ │ │ + bl 31fb28 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (218a90 ) │ │ │ │ ldr r3, [pc, #44] @ (218a84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238481,17 +238473,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r4, #128 @ 0x80 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #19 │ │ │ │ + lsls r0, r6, #20 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r7, #184 @ 0xb8 │ │ │ │ + adds r0, #8 │ │ │ │ movs r6, r4 │ │ │ │ subs r4, #60 @ 0x3c │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00218a94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -238507,17 +238499,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ - bl 31fbcc │ │ │ │ + bl 31fc1c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (218b10 ) │ │ │ │ ldr r3, [pc, #44] @ (218b08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238536,15 +238528,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #232 @ 0xe8 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #17 │ │ │ │ + lsls r4, r2, #18 │ │ │ │ movs r7, r4 │ │ │ │ subs r3, #186 @ 0xba │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00218b14 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -238560,17 +238552,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ - bl 31fc68 │ │ │ │ + bl 31fcb8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (218b90 ) │ │ │ │ ldr r3, [pc, #44] @ (218b88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238589,15 +238581,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #104 @ 0x68 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #15 │ │ │ │ + lsls r4, r2, #16 │ │ │ │ movs r7, r4 │ │ │ │ subs r3, #58 @ 0x3a │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00218b94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -238613,17 +238605,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ - bl 31fd04 │ │ │ │ + bl 31fd54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (218c10 ) │ │ │ │ ldr r3, [pc, #44] @ (218c08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238642,15 +238634,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #232 @ 0xe8 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #13 │ │ │ │ + lsls r4, r2, #14 │ │ │ │ movs r7, r4 │ │ │ │ subs r2, #186 @ 0xba │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00218c14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -238667,45 +238659,45 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r1, [pc, #160] @ (218cf4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r1, [pc, #152] @ (218cf8 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbz r5, 218cc2 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ add r4, sp, #16 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ uxtb r1, r1 │ │ │ │ str.w r9, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ movs r1, #1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 31e7d4 │ │ │ │ + bl 31e824 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #96] @ (218cfc ) │ │ │ │ ldr r3, [pc, #76] @ (218ce8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238729,33 +238721,33 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #357 @ 0x165 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 218c90 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r2, #104 @ 0x68 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #11 │ │ │ │ + lsls r0, r3, #12 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r5, #190 @ 0xbe │ │ │ │ + cmp r6, #14 │ │ │ │ movs r6, r4 │ │ │ │ - ldc2l 0, cr0, [r0, #-160]! @ 0xffffff60 │ │ │ │ - stcl 0, cr0, [sl, #-176]! @ 0xffffff50 │ │ │ │ + stc2l 0, cr0, [r0, #160] @ 0xa0 │ │ │ │ + ldc 0, cr0, [sl, #176]! @ 0xb0 │ │ │ │ subs r1, #248 @ 0xf8 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r2, r6, #5 │ │ │ │ + lsrs r2, r0, #7 │ │ │ │ movs r2, r6 │ │ │ │ - subs.w r0, ip, #36 @ 0x24 │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + addw r0, ip, #36 @ 0x24 │ │ │ │ + cmp r2, #74 @ 0x4a │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00218d0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -238768,26 +238760,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #88] @ (218d94 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 31e8e4 │ │ │ │ + bl 31e934 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (218d98 ) │ │ │ │ ldr r3, [pc, #44] @ (218d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238805,17 +238797,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r1, #114 @ 0x72 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #7 │ │ │ │ + lsls r2, r4, #8 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #576 @ (adr r6, 218fd8 ) │ │ │ │ + add r6, pc, #896 @ (adr r6, 219118 ) │ │ │ │ movs r0, r5 │ │ │ │ subs r1, #52 @ 0x34 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00218d9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -238830,32 +238822,32 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #104] @ (218e34 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #96] @ (218e38 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 31da3c │ │ │ │ + bl 31da8c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #64] @ (218e3c ) │ │ │ │ ldr r3, [pc, #44] @ (218e2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238874,19 +238866,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #226 @ 0xe2 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #5 │ │ │ │ + lsls r2, r2, #6 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #0 @ (adr r6, 218e38 ) │ │ │ │ + add r6, pc, #320 @ (adr r6, 218f78 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, sp, #896 @ 0x380 │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #150 @ 0x96 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00218e40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -238901,40 +238893,40 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #284] @ (218f90 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #276] @ (218f94 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ands r3, r4 │ │ │ │ uxtb r3, r3 │ │ │ │ cbnz r3, 218ee6 │ │ │ │ add r1, sp, #20 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r7, sp, #20 │ │ │ │ - bl 44cdb4 │ │ │ │ + bl 44ce04 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r9, r0 │ │ │ │ cbz r1, 218f04 │ │ │ │ mov r0, r6 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #216] @ (218f98 ) │ │ │ │ ldr r3, [pc, #200] @ (218f88 ) │ │ │ │ @@ -238959,34 +238951,34 @@ │ │ │ │ ldr r1, [pc, #180] @ (218fa4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 218eb6 │ │ │ │ mov r2, r1 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r1 │ │ │ │ movs r1, #10 │ │ │ │ - bl 320de8 │ │ │ │ + bl 320e38 │ │ │ │ mov r0, r9 │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 218eb6 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 218ebc │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 35dce8 │ │ │ │ + bl 35dd38 │ │ │ │ mov r2, r0 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 218f6c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r0, [r1, #16] │ │ │ │ cbz r0, 218f66 │ │ │ │ @@ -238996,48 +238988,48 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r4, [sp, #37] @ 0x25 │ │ │ │ strb.w r3, [sp, #36] @ 0x24 │ │ │ │ - bl 320f50 │ │ │ │ + bl 320fa0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbnz r1, 218f76 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 218f36 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3bccb0 │ │ │ │ + bl 3bcd00 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 218eb6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 3210e8 │ │ │ │ + bl 321138 │ │ │ │ b.n 218f6c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #60 @ 0x3c │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #168 @ 0xa8 │ │ │ │ + cmp r3, #248 @ 0xf8 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #176 @ 0xb0 │ │ │ │ + adds r5, #0 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ movs r7, r4 │ │ │ │ adds r7, #212 @ 0xd4 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r4, r1, #29 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r3, #26 │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ movs r6, r4 │ │ │ │ - movs r7, #214 @ 0xd6 │ │ │ │ + cmp r0, #38 @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00218fa8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -239050,39 +239042,39 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #120] @ (219050 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r1, [pc, #112] @ (219054 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #4 │ │ │ │ str r3, [sp, #20] │ │ │ │ strb.w r0, [sp, #21] │ │ │ │ add r0, sp, #8 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb.w r2, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 320f50 │ │ │ │ + bl 320fa0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #60] @ (219058 ) │ │ │ │ ldr r3, [pc, #44] @ (219048 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239100,18 +239092,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r6, #214 @ 0xd6 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u d0, d6, d22 │ │ │ │ - add r3, pc, #976 @ (adr r3, 219424 ) │ │ │ │ + vaddl.u8 q0, d6, d22 │ │ │ │ + add r4, pc, #272 @ (adr r4, 219164 ) │ │ │ │ movs r0, r5 │ │ │ │ - adds r3, #64 @ 0x40 │ │ │ │ + adds r3, #144 @ 0x90 │ │ │ │ movs r1, r5 │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 0021905c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -239126,28 +239118,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #92] @ (2190e8 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ mov r3, sp │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 321070 │ │ │ │ + bl 3210c0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (2190ec ) │ │ │ │ ldr r3, [pc, #44] @ (2190e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239165,17 +239157,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r6, #34 @ 0x22 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #344 @ (adr r3, 219240 ) │ │ │ │ + add r3, pc, #664 @ (adr r3, 219380 ) │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #94 @ 0x5e │ │ │ │ + cmp r1, #174 @ 0xae │ │ │ │ movs r6, r4 │ │ │ │ adds r5, #224 @ 0xe0 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 002190f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -239189,15 +239181,15 @@ │ │ │ │ mov r0, sp │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3210e8 │ │ │ │ + bl 321138 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #48] @ (219158 ) │ │ │ │ ldr r3, [pc, #44] @ (219154 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239236,28 +239228,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #92] @ (2191e8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 31e9e4 │ │ │ │ + bl 31ea34 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (2191ec ) │ │ │ │ ldr r3, [pc, #44] @ (2191e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239275,16 +239267,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r5, #34 @ 0x22 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r2, #152] @ 0x98 │ │ │ │ - @ instruction: 0xf3560026 │ │ │ │ + ldc2l 0, cr0, [r2, #152] @ 0x98 │ │ │ │ + @ instruction: 0xf3a60026 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 002191f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -239301,32 +239293,32 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #172] @ (2192c4 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #160] @ (2192c8 ) │ │ │ │ mov sl, r0 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 42c188 │ │ │ │ + bl 42c1d8 │ │ │ │ subs r0, r0, r4 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #16] │ │ │ │ @@ -239337,15 +239329,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ mov r1, sl │ │ │ │ strd r4, r4, [sp, #52] @ 0x34 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 31eb10 │ │ │ │ + bl 31eb60 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, fp │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #64] @ (2192cc ) │ │ │ │ ldr r3, [pc, #44] @ (2192bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239363,18 +239355,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [ip], #152 @ 0x98 │ │ │ │ - ldrb r6, [r7, #20] │ │ │ │ + ldc2 0, cr0, [ip, #-152]! @ 0xffffff68 │ │ │ │ + ldrb r6, [r1, #22] │ │ │ │ movs r3, r5 │ │ │ │ - ldrd r0, r0, [ip], #-164 @ 0xa4 │ │ │ │ + @ instruction: 0xe8cc0029 │ │ │ │ adds r4, #6 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 002192d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -239390,53 +239382,53 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #284] @ 0x11c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ mov.w r2, #272 @ 0x110 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 17fe94 │ │ │ │ ldr r1, [pc, #168] @ (2193c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #160] @ (2193c4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ ldr r1, [pc, #148] @ (2193c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ ldr r1, [pc, #140] @ (2193cc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ ldr r1, [pc, #128] @ (2193d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #120] @ (2193d4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ strd r0, r1, [r4, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 342990 │ │ │ │ + bl 3429e0 │ │ │ │ cbz r0, 2193ac │ │ │ │ str r7, [r4, #0] │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 217bf4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ @@ -239461,26 +239453,26 @@ │ │ │ │ str r7, [r4, #4] │ │ │ │ b.n 219372 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [ip], {38} @ 0x26 │ │ │ │ - movs r7, #20 │ │ │ │ + mrrc2 0, 2, r0, ip, cr6 │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - movs r7, #10 │ │ │ │ + movs r7, #90 @ 0x5a │ │ │ │ movs r6, r4 │ │ │ │ - movs r7, #4 │ │ │ │ + movs r7, #84 @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - movs r6, #254 @ 0xfe │ │ │ │ + movs r7, #78 @ 0x4e │ │ │ │ movs r6, r4 │ │ │ │ - movs r6, #248 @ 0xf8 │ │ │ │ + movs r7, #72 @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + movs r7, #66 @ 0x42 │ │ │ │ movs r6, r4 │ │ │ │ adds r3, #14 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 002193dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -239496,20 +239488,20 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #88] @ (21946c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 217b5c │ │ │ │ @@ -239534,17 +239526,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r2, #160 @ 0xa0 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #244 @ 0xf4 │ │ │ │ + movs r6, #68 @ 0x44 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xfae60026 │ │ │ │ + @ instruction: 0xfb360026 │ │ │ │ adds r2, #92 @ 0x5c │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00219474 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -239559,41 +239551,41 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #196] @ (21956c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #188] @ (219570 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ cbz r4, 219516 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 23d1d8 │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 219556 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ - bl 337780 │ │ │ │ + bl 3377d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 345e54 │ │ │ │ + bl 345ea4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #132] @ (219574 ) │ │ │ │ ldr r3, [pc, #116] @ (219564 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239607,97 +239599,97 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 342990 │ │ │ │ + bl 3429e0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2194d6 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 327154 │ │ │ │ + bl 3271a4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 219556 │ │ │ │ - bl 3283c4 │ │ │ │ + bl 328414 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ - bl 3426f8 │ │ │ │ + bl 342748 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 342e14 │ │ │ │ + bl 342e64 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r3 │ │ │ │ bge.n 2194d6 │ │ │ │ b.n 2194de │ │ │ │ movs r4, #0 │ │ │ │ b.n 2194de │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #8 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2190a4 │ │ │ │ + b.n 219144 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xfa500026 │ │ │ │ - stmia r7!, {r2, r5, r7} │ │ │ │ + @ instruction: 0xfaa00026 │ │ │ │ + stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ adds r1, #164 @ 0xa4 │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00219578 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #292] @ (2196b0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r1, [pc, #284] @ (2196b4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #272] @ (2196b8 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21963c │ │ │ │ movs r0, #0 │ │ │ │ - bl 3bccb0 │ │ │ │ + bl 3bcd00 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 31f578 │ │ │ │ + bl 31f5c8 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 219632 │ │ │ │ ldr.w sl, [pc, #240] @ 2196bc │ │ │ │ mov r4, r0 │ │ │ │ add sl, pc │ │ │ │ b.n 2195f4 │ │ │ │ cmp r9, r4 │ │ │ │ beq.n 2195e4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r8, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 217f80 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -239724,17 +239716,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 3bd0e8 │ │ │ │ + b.w 3bd138 │ │ │ │ mov sl, r0 │ │ │ │ - bl 35dce8 │ │ │ │ + bl 35dd38 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 21968e │ │ │ │ ldr.w r9, [pc, #132] @ 2196cc │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc │ │ │ │ cbz r5, 21965c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -239742,83 +239734,83 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ blx 17fd08 │ │ │ │ cbnz r0, 219688 │ │ │ │ cmp r8, r4 │ │ │ │ beq.n 219668 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r2, [r1, #16] │ │ │ │ bl 217f80 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21964e │ │ │ │ mov r0, r8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 3bccb0 │ │ │ │ + b.w 3bcd00 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 219650 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3bccb0 │ │ │ │ + bl 3bcd00 │ │ │ │ cbz r5, 21969c │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2195bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - vld4.8 {d16-d19}, [ip :128], r6 │ │ │ │ - movs r4, #188 @ 0xbc │ │ │ │ + ldrsh.w r0, [ip, #38] @ 0x26 │ │ │ │ + movs r5, #12 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r4, r4, #24 │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r5, r6] │ │ │ │ + strh r0, [r7, r7] │ │ │ │ movs r5, r5 │ │ │ │ - movs r6, r2 │ │ │ │ + lsls r6, r4, #1 │ │ │ │ movs r2, r6 │ │ │ │ - movs r0, #164 @ 0xa4 │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ movs r6, r4 │ │ │ │ - movs r4, #52 @ 0x34 │ │ │ │ + movs r4, #132 @ 0x84 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r5, r4] │ │ │ │ + strh r4, [r7, r5] │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 002196d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ movs r2, #0 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 35de74 │ │ │ │ + bl 35dec4 │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 219774 │ │ │ │ ldr r6, [pc, #136] @ (219780 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #136] @ (219784 ) │ │ │ │ add r6, pc │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 21976e │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w ip, [r3, #12] │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ vldr d7, [ip, #160] @ 0xa0 │ │ │ │ vstr d7, [sp, #72] @ 0x48 │ │ │ │ @@ -239836,25 +239828,25 @@ │ │ │ │ vstr d7, [sp, #24] │ │ │ │ vldr d7, [ip, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [ip, #32] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [ip, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2196fe │ │ │ │ mov r0, r8 │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3bce90 │ │ │ │ - movs r3, #130 @ 0x82 │ │ │ │ + b.w 3bcee0 │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ movs r6, r4 │ │ │ │ - movs r3, #132 @ 0x84 │ │ │ │ + movs r3, #212 @ 0xd4 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00219788 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -239862,39 +239854,39 @@ │ │ │ │ sub sp, #32 │ │ │ │ ldr r3, [pc, #168] @ (219848 ) │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 3207c8 │ │ │ │ + bl 320818 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 219834 │ │ │ │ ldr r7, [pc, #152] @ (21984c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [pc, #152] @ 219850 │ │ │ │ add r7, pc │ │ │ │ add r8, pc │ │ │ │ b.n 2197f6 │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ vldr d7, [ip, #32] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [ip, #8] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [ip, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 219828 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [pc, #88] @ (219854 ) │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 2197be │ │ │ │ @@ -239903,39 +239895,39 @@ │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [r3, #8] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2197f6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3bcf44 │ │ │ │ + b.w 3bcf94 │ │ │ │ ldr r1, [pc, #32] @ (219858 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3b50f8 │ │ │ │ + b.w 3b5148 │ │ │ │ cmp r6, #244 @ 0xf4 │ │ │ │ movs r7, r6 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #248 @ 0xf8 │ │ │ │ + movs r4, #72 @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - movs r3, #166 @ 0xa6 │ │ │ │ + movs r3, #246 @ 0xf6 │ │ │ │ movs r6, r4 │ │ │ │ adds r0, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #24 │ │ │ │ + movs r3, #104 @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021985c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -239953,52 +239945,52 @@ │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 34d700 │ │ │ │ + bl 34d750 │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 37c49c │ │ │ │ + bl 37c4ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 219b8a │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 37b864 │ │ │ │ + bl 37b8b4 │ │ │ │ subs r7, r0, #0 │ │ │ │ blt.w 219b56 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 346378 │ │ │ │ + bl 3463c8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 219b68 │ │ │ │ mov.w r8, #1 │ │ │ │ strd r7, r4, [sp] │ │ │ │ b.n 2198d8 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 346200 │ │ │ │ + bl 346250 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 219904 │ │ │ │ mov r0, r5 │ │ │ │ - bl 37b318 │ │ │ │ + bl 37b368 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2198ce │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 37b864 │ │ │ │ + bl 37b8b4 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.w 219ae4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 17e524 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 346200 │ │ │ │ + bl 346250 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2198d8 │ │ │ │ ldrd r7, r4, [sp] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 219b68 │ │ │ │ movs r1, #4 │ │ │ │ @@ -240020,15 +240012,15 @@ │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul.w r9, r9, r6 │ │ │ │ add r0, r9 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 37c1f8 │ │ │ │ + bl 37c248 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 219930 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str.w r6, [r3, r8, lsl #2] │ │ │ │ add.w r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -240071,43 +240063,43 @@ │ │ │ │ adds r6, #1 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 219936 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r1, [pc, #464] @ (219ba0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp.w r8, #0 │ │ │ │ ble.w 219b7e │ │ │ │ ldr r6, [pc, #452] @ (219ba4 ) │ │ │ │ movs r0, #0 │ │ │ │ - bl 35e210 │ │ │ │ + bl 35e260 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ ldr.w r9, [pc, #444] @ 219ba8 │ │ │ │ mov r1, r6 │ │ │ │ movs r5, #0 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ mov.w r7, #416 @ 0x1a0 │ │ │ │ sub.w sl, r3, #4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ adds r5, #1 │ │ │ │ mla r0, r7, r3, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 35e210 │ │ │ │ + bl 35e260 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 219a02 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 219aaa │ │ │ │ ldr.w r9, [pc, #376] @ 219bac │ │ │ │ ldr.w r8, [pc, #376] @ 219bb0 │ │ │ │ @@ -240120,28 +240112,28 @@ │ │ │ │ cbz r6, 219a86 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 219a42 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ movs r0, #0 │ │ │ │ - bl 35e210 │ │ │ │ + bl 35e260 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r5, [r6, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 219a42 │ │ │ │ mov r0, r5 │ │ │ │ - bl 35e210 │ │ │ │ + bl 35e260 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r5, [r5, #416] @ 0x1a0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 219a6a │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 219a46 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ @@ -240159,15 +240151,15 @@ │ │ │ │ blx 17e524 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 219a8a │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 17e524 │ │ │ │ - bl 34d770 │ │ │ │ + bl 34d7c0 │ │ │ │ ldr r2, [pc, #252] @ (219bb8 ) │ │ │ │ ldr r3, [pc, #220] @ (219b9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -240183,15 +240175,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #20 │ │ │ │ movs r4, #0 │ │ │ │ blx 17e220 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ - bl 327448 │ │ │ │ + bl 327498 │ │ │ │ mov r3, r8 │ │ │ │ str.w r0, [r8] │ │ │ │ mov r5, r4 │ │ │ │ str.w r6, [r3, #12]! │ │ │ │ str.w r6, [r8, #4] │ │ │ │ str.w r3, [r8, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -240217,61 +240209,61 @@ │ │ │ │ bne.n 219b1a │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 2198f2 │ │ │ │ ldr r1, [pc, #100] @ (219bbc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ - bl 34d770 │ │ │ │ + bl 3b5148 │ │ │ │ + bl 34d7c0 │ │ │ │ b.n 219aba │ │ │ │ ldr r1, [pc, #84] @ (219bc0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 219b62 │ │ │ │ ldr r1, [pc, #76] @ (219bc4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #72] @ (219bc8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 219a2a │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 219b62 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #32 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #112 @ 0x70 │ │ │ │ + movs r2, #192 @ 0xc0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #576] @ (219de8 ) │ │ │ │ + ldr r7, [pc, #896] @ (219f28 ) │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r0, #30 │ │ │ │ + lsls r0, r2, #31 │ │ │ │ movs r0, r5 │ │ │ │ - movs r2, #50 @ 0x32 │ │ │ │ + movs r2, #130 @ 0x82 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #240] @ (219ca4 ) │ │ │ │ + ldr r7, [pc, #560] @ (219de4 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [pc, #232] @ (219ca0 ) │ │ │ │ + ldr r7, [pc, #552] @ (219de0 ) │ │ │ │ movs r5, r5 │ │ │ │ cmp r3, #214 @ 0xd6 │ │ │ │ movs r7, r6 │ │ │ │ - movs r0, #160 @ 0xa0 │ │ │ │ + movs r0, #240 @ 0xf0 │ │ │ │ movs r6, r4 │ │ │ │ - movs r0, #176 @ 0xb0 │ │ │ │ + movs r1, #0 │ │ │ │ movs r6, r4 │ │ │ │ - movs r0, #200 @ 0xc8 │ │ │ │ + movs r1, #24 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r7, #18 │ │ │ │ + lsls r6, r1, #20 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00219bcc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240305,15 +240297,15 @@ │ │ │ │ beq.n 219c80 │ │ │ │ ldr r2, [pc, #124] @ (219c98 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ movs r2, #0 │ │ │ │ - bl 425b18 │ │ │ │ + bl 425b68 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbnz r2, 219c4e │ │ │ │ subs r4, #0 │ │ │ │ mov.w r1, #1 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ it ne │ │ │ │ @@ -240322,15 +240314,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ bl 2179d0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #68] @ (219c9c ) │ │ │ │ ldr r3, [pc, #48] @ (219c8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240391,23 +240383,23 @@ │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + strh r6, [r3, #42] @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ - cmp r3, #222 @ 0xde │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ movs r5, r4 │ │ │ │ - add r0, pc, #968 @ (adr r0, 21a0d0 ) │ │ │ │ + add r1, pc, #264 @ (adr r1, 219e10 ) │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r1, #7 │ │ │ │ + movs r0, #26 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, r1, #7 │ │ │ │ + movs r0, #26 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (219d3c ) │ │ │ │ add r1, pc │ │ │ │ @@ -240416,39 +240408,39 @@ │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - subs r0, r3, #6 │ │ │ │ + subs r0, r5, #7 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 23cb70 │ │ │ │ cbz r0, 219d72 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 219d60 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 219d62 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -240465,30 +240457,30 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 219fb0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #544] @ (219fd8 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldr r1, [pc, #536] @ (219fdc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldr r1, [pc, #528] @ (219fe0 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldr r1, [pc, #520] @ (219fe4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 219e08 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cbz r3, 219e08 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 219e4e │ │ │ │ ldrb.w r3, [r8] │ │ │ │ @@ -240503,15 +240495,15 @@ │ │ │ │ ldr r3, [pc, #476] @ (219fec ) │ │ │ │ ldr r1, [pc, #480] @ (219ff0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1161 @ 0x489 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #460] @ (219ff4 ) │ │ │ │ ldr r3, [pc, #428] @ (219fd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -240572,15 +240564,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r8, r1, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #328] @ (21a004 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #1192 @ 0x4a8 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 17eadc │ │ │ │ b.n 219e20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 219e08 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ @@ -240609,15 +240601,15 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ bl 1fa738 │ │ │ │ movs r0, #0 │ │ │ │ b.n 219e24 │ │ │ │ - bl 2f6358 │ │ │ │ + bl 2f63a8 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ bl 1fa910 │ │ │ │ subs r0, #1 │ │ │ │ @@ -240632,15 +240624,15 @@ │ │ │ │ beq.n 219e88 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 219ef6 │ │ │ │ b.n 219e88 │ │ │ │ ldr r0, [pc, #192] @ (21a00c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 219f3e │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 219ed4 │ │ │ │ b.n 219e08 │ │ │ │ cbz r0, 219f88 │ │ │ │ movs r3, #1 │ │ │ │ b.n 219ed4 │ │ │ │ @@ -240655,15 +240647,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 17e5b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 219e90 │ │ │ │ ldr r0, [pc, #148] @ (21a014 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 219e90 │ │ │ │ mov r0, r5 │ │ │ │ blx 17f72c │ │ │ │ cmp r0, #55 @ 0x37 │ │ │ │ bls.n 219f30 │ │ │ │ ldr r2, [pc, #132] @ (21a018 ) │ │ │ │ movs r1, #55 @ 0x37 │ │ │ │ @@ -240671,87 +240663,87 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #124] @ (21a020 ) │ │ │ │ add r3, pc │ │ │ │ movw r2, #1166 @ 0x48e │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 219e20 │ │ │ │ ldr r2, [pc, #112] @ (21a024 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #112] @ (21a028 ) │ │ │ │ ldr r1, [pc, #116] @ (21a02c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1150 @ 0x47e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 219e20 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #244 @ 0xf4 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [sp, #400] @ 0x190 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r6, #52] @ 0x34 │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - movs r7, #220 @ 0xdc │ │ │ │ + cmp r0, #44 @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - subs r0, r2, #4 │ │ │ │ + subs r0, r4, #5 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, r5, #3 │ │ │ │ + subs r0, r7, #4 │ │ │ │ movs r6, r4 │ │ │ │ - str??.w r0, [r6, #49] @ 0x31 │ │ │ │ - subs r2, r6, #2 │ │ │ │ + ldrsh.w r0, [r6, r1, lsl #3] │ │ │ │ + subs r2, r0, #4 │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #108 @ 0x6c │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, r4, #3 │ │ │ │ + subs r0, r6, #4 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, r7, #3 │ │ │ │ + subs r0, r1, #5 │ │ │ │ movs r6, r4 │ │ │ │ - str.w r0, [r2, r1, lsl #3] │ │ │ │ - subs r0, r1, #0 │ │ │ │ + ldrb.w r0, [r2, #49] @ 0x31 │ │ │ │ + subs r0, r3, #1 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, r4, #0 │ │ │ │ + subs r2, r6, #1 │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, r2, #0 │ │ │ │ + subs r4, r4, #1 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, r4, #7 │ │ │ │ + subs r4, r6, #0 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, r4, #7 │ │ │ │ + subs r0, r6, #0 │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, r3, #6 │ │ │ │ + adds r6, r5, #7 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf7560031 │ │ │ │ - adds r0, r4, #4 │ │ │ │ + @ instruction: 0xf7a60031 │ │ │ │ + adds r0, r6, #5 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, r3, #4 │ │ │ │ + adds r4, r5, #5 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf73e0031 │ │ │ │ - adds r2, r1, #4 │ │ │ │ + @ instruction: 0xf78e0031 │ │ │ │ + adds r2, r3, #5 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ mov r7, r1 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r5, [r7, r6, lsl #2] │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r3 │ │ │ │ - bl 43baa8 │ │ │ │ + bl 43baf8 │ │ │ │ ldr r4, [pc, #124] @ (21a0d8 ) │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ ldr r0, [pc, #124] @ (21a0dc ) │ │ │ │ add r4, pc │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ it eq │ │ │ │ addeq r5, #1 │ │ │ │ @@ -240772,41 +240764,41 @@ │ │ │ │ bge.n 21a0ca │ │ │ │ add.w r3, r7, r6, lsl #2 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r9, r6, r2 │ │ │ │ ldr r5, [r3, #4] │ │ │ │ - bl 43baa8 │ │ │ │ + bl 43baf8 │ │ │ │ str.w r5, [sl] │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [r8] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ (21a0e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #24] @ (21a0e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ asrs r2, r0, #17 │ │ │ │ movs r6, r6 │ │ │ │ - subs r2, #206 @ 0xce │ │ │ │ + subs r3, #30 │ │ │ │ movs r2, r5 │ │ │ │ - adds r6, r7, #3 │ │ │ │ + adds r6, r1, #5 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, r0, #4 │ │ │ │ + adds r0, r2, #5 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, r1 │ │ │ │ @@ -240822,90 +240814,90 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 17fd04 │ │ │ │ cbz r1, 21a14a │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 21a12e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 21a10e │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #36] @ (21a19c ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ blx 17eea8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - movs r3, #218 @ 0xda │ │ │ │ + movs r4, #42 @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #308] @ (21a2e8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov sl, r2 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ ldr r1, [pc, #288] @ (21a2ec ) │ │ │ │ mov r5, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #276] @ (21a2f0 ) │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #272] @ (21a2f4 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 21a2ca │ │ │ │ cmp r5, #2 │ │ │ │ ble.n 21a26a │ │ │ │ mov r8, r0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -240944,40 +240936,40 @@ │ │ │ │ ldr r1, [pc, #176] @ (21a304 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 21a234 │ │ │ │ ldr r3, [pc, #156] @ (21a308 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #156] @ (21a30c ) │ │ │ │ ldr r1, [pc, #156] @ (21a310 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 21a264 │ │ │ │ ldr r3, [pc, #140] @ (21a314 ) │ │ │ │ mov.w r2, #608 @ 0x260 │ │ │ │ ldr r4, [pc, #136] @ (21a318 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #136] @ (21a31c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 21a264 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r3, [pc, #112] @ (21a320 ) │ │ │ │ ldr r2, [pc, #116] @ (21a324 ) │ │ │ │ ldr r1, [pc, #116] @ (21a328 ) │ │ │ │ @@ -240985,112 +240977,112 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 21a264 │ │ │ │ ldr r3, [pc, #96] @ (21a32c ) │ │ │ │ mov.w r2, #588 @ 0x24c │ │ │ │ ldr r4, [pc, #92] @ (21a330 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #92] @ (21a334 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 21a264 │ │ │ │ nop │ │ │ │ - movs r3, #156 @ 0x9c │ │ │ │ + movs r3, #236 @ 0xec │ │ │ │ movs r7, r4 │ │ │ │ - stmia r1!, {r4, r6, r7} │ │ │ │ + stmia r2!, {r5} │ │ │ │ movs r6, r4 │ │ │ │ movs r4, #174 @ 0xae │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r7, r7 │ │ │ │ + adds r4, r1, #1 │ │ │ │ movs r6, r4 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4a60031 │ │ │ │ - subs r4, r5, r7 │ │ │ │ + @ instruction: 0xf4f60031 │ │ │ │ + adds r4, r7, #0 │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, r5, r1 │ │ │ │ + subs r6, r7, r2 │ │ │ │ movs r6, r4 │ │ │ │ - eor.w r0, r6, #11599872 @ 0xb10000 │ │ │ │ - subs r0, r5, r6 │ │ │ │ + @ instruction: 0xf4d60031 │ │ │ │ + subs r0, r7, r7 │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, r1, r1 │ │ │ │ + subs r6, r3, r2 │ │ │ │ movs r6, r4 │ │ │ │ - orn r0, r6, #11599872 @ 0xb10000 │ │ │ │ - subs r0, r2, r7 │ │ │ │ + @ instruction: 0xf4b60031 │ │ │ │ + adds r0, r4, #0 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, r6, r0 │ │ │ │ + subs r0, r0, r2 │ │ │ │ movs r6, r4 │ │ │ │ - orr.w r0, r6, #11599872 @ 0xb10000 │ │ │ │ - subs r0, r4, r7 │ │ │ │ + eors.w r0, r6, #11599872 @ 0xb10000 │ │ │ │ + adds r0, r6, #0 │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, r1, r0 │ │ │ │ + subs r6, r3, r1 │ │ │ │ movs r6, r4 │ │ │ │ - bic.w r0, r2, #11599872 @ 0xb10000 │ │ │ │ - subs r4, r2, r4 │ │ │ │ + orns r0, r2, #11599872 @ 0xb10000 │ │ │ │ + subs r4, r4, r5 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, r5, r7 │ │ │ │ + subs r4, r7, r0 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #84] @ (21a39c ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [pc, #84] @ (21a3a0 ) │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 21a368 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43db8c │ │ │ │ - bl 43581c │ │ │ │ + bl 43dbdc │ │ │ │ + bl 43586c │ │ │ │ ldr r1, [pc, #56] @ (21a3a4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldr r3, [pc, #52] @ (21a3a8 ) │ │ │ │ ldr r1, [pc, #52] @ (21a3ac ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [r3, #0] │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 21a38a │ │ │ │ - bl 3221cc │ │ │ │ + bl 32221c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r2, r4, r5 │ │ │ │ + subs r2, r6, r6 │ │ │ │ movs r6, r4 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r0, r5, #31 │ │ │ │ + adds r0, r7, r0 │ │ │ │ movs r3, r5 │ │ │ │ asrs r0, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r5 │ │ │ │ + subs r6, r2, r6 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (21a440 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -241104,15 +241096,15 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ ldr.w r7, [r9, r3] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ blx r6 │ │ │ │ cbnz r0, 21a404 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 21a3dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -241121,17 +241113,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #68] @ (21a44c ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 2f7608 │ │ │ │ + bl 2f7658 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 402a0c │ │ │ │ + bl 402a5c │ │ │ │ ldrd r3, r2, [r4, #4] │ │ │ │ cbz r3, 21a436 │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r8, r8, [r4, #4] │ │ │ │ @@ -241167,42 +241159,42 @@ │ │ │ │ movs r0, #16 │ │ │ │ mov r5, r1 │ │ │ │ blx 17e220 │ │ │ │ ldr r1, [pc, #64] @ (21a4bc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldr r1, [pc, #56] @ (21a4c0 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldr r1, [pc, #44] @ (21a4c4 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 2ee420 │ │ │ │ + bl 2ee470 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - add r4, sp, #544 @ 0x220 │ │ │ │ + add r4, sp, #864 @ 0x360 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r3, {r1, r3, r4, r7} │ │ │ │ + ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - adds r1, #158 @ 0x9e │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ movs r3, r5 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ b.w 213a70 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -241217,15 +241209,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, sp │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3b22f4 │ │ │ │ + bl 3b2344 │ │ │ │ cbz r0, 21a52e │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #68] @ (21a550 ) │ │ │ │ ldr r3, [pc, #64] @ (21a54c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -241240,15 +241232,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbnz r1, 21a536 │ │ │ │ blx 180408 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 21a508 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #172 @ 0xac │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -241258,15 +241250,15 @@ │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 31d17c │ │ │ │ + bl 31d1cc │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -241281,15 +241273,15 @@ │ │ │ │ ldr r4, [pc, #316] @ (21a6d8 ) │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r9, r2 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ bl 1b2084 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 21a6a0 │ │ │ │ ldr r1, [pc, #292] @ (21a6dc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -241301,34 +241293,34 @@ │ │ │ │ bne.n 21a636 │ │ │ │ ldr r2, [pc, #276] @ (21a6e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbz r2, 21a636 │ │ │ │ cbz r3, 21a61a │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f42ec │ │ │ │ + bl 2f433c │ │ │ │ ldr r3, [pc, #264] @ (21a6e4 ) │ │ │ │ ldr r2, [pc, #268] @ (21a6e8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2402 @ 0x962 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f4d74 │ │ │ │ + bl 2f4dc4 │ │ │ │ ldr r3, [pc, #244] @ (21a6ec ) │ │ │ │ ldr r1, [pc, #248] @ (21a6f0 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 43e01c │ │ │ │ + bl 43e06c │ │ │ │ ldr r3, [pc, #236] @ (21a6f4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2b7c48 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 21a67e │ │ │ │ @@ -241342,35 +241334,35 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cbz r3, 21a694 │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f42ec │ │ │ │ + bl 2f433c │ │ │ │ ldr r3, [pc, #184] @ (21a6f8 ) │ │ │ │ ldr r2, [pc, #184] @ (21a6fc ) │ │ │ │ ldr r1, [pc, #188] @ (21a700 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2402 @ 0x962 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f4d74 │ │ │ │ + bl 2f4dc4 │ │ │ │ ldr r3, [pc, #140] @ (21a6ec ) │ │ │ │ ldr r1, [pc, #164] @ (21a704 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 43e01c │ │ │ │ + bl 43e06c │ │ │ │ ldr r3, [pc, #132] @ (21a6f4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2b7c48 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 21a6be │ │ │ │ @@ -241381,70 +241373,70 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #112] @ (21a708 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 21a61a │ │ │ │ ldr r3, [pc, #104] @ (21a70c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #104] @ (21a710 ) │ │ │ │ ldr r1, [pc, #108] @ (21a714 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #2390 @ 0x956 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 21a61a │ │ │ │ negs r0, r0 │ │ │ │ blx 17e884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (21a718 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 21a61a │ │ │ │ nop │ │ │ │ - subs r0, r3, #0 │ │ │ │ + subs r0, r5, #1 │ │ │ │ movs r0, r5 │ │ │ │ movs r0, #234 @ 0xea │ │ │ │ movs r7, r6 │ │ │ │ - add r5, sp, #800 @ 0x320 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ adds r5, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds.w r0, sl, #49 @ 0x31 │ │ │ │ - asrs r0, r5, #27 │ │ │ │ + sbc.w r0, sl, #49 @ 0x31 │ │ │ │ + asrs r0, r7, #28 │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0b40031 │ │ │ │ - asrs r2, r0, #26 │ │ │ │ + add.w r0, r4, #49 @ 0x31 │ │ │ │ + asrs r2, r2, #27 │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, r5, #5 │ │ │ │ + adds r2, r7, #6 │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, r0 │ │ │ │ + adds r0, r0, r2 │ │ │ │ movs r6, r4 │ │ │ │ - orrs.w r0, r0, #49 @ 0x31 │ │ │ │ - bvc.n 21a6d0 │ │ │ │ + @ instruction: 0xf0a00031 │ │ │ │ + bhi.n 21a770 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r3, #24 │ │ │ │ + asrs r0, r5, #25 │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, r2, r0 │ │ │ │ + adds r6, r4, r1 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -241455,23 +241447,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 3b5de4 │ │ │ │ + b.w 3b5e34 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #56] @ (21a79c ) │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 21a78c │ │ │ │ ldr r5, [pc, #52] @ (21a7a0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #1888 @ 0x760 │ │ │ │ add.w r5, r5, #2048 @ 0x800 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -241485,15 +241477,15 @@ │ │ │ │ bne.n 21a778 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r1, sp, #664 @ 0x298 │ │ │ │ + add r1, sp, #984 @ 0x3d8 │ │ │ │ movs r1, r5 │ │ │ │ lsrs r2, r6, #20 │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241502,15 +241494,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (21a808 ) │ │ │ │ mov r0, r1 │ │ │ │ add r4, pc │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r3 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 21a7de │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -241519,30 +241511,30 @@ │ │ │ │ ldr r3, [pc, #44] @ (21a80c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #44] @ (21a810 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [r7, #20] │ │ │ │ + str r2, [r1, #28] │ │ │ │ movs r2, r5 │ │ │ │ subs r6, r2, #3 │ │ │ │ movs r7, r6 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #250 @ 0xfa │ │ │ │ + adds r6, #74 @ 0x4a │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -241563,46 +241555,46 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 17fe94 │ │ │ │ ldr r1, [pc, #264] @ (21a958 ) │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21a8ea │ │ │ │ ldr r2, [pc, #252] @ (21a95c ) │ │ │ │ movs r1, #32 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ blx 17fba0 │ │ │ │ ldr r0, [pc, #240] @ (21a960 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r3, [pc, #236] @ (21a964 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #20 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 43e0e8 │ │ │ │ + bl 43e138 │ │ │ │ ldr r3, [pc, #228] @ (21a968 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [pc, #228] @ (21a96c ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr r1, [pc, #216] @ (21a970 ) │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr r1, [pc, #208] @ (21a974 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21a922 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -241640,29 +241632,29 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ mov r1, r3 │ │ │ │ blx 17fdfc <__snprintf_chk@plt> │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 3b15f8 │ │ │ │ + bl 3b1648 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21a86c │ │ │ │ ldr r0, [pc, #116] @ (21a988 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r1, [pc, #104] @ (21a98c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 43de78 │ │ │ │ + bl 43dec8 │ │ │ │ b.n 21a8b6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (21a990 ) │ │ │ │ movw r2, #1271 @ 0x4f7 │ │ │ │ ldr r1, [pc, #84] @ (21a994 ) │ │ │ │ ldr r0, [pc, #88] @ (21a998 ) │ │ │ │ add r3, pc │ │ │ │ @@ -241672,71 +241664,71 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ subs r2, r4, #1 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #1 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r4, r4, #27 │ │ │ │ + asrs r4, r6, #28 │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r7, #34 @ 0x22 │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r2, [r4, r7] │ │ │ │ + ldr r2, [r6, r0] │ │ │ │ movs r1, r5 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 21aecc │ │ │ │ + b.n 21af6c │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r6, [r3, #29] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r6, #6] │ │ │ │ + strh r6, [r0, #10] │ │ │ │ movs r4, r5 │ │ │ │ adds r2, #36 @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r2, #7 │ │ │ │ movs r7, r6 │ │ │ │ adds r1, #236 @ 0xec │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r1, #25 │ │ │ │ + asrs r4, r3, #26 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r2, r0, #25 │ │ │ │ + asrs r2, r2, #26 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb62e │ │ │ │ + @ instruction: 0xb67e │ │ │ │ movs r6, r4 │ │ │ │ - ldc 0, cr0, [r8, #196]! @ 0xc4 │ │ │ │ - asrs r6, r0, #14 │ │ │ │ + mcr 0, 0, r0, cr8, cr1, {1} │ │ │ │ + asrs r6, r2, #15 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r2, r4, #24 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ movs r6, r4 │ │ │ │ ldr r3, [pc, #96] @ (21aa00 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #4 │ │ │ │ ldr.w r0, [r3, #2056] @ 0x808 │ │ │ │ cbz r0, 21a9f4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f3858 │ │ │ │ + bl 2f38a8 │ │ │ │ cbz r0, 21a9d2 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #2060] @ 0x80c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21a9c4 │ │ │ │ - bl 2f3858 │ │ │ │ + bl 2f38a8 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -241833,39 +241825,39 @@ │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r2, r4, #10 │ │ │ │ + asrs r2, r6, #11 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r1, #21 │ │ │ │ + asrs r6, r3, #22 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r1, #21 │ │ │ │ + asrs r0, r3, #22 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r2, r2, #21 │ │ │ │ + asrs r2, r4, #22 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r3, #21 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r4, #21 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r4, #21 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r4, #21 │ │ │ │ + asrs r4, r6, #22 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r5, #21 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r6, #21 │ │ │ │ + asrs r0, r0, #23 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r6, #21 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r5, #21 │ │ │ │ + asrs r0, r7, #22 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 21aa04 │ │ │ │ @@ -241882,15 +241874,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r6, r1, #6 │ │ │ │ + asrs r6, r3, #7 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ (21aba4 ) │ │ │ │ @@ -241907,23 +241899,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f568c │ │ │ │ + bl 2f56dc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - adds r2, r1, r1 │ │ │ │ + adds r2, r3, r2 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r0, [pc, #3256] @ 21b870 │ │ │ │ ldr.w r4, [pc, #3256] @ 21b874 │ │ │ │ @@ -241933,550 +241925,550 @@ │ │ │ │ blx 180318 │ │ │ │ ldr.w r1, [pc, #3244] @ 21b878 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ add r1, pc │ │ │ │ blx 1800e4 <__printf_chk@plt+0x4> │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b32c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bf02 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21beec │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bed4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bebe │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bea8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21be90 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21be78 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21be60 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21be4a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21be34 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21be1e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21be06 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bdee │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bdd8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bdc2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bdac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bd94 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bd7c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bd64 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bd4c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bd36 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bd2a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bd1e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bd08 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bcf2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bcdc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bcc6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bcae │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bc96 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bc80 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bc6a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bc54 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bc3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bc26 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bc10 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bc04 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bbf8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bbe2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bbcc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bbc0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bbb4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bb9c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bb86 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bb6c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bb54 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bb3c │ │ │ │ mov.w r0, #2320 @ 0x910 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bb24 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bb0a │ │ │ │ movs r0, #8 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bafc │ │ │ │ movs r0, #8 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21baee │ │ │ │ movs r0, #8 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21bad4 │ │ │ │ movs r0, #8 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21baba │ │ │ │ movs r0, #8 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21baa0 │ │ │ │ movs r0, #10 │ │ │ │ movt r0, #136 @ 0x88 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21ba84 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21ba76 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21ba68 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21ba4c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21ba30 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21ba14 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21ba06 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b9f8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b9dc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b9ce │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b9c0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b9a4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b996 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b988 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b858 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b842 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b82c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b816 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b800 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b7ea │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b7d6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b7cc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b7c2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b7ac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b798 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b784 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b770 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b75c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b748 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b734 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b720 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b70c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b6f8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b6e4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b6d0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b6ba │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b6a6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b692 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b67e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b66a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b656 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b642 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b62e │ │ │ │ movw r0, #906 @ 0x38a │ │ │ │ movt r0, #8 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b61a │ │ │ │ movs r0, #10 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b606 │ │ │ │ movs r0, #10 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b5f2 │ │ │ │ movs r0, #10 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b5de │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b5ca │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b5b6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b5a0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b58c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b578 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b564 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b550 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b53a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b526 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b512 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b4fc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b4e8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b4d4 │ │ │ │ mov.w r0, #2304 @ 0x900 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b4be │ │ │ │ movw r0, #4242 @ 0x1092 │ │ │ │ movt r0, #8 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b4a8 │ │ │ │ movw r0, #4242 @ 0x1092 │ │ │ │ movt r0, #8 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b492 │ │ │ │ movs r0, #2 │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b47a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b460 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b448 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b430 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b418 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b400 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21b3e6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b3cc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b3b2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b39a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b382 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cbnz r0, 21b36a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cbnz r0, 21b35e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cbnz r0, 21b352 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cbnz r0, 21b338 │ │ │ │ ldr.w r0, [pc, #1372] @ 21b87c │ │ │ │ add r0, pc │ │ │ │ blx 17e9e4 │ │ │ │ movs r0, #0 │ │ │ │ blx 180408 │ │ │ │ ldr.w r0, [pc, #1360] @ 21b880 │ │ │ │ @@ -243036,153 +243028,153 @@ │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx 17dfa4 │ │ │ │ b.w 21afae │ │ │ │ nop │ │ │ │ - asrs r2, r7, #17 │ │ │ │ + asrs r2, r1, #19 │ │ │ │ movs r6, r4 │ │ │ │ subs r0, r2, r3 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r2, r4, #19 │ │ │ │ + asrs r2, r6, #20 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #400] @ 0x190 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r4, #23 │ │ │ │ + lsrs r4, r6, #24 │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #840] @ 0x348 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [sp, #664] @ 0x298 │ │ │ │ + ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + ldr r2, [r4, #4] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r1, [sp, #616] @ 0x268 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r1, [sp, #264] @ 0x108 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #720] @ 0x2d0 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [sp, #136] @ 0x88 │ │ │ │ + str r6, [sp, #456] @ 0x1c8 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [sp, #288] @ 0x120 │ │ │ │ + str r4, [sp, #608] @ 0x260 │ │ │ │ movs r6, r4 │ │ │ │ - str r3, [sp, #912] @ 0x390 │ │ │ │ + str r4, [sp, #208] @ 0xd0 │ │ │ │ movs r6, r4 │ │ │ │ - str r3, [sp, #416] @ 0x1a0 │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ + movs r6, r4 │ │ │ │ + str r3, [sp, #272] @ 0x110 │ │ │ │ movs r6, r4 │ │ │ │ str r2, [sp, #976] @ 0x3d0 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #656] @ 0x290 │ │ │ │ + ldrh r2, [r4, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r2, #54] @ 0x36 │ │ │ │ + ldrh r2, [r5, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r3, #52] @ 0x34 │ │ │ │ + ldrh r4, [r7, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r5, #46] @ 0x2e │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r6, #44] @ 0x2c │ │ │ │ + ldrh r4, [r4, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r2, #42] @ 0x2a │ │ │ │ + ldrh r0, [r4, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r2, #40] @ 0x28 │ │ │ │ + ldrh r0, [r3, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r1, #38] @ 0x26 │ │ │ │ + ldrh r6, [r1, #20] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r7, #16] │ │ │ │ + ldrh r6, [r6, #16] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r4, #14] │ │ │ │ + ldrh r6, [r3, #12] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r1, #10] │ │ │ │ + ldrh r0, [r2, #0] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r0, #62] @ 0x3e │ │ │ │ + strh r4, [r2, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r0, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r6, #52] @ 0x34 │ │ │ │ + strh r0, [r7, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + strh r0, [r1, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r7, #46] @ 0x2e │ │ │ │ + strh r2, [r0, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r6, #32] │ │ │ │ + strh r6, [r0, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r6, #30] │ │ │ │ + strh r6, [r0, #32] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r6, #28] │ │ │ │ + strh r2, [r0, #26] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r6, #22] │ │ │ │ + strh r6, [r0, #22] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r6, #18] │ │ │ │ + strh r2, [r0, #20] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r6, [r6, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r4, #14] │ │ │ │ + strh r2, [r3, #14] │ │ │ │ movs r6, r4 │ │ │ │ strh r2, [r1, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r7, #8] │ │ │ │ + strh r6, [r2, #8] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r0, #6] │ │ │ │ + strh r2, [r1, #6] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r7, #2] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r1, #0] │ │ │ │ + strh r6, [r2, #0] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r0, #31] │ │ │ │ + ldrb r2, [r6, #28] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r4, #27] │ │ │ │ + ldrb r4, [r2, #24] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r0, #23] │ │ │ │ + ldrb r4, [r7, #22] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r5, #21] │ │ │ │ + ldrb r4, [r3, #21] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r1, #20] │ │ │ │ + ldrb r0, [r4, #20] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r2, #19] │ │ │ │ + ldrb r0, [r1, #19] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r7, #17] │ │ │ │ + ldrb r4, [r6, #17] │ │ │ │ movs r6, r4 │ │ │ │ ldrb r4, [r4, #16] │ │ │ │ movs r6, r4 │ │ │ │ ldrb r4, [r2, #15] │ │ │ │ movs r6, r4 │ │ │ │ ldrb r4, [r0, #14] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r6, #12] │ │ │ │ - movs r6, r4 │ │ │ │ - ldrb r4, [r3, #11] │ │ │ │ + ldrb r4, [r5, #12] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r3, #11] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r5, #6] │ │ │ │ + ldrb r4, [r7, #7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r6, #1] │ │ │ │ + ldrb r2, [r0, #3] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r1, #1] │ │ │ │ + ldrb r4, [r3, #2] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r4, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r7, #31] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r7, #30] │ │ │ │ + ldrb r2, [r1, #0] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r5, #29] │ │ │ │ + strb r4, [r7, #30] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r4, #28] │ │ │ │ + strb r2, [r6, #29] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r3, #27] │ │ │ │ + strb r4, [r5, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r1, #26] │ │ │ │ + strb r6, [r3, #27] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r1, #25] │ │ │ │ + strb r0, [r3, #26] │ │ │ │ movs r6, r4 │ │ │ │ ldr.w r0, [pc, #1420] @ 21bf18 │ │ │ │ add r0, pc │ │ │ │ blx 17e9e4 │ │ │ │ b.w 21afa0 │ │ │ │ ldr.w r0, [pc, #1412] @ 21bf1c │ │ │ │ add r0, pc │ │ │ │ @@ -243699,149 +243691,149 @@ │ │ │ │ ldr r0, [pc, #284] @ (21c024 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx 17dfa4 │ │ │ │ b.w 21abf4 │ │ │ │ - strb r4, [r7, #19] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r3, #28] │ │ │ │ + str r2, [r5, #32] │ │ │ │ movs r0, r5 │ │ │ │ movs r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #12] │ │ │ │ + strb r6, [r1, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r3, #12] │ │ │ │ + strb r0, [r5, #13] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r4, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [r7, #60] @ 0x3c │ │ │ │ + ldr r2, [r1, #68] @ 0x44 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r1, #60] @ 0x3c │ │ │ │ + ldr r4, [r3, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r5, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r3, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0x478e │ │ │ │ + @ instruction: 0x47de │ │ │ │ movs r6, r4 │ │ │ │ - bx sp │ │ │ │ + blx r7 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r7, #12] │ │ │ │ + str r2, [r1, #20] │ │ │ │ movs r0, r5 │ │ │ │ - sbcs r6, r1 │ │ │ │ + rors r6, r3 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r7 │ │ │ │ + asrs r0, r1 │ │ │ │ movs r6, r4 │ │ │ │ - eors r2, r3 │ │ │ │ + lsls r2, r5 │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #240 @ 0xf0 │ │ │ │ + eors r0, r0 │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #202 @ 0xca │ │ │ │ + ands r2, r3 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r6, #4] │ │ │ │ + str r4, [r0, #12] │ │ │ │ movs r0, r5 │ │ │ │ - subs r7, #110 @ 0x6e │ │ │ │ + subs r7, #190 @ 0xbe │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #22 │ │ │ │ + subs r7, #102 @ 0x66 │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r7, #38 @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, #94 @ 0x5e │ │ │ │ + subs r6, #174 @ 0xae │ │ │ │ movs r6, r4 │ │ │ │ - subs r1, #252 @ 0xfc │ │ │ │ + subs r2, #76 @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - subs r1, #150 @ 0x96 │ │ │ │ + subs r1, #230 @ 0xe6 │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #214 @ 0xd6 │ │ │ │ + adds r7, #38 @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #178 @ 0xb2 │ │ │ │ + adds r7, #2 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + str r2, [r0, #0] │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, #88 @ 0x58 │ │ │ │ + adds r6, #168 @ 0xa8 │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #238 @ 0xee │ │ │ │ + adds r6, #62 @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #194 @ 0xc2 │ │ │ │ + adds r6, #18 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r6, [r5, r5] │ │ │ │ + ldrsh r6, [r7, r6] │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, #168 @ 0xa8 │ │ │ │ + adds r4, #248 @ 0xf8 │ │ │ │ movs r6, r4 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #226 @ 0xe2 │ │ │ │ movs r6, r4 │ │ │ │ - adds r1, #70 @ 0x46 │ │ │ │ + adds r1, #150 @ 0x96 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #232 @ 0xe8 │ │ │ │ + adds r1, #56 @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + adds r0, #234 @ 0xea │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #72 @ 0x48 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r5, #124 @ 0x7c │ │ │ │ + cmp r5, #204 @ 0xcc │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, #32 │ │ │ │ + cmp r4, #112 @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r3, #222 @ 0xde │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - cmp r3, #148 @ 0x94 │ │ │ │ + cmp r3, #228 @ 0xe4 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r3, #74 @ 0x4a │ │ │ │ + cmp r3, #154 @ 0x9a │ │ │ │ movs r6, r4 │ │ │ │ - cmp r2, #252 @ 0xfc │ │ │ │ + cmp r3, #76 @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - cmp r2, #212 @ 0xd4 │ │ │ │ + cmp r3, #36 @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r0, [r1, r1] │ │ │ │ + ldrsh r0, [r3, r2] │ │ │ │ movs r0, r5 │ │ │ │ - cmp r2, #110 @ 0x6e │ │ │ │ + cmp r2, #190 @ 0xbe │ │ │ │ movs r6, r4 │ │ │ │ - cmp r0, #254 @ 0xfe │ │ │ │ + cmp r1, #78 @ 0x4e │ │ │ │ movs r6, r4 │ │ │ │ - movs r7, #210 @ 0xd2 │ │ │ │ + cmp r0, #34 @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, r0, #2 │ │ │ │ + subs r2, r2, #3 │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, r0, #2 │ │ │ │ + adds r2, r2, #3 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, r5, #0 │ │ │ │ + adds r0, r7, #1 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, r2, r7 │ │ │ │ + adds r2, r4, #0 │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, r0, r6 │ │ │ │ + subs r4, r2, r7 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, r3, r0 │ │ │ │ + subs r0, r5, r1 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, r2, r0 │ │ │ │ + adds r4, r4, r1 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r5, #29 │ │ │ │ + asrs r6, r7, #30 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r0, #27 │ │ │ │ + asrs r4, r2, #28 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r6, #26 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r2, r7, #15 │ │ │ │ + asrs r2, r1, #17 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r6, #21 │ │ │ │ + lsrs r2, r0, #23 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r0, #5 │ │ │ │ + lsrs r6, r2, #6 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r7, #3 │ │ │ │ + lsrs r4, r1, #5 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r4, #2 │ │ │ │ + lsrs r6, r6, #3 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r7, #11 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r4, #9 │ │ │ │ + lsls r0, r6, #10 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ + lsls r6, r5, #9 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (21c0bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -243855,82 +243847,82 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 31cf24 │ │ │ │ + bl 31cf74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21c03e │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 31cca0 │ │ │ │ + bl 31ccf0 │ │ │ │ mov r7, r0 │ │ │ │ cbnz r6, 21c096 │ │ │ │ ldr r3, [pc, #76] @ (21c0c0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 31d17c │ │ │ │ + bl 31d1cc │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r0, #16] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #44] @ (21c0c4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldr r3, [pc, #28] @ (21c0c0 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21c074 │ │ │ │ ldr r2, [pc, #28] @ (21c0c8 ) │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 21c074 │ │ │ │ nop │ │ │ │ lsls r2, r3, #25 │ │ │ │ movs r7, r6 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #624] @ (21c338 ) │ │ │ │ + ldr r0, [pc, #944] @ (21c478 ) │ │ │ │ movs r2, r5 │ │ │ │ - adds r0, r6, #4 │ │ │ │ + adds r0, r0, #6 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #460] @ (21c2ac ) │ │ │ │ sub sp, #28 │ │ │ │ mov r6, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ - bl 42c560 │ │ │ │ + bl 42c5b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21c15e │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #45 @ 0x2d │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c578 │ │ │ │ + bl 42c5c8 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r7, r4 │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 17eaa0 │ │ │ │ cbz r0, 21c156 │ │ │ │ @@ -243944,118 +243936,118 @@ │ │ │ │ it eq │ │ │ │ strbeq.w r8, [r2] │ │ │ │ ldrb.w r3, [r2, #1]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21c11a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c188 │ │ │ │ + bl 42c1d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21c258 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ cbz r2, 21c144 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42bf60 │ │ │ │ + bl 42bfb0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ - bl 42c68c │ │ │ │ + bl 42c6dc │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21c0f4 │ │ │ │ ldr r4, [pc, #336] @ (21c2b0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ cbz r0, 21c17e │ │ │ │ blx 1805c4 │ │ │ │ ldr r3, [pc, #320] @ (21c2b4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c68c │ │ │ │ + bl 42c6dc │ │ │ │ ldr r4, [pc, #312] @ (21c2b8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ cbz r0, 21c1a2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ (21c2bc ) │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2f313c │ │ │ │ + bl 2f318c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c68c │ │ │ │ + bl 42c6dc │ │ │ │ ldr r4, [pc, #284] @ (21c2c0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ cbz r0, 21c1c6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ (21c2c4 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2f313c │ │ │ │ + bl 2f318c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c68c │ │ │ │ + bl 42c6dc │ │ │ │ ldr r4, [pc, #256] @ (21c2c8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 21c1fa │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #240] @ (21c2cc ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 2f313c │ │ │ │ + bl 2f318c │ │ │ │ ldr r0, [pc, #232] @ (21c2d0 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ mov r2, r5 │ │ │ │ - bl 2f313c │ │ │ │ + bl 2f318c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c68c │ │ │ │ + bl 42c6dc │ │ │ │ ldr r4, [pc, #216] @ (21c2d4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ cbz r0, 21c220 │ │ │ │ ldr r5, [pc, #204] @ (21c2d8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21c298 │ │ │ │ blx 1805c4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c68c │ │ │ │ + bl 42c6dc │ │ │ │ ldr r1, [pc, #184] @ (21c2dc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 42c0f8 │ │ │ │ + bl 42c148 │ │ │ │ cbz r0, 21c242 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 21c2a6 │ │ │ │ cmp r3, #4 │ │ │ │ it ne │ │ │ │ @@ -244084,70 +244076,70 @@ │ │ │ │ ldr r2, [r7, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #124] @ (21c2f0 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1735 @ 0x6c7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ b.n 21c15e │ │ │ │ ldr r1, [pc, #104] @ (21c2f4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 42c188 │ │ │ │ + bl 42c1d8 │ │ │ │ subs r3, r0, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ b.n 21c23c │ │ │ │ ldr r0, [pc, #92] @ (21c2f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ bl 180c7c │ │ │ │ nop │ │ │ │ lsls r2, r6, #22 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r2, r2, #9 │ │ │ │ + lsls r2, r4, #10 │ │ │ │ movs r0, r5 │ │ │ │ adds r0, r5, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r0, #50] @ 0x32 │ │ │ │ + ldrh r4, [r2, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r7, #48] @ 0x30 │ │ │ │ + ldrh r6, [r1, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r7, #48] @ 0x30 │ │ │ │ + ldrh r4, [r1, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r0, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r2, #48] @ 0x30 │ │ │ │ + ldrh r6, [r4, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r4, #48] @ 0x30 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - eors r6, r7 │ │ │ │ + lsrs r6, r1 │ │ │ │ movs r5, r4 │ │ │ │ adds r2, r2, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 21c108 │ │ │ │ + b.n 21c1a8 │ │ │ │ movs r6, r4 │ │ │ │ adds r6, r3, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 21c220 │ │ │ │ + bmi.n 21c2c0 │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xfa600025 │ │ │ │ - ldrh r4, [r6, #40] @ 0x28 │ │ │ │ + @ instruction: 0xfab00025 │ │ │ │ + ldrh r4, [r0, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r0, #44] @ 0x2c │ │ │ │ + ldrh r2, [r2, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #268] @ (21c418 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -244176,15 +244168,15 @@ │ │ │ │ beq.n 21c32c │ │ │ │ ldr r1, [pc, #224] @ (21c428 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cbz r0, 21c392 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ bne.n 21c408 │ │ │ │ adds r0, #1 │ │ │ │ bl 1c8960 │ │ │ │ @@ -244213,21 +244205,21 @@ │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #156] @ (21c438 ) │ │ │ │ ldr r4, [r5, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r4 │ │ │ │ - bl 428c94 │ │ │ │ + bl 428ce4 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r7, r0 │ │ │ │ - bl 420eb0 │ │ │ │ - bl 424e7c │ │ │ │ + bl 420f00 │ │ │ │ + bl 424ecc │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ ldr.w lr, [pc, #128] @ 21c43c │ │ │ │ mov r6, r0 │ │ │ │ add lr, pc │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r4, lr, #32 │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ @@ -244237,79 +244229,79 @@ │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ add.w r1, lr, #32 │ │ │ │ ldr.w lr, [pc, #96] @ 21c440 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r5, lr] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 420d40 │ │ │ │ + bl 420d90 │ │ │ │ mov r0, r6 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 41c5d8 │ │ │ │ + bl 41c628 │ │ │ │ mov r0, r7 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ b.n 21c36e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (21c444 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ nop │ │ │ │ lsls r2, r0, #14 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #13 │ │ │ │ movs r7, r6 │ │ │ │ - add r1, sp, #440 @ 0x1b8 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2l 0, cr0, [r4, #168] @ 0xa8 │ │ │ │ + cdp2 0, 2, cr0, cr4, cr10, {1} │ │ │ │ asrs r6, r6, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r2, r4, #12 │ │ │ │ movs r7, r6 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #616] @ 0x268 │ │ │ │ + ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r3, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #34] @ 0x22 │ │ │ │ + ldrh r6, [r4, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #96] @ (21c4bc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 42bf2c │ │ │ │ + bl 42bf7c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ cbz r2, 21c470 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42bf60 │ │ │ │ + bl 42bfb0 │ │ │ │ ldr r3, [pc, #68] @ (21c4c0 ) │ │ │ │ ldr r2, [pc, #72] @ (21c4c4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43f1b8 │ │ │ │ + bl 43f208 │ │ │ │ cbz r4, 21c496 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 21c4b6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cbz r3, 21c4aa │ │ │ │ add sp, #8 │ │ │ │ @@ -244319,15 +244311,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 42d66c │ │ │ │ + b.w 42d6bc │ │ │ │ bl 180cac │ │ │ │ nop │ │ │ │ lsls r0, r6, #8 │ │ │ │ movs r7, r6 │ │ │ │ asrs r6, r3, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ @@ -244344,21 +244336,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 43e8ec │ │ │ │ + bl 43e93c │ │ │ │ movs r1, #0 │ │ │ │ add r2, sp, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 40b21c │ │ │ │ + bl 40b26c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 21c510 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 21c562 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #4] │ │ │ │ cbz r3, 21c558 │ │ │ │ @@ -244368,15 +244360,15 @@ │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cbz r3, 21c550 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 21c52a │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #68] @ (21c570 ) │ │ │ │ ldr r3, [pc, #60] @ (21c56c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -244387,17 +244379,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.n 21c51c │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.n 21c510 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180cac │ │ │ │ nop │ │ │ │ lsls r2, r6, #6 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -244424,20 +244416,20 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ mov.w r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (21c628 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add.w r2, sp, #11 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43f6a8 │ │ │ │ + bl 43f6f8 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbz r3, 21c5cc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ - bl 43d7b4 │ │ │ │ + bl 43d804 │ │ │ │ mov r0, r4 │ │ │ │ blx 180408 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 21c448 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ @@ -244461,15 +244453,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r1 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.n 21c5e4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180cac │ │ │ │ lsls r0, r1, #4 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -244500,15 +244492,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bl 219ca0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21c6e2 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42f974 │ │ │ │ + bl 42f9c4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 21c6b6 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r1, r2, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.w 21c818 │ │ │ │ @@ -244522,15 +244514,15 @@ │ │ │ │ ldr r1, [pc, #412] @ (21c830 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2311 @ 0x907 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21c814 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21c754 │ │ │ │ @@ -244562,75 +244554,75 @@ │ │ │ │ bne.n 21c7f6 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 43c2a4 │ │ │ │ + b.w 43c2f4 │ │ │ │ ldr r1, [pc, #304] @ (21c83c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r0, 21c774 │ │ │ │ mov r0, r4 │ │ │ │ - bl 428c1c │ │ │ │ + bl 428c6c │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #12 │ │ │ │ blx 17e220 │ │ │ │ ldr r3, [pc, #280] @ (21c840 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 407488 │ │ │ │ + bl 4074d8 │ │ │ │ ldr r3, [pc, #268] @ (21c844 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w ip, r2, #4 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ str r2, [r1, #0] │ │ │ │ str.w ip, [r3, #4] │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ b.n 21c6a6 │ │ │ │ ldr r2, [pc, #240] @ (21c848 ) │ │ │ │ ldr r3, [pc, #200] @ (21c820 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 21c7f6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 42d66c │ │ │ │ + b.w 42d6bc │ │ │ │ ldr r1, [pc, #212] @ (21c84c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ mov r1, r0 │ │ │ │ cbnz r0, 21c7a2 │ │ │ │ mov r0, r4 │ │ │ │ strd r1, r1, [sp, #12] │ │ │ │ - bl 428c1c │ │ │ │ + bl 428c6c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 415e78 │ │ │ │ + bl 415ec8 │ │ │ │ cbnz r0, 21c7e2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ b.n 21c6a6 │ │ │ │ ldr r1, [pc, #172] @ (21c850 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cbz r0, 21c7d2 │ │ │ │ ldr r1, [pc, #164] @ (21c854 ) │ │ │ │ @@ -244649,15 +244641,15 @@ │ │ │ │ bl 21c448 │ │ │ │ b.n 21c6a6 │ │ │ │ ldr r3, [pc, #140] @ (21c860 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 43f1b8 │ │ │ │ + bl 43f208 │ │ │ │ b.n 21c6a6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 20f4d4 │ │ │ │ b.n 21c79a │ │ │ │ ldr r0, [pc, #120] @ (21c864 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ @@ -244678,43 +244670,43 @@ │ │ │ │ bl 180c7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r7 │ │ │ │ movs r7, r6 │ │ │ │ - beq.n 21c8f4 │ │ │ │ + beq.n 21c794 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r2, [r7, #14] │ │ │ │ + ldrh r2, [r1, #18] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf62c0025 │ │ │ │ + @ instruction: 0xf67c0025 │ │ │ │ vshr.u16 d16, d22, #6 │ │ │ │ vshr.u32 d0, d22, #18 │ │ │ │ - ldrh r4, [r6, r2] │ │ │ │ + ldrh r4, [r0, r4] │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #944] @ (21cbf8 ) │ │ │ │ movs r7, r6 │ │ │ │ vqadd.u64 d0, d12, d22 │ │ │ │ - lsls r4, r4, #4 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r2, #24] │ │ │ │ + strb r6, [r4, #25] │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf4ee0025 │ │ │ │ - @ instruction: 0xf4ee0025 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + @ instruction: 0xf53e0025 │ │ │ │ + @ instruction: 0xf53e0025 │ │ │ │ + subs r6, #146 @ 0x92 │ │ │ │ movs r5, r4 │ │ │ │ asrs r4, r0, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #78 @ 0x4e │ │ │ │ + subs r6, #158 @ 0x9e │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r6} │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf4c00025 │ │ │ │ + adds.w r0, r0, #10813440 @ 0xa50000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #904] @ (21cc0c ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #904] @ (21cc10 ) │ │ │ │ @@ -244725,25 +244717,25 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #888] @ (21cc1c ) │ │ │ │ ldr r2, [pc, #888] @ (21cc20 ) │ │ │ │ ldr r1, [pc, #892] @ (21cc24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #876] @ (21cc28 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #876] @ (21cc2c ) │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r7, r3] │ │ │ │ adds r0, #8 │ │ │ │ mov r1, r6 │ │ │ │ @@ -244759,114 +244751,114 @@ │ │ │ │ ldr r1, [pc, #852] @ (21cc34 ) │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r0, [pc, #852] @ (21cc38 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 2f63f0 │ │ │ │ + bl 2f6440 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21cb5a │ │ │ │ - bl 31ce10 │ │ │ │ + bl 31ce60 │ │ │ │ ldr r3, [pc, #828] @ (21cc3c ) │ │ │ │ ldr r4, [r7, r3] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 225570 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21cacc │ │ │ │ bl 1d95e8 │ │ │ │ ldr r0, [pc, #812] @ (21cc40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ mov r4, r0 │ │ │ │ bl 1fad38 │ │ │ │ ldr r1, [pc, #804] @ (21cc44 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 1e89a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21caea │ │ │ │ ldr r0, [pc, #780] @ (21cc48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [pc, #776] @ (21cc4c ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldr r3, [pc, #768] @ (21cc50 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #16] │ │ │ │ cbz r4, 21c980 │ │ │ │ mov.w r8, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 43b954 │ │ │ │ + bl 43b9a4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 23cc40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21cbf6 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 43b9b8 │ │ │ │ + bl 43ba08 │ │ │ │ ldr r4, [r4, #20] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21c958 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r3, [pc, #716] @ (21cc54 ) │ │ │ │ ldr r2, [pc, #720] @ (21cc58 ) │ │ │ │ ldr r1, [pc, #720] @ (21cc5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ - bl 31ce10 │ │ │ │ + bl 31ce60 │ │ │ │ ldr r3, [pc, #700] @ (21cc60 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbnz r2, 21c9bc │ │ │ │ ldr r2, [pc, #696] @ (21cc64 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 21cac6 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21cac6 │ │ │ │ - bl 2ee4c0 │ │ │ │ + bl 2ee510 │ │ │ │ bl 1e9358 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cbz r0, 21c9d0 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21cbd0 │ │ │ │ ldr r3, [pc, #660] @ (21cc68 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cbz r4, 21c9fc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #4 │ │ │ │ bne.n 21c9f6 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 43b954 │ │ │ │ + bl 43b9a4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 1d87c4 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 43b9b8 │ │ │ │ + bl 43ba08 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21c9d8 │ │ │ │ ldr r3, [pc, #620] @ (21cc6c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 21ca18 │ │ │ │ @@ -244954,20 +244946,20 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 17e524 │ │ │ │ b.n 21ca60 │ │ │ │ bl 279f50 │ │ │ │ b.n 21c9bc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 22557c │ │ │ │ - bl 3227fc │ │ │ │ + bl 32284c │ │ │ │ cmp r0, #0 │ │ │ │ bge.w 21c90c │ │ │ │ ldr r0, [pc, #432] @ (21cc90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r3, [pc, #424] @ (21cc94 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cbnz r4, 21cafc │ │ │ │ b.n 21c938 │ │ │ │ @@ -244975,26 +244967,26 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 21c938 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21caf4 │ │ │ │ add.w r8, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43b954 │ │ │ │ + bl 43b9a4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldr.w r9, [r4, #4] │ │ │ │ bl 1e89a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21cba4 │ │ │ │ mov r0, r9 │ │ │ │ bl 20a070 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21cb84 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43b9b8 │ │ │ │ + bl 43ba08 │ │ │ │ b.n 21caf4 │ │ │ │ bl 289a78 │ │ │ │ b.n 21ca48 │ │ │ │ ldr r3, [pc, #328] @ (21cc7c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245021,59 +245013,59 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 1801bc <__fprintf_chk@plt+0x4> │ │ │ │ blx 180258 │ │ │ │ ldr r0, [pc, #296] @ (21cca4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 21ca18 │ │ │ │ ldr r3, [pc, #288] @ (21cca8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #288] @ (21ccac ) │ │ │ │ ldr r1, [pc, #292] @ (21ccb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #828 @ 0x33c │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 21cb24 │ │ │ │ ldr r3, [pc, #268] @ (21ccb4 ) │ │ │ │ ldr r2, [pc, #272] @ (21ccb8 ) │ │ │ │ ldr r1, [pc, #272] @ (21ccbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #825 @ 0x339 │ │ │ │ blx 17e238 │ │ │ │ ldr r1, [pc, #256] @ (21ccc0 ) │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ - bl 43b4d8 │ │ │ │ + bl 43b528 │ │ │ │ mov r0, r6 │ │ │ │ blx 180408 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r3, [pc, #236] @ (21ccc4 ) │ │ │ │ ldr r2, [pc, #240] @ (21ccc8 ) │ │ │ │ ldr r1, [pc, #240] @ (21cccc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r3, [pc, #216] @ (21ccd0 ) │ │ │ │ movw r2, #2754 @ 0xac2 │ │ │ │ ldr r1, [pc, #212] @ (21ccd4 ) │ │ │ │ ldr r0, [pc, #216] @ (21ccd8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -245083,45 +245075,45 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ mcr2 0, 0, r0, cr12, cr6, {1} │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 0, r0, cr6, cr6, {1} │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6!, {r5, r7} │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [r7, #116] @ 0x74 │ │ │ │ + ldr r2, [r1, #124] @ 0x7c │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r1, #20] │ │ │ │ + strb r6, [r3, #21] │ │ │ │ movs r4, r4 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #424] @ (21cdd8 ) │ │ │ │ movs r7, r6 │ │ │ │ asrs r4, r1, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r4, #62] @ 0x3e │ │ │ │ + ldrh r2, [r6, #0] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r1, r2] │ │ │ │ + strh r0, [r3, r3] │ │ │ │ movs r0, r5 │ │ │ │ movs r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #776] @ (21cf4c ) │ │ │ │ + ldr r7, [pc, #72] @ (21cc8c ) │ │ │ │ movs r5, r4 │ │ │ │ bmi.n 21ccfe │ │ │ │ - @ instruction: 0xffffc5c2 │ │ │ │ + vqshlu.s32 d28, d2, #31 │ │ │ │ movs r6, r4 │ │ │ │ bcc.n 21cc3e │ │ │ │ @ instruction: 0xffff4bda │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r1, r6 │ │ │ │ - ldr r0, [r3, #104] @ 0x68 │ │ │ │ + ldr r0, [r5, #108] @ 0x6c │ │ │ │ movs r4, r4 │ │ │ │ - strb r4, [r5, #16] │ │ │ │ + strb r4, [r7, #17] │ │ │ │ movs r4, r4 │ │ │ │ ldr r3, [pc, #376] @ (21cddc ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #344] @ (21cdc4 ) │ │ │ │ movs r7, r6 │ │ │ │ @@ -245135,49 +245127,49 @@ │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r2, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrh r4, [r2, #0] │ │ │ │ movs r6, r4 │ │ │ │ ldc2 0, cr0, [r0], #-216 @ 0xffffff28 │ │ │ │ - strh r6, [r6, #48] @ 0x30 │ │ │ │ + strh r6, [r0, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ ldr r2, [pc, #240] @ (21cd88 ) │ │ │ │ movs r7, r6 │ │ │ │ @ instruction: 0xfb540036 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #42] @ 0x2a │ │ │ │ + strh r4, [r6, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r7, #48] @ 0x30 │ │ │ │ + strh r0, [r1, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r3, {r2, r3, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r7} │ │ │ │ movs r1, r6 │ │ │ │ - strh r6, [r7, #44] @ 0x2c │ │ │ │ + strh r6, [r1, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf1340025 │ │ │ │ - ldmia r3, {r1, r2, r3, r6} │ │ │ │ + @ instruction: 0xf1840025 │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ movs r1, r6 │ │ │ │ - strh r0, [r0, #44] @ 0x2c │ │ │ │ + strh r0, [r2, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - adds.w r0, r6, #37 @ 0x25 │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + sbc.w r0, r6, #37 @ 0x25 │ │ │ │ + strh r4, [r6, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r3, {r1, r2, r3, r4} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ movs r1, r6 │ │ │ │ - strh r4, [r4, #44] @ 0x2c │ │ │ │ + strh r4, [r6, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf0e40025 │ │ │ │ - ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xf1340025 │ │ │ │ + ldmia r3, {r3, r6} │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf0c60025 │ │ │ │ - strh r6, [r4, #42] @ 0x2a │ │ │ │ + adds.w r0, r6, #37 @ 0x25 │ │ │ │ + strh r6, [r6, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 21cd40 │ │ │ │ @@ -245203,72 +245195,72 @@ │ │ │ │ bne.n 21ccfa │ │ │ │ ldr r0, [pc, #112] @ (21cd90 ) │ │ │ │ ldr r1, [pc, #116] @ (21cd94 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 43be60 │ │ │ │ + bl 43beb0 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #84] @ (21cd98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f3858 │ │ │ │ + bl 2f38a8 │ │ │ │ cbz r0, 21cd60 │ │ │ │ ldr r5, [pc, #80] @ (21cd9c ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (21cda0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f3858 │ │ │ │ + bl 2f38a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21cd4a │ │ │ │ ldr r0, [pc, #52] @ (21cda4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f3858 │ │ │ │ + bl 2f38a8 │ │ │ │ cbz r0, 21cd7c │ │ │ │ ldr r5, [pc, #48] @ (21cda8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 21cd2e │ │ │ │ ldr r0, [pc, #44] @ (21cdac ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f3858 │ │ │ │ + bl 2f38a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21cd76 │ │ │ │ b.n 21cd2c │ │ │ │ nop │ │ │ │ b.n 21cce8 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r4, r7, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r3, #40] @ 0x28 │ │ │ │ + strh r0, [r5, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - bx r9 │ │ │ │ + @ instruction: 0x479a │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r5, #38] @ 0x26 │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - bx r4 │ │ │ │ + bx lr │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ + str r1, [sp, #456] @ 0x1c8 │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r3, #18] │ │ │ │ + strh r0, [r5, #20] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r6, #38] @ 0x26 │ │ │ │ + strh r6, [r0, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #440] @ (21cf7c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -245300,24 +245292,24 @@ │ │ │ │ add.w fp, r9, #2048 @ 0x800 │ │ │ │ lsls r7, r4, #4 │ │ │ │ ldr.w r6, [r7, fp] │ │ │ │ cbz r6, 21ce18 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21ce9c │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #10 │ │ │ │ bne.n 21ce02 │ │ │ │ ldr r0, [pc, #372] @ (21cf94 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r5, [pc, #360] @ (21cf98 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r9, [pc, #360] @ 21cf9c │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ @@ -245386,29 +245378,29 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ str r2, [r3, #0] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbz r3, 21cf08 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str.w r8, [sp, #24] │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21ce1e │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ movs r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21cec6 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21ce1e │ │ │ │ movs r2, #1 │ │ │ │ b.n 21cec6 │ │ │ │ ldr r2, [pc, #180] @ (21cfc0 ) │ │ │ │ ldr r3, [pc, #116] @ (21cf80 ) │ │ │ │ add r2, pc │ │ │ │ @@ -245435,15 +245427,15 @@ │ │ │ │ blx 17fd08 │ │ │ │ cbnz r0, 21cf5e │ │ │ │ ldr r2, [pc, #124] @ (21cfc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #124] @ (21cfcc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r2, [pc, #112] @ (21cfd0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 21cf4e │ │ │ │ ldr r3, [pc, #108] @ (21cfd4 ) │ │ │ │ movw r2, #1055 @ 0x41f │ │ │ │ @@ -245454,56 +245446,56 @@ │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str.w r0, [ip, #54] @ 0x36 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #864] @ 0x360 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ movs r4, r4 │ │ │ │ ldrh.w r0, [lr, #54] @ 0x36 │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 21ccdc │ │ │ │ movs r5, r6 │ │ │ │ - strh r6, [r1, #38] @ 0x26 │ │ │ │ + strh r6, [r3, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ b.n 21cc6c │ │ │ │ movs r5, r6 │ │ │ │ - strh r2, [r1, #34] @ 0x22 │ │ │ │ + strh r2, [r3, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #48] @ (21cfd4 ) │ │ │ │ + ldr r5, [pc, #368] @ (21d114 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [pc, #944] @ (21d358 ) │ │ │ │ + ldr r5, [pc, #240] @ (21d098 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [pc, #904] @ (21d334 ) │ │ │ │ + ldr r5, [pc, #200] @ (21d074 ) │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r4, #30] │ │ │ │ + strh r4, [r6, #32] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r1, #34] @ 0x22 │ │ │ │ + strh r2, [r3, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r2, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r5, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7880036 │ │ │ │ - ldr r0, [pc, #536] @ (21d1e0 ) │ │ │ │ + ldr r0, [pc, #856] @ (21d320 ) │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r5!, {r6, r7} │ │ │ │ + ldmia r6!, {r4} │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r4, #26] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ movs r6, r4 │ │ │ │ - add r0, sp, #800 @ 0x320 │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r7!, {r1, r3, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - ldcl 0, cr0, [r8, #-148] @ 0xffffff6c │ │ │ │ - strh r0, [r4, #24] │ │ │ │ + stc 0, cr0, [r8, #148]! @ 0x94 │ │ │ │ + strh r0, [r6, #26] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021cfe0 : │ │ │ │ ldr r3, [pc, #12] @ (21cff0 ) │ │ │ │ ldr r2, [pc, #16] @ (21cff4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -245542,24 +245534,24 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ adds r3, #32 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 424dd4 │ │ │ │ + bl 424e24 │ │ │ │ ldr r3, [pc, #80] @ (21d090 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 420eb0 │ │ │ │ + bl 420f00 │ │ │ │ mov r0, r5 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r2, [pc, #64] @ (21d094 ) │ │ │ │ ldr r3, [pc, #44] @ (21d084 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -245612,29 +245604,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ lsrs r0, r6, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xebf40025 │ │ │ │ - strh r2, [r1, #18] │ │ │ │ + mcrr 0, 2, r0, r4, cr5 │ │ │ │ + strh r2, [r3, #20] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021d0f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #4 │ │ │ │ - bl 2f003c │ │ │ │ + bl 2f008c │ │ │ │ cbnz r0, 21d116 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21c870 │ │ │ │ ldr r3, [pc, #48] @ (21d148 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -245642,29 +245634,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (21d150 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2802 @ 0xaf2 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ movs r1, r6 │ │ │ │ - strh r4, [r1, #16] │ │ │ │ + strh r4, [r3, #18] │ │ │ │ movs r6, r4 │ │ │ │ - sub.w r0, r0, r5, asr #32 │ │ │ │ + @ instruction: 0xebf00025 │ │ │ │ │ │ │ │ 0021d154 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ ldr.w r4, [pc, #3108] @ 21dd8c │ │ │ │ @@ -245678,136 +245670,136 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #276] @ 0x114 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ ldr.w r3, [pc, #3080] @ 21dd9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c758 │ │ │ │ + bl 43c7a8 │ │ │ │ ldr.w r3, [pc, #3072] @ 21dda0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c758 │ │ │ │ + bl 43c7a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43c758 │ │ │ │ + bl 43c7a8 │ │ │ │ ldr.w r3, [pc, #3056] @ 21dda4 │ │ │ │ ldr.w r6, [pc, #3056] @ 21dda8 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c758 │ │ │ │ + bl 43c7a8 │ │ │ │ ldr.w r3, [pc, #3044] @ 21ddac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ ldr.w r3, [pc, #3032] @ 21ddb0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ ldr.w r3, [pc, #3024] @ 21ddb4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ ldr.w r3, [pc, #3012] @ 21ddb8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ ldr.w r3, [pc, #3004] @ 21ddbc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ ldr.w r3, [pc, #2984] @ 21ddc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ ldr.w r3, [pc, #2976] @ 21ddc4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ ldr.w r3, [pc, #2964] @ 21ddc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ ldr.w r3, [pc, #2956] @ 21ddcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #116 @ 0x74 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #184 @ 0xb8 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #220 @ 0xdc │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #304 @ 0x130 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #500 @ 0x1f4 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #648 @ 0x288 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #732 @ 0x2dc │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #768 @ 0x300 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #804 @ 0x324 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #872 @ 0x368 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #940 @ 0x3ac │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ ldr.w r3, [pc, #2856] @ 21ddd0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ ldr.w r3, [pc, #2840] @ 21ddd4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ addw r0, r6, #1156 @ 0x484 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ add.w r0, r6, #1256 @ 0x4e8 │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ addw r0, r6, #1356 @ 0x54c │ │ │ │ - bl 43c7c8 │ │ │ │ + bl 43c818 │ │ │ │ movs r0, #2 │ │ │ │ - bl 4375c0 │ │ │ │ + bl 437610 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 43bf00 │ │ │ │ + bl 43bf50 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 432184 │ │ │ │ + bl 4321d4 │ │ │ │ movs r6, #1 │ │ │ │ - bl 322478 │ │ │ │ + bl 3224c8 │ │ │ │ ldr.w r3, [pc, #2780] @ 21ddd8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437640 │ │ │ │ + bl 437690 │ │ │ │ bl 1860e8 │ │ │ │ - bl 437650 │ │ │ │ + bl 4376a0 │ │ │ │ bl 24130c │ │ │ │ cmp r5, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ble.w 21d86c │ │ │ │ mov r3, r6 │ │ │ │ b.n 21d326 │ │ │ │ adds r3, #1 │ │ │ │ @@ -245827,15 +245819,15 @@ │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ andne.w r6, r6, #1 │ │ │ │ cmp r3, r5 │ │ │ │ blt.n 21d326 │ │ │ │ - bl 42bf2c │ │ │ │ + bl 42bf7c │ │ │ │ ldr.w r3, [pc, #2696] @ 21dddc │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #72] @ 0x48 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 21d878 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ @@ -245845,36 +245837,36 @@ │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ movs r7, #1 │ │ │ │ b.n 21d39a │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43baa8 │ │ │ │ + bl 43baf8 │ │ │ │ ldr.w r2, [r4, r7, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ adds r7, #1 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ - bl 31cca0 │ │ │ │ + bl 31ccf0 │ │ │ │ cmp r5, r7 │ │ │ │ ble.w 21d4b2 │ │ │ │ ldr.w r3, [r4, r7, lsl #2] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ bne.n 21d376 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 21a030 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220212 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ cmp r1, #115 @ 0x73 │ │ │ │ bhi.w 2207b8 │ │ │ │ tbh [pc, r1, lsl #1] │ │ │ │ asrs r1, r3, #22 │ │ │ │ @@ -245990,123 +245982,123 @@ │ │ │ │ lsls r0, r2, #30 │ │ │ │ lsls r0, r7, #30 │ │ │ │ lsls r6, r2, #13 │ │ │ │ lsls r2, r3, #13 │ │ │ │ lsls r6, r3, #13 │ │ │ │ lsls r6, r4, #11 │ │ │ │ mov r7, fp │ │ │ │ - bl 43ba94 │ │ │ │ + bl 43bae4 │ │ │ │ ldr.w r3, [pc, #2344] @ 21dde4 │ │ │ │ ldr.w r1, [pc, #2344] @ 21dde8 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r3, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr.w r1, [pc, #2332] @ 21ddec │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr.w r1, [pc, #2324] @ 21ddf0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr.w r1, [pc, #2312] @ 21ddf4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 21d8fe │ │ │ │ ldr.w r3, [pc, #2296] @ 21ddf8 │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r0, [r3, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 21d60a │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22063e │ │ │ │ ldrb.w r3, [r3, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 220630 │ │ │ │ - bl 322358 │ │ │ │ + bl 3223a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21d84e │ │ │ │ ldr.w r3, [pc, #2260] @ 21ddfc │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #116] @ 0x74 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 21d8c6 │ │ │ │ ldr.w r0, [pc, #2252] @ 21de00 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r3, [pc, #2244] @ 21de04 │ │ │ │ ldr.w r1, [pc, #2244] @ 21de08 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r7, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldr.w r0, [pc, #2232] @ 21de0c │ │ │ │ add r0, pc │ │ │ │ bl 21a3b0 │ │ │ │ ldr.w r0, [pc, #2228] @ 21de10 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 43c748 │ │ │ │ + bl 43c798 │ │ │ │ cbz r0, 21d57a │ │ │ │ ldr.w r3, [pc, #2216] @ 21de14 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r1, r3 │ │ │ │ mov r3, r6 │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldr.w r0, [pc, #2204] @ 21de18 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #2196] @ 21de1c │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 220378 │ │ │ │ ldr.w r8, [pc, #2180] @ 21de20 │ │ │ │ add r8, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #2172] @ 21de24 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ mov r0, r8 │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #2156] @ 21de28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldr.w r3, [pc, #2144] @ 21de2c │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cbz r0, 21d5de │ │ │ │ - bl 4410d0 │ │ │ │ + bl 441120 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22064c │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r5, [pc, #2124] @ 21de30 │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ - bl 440df8 │ │ │ │ + bl 440e48 │ │ │ │ bl 2236ac │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ cbz r0, 21d644 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 21d636 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -246122,46 +246114,46 @@ │ │ │ │ ldr.w r1, [pc, #2076] @ 21de34 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21d51a │ │ │ │ ldr.w r0, [pc, #2064] @ 21de38 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr.w r1, [pc, #2052] @ 21de3c │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21d600 │ │ │ │ ldr.w r0, [pc, #2040] @ 21de40 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #2036] @ 21de44 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21d604 │ │ │ │ ldr.w r5, [pc, #2020] @ 21de48 │ │ │ │ add r5, pc │ │ │ │ ldrb.w r8, [r5, #128] @ 0x80 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 21f9c4 │ │ │ │ ldr.w r9, [r5, #136] @ 0x88 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ - bl 322380 │ │ │ │ - bl 440548 │ │ │ │ + bl 3223d0 │ │ │ │ + bl 440598 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 21d6cc │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r9 │ │ │ │ - bl 4344ac │ │ │ │ + bl 4344fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2206bc │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 17e220 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -246172,125 +246164,125 @@ │ │ │ │ ldr.w r3, [pc, #1944] @ 21de4c │ │ │ │ add.w r0, r5, #156 @ 0x9c │ │ │ │ str.w sl, [r5, #168] @ 0xa8 │ │ │ │ add r3, pc │ │ │ │ strd r8, r8, [r5, #160] @ 0xa0 │ │ │ │ str.w r3, [r5, #156] @ 0x9c │ │ │ │ bl 2412f8 │ │ │ │ - bl 4574f4 │ │ │ │ + bl 457544 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ - bl 4574bc │ │ │ │ + bl 45750c │ │ │ │ mov r0, r6 │ │ │ │ - bl 448608 │ │ │ │ + bl 448658 │ │ │ │ ldr.w sl, [pc, #1900] @ 21de50 │ │ │ │ bl 223498 │ │ │ │ ldr.w r0, [pc, #1896] @ 21de54 │ │ │ │ add sl, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #1888] @ 21de58 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2877ac │ │ │ │ ldr.w r0, [pc, #1872] @ 21de5c │ │ │ │ add r0, pc │ │ │ │ - bl 43c66c │ │ │ │ + bl 43c6bc │ │ │ │ bl 23fd80 │ │ │ │ ldr.w r0, [pc, #1864] @ 21de60 │ │ │ │ add r0, pc │ │ │ │ - bl 43c66c │ │ │ │ + bl 43c6bc │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r0, r2 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ str r3, [r2, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 43b9a0 │ │ │ │ + bl 43b9f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43e3b0 │ │ │ │ - bl 42bf2c │ │ │ │ + bl 43e400 │ │ │ │ + bl 42bf7c │ │ │ │ mov r1, sl │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 43dbf4 │ │ │ │ + bl 43dc44 │ │ │ │ orrs r0, r1 │ │ │ │ bne.w 21ef42 │ │ │ │ ldr.w sl, [pc, #1804] @ 21de64 │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 21d77a │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldr.w r1, [pc, #1784] @ 21de68 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ ldr.w sl, [pc, #1776] @ 21de6c │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 21d79c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 42c0b0 │ │ │ │ - bl 42bf2c │ │ │ │ + bl 42c100 │ │ │ │ + bl 42bf7c │ │ │ │ ldr.w r1, [pc, #1740] @ 21de70 │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 42bf60 │ │ │ │ + bl 42bfb0 │ │ │ │ ldr.w r3, [pc, #1732] @ 21de74 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 43f1b8 │ │ │ │ + bl 43f208 │ │ │ │ cbz r5, 21d7d4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2207b4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ cbnz r3, 21d7d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r5, #0 │ │ │ │ - bl 43b9b8 │ │ │ │ + bl 43ba08 │ │ │ │ ldr.w r3, [pc, #1688] @ 21de78 │ │ │ │ ldr.w r1, [pc, #1688] @ 21de7c │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ ldr.w r8, [r3, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [pc, #1668] @ 21de80 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 2f3a80 │ │ │ │ + bl 2f3ad0 │ │ │ │ mov sl, r0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 21ef8c │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r4 │ │ │ │ cbnz r0, 21d82a │ │ │ │ b.w 21fe76 │ │ │ │ @@ -246309,101 +246301,101 @@ │ │ │ │ bne.n 21d818 │ │ │ │ ldr.w r1, [pc, #1608] @ 21de84 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 42c68c │ │ │ │ + bl 42c6dc │ │ │ │ b.w 21efb6 │ │ │ │ ldr.w r3, [pc, #1592] @ 21de88 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 21d524 │ │ │ │ ldr.w r0, [pc, #1580] @ 21de8c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ - bl 42bf2c │ │ │ │ + bl 42bf7c │ │ │ │ ldr.w r3, [pc, #1564] @ 21de90 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #72] @ 0x48 │ │ │ │ ldr.w r3, [pc, #1416] @ 21de04 │ │ │ │ mov.w r8, #0 │ │ │ │ ldr.w r0, [pc, #1552] @ 21de94 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r7, r3] │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ - bl 43226c │ │ │ │ + bl 4322bc │ │ │ │ ldr.w r1, [pc, #1540] @ 21de98 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 43c86c │ │ │ │ + bl 43c8bc │ │ │ │ adds r0, #2 │ │ │ │ beq.w 220246 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ ldrd r1, r0, [sp, #68] @ 0x44 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ cmp r5, r3 │ │ │ │ bgt.w 21d364 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ b.n 21d4b4 │ │ │ │ ldr.w r1, [pc, #1492] @ 21de9c │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 42c0f8 │ │ │ │ + bl 42c148 │ │ │ │ cbz r0, 21d8e4 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2207c6 │ │ │ │ cmp r3, #4 │ │ │ │ beq.w 21ff0e │ │ │ │ ldr.w r2, [pc, #1464] @ 21dea0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [pc, #1464] @ 21dea4 │ │ │ │ ldr.w r0, [pc, #1464] @ 21dea8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 2f313c │ │ │ │ + bl 2f318c │ │ │ │ b.n 21d532 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22065c │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.w 22066a │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 21d4fc │ │ │ │ ldr.w r0, [pc, #1428] @ 21deac │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr.w r3, [pc, #1416] @ 21deb0 │ │ │ │ subs r1, #23 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add r3, pc │ │ │ │ - bl 31cca0 │ │ │ │ + bl 31ccf0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 21d394 │ │ │ │ ldr.w r3, [pc, #1400] @ 21deb4 │ │ │ │ subs r1, #21 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r0, #3 │ │ │ │ add r3, pc │ │ │ │ - bl 31cca0 │ │ │ │ + bl 31ccf0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 21d394 │ │ │ │ ldr.w r3, [pc, #1204] @ 21de04 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr.w r7, [pc, #1376] @ 21deb8 │ │ │ │ strb.w r9, [sp, #68] @ 0x44 │ │ │ │ add r7, pc │ │ │ │ @@ -246411,15 +246403,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 43f1f8 │ │ │ │ + bl 43f248 │ │ │ │ ldrb.w r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 220440 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 21d394 │ │ │ │ ldr.w r3, [pc, #1336] @ 21dec0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -246429,73 +246421,73 @@ │ │ │ │ b.n 21d394 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ beq.w 220070 │ │ │ │ ldr.w r0, [pc, #1312] @ 21dec4 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr.w r9, [pc, #1292] @ 21dec8 │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220686 │ │ │ │ mov r1, r7 │ │ │ │ - bl 2f79dc │ │ │ │ + bl 2f7a2c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21d604 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4249d4 │ │ │ │ + bl 424a24 │ │ │ │ ldr.w r3, [pc, #1060] @ 21de04 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ movs r0, #12 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 17e220 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 407488 │ │ │ │ + bl 4074d8 │ │ │ │ ldr.w r3, [pc, #1228] @ 21decc │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add.w r1, r9, #4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str.w r2, [r9, #8] │ │ │ │ str.w r9, [r2] │ │ │ │ str r1, [r3, #4] │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 21d394 │ │ │ │ ldr.w r0, [pc, #1192] @ 21ded0 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #1188] @ 21ded4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ bl 21c574 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 21d394 │ │ │ │ ldr.w r0, [pc, #1176] @ 21ded8 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 21d394 │ │ │ │ ldr.w r3, [pc, #1152] @ 21dedc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ @@ -246504,15 +246496,15 @@ │ │ │ │ b.n 21d394 │ │ │ │ ldr.w r3, [pc, #1140] @ 21dee0 │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #116] @ 0x74 │ │ │ │ b.n 21d394 │ │ │ │ - bl 4442d8 │ │ │ │ + bl 444328 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 21d394 │ │ │ │ bl 2b7304 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 21d394 │ │ │ │ bl 2b73b4 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ @@ -246522,41 +246514,41 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ b.n 21d394 │ │ │ │ ldr.w r7, [pc, #1096] @ 21dee8 │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ mov r1, r7 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 21dac8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.w 21fe48 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21fe48 │ │ │ │ ldr.w r0, [pc, #1056] @ 21deec │ │ │ │ add r0, pc │ │ │ │ blx 17e9e4 │ │ │ │ ldr.w r0, [pc, #1052] @ 21def0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2f3a80 │ │ │ │ + bl 2f3ad0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 21db2e │ │ │ │ ldr.w r9, [pc, #1040] @ 21def4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ blx 1805c4 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ blx 17fae0 │ │ │ │ cbz r0, 21db22 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2204d2 │ │ │ │ @@ -246578,42 +246570,42 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 21daea │ │ │ │ mov r0, r6 │ │ │ │ blx 17f454 │ │ │ │ b.n 21d604 │ │ │ │ ldr r0, [pc, #964] @ (21defc ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [pc, #960] @ (21df00 ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ bl 21c574 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 21d394 │ │ │ │ ldr r0, [pc, #948] @ (21df04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.n 21d394 │ │ │ │ ldr r0, [pc, #928] @ (21df08 ) │ │ │ │ add r0, pc │ │ │ │ blx 17e9e4 │ │ │ │ movs r0, #0 │ │ │ │ blx 180408 │ │ │ │ ldr r3, [pc, #916] @ (21df0c ) │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r1, r3 │ │ │ │ - bl 43f9b0 │ │ │ │ + bl 43fa00 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 220510 │ │ │ │ ldr r3, [pc, #900] @ (21df10 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ @@ -246625,31 +246617,31 @@ │ │ │ │ strb.w r9, [sp, #55] @ 0x37 │ │ │ │ str.w r9, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 43f6a8 │ │ │ │ + bl 43f6f8 │ │ │ │ ldr r2, [pc, #856] @ (21df18 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ str.w r9, [r2, #12] │ │ │ │ ldrb.w r2, [sp, #55] @ 0x37 │ │ │ │ cbnz r2, 21dbfc │ │ │ │ ldr.w r9, [sp, #28] │ │ │ │ mov r1, r9 │ │ │ │ - bl 42c188 │ │ │ │ + bl 42c1d8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21f9e2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.w 21f9d0 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 21f9d0 │ │ │ │ @@ -246666,44 +246658,44 @@ │ │ │ │ b.w 21d394 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ beq.w 22018a │ │ │ │ ldr r0, [pc, #760] @ (21df20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r0, [pc, #736] @ (21df24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r1, [pc, #720] @ (21df28 ) │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldr r3, [pc, #716] @ (21df2c ) │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.w 21d394 │ │ │ │ ldr r0, [pc, #704] @ (21df30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ add r7, sp, #84 @ 0x54 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ @@ -246754,15 +246746,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #2348 @ 0x92c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 23d27c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ @@ -246783,15 +246775,15 @@ │ │ │ │ ldr r3, [pc, #504] @ (21df48 ) │ │ │ │ ldr r2, [pc, #504] @ (21df4c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #504] @ (21df50 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r0, [pc, #492] @ (21df54 ) │ │ │ │ add r0, pc │ │ │ │ bl 1b2084 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220202 │ │ │ │ @@ -246840,188 +246832,188 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r6, #0] │ │ │ │ + strh r0, [r0, #4] │ │ │ │ movs r6, r4 │ │ │ │ lsls r4, r3, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r6, r4] │ │ │ │ + ldr r2, [r0, r6] │ │ │ │ movs r7, r4 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + adds r0, #208 @ 0xd0 │ │ │ │ movs r5, r4 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #218 @ 0xda │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r0, #44] @ 0x2c │ │ │ │ + strh r4, [r2, #46] @ 0x2e │ │ │ │ movs r1, r5 │ │ │ │ lsls r4, r3, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r4, r6, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r3, r2] │ │ │ │ + ldrsh r2, [r5, r3] │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r0, r1, r2, r3, r5, r6, r7} │ │ │ │ vqshl.u64 d28, d25, #63 @ 0x3f │ │ │ │ - vsra.u64 q12, q0, #1 │ │ │ │ + vsubl.u q12, d15, d16 │ │ │ │ movs r6, r4 │ │ │ │ asrs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #280] @ (21df34 ) │ │ │ │ + ldr r6, [pc, #600] @ (21e074 ) │ │ │ │ movs r0, r5 │ │ │ │ vrsqrts.f16 , , │ │ │ │ - strh r2, [r3, #12] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ movs r6, r4 │ │ │ │ ldmia r3, {r0, r1, r2, r3, r5, r6, r7} │ │ │ │ @ instruction: 0xffffcb9f │ │ │ │ vsli.32 d16, d0, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r6, r6, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r0, #16] │ │ │ │ + ldrb r2, [r2, #17] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r1, #26] │ │ │ │ + strh r6, [r3, #28] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [sp, #440] @ 0x1b8 │ │ │ │ + str r6, [sp, #760] @ 0x2f8 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb8b4 │ │ │ │ + cbnz r4, 21de44 │ │ │ │ movs r6, r4 │ │ │ │ ldmia r5, {r0, r2, r3, r4, r5, r6, r7} │ │ │ │ vsri.32 q8, q12, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r5!, {r0, r1, r3, r4, r7} │ │ │ │ - @ instruction: 0xffffadfc │ │ │ │ + vqrdmlah.s q13, , d12[0] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r3, #26] │ │ │ │ + strh r2, [r5, #28] │ │ │ │ movs r6, r4 │ │ │ │ ldmia r5, {r0, r1, r2, r5, r6} │ │ │ │ - vabal.u q14, d31, d8 │ │ │ │ + vsli.64 q14, q4, #63 @ 0x3f │ │ │ │ movs r6, r4 │ │ │ │ - bcs.n 21dea0 │ │ │ │ + bcs.n 21df40 │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r7, #22] │ │ │ │ + strh r2, [r1, #26] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r5, #22] │ │ │ │ + strh r0, [r7, #24] │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r0!, {r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r6} │ │ │ │ movs r7, r4 │ │ │ │ - bne.n 21dd94 │ │ │ │ + bne.n 21de34 │ │ │ │ movs r6, r4 │ │ │ │ lsls r6, r4, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r7, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r2, #50] @ 0x32 │ │ │ │ + strh r0, [r4, #52] @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r7, #88] @ 0x58 │ │ │ │ + str r6, [r1, #96] @ 0x60 │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #50] @ 0x32 │ │ │ │ movs r7, r4 │ │ │ │ lsls r2, r1, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r0, #10] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ movs r6, r4 │ │ │ │ lsls r0, r5, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r0, #12] │ │ │ │ + ldrb r4, [r2, #13] │ │ │ │ movs r6, r4 │ │ │ │ ldc 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - cmp r5, #112 @ 0x70 │ │ │ │ + cmp r5, #192 @ 0xc0 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r6, r5, #19 │ │ │ │ + lsls r6, r7, #20 │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r2, #46] @ 0x2e │ │ │ │ + strh r0, [r4, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r1, #134 @ 0x86 │ │ │ │ + cmp r1, #214 @ 0xd6 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r0, #31] │ │ │ │ + strh r4, [r2, #0] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r6, #9] │ │ │ │ + ldrb r0, [r0, #11] │ │ │ │ movs r6, r4 │ │ │ │ - tst r0, r6 │ │ │ │ + cmp r0, r0 │ │ │ │ movs r0, r5 │ │ │ │ lsls r6, r7, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r1, #38] @ 0x26 │ │ │ │ + strh r6, [r3, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ movs r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #112] @ (21df38 ) │ │ │ │ + ldr r0, [pc, #432] @ (21e078 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r0, #22] │ │ │ │ + ldrb r2, [r2, #23] │ │ │ │ movs r6, r4 │ │ │ │ subs r3, #32 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 21e3dc │ │ │ │ + b.n 21e47c │ │ │ │ movs r5, r4 │ │ │ │ - cmp r3, #216 @ 0xd8 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r6} │ │ │ │ movs r6, r4 │ │ │ │ lsls r4, r7, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmdb r4, {r0, r1, r2, r5} │ │ │ │ - ldrb r0, [r7, #11] │ │ │ │ + strd r0, r0, [r4, #-156]! @ 0x9c │ │ │ │ + ldrb r0, [r1, #13] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xe8dc0027 │ │ │ │ - ldrb r4, [r0, #12] │ │ │ │ + stmdb ip!, {r0, r1, r2, r5} │ │ │ │ + ldrb r4, [r2, #13] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r7, #19] │ │ │ │ + strb r6, [r1, #21] │ │ │ │ movs r6, r4 │ │ │ │ - b.n 21e1d0 │ │ │ │ + b.n 21e270 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + cmp r3, #74 @ 0x4a │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r2, r0, #10 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 21d8ac │ │ │ │ + b.n 21d94c │ │ │ │ movs r5, r4 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #21] │ │ │ │ + strb r2, [r5, #22] │ │ │ │ movs r1, r5 │ │ │ │ subs r1, #62 @ 0x3e │ │ │ │ movs r7, r6 │ │ │ │ subs r0, #244 @ 0xf4 │ │ │ │ movs r7, r6 │ │ │ │ - uxtb r6, r2 │ │ │ │ + cbz r6, 21df6c │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r6, [r1, r6] │ │ │ │ + ldrsb r6, [r3, r7] │ │ │ │ movs r0, r5 │ │ │ │ - udf #252 @ 0xfc │ │ │ │ + svc 76 @ 0x4c │ │ │ │ movs r2, r5 │ │ │ │ adds r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #11] │ │ │ │ + ldrb r2, [r3, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r3, #28] │ │ │ │ + strb r0, [r5, #29] │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r2, 21df7a │ │ │ │ + rev16 r2, r1 │ │ │ │ movs r1, r6 │ │ │ │ - strb r4, [r0, #28] │ │ │ │ + strb r4, [r2, #29] │ │ │ │ movs r6, r4 │ │ │ │ - svc 192 @ 0xc0 │ │ │ │ + b.n 21df64 │ │ │ │ movs r5, r4 │ │ │ │ ldc2 0, cr0, [r8, #260] @ 0x104 │ │ │ │ stc2 0, cr0, [sl, #260] @ 0x104 │ │ │ │ - strb r6, [r5, #24] │ │ │ │ + strb r6, [r7, #25] │ │ │ │ movs r6, r4 │ │ │ │ - b.n 21dc0c │ │ │ │ + b.n 21dcac │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r4, [r0, #6] │ │ │ │ + ldrb r4, [r2, #7] │ │ │ │ movs r6, r4 │ │ │ │ adds r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [pc, #3376] @ 21ec90 │ │ │ │ add r0, pc │ │ │ │ bl 1b2084 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -247041,125 +247033,125 @@ │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #3324] @ 21eca0 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #3320] @ 21eca4 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #3304] @ 21eca8 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #3300] @ 21ecac │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #3284] @ 21ecb0 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #3260] @ 21ecb4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #76] @ 0x4c │ │ │ │ b.w 21d394 │ │ │ │ movs r0, #1 │ │ │ │ - bl 32236c │ │ │ │ + bl 3223bc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #3236] @ 21ecb8 │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #15 │ │ │ │ bgt.w 2206da │ │ │ │ ldr.w r0, [pc, #3220] @ 21ecbc │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr.w r1, [pc, #3200] @ 21ecc0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldr.w r2, [pc, #3188] @ 21ecc4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r1, [pc, #3184] @ 21ecc8 │ │ │ │ ldr.w r7, [fp, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str.w r3, [r7, r2, lsl #3] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 43db9c │ │ │ │ + bl 43dbec │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r7, r3, lsl #3] │ │ │ │ add.w r7, r7, r3, lsl #3 │ │ │ │ str r0, [r7, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2206cc │ │ │ │ adds r3, #1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r9] │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #3128] @ 21eccc │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #3100] @ 21ecd0 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #3072] @ 21ecd4 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r3, [pc, #3068] @ 21ecd8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r7, r3 │ │ │ │ - bl 43e0e8 │ │ │ │ + bl 43e138 │ │ │ │ ldr.w r1, [pc, #3052] @ 21ecdc │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, r7 │ │ │ │ @@ -247188,15 +247180,15 @@ │ │ │ │ bne.w 220166 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [pc, #2972] @ 21ecec │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ add.w r9, r2, r3, lsl #2 │ │ │ │ ldr.w r0, [r9, #84] @ 0x54 │ │ │ │ - bl 3f2b78 │ │ │ │ + bl 3f2bc8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str.w r7, [r9, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r9, #84] @ 0x54 │ │ │ │ ldr.w r3, [r2, #144] @ 0x90 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [r2, #80] @ 0x50 │ │ │ │ @@ -247233,46 +247225,46 @@ │ │ │ │ bl 28acb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #2844] @ 21ed00 │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ ldr.w r3, [pc, #2840] @ 21ed04 │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #2824] @ 21ed08 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #2792] @ 21ed0c │ │ │ │ ldr.w r1, [pc, #2792] @ 21ed10 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r2, r3 │ │ │ │ - bl 43c86c │ │ │ │ + bl 43c8bc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 4574f8 │ │ │ │ + bl 457548 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r1, [pc, #2756] @ 21ed14 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r1, #8 │ │ │ │ bl 1b2834 │ │ │ │ @@ -247288,68 +247280,68 @@ │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str.w r2, [r3, #152] @ 0x98 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #2712] @ 21ed20 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r9, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr.w r1, [pc, #2688] @ 21ed24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22015e │ │ │ │ ldr.w r1, [pc, #2672] @ 21ed28 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 21e2c6 │ │ │ │ - bl 322348 │ │ │ │ + bl 322398 │ │ │ │ ldr.w r1, [pc, #2660] @ 21ed2c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21d394 │ │ │ │ - bl 322268 │ │ │ │ + bl 3222b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220696 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #2628] @ 21ed30 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr.w r1, [pc, #2604] @ 21ed34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ ldr.w r3, [pc, #2596] @ 21ed38 │ │ │ │ ldr.w r1, [pc, #2596] @ 21ed3c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ ldr.w r3, [pc, #2580] @ 21ed40 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r0, [r3, #0] │ │ │ │ b.w 21d394 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -247362,18 +247354,18 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220704 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #2536] @ 21ed48 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr.w r3, [pc, #2452] @ 21ed0c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ bl 2089b4 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ @@ -247393,15 +247385,15 @@ │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #2464] @ 21ed50 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [pc, #2460] @ 21ed54 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ bl 27a264 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #2440] @ 21ed58 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r0, [pc, #2436] @ 21ed5c │ │ │ │ @@ -247409,219 +247401,219 @@ │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ bl 287a60 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #2420] @ 21ed60 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2206f6 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #2388] @ 21ed64 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2206e8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr.w r1, [pc, #2360] @ 21ed68 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220756 │ │ │ │ ldr.w r7, [pc, #2348] @ 21ed6c │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220756 │ │ │ │ ldr.w r0, [pc, #2332] @ 21ed70 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ - bl 43e3b8 │ │ │ │ + bl 43e408 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2202ba │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e0e8 │ │ │ │ + bl 43e138 │ │ │ │ str r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22073c │ │ │ │ ldr.w r7, [pc, #2292] @ 21ed74 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21feca │ │ │ │ ldr.w r3, [pc, #2116] @ 21ecd8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr.w r7, [pc, #2256] @ 21ed78 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r7, [pc, #2244] @ 21ed7c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r7, pc │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 21e4da │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #28] │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr.w r7, [pc, #2212] @ 21ed80 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 21e4f6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #28] │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr.w r7, [pc, #2188] @ 21ed84 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 21e512 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #28] │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr.w r7, [pc, #2164] @ 21ed88 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 21e52e │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #28] │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr.w r7, [pc, #2140] @ 21ed8c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r7, [pc, #2124] @ 21ed90 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r7, pc │ │ │ │ - bl 43de78 │ │ │ │ + bl 43dec8 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 21e566 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #28] │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr.w r0, [pc, #2092] @ 21ed94 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - bl 43e0e8 │ │ │ │ + bl 43e138 │ │ │ │ ldr.w r2, [pc, #2076] @ 21ed98 │ │ │ │ ldr.w r1, [pc, #2076] @ 21ed9c │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 43e3b8 │ │ │ │ + bl 43e408 │ │ │ │ ldr.w r1, [pc, #2056] @ 21eda0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r9, [pc, #2044] @ 21eda4 │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #2016] @ 21eda8 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #1992] @ 21edac │ │ │ │ ldr.w r2, [pc, #1992] @ 21edb0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1988] @ 21edb4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #1972] @ 21edb8 │ │ │ │ ldr.w r2, [pc, #1972] @ 21edbc │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1972] @ 21edc0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ movs r0, #32 │ │ │ │ blx 17e220 │ │ │ │ mov r9, r0 │ │ │ │ str r7, [r0, #4] │ │ │ │ movs r7, #0 │ │ │ │ adds r0, #8 │ │ │ │ str.w r7, [r0, #-8] │ │ │ │ - bl 43ba10 │ │ │ │ + bl 43ba60 │ │ │ │ ldr.w r3, [pc, #1936] @ 21edc4 │ │ │ │ str.w r7, [r9, #24] │ │ │ │ add.w r1, r9, #24 │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str.w r2, [r9, #28] │ │ │ │ @@ -247635,28 +247627,28 @@ │ │ │ │ ldr.w r7, [pc, #1896] @ 21edc8 │ │ │ │ ldr.w r2, [pc, #1896] @ 21edcc │ │ │ │ add r7, pc │ │ │ │ ldr.w r1, [pc, #1896] @ 21edd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #112] @ 0x70 │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #1872] @ 21edd4 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22072e │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr.w r2, [pc, #1844] @ 21edd8 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #24] │ │ │ │ adds r3, #1 │ │ │ │ @@ -247728,33 +247720,33 @@ │ │ │ │ ldr.w r2, [pc, #1684] @ 21edf8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r1, [pc, #1684] @ 21edfc │ │ │ │ ldr.w r0, [pc, #1684] @ 21ee00 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 2f313c │ │ │ │ + bl 2f318c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #1668] @ 21ee04 │ │ │ │ ldr.w r2, [pc, #1668] @ 21ee08 │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1664] @ 21ee0c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #1648] @ 21ee10 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr.w r3, [pc, #1364] @ 21ed0c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ bl 1d9170 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ @@ -247762,81 +247754,81 @@ │ │ │ │ ldr.w r3, [pc, #1344] @ 21ed0c │ │ │ │ ldr.w r1, [pc, #1604] @ 21ee14 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 428c94 │ │ │ │ + bl 428ce4 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #24 │ │ │ │ blx 1807b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3ce0f8 │ │ │ │ + bl 3ce148 │ │ │ │ mov r0, r7 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ add.w r0, r9, #4 │ │ │ │ - bl 43ba10 │ │ │ │ + bl 43ba60 │ │ │ │ ldr.w r3, [pc, #1552] @ 21ee18 │ │ │ │ movs r2, #0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r9, #20] │ │ │ │ add.w r2, r9, #20 │ │ │ │ ldr.w r1, [r3, #1444] @ 0x5a4 │ │ │ │ str.w r9, [r1] │ │ │ │ str.w r2, [r3, #1444] @ 0x5a4 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #1524] @ 21ee1c │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #1496] @ 21ee20 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r0, #5 │ │ │ │ add r3, pc │ │ │ │ - bl 31cca0 │ │ │ │ + bl 31ccf0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #1476] @ 21ee24 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r0, #6 │ │ │ │ add r3, pc │ │ │ │ - bl 31cca0 │ │ │ │ + bl 31ccf0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #1456] @ 21ee28 │ │ │ │ movs r1, #2 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add r3, pc │ │ │ │ - bl 31cca0 │ │ │ │ + bl 31ccf0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r9, [sp, #60] @ 0x3c │ │ │ │ movs r0, #32 │ │ │ │ blx 17e220 │ │ │ │ movs r3, #2 │ │ │ │ mov r7, r0 │ │ │ │ str.w r9, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 43ba10 │ │ │ │ + bl 43ba60 │ │ │ │ ldr.w ip, [pc, #1412] @ 21ee2c │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r9, [pc, #1408] @ 21ee30 │ │ │ │ add ip, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r9, pc │ │ │ │ @@ -247895,18 +247887,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #16] │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #1268] @ 21ee54 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr.w r3, [pc, #1248] @ 21ee58 │ │ │ │ movs r2, #0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #16] │ │ │ │ @@ -247915,15 +247907,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 17e220 │ │ │ │ movs r3, #3 │ │ │ │ mov r9, r0 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 43ba10 │ │ │ │ + bl 43ba60 │ │ │ │ ldr.w r3, [pc, #1212] @ 21ee5c │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r9, #24 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -247948,32 +247940,32 @@ │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #1140] @ 21ee6c │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #0 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr.w r3, [pc, #1116] @ 21ee70 │ │ │ │ ldr.w r1, [pc, #1116] @ 21ee74 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldrb.w r2, [r9] │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ ldr.w r1, [pc, #1104] @ 21ee78 │ │ │ │ strb.w r0, [r9] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220262 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ bne.w 21f3c2 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -247992,15 +247984,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 17e220 │ │ │ │ movs r3, #4 │ │ │ │ mov r9, r0 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 43ba10 │ │ │ │ + bl 43ba60 │ │ │ │ ldr.w r3, [pc, #1024] @ 21ee80 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r9, #24 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -248013,15 +248005,15 @@ │ │ │ │ ldr r3, [pc, #988] @ (21ee84 ) │ │ │ │ mov r9, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 43ba10 │ │ │ │ + bl 43ba60 │ │ │ │ ldr r3, [pc, #968] @ (21ee88 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r9, #24 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -248041,84 +248033,84 @@ │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str r2, [r3, #124] @ 0x7c │ │ │ │ b.w 21d394 │ │ │ │ ldr r3, [pc, #528] @ (21ed0c ) │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 440e68 │ │ │ │ + bl 440eb8 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r3, [pc, #508] @ (21ed0c ) │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 445084 │ │ │ │ + bl 4450d4 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r3, [pc, #880] @ (21ee94 ) │ │ │ │ ldr r1, [pc, #884] @ (21ee98 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r3, [pc, #868] @ (21ee9c ) │ │ │ │ ldr r1, [pc, #868] @ (21eea0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r3, [pc, #852] @ (21eea4 ) │ │ │ │ ldr r1, [pc, #856] @ (21eea8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r3, [pc, #840] @ (21eeac ) │ │ │ │ ldr r1, [pc, #840] @ (21eeb0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r3, [pc, #824] @ (21eeb4 ) │ │ │ │ ldr r1, [pc, #828] @ (21eeb8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r3, [pc, #380] @ (21ed0c ) │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 428c94 │ │ │ │ + bl 428ce4 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 3dedc8 │ │ │ │ - bl 424e7c │ │ │ │ + bl 3dee18 │ │ │ │ + bl 424ecc │ │ │ │ ldr r3, [pc, #772] @ (21eebc ) │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w lr, [pc, #280] @ 21ecd8 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r7, r3 │ │ │ │ @@ -248126,42 +248118,42 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w r7, {r0, r1, r2, r3} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr.w r3, [fp, lr] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ - bl 3dec8c │ │ │ │ + bl 3decdc │ │ │ │ mov r0, r9 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 3deb48 │ │ │ │ + bl 3deb98 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r0, [pc, #704] @ (21eec0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r9, [sp, #60] @ 0x3c │ │ │ │ movs r0, #32 │ │ │ │ blx 17e220 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ str.w r9, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 43ba10 │ │ │ │ + bl 43ba60 │ │ │ │ ldr.w ip, [pc, #656] @ 21eec4 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r9, [pc, #652] @ 21eec8 │ │ │ │ add ip, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r9, pc │ │ │ │ @@ -248179,323 +248171,323 @@ │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21d394 │ │ │ │ str.w r0, [r9, #16] │ │ │ │ b.w 21d394 │ │ │ │ ldr r0, [pc, #600] @ (21eed0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ - strb r4, [r1, #30] │ │ │ │ + strb r4, [r3, #31] │ │ │ │ movs r6, r4 │ │ │ │ movs r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #29] │ │ │ │ + strb r2, [r7, #30] │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, r4 │ │ │ │ + add r0, lr │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r3, #25] │ │ │ │ + strb r4, [r5, #26] │ │ │ │ movs r6, r4 │ │ │ │ - add r4, r0 │ │ │ │ + add r4, sl │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r2, #25] │ │ │ │ + strb r0, [r4, #26] │ │ │ │ movs r6, r4 │ │ │ │ - mvns r0, r5 │ │ │ │ + add r0, r7 │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xfae00041 │ │ │ │ asrs r4, r2, #10 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #25] │ │ │ │ + strb r0, [r3, #26] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r6, #24] │ │ │ │ + strb r6, [r0, #26] │ │ │ │ movs r6, r4 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #27] │ │ │ │ + strb r6, [r2, #28] │ │ │ │ movs r5, r4 │ │ │ │ - cbnz r6, 21ed4e │ │ │ │ + pop {r1, r2, r3, r6} │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r4, 21ed0e │ │ │ │ + rev r4, r7 │ │ │ │ movs r7, r4 │ │ │ │ - cmn r0, r6 │ │ │ │ + muls r0, r0 │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ movs r3, r5 │ │ │ │ asrs r0, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh.w r0, [r2, #65] @ 0x41 │ │ │ │ - strb r4, [r3, #3] │ │ │ │ + strb r4, [r5, #4] │ │ │ │ movs r6, r4 │ │ │ │ vst1.8 {d0[2]}, [sl], r1 │ │ │ │ adds r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r7, r6 │ │ │ │ cmp r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #19] │ │ │ │ + strb r4, [r5, #20] │ │ │ │ movs r6, r4 │ │ │ │ cmp r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #20] │ │ │ │ + strb r0, [r0, #22] │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ b.n 21e51a │ │ │ │ vrshr.u64 , q2, #1 │ │ │ │ movs r7, r6 │ │ │ │ ldr??.w r0, [r4, r1] │ │ │ │ str??.w r0, [r4, r1] │ │ │ │ - strb r4, [r0, #22] │ │ │ │ + strb r4, [r2, #23] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r6, #21] │ │ │ │ + strb r0, [r0, #23] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r7, #22] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r0, #11 │ │ │ │ + lsls r4, r2, #12 │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r0, #19] │ │ │ │ + strb r6, [r2, #20] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r5, #18] │ │ │ │ + strb r6, [r7, #19] │ │ │ │ movs r6, r4 │ │ │ │ movs r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #18] │ │ │ │ + strb r0, [r7, #19] │ │ │ │ movs r6, r4 │ │ │ │ adds r1, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #31 │ │ │ │ + adds r6, r0, r1 │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r3, #8] │ │ │ │ + strb r2, [r5, #9] │ │ │ │ movs r6, r4 │ │ │ │ adds r1, #110 @ 0x6e │ │ │ │ movs r7, r6 │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ movs r7, r6 │ │ │ │ - and.w r0, r6, sl, asr #32 │ │ │ │ + orrs.w r0, r6, sl, asr #32 │ │ │ │ @ instruction: 0xf7040041 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r1, #110 @ 0x6e │ │ │ │ movs r7, r4 │ │ │ │ - stmia r2!, {r2, r5, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r2!, {r2, r4} │ │ │ │ + stmia r2!, {r2, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r6} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r6} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r2!, {r2, r3, r4, r5} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r1!, {r1, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r5} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r1!, {r1, r7} │ │ │ │ + stmia r1!, {r1, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - subs r4, #6 │ │ │ │ + subs r4, #86 @ 0x56 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r1!, {r2, r5, r6} │ │ │ │ + stmia r1!, {r2, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r1, #8] │ │ │ │ + ldrb r4, [r3, #9] │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r5, r6} │ │ │ │ + stmia r1!, {r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r1!, {r1, r3, r5} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r1!, {r1, r5} │ │ │ │ + stmia r1!, {r1, r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - add r1, sp, #584 @ 0x248 │ │ │ │ + add r1, sp, #904 @ 0x388 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r7, #120] @ 0x78 │ │ │ │ + strb r6, [r1, #0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r0, #56] @ 0x38 │ │ │ │ + ldr r0, [r2, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r6} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r0!, {r1, r2, r3, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r2, #104] @ 0x68 │ │ │ │ + ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xf4f20041 │ │ │ │ - @ instruction: 0xf7f00024 │ │ │ │ - vaddl.u32 q0, d14, d26 │ │ │ │ + str.w r0, [r0, r4, lsl #2] │ │ │ │ + vaddl.u q8, d14, d26 │ │ │ │ @ instruction: 0xf4d40041 │ │ │ │ - @ instruction: 0xf7d20024 │ │ │ │ - vaddl.u16 q0, d0, d26 │ │ │ │ + strh.w r0, [r2, r4, lsl #2] │ │ │ │ + vaddl.u32 q8, d0, d26 │ │ │ │ cmp r6, #236 @ 0xec │ │ │ │ movs r7, r6 │ │ │ │ orns r0, r8, #12648448 @ 0xc10000 │ │ │ │ - add r7, sp, #424 @ 0x1a8 │ │ │ │ + add r7, sp, #744 @ 0x2e8 │ │ │ │ movs r5, r4 │ │ │ │ - movs r1, #72 @ 0x48 │ │ │ │ + movs r1, #152 @ 0x98 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb69a │ │ │ │ + @ instruction: 0xb6ea │ │ │ │ movs r5, r4 │ │ │ │ bics.w r0, r6, #12648448 @ 0xc10000 │ │ │ │ bic.w r0, r2, #12648448 @ 0xc10000 │ │ │ │ cmp r6, #66 @ 0x42 │ │ │ │ movs r7, r6 │ │ │ │ and.w r0, r4, #12648448 @ 0xc10000 │ │ │ │ movs r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ usat r0, #1, r8, lsl #1 │ │ │ │ - ldrb r6, [r0, #0] │ │ │ │ + ldrb r6, [r2, #1] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ + ldr r4, [r7, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r7, #92] @ 0x5c │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xf3560041 │ │ │ │ - add r6, sp, #288 @ 0x120 │ │ │ │ + add r6, sp, #608 @ 0x260 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r7, #72] @ 0x48 │ │ │ │ + ldr r6, [r1, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, r2, r7 │ │ │ │ + adds r4, r4, #0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r6, #16] │ │ │ │ + ldr r6, [r0, #24] │ │ │ │ movs r1, r5 │ │ │ │ cmp r5, #28 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 21ec84 │ │ │ │ + b.n 21ed24 │ │ │ │ movs r0, r5 │ │ │ │ - adds r3, #36 @ 0x24 │ │ │ │ + adds r3, #116 @ 0x74 │ │ │ │ movs r0, r5 │ │ │ │ - adds r3, #12 │ │ │ │ + adds r3, #92 @ 0x5c │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [r0, #60] @ 0x3c │ │ │ │ + ldr r0, [r2, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ movs r7, r6 │ │ │ │ cmp r4, #74 @ 0x4a │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [r1, #72] @ 0x48 │ │ │ │ + ldr r4, [r3, #76] @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ cmp r4, #8 │ │ │ │ movs r7, r6 │ │ │ │ - bhi.n 21ee58 │ │ │ │ + bhi.n 21eef8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ - eors r2, r6 │ │ │ │ + lsrs r2, r0 │ │ │ │ movs r4, r5 │ │ │ │ cmp r3, #200 @ 0xc8 │ │ │ │ movs r7, r6 │ │ │ │ - eors r4, r2 │ │ │ │ + lsls r4, r4 │ │ │ │ movs r4, r5 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ movs r7, r6 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r7, #28 │ │ │ │ movs r1, r5 │ │ │ │ cmp r3, #130 @ 0x82 │ │ │ │ movs r7, r6 │ │ │ │ cmp r3, #130 @ 0x82 │ │ │ │ movs r7, r6 │ │ │ │ adds.w r0, r8, #65 @ 0x41 │ │ │ │ add.w r0, r4, #65 @ 0x41 │ │ │ │ movs r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #84] @ 0x54 │ │ │ │ + ldr r2, [r4, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r0, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #84] @ 0x54 │ │ │ │ + ldr r0, [r2, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r6, #80] @ 0x50 │ │ │ │ + ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ movs r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #160 @ 0xa0 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r0, [r1, #28] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ movs r6, r4 │ │ │ │ cmp r2, #100 @ 0x64 │ │ │ │ movs r7, r6 │ │ │ │ vext.8 q8, q6, , #0 │ │ │ │ vmla.i32 d16, d14, d1[0] │ │ │ │ vext.8 q0, q4, , #0 │ │ │ │ - cmn r4, r1 │ │ │ │ + orrs r4, r3 │ │ │ │ movs r7, r4 │ │ │ │ vmla.i32 d0, d2, d1[0] │ │ │ │ - subs r6, r2, r0 │ │ │ │ + subs r6, r4, r1 │ │ │ │ movs r5, r4 │ │ │ │ vmla.i d0, d12, d1[0] │ │ │ │ - ldr r0, [r4, #112] @ 0x70 │ │ │ │ + ldr r0, [r6, #116] @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ vhadd.s q8, q3, │ │ │ │ - subs r2, r0, r0 │ │ │ │ + subs r2, r2, r1 │ │ │ │ movs r5, r4 │ │ │ │ vhadd.s32 q8, q0, │ │ │ │ - subs r0, r2, r1 │ │ │ │ + subs r0, r4, r2 │ │ │ │ movs r5, r4 │ │ │ │ asrs r4, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #214 @ 0xd6 │ │ │ │ + cmp r4, #38 @ 0x26 │ │ │ │ movs r5, r4 │ │ │ │ cmp r0, #236 @ 0xec │ │ │ │ movs r7, r6 │ │ │ │ cmp r0, #190 @ 0xbe │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [r0, #16] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #130 @ 0x82 │ │ │ │ + subs r3, #210 @ 0xd2 │ │ │ │ movs r0, r5 │ │ │ │ ldr.w r0, [pc, #3220] @ 21fb6c │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ bl 241b30 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 220378 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #3196] @ 21fb70 │ │ │ │ ldr.w r1, [pc, #3196] @ 21fb74 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #3180] @ 21fb78 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r0, #4 │ │ │ │ add r3, pc │ │ │ │ - bl 31cca0 │ │ │ │ + bl 31ccf0 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r3, [pc, #3160] @ 21fb7c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [pc, #3156] @ 21fb80 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ bl 27a264 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov fp, r0 │ │ │ │ blx 17f72c │ │ │ │ add.w r3, fp, r0 │ │ │ │ ldrb.w r2, [r3, #-1] │ │ │ │ ldr.w r3, [pc, #3112] @ 21fb84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -248506,15 +248498,15 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ mov r1, sl │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ mov r0, fp │ │ │ │ blx 17e524 │ │ │ │ b.w 21d754 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2203f8 │ │ │ │ @@ -248531,112 +248523,112 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2203f8 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r5, [pc, #3024] @ 21fb8c │ │ │ │ blx 17f454 │ │ │ │ ldr.w sl, [pc, #3020] @ 21fb90 │ │ │ │ ldrd r1, r0, [sp, #68] @ 0x44 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr.w r0, [r9, #128] @ 0x80 │ │ │ │ add r5, pc │ │ │ │ - bl 2f31a4 │ │ │ │ + bl 2f31f4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f42ec │ │ │ │ + bl 2f433c │ │ │ │ ldr.w r2, [pc, #2996] @ 21fb94 │ │ │ │ add sl, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, sl, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [pc, #2976] @ 21fb98 │ │ │ │ ldr.w fp, [pc, #2976] @ 21fb9c │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r0, [r3, #0] │ │ │ │ - bl 2f57e8 │ │ │ │ + bl 2f5838 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ - bl 2f5ca0 │ │ │ │ + bl 2f5cf0 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f1bdc │ │ │ │ + bl 2f1c2c │ │ │ │ ldr.w r1, [pc, #2944] @ 21fba0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f1bdc │ │ │ │ + bl 2f1c2c │ │ │ │ ldr.w r1, [pc, #2936] @ 21fba4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f1bdc │ │ │ │ + bl 2f1c2c │ │ │ │ mov r0, fp │ │ │ │ - bl 2efad0 │ │ │ │ + bl 2efb20 │ │ │ │ mov r5, r0 │ │ │ │ bl 1ee334 │ │ │ │ ldr.w r1, [pc, #2916] @ 21fba8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f5ca0 │ │ │ │ + bl 2f5cf0 │ │ │ │ ldr.w r0, [r9, #148] @ 0x94 │ │ │ │ cbz r0, 21f05e │ │ │ │ - bl 2e4cf4 │ │ │ │ + bl 2e4d44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2205a8 │ │ │ │ bl 2376b8 │ │ │ │ ldr.w r0, [r9, #132] @ 0x84 │ │ │ │ cbz r0, 21f06c │ │ │ │ - bl 430b9c │ │ │ │ + bl 430bec │ │ │ │ ldr.w r0, [r9, #112] @ 0x70 │ │ │ │ cbz r0, 21f0ac │ │ │ │ ldr.w r3, [pc, #2872] @ 21fbac │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ mov r3, r9 │ │ │ │ - bl 43f6a8 │ │ │ │ + bl 43f6f8 │ │ │ │ mov r5, r0 │ │ │ │ bl 21c0cc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 2f735c │ │ │ │ + bl 2f73ac │ │ │ │ cbz r5, 21f0ac │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2207b4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22023c │ │ │ │ ldr.w r3, [pc, #2816] @ 21fbb0 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 24bfac │ │ │ │ - bl 3ab84c │ │ │ │ + bl 3ab89c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r3, [pc, #2796] @ 21fbb4 │ │ │ │ ldr.w r2, [pc, #2796] @ 21fbb8 │ │ │ │ ldr.w r1, [pc, #2796] @ 21fbbc │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w r3, [pc, #2780] @ 21fbc0 │ │ │ │ mov fp, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [r3, #16] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 21f138 │ │ │ │ ldr.w sl, [pc, #2764] @ 21fbc4 │ │ │ │ @@ -248644,15 +248636,15 @@ │ │ │ │ add sl, pc │ │ │ │ strd r6, r4, [sp, #32] │ │ │ │ add r9, pc │ │ │ │ mov r4, r8 │ │ │ │ add.w r8, sl, #2048 @ 0x800 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 21f12e │ │ │ │ add.w r5, sl, #1888 @ 0x760 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r1, r6 │ │ │ │ blx 17fd08 │ │ │ │ cbnz r0, 21f128 │ │ │ │ @@ -248664,27 +248656,27 @@ │ │ │ │ ldr r4, [r4, #20] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21f10a │ │ │ │ ldrd r6, r4, [sp, #32] │ │ │ │ ldr.w r0, [pc, #2704] @ 21fbcc │ │ │ │ ldr.w r5, [pc, #2704] @ 21fbd0 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r3 │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldr.w r0, [pc, #2688] @ 21fbd4 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldr.w r3, [pc, #2672] @ 21fbd8 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21fb2c │ │ │ │ ldr.w r3, [pc, #2660] @ 21fbdc │ │ │ │ add r3, pc │ │ │ │ @@ -248721,21 +248713,21 @@ │ │ │ │ strb.w r3, [r2, #36] @ 0x24 │ │ │ │ ldr.w r5, [pc, #2596] @ 21fbf0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 21f1f4 │ │ │ │ ldr.w r0, [fp, #124] @ 0x7c │ │ │ │ cbz r0, 21f1f4 │ │ │ │ - bl 2f3858 │ │ │ │ + bl 2f38a8 │ │ │ │ mov r9, r0 │ │ │ │ cbnz r0, 21f1f4 │ │ │ │ ldr.w r0, [pc, #2576] @ 21fbf4 │ │ │ │ ldr.w r1, [fp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ str.w r9, [r5] │ │ │ │ ldr.w r5, [pc, #2560] @ 21fbf8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #32] │ │ │ │ cbnz r3, 21f210 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -248746,30 +248738,30 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ ldr.w r5, [pc, #2540] @ 21fc00 │ │ │ │ add r5, pc │ │ │ │ add.w r0, r5, #32 │ │ │ │ bl 1b6860 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r3, [pc, #2524] @ 21fc04 │ │ │ │ ldr.w r2, [pc, #2524] @ 21fc08 │ │ │ │ ldr.w r1, [pc, #2524] @ 21fc0c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov sl, r0 │ │ │ │ add.w r0, r5, #32 │ │ │ │ bl 1b6a48 │ │ │ │ mov r9, r0 │ │ │ │ - bl 322358 │ │ │ │ + bl 3223a8 │ │ │ │ ldrb.w r3, [r5, #112] @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21f924 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21f880 │ │ │ │ ldr.w r2, [pc, #2472] @ 21fc10 │ │ │ │ @@ -248798,25 +248790,25 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [r3, #132] @ 0x84 │ │ │ │ cbz r1, 21f2b4 │ │ │ │ mov r0, sl │ │ │ │ bl 21cdb0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r3, [pc, #2404] @ 21fc24 │ │ │ │ ldr.w r2, [pc, #2404] @ 21fc28 │ │ │ │ ldr.w r1, [pc, #2404] @ 21fc2c │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w r3, [pc, #2388] @ 21fc30 │ │ │ │ mov r9, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb.w r2, [r3, #38] @ 0x26 │ │ │ │ cbz r2, 21f2f0 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ subs r3, #2 │ │ │ │ @@ -248840,28 +248832,28 @@ │ │ │ │ ldr.w r3, [pc, #2336] @ 21fc40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [pc, #2328] @ 21fc44 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #2324] @ 21fc48 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldr.w r0, [pc, #2312] @ 21fc4c │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #2308] @ 21fc50 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldr.w r3, [pc, #2296] @ 21fc54 │ │ │ │ ldr.w r1, [r9, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [r3, #108] @ 0x6c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 21facc │ │ │ │ ldr.w sl, [pc, #2280] @ 21fc58 │ │ │ │ @@ -248873,22 +248865,22 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ add.w r4, sl, #1440 @ 0x5a0 │ │ │ │ mov r7, sl │ │ │ │ b.n 21f3b2 │ │ │ │ movs r3, #0 │ │ │ │ adds r0, r5, #4 │ │ │ │ str r3, [r5, #20] │ │ │ │ - bl 43b954 │ │ │ │ + bl 43b9a4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 320140 │ │ │ │ + bl 320190 │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 43b9b8 │ │ │ │ + bl 43ba08 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 3be204 │ │ │ │ + bl 3be254 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r5, [r7, #1440] @ 0x5a0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 21f42c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str.w r3, [r7, #1440] @ 0x5a0 │ │ │ │ @@ -248924,29 +248916,29 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 21fc70 │ │ │ │ ldr.w r2, [pc, #2144] @ 21fc74 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2343 @ 0x927 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r4, fp │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 21fad6 │ │ │ │ ldr.w r0, [pc, #2108] @ 21fc78 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #2104] @ 21fc7c │ │ │ │ mov r3, r6 │ │ │ │ add.w r2, r9, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21d604 │ │ │ │ ldr.w r2, [r9, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r9, [pc, #2076] @ 21fc80 │ │ │ │ ldr.w r3, [pc, #2076] @ 21fc84 │ │ │ │ @@ -248979,15 +248971,15 @@ │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ bl 21c0cc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 2f735c │ │ │ │ + bl 2f73ac │ │ │ │ movs r0, #0 │ │ │ │ bl 1880a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22004e │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ @@ -249005,43 +248997,43 @@ │ │ │ │ beq.w 2207b4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 220234 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [pc, #1932] @ 21fc98 │ │ │ │ - bl 2f0054 │ │ │ │ + bl 2f00a4 │ │ │ │ ldr.w r0, [pc, #1928] @ 21fc9c │ │ │ │ ldr.w r9, [r4] │ │ │ │ movs r4, #0 │ │ │ │ add r0, pc │ │ │ │ strb.w r4, [sp, #68] @ 0x44 │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #1912] @ 21fca0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldr.w r3, [pc, #1900] @ 21fca4 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2200b6 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22058a │ │ │ │ ldr.w r0, [pc, #1880] @ 21fca8 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #1872] @ 21fcac │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldrb.w r3, [sp, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22057a │ │ │ │ cbz r3, 21f580 │ │ │ │ ldr.w r3, [pc, #1852] @ 21fcb0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -249053,65 +249045,65 @@ │ │ │ │ cbz r3, 21f598 │ │ │ │ ldr.w r3, [pc, #1836] @ 21fcb8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22051e │ │ │ │ movs r0, #2 │ │ │ │ - bl 2f0054 │ │ │ │ + bl 2f00a4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r3, [pc, #1812] @ 21fcbc │ │ │ │ ldr.w r2, [pc, #1812] @ 21fcc0 │ │ │ │ ldr.w r1, [pc, #1812] @ 21fcc4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w r3, [pc, #1796] @ 21fcc8 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 21f5de │ │ │ │ ldr r2, [r0, #64] @ 0x40 │ │ │ │ cbz r2, 21f5de │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1780] @ 21fccc │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ ldr.w r3, [pc, #1776] @ 21fcd0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 21f5f2 │ │ │ │ ldr.w r1, [r3, #152] @ 0x98 │ │ │ │ mov r2, r6 │ │ │ │ bl 23f8fc │ │ │ │ bl 27a06c │ │ │ │ ldr.w r0, [pc, #1756] @ 21fcd4 │ │ │ │ add r0, pc │ │ │ │ bl 21a3b0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 434a68 │ │ │ │ + bl 434ab8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220378 │ │ │ │ bl 241aec │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 220378 │ │ │ │ ldr.w r0, [pc, #1728] @ 21fcd8 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r1, [pc, #1720] @ 21fcdc │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldr.w r3, [pc, #1712] @ 21fce0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 21f7f4 │ │ │ │ ldr.w r5, [pc, #1700] @ 21fce4 │ │ │ │ ldr.w r3, [pc, #1700] @ 21fce8 │ │ │ │ @@ -249127,15 +249119,15 @@ │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cbz r4, 21f6ac │ │ │ │ ldr.w fp, [r4] │ │ │ │ cmp.w fp, #1 │ │ │ │ bne.n 21f65a │ │ │ │ add.w r8, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43b954 │ │ │ │ + bl 43b9a4 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ldrd r7, r0, [r5, #96] @ 0x60 │ │ │ │ movs r2, #4 │ │ │ │ adds r1, r7, #1 │ │ │ │ blx 17e290 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r9, r0 │ │ │ │ @@ -249145,15 +249137,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa70 │ │ │ │ str.w r0, [r9, r7, lsl #2] │ │ │ │ ldr.w r3, [sl, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [sl, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43b9b8 │ │ │ │ + bl 43ba08 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21f65e │ │ │ │ ldr.w r3, [pc, #1600] @ 21fcf0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -249174,15 +249166,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 21f75c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 21f6dc │ │ │ │ add.w r5, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b954 │ │ │ │ + bl 43b9a4 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ add r0, sp, #212 @ 0xd4 │ │ │ │ blx 17fe94 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -249199,26 +249191,26 @@ │ │ │ │ movs r3, #32 │ │ │ │ mov r1, r3 │ │ │ │ blx 17fdfc <__snprintf_chk@plt> │ │ │ │ movs r2, #0 │ │ │ │ add r0, sp, #212 @ 0xd4 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r8, [sl, #172] @ 0xac │ │ │ │ - bl 3b24b8 │ │ │ │ + bl 3b2508 │ │ │ │ ldr.w r3, [pc, #1484] @ 21fd00 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldr.w r3, [sl, #172] @ 0xac │ │ │ │ str.w r0, [r2, r8, lsl #2] │ │ │ │ ldr.w r2, [r2, r3, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2202c8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [sl, #172] @ 0xac │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b9b8 │ │ │ │ + bl 43ba08 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21f6e2 │ │ │ │ ldr.w r3, [pc, #1444] @ 21fd04 │ │ │ │ mov r6, r9 │ │ │ │ ldr.w r9, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ @@ -249237,53 +249229,53 @@ │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cbz r4, 21f7f2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 21f786 │ │ │ │ add.w r5, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b954 │ │ │ │ + bl 43b9a4 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3b24b8 │ │ │ │ + bl 3b2508 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21fb4c │ │ │ │ mov r0, fp │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 43e0e8 │ │ │ │ + bl 43e138 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21fed8 │ │ │ │ ldr r3, [pc, #996] @ (21fbac ) │ │ │ │ ldr.w r1, [pc, #1356] @ 21fd14 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr.w r1, [pc, #1344] @ 21fd18 │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b9b8 │ │ │ │ + bl 43ba08 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21f78a │ │ │ │ mov r6, sl │ │ │ │ bl 28acc4 │ │ │ │ movs r0, #3 │ │ │ │ - bl 2f0054 │ │ │ │ + bl 2f00a4 │ │ │ │ bl 251bc0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ bl 1e8a1c │ │ │ │ ldr.w r3, [pc, #1292] @ 21fd1c │ │ │ │ add r3, pc │ │ │ │ @@ -249297,36 +249289,36 @@ │ │ │ │ ldr.w r4, [pc, #1272] @ 21fd20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbz r0, 21f860 │ │ │ │ ldr.w r1, [pc, #1264] @ 21fd24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f63f0 │ │ │ │ + bl 2f6440 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220566 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21ff52 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r1, [pc, #1236] @ 21fd28 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2f5f1c │ │ │ │ + bl 2f5f6c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1eab10 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 21fdca │ │ │ │ - bl 437d30 │ │ │ │ + bl 437d80 │ │ │ │ mov r0, r4 │ │ │ │ bl 260b08 │ │ │ │ movs r0, #0 │ │ │ │ blx 180408 │ │ │ │ ldr.w r3, [pc, #1192] @ 21fd2c │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -249337,15 +249329,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 17e220 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #0] │ │ │ │ str.w fp, [r0, #4] │ │ │ │ adds r0, #8 │ │ │ │ - bl 43ba10 │ │ │ │ + bl 43ba60 │ │ │ │ ldr.w r3, [pc, #1156] @ 21fd30 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r5, #24 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ @@ -249361,15 +249353,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 17e220 │ │ │ │ movs r3, #2 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #0] │ │ │ │ str.w fp, [r0, #4] │ │ │ │ adds r0, #8 │ │ │ │ - bl 43ba10 │ │ │ │ + bl 43ba60 │ │ │ │ ldr.w r3, [pc, #1100] @ 21fd38 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r5, #24 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ @@ -249399,15 +249391,15 @@ │ │ │ │ ldr.w r3, [pc, #1036] @ 21fd48 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 43ba10 │ │ │ │ + bl 43ba60 │ │ │ │ ldr r3, [pc, #1016] @ (21fd4c ) │ │ │ │ add.w r1, r5, #24 │ │ │ │ str.w fp, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r5, [r2, #0] │ │ │ │ @@ -249425,15 +249417,15 @@ │ │ │ │ ldr r3, [pc, #976] @ (21fd54 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 43ba10 │ │ │ │ + bl 43ba60 │ │ │ │ ldr r3, [pc, #956] @ (21fd58 ) │ │ │ │ add.w r1, r5, #24 │ │ │ │ str.w r9, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r5, [r2, #0] │ │ │ │ @@ -249458,50 +249450,50 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21dbfc │ │ │ │ ldr.w r9, [pc, #892] @ 21fd60 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 42c188 │ │ │ │ + bl 42c1d8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22014c │ │ │ │ ldr.w r9, [pc, #872] @ 21fd64 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 42c188 │ │ │ │ + bl 42c1d8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 220116 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 22022a │ │ │ │ - bl 428c1c │ │ │ │ + bl 428c6c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2207b4 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r7, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 220254 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ - bl 415e78 │ │ │ │ + bl 415ec8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 220222 │ │ │ │ bl 20f4d4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -249523,15 +249515,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ blx 17fdfc <__snprintf_chk@plt> │ │ │ │ ldr.w r9, [r5, #100] @ 0x64 │ │ │ │ add r0, sp, #212 @ 0xd4 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3b24b8 │ │ │ │ + bl 3b2508 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r9, r7, lsl #2] │ │ │ │ ldr.w r3, [r3, r7, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21f696 │ │ │ │ ldr r3, [pc, #700] @ (21fd6c ) │ │ │ │ ldr r2, [pc, #704] @ (21fd70 ) │ │ │ │ @@ -249540,52 +249532,52 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #1469 @ 0x5bd │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 21f6a0 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ - bl 31ca88 │ │ │ │ + bl 31cad8 │ │ │ │ b.n 21f36c │ │ │ │ ldr r0, [pc, #672] @ (21fd78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [pc, #668] @ (21fd7c ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ b.n 21f438 │ │ │ │ mov r0, sl │ │ │ │ bl 21ccdc │ │ │ │ ldr r3, [pc, #652] @ (21fd80 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r0, [r3, #132] @ 0x84 │ │ │ │ b.w 21f2ac │ │ │ │ ldr r0, [pc, #640] @ (21fd84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r3, [pc, #160] @ (21fbac ) │ │ │ │ ldr r1, [pc, #636] @ (21fd88 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r3, r5 │ │ │ │ - bl 43e618 │ │ │ │ + bl 43e668 │ │ │ │ ldr r1, [pc, #624] @ (21fd8c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e618 │ │ │ │ + bl 43e668 │ │ │ │ b.w 21f294 │ │ │ │ ldr r3, [pc, #608] @ (21fd90 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21f176 │ │ │ │ ldr r3, [pc, #600] @ (21fd94 ) │ │ │ │ @@ -249604,283 +249596,283 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #1514 @ 0x5ea │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 21f7e6 │ │ │ │ - str r4, [r2, #88] @ 0x58 │ │ │ │ + str r4, [r4, #92] @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xebe40041 │ │ │ │ - adds r4, r6, r3 │ │ │ │ + adds r4, r0, r5 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r4, #94 @ 0x5e │ │ │ │ + cmp r4, #174 @ 0xae │ │ │ │ movs r0, r5 │ │ │ │ movs r5, #212 @ 0xd4 │ │ │ │ movs r7, r6 │ │ │ │ - add sl, r9 │ │ │ │ + cmp r2, r3 │ │ │ │ movs r0, r5 │ │ │ │ subs r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ + ldr r0, [r6, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #944] @ (21ff40 ) │ │ │ │ + ldr r6, [pc, #240] @ (21fc80 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r7, pc, #96 @ (adr r7, 21fbf4 ) │ │ │ │ + add r7, pc, #416 @ (adr r7, 21fd34 ) │ │ │ │ movs r1, r6 │ │ │ │ - ldr r0, [pc, #240] @ (21fc88 ) │ │ │ │ + ldr r0, [pc, #560] @ (21fdc8 ) │ │ │ │ movs r4, r4 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #28 │ │ │ │ + lsls r0, r0, #30 │ │ │ │ movs r5, r4 │ │ │ │ - bx r1 │ │ │ │ + bx fp │ │ │ │ movs r5, r4 │ │ │ │ - bx r1 │ │ │ │ + bx fp │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [r3, #44] @ 0x2c │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ bic.w r0, sl, r1, lsl #1 │ │ │ │ - add r6, pc, #152 @ (adr r6, 21fc50 ) │ │ │ │ + add r6, pc, #472 @ (adr r6, 21fd90 ) │ │ │ │ movs r1, r6 │ │ │ │ - bx r9 │ │ │ │ + @ instruction: 0x479e │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [pc, #904] @ (21ff48 ) │ │ │ │ + ldr r5, [pc, #200] @ (21fc88 ) │ │ │ │ movs r4, r4 │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ movs r7, r6 │ │ │ │ stmia r3!, {r2, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [r0, #0] │ │ │ │ + str r6, [r2, #4] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xb607 │ │ │ │ - @ instruction: 0xffff68f2 │ │ │ │ + vtbx.8 d22, {d15-d16}, d2 │ │ │ │ movs r6, r4 │ │ │ │ ldrd r0, r0, [r2, #-260]! @ 0x104 │ │ │ │ movs r3, #134 @ 0x86 │ │ │ │ movs r7, r6 │ │ │ │ movs r3, #102 @ 0x66 │ │ │ │ movs r7, r6 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r7, r6 │ │ │ │ movs r3, #74 @ 0x4a │ │ │ │ movs r7, r6 │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ movs r7, r6 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [r0, #20] │ │ │ │ + ldr r2, [r2, #24] │ │ │ │ movs r6, r4 │ │ │ │ strd r0, r0, [r4], #260 @ 0x104 │ │ │ │ @ instruction: 0xe8d00041 │ │ │ │ @ instruction: 0xe8c80041 │ │ │ │ - add r4, pc, #792 @ (adr r4, 21ff20 ) │ │ │ │ + add r5, pc, #88 @ (adr r5, 21fc60 ) │ │ │ │ movs r1, r6 │ │ │ │ - cmp r8, lr │ │ │ │ + mov r0, r8 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [pc, #528] @ (21fe20 ) │ │ │ │ + ldr r3, [pc, #848] @ (21ff60 ) │ │ │ │ movs r4, r4 │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ movs r7, r6 │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ movs r7, r6 │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ movs r7, r6 │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ movs r7, r6 │ │ │ │ @ instruction: 0xe8360041 │ │ │ │ - add r4, pc, #192 @ (adr r4, 21fce8 ) │ │ │ │ + add r4, pc, #512 @ (adr r4, 21fe28 ) │ │ │ │ movs r1, r6 │ │ │ │ - cmp r0, fp │ │ │ │ + cmp r8, r5 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [pc, #944] @ (21ffe0 ) │ │ │ │ + ldr r3, [pc, #240] @ (21fd20 ) │ │ │ │ movs r4, r4 │ │ │ │ b.n 21fc30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ b.n 21fc00 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6eb │ │ │ │ vabdl.u , d31, d12 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #204 @ 0xcc │ │ │ │ + adds r5, #28 │ │ │ │ movs r0, r5 │ │ │ │ cbz r3, 21fc70 │ │ │ │ - @ instruction: 0xffffb34c │ │ │ │ + vrsra.u64 d27, d12, #1 │ │ │ │ movs r5, r4 │ │ │ │ cbz r3, 21fc70 │ │ │ │ vqshl.u32 q15, q14, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #184 @ 0xb8 │ │ │ │ movs r7, r6 │ │ │ │ - add r2, pc, #48 @ (adr r2, 21fc90 ) │ │ │ │ + add r2, pc, #368 @ (adr r2, 21fdd0 ) │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r2, #56] @ 0x38 │ │ │ │ + str r2, [r4, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ movs r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r6, r7} │ │ │ │ + ldmia r1, {r1, r4} │ │ │ │ movs r5, r4 │ │ │ │ - add r2, pc, #912 @ (adr r2, 220004 ) │ │ │ │ + add r3, pc, #208 @ (adr r3, 21fd44 ) │ │ │ │ movs r1, r6 │ │ │ │ - ldrsh r2, [r3, r7] │ │ │ │ + str r2, [r5, #0] │ │ │ │ movs r6, r4 │ │ │ │ - blt.n 21fcbc │ │ │ │ + blt.n 21fd5c │ │ │ │ movs r0, r5 │ │ │ │ cbz r5, 21fc80 │ │ │ │ vshr.u64 d18, d8, #1 │ │ │ │ movs r7, r6 │ │ │ │ - ldrsh r2, [r2, r7] │ │ │ │ + str r2, [r4, #0] │ │ │ │ movs r6, r4 │ │ │ │ - movs r7, #0 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ movs r0, r5 │ │ │ │ b.n 21f8e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r7, #112] @ 0x70 │ │ │ │ + str r6, [r1, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ b.n 21f870 │ │ │ │ lsls r1, r0, #1 │ │ │ │ b.n 21f7f4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #528 @ (adr r5, 21feb0 ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 21fff0 ) │ │ │ │ movs r7, r4 │ │ │ │ cbz r3, 21fcde │ │ │ │ vqrdmlsh.s , , d30[0] │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r6, {r1, r5, r6} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ @ instruction: 0xffffe566 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #280 @ (adr r1, 21fdd8 ) │ │ │ │ + add r1, pc, #600 @ (adr r1, 21ff18 ) │ │ │ │ movs r1, r6 │ │ │ │ - negs r6, r5 │ │ │ │ + cmp r6, r7 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [pc, #8] @ (21fcd0 ) │ │ │ │ + ldr r0, [pc, #328] @ (21fe10 ) │ │ │ │ movs r4, r4 │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #112] @ 0x70 │ │ │ │ + str r0, [r1, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ b.n 21f6c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r0, r1, r4, lr} │ │ │ │ - vshll.u32 q8, d22, #31 │ │ │ │ + vtbl.8 d16, {d31- │ │ │ │ @ instruction: 0xffff1ef6 │ │ │ │ movs r7, r6 │ │ │ │ b.n 21f610 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ movs r2, r5 │ │ │ │ b.n 21f60c │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r6, r6, #1 │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5} │ │ │ │ + ldmia r2!, {r1, r3, r7} │ │ │ │ movs r2, r5 │ │ │ │ b.n 21f514 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r0, #108] @ 0x6c │ │ │ │ + str r2, [r2, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ cmp r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r0, #7 │ │ │ │ movs r7, r6 │ │ │ │ - str r4, [r4, #104] @ 0x68 │ │ │ │ + str r4, [r6, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #824] @ 0x338 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r3, #104] @ 0x68 │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r7, r4] │ │ │ │ + ldr r4, [r1, r6] │ │ │ │ movs r1, r5 │ │ │ │ - adds r0, #24 │ │ │ │ + adds r0, #104 @ 0x68 │ │ │ │ movs r0, r5 │ │ │ │ b.n 2202b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ b.n 220288 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r0, #9 │ │ │ │ + lsrs r6, r2, #10 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r2, r4, #8 │ │ │ │ + lsrs r2, r6, #9 │ │ │ │ movs r5, r4 │ │ │ │ adds r4, r7, #1 │ │ │ │ movs r7, r6 │ │ │ │ adds r6, r6, #1 │ │ │ │ movs r7, r6 │ │ │ │ adds r4, r7, #0 │ │ │ │ movs r7, r6 │ │ │ │ adds r6, r6, #0 │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r7, r7 │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r0, [r3, r6] │ │ │ │ + ldrh r0, [r5, r7] │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r2, r7 │ │ │ │ movs r7, r6 │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ + str r4, [r0, #84] @ 0x54 │ │ │ │ movs r0, r5 │ │ │ │ subs r6, r1, r7 │ │ │ │ movs r7, r6 │ │ │ │ subs r2, r3, r6 │ │ │ │ movs r7, r6 │ │ │ │ - str r2, [sp, #688] @ 0x2b0 │ │ │ │ + str r2, [sp, #1008] @ 0x3f0 │ │ │ │ movs r2, r5 │ │ │ │ subs r6, r0, r6 │ │ │ │ movs r7, r6 │ │ │ │ - strb r4, [r2, #11] │ │ │ │ + strb r4, [r4, #12] │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r2 │ │ │ │ + asrs r2, r4 │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + subs r7, #34 @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ + str r4, [r0, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [sp, #280] @ 0x118 │ │ │ │ + ldr r4, [sp, #600] @ 0x258 │ │ │ │ movs r1, r6 │ │ │ │ - str r4, [r1, #40] @ 0x28 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r1, r3} │ │ │ │ + stmia r2!, {r1, r3, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ - bmi.n 21fc84 │ │ │ │ + bmi.n 21fd24 │ │ │ │ movs r0, r5 │ │ │ │ add r4, sp, #764 @ 0x2fc │ │ │ │ vqrdmlsh.s , , d22[0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, #246 @ 0xf6 │ │ │ │ + subs r1, #70 @ 0x46 │ │ │ │ movs r0, r5 │ │ │ │ - bcs.n 21fcec │ │ │ │ + bcc.n 21fd8c │ │ │ │ movs r2, r5 │ │ │ │ - orns r0, r0, r6, asr #32 │ │ │ │ + pkhtb r0, r0, r6, asr #32 │ │ │ │ adds r2, r2, r7 │ │ │ │ movs r7, r6 │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #656] @ 0x290 │ │ │ │ + ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ movs r1, r6 │ │ │ │ - str r6, [r0, #40] @ 0x28 │ │ │ │ + str r6, [r2, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ ldr.w r1, [pc, #2592] @ 2207cc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21dd3e │ │ │ │ @@ -249895,56 +249887,56 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21ffc4 │ │ │ │ bl 1b5c1c │ │ │ │ ldr.w r1, [pc, #2548] @ 2207d4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #32 │ │ │ │ bl 1b69c0 │ │ │ │ - bl 322138 │ │ │ │ + bl 322188 │ │ │ │ ldr.w r0, [pc, #2536] @ 2207d8 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr.w r2, [pc, #2528] @ 2207dc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ ldr.w r3, [pc, #2516] @ 2207e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21ff4a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 2b7cf4 │ │ │ │ - bl 322540 │ │ │ │ + bl 322590 │ │ │ │ ldr.w r2, [pc, #2492] @ 2207e4 │ │ │ │ ldr.w r3, [pc, #2492] @ 2207e8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 220576 │ │ │ │ add sp, #284 @ 0x11c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3ab860 │ │ │ │ + b.w 3ab8b0 │ │ │ │ ldr.w r1, [pc, #2464] @ 2207ec │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21dac8 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ ldr.w r0, [pc, #2448] @ 2207f0 │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ mov r1, r7 │ │ │ │ bl 27a264 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ mov r4, r9 │ │ │ │ ldr.w r3, [pc, #2428] @ 2207f4 │ │ │ │ ldr.w r2, [pc, #2428] @ 2207f8 │ │ │ │ @@ -249953,27 +249945,27 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ movw r2, #1683 @ 0x693 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr.w r1, [pc, #2400] @ 220800 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 42c68c │ │ │ │ + bl 42c6dc │ │ │ │ ldr.w r1, [pc, #2392] @ 220804 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 2206b4 │ │ │ │ ldrd r1, r0, [sp, #68] @ 0x44 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr.w r3, [sl, #128] @ 0x80 │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr.w r3, [pc, #2364] @ 220808 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.w 21e4a4 │ │ │ │ ldr.w r3, [pc, #2352] @ 22080c │ │ │ │ @@ -249982,53 +249974,53 @@ │ │ │ │ ldr.w r1, [pc, #2352] @ 220814 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1519 @ 0x5ef │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 21f7e6 │ │ │ │ bl 21aba8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ b.w 21d754 │ │ │ │ ldr.w r1, [pc, #2312] @ 220818 │ │ │ │ add r1, pc │ │ │ │ - bl 42c0f8 │ │ │ │ + bl 42c148 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21d8e4 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2207c6 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 21d8e4 │ │ │ │ - bl 42bd5c │ │ │ │ + bl 42bdac │ │ │ │ ldr.w r1, [pc, #2280] @ 22081c │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #2276] @ 220820 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2f313c │ │ │ │ + bl 2f318c │ │ │ │ b.w 21d8e4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ b.n 21fe18 │ │ │ │ ldr.w r3, [pc, #2228] @ 220808 │ │ │ │ ldr.w r1, [pc, #2252] @ 220824 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2f54f4 │ │ │ │ + bl 2f5544 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r0, [r3, #76] @ 0x4c │ │ │ │ b.n 21f850 │ │ │ │ ldr.w r3, [pc, #2232] @ 220828 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -250044,27 +250036,27 @@ │ │ │ │ ldr.w r3, [pc, #2208] @ 220834 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 43ba10 │ │ │ │ + bl 43ba60 │ │ │ │ ldr.w r3, [pc, #2188] @ 220838 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r5, #24 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r5, [r2, #0] │ │ │ │ str r1, [r3, #28] │ │ │ │ b.w 21f286 │ │ │ │ movs r0, #4 │ │ │ │ - bl 2f003c │ │ │ │ + bl 2f008c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22041c │ │ │ │ mov r0, r6 │ │ │ │ bl 21c870 │ │ │ │ b.n 21fdda │ │ │ │ ldr.w r3, [pc, #2144] @ 22083c │ │ │ │ mov r0, r9 │ │ │ │ @@ -250072,30 +250064,30 @@ │ │ │ │ ldr.w r1, [pc, #2144] @ 220844 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #400 @ 0x190 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1495 @ 0x5d7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.w 21f750 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #2 │ │ │ │ beq.w 21d6cc │ │ │ │ blx 17e884 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #2100] @ 220848 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.w 21d6cc │ │ │ │ ldr.w r0, [pc, #2088] @ 22084c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.w 21f2f0 │ │ │ │ add.w r0, r5, #32 │ │ │ │ bl 1b6784 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22034a │ │ │ │ ldr.w r3, [pc, #2064] @ 220850 │ │ │ │ add r3, pc │ │ │ │ @@ -250114,30 +250106,30 @@ │ │ │ │ bl 20f23c │ │ │ │ b.w 21f4b0 │ │ │ │ ldr.w r3, [pc, #2016] @ 220854 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r1, r3 │ │ │ │ - bl 42d418 │ │ │ │ + bl 42d468 │ │ │ │ mov r9, r0 │ │ │ │ - bl 428bb4 │ │ │ │ + bl 428c04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 21d9e8 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2207b4 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r9, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 21d9e8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.w 21d9e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 220392 │ │ │ │ ldr.w r1, [pc, #1944] @ 220858 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ @@ -250149,54 +250141,54 @@ │ │ │ │ mov r4, fp │ │ │ │ ldr.w r5, [pc, #1928] @ 220860 │ │ │ │ mov.w r9, #1 │ │ │ │ add sl, pc │ │ │ │ add r5, pc │ │ │ │ b.n 2200f6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ movs r2, #1 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 22010c │ │ │ │ bl 1b2084 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2200e2 │ │ │ │ strb.w r9, [sp, #68] @ 0x44 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 2200f0 │ │ │ │ mov r0, fp │ │ │ │ blx 18097c │ │ │ │ b.w 21f54e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ blx 1805c4 │ │ │ │ mov r1, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c68c │ │ │ │ + bl 42c6dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb.w r2, [r9] │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.w 2202f0 │ │ │ │ ldrb.w r2, [r9, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2202f0 │ │ │ │ bl 1d9500 │ │ │ │ movs r0, #0 │ │ │ │ blx 180408 │ │ │ │ ldr.w r2, [pc, #1812] @ 220864 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 21f9fa │ │ │ │ bl 24234c │ │ │ │ b.w 21e2b4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2522fc │ │ │ │ ldr.w r3, [pc, #1764] @ 220854 │ │ │ │ @@ -250209,30 +250201,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 25234c │ │ │ │ b.w 21e14c │ │ │ │ ldr.w r3, [pc, #1736] @ 220854 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 42d418 │ │ │ │ + bl 42d468 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 17e220 │ │ │ │ mov r9, r0 │ │ │ │ cbz r7, 2201b6 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2207c6 │ │ │ │ cmp r3, #4 │ │ │ │ it ne │ │ │ │ movne r7, #0 │ │ │ │ mov r0, r9 │ │ │ │ str.w r7, [r0], #4 │ │ │ │ - bl 43ba10 │ │ │ │ + bl 43ba60 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 220784 │ │ │ │ ldr.w r3, [pc, #1692] @ 220868 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #20] │ │ │ │ add.w r1, r9, #20 │ │ │ │ @@ -250253,36 +250245,36 @@ │ │ │ │ ldr.w r0, [pc, #1648] @ 220874 │ │ │ │ add r0, pc │ │ │ │ bl 1b2084 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21dd74 │ │ │ │ ldr.w r0, [pc, #1636] @ 220878 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 20f530 │ │ │ │ b.n 21fa6a │ │ │ │ - bl 428c1c │ │ │ │ + bl 428c6c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 21fa38 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.w 21f508 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.w 21f0ac │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ b.w 21d8a6 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.w 21fa38 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ b.w 21d394 │ │ │ │ adds r0, #1 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ movs r2, #10 │ │ │ │ @@ -250294,47 +250286,47 @@ │ │ │ │ bne.n 22036e │ │ │ │ ldr.w r2, [pc, #1532] @ 22087c │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ b.w 21e72a │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 43c748 │ │ │ │ + bl 43c798 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21dd14 │ │ │ │ mov r1, r9 │ │ │ │ - bl 43e090 │ │ │ │ + bl 43e0e0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2204a8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ adds r2, #1 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r7, r2 │ │ │ │ mov r2, r7 │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ b.w 21dd14 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r1, r0 │ │ │ │ b.w 21e46a │ │ │ │ ldr.w r3, [pc, #1460] @ 220880 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [pc, #1460] @ 220884 │ │ │ │ ldr.w r1, [pc, #1460] @ 220888 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #400 @ 0x190 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #1501 @ 0x5dd │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.w 21f750 │ │ │ │ ldr.w r1, [pc, #1432] @ 22088c │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -250342,22 +250334,22 @@ │ │ │ │ bne.w 21fa14 │ │ │ │ b.n 220142 │ │ │ │ ldr.w r1, [pc, #1412] @ 220890 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 428c94 │ │ │ │ + bl 428ce4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 3f5ba0 │ │ │ │ + bl 3f5bf0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 21e14e │ │ │ │ movs r0, #1 │ │ │ │ bl 2403ec │ │ │ │ b.w 21e134 │ │ │ │ ldr.w r0, [pc, #1364] @ 220894 │ │ │ │ @@ -250376,22 +250368,22 @@ │ │ │ │ movw r2, #32489 @ 0x7ee9 │ │ │ │ movt r2, #65278 @ 0xfefe │ │ │ │ asrs r2, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.n 22027c │ │ │ │ ldr.w r0, [pc, #1324] @ 22089c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ bl 1b20ec │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1304] @ 2208a0 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.w 21f580 │ │ │ │ ldr.w fp, [pc, #1296] @ 2208a4 │ │ │ │ ldr.w sl, [pc, #1296] @ 2208a8 │ │ │ │ ldr.w r4, [pc, #1296] @ 2208ac │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ add sl, pc │ │ │ │ @@ -250432,35 +250424,35 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1689 @ 0x699 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 21fea8 │ │ │ │ ldr.w r3, [pc, #1188] @ 2208c4 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r2, [pc, #1188] @ 2208c8 │ │ │ │ ldr.w r1, [pc, #1188] @ 2208cc │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2802 @ 0xaf2 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 21fdda │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ mov r7, r0 │ │ │ │ bl 1861b0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 2f3a80 │ │ │ │ + bl 2f3ad0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2205ba │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2205ba │ │ │ │ mov r5, r0 │ │ │ │ b.n 220478 │ │ │ │ @@ -250474,16 +250466,16 @@ │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r6, #52] @ 0x34 │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220466 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f379c │ │ │ │ - bl 2f78b4 │ │ │ │ + bl 2f37ec │ │ │ │ + bl 2f7904 │ │ │ │ mov r0, r4 │ │ │ │ blx 17f454 │ │ │ │ b.w 21d604 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 220764 │ │ │ │ mov r0, sl │ │ │ │ str.w sl, [r5, #8] │ │ │ │ @@ -250495,15 +250487,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r7, r9, [sp, #4] │ │ │ │ movw r2, #2354 @ 0x932 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.w 21f426 │ │ │ │ ldr.w r1, [pc, #1032] @ 2208dc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 17e9f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21db22 │ │ │ │ @@ -250516,25 +250508,25 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e9e4 │ │ │ │ mov r0, r7 │ │ │ │ blx 18097c │ │ │ │ b.w 21db22 │ │ │ │ ldr r0, [pc, #992] @ (2208e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #980] @ (2208e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #972] @ (2208ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ cmp r3, #118 @ 0x76 │ │ │ │ bne.w 2203e8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #109 @ 0x6d │ │ │ │ @@ -250546,37 +250538,37 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ b.n 2200bc │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldr r3, [pc, #940] @ (2208f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ (2208fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #920] @ (220900 ) │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 220378 │ │ │ │ ldr r0, [pc, #896] @ (220904 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 220378 │ │ │ │ ldr r0, [pc, #892] @ (220908 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ blx 17e9f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2203e8 │ │ │ │ @@ -250635,134 +250627,134 @@ │ │ │ │ mov r1, r7 │ │ │ │ b.n 2205e8 │ │ │ │ ldr r0, [pc, #768] @ (22092c ) │ │ │ │ add r0, pc │ │ │ │ b.n 2205f0 │ │ │ │ ldr r0, [pc, #764] @ (220930 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #756] @ (220934 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r3, [pc, #744] @ (220938 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 4411a0 │ │ │ │ + bl 4411f0 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #732] @ (22093c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #724] @ (220940 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #712] @ (220944 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #704] @ (220948 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #692] @ (22094c ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #680] @ (220950 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ mov.w r9, #0 │ │ │ │ b.w 21efb6 │ │ │ │ ldr r1, [pc, #660] @ (220954 ) │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 43b4d8 │ │ │ │ + bl 43b528 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #648] @ (220958 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #640] @ (22095c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #628] @ (220960 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #620] @ (220964 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #596] @ (220968 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #584] @ (22096c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #576] @ (220970 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r1, [pc, #564] @ (220974 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #556] @ (220978 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #548] @ (22097c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ cbz r3, 22076e │ │ │ │ mov r0, fp │ │ │ │ str.w fp, [r5, #8] │ │ │ │ b.n 2200bc │ │ │ │ cbz r0, 220776 │ │ │ │ mov r0, r4 │ │ │ │ str r4, [r5, #8] │ │ │ │ b.n 2200bc │ │ │ │ ldr r0, [pc, #520] @ (220980 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r3, [pc, #508] @ (220984 ) │ │ │ │ movw r2, #3451 @ 0xd7b │ │ │ │ ldr r1, [pc, #508] @ (220988 ) │ │ │ │ ldr r0, [pc, #508] @ (22098c ) │ │ │ │ add r3, pc │ │ │ │ @@ -250778,251 +250770,251 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ bl 180cac │ │ │ │ ldr r0, [pc, #480] @ (22099c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ bl 180c7c │ │ │ │ nop │ │ │ │ - ldr r2, [r7, #108] @ 0x6c │ │ │ │ + ldr r2, [r1, #116] @ 0x74 │ │ │ │ movs r4, r4 │ │ │ │ ble.n 2207f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bgt.n 2207cc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r2, r5 │ │ │ │ adds r0, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r3, r5, r6} │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r4, [r5, #104] @ 0x68 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, #86 @ 0x56 │ │ │ │ + adds r2, #166 @ 0xa6 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r0, [sp, #792] @ 0x318 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r2, [r4, r7] │ │ │ │ + ldrb r2, [r6, r0] │ │ │ │ movs r6, r4 │ │ │ │ - bkpt 0x0040 │ │ │ │ + bkpt 0x0090 │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r6, [r2, r6] │ │ │ │ + ldrsh r6, [r4, r7] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r6, [r0, r1] │ │ │ │ + ldrb r6, [r2, r2] │ │ │ │ movs r6, r4 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #392] @ 0x188 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsh r4, [r2, r4] │ │ │ │ + ldrsh r4, [r4, r5] │ │ │ │ movs r6, r4 │ │ │ │ - pop {r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x0028 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [sp, #168] @ 0xa8 │ │ │ │ + ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r0, [r3, r2] │ │ │ │ + ldrh r0, [r5, r3] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r7, #12 │ │ │ │ + lsls r4, r1, #14 │ │ │ │ movs r5, r4 │ │ │ │ - strh r6, [r1, #44] @ 0x2c │ │ │ │ + strh r6, [r3, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ movs r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r6, r2] │ │ │ │ + ldrsh r2, [r0, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsh r2, [r5, r2] │ │ │ │ + ldrsh r2, [r7, r3] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r2, r0] │ │ │ │ + ldrb r2, [r4, r1] │ │ │ │ movs r6, r4 │ │ │ │ asrs r6, r6, #21 │ │ │ │ movs r7, r6 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #392] @ 0x188 │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r4, [r2, r6] │ │ │ │ + ldrb r4, [r4, r7] │ │ │ │ movs r6, r4 │ │ │ │ - pop {r3, r4, r6, r7} │ │ │ │ + pop {r3, r5, pc} │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r5, r7] │ │ │ │ + ldrh r6, [r7, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r2, r6] │ │ │ │ + ldrh r4, [r4, r7] │ │ │ │ movs r6, r4 │ │ │ │ bge.n 22078c │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - svc 146 @ 0x92 │ │ │ │ + svc 226 @ 0xe2 │ │ │ │ movs r4, r4 │ │ │ │ - pop {r2, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x003c │ │ │ │ movs r5, r4 │ │ │ │ - stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r5} │ │ │ │ movs r7, r4 │ │ │ │ - strh r4, [r1, r4] │ │ │ │ + strh r4, [r3, r5] │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r7, r6 │ │ │ │ - strh r6, [r7, r2] │ │ │ │ + strh r6, [r1, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r7, #16] │ │ │ │ + ldrh r4, [r1, #20] │ │ │ │ movs r2, r5 │ │ │ │ - str r6, [r7, r5] │ │ │ │ + str r6, [r1, r7] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r2, r6] │ │ │ │ + str r6, [r4, r7] │ │ │ │ movs r6, r4 │ │ │ │ movs r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #136] @ 0x88 │ │ │ │ + str r4, [sp, #456] @ 0x1c8 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r0, [r1, r3] │ │ │ │ + ldrh r0, [r3, r4] │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r0, 2208c6 │ │ │ │ + rev r0, r7 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r6, #24] │ │ │ │ + ldr r0, [r0, #32] │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r1, r7] │ │ │ │ + strb r2, [r3, r0] │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r3, r5] │ │ │ │ + str r4, [r5, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r1, r0] │ │ │ │ + ldr r6, [r3, r1] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r1, r4] │ │ │ │ + str r6, [r3, r5] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r0, r5] │ │ │ │ + ldr r0, [r2, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #888] @ (220c20 ) │ │ │ │ + str r6, [r5, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #904] @ (220c34 ) │ │ │ │ + str r2, [r6, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #896] @ (220c30 ) │ │ │ │ + str r0, [r6, r0] │ │ │ │ movs r6, r4 │ │ │ │ bvs.n 22088c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [pc, #568] @ (220af0 ) │ │ │ │ + ldr r7, [pc, #888] @ (220c30 ) │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #976] @ 0x3d0 │ │ │ │ + str r3, [sp, #272] @ 0x110 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r6, [r7, r2] │ │ │ │ + ldrsb r6, [r1, r4] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb8b8 │ │ │ │ + cbnz r0, 2208c6 │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [sp, #824] @ 0x338 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r7, [pc, #0] @ (2208cc ) │ │ │ │ + ldr r7, [pc, #320] @ (220a0c ) │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb894 │ │ │ │ + @ instruction: 0xb8e4 │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [sp, #264] @ 0x108 │ │ │ │ + str r2, [sp, #584] @ 0x248 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r7, [pc, #432] @ (220a88 ) │ │ │ │ + ldr r7, [pc, #752] @ (220bc8 ) │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb808 │ │ │ │ + @ instruction: 0xb858 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [pc, #240] @ (2209d0 ) │ │ │ │ + ldr r3, [pc, #560] @ (220b10 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [pc, #168] @ (22098c ) │ │ │ │ + ldr r3, [pc, #488] @ (220acc ) │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r6, r1] │ │ │ │ + strh r4, [r0, r3] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r3, r4] │ │ │ │ + str r2, [r5, r5] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r4, [r7, r6] │ │ │ │ + ldr r4, [r1, r0] │ │ │ │ movs r6, r4 │ │ │ │ bpl.n 22082c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #216] @ (2209d0 ) │ │ │ │ + ldr r6, [pc, #536] @ (220b10 ) │ │ │ │ movs r6, r4 │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r3, r2] │ │ │ │ + ldrsb r2, [r5, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldr r2, [r2, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r6, [r5, r4] │ │ │ │ + ldrsb r6, [r7, r5] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r7, r4] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb714 │ │ │ │ + @ instruction: 0xb764 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [pc, #800] @ (220c34 ) │ │ │ │ + str r0, [r3, r0] │ │ │ │ movs r6, r4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - @ instruction: 0xffff4fbe │ │ │ │ + vaddl.u , d15, d14 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r2, #22 │ │ │ │ + asrs r4, r4, #23 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [pc, #600] @ (220b7c ) │ │ │ │ + ldr r4, [pc, #920] @ (220cbc ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #488] @ (220b10 ) │ │ │ │ + ldr r5, [pc, #808] @ (220c50 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #752] @ (220c1c ) │ │ │ │ + str r4, [r1, r0] │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r1, #21 │ │ │ │ + asrs r0, r3, #22 │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r1, r4] │ │ │ │ + strh r6, [r3, r5] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r1, r3] │ │ │ │ + strh r0, [r3, r4] │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, r0] │ │ │ │ + strh r2, [r7, r1] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r1, r1] │ │ │ │ + strh r0, [r3, r2] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r0, r4] │ │ │ │ + strb r6, [r2, r5] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r7, #31] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r2, r6] │ │ │ │ + str r6, [r4, r7] │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r0, r0] │ │ │ │ + str r0, [r2, r1] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r5, r4] │ │ │ │ + strh r0, [r7, r5] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #728] @ (220c34 ) │ │ │ │ + str r6, [r0, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #496] @ (220b50 ) │ │ │ │ + ldr r7, [pc, #816] @ (220c90 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #968] @ (220d2c ) │ │ │ │ + ldr r6, [pc, #264] @ (220a6c ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #800] @ (220c88 ) │ │ │ │ + ldr r6, [pc, #96] @ (2209c8 ) │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r5, r3] │ │ │ │ + str r4, [r7, r4] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r5, r2] │ │ │ │ + str r6, [r7, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #768] @ (220c74 ) │ │ │ │ + str r0, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r7, [sp, #288] @ 0x120 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r5, [pc, #856] @ (220cd4 ) │ │ │ │ + ldr r6, [pc, #152] @ (220a14 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #640] @ (220c00 ) │ │ │ │ + ldr r5, [pc, #960] @ (220d40 ) │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r7, r2] │ │ │ │ + strb r4, [r1, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r5, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #60] @ 0x3c │ │ │ │ movs r1, r6 │ │ │ │ - push {r3, r4, r5, lr} │ │ │ │ + push {r3, r7, lr} │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [pc, #392] @ (220b18 ) │ │ │ │ + ldr r6, [pc, #712] @ (220c58 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r2, #58] @ 0x3a │ │ │ │ + ldrh r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, r6 │ │ │ │ - push {r5, lr} │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r3, r3] │ │ │ │ + strh r2, [r5, r4] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r7, r3] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #112] @ (220a20 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -251040,60 +251032,60 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2ec5b4 │ │ │ │ + bl 2ec604 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2209be │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #68] @ (220a2c ) │ │ │ │ ldr r3, [pc, #72] @ (220a30 ) │ │ │ │ mov.w lr, #4 │ │ │ │ add r1, pc │ │ │ │ strd lr, r1, [sp] │ │ │ │ ldr r1, [pc, #64] @ (220a34 ) │ │ │ │ add r3, pc │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 43b29c │ │ │ │ + bl 43b2ec │ │ │ │ movs r0, #0 │ │ │ │ b.n 2209c8 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #48] @ (220a38 ) │ │ │ │ mov.w lr, #2 │ │ │ │ ldr r3, [pc, #48] @ (220a3c ) │ │ │ │ add r1, pc │ │ │ │ strd lr, r1, [sp] │ │ │ │ ldr r1, [pc, #44] @ (220a40 ) │ │ │ │ add r3, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 43b29c │ │ │ │ + bl 43b2ec │ │ │ │ b.n 2209fe │ │ │ │ pop {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2209c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r1, r3] │ │ │ │ + ldrh r4, [r3, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r6, #52] @ 0x34 │ │ │ │ + ldrh r4, [r0, #56] @ 0x38 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r4, [r5, r2] │ │ │ │ + ldrh r4, [r7, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r4, r3] │ │ │ │ + ldrh r4, [r6, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r2, #52] @ 0x34 │ │ │ │ + ldrh r4, [r4, #54] @ 0x36 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r4, [r1, r2] │ │ │ │ + ldrh r4, [r3, r3] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00220a44 : │ │ │ │ ldr r3, [pc, #48] @ (220a78 ) │ │ │ │ mov ip, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -251209,15 +251201,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (220bb0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -251232,40 +251224,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 220b20 │ │ │ │ ldr r0, [pc, #60] @ (220bbc ) │ │ │ │ mov r1, ip │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w ip, [r6, #8] │ │ │ │ b.n 220b20 │ │ │ │ cbnz r0, 220bfa │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 220c90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ beq.n 220c6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3!, {} │ │ │ │ + ldmia r3!, {r4, r6} │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [r3, r7] │ │ │ │ + ldrh r6, [r5, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r4, #42] @ 0x2a │ │ │ │ + ldrh r6, [r6, #44] @ 0x2c │ │ │ │ movs r1, r6 │ │ │ │ - ldr r1, [sp, #584] @ 0x248 │ │ │ │ + ldr r1, [sp, #904] @ 0x388 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r3, r5] │ │ │ │ + ldr r0, [r5, r6] │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, r6] │ │ │ │ + ldr r4, [r5, r7] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -251345,42 +251337,42 @@ │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #48] @ (220cb4 ) │ │ │ │ ldr r0, [pc, #48] @ (220cb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - lsrs r2, r0, #30 │ │ │ │ + lsrs r2, r2, #31 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [sp, #592] @ 0x250 │ │ │ │ + str r2, [sp, #912] @ 0x390 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r1, #36] @ 0x24 │ │ │ │ + ldrh r0, [r3, #38] @ 0x26 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r6, [r0, r4] │ │ │ │ + ldr r6, [r2, r5] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r4, r4] │ │ │ │ + ldr r0, [r6, r5] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r3, #28 │ │ │ │ + lsrs r4, r5, #29 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r1, #28 │ │ │ │ + lsrs r6, r3, #29 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r0, #28 │ │ │ │ + lsrs r6, r2, #29 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r6, [r7, #32] │ │ │ │ + ldrh r6, [r1, #36] @ 0x24 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r4, [r7, r2] │ │ │ │ + ldr r4, [r1, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r1, r3] │ │ │ │ + ldr r6, [r3, r4] │ │ │ │ movs r6, r4 │ │ │ │ mov ip, r3 │ │ │ │ mov r0, r1 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r2, [ip] │ │ │ │ - b.w 426ee4 │ │ │ │ + b.w 426f34 │ │ │ │ │ │ │ │ 00220ccc : │ │ │ │ ldr r3, [pc, #12] @ (220cdc ) │ │ │ │ add r3, pc │ │ │ │ strd r0, r1, [r3] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -251420,15 +251412,15 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #80] @ (220d80 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -251439,34 +251431,34 @@ │ │ │ │ ldr r1, [pc, #52] @ (220d88 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #52] @ (220d8c ) │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r2, [r3, #28] │ │ │ │ + ldrh r2, [r5, #30] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r6, [r2, r0] │ │ │ │ + ldr r6, [r4, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r6, r0] │ │ │ │ + ldr r6, [r0, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + ldrh r0, [r0, #30] │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r2, [r5, r7] │ │ │ │ + ldr r2, [r7, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r5, r0] │ │ │ │ + ldr r0, [r7, r1] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00220d90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -251510,43 +251502,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 220dd8 │ │ │ │ ldr r3, [pc, #48] @ (220e3c ) │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ ldr.w ip, [pc, #48] @ 220e40 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (220e44 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 220dd8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb8ea │ │ │ │ movs r6, r6 │ │ │ │ ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8b8 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r6, #20] │ │ │ │ + ldrh r0, [r0, #24] │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r2, [r2, r6] │ │ │ │ + ldrsb r2, [r4, r7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r2, [r5, r4] │ │ │ │ + ldrsb r2, [r7, r5] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00220e48 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251618,29 +251610,29 @@ │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ ldr r1, [pc, #44] @ (220f1c ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ lsrs r4, r1, #16 │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r4, [r2, #14] │ │ │ │ + ldrh r4, [r4, #16] │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r2, [r7, r3] │ │ │ │ + ldrsb r2, [r1, r5] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r6, [r1, r1] │ │ │ │ + ldrsb r6, [r3, r2] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00220f20 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220fb0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -251789,15 +251781,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 220f20 │ │ │ │ ldr r0, [pc, #44] @ (2210b8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r3, [pc, #32] @ (2210bc ) │ │ │ │ movs r2, #168 @ 0xa8 │ │ │ │ ldr r1, [pc, #32] @ (2210c0 ) │ │ │ │ ldr r0, [pc, #32] @ (2210c4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -251806,21 +251798,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r3, #10 │ │ │ │ movs r7, r6 │ │ │ │ lsrs r6, r3, #9 │ │ │ │ movs r7, r6 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r6, r7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r4, #0] │ │ │ │ + ldrh r2, [r6, #2] │ │ │ │ movs r1, r6 │ │ │ │ - strb r0, [r4, r2] │ │ │ │ + strb r0, [r6, r3] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r5, r5] │ │ │ │ + strb r4, [r7, r6] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #172] @ 221184 │ │ │ │ mov r0, r1 │ │ │ │ @@ -251834,15 +251826,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r4 │ │ │ │ - bl 426ee4 │ │ │ │ + bl 426f34 │ │ │ │ cbnz r0, 22112c │ │ │ │ ldr r2, [pc, #132] @ (22118c ) │ │ │ │ ldr r3, [pc, #128] @ (221188 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -251868,15 +251860,15 @@ │ │ │ │ beq.n 221164 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 221138 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 221150 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 221104 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ ldrd r3, r2, [r5] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -251888,30 +251880,30 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ (22119c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 221144 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ push {r1, r4, r5, r7, lr} │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r7, lr} │ │ │ │ movs r6, r6 │ │ │ │ lsrs r4, r3, #6 │ │ │ │ movs r7, r6 │ │ │ │ - strb r2, [r0, r2] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r2, #58] @ 0x3a │ │ │ │ + strh r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, r6 │ │ │ │ - strh r4, [r1, r7] │ │ │ │ + strb r4, [r3, r0] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002211a0 : │ │ │ │ ldr r3, [pc, #36] @ (2211c8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2211b6 │ │ │ │ @@ -251939,26 +251931,26 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #260] @ (2212e4 ) │ │ │ │ add r3, pc │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ - bl 2efa7c │ │ │ │ - bl 2f378c │ │ │ │ + bl 2efacc │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #248] @ (2212e8 ) │ │ │ │ ldr r2, [pc, #248] @ (2212ec ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #244] @ (2212f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #236] @ (2212f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2212c6 │ │ │ │ movs r4, #0 │ │ │ │ ldrb.w r8, [r0, #170] @ 0xaa │ │ │ │ @@ -252038,25 +252030,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ push {r2, r4, r5, r7} │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r2, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #56] @ 0x38 │ │ │ │ movs r1, r6 │ │ │ │ - movs r6, #40 @ 0x28 │ │ │ │ + movs r6, #120 @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r3, #190 @ 0xbe │ │ │ │ + cmp r4, #14 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r2, r1, #3 │ │ │ │ movs r7, r6 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, r6] │ │ │ │ + strh r4, [r6, r7] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00221300 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -252082,28 +252074,28 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #48] @ (22136c ) │ │ │ │ ldr r2, [pc, #48] @ (221370 ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f47b0 │ │ │ │ + bl 2f4800 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2f5050 │ │ │ │ + b.w 2f50a0 │ │ │ │ nop │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - asrs r6, r4, #2 │ │ │ │ + asrs r6, r6, #3 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00221374 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252151,19 +252143,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ lsls r2, r2, #28 │ │ │ │ movs r7, r6 │ │ │ │ - strh r4, [r3, #38] @ 0x26 │ │ │ │ + strh r4, [r5, #40] @ 0x28 │ │ │ │ movs r1, r6 │ │ │ │ - str r2, [r3, r5] │ │ │ │ + str r2, [r5, r6] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r4, r0] │ │ │ │ + strh r6, [r6, r1] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00221404 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 221494 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -252298,15 +252290,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ b.n 22153a │ │ │ │ lsls r0, r1, #24 │ │ │ │ movs r7, r6 │ │ │ │ - str r6, [r0, r6] │ │ │ │ + str r6, [r2, r7] │ │ │ │ movs r6, r4 │ │ │ │ ldr r2, [pc, #12] @ (221570 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -252363,15 +252355,15 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17fc10 │ │ │ │ blx 180258 │ │ │ │ sub sp, #472 @ 0x1d8 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, r2] │ │ │ │ + str r2, [r2, r3] │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ subs r3, r0, #4 │ │ │ │ @@ -252382,25 +252374,25 @@ │ │ │ │ ldr r2, [r1, #12] │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ cbz r3, 221644 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 2ec5b8 │ │ │ │ + bl 2ec608 │ │ │ │ cbnz r0, 22164e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ mov r1, r2 │ │ │ │ - bl 2ec5bc │ │ │ │ + bl 2ec60c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 221632 │ │ │ │ bl 221588 │ │ │ │ nop │ │ │ │ bpl.n 22162c │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -252443,17 +252435,17 @@ │ │ │ │ blx 1801bc <__fprintf_chk@plt+0x4> │ │ │ │ mov r0, r4 │ │ │ │ blx 180408 │ │ │ │ add sp, #144 @ 0x90 │ │ │ │ movs r6, r6 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #20] │ │ │ │ + strh r0, [r0, #24] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r7, [pc, #872] @ (221a34 ) │ │ │ │ + str r2, [r5, r0] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (2216fc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -252464,19 +252456,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - strh r4, [r6, #18] │ │ │ │ + strh r4, [r0, #22] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r7, [pc, #744] @ (2219ec ) │ │ │ │ + str r2, [r1, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #664] @ (2219a0 ) │ │ │ │ + ldr r7, [pc, #984] @ (221ae0 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00221708 : │ │ │ │ ldrb.w r0, [r0, #123] @ 0x7b │ │ │ │ cbz r0, 221716 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -252651,19 +252643,19 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #296 @ 0x128 │ │ │ │ movs r6, r6 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #368] @ (221a34 ) │ │ │ │ + ldr r6, [pc, #688] @ (221b74 ) │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #312] @ (221a04 ) │ │ │ │ + ldr r6, [pc, #632] @ (221b44 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002218cc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252931,24 +252923,24 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r1 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ - bl 436658 │ │ │ │ + bl 4366a8 │ │ │ │ cbz r0, 221b12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 435e20 │ │ │ │ + bl 435e70 │ │ │ │ ldr r3, [pc, #32] @ (221b3c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 221b2a │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -252989,19 +252981,19 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ stmia r0!, {r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r4, #23] │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r3, [pc, #416] @ (221d34 ) │ │ │ │ + ldr r3, [pc, #736] @ (221e74 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [pc, #96] @ (221bf8 ) │ │ │ │ + ldr r3, [pc, #416] @ (221d38 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00221b98 : │ │ │ │ ldr r3, [pc, #8] @ (221ba4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -253044,19 +253036,19 @@ │ │ │ │ cbz r0, 221c10 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cbnz r3, 221c04 │ │ │ │ bl 28abd8 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2e4b80 │ │ │ │ + b.w 2e4bd0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2e4b80 │ │ │ │ + b.w 2e4bd0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d7520 │ │ │ │ bl 240fe8 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #123] @ 0x7b │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253096,32 +253088,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ movs r0, #33 @ 0x21 │ │ │ │ blx 17f61c <__prctl_time64@plt> │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 435ce8 │ │ │ │ + bl 435d38 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ - bl 435ce8 │ │ │ │ + bl 435d38 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ ldr r2, [pc, #52] @ (221cd0 ) │ │ │ │ ldr r3, [pc, #40] @ (221cc4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 221cba │ │ │ │ add.w r0, r4, #148 @ 0x94 │ │ │ │ add sp, #152 @ 0x98 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 436634 │ │ │ │ + b.w 436684 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #312 @ 0x138 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ pli [r5, #4095] @ 0xfff │ │ │ │ @@ -253151,24 +253143,24 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 436658 │ │ │ │ + bl 4366a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 221d3e │ │ │ │ ldr r0, [pc, #36] @ (221d44 ) │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ strh.w r2, [r3, #122] @ 0x7a │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 435e20 │ │ │ │ + bl 435e70 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 185d64 │ │ │ │ bl 2216cc │ │ │ │ nop │ │ │ │ @@ -253212,15 +253204,15 @@ │ │ │ │ nop │ │ │ │ add r1, sp, #224 @ 0xe0 │ │ │ │ movs r6, r6 │ │ │ │ bkpt 0x0032 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #120] @ (221e2c ) │ │ │ │ + ldr r1, [pc, #440] @ (221f6c ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00221db4 : │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #116] @ (221e30 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 221dcc │ │ │ │ @@ -253269,27 +253261,27 @@ │ │ │ │ blx 1801bc <__fprintf_chk@plt+0x4> │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ add r0, sp, #872 @ 0x368 │ │ │ │ movs r6, r6 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #12] │ │ │ │ + ldrb r4, [r1, #14] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r0, [pc, #408] @ (221fd8 ) │ │ │ │ + ldr r0, [pc, #728] @ (222118 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00221e40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ - bl 435e20 │ │ │ │ + bl 435e70 │ │ │ │ ldr r3, [pc, #48] @ (221e88 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 221e68 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -253337,35 +253329,35 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r5, {r3, r5, r6} │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r6, [r1, #10] │ │ │ │ + ldrb r6, [r3, #11] │ │ │ │ movs r1, r6 │ │ │ │ - blxns r8 │ │ │ │ + ldr r0, [pc, #80] @ (221f38 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [pc, #112] @ (221f5c ) │ │ │ │ + ldr r0, [pc, #432] @ (22209c ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00221eec : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - b.w 436658 │ │ │ │ + b.w 4366a8 │ │ │ │ nop │ │ │ │ │ │ │ │ 00221ef4 : │ │ │ │ ldr r3, [pc, #28] @ (221f14 ) │ │ │ │ mrc 15, 0, r2, cr13, cr0, {3} │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [r2, r3] │ │ │ │ cbz r0, 221f08 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - b.w 436658 │ │ │ │ + b.w 4366a8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldmia r5!, {r1, r2, r3} │ │ │ │ movs r6, r6 │ │ │ │ @@ -253415,25 +253407,25 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ pop {r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r6, #7] │ │ │ │ + ldrb r0, [r0, #9] │ │ │ │ movs r1, r6 │ │ │ │ - bx r4 │ │ │ │ + bx lr │ │ │ │ movs r6, r4 │ │ │ │ - bx sp │ │ │ │ + @ instruction: 0x47be │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r3, #7] │ │ │ │ + ldrb r2, [r5, #8] │ │ │ │ movs r1, r6 │ │ │ │ - bx r2 │ │ │ │ + bx ip │ │ │ │ movs r6, r4 │ │ │ │ - bxns lr │ │ │ │ + blxns r8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00221fac : │ │ │ │ b.w 221560 │ │ │ │ │ │ │ │ 00221fb0 : │ │ │ │ b.w 221560 │ │ │ │ @@ -253441,18 +253433,18 @@ │ │ │ │ 00221fb4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (221fd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ blx 180258 │ │ │ │ nop │ │ │ │ - bx sp │ │ │ │ + blx r7 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00221fd4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -253488,19 +253480,19 @@ │ │ │ │ blx 17e238 │ │ │ │ add r6, pc, #680 @ (adr r6, 2222d4 ) │ │ │ │ movs r6, r6 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 22209e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r0, #5] │ │ │ │ + ldrb r6, [r2, #6] │ │ │ │ movs r1, r6 │ │ │ │ - bxns r8 │ │ │ │ + blxns r2 │ │ │ │ movs r6, r4 │ │ │ │ - mov r6, lr │ │ │ │ + mov lr, r8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00222040 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -253514,15 +253506,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (2220b0 ) │ │ │ │ bl 221574 │ │ │ │ mov.w r2, #568 @ 0x238 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ ldr r3, [pc, #56] @ (2220b4 ) │ │ │ │ ldr r2, [pc, #56] @ (2220b8 ) │ │ │ │ ldr r1, [pc, #60] @ (2220bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -253538,27 +253530,27 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #566 @ 0x236 │ │ │ │ blx 17e238 │ │ │ │ cbnz r4, 222102 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov r6, r4 │ │ │ │ + mov r6, lr │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r3, #3] │ │ │ │ + ldrb r4, [r5, #4] │ │ │ │ movs r1, r6 │ │ │ │ - mov r6, fp │ │ │ │ + mov lr, r5 │ │ │ │ movs r6, r4 │ │ │ │ - mov r4, r1 │ │ │ │ + mov r4, fp │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r0, #3] │ │ │ │ + ldrb r2, [r2, #4] │ │ │ │ movs r1, r6 │ │ │ │ - mov r8, sl │ │ │ │ + bx r4 │ │ │ │ movs r6, r4 │ │ │ │ - cmp sl, lr │ │ │ │ + mov r2, r8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002220cc : │ │ │ │ ldr r3, [pc, #32] @ (2220f0 ) │ │ │ │ ldr r2, [pc, #36] @ (2220f4 ) │ │ │ │ add r3, pc │ │ │ │ push {lr} │ │ │ │ @@ -253575,15 +253567,15 @@ │ │ │ │ bx ip │ │ │ │ add r5, pc, #784 @ (adr r5, 222404 ) │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ revsh r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp sl, r5 │ │ │ │ + cmp sl, pc │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00222100 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -253613,66 +253605,66 @@ │ │ │ │ nop │ │ │ │ add r5, pc, #496 @ (adr r5, 222340 ) │ │ │ │ movs r6, r6 │ │ │ │ adds r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ rev16 r0, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, ip │ │ │ │ + cmp sl, r6 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022215c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #16] @ (222170 ) │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ strb.w r2, [r3, #121] @ 0x79 │ │ │ │ - b.w 435de0 │ │ │ │ + b.w 435e30 │ │ │ │ nop │ │ │ │ rev16 r2, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00222174 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #16] @ (222188 ) │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ strb.w r2, [r3, #121] @ 0x79 │ │ │ │ - b.w 435de0 │ │ │ │ + b.w 435e30 │ │ │ │ nop │ │ │ │ rev r2, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0022218c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 436658 │ │ │ │ + bl 4366a8 │ │ │ │ cbz r0, 2221c8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 436658 │ │ │ │ + bl 4366a8 │ │ │ │ cbz r0, 222204 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ strh.w r3, [r4, #122] @ 0x7a │ │ │ │ bl 184580 │ │ │ │ ldr r0, [pc, #76] @ (222208 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - b.w 435e20 │ │ │ │ + b.w 435e70 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ strb.w r3, [r4, #122] @ 0x7a │ │ │ │ - bl 435e20 │ │ │ │ + bl 435e70 │ │ │ │ ldr r3, [pc, #52] @ (22220c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 2221e6 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -253698,15 +253690,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ strh.w r3, [r4, #122] @ 0x7a │ │ │ │ - bl 435e20 │ │ │ │ + bl 435e70 │ │ │ │ ldr r3, [pc, #44] @ (22225c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 22223e │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -253728,15 +253720,15 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [pc, #152] @ (222310 ) │ │ │ │ - bl 44ad64 │ │ │ │ + bl 44adb4 │ │ │ │ ldr r3, [pc, #152] @ (222314 ) │ │ │ │ add r6, pc │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r4, [r5, #0] │ │ │ │ cbz r4, 222292 │ │ │ │ mov r0, r4 │ │ │ │ bl 22218c │ │ │ │ @@ -253768,15 +253760,15 @@ │ │ │ │ cbnz r4, 2222da │ │ │ │ b.n 2222a0 │ │ │ │ blx r3 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2222a0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 435e20 │ │ │ │ + bl 435e70 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2222d0 │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -253792,19 +253784,19 @@ │ │ │ │ b.w 221fd4 │ │ │ │ add r4, pc, #96 @ (adr r4, 222374 ) │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 22231e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mvns r6, r6 │ │ │ │ + add r6, r8 │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bics r6, r1 │ │ │ │ + mvns r6, r3 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -253817,16 +253809,16 @@ │ │ │ │ add r5, pc │ │ │ │ cmp r0, #9 │ │ │ │ ite ne │ │ │ │ movne r0, r3 │ │ │ │ orreq.w r0, r3, #1 │ │ │ │ cbnz r0, 222380 │ │ │ │ mov r4, r0 │ │ │ │ - bl 34f09c │ │ │ │ - bl 350150 │ │ │ │ + bl 34f0ec │ │ │ │ + bl 3501a0 │ │ │ │ ldr r3, [pc, #108] @ (2223d4 ) │ │ │ │ orrs r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2223a8 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253845,45 +253837,45 @@ │ │ │ │ beq.n 2223c8 │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #0 │ │ │ │ bl 240770 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 22235c │ │ │ │ - bl 40a710 │ │ │ │ + bl 40a760 │ │ │ │ b.n 22235c │ │ │ │ ldr r3, [pc, #48] @ (2223dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22236e │ │ │ │ ldr r3, [pc, #44] @ (2223e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22236e │ │ │ │ ldr r0, [pc, #36] @ (2223e4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 22236e │ │ │ │ bl 222260 │ │ │ │ b.n 222394 │ │ │ │ nop │ │ │ │ add r3, pc, #288 @ (adr r3, 2224f4 ) │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb820 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r0 │ │ │ │ + add r0, r2 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002223e8 : │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #11 │ │ │ │ b.n 222328 │ │ │ │ nop │ │ │ │ @@ -253901,15 +253893,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r1 │ │ │ │ - bl 44ad64 │ │ │ │ + bl 44adb4 │ │ │ │ ldr r3, [pc, #64] @ (222464 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 222408 │ │ │ │ ldr r6, [pc, #60] @ (222468 ) │ │ │ │ movs r5, #0 │ │ │ │ @@ -253917,15 +253909,15 @@ │ │ │ │ b.n 22243c │ │ │ │ blx r3 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 222408 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ strh.w r5, [r4, #122] @ 0x7a │ │ │ │ - bl 435e20 │ │ │ │ + bl 435e70 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 222432 │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -253946,39 +253938,39 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ strb.w r3, [r4, #122] @ 0x7a │ │ │ │ strb.w r3, [r4, #125] @ 0x7d │ │ │ │ - bl 435e20 │ │ │ │ + bl 435e70 │ │ │ │ ldr r3, [pc, #52] @ (2224c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 2224b4 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ bl 222040 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 436698 │ │ │ │ + bl 4366e8 │ │ │ │ ldr r0, [pc, #32] @ (2224c8 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ mov.w r1, #672 @ 0x2a0 │ │ │ │ b.w 221fd4 │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22249a │ │ │ │ mov r0, r4 │ │ │ │ bl 221658 │ │ │ │ b.n 22249a │ │ │ │ @ instruction: 0xb716 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rors r2, r5 │ │ │ │ + tst r2, r7 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002224cc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -254022,31 +254014,31 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb6be │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r3, #17] │ │ │ │ + strb r2, [r5, #18] │ │ │ │ movs r1, r6 │ │ │ │ - sbcs r0, r2 │ │ │ │ + rors r0, r4 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, r2 │ │ │ │ + cmn r4, r4 │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r0, #17] │ │ │ │ + strb r4, [r2, #18] │ │ │ │ movs r1, r6 │ │ │ │ - adcs r2, r7 │ │ │ │ + rors r2, r1 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmn r2, r7 │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r5, #16] │ │ │ │ + strb r6, [r7, #17] │ │ │ │ movs r1, r6 │ │ │ │ - adcs r4, r4 │ │ │ │ + sbcs r4, r6 │ │ │ │ movs r6, r4 │ │ │ │ - negs r4, r6 │ │ │ │ + cmn r4, r0 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00222564 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -254066,46 +254058,46 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb630 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r3, #16] │ │ │ │ movs r1, r6 │ │ │ │ - asrs r2, r0 │ │ │ │ + adcs r2, r2 │ │ │ │ movs r6, r4 │ │ │ │ - negs r2, r1 │ │ │ │ + cmp r2, r3 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002225ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r1, [pc, #180] @ (22267c ) │ │ │ │ ldr r2, [pc, #184] @ (222680 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #176] @ (222684 ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #176] @ (222688 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ str r3, [r5, #100] @ 0x64 │ │ │ │ add r4, pc │ │ │ │ strb.w r6, [r5, #123] @ 0x7b │ │ │ │ - bl 444fa4 │ │ │ │ + bl 444ff4 │ │ │ │ strd r0, r1, [r5, #160] @ 0xa0 │ │ │ │ ldr.w r1, [r5, #604] @ 0x25c │ │ │ │ cbz r1, 22264e │ │ │ │ ldr r6, [pc, #144] @ (22268c ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbz r3, 222662 │ │ │ │ @@ -254151,35 +254143,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (2226a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - strb r2, [r2, #14] │ │ │ │ + strb r2, [r4, #15] │ │ │ │ movs r1, r6 │ │ │ │ - asrs r0, r2, #9 │ │ │ │ + asrs r0, r4, #10 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r4, #31 │ │ │ │ + adds r4, r6, r0 │ │ │ │ movs r4, r4 │ │ │ │ add r0, pc, #704 @ (adr r0, 22294c ) │ │ │ │ movs r6, r6 │ │ │ │ push {r1, r3, r5, r7, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - eors r4, r7 │ │ │ │ + lsrs r4, r1 │ │ │ │ movs r6, r4 │ │ │ │ - sbcs r6, r2 │ │ │ │ + rors r6, r4 │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r5, #11] │ │ │ │ + strb r6, [r7, #12] │ │ │ │ movs r1, r6 │ │ │ │ - sbcs r0, r1 │ │ │ │ + rors r0, r3 │ │ │ │ movs r6, r4 │ │ │ │ - ands r0, r4 │ │ │ │ + eors r0, r6 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002226a8 : │ │ │ │ ldr r3, [pc, #32] @ (2226cc ) │ │ │ │ mrc 15, 0, r2, cr13, cr0, {3} │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -254207,15 +254199,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cbz r3, 22272e │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 436658 │ │ │ │ + bl 4366a8 │ │ │ │ cbz r0, 22272e │ │ │ │ bl 2405e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 240610 │ │ │ │ ldr r3, [pc, #56] @ (222740 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -254277,28 +254269,28 @@ │ │ │ │ bl 2404fc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2227fe │ │ │ │ subs r4, r4, r0 │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r3, [pc, #124] @ (22281c ) │ │ │ │ ldr r2, [pc, #124] @ (222820 ) │ │ │ │ ldr r1, [pc, #128] @ (222824 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r7 │ │ │ │ bl 2b7d58 │ │ │ │ - bl 40a768 │ │ │ │ + bl 40a7b8 │ │ │ │ bl 2230f0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2403ec │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #1 │ │ │ │ bl 240770 │ │ │ │ ldr r3, [pc, #84] @ (222828 ) │ │ │ │ @@ -254317,30 +254309,30 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 40a710 │ │ │ │ - bl 40a768 │ │ │ │ + bl 40a760 │ │ │ │ + bl 40a7b8 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2227d6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ push {r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [sp, #216] @ 0xd8 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #6] │ │ │ │ + strb r0, [r1, #8] │ │ │ │ movs r1, r6 │ │ │ │ - asrs r6, r7, #1 │ │ │ │ + asrs r6, r1, #3 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r2, #24 │ │ │ │ + asrs r2, r4, #25 │ │ │ │ movs r4, r4 │ │ │ │ cbz r2, 2228a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 00222830 : │ │ │ │ @@ -254395,16 +254387,16 @@ │ │ │ │ cmpne r0, #9 │ │ │ │ mov r0, r5 │ │ │ │ bne.n 2228c2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2226d0 │ │ │ │ bl 2403ec │ │ │ │ - bl 34f09c │ │ │ │ - bl 350150 │ │ │ │ + bl 34f0ec │ │ │ │ + bl 3501a0 │ │ │ │ ldr r3, [pc, #64] @ (222910 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2228ea │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ @@ -254422,26 +254414,26 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2228d8 │ │ │ │ ldr r0, [pc, #28] @ (22291c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2228d8 │ │ │ │ ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #126 @ 0x7e │ │ │ │ + subs r6, #206 @ 0xce │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00222920 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2968] @ 0xb98 │ │ │ │ @@ -254537,15 +254529,15 @@ │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #849 @ 0x351 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str.w r9, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 17e444 │ │ │ │ ldr r2, [pc, #180] @ (222aec ) │ │ │ │ ldr r3, [pc, #152] @ (222ad4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -254568,15 +254560,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (222af8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 222a30 │ │ │ │ ldr r4, [pc, #116] @ (222afc ) │ │ │ │ ldr r1, [pc, #120] @ (222b00 ) │ │ │ │ ldr r3, [pc, #120] @ (222b04 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #120] @ (222b08 ) │ │ │ │ @@ -254585,65 +254577,65 @@ │ │ │ │ ldr r1, [pc, #116] @ (222b0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #833 @ 0x341 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 222a36 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r2, #840 @ 0x348 │ │ │ │ ldr r3, [pc, #80] @ (222b10 ) │ │ │ │ ldr r1, [pc, #84] @ (222b14 ) │ │ │ │ ldr r4, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b434 │ │ │ │ + bl 43b484 │ │ │ │ b.n 222a36 │ │ │ │ nop │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #296] @ 0x128 │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r2, [r7, #15] │ │ │ │ + ldrb r2, [r1, #17] │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #80 @ 0x50 │ │ │ │ + subs r6, #160 @ 0xa0 │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r4, #218 @ 0xda │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r1, #116] @ 0x74 │ │ │ │ + ldr r4, [r3, #120] @ 0x78 │ │ │ │ movs r1, r6 │ │ │ │ ldr r4, [sp, #360] @ 0x168 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r5, #108] @ 0x6c │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ movs r1, r6 │ │ │ │ - subs r6, #14 │ │ │ │ + subs r6, #94 @ 0x5e │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #28 │ │ │ │ + subs r4, #108 @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #174 @ 0xae │ │ │ │ + subs r5, #254 @ 0xfe │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r6, #12 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r1, #108] @ 0x6c │ │ │ │ + ldr r0, [r3, #112] @ 0x70 │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ + ldrb r0, [r2, #10] │ │ │ │ movs r4, r4 │ │ │ │ - subs r3, #244 @ 0xf4 │ │ │ │ + subs r4, #68 @ 0x44 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r3, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #108] @ 0x6c │ │ │ │ movs r1, r6 │ │ │ │ - subs r3, #206 @ 0xce │ │ │ │ + subs r4, #30 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00222b18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2992] @ 0xbb0 │ │ │ │ @@ -254715,15 +254707,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #885 @ 0x375 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 17e444 │ │ │ │ ldr r2, [pc, #108] @ (222c58 ) │ │ │ │ ldr r3, [pc, #84] @ (222c44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -254747,46 +254739,46 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ movw r2, #875 @ 0x36b │ │ │ │ - bl 43b434 │ │ │ │ + bl 43b484 │ │ │ │ b.n 222bea │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #400] @ 0x190 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #8] │ │ │ │ + ldrb r0, [r6, #9] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r2, #88] @ 0x58 │ │ │ │ + ldr r0, [r4, #92] @ 0x5c │ │ │ │ movs r1, r6 │ │ │ │ - subs r4, #176 @ 0xb0 │ │ │ │ + subs r5, #0 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #188 @ 0xbc │ │ │ │ + subs r3, #12 │ │ │ │ movs r6, r4 │ │ │ │ ldr r2, [sp, #664] @ 0x298 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r6, [r0, #88] @ 0x58 │ │ │ │ movs r1, r6 │ │ │ │ - subs r2, #106 @ 0x6a │ │ │ │ + subs r2, #186 @ 0xba │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00222c64 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 3b4e30 │ │ │ │ - bl 2ebc70 │ │ │ │ + bl 3b4e80 │ │ │ │ + bl 2ebcc0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1e94a0 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #20] @ (222ca4 ) │ │ │ │ ldr r2, [pc, #24] @ (222ca8 ) │ │ │ │ @@ -255538,15 +255530,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ cbz r1, 223422 │ │ │ │ - b.w 4485e8 │ │ │ │ + b.w 448638 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 221ef4 │ │ │ │ @@ -255714,15 +255706,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2235b2 │ │ │ │ ldr r0, [pc, #88] @ (223630 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2235b2 │ │ │ │ ldr r3, [pc, #68] @ (223628 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 223568 │ │ │ │ ldr r3, [pc, #60] @ (22362c ) │ │ │ │ @@ -255730,39 +255722,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 223568 │ │ │ │ ldr r0, [pc, #56] @ (223634 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 223568 │ │ │ │ str r1, [sp, #592] @ 0x250 │ │ │ │ movs r6, r6 │ │ │ │ - adds r4, #146 @ 0x92 │ │ │ │ + adds r4, #226 @ 0xe2 │ │ │ │ movs r6, r4 │ │ │ │ add r7, pc, #520 @ (adr r7, 22381c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #168 @ 0xa8 │ │ │ │ + adds r4, #248 @ 0xf8 │ │ │ │ movs r6, r4 │ │ │ │ add r7, pc, #440 @ (adr r7, 2237d4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 22320c │ │ │ │ + b.n 2232ac │ │ │ │ movs r7, r4 │ │ │ │ - adds r3, #252 @ 0xfc │ │ │ │ + adds r4, #76 @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ lsrs r0, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #218 @ 0xda │ │ │ │ + adds r4, #42 @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - adds r3, #180 @ 0xb4 │ │ │ │ + adds r4, #4 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00223638 : │ │ │ │ cbz r0, 223696 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -255816,30 +255808,30 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #40] @ (2236e4 ) │ │ │ │ ldr r0, [pc, #40] @ (2236e8 ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43226c │ │ │ │ + bl 4322bc │ │ │ │ bl 223638 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2236c2 │ │ │ │ ldr r0, [pc, #24] @ (2236ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 43226c │ │ │ │ + bl 4322bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223638 │ │ │ │ nop │ │ │ │ strh r6, [r3, #60] @ 0x3c │ │ │ │ movs r5, r6 │ │ │ │ - adds r3, #28 │ │ │ │ + adds r3, #108 @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - adds r3, #8 │ │ │ │ + adds r3, #88 @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002236f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -255932,31 +255924,31 @@ │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r0, [pc, #668] @ (223a7c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 435a24 │ │ │ │ - bl 2ec614 │ │ │ │ - bl 2e4cec │ │ │ │ + b.w 435a74 │ │ │ │ + bl 2ec664 │ │ │ │ + bl 2e4d3c │ │ │ │ ldr r1, [pc, #644] @ (223a80 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r1, #40] @ 0x28 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs.w ip, r3, sl │ │ │ │ it cc │ │ │ │ strdcc r9, sl, [r1, #40] @ 0x28 │ │ │ │ movw r1, #16960 @ 0x4240 │ │ │ │ movt r1, #15 │ │ │ │ itt cc │ │ │ │ movcc r2, r9 │ │ │ │ movcc r3, sl │ │ │ │ umull r0, r1, r0, r1 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ adds.w ip, r5, r5 │ │ │ │ strd r1, r0, [sp, #16] │ │ │ │ adc.w r1, r8, r8 │ │ │ │ adds.w ip, ip, r5 │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ adc.w r1, r8, r1 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ @@ -255968,15 +255960,15 @@ │ │ │ │ adc.w r1, r1, lr │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr.w r5, [r4, #748] @ 0x2ec │ │ │ │ adc.w r1, r8, r1 │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd r5, r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ cmp r0, #51 @ 0x33 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 223948 │ │ │ │ cmp r6, r9 │ │ │ │ sbcs.w r3, r7, sl │ │ │ │ bcc.w 22399e │ │ │ │ subs.w ip, r6, r9 │ │ │ │ @@ -255990,32 +255982,32 @@ │ │ │ │ lsls r0, r6, #5 │ │ │ │ mov.w r7, lr, lsl #5 │ │ │ │ adds r0, r6, r0 │ │ │ │ orr.w r7, r7, r6, lsr #27 │ │ │ │ adc.w r7, lr, r7 │ │ │ │ adds.w r0, r0, ip │ │ │ │ adc.w r1, r1, r7 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ umull r0, r1, r0, r8 │ │ │ │ add r1, r3 │ │ │ │ - bl 463118 │ │ │ │ + bl 463168 │ │ │ │ vmov d8, r0, r1 │ │ │ │ rsbs r0, r7, #100 @ 0x64 │ │ │ │ sbc.w r1, r6, r6, lsl #1 │ │ │ │ - bl 463118 │ │ │ │ + bl 463168 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vdiv.f64 d7, d8, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 4635b8 │ │ │ │ + bl 463608 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r2, r3, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ sbc.w ip, r3, r1 │ │ │ │ ldr r3, [pc, #392] @ (223a84 ) │ │ │ │ ldr r5, [sp, #24] │ │ │ │ strd r2, ip, [r4, #744] @ 0x2e8 │ │ │ │ @@ -256084,39 +256076,39 @@ │ │ │ │ mov.w r0, ip, lsl #5 │ │ │ │ mov.w r1, lr, lsl #5 │ │ │ │ adds.w r0, ip, r0 │ │ │ │ orr.w r1, r1, ip, lsr #27 │ │ │ │ adc.w r1, lr, r1 │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r7, r1 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mul.w r3, r0, r5 │ │ │ │ mla r3, r1, r8, r3 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ umull r0, r1, r0, r8 │ │ │ │ add r1, r3 │ │ │ │ - bl 463118 │ │ │ │ + bl 463168 │ │ │ │ vmov d8, r0, r1 │ │ │ │ rsbs r0, r7, #100 @ 0x64 │ │ │ │ sbc.w r1, r6, r6, lsl #1 │ │ │ │ - bl 463118 │ │ │ │ + bl 463168 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vdiv.f64 d7, d8, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 4635b8 │ │ │ │ + bl 463608 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adc.w ip, r3, r1 │ │ │ │ b.n 2238f8 │ │ │ │ mvn.w r2, #9 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adc.w ip, r3, r1 │ │ │ │ b.n 22390a │ │ │ │ ldr r3, [pc, #80] @ (223a88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -256131,37 +256123,37 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r6, [r4, #708] @ 0x2c4 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #52] @ (223a90 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r2, ip, [r4, #744] @ 0x2e8 │ │ │ │ b.n 22390a │ │ │ │ nop │ │ │ │ ldrh r2, [r1, #58] @ 0x3a │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #544 @ (adr r5, 223c98 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r2, #134 @ 0x86 │ │ │ │ movs r6, r4 │ │ │ │ add r5, pc, #16 @ (adr r5, 223a90 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r4, pc, #936 @ (adr r4, 223e2c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + adds r0, #26 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #244] @ (223b9c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -256236,15 +256228,15 @@ │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 223af4 │ │ │ │ ldr r1, [pc, #100] @ (223bb8 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r0, [pc, #100] @ (223bbc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r6, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (223bc0 ) │ │ │ │ ldr r2, [pc, #60] @ (223ba0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -256258,33 +256250,33 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ b.n 223b60 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #30] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, #30] │ │ │ │ movs r6, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #104 @ (adr r2, 223c18 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #72 @ 0x48 │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ movs r6, r4 │ │ │ │ add r1, pc, #1016 @ (adr r1, 223fb0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #190 @ 0xbe │ │ │ │ + cmp r7, #14 │ │ │ │ movs r6, r4 │ │ │ │ add r1, pc, #560 @ (adr r1, 223df0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r0, [r6, #24] │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -256299,15 +256291,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 440118 │ │ │ │ + bl 440168 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #4 │ │ │ │ bl 24d1bc │ │ │ │ ldr r4, [pc, #260] @ (223d04 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldrb r6, [r3, #8] │ │ │ │ @@ -256378,15 +256370,15 @@ │ │ │ │ bl 25b5a8 │ │ │ │ b.n 223c1e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 223c64 │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #4 │ │ │ │ bl 24d1bc │ │ │ │ - bl 4403ec │ │ │ │ + bl 44043c │ │ │ │ ldr r2, [pc, #88] @ (223d14 ) │ │ │ │ ldr r3, [pc, #60] @ (223cf8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -256399,15 +256391,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ b.n 223bfc │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r7, #20] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -256417,15 +256409,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ add r0, pc, #920 @ (adr r0, 2240a0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r0, pc, #488 @ (adr r0, 223ef4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #138 @ 0x8a │ │ │ │ + cmp r5, #218 @ 0xda │ │ │ │ movs r6, r4 │ │ │ │ ldrh r0, [r3, #14] │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 00223d18 : │ │ │ │ ldr r3, [pc, #20] @ (223d30 ) │ │ │ │ add r3, pc │ │ │ │ @@ -256463,27 +256455,27 @@ │ │ │ │ ldr r1, [pc, #40] @ (223d90 ) │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r2, [pc, #40] @ (223d94 ) │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r5, #22 │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ movs r6, r4 │ │ │ │ mrc2 15, 2, pc, cr1, cr15, {7} │ │ │ │ │ │ │ │ 00223d98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -256496,19 +256488,19 @@ │ │ │ │ ldr r3, [r5, #32] │ │ │ │ strb r2, [r3, #8] │ │ │ │ ldr r4, [pc, #60] @ (223df4 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ bl 222040 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ adds r0, #12 │ │ │ │ - bl 436698 │ │ │ │ + bl 4366e8 │ │ │ │ movs r1, #149 @ 0x95 │ │ │ │ mov r0, r4 │ │ │ │ bl 221fd4 │ │ │ │ ldr r3, [pc, #28] @ (223df8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ @@ -256517,35 +256509,35 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r4, [r4, #6] │ │ │ │ movs r6, r6 │ │ │ │ - cmp r4, #88 @ 0x58 │ │ │ │ + cmp r4, #168 @ 0xa8 │ │ │ │ movs r6, r4 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ ... │ │ │ │ │ │ │ │ 00223dfc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #80] @ (223e60 ) │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r2, [pc, #80] @ (223e64 ) │ │ │ │ ldr r1, [pc, #80] @ (223e68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #68] @ (223e6c ) │ │ │ │ movs r0, #16 │ │ │ │ ldr.w r5, [r3, #216] @ 0xd8 │ │ │ │ blx 17e220 │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ @@ -256563,18 +256555,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, r0] │ │ │ │ + ldrb r6, [r4, r1] │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xfa0c0023 │ │ │ │ - vaddl.u32 q0, d0, d19 │ │ │ │ + @ instruction: 0xfa5c0023 │ │ │ │ + vrev64.8 d16, d19 │ │ │ │ ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00223e70 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -256610,48 +256602,48 @@ │ │ │ │ add r0, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strh r0, [r5, #62] @ 0x3e │ │ │ │ movs r6, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ + cmp r3, #172 @ 0xac │ │ │ │ movs r6, r4 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00223ed0 : │ │ │ │ ldr r1, [pc, #12] @ (223ee0 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r0, [pc, #12] @ (223ee4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r3, #142 @ 0x8e │ │ │ │ movs r6, r4 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00223ee8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #148] @ (223f90 ) │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r2, [pc, #148] @ (223f94 ) │ │ │ │ ldr r1, [pc, #148] @ (223f98 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r5, [pc, #136] @ (223f9c ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #12 │ │ │ │ add r5, pc │ │ │ │ ldr r6, [pc, #132] @ (223fa0 ) │ │ │ │ ldr.w r4, [r3, #216] @ 0xd8 │ │ │ │ blx 17e220 │ │ │ │ @@ -256699,33 +256691,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 223f56 │ │ │ │ ldr r0, [pc, #52] @ (223fb4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, r4] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ movs r1, r6 │ │ │ │ - vld4.8 {d0-d3}, [r0 :128], r3 │ │ │ │ - cdp2 0, 11, cr0, cr4, cr3, {1} │ │ │ │ + ldr??.w r0, [r0, r3, lsl #2] │ │ │ │ + vhadd.u8 d0, d4, d19 │ │ │ │ ldr r5, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r4, [r5, #58] @ 0x3a │ │ │ │ movs r6, r6 │ │ │ │ ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #14 │ │ │ │ + cmp r3, #94 @ 0x5e │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00223fb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -256760,27 +256752,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 223fec │ │ │ │ ldr r0, [pc, #32] @ (224030 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r6, [r0, #54] @ 0x36 │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #196 @ 0xc4 │ │ │ │ + cmp r3, #20 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00224034 : │ │ │ │ ldr r3, [pc, #12] @ (224044 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #28] │ │ │ │ subs r0, #0 │ │ │ │ @@ -256794,24 +256786,24 @@ │ │ │ │ 00224048 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr.w ip, [pc, #60] @ 22409c │ │ │ │ ldr r2, [pc, #60] @ (2240a0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2240a4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp r4, #0 │ │ │ │ it lt │ │ │ │ movlt r0, #0 │ │ │ │ blt.n 22408a │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ cmp r0, r4 │ │ │ │ ite ls │ │ │ │ @@ -256820,18 +256812,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r4, [r0, r7] │ │ │ │ + ldrh r4, [r2, r0] │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf7ba0023 │ │ │ │ - stc2l 0, cr0, [ip, #-140] @ 0xffffff74 │ │ │ │ + strb.w r0, [sl, r3, lsl #2] │ │ │ │ + ldc2 0, cr0, [ip, #140] @ 0x8c │ │ │ │ │ │ │ │ 002240a8 : │ │ │ │ ldr r2, [pc, #92] @ (224108 ) │ │ │ │ ldr r0, [pc, #96] @ (22410c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ @@ -256862,23 +256854,23 @@ │ │ │ │ cbz r3, 2240fa │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 223730 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ strh r0, [r5, #46] @ 0x2e │ │ │ │ movs r6, r6 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #52 @ 0x34 │ │ │ │ + cmp r1, #132 @ 0x84 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00224118 : │ │ │ │ cbz r0, 22412e │ │ │ │ ldr r3, [pc, #40] @ (224144 ) │ │ │ │ mov.w r2, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -256970,51 +256962,51 @@ │ │ │ │ ldr.w r0, [r0, ip] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 224178 │ │ │ │ ldr r0, [pc, #40] @ (224224 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 224178 │ │ │ │ nop │ │ │ │ ... │ │ │ │ strh r2, [r6, #40] @ 0x28 │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #248 @ 0xf8 │ │ │ │ + cmp r1, #72 @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00224228 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r3, [pc, #68] @ (22428c ) │ │ │ │ ldr r2, [pc, #72] @ (224290 ) │ │ │ │ ldr r1, [pc, #72] @ (224294 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r5, [r0, #216] @ 0xd8 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 224276 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ @@ -257027,18 +257019,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsb r2, [r4, r7] │ │ │ │ + ldr r2, [r6, r0] │ │ │ │ movs r1, r6 │ │ │ │ - rsbs r0, r8, #10682368 @ 0xa30000 │ │ │ │ - @ instruction: 0xfb6c0023 │ │ │ │ + @ instruction: 0xf6280023 │ │ │ │ + @ instruction: 0xfbbc0023 │ │ │ │ │ │ │ │ 00224298 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (22434c ) │ │ │ │ @@ -257078,17 +257070,17 @@ │ │ │ │ ldr r1, [pc, #100] @ (22435c ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r0, [pc, #100] @ (224360 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r1, [pc, #84] @ (224364 ) │ │ │ │ ldrd r2, r3, [r4, #744] @ 0x2e8 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 224326 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ @@ -257103,36 +257095,36 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 22431a │ │ │ │ ldr r0, [pc, #52] @ (224370 ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r2, [r4, #744] @ 0x2e8 │ │ │ │ b.n 22431a │ │ │ │ strh r2, [r5, #30] │ │ │ │ movs r6, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r7, #144 @ 0x90 │ │ │ │ movs r6, r4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #26 │ │ │ │ + movs r7, #106 @ 0x6a │ │ │ │ movs r6, r4 │ │ │ │ ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #240 @ 0xf0 │ │ │ │ + cmp r0, #64 @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00224374 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -257150,28 +257142,28 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 2ec610 │ │ │ │ + bl 2ec660 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 224394 │ │ │ │ cbz r5, 2243fa │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r3, [pc, #304] @ (2244ec ) │ │ │ │ ldr r2, [pc, #304] @ (2244f0 ) │ │ │ │ ldr r1, [pc, #308] @ (2244f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp r6, #0 │ │ │ │ blt.n 2243da │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 2243fa │ │ │ │ ldr r3, [pc, #284] @ (2244f8 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -257181,15 +257173,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 43b31c │ │ │ │ + b.w 43b36c │ │ │ │ bl 252888 │ │ │ │ cbnz r0, 22444c │ │ │ │ ldr r0, [pc, #256] @ (224504 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 224394 │ │ │ │ @@ -257217,15 +257209,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (224514 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r0, [pc, #216] @ (224518 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ bl 254f8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 224400 │ │ │ │ bl 25a89c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 224400 │ │ │ │ ldr r3, [pc, #188] @ (22451c ) │ │ │ │ @@ -257240,24 +257232,24 @@ │ │ │ │ ldr r1, [pc, #180] @ (224528 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ b.n 2243f0 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r4, [pc, #168] @ (22452c ) │ │ │ │ ldr r2, [pc, #168] @ (224530 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #168] @ (224534 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 22442c │ │ │ │ mov r4, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -257285,48 +257277,48 @@ │ │ │ │ bl 223fb8 │ │ │ │ b.n 224438 │ │ │ │ nop │ │ │ │ strh r2, [r1, #24] │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r5, r1] │ │ │ │ + ldrsb r4, [r7, r2] │ │ │ │ movs r1, r6 │ │ │ │ - orn r0, r2, #10682368 @ 0xa30000 │ │ │ │ - ldr??.w r0, [r6, #35] @ 0x23 │ │ │ │ - ldrsb r2, [r1, r1] │ │ │ │ + @ instruction: 0xf4b20023 │ │ │ │ + @ instruction: 0xfa460023 │ │ │ │ + ldrsb r2, [r3, r2] │ │ │ │ movs r1, r6 │ │ │ │ - movs r6, #48 @ 0x30 │ │ │ │ + movs r6, #128 @ 0x80 │ │ │ │ movs r6, r4 │ │ │ │ - movs r7, #120 @ 0x78 │ │ │ │ + movs r7, #200 @ 0xc8 │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #0 │ │ │ │ + movs r6, #80 @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #214 @ 0xd6 │ │ │ │ + movs r6, #38 @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r7, r6] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ movs r1, r6 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r7, #92 @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ - movs r5, #156 @ 0x9c │ │ │ │ + movs r5, #236 @ 0xec │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r4, r6] │ │ │ │ + strb r2, [r6, r7] │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf3980023 │ │ │ │ - vld4.8 {d0-d3}, [ip :128], r3 │ │ │ │ + @ instruction: 0xf3e80023 │ │ │ │ + ldr??.w r0, [ip, r3, lsl #2] │ │ │ │ │ │ │ │ 00224538 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #148] @ 2245dc │ │ │ │ @@ -257339,15 +257331,15 @@ │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -257378,27 +257370,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #32] @ (2245ec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 2245a2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r0, #10] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #96 @ 0x60 │ │ │ │ + movs r6, #176 @ 0xb0 │ │ │ │ movs r6, r4 │ │ │ │ strh r6, [r5, #6] │ │ │ │ movs r6, r6 │ │ │ │ - movs r5, #254 @ 0xfe │ │ │ │ + movs r6, #78 @ 0x4e │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002245f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -257411,28 +257403,28 @@ │ │ │ │ mov r9, r7 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cbz r1, 22466c │ │ │ │ mov sl, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2ec610 │ │ │ │ + bl 2ec660 │ │ │ │ cbz r0, 22466c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 22468c │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r3, [pc, #336] @ (22477c ) │ │ │ │ ldr r2, [pc, #336] @ (224780 ) │ │ │ │ ldr r1, [pc, #340] @ (224784 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp.w r8, #0 │ │ │ │ blt.n 22464c │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ cmp r3, r8 │ │ │ │ bhi.n 22468c │ │ │ │ ldr r3, [pc, #312] @ (224788 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -257442,28 +257434,28 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movw r2, #521 @ 0x209 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43b31c │ │ │ │ + b.w 43b36c │ │ │ │ ldr r3, [pc, #292] @ (224794 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #292] @ (224798 ) │ │ │ │ ldr r2, [pc, #296] @ (22479c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ movw r2, #515 @ 0x203 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43b31c │ │ │ │ + b.w 43b36c │ │ │ │ bl 252888 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 224712 │ │ │ │ orrs.w r3, r5, r6 │ │ │ │ beq.n 224744 │ │ │ │ ldr r3, [pc, #260] @ (2247a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -257475,24 +257467,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 224758 │ │ │ │ cbnz r7, 2246f0 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r3, [pc, #240] @ (2247ac ) │ │ │ │ ldr r2, [pc, #240] @ (2247b0 ) │ │ │ │ ldr r1, [pc, #244] @ (2247b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2246fe │ │ │ │ mov r4, r7 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ @@ -257513,15 +257505,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (2247b8 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r0, [pc, #184] @ (2247bc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ bl 254f8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 224694 │ │ │ │ bl 25a89c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 224694 │ │ │ │ ldr r3, [pc, #156] @ (2247c0 ) │ │ │ │ @@ -257557,51 +257549,51 @@ │ │ │ │ beq.n 2246b6 │ │ │ │ b.n 2246f0 │ │ │ │ nop │ │ │ │ strh r6, [r1, #4] │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, r7] │ │ │ │ + strb r4, [r1, r1] │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xf1f20023 │ │ │ │ - @ instruction: 0xf7860023 │ │ │ │ - strh r0, [r3, r7] │ │ │ │ + movw r0, #8227 @ 0x2023 │ │ │ │ + @ instruction: 0xf7d60023 │ │ │ │ + strb r0, [r5, r0] │ │ │ │ movs r1, r6 │ │ │ │ - movs r5, #10 │ │ │ │ + movs r5, #90 @ 0x5a │ │ │ │ movs r6, r4 │ │ │ │ - movs r3, #184 @ 0xb8 │ │ │ │ + movs r4, #8 │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r7, r6] │ │ │ │ + strb r0, [r1, r0] │ │ │ │ movs r1, r6 │ │ │ │ - movs r3, #158 @ 0x9e │ │ │ │ + movs r3, #238 @ 0xee │ │ │ │ movs r6, r4 │ │ │ │ - movs r5, #158 @ 0x9e │ │ │ │ + movs r5, #238 @ 0xee │ │ │ │ movs r6, r4 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #108 @ 0x6c │ │ │ │ + movs r3, #188 @ 0xbc │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r5, r5] │ │ │ │ + strh r4, [r7, r6] │ │ │ │ movs r1, r6 │ │ │ │ - sbc.w r0, r2, #35 @ 0x23 │ │ │ │ - @ instruction: 0xf6f60023 │ │ │ │ - movs r3, #16 │ │ │ │ + subs.w r0, r2, #35 @ 0x23 │ │ │ │ + @ instruction: 0xf7460023 │ │ │ │ + movs r3, #96 @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ str r5, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r5, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r7, r3] │ │ │ │ + strh r0, [r1, r5] │ │ │ │ movs r1, r6 │ │ │ │ - movs r5, #58 @ 0x3a │ │ │ │ + movs r5, #138 @ 0x8a │ │ │ │ movs r6, r4 │ │ │ │ - movs r2, #216 @ 0xd8 │ │ │ │ + movs r3, #40 @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002247d0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -257614,23 +257606,23 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #156] @ (2248a0 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ movs r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ blt.n 22486e │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -257672,33 +257664,33 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r7, r5, [sp, #8] │ │ │ │ movw r2, #558 @ 0x22e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 22483e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #26] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r6, [r6, r2] │ │ │ │ movs r4, r5 │ │ │ │ - movs r3, #184 @ 0xb8 │ │ │ │ + movs r4, #8 │ │ │ │ movs r6, r4 │ │ │ │ ldrb r2, [r1, #25] │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [r6, r6] │ │ │ │ + strh r6, [r0, r0] │ │ │ │ movs r1, r6 │ │ │ │ - movs r4, #52 @ 0x34 │ │ │ │ + movs r4, #132 @ 0x84 │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #150 @ 0x96 │ │ │ │ + movs r1, #230 @ 0xe6 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002248b4 : │ │ │ │ ldr r3, [pc, #72] @ (224900 ) │ │ │ │ ldr r2, [pc, #76] @ (224904 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -257778,30 +257770,30 @@ │ │ │ │ moveq r1, r0 │ │ │ │ beq.n 2249b8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2249dc ) │ │ │ │ mov r2, lr │ │ │ │ add r4, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2ec614 │ │ │ │ - bl 2e4cec │ │ │ │ + bl 2ec664 │ │ │ │ + bl 2e4d3c │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ movw r1, #16960 @ 0x4240 │ │ │ │ movt r1, #15 │ │ │ │ ittt cc │ │ │ │ movcc r2, r6 │ │ │ │ movcc r3, r5 │ │ │ │ strdcc r6, r5, [r4, #40] @ 0x28 │ │ │ │ umull r0, r1, r0, r1 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -257843,39 +257835,39 @@ │ │ │ │ ldrd r6, r7, [r3] │ │ │ │ vldr d7, [r3, #16] │ │ │ │ mov r2, r6 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [r3, #8] │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 224a10 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3f2d58 │ │ │ │ + b.w 3f2da8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #16] @ (224a6c ) │ │ │ │ add r1, pc │ │ │ │ - b.w 3b50f8 │ │ │ │ + b.w 3b5148 │ │ │ │ nop │ │ │ │ str r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #222 @ 0xde │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - movs r2, #112 @ 0x70 │ │ │ │ + movs r2, #192 @ 0xc0 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #16 │ │ │ │ @@ -257901,15 +257893,15 @@ │ │ │ │ bl 237bc4 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 224a8c │ │ │ │ add.w r0, r5, #64 @ 0x40 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 45161c │ │ │ │ + b.w 45166c │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ mov fp, r0 │ │ │ │ @@ -257919,15 +257911,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, ip │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 3439f8 │ │ │ │ + bl 343a48 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {fp, pc} │ │ │ │ @@ -257945,15 +257937,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, ip │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 343a44 │ │ │ │ + bl 343a94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {fp, pc} │ │ │ │ @@ -258062,24 +258054,24 @@ │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ cbz r2, 224c7c │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 224cde │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 343ad4 │ │ │ │ + b.w 343b24 │ │ │ │ cbz r1, 224c98 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 23778c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ - bl 447c04 │ │ │ │ + bl 447c54 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 224caa │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ @@ -258102,15 +258094,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 224c66 │ │ │ │ ldr r0, [pc, #48] @ (224d00 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 224c66 │ │ │ │ ldr r3, [pc, #36] @ (224d04 ) │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ ldr r1, [pc, #36] @ (224d08 ) │ │ │ │ ldr r0, [pc, #36] @ (224d0c ) │ │ │ │ add r3, pc │ │ │ │ @@ -258121,21 +258113,21 @@ │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #88 @ 0x58 │ │ │ │ + movs r0, #168 @ 0xa8 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #648] @ (224f90 ) │ │ │ │ + ldr r5, [pc, #968] @ (2250d0 ) │ │ │ │ movs r1, r6 │ │ │ │ - movs r0, #92 @ 0x5c │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ movs r6, r4 │ │ │ │ - movs r0, #114 @ 0x72 │ │ │ │ + movs r0, #194 @ 0xc2 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #932] @ (2250c8 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -258151,15 +258143,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr.w r5, [r9, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22500c │ │ │ │ - bl 44810c │ │ │ │ + bl 44815c │ │ │ │ cmp r0, r7 │ │ │ │ bne.w 22509e │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ adds r3, r3, r2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ @@ -258195,15 +258187,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ b.n 224dfa │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ - bl 45116c │ │ │ │ + bl 4511bc │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #60] @ 0x3c │ │ │ │ adds r2, r6, r2 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ adc.w r5, r5, r3 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r5, [r4, #60] @ 0x3c │ │ │ │ @@ -258322,15 +258314,15 @@ │ │ │ │ bl 237bc4 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 224fb2 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 225000 │ │ │ │ ldrd r6, r1, [r4, #88] @ 0x58 │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r3, [pc, #440] @ (2250dc ) │ │ │ │ mov r2, r5 │ │ │ │ ldrd r0, r1, [r4, #40] @ 0x28 │ │ │ │ @@ -258366,28 +258358,28 @@ │ │ │ │ bl 224a70 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r3, 224f7e │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ - bl 4515c4 │ │ │ │ + bl 451614 │ │ │ │ ldr r2, [pc, #348] @ (2250e4 ) │ │ │ │ ldr r3, [pc, #320] @ (2250cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 22509a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #92 @ 0x5c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 447428 │ │ │ │ + b.w 447478 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ mov r9, fp │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 224f0a │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -258397,15 +258389,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (2250e8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [pc, #296] @ (2250ec ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 4476a0 │ │ │ │ + bl 4476f0 │ │ │ │ ldr r2, [pc, #288] @ (2250f0 ) │ │ │ │ ldr r3, [pc, #252] @ (2250cc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ str r0, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -258420,15 +258412,15 @@ │ │ │ │ b.w 237634 │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r8, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #32] │ │ │ │ b.n 224db6 │ │ │ │ mul.w r1, r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 451a50 │ │ │ │ + bl 451aa0 │ │ │ │ b.n 224f1a │ │ │ │ ldr r3, [pc, #228] @ (2250f4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 224d4c │ │ │ │ ldr r3, [pc, #220] @ (2250f8 ) │ │ │ │ @@ -258436,15 +258428,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 224d4c │ │ │ │ ldr r0, [pc, #208] @ (2250fc ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 224d4c │ │ │ │ ldr r3, [pc, #200] @ (225100 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 224f68 │ │ │ │ ldr r3, [pc, #180] @ (2250f8 ) │ │ │ │ @@ -258453,15 +258445,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 224f68 │ │ │ │ ldr r0, [pc, #180] @ (225104 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 224f68 │ │ │ │ ldr r3, [pc, #164] @ (225108 ) │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #164] @ (22510c ) │ │ │ │ ldr r0, [pc, #164] @ (225110 ) │ │ │ │ @@ -258479,15 +258471,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 224fb8 │ │ │ │ ldr r0, [pc, #136] @ (225118 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 224fb8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #124] @ (22511c ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ ldr r1, [pc, #124] @ (225120 ) │ │ │ │ ldr r0, [pc, #124] @ (225124 ) │ │ │ │ add r3, pc │ │ │ │ @@ -258516,64 +258508,64 @@ │ │ │ │ adds r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r3, #1020]! @ 0x3fc │ │ │ │ strb r2, [r3, #29] │ │ │ │ movs r6, r6 │ │ │ │ strb r2, [r1, #28] │ │ │ │ movs r6, r6 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r3, #2 │ │ │ │ movs r6, r4 │ │ │ │ lsls r3, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, #27] │ │ │ │ movs r6, r6 │ │ │ │ adds r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, #5 │ │ │ │ + adds r6, r2, #6 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r6, #6 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [pc, #120] @ (225184 ) │ │ │ │ + ldr r2, [pc, #440] @ (2252c4 ) │ │ │ │ movs r1, r6 │ │ │ │ - adds r0, r3, #3 │ │ │ │ + adds r0, r5, #4 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, r5, #5 │ │ │ │ + adds r4, r7, #6 │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r6, #6 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [pc, #904] @ (2254a8 ) │ │ │ │ + ldr r2, [pc, #200] @ (2251e8 ) │ │ │ │ movs r1, r6 │ │ │ │ - adds r4, r3, #2 │ │ │ │ + adds r4, r5, #3 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, r4, #3 │ │ │ │ + adds r4, r6, #4 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [pc, #824] @ (225464 ) │ │ │ │ + ldr r2, [pc, #120] @ (2251a4 ) │ │ │ │ movs r1, r6 │ │ │ │ - adds r0, r1, #2 │ │ │ │ + adds r0, r3, #3 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, r3, #5 │ │ │ │ + adds r4, r5, #6 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ cbnz r1, 225162 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cbz r0, 225162 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 447c04 │ │ │ │ + bl 447c54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 224d10 │ │ │ │ ldr r3, [pc, #20] @ (225178 ) │ │ │ │ @@ -258582,19 +258574,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (225180 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #120] @ (2251f4 ) │ │ │ │ + ldr r1, [pc, #440] @ (225334 ) │ │ │ │ movs r1, r6 │ │ │ │ - subs r0, r3, r7 │ │ │ │ + adds r0, r5, #0 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, r7, #2 │ │ │ │ + adds r0, r1, #4 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225184 : │ │ │ │ ldrb.w r1, [sp] │ │ │ │ vldr d7, [sp, #8] │ │ │ │ dmb ish │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -258626,15 +258618,15 @@ │ │ │ │ str r1, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f3bcc │ │ │ │ + b.w 2f3c1c │ │ │ │ nop │ │ │ │ │ │ │ │ 002251e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -258678,15 +258670,15 @@ │ │ │ │ 00225254 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17fe90 │ │ │ │ @@ -258702,25 +258694,25 @@ │ │ │ │ ldr r0, [pc, #168] @ (225340 ) │ │ │ │ mov r7, r2 │ │ │ │ ldr r4, [pc, #168] @ (225344 ) │ │ │ │ mov r8, r3 │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #52] @ 0x34 │ │ │ │ - bl 4473d8 │ │ │ │ + bl 447428 │ │ │ │ ldr r3, [pc, #156] @ (225348 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 22530c │ │ │ │ movs r4, #0 │ │ │ │ str r5, [r6, #28] │ │ │ │ str r4, [r6, #24] │ │ │ │ - bl 44810c │ │ │ │ + bl 44815c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r2, r3, [r6, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [r6, #32] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -258731,15 +258723,15 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ movs r3, #0 │ │ │ │ str r4, [r6, #84] @ 0x54 │ │ │ │ strd r2, r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - bl 451104 │ │ │ │ + bl 451154 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ bl 224d10 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -258764,27 +258756,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #36] @ (225354 ) │ │ │ │ clz r3, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2252b4 │ │ │ │ ldr r0, [r2, #60] @ 0x3c │ │ │ │ movs r5, r6 │ │ │ │ strb r2, [r5, #15] │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r4 │ │ │ │ + subs r4, r3, r5 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225358 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -258893,20 +258885,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ - bl 34561c │ │ │ │ + bl 34566c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, r3, [r2, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 33d7cc │ │ │ │ + bl 33d81c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259018,24 +259010,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r7 │ │ │ │ mov sl, r3 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r3, [pc, #256] @ (2256c0 ) │ │ │ │ mov.w r8, #20 │ │ │ │ ldr r2, [pc, #252] @ (2256c4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r0, #192] @ 0xc0 │ │ │ │ mla r0, r4, r8, r8 │ │ │ │ mul.w r8, r8, r4 │ │ │ │ blx 17e220 │ │ │ │ mov r1, r9 │ │ │ │ @@ -259072,28 +259064,28 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #140] @ (2256c8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ bl 22a750 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ cbz r7, 2256b0 │ │ │ │ ldr r0, [pc, #116] @ (2256cc ) │ │ │ │ ldr r1, [r6, #28] │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f5ca0 │ │ │ │ + bl 2f5cf0 │ │ │ │ mov r0, r8 │ │ │ │ blx 17e524 │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ cbnz r3, 2256a8 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add.w r2, sl, r5 │ │ │ │ movs r3, #0 │ │ │ │ @@ -259113,33 +259105,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 22ed0c │ │ │ │ b.n 225676 │ │ │ │ ldr r0, [pc, #28] @ (2256d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2efad0 │ │ │ │ + bl 2efb20 │ │ │ │ mov r7, r0 │ │ │ │ b.n 225654 │ │ │ │ - adds r0, r0, r3 │ │ │ │ + adds r0, r2, r4 │ │ │ │ movs r6, r4 │ │ │ │ - add ip, pc │ │ │ │ + cmp r4, r9 │ │ │ │ movs r1, r6 │ │ │ │ - adds r0, r0, r3 │ │ │ │ + adds r0, r2, r4 │ │ │ │ movs r6, r4 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ movs r5, r6 │ │ │ │ - adds r4, r0, r1 │ │ │ │ + adds r4, r2, r2 │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #488 @ (adr r0, 2258bc ) │ │ │ │ + add r0, pc, #808 @ (adr r0, 2259fc ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #8] @ (2256e0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #48 @ 0x30 │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ nop │ │ │ │ str r6, [r3, #120] @ 0x78 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -259148,28 +259140,28 @@ │ │ │ │ ldr r2, [pc, #44] @ (225728 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (22572c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #24 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17e520 │ │ │ │ nop │ │ │ │ - mvns r6, r0 │ │ │ │ + add r6, r2 │ │ │ │ movs r1, r6 │ │ │ │ - asrs r4, r1, #30 │ │ │ │ + asrs r4, r3, #31 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r2, r5, #29 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ movs r4, #1 │ │ │ │ @@ -259438,15 +259430,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22599e │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r0, [pc, #48] @ (225a2c ) │ │ │ │ ldrb.w r3, [sp, #31] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 22599e │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -259457,15 +259449,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #18 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225a30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -259537,15 +259529,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 225a66 │ │ │ │ ldr r0, [pc, #48] @ (225b10 ) │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 225a66 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r1, #68] @ 0x44 │ │ │ │ movs r6, r6 │ │ │ │ ldr r6, [r0, #68] @ 0x44 │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ @@ -259556,15 +259548,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ movs r6, r6 │ │ │ │ adds r4, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #15 │ │ │ │ + asrs r0, r2, #16 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225b14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -259636,15 +259628,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 225b48 │ │ │ │ ldr r0, [pc, #48] @ (225bf0 ) │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 225b48 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ movs r6, r6 │ │ │ │ ldr r4, [r4, #52] @ 0x34 │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ @@ -259655,15 +259647,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #48] @ 0x30 │ │ │ │ movs r6, r6 │ │ │ │ adds r4, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #11 │ │ │ │ + asrs r0, r6, #12 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225bf4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -259686,15 +259678,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 225c56 │ │ │ │ ldr r3, [pc, #352] @ (225dac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -259732,15 +259724,15 @@ │ │ │ │ add.w r1, sp, #63 @ 0x3f │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 2369c4 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 225d7e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 225d00 │ │ │ │ ldr r2, [pc, #232] @ (225db4 ) │ │ │ │ @@ -259774,15 +259766,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 225cca │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #164] @ (225dbc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 225cca │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 225d3a │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 225d3a │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ @@ -259811,15 +259803,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 225cd8 │ │ │ │ ldr r0, [pc, #92] @ (225dc8 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrb.w r3, [sp, #63] @ 0x3f │ │ │ │ b.n 225cd8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (225dcc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #76] @ (225dd0 ) │ │ │ │ ldr r0, [pc, #76] @ (225dd4 ) │ │ │ │ @@ -259850,21 +259842,21 @@ │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #5 │ │ │ │ + asrs r6, r4, #6 │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #62 @ 0x3e │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ movs r1, r6 │ │ │ │ - add r0, pc, #864 @ (adr r0, 226134 ) │ │ │ │ + add r1, pc, #160 @ (adr r1, 225e74 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r0, pc, #944 @ (adr r0, 226188 ) │ │ │ │ + add r1, pc, #240 @ (adr r1, 225ec8 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00225dd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -259888,15 +259880,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 225e3e │ │ │ │ ldr r3, [pc, #360] @ (225f9c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -259934,15 +259926,15 @@ │ │ │ │ vldr d7, [pc, #248] @ 225f88 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 2369c4 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 225f70 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 225ef4 │ │ │ │ bl 1861f0 │ │ │ │ @@ -259980,15 +259972,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 225eb2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #160] @ (225fac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 225eb2 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cbz r3, 225f30 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cbz r3, 225f30 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr.w r0, [r8, #32] │ │ │ │ @@ -260016,15 +260008,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 225eca │ │ │ │ ldr r0, [pc, #88] @ (225fb8 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 225eca │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (225fbc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (225fc0 ) │ │ │ │ ldr r0, [pc, #76] @ (225fc4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -260053,21 +260045,21 @@ │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #29 │ │ │ │ + lsrs r0, r6, #30 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #76 @ 0x4c │ │ │ │ + subs r3, #156 @ 0x9c │ │ │ │ movs r1, r6 │ │ │ │ - ldr r6, [sp, #920] @ 0x398 │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r7, [sp, #296] @ 0x128 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00225fc8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -260091,15 +260083,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 22602a │ │ │ │ ldr r3, [pc, #348] @ (22617c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -260137,15 +260129,15 @@ │ │ │ │ vldr d7, [pc, #240] @ 226168 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 2369c4 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 226152 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2260d8 │ │ │ │ bl 1861f0 │ │ │ │ @@ -260182,15 +260174,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22609c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #156] @ (22618c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 22609c │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 226110 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 226110 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ @@ -260220,15 +260212,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2260b0 │ │ │ │ ldr r0, [pc, #88] @ (226198 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2260b0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (22619c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (2261a0 ) │ │ │ │ ldr r0, [pc, #72] @ (2261a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -260257,21 +260249,21 @@ │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #21 │ │ │ │ + lsrs r6, r1, #23 │ │ │ │ movs r6, r4 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r1, #186 @ 0xba │ │ │ │ movs r1, r6 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ + ldr r5, [sp, #336] @ 0x150 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #96] @ 0x60 │ │ │ │ + ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002261a8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -260323,17 +260315,17 @@ │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 22623e │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ ldr.w r0, [r3, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ sub.w r4, r0, #24 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 226222 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 17e520 │ │ │ │ │ │ │ │ @@ -260415,19 +260407,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (22631c ) │ │ │ │ ldr r0, [pc, #20] @ (226320 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - adds r7, #184 @ 0xb8 │ │ │ │ + subs r0, #8 │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r6, r7, #13 │ │ │ │ + lsrs r6, r1, #15 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r2, #15 │ │ │ │ + lsrs r2, r4, #16 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00226324 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -260551,15 +260543,15 @@ │ │ │ │ ldrd r3, r1, [r1] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (226460 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldrh r6, [r5, r2] │ │ │ │ movs r5, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -260567,15 +260559,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (2264cc ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (2264d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #68] @ (2264d4 ) │ │ │ │ ldr r3, [pc, #72] @ (2264d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [pc, #72] @ 2264dc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ @@ -260593,19 +260585,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r6, #130 @ 0x82 │ │ │ │ + adds r6, #210 @ 0xd2 │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r4, r7, #9 │ │ │ │ + lsrs r4, r1, #11 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r2, #10 │ │ │ │ + lsrs r2, r4, #11 │ │ │ │ movs r6, r4 │ │ │ │ lsls r1, r1, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -260652,25 +260644,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (226564 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - adds r5, #214 @ 0xd6 │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r0, r4, #8 │ │ │ │ + lsrs r0, r6, #9 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r7, #7 │ │ │ │ + lsrs r4, r1, #9 │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #190 @ 0xbe │ │ │ │ + adds r6, #14 │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r0, r4, #8 │ │ │ │ + lsrs r0, r6, #9 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r4, #7 │ │ │ │ + lsrs r4, r6, #8 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -260688,30 +260680,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr.w r2, [fp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 22671e │ │ │ │ mov r5, r0 │ │ │ │ bl 2264ec │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldrd r0, r1, [fp, #24] │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ - bl 43a76c │ │ │ │ + bl 43a7bc │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, lr │ │ │ │ bcs.n 22668a │ │ │ │ vldr d8, [pc, #340] @ 226738 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ @@ -260721,15 +260713,15 @@ │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w r7, {r0, r1, r2, r3} │ │ │ │ mov r1, lr │ │ │ │ adds r2, r4, #1 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 43a6b4 │ │ │ │ + bl 43a704 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r3, r9, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ adds.w fp, r3, r2 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov.w r7, #0 │ │ │ │ @@ -260804,62 +260796,62 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ vstr d8, [sp, #32] │ │ │ │ blx r3 │ │ │ │ cbnz r0, 226700 │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ add.w r2, r8, #1 │ │ │ │ - bl 43a76c │ │ │ │ + bl 43a7bc │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, r0 │ │ │ │ bhi.w 2265ea │ │ │ │ b.n 22668a │ │ │ │ mov r4, r0 │ │ │ │ negs r0, r0 │ │ │ │ blx 17e884 │ │ │ │ ldr r1, [pc, #76] @ (226758 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (22675c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 22668c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #64] @ (226760 ) │ │ │ │ add.w r3, r4, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #60] @ (226764 ) │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ add r5, pc │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r5, #124 @ 0x7c │ │ │ │ + adds r5, #204 @ 0xcc │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r0, #10 │ │ │ │ movs r6, r4 │ │ │ │ str r4, [r0, #16] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #7 │ │ │ │ + lsrs r6, r1, #9 │ │ │ │ movs r6, r4 │ │ │ │ str r4, [r0, #0] │ │ │ │ movs r6, r6 │ │ │ │ - adds r3, #242 @ 0xf2 │ │ │ │ + adds r4, #66 @ 0x42 │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r0, r5, #3 │ │ │ │ + lsrs r0, r7, #4 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r7, #3 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r0, #32 │ │ │ │ + lsrs r0, r2, #1 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #348] @ (2268d8 ) │ │ │ │ @@ -261168,30 +261160,30 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #48] @ (226aa8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #218 @ 0xda │ │ │ │ movs r1, r6 │ │ │ │ - lsls r4, r4, #20 │ │ │ │ + lsls r4, r6, #21 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r7, #20 │ │ │ │ + lsls r6, r1, #22 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -261206,18 +261198,18 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ bl 2264ec │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldrd r0, r1, [fp, #24] │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ - bl 43a6b4 │ │ │ │ + bl 43a704 │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ cmp r0, lr │ │ │ │ bcs.n 226ba8 │ │ │ │ mov r4, r0 │ │ │ │ vldr d8, [pc, #316] @ 226c40 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ @@ -261227,15 +261219,15 @@ │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w r7, {r0, r1, r2, r3} │ │ │ │ mov r1, lr │ │ │ │ adds r2, r4, #1 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 43a76c │ │ │ │ + bl 43a7bc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r3, r9, [sp, #40] @ 0x28 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ adds.w fp, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov.w r7, #0 │ │ │ │ @@ -261310,43 +261302,43 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ vstr d8, [sp, #24] │ │ │ │ blx r3 │ │ │ │ cbnz r0, 226c1e │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ add.w r2, r8, #1 │ │ │ │ - bl 43a6b4 │ │ │ │ + bl 43a704 │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, r0 │ │ │ │ bhi.w 226b08 │ │ │ │ b.n 226ba8 │ │ │ │ mov r4, r0 │ │ │ │ negs r0, r0 │ │ │ │ blx 17e884 │ │ │ │ ldr r1, [pc, #44] @ (226c54 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (226c58 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #196 @ 0xc4 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 226baa │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldrh r6, [r0, r7] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, r3] │ │ │ │ movs r6, r6 │ │ │ │ - cmp r6, #212 @ 0xd4 │ │ │ │ + cmp r7, #36 @ 0x24 │ │ │ │ movs r1, r6 │ │ │ │ - lsls r2, r1, #15 │ │ │ │ + lsls r2, r3, #16 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (226cbc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -261355,15 +261347,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (226cc4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 226ca4 │ │ │ │ bl 2264ec │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -261378,23 +261370,23 @@ │ │ │ │ movs r2, #165 @ 0xa5 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - cmp r6, #140 @ 0x8c │ │ │ │ + cmp r6, #220 @ 0xdc │ │ │ │ movs r1, r6 │ │ │ │ - lsls r6, r4, #12 │ │ │ │ + lsls r6, r6, #13 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r7, #12 │ │ │ │ + lsls r6, r1, #14 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r7, #9 │ │ │ │ + lsls r6, r1, #11 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r6, #13 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #132] @ (226d68 ) │ │ │ │ @@ -261412,15 +261404,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ strd r7, r6, [sp, #12] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 226d4e │ │ │ │ ldr r3, [pc, #92] @ (226d7c ) │ │ │ │ @@ -261454,26 +261446,26 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r5, r6] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #14 │ │ │ │ + cmp r6, #94 @ 0x5e │ │ │ │ movs r1, r6 │ │ │ │ - lsls r6, r0, #11 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r3, #10 │ │ │ │ + lsls r4, r5, #11 │ │ │ │ movs r6, r4 │ │ │ │ bl 14ed7e │ │ │ │ ldr r0, [r5, r5] │ │ │ │ movs r6, r6 │ │ │ │ - lsls r4, r7, #9 │ │ │ │ + lsls r4, r1, #11 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r2, #7 │ │ │ │ + lsls r0, r4, #8 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (226e20 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -261482,58 +261474,58 @@ │ │ │ │ ldr r1, [pc, #128] @ (226e28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #28 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r7, r0 │ │ │ │ bl 2264ec │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldrd r0, r1, [r5, #24] │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ ldrd r3, ip, [r5, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r0, r1, [r5] │ │ │ │ orrs.w r3, r3, ip │ │ │ │ bne.n 226e1a │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ adds r3, r0, r6 │ │ │ │ adc.w r4, r1, r8 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ subs r5, r3, #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ adc.w r4, r4, #4294967295 @ 0xffffffff │ │ │ │ - bl 43a76c │ │ │ │ + bl 43a7bc │ │ │ │ cmp r5, r0 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ ite cc │ │ │ │ movcc r0, #1 │ │ │ │ movcs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 180cdc │ │ │ │ nop │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r5, #170 @ 0xaa │ │ │ │ movs r1, r6 │ │ │ │ - lsls r0, r7, #7 │ │ │ │ + lsls r0, r1, #9 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r2, #8 │ │ │ │ + lsls r0, r4, #9 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #156] @ (226ed8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -261543,15 +261535,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #152] @ (226ee0 ) │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 226ea4 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ @@ -261593,31 +261585,31 @@ │ │ │ │ blx 17e884 │ │ │ │ ldr r3, [pc, #44] @ (226ef0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (226ef4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #336 @ 0x150 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ - cmp r4, #188 @ 0xbc │ │ │ │ + cmp r5, #12 │ │ │ │ movs r1, r6 │ │ │ │ - lsls r4, r2, #5 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r5, #5 │ │ │ │ + lsls r4, r7, #6 │ │ │ │ movs r6, r4 │ │ │ │ bl fffb8ee6 <__bss_end__@@Base+0xff9577f6> │ │ │ │ - lsls r6, r4, #4 │ │ │ │ + lsls r6, r6, #5 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r7, #1 │ │ │ │ + lsls r2, r1, #3 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, #58 @ 0x3a │ │ │ │ + cmp r4, #138 @ 0x8a │ │ │ │ movs r1, r6 │ │ │ │ - lsls r4, r7, #5 │ │ │ │ + lsls r4, r1, #7 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ (226fcc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -261626,15 +261618,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (226fd4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w ip, [r4, #12] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 226fb6 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr.w r2, [ip, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r2, r3 │ │ │ │ @@ -261675,15 +261667,15 @@ │ │ │ │ beq.n 226f44 │ │ │ │ negs r0, r0 │ │ │ │ blx 17e884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (226fdc ) │ │ │ │ add.w r1, r5, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r4, [pc, #60] @ (226fe0 ) │ │ │ │ add.w r3, r5, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #60] @ (226fe4 ) │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ add r4, pc │ │ │ │ @@ -261696,29 +261688,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (226fec ) │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ add r4, pc │ │ │ │ mov r0, ip │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - cmp r3, #240 @ 0xf0 │ │ │ │ + cmp r4, #64 @ 0x40 │ │ │ │ movs r1, r6 │ │ │ │ - lsls r2, r1, #2 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r4, #2 │ │ │ │ + lsls r2, r6, #3 │ │ │ │ movs r6, r4 │ │ │ │ bl ffeccfda <__bss_end__@@Base+0xff86b8ea> │ │ │ │ - lsls r0, r3, #4 │ │ │ │ + lsls r0, r5, #5 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + lsls r2, r5, #4 │ │ │ │ movs r6, r4 │ │ │ │ - vhadd.u d16, d14, d21 │ │ │ │ - lsls r4, r6, #2 │ │ │ │ + vaddl.u8 q8, d14, d21 │ │ │ │ + lsls r4, r0, #4 │ │ │ │ movs r6, r4 │ │ │ │ - vhadd.u32 d16, d8, d21 │ │ │ │ + vrev64.32 d0, d21 │ │ │ │ │ │ │ │ 00226ff0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -261737,46 +261729,46 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 2264ec │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ ldrd r1, r0, [r6, #24] │ │ │ │ - bl 43a6b4 │ │ │ │ + bl 43a704 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r1, r0, [r6, #24] │ │ │ │ - bl 43a76c │ │ │ │ + bl 43a7bc │ │ │ │ ldr r3, [r6, #20] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 227326 │ │ │ │ bl 22af10 │ │ │ │ strd r0, r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ bl 2264ec │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2270b0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldrd r9, r0, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2270b0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds.w r1, sl, r0 │ │ │ │ adc.w r2, r9, fp │ │ │ │ cmp r3, r1 │ │ │ │ @@ -261797,28 +261789,28 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #652] @ (227348 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ add.w r1, r1, #464 @ 0x1d0 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r0, #21 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r5 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ ldr r3, [pc, #600] @ (22734c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r9, r0, r5 │ │ │ │ add.w r1, r9, #4294967295 @ 0xffffffff │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -261844,15 +261836,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 227224 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2272c2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 43a02c │ │ │ │ + bl 43a07c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, sl │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -261862,15 +261854,15 @@ │ │ │ │ bne.w 2272ae │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r1 │ │ │ │ bhi.n 227112 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 439e90 │ │ │ │ + bl 439ee0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, sl │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ @@ -261978,15 +261970,15 @@ │ │ │ │ ldr r0, [pc, #220] @ (227360 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 227248 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, r1 │ │ │ │ bhi.w 227112 │ │ │ │ @@ -262057,71 +262049,71 @@ │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ blx 17e238 │ │ │ │ ldrsb r4, [r0, r2] │ │ │ │ movs r6, r6 │ │ │ │ - cmp r2, #68 @ 0x44 │ │ │ │ + cmp r2, #148 @ 0x94 │ │ │ │ movs r1, r6 │ │ │ │ - movs r4, r7 │ │ │ │ + lsls r4, r1, #2 │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 10, cr0, cr6, cr5, {1} │ │ │ │ + cdp2 0, 15, cr0, cr6, cr5, {1} │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 7, cr0, cr6, cr5, {1} │ │ │ │ - cdp2 0, 10, cr0, cr8, cr5, {1} │ │ │ │ - cdp2 0, 2, cr0, cr14, cr5, {1} │ │ │ │ - cdp2 0, 0, cr0, cr10, cr5, {1} │ │ │ │ - ldc2l 0, cr0, [ip, #148]! @ 0x94 │ │ │ │ - stc2l 0, cr0, [r6, #148]! @ 0x94 │ │ │ │ - ldc2l 0, cr0, [r0, #148]! @ 0x94 │ │ │ │ - ldc2l 0, cr0, [ip, #148] @ 0x94 │ │ │ │ - ldc2 0, cr0, [lr, #148]! @ 0x94 │ │ │ │ - movs r7, #212 @ 0xd4 │ │ │ │ + cdp2 0, 12, cr0, cr6, cr5, {1} │ │ │ │ + cdp2 0, 15, cr0, cr8, cr5, {1} │ │ │ │ + cdp2 0, 7, cr0, cr14, cr5, {1} │ │ │ │ + cdp2 0, 5, cr0, cr10, cr5, {1} │ │ │ │ + cdp2 0, 4, cr0, cr12, cr5, {1} │ │ │ │ + cdp2 0, 3, cr0, cr6, cr5, {1} │ │ │ │ + cdp2 0, 4, cr0, cr0, cr5, {1} │ │ │ │ + cdp2 0, 2, cr0, cr12, cr5, {1} │ │ │ │ + cdp2 0, 0, cr0, cr14, cr5, {1} │ │ │ │ + cmp r0, #36 @ 0x24 │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r6, r2, #2 │ │ │ │ + lsrs r6, r4, #3 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xfbf60025 │ │ │ │ + mcrr2 0, 2, r0, r6, cr5 │ │ │ │ │ │ │ │ 0022738c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ (22744c ) │ │ │ │ mov r7, r0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #172] @ (227450 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r7, #8] │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r2, [pc, #164] @ (227454 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #80 @ 0x50 │ │ │ │ movs r3, #28 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #148] @ (227458 ) │ │ │ │ ldr r1, [pc, #152] @ (22745c ) │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ str r7, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 22dde8 │ │ │ │ cbnz r0, 22743c │ │ │ │ blx 17ec44 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r0, r4, [r6, #72] @ 0x48 │ │ │ │ @@ -262133,15 +262125,15 @@ │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ adds.w ip, ip, r2 │ │ │ │ adc.w r1, r3, r1 │ │ │ │ negs r0, r2 │ │ │ │ and.w r0, ip, r0 │ │ │ │ sbc.w r4, r3, r3, lsl #1 │ │ │ │ ands r1, r4 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ add.w r3, r0, #31 │ │ │ │ str r0, [r5, #24] │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r3, #5 │ │ │ │ blx 17e3e4 │ │ │ │ str r0, [r5, #28] │ │ │ │ mov r0, r5 │ │ │ │ @@ -262150,24 +262142,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ b.n 227428 │ │ │ │ bl 180cdc │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [sl], {37} @ 0x25 │ │ │ │ - movs r7, #82 @ 0x52 │ │ │ │ + stc2l 0, cr0, [sl], #-148 @ 0xffffff6c │ │ │ │ + movs r7, #162 @ 0xa2 │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xfbee0025 │ │ │ │ - @ instruction: 0xfb320025 │ │ │ │ - @ instruction: 0xfb4c0025 │ │ │ │ + ldc2 0, cr0, [lr], #-148 @ 0xffffff6c │ │ │ │ + @ instruction: 0xfb820025 │ │ │ │ + @ instruction: 0xfb9c0025 │ │ │ │ │ │ │ │ 00227460 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -262178,30 +262170,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 22dde8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ ldr r3, [pc, #24] @ (2274ac ) │ │ │ │ ldr r2, [pc, #28] @ (2274b0 ) │ │ │ │ ldr r1, [pc, #28] @ (2274b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #415 @ 0x19f │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - movs r6, #106 @ 0x6a │ │ │ │ + movs r6, #186 @ 0xba │ │ │ │ movs r1, r6 │ │ │ │ - stc2l 0, cr0, [r8], #148 @ 0x94 │ │ │ │ - @ instruction: 0xfa8c0025 │ │ │ │ + ldc2 0, cr0, [r8, #-148]! @ 0xffffff6c │ │ │ │ + @ instruction: 0xfadc0025 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #24 │ │ │ │ @@ -262348,23 +262340,23 @@ │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ ldr r1, [pc, #28] @ (227650 ) │ │ │ │ ldr r0, [pc, #28] @ (227654 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - movs r7, #10 │ │ │ │ + movs r7, #90 @ 0x5a │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xfb800025 │ │ │ │ - @ instruction: 0xfb640025 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + @ instruction: 0xfbd00025 │ │ │ │ + @ instruction: 0xfbb40025 │ │ │ │ + movs r7, #66 @ 0x42 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r0, [r1, #0] │ │ │ │ + ldrh r0, [r3, #2] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r3, #0] │ │ │ │ + ldrh r6, [r5, #2] │ │ │ │ movs r4, r4 │ │ │ │ ldr r2, [r1, #16] │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cbnz r3, 22766c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -262770,15 +262762,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 227a40 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 227a28 │ │ │ │ movs r5, #1 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #96] @ (227aac ) │ │ │ │ ldr r3, [pc, #80] @ (227a9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -263418,20 +263410,20 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #24] @ (228074 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - sub.w r0, r8, #37 @ 0x25 │ │ │ │ - bmi.n 228080 │ │ │ │ + @ instruction: 0xf1f80025 │ │ │ │ + bmi.n 228120 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xf1800025 │ │ │ │ - sbcs.w r0, sl, #37 @ 0x25 │ │ │ │ - subs r5, #16 │ │ │ │ + rsbs r0, r0, #37 @ 0x25 │ │ │ │ + rsb r0, sl, #37 @ 0x25 │ │ │ │ + subs r5, #96 @ 0x60 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #300] @ 2281b8 │ │ │ │ @@ -263452,15 +263444,15 @@ │ │ │ │ vstreq d7, [r6, #64] @ 0x40 │ │ │ │ blx 1805c4 │ │ │ │ ldr r1, [pc, #256] @ (2281c0 ) │ │ │ │ str.w r0, [r6, #148] @ 0x94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r5, [r6, #36] @ 0x24 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #32] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 228182 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -263516,17 +263508,17 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2281a4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f5ca0 │ │ │ │ + bl 2f5cf0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 17e520 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -263539,26 +263531,26 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 1805f8 │ │ │ │ mov r9, r0 │ │ │ │ b.n 228154 │ │ │ │ ldr r0, [pc, #36] @ (2281cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 2efad0 │ │ │ │ + bl 2efb20 │ │ │ │ mov r5, r0 │ │ │ │ b.n 228162 │ │ │ │ mov ip, r0 │ │ │ │ b.n 22814e │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - lsrs r6, r6, #24 │ │ │ │ + lsrs r6, r0, #26 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf0c60025 │ │ │ │ - stcl 0, cr0, [r4, #-148] @ 0xffffff6c │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + adds.w r0, r6, #37 @ 0x25 │ │ │ │ + ldc 0, cr0, [r4, #148] @ 0x94 │ │ │ │ + strb r6, [r2, #23] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #208] @ (2282b4 ) │ │ │ │ @@ -263638,15 +263630,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 22820a │ │ │ │ ldr r3, [pc, #48] @ (2282cc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #48] @ (2282d0 ) │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -263660,18 +263652,18 @@ │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 d16, d6, d21 │ │ │ │ - subs r4, r6, r2 │ │ │ │ + vext.8 d0, d6, d21, #0 │ │ │ │ + subs r4, r0, r4 │ │ │ │ movs r1, r6 │ │ │ │ - vaddl.s16 q0, d8, d21 │ │ │ │ + vaddl.s32 q8, d8, d21 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r3 │ │ │ │ ldr.w ip, [pc, #212] @ 2283bc │ │ │ │ @@ -263739,15 +263731,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 228336 │ │ │ │ ldr r3, [pc, #52] @ (2283d0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #52] @ (2283d4 ) │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r3, pc │ │ │ │ @@ -263764,94 +263756,94 @@ │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 13, cr0, cr2, cr5, {1} │ │ │ │ - adds r4, r6, r6 │ │ │ │ + vhadd.s32 d0, d2, d21 │ │ │ │ + subs r4, r0, r0 │ │ │ │ movs r1, r6 │ │ │ │ - cdp 0, 9, cr0, cr8, cr5, {1} │ │ │ │ + cdp 0, 14, cr0, cr8, cr5, {1} │ │ │ │ ldr r0, [r0, #32] │ │ │ │ b.w 236398 │ │ │ │ nop │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #8] @ (2283ec ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - b.w 43bfd4 │ │ │ │ - cdp 0, 12, cr0, cr4, cr5, {1} │ │ │ │ + b.w 43c024 │ │ │ │ + vhadd.s16 d0, d4, d21 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #116] @ (228478 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 22843c │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #100] @ (22847c ) │ │ │ │ ldr r0, [pc, #104] @ (228480 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ cbz r1, 22844a │ │ │ │ ldr r0, [pc, #92] @ (228484 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r0, [pc, #88] @ (228488 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 43bfd4 │ │ │ │ + b.w 43c024 │ │ │ │ ldr r2, [pc, #76] @ (22848c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #76] @ (228490 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f5e4c │ │ │ │ + bl 2f5e9c │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 228466 │ │ │ │ ldr r0, [pc, #60] @ (228494 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 17e524 │ │ │ │ b.n 22842e │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (228498 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ b.n 22842e │ │ │ │ - lsrs r6, r6, #11 │ │ │ │ + lsrs r6, r0, #13 │ │ │ │ movs r6, r4 │ │ │ │ - ble.n 228578 │ │ │ │ + ble.n 228418 │ │ │ │ movs r0, r5 │ │ │ │ - cdp 0, 10, cr0, cr2, cr5, {1} │ │ │ │ - cdp 0, 9, cr0, cr12, cr5, {1} │ │ │ │ - orrs r0, r6 │ │ │ │ + cdp 0, 15, cr0, cr2, cr5, {1} │ │ │ │ + cdp 0, 14, cr0, cr12, cr5, {1} │ │ │ │ + bics r0, r0 │ │ │ │ movs r4, r5 │ │ │ │ - subs r3, #70 @ 0x46 │ │ │ │ + subs r3, #150 @ 0x96 │ │ │ │ movs r4, r5 │ │ │ │ - cdp 0, 7, cr0, cr8, cr5, {1} │ │ │ │ - cdp 0, 7, cr0, cr4, cr5, {1} │ │ │ │ - cdp 0, 6, cr0, cr8, cr5, {1} │ │ │ │ + cdp 0, 12, cr0, cr8, cr5, {1} │ │ │ │ + cdp 0, 12, cr0, cr4, cr5, {1} │ │ │ │ + cdp 0, 11, cr0, cr8, cr5, {1} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ blx 17f454 │ │ │ │ movs r0, #1 │ │ │ │ @@ -263866,20 +263858,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (2284f4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ subs r2, #108 @ 0x6c │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #16] │ │ │ │ ldr r4, [r0, #24] │ │ │ │ orrs.w lr, ip, r2 │ │ │ │ @@ -263992,30 +263984,30 @@ │ │ │ │ cbnz r0, 22861e │ │ │ │ cbz r2, 228644 │ │ │ │ ldr r1, [pc, #84] @ (228664 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 43ff14 │ │ │ │ + b.w 43ff64 │ │ │ │ ldr r0, [pc, #72] @ (228668 ) │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22860c │ │ │ │ ldr r0, [pc, #64] @ (22866c ) │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 22860c │ │ │ │ ldr r0, [pc, #60] @ (228670 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ b.n 22860c │ │ │ │ ldr r3, [pc, #44] @ (228674 ) │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ ldr r1, [pc, #44] @ (228678 ) │ │ │ │ ldr r0, [pc, #44] @ (22867c ) │ │ │ │ @@ -264031,19 +264023,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [ip], #148 @ 0x94 │ │ │ │ - asrs r2, r1, #28 │ │ │ │ + ldcl 0, cr0, [ip], #148 @ 0x94 │ │ │ │ + asrs r2, r3, #29 │ │ │ │ movs r1, r6 │ │ │ │ - ldc 0, cr0, [r8], #148 @ 0x94 │ │ │ │ - stcl 0, cr0, [r4], {37} @ 0x25 │ │ │ │ + stc 0, cr0, [r8, #-148] @ 0xffffff6c │ │ │ │ + ldc 0, cr0, [r4, #-148] @ 0xffffff6c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ blx 180098 │ │ │ │ @@ -264086,20 +264078,20 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2283f0 │ │ │ │ ldr r0, [pc, #16] @ (228710 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 43bfd4 │ │ │ │ + b.w 43c024 │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r0], #-148 @ 0xffffff6c │ │ │ │ - stmia r5!, {r2, r3, r6, r7} │ │ │ │ + ldc 0, cr0, [r0], #148 @ 0x94 │ │ │ │ + stmia r6!, {r2, r3, r4} │ │ │ │ movs r7, r4 │ │ │ │ - stc 0, cr0, [r4], #-148 @ 0xffffff6c │ │ │ │ + ldcl 0, cr0, [r4], #-148 @ 0xffffff6c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ sub sp, #28 │ │ │ │ and.w r3, r2, #16 │ │ │ │ @@ -264163,47 +264155,47 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - asrs r6, r3, #22 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ movs r1, r6 │ │ │ │ - adc.w r0, sl, r5, asr #32 │ │ │ │ + @ instruction: 0xeb9a0025 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 228814 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #48] @ (228818 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #48] @ (22881c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r6, r5, #21 │ │ │ │ + asrs r6, r7, #22 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 228634 │ │ │ │ + b.n 2286d4 │ │ │ │ movs r5, r4 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r6, [r6, r2] │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 228860 │ │ │ │ sub sp, #12 │ │ │ │ @@ -264211,28 +264203,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #44] @ (228868 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r6, r3, #20 │ │ │ │ + asrs r6, r5, #21 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 2285e0 │ │ │ │ + b.n 228680 │ │ │ │ movs r5, r4 │ │ │ │ - ldrsb r6, [r2, r0] │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #120] @ 2288f4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -264250,23 +264242,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #120] @ 0x78 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 426ee4 │ │ │ │ + bl 426f34 │ │ │ │ ldr r2, [pc, #56] @ (228908 ) │ │ │ │ ldr r3, [pc, #44] @ (2288fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -264276,23 +264268,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - asrs r2, r2, #19 │ │ │ │ + asrs r2, r4, #20 │ │ │ │ movs r1, r6 │ │ │ │ subs r5, #254 @ 0xfe │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, r6] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ movs r7, r4 │ │ │ │ - b.n 2285b4 │ │ │ │ + b.n 228654 │ │ │ │ movs r5, r4 │ │ │ │ subs r5, #196 @ 0xc4 │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -264312,15 +264304,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrd ip, lr, [r0, #64] @ 0x40 │ │ │ │ ldrd r2, r0, [r0, #72] @ 0x48 │ │ │ │ orrs.w r3, ip, lr │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ subs r1, r2, #1 │ │ │ │ @@ -264333,15 +264325,15 @@ │ │ │ │ bne.n 2289c4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str.w lr, [sp, #12] │ │ │ │ - bl 426c64 │ │ │ │ + bl 426cb4 │ │ │ │ ldr r2, [pc, #72] @ (2289dc ) │ │ │ │ ldr r3, [pc, #64] @ (2289d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -264356,23 +264348,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov.w ip, #4294967295 @ 0xffffffff │ │ │ │ mov lr, ip │ │ │ │ b.n 22897c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180d0c │ │ │ │ - asrs r2, r6, #16 │ │ │ │ + asrs r2, r0, #18 │ │ │ │ movs r1, r6 │ │ │ │ subs r5, #94 @ 0x5e │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r5, r5] │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 228554 │ │ │ │ + b.n 2285f4 │ │ │ │ movs r5, r4 │ │ │ │ subs r5, #0 │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -264392,28 +264384,28 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #96] @ (228a8c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r0, 228a36 │ │ │ │ - bl 2f5e4c │ │ │ │ + bl 2f5e9c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 228a4c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #64] @ (228a90 ) │ │ │ │ ldr r3, [pc, #52] @ (228a84 ) │ │ │ │ add r2, pc │ │ │ │ @@ -264428,25 +264420,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - asrs r0, r4, #13 │ │ │ │ + asrs r0, r6, #14 │ │ │ │ movs r1, r6 │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + strb r2, [r3, r2] │ │ │ │ movs r7, r4 │ │ │ │ subs r4, #138 @ 0x8a │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 228460 │ │ │ │ + b.n 228500 │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #296] @ 0x128 │ │ │ │ + str r1, [sp, #616] @ 0x268 │ │ │ │ movs r7, r4 │ │ │ │ subs r4, #68 @ 0x44 │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264456,15 +264448,15 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #180] @ (228b60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #168] @ (228b64 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #168] @ (228b68 ) │ │ │ │ add r3, pc │ │ │ │ movs r5, #0 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ @@ -264483,91 +264475,91 @@ │ │ │ │ ldr r2, [pc, #132] @ (228b70 ) │ │ │ │ str.w r3, [r0, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #132] @ (228b74 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f47b0 │ │ │ │ + bl 2f4800 │ │ │ │ ldr r2, [pc, #120] @ (228b78 ) │ │ │ │ ldr r1, [pc, #120] @ (228b7c ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r4, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f6f58 │ │ │ │ + bl 2f6fa8 │ │ │ │ ldr r3, [pc, #104] @ (228b80 ) │ │ │ │ ldr r2, [pc, #108] @ (228b84 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #108] @ (228b88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f47b0 │ │ │ │ + bl 2f4800 │ │ │ │ ldr r3, [pc, #92] @ (228b8c ) │ │ │ │ ldr r2, [pc, #96] @ (228b90 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #96] @ (228b94 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f47b0 │ │ │ │ + bl 2f4800 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r4, r5, #10 │ │ │ │ + asrs r4, r7, #11 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 2283fc │ │ │ │ + b.n 22849c │ │ │ │ movs r5, r4 │ │ │ │ - strh r6, [r4, r6] │ │ │ │ + strh r6, [r6, r7] │ │ │ │ movs r7, r4 │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ movs r5, r6 │ │ │ │ bl fff66b6a <__bss_end__@@Base+0xff90547a> │ │ │ │ - ldrh r2, [r0, #40] @ 0x28 │ │ │ │ + ldrh r2, [r2, #42] @ 0x2a │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xe8540025 │ │ │ │ + stmia.w r4!, {r0, r2, r5} │ │ │ │ mcr2 15, 7, pc, cr7, cr15, {7} @ │ │ │ │ ldc2 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - @ instruction: 0xf4c40026 │ │ │ │ + adds.w r0, r4, #10878976 @ 0xa60000 │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - ldmia.w r2!, {r0, r1, r5} │ │ │ │ - @ instruction: 0xe8340025 │ │ │ │ + stmdb r2, {r0, r1, r5} │ │ │ │ + stmia.w r4, {r0, r2, r5} │ │ │ │ ldc2l 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ - @ instruction: 0xe82e0025 │ │ │ │ - vld1.8 {d0[1]}, [ip], r5 │ │ │ │ + ldrd r0, r0, [lr], #-148 @ 0x94 │ │ │ │ + ldr??.w r0, [ip, #37] @ 0x25 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #88] @ (228c0c ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r2, [pc, #88] @ (228c10 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (228c14 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cbz r3, 228c08 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [r3, #32] │ │ │ │ orrs r2, r1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -264590,46 +264582,46 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r3 │ │ │ │ b.n 228bd8 │ │ │ │ - asrs r2, r4, #6 │ │ │ │ + asrs r2, r6, #7 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 229290 │ │ │ │ + b.n 229330 │ │ │ │ movs r5, r4 │ │ │ │ - b.n 228b70 │ │ │ │ + b.n 228c10 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 228c9c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 228c86 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 435868 │ │ │ │ + bl 4358b8 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cbnz r3, 228c70 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 2285c0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 228c5e │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 228c5e │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -264657,31 +264649,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (228cd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r3, #3 │ │ │ │ + asrs r6, r5, #4 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 2289d4 │ │ │ │ + b.n 228a74 │ │ │ │ movs r5, r4 │ │ │ │ - b.n 228b60 │ │ │ │ + b.n 228c00 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r1, #3 │ │ │ │ + asrs r0, r3, #4 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 2289b4 │ │ │ │ + b.n 228a54 │ │ │ │ movs r5, r4 │ │ │ │ - b.n 228af8 │ │ │ │ + b.n 228b98 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r6, #2 │ │ │ │ + asrs r2, r0, #4 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 228994 │ │ │ │ + b.n 228a34 │ │ │ │ movs r5, r4 │ │ │ │ - b.n 228a80 │ │ │ │ + b.n 228b20 │ │ │ │ movs r5, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -264710,27 +264702,27 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r1, r4] │ │ │ │ cbz r3, 228d3a │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 228d3a │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldrd r1, r2, [r6, #12] │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ bhi.n 228d2a │ │ │ │ mov r0, r1 │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 228d54 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 228d54 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 17e520 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ b.n 228d42 │ │ │ │ ldr r3, [pc, #40] @ (228d8c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264742,25 +264734,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 228d18 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #24] @ (228d94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 228d18 │ │ │ │ subs r1, #132 @ 0x84 │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 228a80 │ │ │ │ + b.n 228b20 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -264789,15 +264781,15 @@ │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1} │ │ │ │ stmia.w ip, {r0, r1} │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 228e04 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 228e04 │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr r3, [r4, #16] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #16] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -265628,19 +265620,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #552] @ (2298c4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ movs r6, r6 │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ movs r6, r6 │ │ │ │ - lsls r6, r2, #27 │ │ │ │ + lsls r6, r4, #28 │ │ │ │ movs r1, r6 │ │ │ │ - bgt.n 2295b4 │ │ │ │ + bgt.n 229654 │ │ │ │ movs r5, r4 │ │ │ │ - ble.n 2295c0 │ │ │ │ + ble.n 229660 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -266357,33 +266349,33 @@ │ │ │ │ ldr r1, [pc, #28] @ (229e60 ) │ │ │ │ ldr r0, [pc, #32] @ (229e64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - vqadd.u32 d0, d10, d16 │ │ │ │ - bmi.n 229e08 │ │ │ │ + vqadd.u64 d16, d10, d16 │ │ │ │ + bpl.n 229ea8 │ │ │ │ movs r5, r4 │ │ │ │ - bpl.n 229e2c │ │ │ │ + bvs.n 229ecc │ │ │ │ movs r5, r4 │ │ │ │ - vqadd.u16 d0, d4, d16 │ │ │ │ - bmi.n 229de8 │ │ │ │ + vqadd.u32 d16, d4, d16 │ │ │ │ + bpl.n 229e88 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3!, {r1, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r4, r5} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 00229e68 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #164] @ (229f28 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 229e96 │ │ │ │ ldr r3, [pc, #160] @ (229f2c ) │ │ │ │ @@ -266407,15 +266399,15 @@ │ │ │ │ bne.n 229ec6 │ │ │ │ strex lr, r0, [r2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 229eb4 │ │ │ │ cmp r1, r3 │ │ │ │ dmb ish │ │ │ │ bne.n 229ea8 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 229f12 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 229ef0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ @@ -266433,15 +266425,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 229edc │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (229f30 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 229edc │ │ │ │ ldr r3, [pc, #32] @ (229f34 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (229f38 ) │ │ │ │ ldr r0, [pc, #32] @ (229f3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -266451,18 +266443,18 @@ │ │ │ │ nop │ │ │ │ cmp r0, #14 │ │ │ │ movs r6, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 1, r0, cr14, cr0, {1} │ │ │ │ - ldrsh r4, [r0, r5] │ │ │ │ + mcr2 0, 4, r0, cr14, cr0, {1} │ │ │ │ + ldrsh r4, [r2, r6] │ │ │ │ movs r4, r4 │ │ │ │ - ldrsh r0, [r3, r5] │ │ │ │ + ldrsh r0, [r5, r6] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r2, [pc, #1196] @ 22a404 │ │ │ │ @@ -267040,15 +267032,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 22a470 │ │ │ │ ldr r0, [pc, #152] @ (22a5dc ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 22a470 │ │ │ │ ldr r3, [pc, #124] @ (22a5d0 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22a470 │ │ │ │ @@ -267062,15 +267054,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22a470 │ │ │ │ ldr r0, [pc, #100] @ (22a5e0 ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 22a470 │ │ │ │ ldr r2, [pc, #92] @ (22a5e4 ) │ │ │ │ ldr r3, [pc, #56] @ (22a5c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -267094,29 +267086,29 @@ │ │ │ │ movs r6, r6 │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r7, {r2, r4, r6, r7} │ │ │ │ + beq.n 22a618 │ │ │ │ movs r5, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r5, r6, r7} │ │ │ │ + ldmia r7!, {r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r1, r3, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ movs r1, #10 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r6, {r1, r4, r5, r6} │ │ │ │ + ldmia r6, {r1, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #116] @ (22a674 ) │ │ │ │ add r3, pc │ │ │ │ @@ -267234,23 +267226,23 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #36] @ (22a74c ) │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ ldrd r4, r5, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2f41d4 │ │ │ │ + bl 2f4224 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ strd r4, r5, [sp, #32] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 228078 │ │ │ │ - adds r7, #40 @ 0x28 │ │ │ │ + adds r7, #120 @ 0x78 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0022a750 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -267258,15 +267250,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #76] @ (22a7b0 ) │ │ │ │ mov r6, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f41d4 │ │ │ │ + bl 2f4224 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 228078 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -267283,15 +267275,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [pc, #12] @ (22a7b4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ b.n 22a788 │ │ │ │ nop │ │ │ │ - adds r6, #238 @ 0xee │ │ │ │ + adds r7, #62 @ 0x3e │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r3, #30 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 0022a7b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -267311,15 +267303,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #140] @ (22a878 ) │ │ │ │ ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 2f41d4 │ │ │ │ + bl 2f4224 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r5, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 228078 │ │ │ │ @@ -267338,18 +267330,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 22a842 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #60] @ (22a880 ) │ │ │ │ ldr r3, [pc, #44] @ (22a874 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -267365,15 +267357,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #106 @ 0x6a │ │ │ │ + adds r6, #186 @ 0xba │ │ │ │ movs r7, r4 │ │ │ │ blt.n 22a812 │ │ │ │ vqrdmlah.s , , d14[0] │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0022a884 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -267419,15 +267411,15 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 2f41d4 │ │ │ │ + bl 2f4224 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 228078 │ │ │ │ ldr r3, [pc, #120] @ (22a98c ) │ │ │ │ @@ -267447,18 +267439,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 22a952 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #60] @ (22a990 ) │ │ │ │ ldr r3, [pc, #44] @ (22a984 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -267474,15 +267466,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r0, #7 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #104 @ 0x68 │ │ │ │ + adds r5, #184 @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ bge.n 22a90e │ │ │ │ vcvt.u16.f16 d17, d30, #1 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0022a994 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -267505,15 +267497,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [sp, #92] @ 0x5c │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 2f41d4 │ │ │ │ + bl 2f4224 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 228078 │ │ │ │ mov r0, r6 │ │ │ │ @@ -267542,18 +267534,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ cbz r3, 22aa3c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #56] @ (22aa78 ) │ │ │ │ ldr r3, [pc, #44] @ (22aa6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -267568,15 +267560,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #144 @ 0x90 │ │ │ │ + adds r4, #224 @ 0xe0 │ │ │ │ movs r7, r4 │ │ │ │ bls.n 22aa32 │ │ │ │ vcvt.f16.u16 , q2, #1 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0022aa7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -267597,15 +267589,15 @@ │ │ │ │ ldr r2, [pc, #172] @ (22ab54 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr.w sl, [sp, #84] @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 2f41d4 │ │ │ │ + bl 2f4224 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 228078 │ │ │ │ @@ -267635,18 +267627,18 @@ │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 22ab20 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #56] @ (22ab5c ) │ │ │ │ ldr r3, [pc, #44] @ (22ab50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -267661,15 +267653,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #166 @ 0xa6 │ │ │ │ + adds r3, #246 @ 0xf6 │ │ │ │ movs r7, r4 │ │ │ │ bhi.n 22ab36 │ │ │ │ @ instruction: 0xffff1b70 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0022ab60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -267680,15 +267672,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #116] @ (22abec ) │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ ldrd r6, r7, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - bl 2f41d4 │ │ │ │ + bl 2f4224 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 228078 │ │ │ │ movs r3, #1 │ │ │ │ @@ -267723,25 +267715,25 @@ │ │ │ │ ldr r0, [pc, #40] @ (22ac04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #216 @ 0xd8 │ │ │ │ + adds r3, #40 @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ bhi.n 22ac5e │ │ │ │ vtbx.8 d17, {d31-: │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -267749,15 +267741,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #128] @ (22aca0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ ldrd r6, r7, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - bl 2f41d4 │ │ │ │ + bl 2f4224 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 228078 │ │ │ │ movs r3, #1 │ │ │ │ @@ -267797,27 +267789,27 @@ │ │ │ │ ldr r1, [pc, #40] @ (22acb8 ) │ │ │ │ ldr r0, [pc, #40] @ (22acbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - adds r2, #48 @ 0x30 │ │ │ │ + adds r2, #128 @ 0x80 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r5, r6 │ │ │ │ subs r6, r7, r0 │ │ │ │ movs r6, r6 │ │ │ │ bvc.n 22adaa │ │ │ │ vrshr.u32 , q12, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0c60030 │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + adds.w r0, r6, #48 @ 0x30 │ │ │ │ + stmia r6!, {r2, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r7!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r5} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022acc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -267825,15 +267817,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #64] @ (22ad14 ) │ │ │ │ mov r6, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f41d4 │ │ │ │ + bl 2f4224 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 228078 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -267844,15 +267836,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r1, #126 @ 0x7e │ │ │ │ + adds r1, #206 @ 0xce │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0022ad18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -267900,15 +267892,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 22ae20 │ │ │ │ ldr r2, [pc, #172] @ (22ae40 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2f41d4 │ │ │ │ + bl 2f4224 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ bl 228078 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -267930,18 +267922,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 22adf4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #80] @ (22ae48 ) │ │ │ │ ldr r3, [pc, #68] @ (22ae3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -267965,99 +267957,99 @@ │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ adds r4, r4, r4 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #190 @ 0xbe │ │ │ │ + adds r1, #14 │ │ │ │ movs r7, r4 │ │ │ │ bvs.n 22ae76 │ │ │ │ @ instruction: 0xffff189c │ │ │ │ movs r6, r6 │ │ │ │ - vqadd.s32 d0, d14, d16 │ │ │ │ - stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ + vqadd.s64 d16, d14, d16 │ │ │ │ + stmia r5!, {r2, r3, r5} │ │ │ │ movs r5, r4 │ │ │ │ - ldcl 0, cr0, [lr], #-164 @ 0xffffff5c │ │ │ │ + stcl 0, cr0, [lr], {41} @ 0x29 │ │ │ │ │ │ │ │ 0022ae58 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r3 │ │ │ │ ldr r5, [pc, #100] @ (22aed4 ) │ │ │ │ - bl 2f41d4 │ │ │ │ + bl 2f4224 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #96] @ (22aed8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #96] @ (22aedc ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ bl 228078 │ │ │ │ ldr r1, [pc, #64] @ (22aee0 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r4, r4, #368 @ 0x170 │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r6, #104] @ 0x68 │ │ │ │ strd r3, r3, [r0, #168] @ 0xa8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r2, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - mrc 0, 6, r0, cr12, cr0, {1} │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + vqadd.s32 d0, d12, d16 │ │ │ │ + adds r0, #38 @ 0x26 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r4!, {r1, r2, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022aee4 : │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0022aee8 : │ │ │ │ cbz r0, 22aef2 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r0, 22aef2 │ │ │ │ - b.w 2f3bcc │ │ │ │ + b.w 2f3c1c │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0022aefc : │ │ │ │ cbz r0, 22af06 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r0, 22af06 │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0022af10 : │ │ │ │ push {r3, lr} │ │ │ │ @@ -268105,15 +268097,15 @@ │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2f5d90 │ │ │ │ + bl 2f5de0 │ │ │ │ blx 1805c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r0, [r2, #148] @ 0x94 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -268198,15 +268190,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r4, [r4, #20] │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 22b02a │ │ │ │ ldr r3, [pc, #100] @ (22b0dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #8 │ │ │ │ bpl.n 22b02a │ │ │ │ cbz r7, 22b0d0 │ │ │ │ @@ -268218,30 +268210,30 @@ │ │ │ │ ldr r0, [pc, #92] @ (22b0ec ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 22b02a │ │ │ │ cbz r7, 22b0c4 │ │ │ │ ldr r5, [pc, #72] @ (22b0f0 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 22af70 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (22b0f4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 22b02a │ │ │ │ ldr r5, [pc, #48] @ (22b0f8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 22b0a8 │ │ │ │ ldr r6, [pc, #48] @ (22b0fc ) │ │ │ │ add r6, pc │ │ │ │ b.n 22b04e │ │ │ │ @@ -268249,31 +268241,31 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 22b086 │ │ │ │ nop │ │ │ │ asrs r2, r0, #27 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8a8 │ │ │ │ + @ instruction: 0xb8f8 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb870 │ │ │ │ + @ instruction: 0xb8c0 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r2, r5} │ │ │ │ + stmia r4!, {r2, r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb84e │ │ │ │ + @ instruction: 0xb89e │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r7!, {r1, r4, r6} │ │ │ │ + stmia r7!, {r1, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r7!, {r2, r3, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r7!, {r1, r2, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r6, r0 │ │ │ │ @@ -268433,15 +268425,15 @@ │ │ │ │ ldr r0, [pc, #156] @ (22b350 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ b.n 22b18c │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22b18c │ │ │ │ b.n 22b294 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -268460,15 +268452,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, fp │ │ │ │ str.w lr, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 22b26e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ b.n 22b24e │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ subs r2, #148 @ 0x94 │ │ │ │ @@ -268487,17 +268479,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #206 @ 0xce │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r2!, {r3, r5, r7} │ │ │ │ + stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -268617,15 +268609,15 @@ │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22b3b6 │ │ │ │ negs r6, r4 │ │ │ │ adds r4, #32 │ │ │ │ lsrs r2, r6 │ │ │ │ lsl.w r4, r3, r4 │ │ │ │ orrs r2, r4 │ │ │ │ @@ -268660,15 +268652,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r3, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22b3b6 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 22b3b6 │ │ │ │ b.n 22b4dc │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ @@ -268682,19 +268674,19 @@ │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r4} │ │ │ │ + stmia r1!, {r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ asrs r4, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r2, r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov fp, r3 │ │ │ │ @@ -268844,24 +268836,24 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43be60 │ │ │ │ + bl 43beb0 │ │ │ │ b.n 22b654 │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ittt ne │ │ │ │ - movne r5, r4 │ │ │ │ + itee vs │ │ │ │ + movvs r5, r4 │ │ │ │ │ │ │ │ 0022b6e8 : │ │ │ │ - pushne {r4, r5, r6, r7, lr} │ │ │ │ - movne.w ip, #4096 @ 0x1000 │ │ │ │ + pushvc {r4, r5, r6, r7, lr} │ │ │ │ + movvc.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r4, [r0, #108] @ 0x6c │ │ │ │ movs r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ @@ -269088,15 +269080,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ bl 2284f8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22b910 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 433b74 │ │ │ │ + bl 433bc4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 22b842 │ │ │ │ ldr r4, [pc, #52] @ (22b9a0 ) │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ @@ -269235,15 +269227,15 @@ │ │ │ │ strd r1, r7, [sp] │ │ │ │ mov r1, sl │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22ba22 │ │ │ │ negs r1, r1 │ │ │ │ sub.w lr, r1, #32 │ │ │ │ lsls r0, r1 │ │ │ │ lsl.w lr, ip, lr │ │ │ │ orr.w r0, r0, lr │ │ │ │ @@ -269267,15 +269259,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (22bb6c ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22ba22 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22ba22 │ │ │ │ b.n 22bb0a │ │ │ │ mov.w sl, #4294967295 @ 0xffffffff │ │ │ │ @@ -269289,19 +269281,19 @@ │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 22bbd2 │ │ │ │ + cbnz r6, 22bbe6 │ │ │ │ movs r5, r4 │ │ │ │ adds r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 22bbb2 │ │ │ │ + cbnz r2, 22bbc6 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r8, r2 │ │ │ │ @@ -269415,15 +269407,15 @@ │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22bbee │ │ │ │ negs r1, r1 │ │ │ │ sub.w lr, r1, #32 │ │ │ │ lsls r0, r1 │ │ │ │ lsl.w lr, ip, lr │ │ │ │ orr.w r0, r0, lr │ │ │ │ @@ -269448,15 +269440,15 @@ │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22bbee │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22bbee │ │ │ │ b.n 22bcda │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -269470,19 +269462,19 @@ │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 22bd74 │ │ │ │ + rev r6, r6 │ │ │ │ movs r5, r4 │ │ │ │ adds r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 22bd52 │ │ │ │ + cbnz r2, 22bd66 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [pc, #808] @ (22c080 ) │ │ │ │ @@ -269493,15 +269485,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #792] @ (22c084 ) │ │ │ │ ldr r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r4, [r3, #16] │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr.w r3, [fp] │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [fp] │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ cbz r3, 22bdd8 │ │ │ │ ldr r7, [pc, #768] @ (22c088 ) │ │ │ │ movs r5, #0 │ │ │ │ @@ -269514,38 +269506,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r4, [r3, r5, lsl #2] │ │ │ │ ldrd sl, r0, [r4, #8] │ │ │ │ bl 22af70 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r0, [r3, #108] @ 0x6c │ │ │ │ cbz r0, 22bdc4 │ │ │ │ bl 22af70 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #1 │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 22bd98 │ │ │ │ ldrd sl, r4, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22c068 │ │ │ │ bl 22af70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ (22c094 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ cmp r4, #0 │ │ │ │ ble.w 22c06e │ │ │ │ ldr r2, [pc, #672] @ (22c098 ) │ │ │ │ subs r3, r4, #1 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add.w r4, sl, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ @@ -269613,15 +269605,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r6, [sp] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldrb.w r3, [fp, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22c036 │ │ │ │ ldr.w r8, [fp, #8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 22bf64 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -269664,37 +269656,37 @@ │ │ │ │ blx r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22beea │ │ │ │ ldr.w r3, [fp, #8] │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 22bef4 │ │ │ │ ldr r0, [pc, #324] @ (22c0ac ) │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ bne.w 22be0c │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cbz r3, 22bf8c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r3, #28] │ │ │ │ cbz r1, 22bf8c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ bl 23b118 │ │ │ │ ldr r0, [pc, #288] @ (22c0b0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43bfd4 │ │ │ │ + b.w 43c024 │ │ │ │ mov.w lr, #1 │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 22bf2a │ │ │ │ orrs r6, r7 │ │ │ │ bne.n 22c07c │ │ │ │ ldrd r3, r0, [r4, #-24] │ │ │ │ ldrd r1, r7, [r4, #-16] │ │ │ │ @@ -269739,15 +269731,15 @@ │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldrb.w r3, [fp, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22bed2 │ │ │ │ mov r0, r8 │ │ │ │ bl 2286ac │ │ │ │ b.n 22bed2 │ │ │ │ ldr r7, [pc, #120] @ (22c0b8 ) │ │ │ │ @@ -269774,54 +269766,54 @@ │ │ │ │ ldr r1, [pc, #92] @ (22c0c8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 22bde8 │ │ │ │ ldr r0, [pc, #92] @ (22c0cc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43bfd4 │ │ │ │ + b.w 43c024 │ │ │ │ bl 180d0c │ │ │ │ lsrs r6, r6, #4 │ │ │ │ movs r6, r6 │ │ │ │ - cbnz r4, 22c0a4 │ │ │ │ + cbnz r4, 22c0b8 │ │ │ │ movs r5, r4 │ │ │ │ - cbnz r2, 22c0a4 │ │ │ │ + cbnz r2, 22c0b8 │ │ │ │ movs r5, r4 │ │ │ │ - cbnz r4, 22c0ac │ │ │ │ + cbnz r4, 22c0c0 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + cmp r4, #50 @ 0x32 │ │ │ │ movs r4, r5 │ │ │ │ - cbnz r6, 22c0a0 │ │ │ │ + cbnz r6, 22c0b4 │ │ │ │ movs r5, r4 │ │ │ │ - cbnz r0, 22c0ba │ │ │ │ + cbnz r0, 22c0ce │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xe9800027 │ │ │ │ - @ instruction: 0xb85e │ │ │ │ + ldrd r0, r0, [r0, #156] @ 0x9c │ │ │ │ + @ instruction: 0xb8ae │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb894 │ │ │ │ + @ instruction: 0xb8e4 │ │ │ │ movs r5, r4 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #12 │ │ │ │ + cmp r2, #92 @ 0x5c │ │ │ │ movs r4, r5 │ │ │ │ - cmp r1, #234 @ 0xea │ │ │ │ + cmp r2, #58 @ 0x3a │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xb6ec │ │ │ │ + @ instruction: 0xb73c │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r4, [sp, #352] @ 0x160 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r5, r4] │ │ │ │ + ldrh r6, [r7, r5] │ │ │ │ movs r7, r4 │ │ │ │ - str r3, [sp, #1000] @ 0x3e8 │ │ │ │ + str r4, [sp, #296] @ 0x128 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r4, r4] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb66a │ │ │ │ + @ instruction: 0xb6ba │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb6bc │ │ │ │ + @ instruction: 0xb70c │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #848] @ (22c434 ) │ │ │ │ @@ -269903,15 +269895,15 @@ │ │ │ │ beq.n 22c27e │ │ │ │ cbz r4, 22c1c8 │ │ │ │ ldr.w r9, [pc, #648] @ 22c43c │ │ │ │ mov.w sl, #0 │ │ │ │ add r9, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w sl, sl, #1 │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ cmp r4, sl │ │ │ │ bne.n 22c1ba │ │ │ │ ldrb r3, [r7, #24] │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22c3e2 │ │ │ │ @@ -269968,21 +269960,21 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ strd r9, sl, [sp, #32] │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22c3d4 │ │ │ │ ldr r0, [pc, #468] @ (22c44c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr.w r9, [r7, #124] @ 0x7c │ │ │ │ movs r7, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 22c31c │ │ │ │ @@ -270066,28 +270058,28 @@ │ │ │ │ adds r2, r0, #4 │ │ │ │ strd r7, r3, [r0, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ b.n 22c2de │ │ │ │ ldr r0, [pc, #256] @ (22c454 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 22c186 │ │ │ │ ldrb.w r3, [r7, #106] @ 0x6a │ │ │ │ orrs r3, r6 │ │ │ │ beq.n 22c27e │ │ │ │ cbz r4, 22c380 │ │ │ │ ldr.w r9, [pc, #236] @ 22c458 │ │ │ │ mov sl, r2 │ │ │ │ add r9, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w sl, sl, #1 │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ cmp r4, sl │ │ │ │ bne.n 22c372 │ │ │ │ ldrb r3, [r7, #24] │ │ │ │ ldr.w sl, [r7, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22c422 │ │ │ │ ldr.w r9, [pc, #208] @ 22c45c │ │ │ │ @@ -270110,15 +270102,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22c276 │ │ │ │ mov r0, r7 │ │ │ │ bl 2286ac │ │ │ │ b.n 22c276 │ │ │ │ ldr r2, [pc, #136] @ (22c468 ) │ │ │ │ @@ -270158,43 +270150,43 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180d0c │ │ │ │ nop │ │ │ │ lsls r4, r5, #22 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 22c496 │ │ │ │ + cbnz r0, 22c4aa │ │ │ │ movs r5, r4 │ │ │ │ - push {r1, r2, lr} │ │ │ │ + push {r1, r2, r4, r6, lr} │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r7, r4] │ │ │ │ + ldr r2, [r1, r6] │ │ │ │ movs r7, r4 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ + push {r1, r3, r4, r5, r7, lr} │ │ │ │ movs r5, r4 │ │ │ │ - movs r7, #0 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ movs r4, r5 │ │ │ │ lsls r4, r6, #13 │ │ │ │ movs r6, r6 │ │ │ │ - push {r1, r3, r4, r6} │ │ │ │ + push {r1, r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - cbnz r0, 22c484 │ │ │ │ + cbnz r0, 22c498 │ │ │ │ movs r5, r4 │ │ │ │ - cbz r6, 22c4b2 │ │ │ │ + cbz r6, 22c4c6 │ │ │ │ movs r5, r4 │ │ │ │ - ldrsb r4, [r1, r7] │ │ │ │ + ldr r4, [r3, r0] │ │ │ │ movs r7, r4 │ │ │ │ - push {r3, r6} │ │ │ │ + push {r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - cbz r2, 22c4dc │ │ │ │ + push {r1, r4} │ │ │ │ movs r5, r4 │ │ │ │ - ldrsb r0, [r2, r6] │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ movs r7, r4 │ │ │ │ - cbz r2, 22c4d4 │ │ │ │ + cbz r2, 22c4e8 │ │ │ │ movs r5, r4 │ │ │ │ - ldrsb r6, [r1, r5] │ │ │ │ + ldrsb r6, [r3, r6] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r0 │ │ │ │ @@ -270214,18 +270206,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 22c0d0 │ │ │ │ ldr r0, [pc, #16] @ (22c4c4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 43bfd4 │ │ │ │ + b.w 43c024 │ │ │ │ nop │ │ │ │ itete mi │ │ │ │ - vmlsmi.i q9, , d6[0] │ │ │ │ + vslimi.32 d18, d6, #31 │ │ │ │ movpl r4, r5 │ │ │ │ │ │ │ │ 0022c4c8 : │ │ │ │ ldrbmi.w r0, [r0, #105] @ 0x69 │ │ │ │ bxpl lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -271117,15 +271109,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ str r4, [r0, #28] │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 22d0dc │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cbz r0, 22cdc4 │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr r3, [pc, #896] @ (22d148 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22d10e │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ movs r2, #0 │ │ │ │ @@ -271234,15 +271226,15 @@ │ │ │ │ mov r2, ip │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mul.w r3, r3, r4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cbz r3, 22cf0a │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 22cf0a │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr.w r2, [r9, #12] │ │ │ │ adds r4, #1 │ │ │ │ mov r0, r2 │ │ │ │ cmp r4, fp │ │ │ │ bcc.n 22cef4 │ │ │ │ ldr.w r2, [r9, #16] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ @@ -271419,15 +271411,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 22ce1c │ │ │ │ ldr r0, [pc, #88] @ (22d15c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 22ce1c │ │ │ │ ldr r3, [pc, #68] @ (22d154 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22cdd0 │ │ │ │ ldr r3, [pc, #60] @ (22d158 ) │ │ │ │ @@ -271435,15 +271427,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22cdd0 │ │ │ │ ldr r0, [pc, #56] @ (22d160 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 22cdd0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180d0c │ │ │ │ ldr??.w r0, [ip, #53] @ 0x35 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r6, #53] @ 0x35 │ │ │ │ @@ -271452,17 +271444,17 @@ │ │ │ │ asrs r6, r1, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movt r0, #59445 @ 0xe835 │ │ │ │ cmp r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #152 @ (adr r7, 22d1f8 ) │ │ │ │ + add r7, pc, #472 @ (adr r7, 22d338 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r7, pc, #0 @ (adr r7, 22d164 ) │ │ │ │ + add r7, pc, #320 @ (adr r7, 22d2a4 ) │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (22d220 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -271719,25 +271711,25 @@ │ │ │ │ movs r6, r6 │ │ │ │ blx sl │ │ │ │ movs r6, r6 │ │ │ │ lsrs r4, r5, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r2, r7, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1!, {r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r4, r5} │ │ │ │ movs r0, r6 │ │ │ │ - ldr r7, [sp, #584] @ 0x248 │ │ │ │ + ldr r7, [sp, #904] @ 0x388 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #400] @ 0x190 │ │ │ │ + str r3, [sp, #720] @ 0x2d0 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1!, {r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r4} │ │ │ │ movs r0, r6 │ │ │ │ - ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r7, [sp, #808] @ 0x328 │ │ │ │ movs r5, r4 │ │ │ │ - add r4, pc, #720 @ (adr r4, 22d6ac ) │ │ │ │ + add r5, pc, #16 @ (adr r5, 22d3ec ) │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov ip, r3 │ │ │ │ @@ -271761,15 +271753,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (22d4a4 ) │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ cbz r0, 22d428 │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr r3, [r5, #124] @ 0x7c │ │ │ │ cbz r3, 22d454 │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ b.n 22d436 │ │ │ │ ldr.w r3, [r3, #132] @ 0x84 │ │ │ │ cbz r3, 22d454 │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ @@ -271812,19 +271804,19 @@ │ │ │ │ nop │ │ │ │ lsrs r6, r5, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r0, r3, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r2, r1, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r2, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4} │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r6, [sp, #776] @ 0x308 │ │ │ │ movs r5, r4 │ │ │ │ - add r3, pc, #816 @ (adr r3, 22d7ec ) │ │ │ │ + add r4, pc, #112 @ (adr r4, 22d52c ) │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #208] @ (22d59c ) │ │ │ │ subs r3, r0, #1 │ │ │ │ @@ -271890,15 +271882,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (22d5b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22d4f0 │ │ │ │ ldr r0, [pc, #88] @ (22d5b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 22d4f2 │ │ │ │ b.n 22d500 │ │ │ │ ldr r3, [pc, #76] @ (22d5bc ) │ │ │ │ movw r2, #2970 @ 0xb9a │ │ │ │ ldr r1, [pc, #76] @ (22d5c0 ) │ │ │ │ @@ -271926,27 +271918,27 @@ │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp ip, r9 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #488 @ (adr r3, 22d7a4 ) │ │ │ │ + add r3, pc, #808 @ (adr r3, 22d8e4 ) │ │ │ │ movs r5, r4 │ │ │ │ - stmia r7!, {r1, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4, r5} │ │ │ │ movs r0, r6 │ │ │ │ - ldr r5, [sp, #576] @ 0x240 │ │ │ │ + ldr r5, [sp, #896] @ 0x380 │ │ │ │ movs r5, r4 │ │ │ │ - add r3, pc, #184 @ (adr r3, 22d680 ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 22d7c0 ) │ │ │ │ movs r5, r4 │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ movs r0, r6 │ │ │ │ - ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r5, [sp, #800] @ 0x320 │ │ │ │ movs r5, r4 │ │ │ │ - add r2, pc, #936 @ (adr r2, 22d97c ) │ │ │ │ + add r3, pc, #232 @ (adr r3, 22d6bc ) │ │ │ │ movs r5, r4 │ │ │ │ cbnz r1, 22d5e4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -272059,27 +272051,27 @@ │ │ │ │ 0022d6d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #64] @ (22d730 ) │ │ │ │ ldr r2, [pc, #64] @ (22d734 ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #64] @ (22d738 ) │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (22d73c ) │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 22d716 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #40] @ (22d740 ) │ │ │ │ @@ -272089,20 +272081,20 @@ │ │ │ │ asrs r1, r0, #31 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r6!, {r2, r5, r6} │ │ │ │ + stmia r6!, {r2, r4, r5, r7} │ │ │ │ movs r0, r6 │ │ │ │ - str r7, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r0, [sp, #312] @ 0x138 │ │ │ │ movs r5, r4 │ │ │ │ vshr.s16 d0, d21, #12 │ │ │ │ - ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r1, #26 │ │ │ │ ... │ │ │ │ │ │ │ │ 0022d744 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -272124,25 +272116,25 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ adds r4, #136 @ 0x88 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #248] @ (22d888 ) │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov sl, r0 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ blx 17fe94 │ │ │ │ ldr.w r4, [sl, #60] @ 0x3c │ │ │ │ cbz r4, 22d7da │ │ │ │ @@ -272223,21 +272215,21 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r0 │ │ │ │ b.n 22d7ee │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ vqadd.s64 d0, d8, d21 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + str r7, [sp, #920] @ 0x398 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ movs r0, r6 │ │ │ │ - lsls r4, r5, #27 │ │ │ │ + lsls r4, r7, #28 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [sp, #864] @ 0x360 │ │ │ │ + ldr r4, [sp, #160] @ 0xa0 │ │ │ │ movs r5, r4 │ │ │ │ mrc 0, 6, r0, cr12, cr5, {1} │ │ │ │ │ │ │ │ 0022d890 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -272262,26 +272254,26 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ str r3, [sp, #0] │ │ │ │ vstr d7, [r1, #32] │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #40] @ (22d8f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 228b98 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r4!, {r1, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [sp, #616] @ 0x268 │ │ │ │ + ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022d8fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -272396,25 +272388,25 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [lr, #-212]! @ 0xffffff2c │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [ip], {53} @ 0x35 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r0, r6 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ + ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #360] @ 0x168 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r3!, {r3, r4, r5} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ movs r0, r6 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r7, [sp, #256] @ 0x100 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022da58 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -272490,15 +272482,15 @@ │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #112] @ (22db8c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22db28 │ │ │ │ ldrb r3, [r3, #29] │ │ │ │ cbz r3, 22db6a │ │ │ │ ldr.w r4, [r4, #168] @ 0xa8 │ │ │ │ @@ -272530,47 +272522,47 @@ │ │ │ │ ldr r0, [pc, #36] @ (22db98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #524 @ 0x20c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r3, r6} │ │ │ │ + stmia r2!, {r3, r4, r7} │ │ │ │ movs r0, r6 │ │ │ │ - lsls r6, r7, #12 │ │ │ │ + lsls r6, r1, #14 │ │ │ │ movs r7, r4 │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + str r4, [sp, #176] @ 0xb0 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r1!, {r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ movs r0, r6 │ │ │ │ - str r7, [sp, #584] @ 0x248 │ │ │ │ + str r7, [sp, #904] @ 0x388 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r5, [sp, #880] @ 0x370 │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022db9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #60] @ (22dbf4 ) │ │ │ │ ldr r2, [pc, #60] @ (22dbf8 ) │ │ │ │ ldr r1, [pc, #64] @ (22dbfc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 22dbde │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -272579,40 +272571,40 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r1!, {r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - str r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #560] @ 0x230 │ │ │ │ movs r5, r4 │ │ │ │ - str r7, [sp, #672] @ 0x2a0 │ │ │ │ + str r7, [sp, #992] @ 0x3e0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022dc00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #60] @ (22dc58 ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r2, [pc, #60] @ (22dc5c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (22dc60 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 22dc42 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -272621,58 +272613,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - stmia r1!, {r3, r4, r5} │ │ │ │ + stmia r1!, {r3, r7} │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [sp, #848] @ 0x350 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ movs r5, r4 │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ + str r7, [sp, #584] @ 0x248 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022dc64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #60] @ 22dcb8 │ │ │ │ ldr r2, [pc, #60] @ (22dcbc ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #60] @ (22dcc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cbz r3, 22dca4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r0!, {r2, r4, r6, r7} │ │ │ │ + stmia r1!, {r2, r5} │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + str r2, [sp, #776] @ 0x308 │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #896] @ 0x380 │ │ │ │ + str r7, [sp, #192] @ 0xc0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022dcc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -272689,15 +272681,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (22ddb4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #368 @ 0x170 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22dd98 │ │ │ │ ldrd r6, r1, [r4, #16] │ │ │ │ ldr r7, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r6, r7 │ │ │ │ @@ -272758,33 +272750,33 @@ │ │ │ │ ldr r1, [pc, #48] @ (22ddcc ) │ │ │ │ add.w r3, r5, #552 @ 0x228 │ │ │ │ ldr r0, [pc, #48] @ (22ddd0 ) │ │ │ │ movw r2, #1941 @ 0x795 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #368] @ 0x170 │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #800] @ 0x320 │ │ │ │ movs r5, r4 │ │ │ │ - ittt al │ │ │ │ - moval r0, r6 │ │ │ │ - stral r5, [sp, #576] @ 0x240 │ │ │ │ - moval r5, r4 │ │ │ │ - ldr r4, [sp, #296] @ 0x128 │ │ │ │ + stmia r0!, {r1, r4, r5} │ │ │ │ + movs r0, r6 │ │ │ │ + str r5, [sp, #896] @ 0x380 │ │ │ │ movs r5, r4 │ │ │ │ - str r5, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r4, [sp, #616] @ 0x268 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [sp, #136] @ 0x88 │ │ │ │ + str r5, [sp, #800] @ 0x320 │ │ │ │ movs r5, r4 │ │ │ │ - str r5, [sp, #400] @ 0x190 │ │ │ │ + ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ + movs r5, r4 │ │ │ │ + str r5, [sp, #720] @ 0x2d0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #904] @ 0x388 │ │ │ │ + ldr r4, [sp, #200] @ 0xc8 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022ddd4 : │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cbz r3, 22dde0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -272825,40 +272817,40 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2114 @ 0x842 │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - itee cs │ │ │ │ - movcs r0, r6 │ │ │ │ - ldrcc r3, [sp, #944] @ 0x3b0 │ │ │ │ - movcc r5, r4 │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + ittt vc │ │ │ │ + movvc r0, r6 │ │ │ │ + ldrvc r4, [sp, #240] @ 0xf0 │ │ │ │ + movvc r5, r4 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022de4c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (22deac ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #72] @ (22deb0 ) │ │ │ │ ldr r1, [pc, #72] @ (22deb4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w lr, [r0, #52] @ 0x34 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 22de94 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, lr │ │ │ │ add sp, #8 │ │ │ │ @@ -272869,44 +272861,44 @@ │ │ │ │ ldr r4, [pc, #32] @ (22debc ) │ │ │ │ mov.w r2, #2128 @ 0x850 │ │ │ │ add r1, pc │ │ │ │ mov r0, lr │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - bkpt 0x00ee │ │ │ │ - movs r0, r6 │ │ │ │ - str r0, [sp, #560] @ 0x230 │ │ │ │ - movs r5, r4 │ │ │ │ - str r0, [sp, #656] @ 0x290 │ │ │ │ + ittt cc │ │ │ │ + movcc r0, r6 │ │ │ │ + strcc r0, [sp, #880] @ 0x370 │ │ │ │ + movcc r5, r4 │ │ │ │ + str r0, [sp, #976] @ 0x3d0 │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #576] @ 0x240 │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022dec0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (22df18 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #64] @ (22df1c ) │ │ │ │ ldr r1, [pc, #64] @ (22df20 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [r0, #56] @ 0x38 │ │ │ │ cbz r2, 22df00 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r2 │ │ │ │ @@ -272915,46 +272907,46 @@ │ │ │ │ ldr r2, [pc, #32] @ (22df28 ) │ │ │ │ add.w r3, r4, #704 @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2137 @ 0x859 │ │ │ │ blx 17e238 │ │ │ │ - bkpt 0x007a │ │ │ │ + bkpt 0x00ca │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ + str r0, [sp, #416] @ 0x1a0 │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [sp, #192] @ 0xc0 │ │ │ │ + str r0, [sp, #512] @ 0x200 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #1016] @ 0x3f8 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ + ldr r3, [sp, #592] @ 0x250 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022df2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (22df98 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #76] @ (22df9c ) │ │ │ │ ldr r1, [pc, #80] @ (22dfa0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w lr, [r0, #60] @ 0x3c │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 22df7e │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -272968,46 +272960,46 @@ │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2148 @ 0x864 │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - bkpt 0x0008 │ │ │ │ + bkpt 0x0058 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r6, [r4, #60] @ 0x3c │ │ │ │ + ldrh r6, [r6, #62] @ 0x3e │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r7, #60] @ 0x3c │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [sp, #880] @ 0x370 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #496] @ 0x1f0 │ │ │ │ + str r3, [sp, #816] @ 0x330 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022dfac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (22e018 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #76] @ (22e01c ) │ │ │ │ ldr r1, [pc, #80] @ (22e020 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w lr, [r0, #64] @ 0x40 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 22dffe │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -273021,45 +273013,45 @@ │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2159 @ 0x86f │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - pop {r3, r7, pc} │ │ │ │ + pop {r3, r4, r6, r7, pc} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r6, [r4, #56] @ 0x38 │ │ │ │ + ldrh r6, [r6, #58] @ 0x3a │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r7, #56] @ 0x38 │ │ │ │ + ldrh r6, [r1, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r2, [sp, #784] @ 0x310 │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [sp, #1008] @ 0x3f0 │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022e02c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (22e094 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #76] @ (22e098 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #76] @ (22e09c ) │ │ │ │ add.w ip, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w lr, [r0, #68] @ 0x44 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 22e07a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, lr │ │ │ │ @@ -273072,44 +273064,44 @@ │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2169 @ 0x879 │ │ │ │ blx 17e238 │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, pc} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + ldrh r2, [r7, #54] @ 0x36 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r2, [r0, #54] @ 0x36 │ │ │ │ + ldrh r2, [r2, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #384] @ 0x180 │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [sp, #512] @ 0x200 │ │ │ │ + str r2, [sp, #832] @ 0x340 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022e0a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (22e100 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #64] @ (22e104 ) │ │ │ │ ldr r1, [pc, #64] @ (22e108 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ cbz r2, 22e0e8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r2 │ │ │ │ @@ -273118,23 +273110,23 @@ │ │ │ │ ldr r2, [pc, #32] @ (22e110 ) │ │ │ │ add.w r3, r4, #860 @ 0x35c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2178 @ 0x882 │ │ │ │ blx 17e238 │ │ │ │ - pop {r1, r4, r7} │ │ │ │ + pop {r1, r5, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r0, [r6, #48] @ 0x30 │ │ │ │ + ldrh r0, [r0, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r1, #50] @ 0x32 │ │ │ │ + ldrh r0, [r3, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #408] @ 0x198 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r1, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022e114 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -273240,72 +273232,72 @@ │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ movw r2, #2199 @ 0x897 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r5, #0 │ │ │ │ b.n 22e1f4 │ │ │ │ ldr r3, [pc, #104] @ (22e2b0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #104] @ (22e2b4 ) │ │ │ │ ldr r1, [pc, #104] @ (22e2b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2227 @ 0x8b3 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 22e242 │ │ │ │ ldr r3, [pc, #84] @ (22e2bc ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #84] @ (22e2c0 ) │ │ │ │ ldr r1, [pc, #88] @ (22e2c4 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r4, r5, [r4, #16] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ movw r2, #2215 @ 0x8a7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 22e242 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 22dd64 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ b.n 22dd1c │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ b.n 22dbdc │ │ │ │ movs r5, r6 │ │ │ │ - cbnz r2, 22e2f4 │ │ │ │ + cbnz r2, 22e308 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r0, [sp, #624] @ 0x270 │ │ │ │ + ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [sp, #848] @ 0x350 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ movs r5, r4 │ │ │ │ - cbnz r2, 22e2f6 │ │ │ │ + cbnz r2, 22e30a │ │ │ │ movs r0, r6 │ │ │ │ - ldr r0, [sp, #912] @ 0x390 │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [sp, #704] @ 0x2c0 │ │ │ │ + str r1, [sp, #0] │ │ │ │ movs r5, r4 │ │ │ │ - revsh r4, r5 │ │ │ │ + cbnz r4, 22e30e │ │ │ │ movs r0, r6 │ │ │ │ - ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r0, [sp, #808] @ 0x328 │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [sp, #568] @ 0x238 │ │ │ │ + str r0, [sp, #888] @ 0x378 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022e2c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -273360,19 +273352,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (22e370 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #924 @ 0x39c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ stc2l 0, cr0, [r6], #256 @ 0x100 │ │ │ │ - rev r2, r0 │ │ │ │ + rev16 r2, r2 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + str r0, [sp, #0] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #360] @ 0x168 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022e374 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -273412,15 +273404,15 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ subs r6, r2, r3 │ │ │ │ subs r6, #1 │ │ │ │ add r6, r1 │ │ │ │ ands r6, r3 │ │ │ │ lsrs r6, r5 │ │ │ │ lsr.w r5, r1, r5 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22e504 │ │ │ │ ldr r3, [pc, #388] @ (22e57c ) │ │ │ │ add r4, sp, #28 │ │ │ │ @@ -273451,25 +273443,25 @@ │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 22e456 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r0, r7, #2 │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r2, r0, lsl #2] │ │ │ │ sub.w r2, r5, r8 │ │ │ │ - bl 439f38 │ │ │ │ + bl 439f88 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cbnz r3, 22e4b4 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 22e4cc │ │ │ │ adds r7, #1 │ │ │ │ mov.w sl, #0 │ │ │ │ cmp r6, r4 │ │ │ │ bhi.n 22e430 │ │ │ │ ldr.w sl, [sp, #8] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22e53a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 22e4e0 │ │ │ │ ldr r3, [pc, #244] @ (22e574 ) │ │ │ │ @@ -273495,37 +273487,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r0, r7, #2 │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r2, r0, lsl #2] │ │ │ │ sub.w r2, r5, r8 │ │ │ │ - bl 439f38 │ │ │ │ + bl 439f88 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 22e460 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r0, r7, #2 │ │ │ │ sub.w r2, r5, r8 │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, r0, lsl #2] │ │ │ │ - bl 439f38 │ │ │ │ + bl 439f88 │ │ │ │ b.n 22e460 │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22e47e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #140] @ (22e584 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 22e47e │ │ │ │ ldr r3, [pc, #128] @ (22e588 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 22e3f6 │ │ │ │ @@ -273579,25 +273571,25 @@ │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ b.n 22e888 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb816 │ │ │ │ + @ instruction: 0xb866 │ │ │ │ movs r0, r6 │ │ │ │ - adds r4, r3, r4 │ │ │ │ + adds r4, r5, r5 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, r6, r4 │ │ │ │ + adds r0, r0, r6 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb800 │ │ │ │ + @ instruction: 0xb850 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + ldrh r6, [r7, #46] @ 0x2e │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #144] @ 0x90 │ │ │ │ + str r6, [sp, #464] @ 0x1d0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022e5a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -273822,19 +273814,19 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #972 @ 0x3cc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r3, #18 │ │ │ │ movs r6, r6 │ │ │ │ - push {r2, r4, r6, lr} │ │ │ │ + push {r2, r5, r7, lr} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r0, #24] │ │ │ │ + ldrh r2, [r2, #26] │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #480] @ 0x1e0 │ │ │ │ + str r3, [sp, #800] @ 0x320 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022e824 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -273853,19 +273845,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (22e86c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1012 @ 0x3f4 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r2, lr} │ │ │ │ + push {r2, r4, r6, lr} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r6, #20] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ + str r3, [sp, #480] @ 0x1e0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022e870 : │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 22e884 │ │ │ │ movs r0, #0 │ │ │ │ @@ -273985,29 +273977,29 @@ │ │ │ │ ldr r0, [pc, #24] @ (22e9b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1048 @ 0x418 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r0, 22ea1c │ │ │ │ + push {r4} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r7, #12] │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #912] @ 0x390 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022e9b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #124] @ (22ea4c ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 22e9e2 │ │ │ │ ldr r3, [pc, #120] @ (22ea50 ) │ │ │ │ @@ -274018,15 +274010,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [r4, #108] @ 0x6c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 22e9e2 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ ldr.w r3, [r3, #312] @ 0x138 │ │ │ │ mov r6, r3 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 22ea36 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 22ea14 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ @@ -274044,15 +274036,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22ea00 │ │ │ │ strb r4, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (22ea54 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 22ea00 │ │ │ │ ldr r3, [pc, #32] @ (22ea58 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (22ea5c ) │ │ │ │ ldr r0, [pc, #32] @ (22ea60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -274062,29 +274054,29 @@ │ │ │ │ nop │ │ │ │ bgt.n 22e9d4 │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 22eaa2 │ │ │ │ + cbz r2, 22eab6 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r0, r4, #16 │ │ │ │ + asrs r0, r6, #17 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r6, #16 │ │ │ │ + asrs r4, r0, #18 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0022ea64 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #172] @ (22eb2c ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 22ea92 │ │ │ │ ldr r3, [pc, #168] @ (22eb30 ) │ │ │ │ @@ -274105,15 +274097,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22ea9c │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22eb14 │ │ │ │ bl 236450 │ │ │ │ mov r4, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 22eb00 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 22ead8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ @@ -274131,15 +274123,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22eac4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #68] @ (22eb34 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 22eac4 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ b.n 22eaaa │ │ │ │ ldr r3, [pc, #52] @ (22eb38 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #52] @ (22eb3c ) │ │ │ │ @@ -274160,25 +274152,25 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ bgt.n 22eb54 │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r2 │ │ │ │ + uxth r0, r4 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r6, r2, #13 │ │ │ │ + asrs r6, r4, #14 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r5, #13 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ movs r4, r4 │ │ │ │ - sxth r2, r7 │ │ │ │ + uxth r2, r1 │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r5, #62] @ 0x3e │ │ │ │ + ldrh r0, [r7, #0] │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [sp, #376] @ 0x178 │ │ │ │ + str r0, [sp, #696] @ 0x2b8 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022eb50 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -274220,19 +274212,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (22ebc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1104 @ 0x450 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r0, 22ebee │ │ │ │ + cbz r0, 22ec02 │ │ │ │ movs r0, r6 │ │ │ │ - strh r6, [r2, #58] @ 0x3a │ │ │ │ + strh r6, [r4, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r1, #62] @ 0x3e │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022ebcc : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, r2 │ │ │ │ cbz r0, 22ebd8 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ @@ -274649,19 +274641,19 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0e20040 │ │ │ │ orr.w r0, lr, #64 @ 0x40 │ │ │ │ bvs.n 22efc4 │ │ │ │ movs r5, r6 │ │ │ │ - add r5, sp, #296 @ 0x128 │ │ │ │ + add r5, sp, #616 @ 0x268 │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r7, #22] │ │ │ │ + strh r0, [r1, #26] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r7, #26] │ │ │ │ + ldrh r6, [r1, #30] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022f03c : │ │ │ │ push {r4} │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r1, [r4, #120] @ 0x78 │ │ │ │ @@ -274710,15 +274702,15 @@ │ │ │ │ str.w r3, [r2, #136] @ 0x88 │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ str r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r4, #132] @ 0x84 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cbz r0, 22f0ba │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r3, [pc, #92] @ (22f118 ) │ │ │ │ ldrb.w r2, [r5, #106] @ 0x6a │ │ │ │ add r3, pc │ │ │ │ ldrb r3, [r3, #20] │ │ │ │ cbz r2, 22f0cc │ │ │ │ ldrb.w r2, [r4, #106] @ 0x6a │ │ │ │ orrs r3, r2 │ │ │ │ @@ -274747,25 +274739,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1160 @ 0x488 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ vmla.i16 d0, d4, d0[0] │ │ │ │ vhadd.s8 q8, q4, q0 │ │ │ │ vhadd.s q0, q5, q0 │ │ │ │ - add r4, sp, #424 @ 0x1a8 │ │ │ │ + add r4, sp, #744 @ 0x2e8 │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r3, #16] │ │ │ │ + strh r0, [r5, #18] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r2, [r2, #22] │ │ │ │ + ldrh r2, [r4, #24] │ │ │ │ movs r5, r4 │ │ │ │ - add r4, sp, #328 @ 0x148 │ │ │ │ + add r4, sp, #648 @ 0x288 │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r2, #18] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r3, #20] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (22f1c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -274773,15 +274765,15 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #128] @ (22f1d0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbnz r3, 22f1b4 │ │ │ │ strb.w r3, [r0, #106] @ 0x6a │ │ │ │ mov r4, r0 │ │ │ │ bl 23506c │ │ │ │ ldr r2, [pc, #100] @ (22f1d4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -274812,23 +274804,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (22f1d8 ) │ │ │ │ addw r3, r5, #1188 @ 0x4a4 │ │ │ │ ldr r0, [pc, #32] @ (22f1dc ) │ │ │ │ movw r2, #1799 @ 0x707 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - add r4, sp, #32 │ │ │ │ + add r4, sp, #352 @ 0x160 │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r2, [r5, #22] │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ movs r5, r4 │ │ │ │ - stc 0, cr0, [r0, #-152] @ 0xffffff68 │ │ │ │ + ldcl 0, cr0, [r0, #-152] @ 0xffffff68 │ │ │ │ cdp 0, 9, cr0, cr8, cr0, {2} │ │ │ │ - strh r0, [r1, #10] │ │ │ │ + strh r0, [r3, #12] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r4, #16] │ │ │ │ + ldrh r6, [r6, #18] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022f1e0 : │ │ │ │ ldrb.w r3, [r0, #106] @ 0x6a │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 22f224 │ │ │ │ push {lr} │ │ │ │ @@ -274947,25 +274939,25 @@ │ │ │ │ ldr r2, [pc, #56] @ (22f344 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ cbz r0, 22f31c │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 22f05c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #80] @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 22d3dc │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cbz r0, 22f338 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 22d234 │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [ip], #256 @ 0x100 │ │ │ │ │ │ │ │ 0022f348 : │ │ │ │ @@ -275015,19 +275007,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1212 @ 0x4bc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldc 0, cr0, [r2], {64} @ 0x40 │ │ │ │ - add r1, sp, #656 @ 0x290 │ │ │ │ + add r1, sp, #976 @ 0x3d0 │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r2, [r2, #29] │ │ │ │ + ldrb r2, [r4, #30] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r7, #0] │ │ │ │ + ldrh r4, [r1, #4] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022f3d4 : │ │ │ │ ldrb r3, [r0, #27] │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 22f416 │ │ │ │ push {lr} │ │ │ │ @@ -275092,15 +275084,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r5, [pc, #204] @ (22f538 ) │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov.w r0, #0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ @@ -275114,16 +275106,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strd r6, r7, [sp] │ │ │ │ bl 229958 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 22f4be │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 22f4be │ │ │ │ - bl 2f3bcc │ │ │ │ - bl 43fe78 │ │ │ │ + bl 2f3c1c │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 22f51a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 22f4f4 │ │ │ │ ldr r2, [pc, #112] @ (22f540 ) │ │ │ │ ldr r3, [pc, #100] @ (22f534 ) │ │ │ │ @@ -275150,15 +275142,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22f4cc │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #56] @ (22f544 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 22f4cc │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (22f548 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #44] @ (22f54c ) │ │ │ │ ldr r0, [pc, #44] @ (22f550 ) │ │ │ │ add r3, pc │ │ │ │ @@ -275175,19 +275167,19 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 22f4cc │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r0, sp, #536 @ 0x218 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r4, r7, #4 │ │ │ │ + lsrs r4, r1, #6 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r2, #5 │ │ │ │ + lsrs r0, r4, #6 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0022f554 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -275204,15 +275196,15 @@ │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w lr, {r0, r1, r2, r3} │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 22f596 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 22f596 │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 22f5c8 │ │ │ │ add.w r2, r3, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbnz r3, 22f5a8 │ │ │ │ b.n 22f5d8 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -275242,19 +275234,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1244 @ 0x4dc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2866 @ 0xb32 │ │ │ │ blx 17e238 │ │ │ │ - add r7, pc, #480 @ (adr r7, 22f7d8 ) │ │ │ │ + add r7, pc, #800 @ (adr r7, 22f918 ) │ │ │ │ movs r0, r6 │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ + ldr r2, [r1, #36] @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r5, #21] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022f600 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -275266,15 +275258,15 @@ │ │ │ │ bl 2285c0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #16] │ │ │ │ cbz r2, 22f62e │ │ │ │ ldr r0, [r2, #36] @ 0x24 │ │ │ │ cbz r0, 22f62e │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 17e520 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -275291,15 +275283,15 @@ │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ ldr r4, [pc, #192] @ (22f71c ) │ │ │ │ ldr r1, [r0, r1] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ mov.w r1, #0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 22f686 │ │ │ │ ldr r1, [pc, #164] @ (22f720 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ @@ -275315,15 +275307,15 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r0 │ │ │ │ ite ne │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 22f700 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 22f6da │ │ │ │ ldr r2, [pc, #112] @ (22f724 ) │ │ │ │ ldr r3, [pc, #96] @ (22f718 ) │ │ │ │ @@ -275350,15 +275342,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22f6b2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #56] @ (22f728 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 22f6b2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ (22f72c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #40] @ (22f730 ) │ │ │ │ ldr r0, [pc, #44] @ (22f734 ) │ │ │ │ add r3, pc │ │ │ │ @@ -275374,19 +275366,19 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #320 @ (adr r6, 22f870 ) │ │ │ │ + add r6, pc, #640 @ (adr r6, 22f9b0 ) │ │ │ │ movs r0, r6 │ │ │ │ - lsls r6, r2, #29 │ │ │ │ + lsls r6, r4, #30 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r5, #29 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0022f738 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #0 │ │ │ │ b.w 22a410 │ │ │ │ │ │ │ │ @@ -275532,15 +275524,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 22f7ca │ │ │ │ ldr r0, [pc, #112] @ (22f8f0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 22f7ca │ │ │ │ ldr r3, [pc, #88] @ (22f8e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22f7ec │ │ │ │ @@ -275548,15 +275540,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 22f7ec │ │ │ │ ldr r0, [pc, #80] @ (22f8f4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 22f7c8 │ │ │ │ b.n 22f7f0 │ │ │ │ ldr r3, [pc, #68] @ (22f8f8 ) │ │ │ │ movw r2, #2936 @ 0xb78 │ │ │ │ ldr r1, [pc, #68] @ (22f8fc ) │ │ │ │ ldr r0, [pc, #68] @ (22f900 ) │ │ │ │ @@ -275578,23 +275570,23 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 22f840 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #2] │ │ │ │ + strh r6, [r4, #4] │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r6, #0] │ │ │ │ + strh r4, [r0, #4] │ │ │ │ movs r5, r4 │ │ │ │ - add r4, pc, #632 @ (adr r4, 22fb74 ) │ │ │ │ + add r4, pc, #952 @ (adr r4, 22fcb4 ) │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r4, [r1, #9] │ │ │ │ + ldrb r4, [r3, #10] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r6, [r7, #30] │ │ │ │ + strh r6, [r1, #0] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022f904 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -275878,19 +275870,19 @@ │ │ │ │ movs r6, r6 │ │ │ │ b.n 22f7f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r1, r5, r6} │ │ │ │ movs r5, r6 │ │ │ │ - add r1, pc, #688 @ (adr r1, 22fe98 ) │ │ │ │ + add r1, pc, #1008 @ (adr r1, 22ffd8 ) │ │ │ │ movs r0, r6 │ │ │ │ - strb r2, [r3, #29] │ │ │ │ + strb r2, [r5, #30] │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r2, #2] │ │ │ │ + strh r0, [r4, #4] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0022fbf0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -276084,15 +276076,15 @@ │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ cbz r1, 22fe0a │ │ │ │ ldr r0, [r1, #36] @ 0x24 │ │ │ │ cbz r0, 22fe0a │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #144] @ (22fea0 ) │ │ │ │ movs r5, #0 │ │ │ │ strd r1, r5, [r4, #12] │ │ │ │ add r2, pc │ │ │ │ str r5, [r4, #20] │ │ │ │ @@ -276104,15 +276096,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ str r3, [r2, #4] │ │ │ │ mov.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ cbz r6, 22fe90 │ │ │ │ mov r0, r6 │ │ │ │ blx 1805c4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -276148,15 +276140,15 @@ │ │ │ │ bl 22cd80 │ │ │ │ b.n 22fe66 │ │ │ │ nop │ │ │ │ adds r0, r2, #3 │ │ │ │ movs r6, r6 │ │ │ │ b.n 230200 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stc2l 0, cr0, [r6, #140]! @ 0x8c │ │ │ │ + cdp2 0, 3, cr0, cr6, cr3, {1} │ │ │ │ │ │ │ │ 0022feac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -276178,15 +276170,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #32] @ (22ff04 ) │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r3, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 43ff14 │ │ │ │ + b.w 43ff64 │ │ │ │ ldr r1, [pc, #16] @ (22ff08 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 22fede │ │ │ │ nop │ │ │ │ b.n 230188 │ │ │ │ lsls r0, r0, #1 │ │ │ │ @@ -276218,15 +276210,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #32] @ (22ff64 ) │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r3, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 43ff14 │ │ │ │ + b.w 43ff64 │ │ │ │ ldr r1, [pc, #16] @ (22ff68 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 22ff3e │ │ │ │ nop │ │ │ │ b.n 230128 │ │ │ │ lsls r0, r0, #1 │ │ │ │ @@ -276266,25 +276258,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ blx 17f8fc │ │ │ │ mov r7, r0 │ │ │ │ bl 2b7cd8 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #408] @ (230164 ) │ │ │ │ ldr r2, [pc, #408] @ (230168 ) │ │ │ │ movw r3, #3567 @ 0xdef │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1336 @ 0x538 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #400] @ (23016c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 22ffea │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #388] @ (230170 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -276403,24 +276395,24 @@ │ │ │ │ ldr r6, [pc, #140] @ (230194 ) │ │ │ │ add r9, pc │ │ │ │ add r6, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 22af70 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r7, r8, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 22c0d0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23010a │ │ │ │ ldr r4, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 230014 │ │ │ │ mov r0, r4 │ │ │ │ @@ -276436,34 +276428,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r3} │ │ │ │ movs r5, r6 │ │ │ │ movs r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #536] @ 0x218 │ │ │ │ + ldr r5, [sp, #856] @ 0x358 │ │ │ │ movs r0, r6 │ │ │ │ - strb r4, [r5, #12] │ │ │ │ + strb r4, [r7, #13] │ │ │ │ movs r5, r4 │ │ │ │ - stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r5} │ │ │ │ movs r6, r4 │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r6, r6 │ │ │ │ pop {r0, r2, r6, pc} │ │ │ │ vqshlu.s32 q12, , #31 │ │ │ │ vqshlu.s32 q14, q14, #31 │ │ │ │ movs r5, r6 │ │ │ │ subs r2, r0, r1 │ │ │ │ movs r6, r6 │ │ │ │ strh r3, [r0, #32] │ │ │ │ vrsra.u64 d28, d3, #1 │ │ │ │ vsubw.u q12, , d27 │ │ │ │ - @ instruction: 0xffff7b32 │ │ │ │ + vtbl.8 d23, {d31- instruction: 0xe8c0002b │ │ │ │ │ │ │ │ 00230198 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -276484,32 +276476,32 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (230204 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 264d54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #560] @ 0x230 │ │ │ │ + ldr r3, [sp, #880] @ 0x370 │ │ │ │ movs r0, r6 │ │ │ │ - adds r6, #126 @ 0x7e │ │ │ │ + adds r6, #206 @ 0xce │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r4, #40] @ 0x28 │ │ │ │ + ldrh r4, [r6, #42] @ 0x2a │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00230208 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -276531,31 +276523,31 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (230274 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 264d54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ movs r0, r6 │ │ │ │ - adds r6, #12 │ │ │ │ + adds r6, #92 @ 0x5c │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r6, #36] @ 0x24 │ │ │ │ + ldrh r2, [r0, #40] @ 0x28 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00230278 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -276579,32 +276571,32 @@ │ │ │ │ strb r3, [r5, #23] │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (2302e8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 264d54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ movs r0, r6 │ │ │ │ - adds r5, #156 @ 0x9c │ │ │ │ + adds r5, #236 @ 0xec │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r0, #34] @ 0x22 │ │ │ │ + ldrh r0, [r2, #36] @ 0x24 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002302ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -276626,32 +276618,32 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (230358 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 264d54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #224] @ 0xe0 │ │ │ │ + ldr r2, [sp, #544] @ 0x220 │ │ │ │ movs r0, r6 │ │ │ │ - adds r5, #42 @ 0x2a │ │ │ │ + adds r5, #122 @ 0x7a │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r2, #30] │ │ │ │ + ldrh r0, [r4, #32] │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r4, r3 │ │ │ │ ldr r7, [pc, #236] @ (230454 ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ @@ -276845,19 +276837,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmia r2!, {r5} │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r5, [sp, #544] @ 0x220 │ │ │ │ movs r0, r6 │ │ │ │ - strb r6, [r2, #27] │ │ │ │ + strb r6, [r4, #28] │ │ │ │ movs r5, r4 │ │ │ │ - strb r0, [r5, #27] │ │ │ │ + strb r0, [r7, #28] │ │ │ │ movs r5, r4 │ │ │ │ ldr r3, [pc, #16] @ (2305a8 ) │ │ │ │ ldr r2, [pc, #20] @ (2305ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2305b0 ) │ │ │ │ @@ -276865,15 +276857,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #210 @ 0xd2 │ │ │ │ + subs r1, #34 @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ b.w 2c5b58 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 23062c │ │ │ │ @@ -276927,15 +276919,15 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ bge.n 2306c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bge.n 230698 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #25] │ │ │ │ + strb r4, [r6, #26] │ │ │ │ movs r5, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ (2306d4 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -276990,19 +276982,19 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ stmia r0!, {r2, r3, r4, r5} │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #912] @ 0x390 │ │ │ │ + ldr r4, [sp, #208] @ 0xd0 │ │ │ │ movs r0, r6 │ │ │ │ - strb r2, [r0, #22] │ │ │ │ + strb r2, [r2, #23] │ │ │ │ movs r5, r4 │ │ │ │ - strb r2, [r0, #23] │ │ │ │ + strb r2, [r2, #24] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldrb r4, [r1, #0] │ │ │ │ @@ -277137,32 +277129,32 @@ │ │ │ │ ldr r0, [pc, #32] @ (230880 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #392] @ 0x188 │ │ │ │ + ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ movs r0, r6 │ │ │ │ - strb r0, [r0, #16] │ │ │ │ + strb r0, [r2, #17] │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r4, #17] │ │ │ │ + strb r4, [r6, #18] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [sp, #312] @ 0x138 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ movs r0, r6 │ │ │ │ - strb r4, [r5, #15] │ │ │ │ + strb r4, [r7, #16] │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r5, #17] │ │ │ │ + strb r4, [r7, #18] │ │ │ │ movs r5, r4 │ │ │ │ ldr r1, [pc, #8] @ (230890 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - adds r5, #236 @ 0xec │ │ │ │ + adds r6, #60 @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #336] @ (2309f8 ) │ │ │ │ @@ -277304,28 +277296,28 @@ │ │ │ │ nop │ │ │ │ pop {r3, r5, r6, r7, pc} │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r7, pc} │ │ │ │ movs r5, r6 │ │ │ │ - strb r6, [r1, #13] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ bl 22af70 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cbz r0, 230a58 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2ef8b4 │ │ │ │ + bl 2ef904 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 230a58 │ │ │ │ ldr r0, [pc, #72] @ (230a7c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ @@ -277351,15 +277343,15 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r5, [pc, #960] @ (230e40 ) │ │ │ │ + ldr r6, [pc, #256] @ (230b80 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r1, #1 │ │ │ │ mov r4, r2 │ │ │ │ @@ -277367,57 +277359,57 @@ │ │ │ │ cmp r1, r0 │ │ │ │ beq.n 230adc │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [pc, #84] @ (230af0 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r0, [pc, #76] @ (230af4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ mvn.w r3, #4227858432 @ 0xfc000000 │ │ │ │ cmp r5, r3 │ │ │ │ beq.n 230ae6 │ │ │ │ cbz r4, 230ad0 │ │ │ │ ldr r0, [pc, #60] @ (230af8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r0, [pc, #52] @ (230afc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 43bfd4 │ │ │ │ + b.w 43c024 │ │ │ │ ldr r0, [pc, #44] @ (230b00 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ b.n 230ac4 │ │ │ │ ldr r0, [pc, #36] @ (230b04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ b.n 230aa6 │ │ │ │ ldr r0, [pc, #32] @ (230b08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ b.n 230ac4 │ │ │ │ - strb r4, [r6, #9] │ │ │ │ + strb r4, [r0, #11] │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r6, #9] │ │ │ │ + strb r6, [r0, #11] │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r0, #10] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ movs r5, r4 │ │ │ │ - udf #174 @ 0xae │ │ │ │ + udf #254 @ 0xfe │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + strb r4, [r6, #10] │ │ │ │ movs r5, r4 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ + strb r2, [r7, #9] │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r0, #9] │ │ │ │ + strb r4, [r2, #10] │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #92] @ (230b78 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -277445,29 +277437,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 17ea20 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 230b30 │ │ │ │ add.w r0, r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 18033c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 230b30 │ │ │ │ cbnz r4, 230bd8 │ │ │ │ movs r5, r6 │ │ │ │ bpl.n 230b94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 230b64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r1, #4] │ │ │ │ + strb r4, [r3, #5] │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #260] @ (230ca4 ) │ │ │ │ @@ -277779,19 +277771,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb826 │ │ │ │ movs r5, r6 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ bl 15ceba │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r4, [sp, #352] @ 0x160 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r4, #88] @ 0x58 │ │ │ │ + ldr r6, [r6, #92] @ 0x5c │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r6, #108] @ 0x6c │ │ │ │ + ldr r2, [r0, #116] @ 0x74 │ │ │ │ movs r5, r4 │ │ │ │ ldr r3, [pc, #36] @ (230ef0 ) │ │ │ │ ldr r2, [pc, #40] @ (230ef4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 230ee2 │ │ │ │ @@ -277817,26 +277809,26 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (230f64 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 230f4e │ │ │ │ ldr.w ip, [pc, #72] @ 230f68 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #72] @ (230f6c ) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ bl 2452ac │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2452a4 │ │ │ │ cbz r0, 230f4e │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -277848,18 +277840,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf36a0023 │ │ │ │ - str r3, [sp, #536] @ 0x218 │ │ │ │ + @ instruction: 0xf3ba0023 │ │ │ │ + str r3, [sp, #856] @ 0x358 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r6, r2, #8 │ │ │ │ + asrs r6, r4, #9 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #228] @ (231068 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -277968,26 +277960,26 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (2310e4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 2310ce │ │ │ │ ldr.w ip, [pc, #72] @ 2310e8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #72] @ (2310ec ) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ bl 2452ac │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2452a4 │ │ │ │ cbz r0, 2310ce │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -277999,18 +277991,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1ea0023 │ │ │ │ - str r2, [sp, #24] │ │ │ │ + @ instruction: 0xf23a0023 │ │ │ │ + str r2, [sp, #344] @ 0x158 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r4, #3 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #492] @ (2312f0 ) │ │ │ │ @@ -278204,19 +278196,19 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r6, sp, #752 @ 0x2f0 │ │ │ │ movs r4, r6 │ │ │ │ lsrs r0, r3, #3 │ │ │ │ movs r6, r6 │ │ │ │ cbz r6, 23138c │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #168] @ 0xa8 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ + ldr r0, [r1, #28] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r8, r3 │ │ │ │ @@ -278344,15 +278336,15 @@ │ │ │ │ cbnz r3, 2314c0 │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2314c6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 434194 │ │ │ │ + bl 4341e4 │ │ │ │ ldr.w r0, [r4, #312] @ 0x138 │ │ │ │ blx 17eea8 │ │ │ │ ldr.w r3, [r4, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2314b6 │ │ │ │ ldr.w r0, [r4, #332] @ 0x14c │ │ │ │ bl 227460 │ │ │ │ @@ -278364,31 +278356,31 @@ │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r3, #64 @ 0x40 │ │ │ │ ldr.w r5, [r3, #264] @ 0x108 │ │ │ │ add.w ip, r5, #4294967295 @ 0xffffffff │ │ │ │ str.w ip, [r3, #264] @ 0x108 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 17e520 │ │ │ │ bl 20b18c │ │ │ │ b.n 23147a │ │ │ │ mov r1, r2 │ │ │ │ - bl 43473c │ │ │ │ + bl 43478c │ │ │ │ b.n 23147a │ │ │ │ nop │ │ │ │ sxtb r2, r0 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r1, r2, r3, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r5, #120] @ 0x78 │ │ │ │ + str r4, [r7, #124] @ 0x7c │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ @@ -278419,15 +278411,15 @@ │ │ │ │ subs r6, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ subs r6, #1 │ │ │ │ add r6, r2 │ │ │ │ ands r6, r3 │ │ │ │ lsrs r6, r5 │ │ │ │ lsr.w r5, r2, r5 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23165c │ │ │ │ ldr r2, [pc, #340] @ (2316ac ) │ │ │ │ add r3, sp, #16 │ │ │ │ @@ -278458,25 +278450,25 @@ │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2315b2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r0, r7, #2 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r2, r0, lsl #2] │ │ │ │ sub.w r2, r5, r9 │ │ │ │ - bl 439f38 │ │ │ │ + bl 439f88 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cbnz r3, 23160c │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 231624 │ │ │ │ adds r7, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ cmp r6, r4 │ │ │ │ bhi.n 23158c │ │ │ │ ldr.w r8, [sp, #12] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 231692 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 231638 │ │ │ │ ldr r3, [pc, #200] @ (2316a4 ) │ │ │ │ @@ -278501,37 +278493,37 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r0, r7, #2 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r2, r0, lsl #2] │ │ │ │ sub.w r2, r5, r9 │ │ │ │ - bl 439f38 │ │ │ │ + bl 439f88 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2315bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r0, r7, #2 │ │ │ │ sub.w r2, r5, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r3, r0, lsl #2] │ │ │ │ - bl 439f38 │ │ │ │ + bl 439f88 │ │ │ │ b.n 2315bc │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2315da │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #100] @ (2316b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 2315da │ │ │ │ ldr r3, [pc, #88] @ (2316b8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 231554 │ │ │ │ @@ -278635,22 +278627,22 @@ │ │ │ │ ldr.w r3, [r6, #264] @ 0x108 │ │ │ │ mov r0, sl │ │ │ │ add r8, pc │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ mov r1, r8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r6, #264] @ 0x108 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 2ec61c │ │ │ │ + bl 2ec66c │ │ │ │ cmp r0, r9 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ blt.w 231bba │ │ │ │ mov r0, r4 │ │ │ │ bl 22738c │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -278668,15 +278660,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r3, [pc, #1316] @ 231cfc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #308 @ 0x134 │ │ │ │ add r3, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add.w r0, r4, #308 @ 0x134 │ │ │ │ movs r2, #2 │ │ │ │ bl 255098 │ │ │ │ ldr.w r2, [pc, #1284] @ 231d00 │ │ │ │ movw r9, #65535 @ 0xffff │ │ │ │ @@ -278765,15 +278757,15 @@ │ │ │ │ ldr.w r1, [pc, #1064] @ 231d14 │ │ │ │ dmb ish │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ add r1, pc │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ movs r2, #7 │ │ │ │ ldrd r0, r1, [r4, #20] │ │ │ │ bl 2314e0 │ │ │ │ ldr r6, [r4, #12] │ │ │ │ cbz r6, 231942 │ │ │ │ ldr.w r3, [pc, #1032] @ 231d18 │ │ │ │ ldr r7, [r4, #28] │ │ │ │ @@ -278781,15 +278773,15 @@ │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1e89ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 231b5c │ │ │ │ ldr r1, [r4, #28] │ │ │ │ movs r2, #14 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 430648 │ │ │ │ + bl 430698 │ │ │ │ ldr r3, [pc, #1004] @ (231d1c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 231b72 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ @@ -278882,15 +278874,15 @@ │ │ │ │ bpl.w 23172a │ │ │ │ ldr r0, [pc, #788] @ (231d34 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 23172a │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r1 │ │ │ │ b.n 2319c8 │ │ │ │ ldr r2, [pc, #764] @ (231d38 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -278907,53 +278899,53 @@ │ │ │ │ strd r1, r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2319ec │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add.w r1, r4, #8 │ │ │ │ adds r0, #8 │ │ │ │ blx 17ef30 │ │ │ │ b.n 23185c │ │ │ │ ldr r2, [pc, #708] @ (231d40 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ - bl 43ff14 │ │ │ │ + bl 43ff64 │ │ │ │ b.n 231884 │ │ │ │ ldr r3, [pc, #692] @ (231d44 ) │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 231af4 │ │ │ │ add.w r1, r2, #96 @ 0x60 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ubfx r3, r2, #7, #1 │ │ │ │ ubfx r2, r2, #1, #1 │ │ │ │ - bl 434690 │ │ │ │ + bl 4346e0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 231c60 │ │ │ │ ldr r3, [pc, #608] @ (231d18 ) │ │ │ │ ldr r7, [r4, #28] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1e89b4 │ │ │ │ cbz r0, 231acc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #12 │ │ │ │ - bl 430648 │ │ │ │ + bl 430698 │ │ │ │ movs r7, #1 │ │ │ │ b.n 231736 │ │ │ │ ldr.w r2, [r3, #296] @ 0x128 │ │ │ │ strd r2, r1, [r4, #296] @ 0x128 │ │ │ │ dmb ish │ │ │ │ str.w r4, [r3, #296] @ 0x128 │ │ │ │ ldr.w r3, [r4, #296] @ 0x128 │ │ │ │ @@ -278966,89 +278958,89 @@ │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ bl 20b134 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 231734 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r1, [pc, #568] @ (231d48 ) │ │ │ │ ldr r0, [pc, #572] @ (231d4c ) │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ b.n 231942 │ │ │ │ ldr r3, [pc, #504] @ (231d18 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r3, [pc, #548] @ (231d50 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #548] @ (231d54 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #544] @ (231d58 ) │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1909 @ 0x775 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 231942 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 43473c │ │ │ │ + bl 43478c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 231942 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 430648 │ │ │ │ + bl 430698 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 231922 │ │ │ │ bl 180e2c │ │ │ │ b.n 231922 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ movs r2, #10 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 430648 │ │ │ │ + bl 430698 │ │ │ │ b.n 231938 │ │ │ │ ldr r5, [pc, #476] @ (231d5c ) │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r3, [pc, #460] @ (231d60 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #460] @ (231d64 ) │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r3, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1917 @ 0x77d │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ ldr r1, [pc, #440] @ (231d68 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ b.n 231b48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ b.n 231b48 │ │ │ │ bl 22c4c8 │ │ │ │ cbnz r0, 231be0 │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ cmp r3, r0 │ │ │ │ blt.w 2317f8 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ @@ -279080,29 +279072,29 @@ │ │ │ │ ldr r2, [pc, #344] @ (231d78 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1941 @ 0x795 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ blx 17eea8 │ │ │ │ bl 230b0c │ │ │ │ ldr.w r3, [r6, #264] @ 0x108 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r6, #264] @ 0x108 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ b.n 231b48 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r4, [pc, #272] @ (231d7c ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ bl 22af70 │ │ │ │ @@ -279114,20 +279106,20 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ strd r5, r2, [sp] │ │ │ │ movw r2, #1894 @ 0x766 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ ldr r0, [pc, #244] @ (231d88 ) │ │ │ │ mov r1, r4 │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ add r0, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ b.n 231942 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #228] @ (231d8c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #228] @ (231d90 ) │ │ │ │ movw r2, #1510 @ 0x5e6 │ │ │ │ add r3, pc │ │ │ │ @@ -279148,41 +279140,41 @@ │ │ │ │ movs r5, r6 │ │ │ │ add r7, sp, #696 @ 0x2b8 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ + str r0, [r2, #88] @ 0x58 │ │ │ │ movs r5, r4 │ │ │ │ ldmia r1, {r1, r2, r3, r4} │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r2, #76] @ 0x4c │ │ │ │ + str r4, [r4, #80] @ 0x50 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ + str r4, [r0, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r1, #22] │ │ │ │ + ldrh r4, [r3, #24] │ │ │ │ movs r0, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r2, r3, r4} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r7!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r7!, {r2, r3, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r7!, {r3, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r2, #52] @ 0x34 │ │ │ │ + str r6, [r4, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #312 @ 0x138 │ │ │ │ movs r5, r6 │ │ │ │ @@ -279190,67 +279182,67 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r2, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #72] @ 0x48 │ │ │ │ + str r2, [r7, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ + str r0, [r5, #68] @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #16] │ │ │ │ + str r0, [r1, #24] │ │ │ │ movs r5, r4 │ │ │ │ stmia r5!, {r1, r2, r4} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r7, #58] @ 0x3a │ │ │ │ + strh r2, [r1, #62] @ 0x3e │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [r2, #16] │ │ │ │ + str r2, [r4, #20] │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [r3, #60] @ 0x3c │ │ │ │ + str r4, [r5, #64] @ 0x40 │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r2, #16] │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r2, #56] @ 0x38 │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ + str r0, [r4, #64] @ 0x40 │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r1, #68] @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #36] @ 0x24 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ movs r5, r4 │ │ │ │ - strh r6, [r1, #52] @ 0x34 │ │ │ │ + strh r6, [r3, #54] @ 0x36 │ │ │ │ movs r0, r6 │ │ │ │ - str r4, [r5, #56] @ 0x38 │ │ │ │ + str r4, [r7, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r6, [r2, r7] │ │ │ │ + str r6, [r4, #0] │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r6, #48] @ 0x30 │ │ │ │ + strh r2, [r0, #52] @ 0x34 │ │ │ │ movs r0, r6 │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r0, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ stmia r3!, {r2, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r7, #46] @ 0x2e │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ movs r0, r6 │ │ │ │ - add r2, sp, #832 @ 0x340 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r5, #46] @ 0x2e │ │ │ │ + strh r2, [r7, #48] @ 0x30 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsh r0, [r1, r6] │ │ │ │ + ldrsh r0, [r3, r7] │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r1, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #480] @ (231f94 ) │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -279424,47 +279416,47 @@ │ │ │ │ ldr r1, [pc, #88] @ (231fb4 ) │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ blx 17e238 │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 231e56 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r4, r5, [r6] │ │ │ │ bl 22af70 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #52] @ (231fb8 ) │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 231f52 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r0, sp, #880 @ 0x370 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #760 @ 0x2f8 │ │ │ │ movs r5, r6 │ │ │ │ add r0, sp, #568 @ 0x238 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r5] │ │ │ │ + ldrb r0, [r2, r6] │ │ │ │ movs r5, r4 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #26] │ │ │ │ + strh r4, [r3, #28] │ │ │ │ movs r0, r6 │ │ │ │ - strh r4, [r3, r3] │ │ │ │ + strh r4, [r5, r4] │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [r6, #8] │ │ │ │ + str r4, [r0, #16] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -279497,15 +279489,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r4, r2, [r3, #4] │ │ │ │ sub.w sl, r8, r2 │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ add sl, r5 │ │ │ │ and.w sl, sl, r2 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ lsr.w sl, sl, r4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr.w r4, r5, r4 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r2, 23204c │ │ │ │ @@ -279535,22 +279527,22 @@ │ │ │ │ add.w r4, r4, #2097152 @ 0x200000 │ │ │ │ cmp r5, r4 │ │ │ │ ite ls │ │ │ │ rsbls r6, r1, r5 │ │ │ │ rsbhi r6, r1, r4 │ │ │ │ ldr.w r0, [fp, #4]! │ │ │ │ mov r1, r6 │ │ │ │ - bl 43a76c │ │ │ │ + bl 43a7bc │ │ │ │ cmp r6, r0 │ │ │ │ bls.n 232072 │ │ │ │ ldrd r6, r5, [sp] │ │ │ │ mov r3, sl │ │ │ │ movs r4, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2322c8 │ │ │ │ subs r2, #1 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 2320cc │ │ │ │ @@ -279571,15 +279563,15 @@ │ │ │ │ ldr r3, [pc, #520] @ (2322e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrd r4, r2, [r3, #4] │ │ │ │ sub.w sl, r8, r2 │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ add sl, r5 │ │ │ │ and.w sl, sl, r2 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ lsr.w sl, sl, r4 │ │ │ │ adds r2, r3, #1 │ │ │ │ lsr.w r4, r5, r4 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 232114 │ │ │ │ ldr r3, [pc, #480] @ (2322ec ) │ │ │ │ @@ -279605,19 +279597,19 @@ │ │ │ │ add.w r4, r4, #2097152 @ 0x200000 │ │ │ │ cmp sl, r4 │ │ │ │ ite ls │ │ │ │ rsbls r9, r9, sl │ │ │ │ rsbhi r9, r9, r4 │ │ │ │ ldr.w r0, [fp, #4]! │ │ │ │ mov r1, r9 │ │ │ │ - bl 43a76c │ │ │ │ + bl 43a7bc │ │ │ │ cmp r9, r0 │ │ │ │ bls.n 232132 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2322c8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 232184 │ │ │ │ dmb ish │ │ │ │ @@ -279634,15 +279626,15 @@ │ │ │ │ ldr r3, [pc, #340] @ (2322e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrd r4, r2, [r3, #4] │ │ │ │ sub.w sl, r8, r2 │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ add sl, r5 │ │ │ │ and.w sl, sl, r2 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ lsr.w sl, sl, r4 │ │ │ │ adds r2, r3, #1 │ │ │ │ lsr.w r4, r5, r4 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2321c6 │ │ │ │ ldr r3, [pc, #304] @ (2322ec ) │ │ │ │ @@ -279668,19 +279660,19 @@ │ │ │ │ add.w r4, r4, #2097152 @ 0x200000 │ │ │ │ cmp sl, r4 │ │ │ │ ite ls │ │ │ │ rsbls r6, r6, sl │ │ │ │ rsbhi r6, r6, r4 │ │ │ │ ldr.w r0, [fp, #4]! │ │ │ │ mov r1, r6 │ │ │ │ - bl 43a76c │ │ │ │ + bl 43a7bc │ │ │ │ cmp r6, r0 │ │ │ │ bls.n 2321e2 │ │ │ │ movs r4, #0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2322c8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23222a │ │ │ │ dmb ish │ │ │ │ @@ -279722,31 +279714,31 @@ │ │ │ │ beq.n 23223e │ │ │ │ b.n 232194 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #124] @ (232300 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 23222a │ │ │ │ str r3, [sp, #4] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #108] @ (232300 ) │ │ │ │ ldr r3, [r7, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2320cc │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #88] @ (232300 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 232184 │ │ │ │ ldr r3, [pc, #80] @ (232304 ) │ │ │ │ movw r2, #2845 @ 0xb1d │ │ │ │ ldr r1, [pc, #76] @ (232308 ) │ │ │ │ ldr r0, [pc, #80] @ (23230c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -279776,25 +279768,25 @@ │ │ │ │ lslne r0, r0, #1 │ │ │ │ bkpt 0x0064 │ │ │ │ lslne r0, r0, #1 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #31] │ │ │ │ + strh r0, [r0, #2] │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r1, r6] │ │ │ │ + ldr r6, [r3, r7] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r2, [r3, r3] │ │ │ │ + ldrh r2, [r5, r4] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + strh r6, [r4, #0] │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [r6, r5] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r5, r6] │ │ │ │ + ldrb r4, [r7, r7] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #480] @ (232510 ) │ │ │ │ @@ -279936,15 +279928,15 @@ │ │ │ │ b.n 23240e │ │ │ │ ldr r3, [pc, #140] @ (232520 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2323ce │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2323d2 │ │ │ │ bl 1861f0 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2323dc │ │ │ │ ldrb r3, [r6, #21] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -279992,15 +279984,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ add r2, pc, #520 @ (adr r2, 232728 ) │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #736 @ (adr r1, 232808 ) │ │ │ │ movs r5, r6 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + ldrsb r4, [r3, r6] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #484] @ (232724 ) │ │ │ │ @@ -280150,15 +280142,15 @@ │ │ │ │ b.n 23261e │ │ │ │ ldr r3, [pc, #124] @ (232734 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2325de │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2325e2 │ │ │ │ bl 1861f0 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2325ec │ │ │ │ ldr r2, [pc, #100] @ (232738 ) │ │ │ │ ldr r3, [pc, #80] @ (232728 ) │ │ │ │ @@ -280200,15 +280192,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ add r0, pc, #456 @ (adr r0, 2328fc ) │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ movs r5, r6 │ │ │ │ - strb r0, [r7, r4] │ │ │ │ + strb r0, [r1, r6] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #508] @ (232950 ) │ │ │ │ @@ -280355,15 +280347,15 @@ │ │ │ │ b.n 23282c │ │ │ │ ldr r3, [pc, #156] @ (232960 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2327f0 │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2327f4 │ │ │ │ bl 1861f0 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2327fe │ │ │ │ ldrb r3, [r6, #21] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -280417,15 +280409,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ ldr r6, [sp, #400] @ 0x190 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #536] @ 0x218 │ │ │ │ movs r5, r6 │ │ │ │ - strh r6, [r3, r4] │ │ │ │ + strh r6, [r5, r5] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [pc, #524] @ (232b8c ) │ │ │ │ @@ -280479,15 +280471,15 @@ │ │ │ │ beq.w 232b42 │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ cbz r3, 232a0c │ │ │ │ ldr r3, [pc, #400] @ (232b90 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbz r3, 232a0c │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r1, #24] │ │ │ │ ldrb.w r1, [r1, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ it eq │ │ │ │ @@ -280626,30 +280618,30 @@ │ │ │ │ bl 22af70 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #40] @ (232ba4 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 232b66 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #31] │ │ │ │ + ldrb r6, [r7, #0] │ │ │ │ movs r0, r6 │ │ │ │ - bx pc │ │ │ │ + @ instruction: 0x47ce │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r0, r4] │ │ │ │ + str r0, [r2, r5] │ │ │ │ movs r5, r4 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, r2] │ │ │ │ + strb r2, [r1, r4] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00232ba8 : │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ lsls r3, r3, #26 │ │ │ │ bne.n 232bba │ │ │ │ movs r0, #0 │ │ │ │ @@ -280917,15 +280909,15 @@ │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldr.w r8, [pc, #528] @ 233060 │ │ │ │ adds r6, r1, #1 │ │ │ │ str r6, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cbnz r1, 232e6c │ │ │ │ @@ -281024,15 +281016,15 @@ │ │ │ │ bl 22b7e8 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 232f62 │ │ │ │ str.w r0, [r9] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r3, 232f6a │ │ │ │ bl 222040 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233052 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 232fcc │ │ │ │ ldr r2, [pc, #236] @ (233068 ) │ │ │ │ @@ -281053,15 +281045,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [pc, #196] @ (23306c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 232f2c │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 232f34 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ bl 1861f0 │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ @@ -281085,15 +281077,15 @@ │ │ │ │ bne.n 23304e │ │ │ │ ldr r3, [pc, #124] @ (233074 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 437f0c │ │ │ │ + b.w 437f5c │ │ │ │ ldr r0, [pc, #108] @ (233078 ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 232f26 │ │ │ │ @@ -281131,15 +281123,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #704] @ 0x2c0 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #248] @ (233174 ) │ │ │ │ + ldr r4, [pc, #568] @ (2332b4 ) │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r4, [pc, #392] @ (233218 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -281437,30 +281429,30 @@ │ │ │ │ bl 22af70 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #48] @ (2333dc ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 23339c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #992] @ 0x3e0 │ │ │ │ movs r5, r6 │ │ │ │ str r3, [sp, #936] @ 0x3a8 │ │ │ │ movs r5, r6 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #568] @ (233618 ) │ │ │ │ + ldr r4, [pc, #888] @ (233758 ) │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -281564,21 +281556,21 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #624] @ 0x270 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + ldr r6, [r6, #96] @ 0x60 │ │ │ │ movs r0, r6 │ │ │ │ - subs r5, #118 @ 0x76 │ │ │ │ + subs r5, #198 @ 0xc6 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r1, #92] @ 0x5c │ │ │ │ + ldr r6, [r3, #96] @ 0x60 │ │ │ │ movs r0, r6 │ │ │ │ - subs r5, #94 @ 0x5e │ │ │ │ + subs r5, #174 @ 0xae │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ mov r7, r0 │ │ │ │ @@ -281596,15 +281588,15 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #4 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ adds r4, r1, #1 │ │ │ │ str r4, [r0, #8] │ │ │ │ cbnz r1, 233568 │ │ │ │ ldr r1, [pc, #440] @ (233718 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -281653,15 +281645,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r0, 2335d4 │ │ │ │ rev r3, r3 │ │ │ │ asrs r2, r3, #31 │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2336ee │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 233708 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2336b0 │ │ │ │ @@ -281714,15 +281706,15 @@ │ │ │ │ bl 222040 │ │ │ │ b.n 2335e0 │ │ │ │ ldr r3, [pc, #172] @ (233720 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233630 │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 233638 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 1861f0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ @@ -281745,15 +281737,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2335f4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #96] @ (233728 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 2335f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 22c4c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2335aa │ │ │ │ b.n 233622 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -281783,15 +281775,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #624] @ 0x270 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r5 │ │ │ │ + cmp sl, pc │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -281811,15 +281803,15 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #2 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 23378c │ │ │ │ ldr r1, [pc, #432] @ (233934 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -281903,15 +281895,15 @@ │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 22b6e8 │ │ │ │ cbz r6, 23385a │ │ │ │ str r0, [r6, #0] │ │ │ │ cbz r7, 233860 │ │ │ │ bl 222040 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233922 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 233882 │ │ │ │ dmb ish │ │ │ │ @@ -281960,15 +281952,15 @@ │ │ │ │ str r3, [r6, #0] │ │ │ │ b.n 233860 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 1861f0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ b.n 233838 │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 23382a │ │ │ │ b.n 2338dc │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ movs r2, #0 │ │ │ │ @@ -281980,15 +281972,15 @@ │ │ │ │ bne.n 2338d6 │ │ │ │ b.n 233860 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (233944 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 233882 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dfc │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #58] @ 0x3a │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -281997,15 +281989,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, #48] @ 0x30 │ │ │ │ movs r5, r6 │ │ │ │ - bics r0, r2 │ │ │ │ + mvns r0, r4 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -282024,15 +282016,15 @@ │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldr.w r8, [pc, #504] @ 233b8c │ │ │ │ adds r6, r1, #1 │ │ │ │ str r6, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cbnz r1, 2339ae │ │ │ │ @@ -282127,15 +282119,15 @@ │ │ │ │ bl 22b7e8 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 233a9a │ │ │ │ str.w r0, [r9] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 233aa4 │ │ │ │ bl 222040 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233b80 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 233b06 │ │ │ │ ldr r2, [pc, #220] @ (233b94 ) │ │ │ │ @@ -282156,15 +282148,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [pc, #184] @ (233b98 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233a60 │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 233a68 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 1861f0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ @@ -282188,15 +282180,15 @@ │ │ │ │ bne.n 233b7c │ │ │ │ ldr r3, [pc, #112] @ (233ba0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 437f0c │ │ │ │ + b.w 437f5c │ │ │ │ ldr r0, [pc, #96] @ (233ba4 ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ mov.w fp, #1 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ b.n 233a5a │ │ │ │ mov r0, r7 │ │ │ │ @@ -282228,15 +282220,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r6, #26] │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0 │ │ │ │ + adcs r0, r2 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #544] @ (233ddc ) │ │ │ │ @@ -282256,15 +282248,15 @@ │ │ │ │ ldr.w r9, [sp, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ strd r2, r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 233c0a │ │ │ │ ldr r3, [pc, #488] @ (233de8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -282330,15 +282322,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ bl 231fbc │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 233cb4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r9] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 233dd8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233d86 │ │ │ │ @@ -282394,15 +282386,15 @@ │ │ │ │ bl 222040 │ │ │ │ b.n 233cb4 │ │ │ │ ldr r3, [pc, #156] @ (233df0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233d0c │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ mov.w fp, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 233d16 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ bl 1861f0 │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ @@ -282431,15 +282423,15 @@ │ │ │ │ bne.n 233dd4 │ │ │ │ ldr r3, [pc, #72] @ (233df8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 437f0c │ │ │ │ + b.w 437f5c │ │ │ │ ldr r0, [pc, #56] @ (233dfc ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 233d08 │ │ │ │ @@ -282457,15 +282449,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r6, #6] │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #132 @ 0x84 │ │ │ │ + subs r6, #212 @ 0xd4 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ mov r7, r0 │ │ │ │ @@ -282483,15 +282475,15 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ adds r4, r1, #1 │ │ │ │ str r4, [r0, #8] │ │ │ │ cbnz r1, 233e5c │ │ │ │ ldr r1, [pc, #452] @ (234018 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -282538,15 +282530,15 @@ │ │ │ │ bne.w 233fce │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ cbz r6, 233ecc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 234008 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233f9e │ │ │ │ @@ -282598,15 +282590,15 @@ │ │ │ │ bl 222040 │ │ │ │ b.n 233ecc │ │ │ │ ldr r3, [pc, #188] @ (234020 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 233f1e │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 233f26 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 1861f0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ @@ -282629,15 +282621,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 233ee0 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #116] @ (234028 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 233ee0 │ │ │ │ mov r0, r4 │ │ │ │ bl 22c4c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 233e9e │ │ │ │ b.n 233f10 │ │ │ │ bl 1861f0 │ │ │ │ @@ -282673,15 +282665,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, #60] @ 0x3c │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #188 @ 0xbc │ │ │ │ + subs r5, #12 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r0, #23 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023402c : │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ @@ -282808,15 +282800,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r3, #756] @ 0x2f4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2342ba │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -282985,38 +282977,38 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r0, [r2, #46] @ 0x2e │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #44] @ 0x2c │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [r3, #24] │ │ │ │ + str r6, [r5, #28] │ │ │ │ movs r0, r6 │ │ │ │ - cmp r5, #222 @ 0xde │ │ │ │ + cmp r6, #46 @ 0x2e │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r5, [sp, #264] @ 0x108 │ │ │ │ movs r6, r4 │ │ │ │ ldmia r4, {r0, r2, r4, r5} │ │ │ │ @ instruction: 0xffff2890 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r6, #34] @ 0x22 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r7, r6] │ │ │ │ + str r6, [r1, #0] │ │ │ │ movs r0, r6 │ │ │ │ - subs r1, #92 @ 0x5c │ │ │ │ + subs r1, #172 @ 0xac │ │ │ │ movs r5, r4 │ │ │ │ - subs r5, #214 @ 0xd6 │ │ │ │ + subs r6, #38 @ 0x26 │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r2, [r4, r6] │ │ │ │ + ldrsh r2, [r6, r7] │ │ │ │ movs r0, r6 │ │ │ │ - subs r1, #64 @ 0x40 │ │ │ │ + subs r1, #144 @ 0x90 │ │ │ │ movs r5, r4 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #226 @ 0xe2 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00234368 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -283080,31 +283072,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r1, #24] │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r3, r3] │ │ │ │ + ldrsh r4, [r5, r4] │ │ │ │ movs r0, r6 │ │ │ │ - subs r0, #122 @ 0x7a │ │ │ │ + subs r0, #202 @ 0xca │ │ │ │ movs r5, r4 │ │ │ │ - subs r5, #28 │ │ │ │ + subs r5, #108 @ 0x6c │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrsh r4, [r2, r4] │ │ │ │ movs r0, r6 │ │ │ │ - subs r0, #98 @ 0x62 │ │ │ │ + subs r0, #178 @ 0xb2 │ │ │ │ movs r5, r4 │ │ │ │ - subs r5, #48 @ 0x30 │ │ │ │ + subs r5, #128 @ 0x80 │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r4, [r5, r2] │ │ │ │ + ldrsh r4, [r7, r3] │ │ │ │ movs r0, r6 │ │ │ │ - subs r0, #74 @ 0x4a │ │ │ │ + subs r0, #154 @ 0x9a │ │ │ │ movs r5, r4 │ │ │ │ - subs r5, #16 │ │ │ │ + subs r5, #96 @ 0x60 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023443c : │ │ │ │ ldr r2, [r1, #20] │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ movt r3, #43690 @ 0xaaaa │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -283207,33 +283199,33 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r3, #16] │ │ │ │ movs r5, r6 │ │ │ │ - subs r4, #160 @ 0xa0 │ │ │ │ + subs r4, #240 @ 0xf0 │ │ │ │ movs r5, r4 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r0, r1, r2, r4, r6, r7} │ │ │ │ vtbx.8 d28, {d15-d16}, d25 │ │ │ │ - @ instruction: 0xffff0e88 │ │ │ │ + @ instruction: 0xffff0ed8 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r1, r6] │ │ │ │ + ldrb r4, [r3, r7] │ │ │ │ movs r0, r6 │ │ │ │ - adds r7, #42 @ 0x2a │ │ │ │ + adds r7, #122 @ 0x7a │ │ │ │ movs r5, r4 │ │ │ │ - subs r4, #16 │ │ │ │ + subs r4, #96 @ 0x60 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r6, r5] │ │ │ │ + ldrb r4, [r0, r7] │ │ │ │ movs r0, r6 │ │ │ │ - adds r7, #18 │ │ │ │ + adds r7, #98 @ 0x62 │ │ │ │ movs r5, r4 │ │ │ │ - adds r6, #132 @ 0x84 │ │ │ │ + adds r6, #212 @ 0xd4 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00234578 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -283296,19 +283288,19 @@ │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ strh r2, [r0, #8] │ │ │ │ movs r5, r6 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r2] │ │ │ │ + ldrb r2, [r4, r3] │ │ │ │ movs r0, r6 │ │ │ │ - adds r6, #48 @ 0x30 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ movs r5, r4 │ │ │ │ - subs r3, #46 @ 0x2e │ │ │ │ + subs r3, #126 @ 0x7e │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023463c : │ │ │ │ ldr.w r3, [r0, #596] @ 0x254 │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -283335,15 +283327,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ subs r5, r1, r3 │ │ │ │ and.w r4, r3, r0 │ │ │ │ subs r5, #1 │ │ │ │ add r5, r0 │ │ │ │ ands r5, r3 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23469c │ │ │ │ ldr r3, [pc, #212] @ (234768 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -283372,15 +283364,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6038 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2346c8 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 234724 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2346fe │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -283400,15 +283392,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #92] @ (234770 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 437f0c │ │ │ │ + b.w 437f5c │ │ │ │ bl 180dfc │ │ │ │ bl 180d9c │ │ │ │ ldr r3, [pc, #68] @ (234774 ) │ │ │ │ movw r2, #894 @ 0x37e │ │ │ │ ldr r1, [pc, #68] @ (234778 ) │ │ │ │ ldr r0, [pc, #68] @ (23477c ) │ │ │ │ add r3, pc │ │ │ │ @@ -283433,25 +283425,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r5] │ │ │ │ + ldrh r6, [r0, r7] │ │ │ │ movs r0, r6 │ │ │ │ - adds r5, #20 │ │ │ │ + adds r5, #100 @ 0x64 │ │ │ │ movs r5, r4 │ │ │ │ - subs r2, #34 @ 0x22 │ │ │ │ + subs r2, #114 @ 0x72 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r3, r5] │ │ │ │ + ldrh r6, [r5, r6] │ │ │ │ movs r0, r6 │ │ │ │ - adds r4, #252 @ 0xfc │ │ │ │ + adds r5, #76 @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #324] @ 2348e4 │ │ │ │ sub sp, #28 │ │ │ │ @@ -283464,15 +283456,15 @@ │ │ │ │ ldr.w sl, [r9, r3] │ │ │ │ ldrd r6, r3, [sl, #4] │ │ │ │ subs r5, r4, r3 │ │ │ │ subs r5, #1 │ │ │ │ ands r5, r3 │ │ │ │ lsrs r5, r6 │ │ │ │ lsr.w r6, r0, r6 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2347dc │ │ │ │ ldr r3, [pc, #284] @ (2348ec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -283504,15 +283496,15 @@ │ │ │ │ cmp r2, r0 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov.w r0, fp, lsr #21 │ │ │ │ adds r0, #2 │ │ │ │ add fp, r2 │ │ │ │ ldr.w r0, [r7, r0, lsl #2] │ │ │ │ - bl 43a1d0 │ │ │ │ + bl 43a220 │ │ │ │ orrs r0, r4 │ │ │ │ cmp r5, fp │ │ │ │ uxtb r4, r0 │ │ │ │ bhi.n 23480a │ │ │ │ ldrd r6, r0, [sp, #12] │ │ │ │ ldr r2, [r0, #20] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ @@ -283521,15 +283513,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ lsls r5, r3 │ │ │ │ subs r2, r6, r2 │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 22e5a8 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2348c6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 234884 │ │ │ │ cbz r4, 23486e │ │ │ │ @@ -283553,15 +283545,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 234862 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #92] @ (2348f8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 234862 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 234650 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -283589,19 +283581,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r7] │ │ │ │ + ldrh r0, [r5, r0] │ │ │ │ movs r0, r6 │ │ │ │ - adds r3, #118 @ 0x76 │ │ │ │ + adds r3, #198 @ 0xc6 │ │ │ │ movs r5, r4 │ │ │ │ - subs r0, #172 @ 0xac │ │ │ │ + subs r0, #252 @ 0xfc │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00234908 : │ │ │ │ cbnz r1, 234916 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -283657,15 +283649,15 @@ │ │ │ │ lsl.w r5, r5, r8 │ │ │ │ subs r0, r5, r4 │ │ │ │ lsrs r0, r2 │ │ │ │ adds r0, #8 │ │ │ │ blx 17e220 │ │ │ │ strd r4, r5, [r0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ lsrs r4, r7 │ │ │ │ lsrs r5, r7 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2349cc │ │ │ │ ldr r3, [pc, #312] @ (234af8 ) │ │ │ │ @@ -283704,18 +283696,18 @@ │ │ │ │ adds r0, #2 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r2, r7 │ │ │ │ add r4, r7 │ │ │ │ ldr.w r3, [fp, r0, lsl #2] │ │ │ │ add.w r0, r6, sl, lsl #2 │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ - bl 43a310 │ │ │ │ + bl 43a360 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 2349fa │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 234aa2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 234a74 │ │ │ │ ldr r3, [pc, #188] @ (234b00 ) │ │ │ │ @@ -283745,15 +283737,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 234a42 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #120] @ (234b04 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 234a42 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ bl 234650 │ │ │ │ b.n 234a4c │ │ │ │ bl 180dfc │ │ │ │ ldr r3, [pc, #96] @ (234b08 ) │ │ │ │ @@ -283792,31 +283784,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r7, r7] │ │ │ │ + ldr r4, [r1, r1] │ │ │ │ movs r0, r6 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ movs r5, r4 │ │ │ │ - adds r7, #40 @ 0x28 │ │ │ │ + adds r7, #120 @ 0x78 │ │ │ │ movs r5, r4 │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + ldr r4, [r6, r0] │ │ │ │ movs r0, r6 │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + adds r1, #210 @ 0xd2 │ │ │ │ movs r5, r4 │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + adds r7, #168 @ 0xa8 │ │ │ │ movs r5, r4 │ │ │ │ - ldrsb r4, [r1, r7] │ │ │ │ + ldr r4, [r3, r0] │ │ │ │ movs r0, r6 │ │ │ │ - adds r1, #106 @ 0x6a │ │ │ │ + adds r1, #186 @ 0xba │ │ │ │ movs r5, r4 │ │ │ │ - adds r7, #20 │ │ │ │ + adds r7, #100 @ 0x64 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00234b2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -283882,25 +283874,25 @@ │ │ │ │ add.w r3, r3, #556 @ 0x22c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldrb r2, [r2, #13] │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r6, r3] │ │ │ │ + ldrsb r2, [r0, r5] │ │ │ │ movs r0, r6 │ │ │ │ - adds r0, #144 @ 0x90 │ │ │ │ + adds r0, #224 @ 0xe0 │ │ │ │ movs r5, r4 │ │ │ │ - adds r6, #170 @ 0xaa │ │ │ │ + adds r6, #250 @ 0xfa │ │ │ │ movs r5, r4 │ │ │ │ - ldrsb r2, [r3, r3] │ │ │ │ + ldrsb r2, [r5, r4] │ │ │ │ movs r0, r6 │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ + adds r0, #200 @ 0xc8 │ │ │ │ movs r5, r4 │ │ │ │ - adds r6, #122 @ 0x7a │ │ │ │ + adds r6, #202 @ 0xca │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00234c00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -284305,33 +284297,33 @@ │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ strb r0, [r3, #28] │ │ │ │ movs r5, r6 │ │ │ │ - strh r2, [r7, r1] │ │ │ │ + strh r2, [r1, r3] │ │ │ │ movs r0, r6 │ │ │ │ - cmp r4, #24 │ │ │ │ + cmp r4, #104 @ 0x68 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb84e │ │ │ │ + @ instruction: 0xb89e │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0023506c : │ │ │ │ ldr r3, [pc, #24] @ (235088 ) │ │ │ │ ldr r2, [pc, #28] @ (23508c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 235082 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - b.w 2ec5b0 │ │ │ │ + b.w 2ec600 │ │ │ │ nop │ │ │ │ strb r4, [r4, #24] │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ ... │ │ │ │ │ │ │ │ 00235090 : │ │ │ │ @@ -284346,27 +284338,27 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bx r3 │ │ │ │ strb r0, [r0, #24] │ │ │ │ movs r5, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #170 @ 0xaa │ │ │ │ + cmp r3, #250 @ 0xfa │ │ │ │ movs r5, r4 │ │ │ │ ldrh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002350b8 : │ │ │ │ ldr r1, [pc, #12] @ (2350c8 ) │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ ldr r0, [pc, #12] @ (2350cc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 435a24 │ │ │ │ - cmp r3, #140 @ 0x8c │ │ │ │ + b.w 435a74 │ │ │ │ + cmp r3, #220 @ 0xdc │ │ │ │ movs r5, r4 │ │ │ │ ldrh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002350d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -284374,15 +284366,15 @@ │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [pc, #272] @ (2351f4 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w fp, [pc, #272] @ 2351f8 │ │ │ │ add r0, pc │ │ │ │ blx 17e970 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add fp, pc │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23510c │ │ │ │ ldr r3, [pc, #252] @ (2351fc ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -284419,15 +284411,15 @@ │ │ │ │ ldr.w r8, [pc, #220] @ 23522c │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r0, [r4, #336] @ 0x150 │ │ │ │ mov r1, r5 │ │ │ │ - bl 431fcc │ │ │ │ + bl 43201c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr.w ip, [r4, #20] │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldrb r3, [r3, #23] │ │ │ │ ldrd r1, r0, [r4, #24] │ │ │ │ @@ -284446,15 +284438,15 @@ │ │ │ │ str r5, [sp, #12] │ │ │ │ blx 17ec04 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 235156 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 2351f0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2351cc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ @@ -284472,46 +284464,46 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2351b6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (235230 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 2351b6 │ │ │ │ bl 180dfc │ │ │ │ - ldmia r2, {r2, r3, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ strb r6, [r3, #22] │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #176 @ 0xb0 │ │ │ │ + adds r2, #0 │ │ │ │ movs r5, r4 │ │ │ │ - adds r1, #176 @ 0xb0 │ │ │ │ + adds r2, #0 │ │ │ │ movs r5, r4 │ │ │ │ - adds r1, #172 @ 0xac │ │ │ │ + adds r1, #252 @ 0xfc │ │ │ │ movs r5, r4 │ │ │ │ - adds r1, #176 @ 0xb0 │ │ │ │ + adds r2, #0 │ │ │ │ movs r5, r4 │ │ │ │ - adds r1, #178 @ 0xb2 │ │ │ │ + adds r2, #2 │ │ │ │ movs r5, r4 │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + adds r1, #170 @ 0xaa │ │ │ │ movs r5, r4 │ │ │ │ - adds r1, #92 @ 0x5c │ │ │ │ + adds r1, #172 @ 0xac │ │ │ │ movs r5, r4 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + adds r1, #182 @ 0xb6 │ │ │ │ movs r5, r4 │ │ │ │ ldrh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bne.n 235168 │ │ │ │ + bne.n 235208 │ │ │ │ movs r7, r4 │ │ │ │ - adds r2, #26 │ │ │ │ + adds r2, #106 @ 0x6a │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #140 @ 0x8c │ │ │ │ + adds r1, #220 @ 0xdc │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r0, #23 │ │ │ │ ... │ │ │ │ │ │ │ │ 00235234 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -284526,19 +284518,19 @@ │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f67e0 │ │ │ │ + bl 2f6830 │ │ │ │ ldr r1, [pc, #64] @ (2352ac ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 2f3a70 │ │ │ │ + bl 2f3ac0 │ │ │ │ ldr r2, [pc, #60] @ (2352b0 ) │ │ │ │ ldr r3, [pc, #44] @ (2352a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -284554,15 +284546,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r1, #17] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + subs r4, r2, #3 │ │ │ │ movs r3, r4 │ │ │ │ bkpt 0x000d │ │ │ │ vsri.32 d23, d14, #1 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 002352b4 : │ │ │ │ push {lr} │ │ │ │ @@ -284577,19 +284569,19 @@ │ │ │ │ ldr r0, [pc, #80] @ (235320 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f67e0 │ │ │ │ + bl 2f6830 │ │ │ │ ldr r1, [pc, #64] @ (235324 ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 2f3a70 │ │ │ │ + bl 2f3ac0 │ │ │ │ ldr r2, [pc, #60] @ (235328 ) │ │ │ │ ldr r3, [pc, #44] @ (23531c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -284605,15 +284597,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r1, #15] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, #0 │ │ │ │ + subs r0, r3, #1 │ │ │ │ movs r3, r4 │ │ │ │ pop {r0, r2, r4} │ │ │ │ vsubw.u , , d22 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 0023532c : │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ @@ -284716,15 +284708,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2354b4 │ │ │ │ mov r4, r1 │ │ │ │ add.w r6, r0, #40 @ 0x28 │ │ │ │ cbz r2, 23540e │ │ │ │ mov r0, r2 │ │ │ │ add.w r6, r5, #40 @ 0x28 │ │ │ │ - bl 2ef8b4 │ │ │ │ + bl 2ef904 │ │ │ │ str r0, [sp, #12] │ │ │ │ cbz r0, 23540e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #236] @ (2354e8 ) │ │ │ │ @@ -284734,16 +284726,16 @@ │ │ │ │ mov r1, r3 │ │ │ │ blx 17fdfc <__snprintf_chk@plt> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 17e524 │ │ │ │ mov r2, r4 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 430e24 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 430e74 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 235432 │ │ │ │ ldr r3, [pc, #196] @ (2354ec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -284758,15 +284750,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ blx 17fd08 │ │ │ │ cbz r0, 23549a │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23543a │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 2354b0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 235474 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ @@ -284786,15 +284778,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (2354f4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 437f0c │ │ │ │ + b.w 437f5c │ │ │ │ ldr r0, [pc, #92] @ (2354f8 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [pc, #92] @ (2354fc ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -284817,37 +284809,37 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ strb r2, [r1, #11] │ │ │ │ movs r5, r6 │ │ │ │ - cmp r7, #66 @ 0x42 │ │ │ │ + cmp r7, #146 @ 0x92 │ │ │ │ movs r5, r4 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #158 @ 0x9e │ │ │ │ + cmp r6, #238 @ 0xee │ │ │ │ movs r5, r4 │ │ │ │ - ldr r5, [pc, #952] @ (2358bc ) │ │ │ │ + ldr r6, [pc, #248] @ (2355fc ) │ │ │ │ movs r0, r6 │ │ │ │ - movs r7, #140 @ 0x8c │ │ │ │ + movs r7, #220 @ 0xdc │ │ │ │ movs r5, r4 │ │ │ │ - cmp r6, #94 @ 0x5e │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ movs r5, r4 │ │ │ │ - ldr r5, [pc, #856] @ (235868 ) │ │ │ │ + ldr r6, [pc, #152] @ (2355a8 ) │ │ │ │ movs r0, r6 │ │ │ │ - movs r7, #116 @ 0x74 │ │ │ │ + movs r7, #196 @ 0xc4 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r6, #58 @ 0x3a │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00235518 : │ │ │ │ cbz r0, 235526 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ @@ -284945,15 +284937,15 @@ │ │ │ │ add r6, r3 │ │ │ │ ands r6, r7 │ │ │ │ lsrs r6, r5 │ │ │ │ lsr.w r5, r3, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 235736 │ │ │ │ ldr r2, [pc, #504] @ (23581c ) │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ @@ -284987,28 +284979,28 @@ │ │ │ │ cmp r8, r5 │ │ │ │ mov r6, r8 │ │ │ │ it cs │ │ │ │ movcs r6, r5 │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r9, #4]! │ │ │ │ subs r2, r6, r4 │ │ │ │ - bl 439f38 │ │ │ │ + bl 439f88 │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [fp, #4]! │ │ │ │ subs r2, r6, r4 │ │ │ │ - bl 439f38 │ │ │ │ + bl 439f88 │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ subs r2, r6, r4 │ │ │ │ - bl 439f38 │ │ │ │ + bl 439f88 │ │ │ │ mov.w sl, #0 │ │ │ │ cmp r8, r5 │ │ │ │ bhi.n 235666 │ │ │ │ ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 235806 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 235712 │ │ │ │ ldr r3, [pc, #360] @ (235820 ) │ │ │ │ @@ -285056,15 +285048,15 @@ │ │ │ │ beq.n 2356b6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #256] @ (235828 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 2356b6 │ │ │ │ ldr r3, [pc, #244] @ (23582c ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -285114,15 +285106,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #128] @ (235838 ) │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1769 @ 0x6e9 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 2356e8 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ add.w r1, r9, #40 @ 0x28 │ │ │ │ ldr r3, [pc, #96] @ (23583c ) │ │ │ │ mov r0, r6 │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ @@ -285132,15 +285124,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (235844 ) │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1761 @ 0x6e1 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 2357cc │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dfc │ │ │ │ nop │ │ │ │ strb r6, [r2, #4] │ │ │ │ movs r5, r6 │ │ │ │ strb r4, [r2, #4] │ │ │ │ @@ -285155,25 +285147,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #992] @ (235c14 ) │ │ │ │ + ldr r3, [pc, #288] @ (235954 ) │ │ │ │ movs r0, r6 │ │ │ │ - cmp r3, #208 @ 0xd0 │ │ │ │ + cmp r4, #32 │ │ │ │ movs r5, r4 │ │ │ │ - movs r4, #138 @ 0x8a │ │ │ │ + movs r4, #218 @ 0xda │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [pc, #800] @ (235b60 ) │ │ │ │ + ldr r3, [pc, #96] @ (2358a0 ) │ │ │ │ movs r0, r6 │ │ │ │ - cmp r3, #128 @ 0x80 │ │ │ │ + cmp r3, #208 @ 0xd0 │ │ │ │ movs r5, r4 │ │ │ │ - movs r4, #86 @ 0x56 │ │ │ │ + movs r4, #166 @ 0xa6 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00235848 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -285197,49 +285189,49 @@ │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmpne r3, r4 │ │ │ │ bls.n 2358ca │ │ │ │ add r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 435374 │ │ │ │ + bl 4353c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23586c │ │ │ │ ldr.w ip, [pc, #60] @ 2358d0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #56] @ (2358d4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ add.w r1, ip, #652 @ 0x28c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43bbb0 │ │ │ │ + b.w 43bc00 │ │ │ │ ldr r3, [pc, #40] @ (2358d8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #40] @ (2358dc ) │ │ │ │ ldr r1, [pc, #40] @ (2358e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #652 @ 0x28c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1801 @ 0x709 │ │ │ │ blx 17e238 │ │ │ │ bl 180d9c │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #72] @ (23591c ) │ │ │ │ + ldr r2, [pc, #392] @ (235a5c ) │ │ │ │ movs r0, r6 │ │ │ │ - cmp r3, #54 @ 0x36 │ │ │ │ + cmp r3, #134 @ 0x86 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r1, [pc, #984] @ (235cb4 ) │ │ │ │ + ldr r2, [pc, #280] @ (2359f4 ) │ │ │ │ movs r0, r6 │ │ │ │ - cmp r2, #244 @ 0xf4 │ │ │ │ + cmp r3, #68 @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ - movs r3, #140 @ 0x8c │ │ │ │ + movs r3, #220 @ 0xdc │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002358e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ @@ -285362,32 +285354,32 @@ │ │ │ │ bic.w r3, sl, #8192 @ 0x2000 │ │ │ │ str r7, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [r0, #28] │ │ │ │ str.w r3, [r0, #328] @ 0x148 │ │ │ │ ldr r0, [sp, #252] @ 0xfc │ │ │ │ - bl 433e08 │ │ │ │ + bl 433e58 │ │ │ │ ldr.w sl, [r4, #8] │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sl, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 235c62 │ │ │ │ orrs.w r3, r5, r7 │ │ │ │ bne.w 235b7c │ │ │ │ ldrd r0, r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 235c92 │ │ │ │ cmp r5, r9 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ itt cc │ │ │ │ movcc r5, r9 │ │ │ │ movcc r7, #0 │ │ │ │ @@ -285419,15 +285411,15 @@ │ │ │ │ orrs r5, r3 │ │ │ │ and.w r3, r0, #2 │ │ │ │ lsrs r0, r0, #4 │ │ │ │ orrs r3, r5 │ │ │ │ and.w r0, r0, #8 │ │ │ │ orrs r3, r0 │ │ │ │ ldr r0, [sp, #252] @ 0xfc │ │ │ │ - bl 433ebc │ │ │ │ + bl 433f0c │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.w 235d82 │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ str.w r3, [r4, #312] @ 0x138 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r4, #320] @ 0x140 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -285438,15 +285430,15 @@ │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ bl 2316c0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 235c32 │ │ │ │ ldrd r1, r0, [sp, #80] @ 0x50 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #784] @ (235e3c ) │ │ │ │ ldr r3, [pc, #760] @ (235e24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3 │ │ │ │ @@ -285456,28 +285448,28 @@ │ │ │ │ add sp, #212 @ 0xd4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 2ec5b4 │ │ │ │ + bl 2ec604 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23598c │ │ │ │ ldr r3, [pc, #736] @ (235e40 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #736] @ (235e44 ) │ │ │ │ ldr r1, [pc, #736] @ (235e48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #692 @ 0x2b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2045 @ 0x7fd │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 235c40 │ │ │ │ subs r3, r5, #1 │ │ │ │ adc.w r2, r7, #4294967295 @ 0xffffffff │ │ │ │ ands r3, r5 │ │ │ │ ands r2, r7 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 235a78 │ │ │ │ @@ -285489,15 +285481,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #696] @ (235e54 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 235c8a │ │ │ │ ldrd r3, r6, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [pc, #672] @ (235e58 ) │ │ │ │ bic.w r1, r6, #4080 @ 0xff0 │ │ │ │ lsrs r2, r3, #12 │ │ │ │ @@ -285545,43 +285537,43 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17fc10 │ │ │ │ b.n 235ac0 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, fp │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ movs r4, #0 │ │ │ │ b.n 235b20 │ │ │ │ ldr r3, [pc, #536] @ (235e60 ) │ │ │ │ mov.w r2, #2040 @ 0x7f8 │ │ │ │ ldr r4, [pc, #536] @ (235e64 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [pc, #536] @ (235e68 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #692 @ 0x2b4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 235c40 │ │ │ │ ldr r3, [pc, #520] @ (235e6c ) │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [pc, #520] @ (235e70 ) │ │ │ │ movw r2, #1436 @ 0x59c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #512] @ (235e74 ) │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ b.n 235c40 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ @@ -285594,30 +285586,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ str.w r9, [sp, #16] │ │ │ │ movw r2, #1445 @ 0x5a5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 235c8a │ │ │ │ ldr r3, [pc, #448] @ (235e84 ) │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [pc, #448] @ (235e88 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #448] @ (235e8c ) │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ movw r2, #1458 @ 0x5b2 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 235c8a │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ adds r3, #1 │ │ │ │ cmp r2, #100 @ 0x64 │ │ │ │ bne.n 235bf6 │ │ │ │ @@ -285670,15 +285662,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #300] @ (235e9c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #692 @ 0x2b4 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 235c40 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #280] @ (235ea0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #280] @ (235ea4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -285686,15 +285678,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movw r2, #1490 @ 0x5d2 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 235c8a │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ blx 17ead0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -285748,85 +285740,85 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ movs r5, r6 │ │ │ │ - bx r8 │ │ │ │ + @ instruction: 0x4796 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r1, #172 @ 0xac │ │ │ │ + cmp r1, #252 @ 0xfc │ │ │ │ movs r5, r4 │ │ │ │ - movs r0, #220 @ 0xdc │ │ │ │ + movs r1, #44 @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ - cmp r2, #142 @ 0x8e │ │ │ │ + cmp r2, #222 @ 0xde │ │ │ │ movs r5, r4 │ │ │ │ - movs r0, #176 @ 0xb0 │ │ │ │ + movs r1, #0 │ │ │ │ movs r5, r4 │ │ │ │ - bxns r1 │ │ │ │ + bxns fp │ │ │ │ movs r0, r6 │ │ │ │ - cmp r1, #130 @ 0x82 │ │ │ │ + cmp r1, #210 @ 0xd2 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r2, #154 @ 0x9a │ │ │ │ + cmp r2, #234 @ 0xea │ │ │ │ movs r5, r4 │ │ │ │ - mov r4, fp │ │ │ │ + mov ip, r5 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r0, #158 @ 0x9e │ │ │ │ + cmp r0, #238 @ 0xee │ │ │ │ movs r5, r4 │ │ │ │ - subs r4, r6, #7 │ │ │ │ + movs r0, #68 @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r1, #128 @ 0x80 │ │ │ │ + cmp r1, #208 @ 0xd0 │ │ │ │ movs r5, r4 │ │ │ │ - subs r2, r3, #7 │ │ │ │ + movs r0, #42 @ 0x2a │ │ │ │ movs r5, r4 │ │ │ │ - mov r4, r6 │ │ │ │ + mov ip, r0 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r2, #0 │ │ │ │ movs r5, r4 │ │ │ │ - subs r2, r5, #6 │ │ │ │ + subs r2, r7, #7 │ │ │ │ movs r5, r4 │ │ │ │ - mov r6, r0 │ │ │ │ + mov r6, sl │ │ │ │ movs r0, r6 │ │ │ │ - cmp ip, ip │ │ │ │ + mov r4, r6 │ │ │ │ movs r0, r6 │ │ │ │ - subs r4, r7, #5 │ │ │ │ + subs r4, r1, #7 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r1, #174 @ 0xae │ │ │ │ + cmp r1, #254 @ 0xfe │ │ │ │ movs r5, r4 │ │ │ │ - cmp r0, #88 @ 0x58 │ │ │ │ + cmp r0, #168 @ 0xa8 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r0, #46 @ 0x2e │ │ │ │ + cmp r0, #126 @ 0x7e │ │ │ │ movs r5, r4 │ │ │ │ - cmp r6, r7 │ │ │ │ + cmp lr, r1 │ │ │ │ movs r0, r6 │ │ │ │ - subs r4, r2, #3 │ │ │ │ + subs r4, r4, #4 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r1, #68 @ 0x44 │ │ │ │ + cmp r1, #148 @ 0x94 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmp r2, sp │ │ │ │ movs r0, r6 │ │ │ │ - subs r2, r6, #2 │ │ │ │ + subs r2, r0, #4 │ │ │ │ movs r5, r4 │ │ │ │ - add sl, r9 │ │ │ │ + cmp r2, r3 │ │ │ │ movs r0, r6 │ │ │ │ - subs r0, r5, #1 │ │ │ │ + subs r0, r7, #2 │ │ │ │ movs r5, r4 │ │ │ │ - movs r6, #78 @ 0x4e │ │ │ │ + movs r6, #158 @ 0x9e │ │ │ │ movs r5, r4 │ │ │ │ - add sl, r6 │ │ │ │ + cmp r2, r0 │ │ │ │ movs r0, r6 │ │ │ │ - subs r0, r2, #1 │ │ │ │ + subs r0, r4, #2 │ │ │ │ movs r5, r4 │ │ │ │ - movs r6, #10 │ │ │ │ + movs r6, #90 @ 0x5a │ │ │ │ movs r5, r4 │ │ │ │ - add sl, r3 │ │ │ │ + add sl, sp │ │ │ │ movs r0, r6 │ │ │ │ - subs r0, r7, #0 │ │ │ │ + subs r0, r1, #2 │ │ │ │ movs r5, r4 │ │ │ │ - movs r6, #194 @ 0xc2 │ │ │ │ + movs r7, #18 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r6, [pc, #596] @ (236138 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -285956,25 +285948,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 17e524 │ │ │ │ b.n 235f96 │ │ │ │ lsls r2, r4, #30 │ │ │ │ bpl.w 235f38 │ │ │ │ b.n 235fda │ │ │ │ movs r0, #0 │ │ │ │ - bl 436af8 │ │ │ │ + bl 436b48 │ │ │ │ cbz r0, 2360a0 │ │ │ │ vldr d7, [pc, #232] @ 236130 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 436714 │ │ │ │ + bl 436764 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ movlt r4, #0 │ │ │ │ blt.n 23602c │ │ │ │ mov r2, r3 │ │ │ │ @@ -285984,27 +285976,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ b.n 235ff2 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #0 │ │ │ │ blx 17e524 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 235f96 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24bbb8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 17eea8 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ b.n 235f38 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ - bl 4354f4 │ │ │ │ + bl 435544 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 23605e │ │ │ │ ldr r3, [pc, #168] @ (236154 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23602c │ │ │ │ @@ -286016,15 +286008,15 @@ │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r0, [pc, #140] @ (23615c ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 23602c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ (236160 ) │ │ │ │ movw r2, #2194 @ 0x892 │ │ │ │ ldr r1, [pc, #124] @ (236164 ) │ │ │ │ ldr r0, [pc, #128] @ (236168 ) │ │ │ │ add r3, pc │ │ │ │ @@ -286068,33 +286060,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #78 @ 0x4e │ │ │ │ + movs r6, #158 @ 0x9e │ │ │ │ movs r5, r4 │ │ │ │ - rors r4, r0 │ │ │ │ + tst r4, r2 │ │ │ │ movs r0, r6 │ │ │ │ - subs r2, r4, r5 │ │ │ │ + subs r2, r6, r6 │ │ │ │ movs r5, r4 │ │ │ │ - movs r3, #236 @ 0xec │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - sbcs r4, r5 │ │ │ │ + rors r4, r7 │ │ │ │ movs r0, r6 │ │ │ │ - subs r2, r1, r5 │ │ │ │ + subs r2, r3, r6 │ │ │ │ movs r5, r4 │ │ │ │ - movs r5, #244 @ 0xf4 │ │ │ │ + movs r6, #68 @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ - sbcs r4, r2 │ │ │ │ + rors r4, r4 │ │ │ │ movs r0, r6 │ │ │ │ - subs r2, r6, r4 │ │ │ │ + subs r2, r0, r6 │ │ │ │ movs r5, r4 │ │ │ │ - movs r2, #236 @ 0xec │ │ │ │ + movs r3, #60 @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00236184 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -286163,15 +286155,15 @@ │ │ │ │ mov sl, r0 │ │ │ │ negs r3, r5 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r2, #756 @ 0x2f4 │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #2110 @ 0x83e │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ movw r3, #2050 @ 0x802 │ │ │ │ ands r3, r4 │ │ │ │ cmn.w r5, #13 │ │ │ │ it eq │ │ │ │ cmpeq r3, #0 │ │ │ │ beq.n 236252 │ │ │ │ movs r0, #0 │ │ │ │ @@ -286187,15 +286179,15 @@ │ │ │ │ blt.n 23624e │ │ │ │ ldrb.w r3, [sp, #35] @ 0x23 │ │ │ │ cbnz r3, 23629a │ │ │ │ blx 17eea8 │ │ │ │ ldr r1, [pc, #76] @ (2362c4 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ b.n 23624e │ │ │ │ ldrb.w r3, [sp, #35] @ 0x23 │ │ │ │ cbnz r3, 23628e │ │ │ │ mov r0, r5 │ │ │ │ blx 17eea8 │ │ │ │ b.n 23624e │ │ │ │ mov r0, r7 │ │ │ │ @@ -286210,23 +286202,23 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ str r4, [r6, #76] @ 0x4c │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r2 │ │ │ │ + lsrs r0, r4 │ │ │ │ movs r0, r6 │ │ │ │ - subs r6, r5, r0 │ │ │ │ + subs r6, r7, r1 │ │ │ │ movs r5, r4 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ movs r5, r4 │ │ │ │ - movs r5, #32 │ │ │ │ + movs r5, #112 @ 0x70 │ │ │ │ movs r5, r4 │ │ │ │ - movs r4, #230 @ 0xe6 │ │ │ │ + movs r5, #54 @ 0x36 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002362cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -286274,19 +286266,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (23635c ) │ │ │ │ ldr r0, [pc, #20] @ (236360 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #178 @ 0xb2 │ │ │ │ movs r0, r6 │ │ │ │ - adds r0, r0, r4 │ │ │ │ + adds r0, r2, r5 │ │ │ │ movs r5, r4 │ │ │ │ - movs r4, #246 @ 0xf6 │ │ │ │ + movs r5, #70 @ 0x46 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00236364 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -286351,36 +286343,36 @@ │ │ │ │ dmb ish │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ - bl 43ff14 │ │ │ │ + bl 43ff64 │ │ │ │ ldr r1, [pc, #48] @ (23644c ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movw r2, #1173 @ 0x495 │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 17e520 │ │ │ │ str r2, [r7, #44] @ 0x2c │ │ │ │ movs r5, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, r1 │ │ │ │ + adds r4, r1, r3 │ │ │ │ movs r5, r4 │ │ │ │ ldrb r2, [r3, #17] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r4, [r5, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add sp, #172 @ 0xac │ │ │ │ - vtbl.8 d17, {d15}, d26 │ │ │ │ + vqrshrun.s64 d17, q13, #1 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00236450 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -286432,25 +286424,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2364f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #828 @ 0x33c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r5, #244 @ 0xf4 │ │ │ │ + subs r6, #68 @ 0x44 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r2, r2, #30 │ │ │ │ + asrs r2, r4, #31 │ │ │ │ movs r5, r4 │ │ │ │ - movs r3, #220 @ 0xdc │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ - subs r5, #220 @ 0xdc │ │ │ │ + subs r6, #44 @ 0x2c │ │ │ │ movs r0, r6 │ │ │ │ - asrs r2, r7, #29 │ │ │ │ + asrs r2, r1, #31 │ │ │ │ movs r5, r4 │ │ │ │ - movs r3, #236 @ 0xec │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002364f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -286459,27 +286451,27 @@ │ │ │ │ ldr r3, [pc, #256] @ (23660c ) │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc │ │ │ │ mov r7, r2 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbz r3, 23656a │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2365bc │ │ │ │ mov r0, r5 │ │ │ │ bl 20b1b8 │ │ │ │ mov r5, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ bne.n 2365d4 │ │ │ │ movs r4, #0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 236604 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 236556 │ │ │ │ dmb ish │ │ │ │ @@ -286494,15 +286486,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbz r3, 2365ae │ │ │ │ ldr r3, [pc, #148] @ (236610 ) │ │ │ │ add r3, pc │ │ │ │ @@ -286561,15 +286553,15 @@ │ │ │ │ str r2, [r7, #0] │ │ │ │ b.n 236534 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (236620 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 236556 │ │ │ │ bl 180dfc │ │ │ │ str r6, [r0, #24] │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, #10] │ │ │ │ @@ -286697,24 +286689,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ (236758 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ blx 180258 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrsh r4, [r4, r6] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r7, r5] │ │ │ │ movs r5, r6 │ │ │ │ - movs r1, #158 @ 0x9e │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023675c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -286790,25 +286782,25 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrsh r0, [r3, r3] │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, #190 @ 0xbe │ │ │ │ + subs r3, #14 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r4, r3, #17 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ movs r5, r4 │ │ │ │ - movs r0, #250 @ 0xfa │ │ │ │ + movs r1, #74 @ 0x4a │ │ │ │ movs r5, r4 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ + subs r2, #246 @ 0xf6 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r4, r0, #17 │ │ │ │ + asrs r4, r2, #18 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r1, #16 │ │ │ │ + lsrs r6, r3, #17 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023683c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -286823,15 +286815,15 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r6, [r4, #22] │ │ │ │ bl 22aefc │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 23684e │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 236856 │ │ │ │ @@ -286876,19 +286868,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2368f0 ) │ │ │ │ ldr r0, [pc, #20] @ (2368f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - subs r1, #206 @ 0xce │ │ │ │ + subs r2, #30 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r4, r5, #13 │ │ │ │ + asrs r4, r7, #14 │ │ │ │ movs r5, r4 │ │ │ │ - movs r0, #42 @ 0x2a │ │ │ │ + movs r0, #122 @ 0x7a │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002368f8 : │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldrb.w r0, [r0, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -286955,28 +286947,28 @@ │ │ │ │ ldr r0, [pc, #48] @ (2369c0 ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ movs r0, #1 │ │ │ │ b.n 236972 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrb r4, [r5, r4] │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #10 │ │ │ │ + asrs r0, r1, #12 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002369c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -287108,15 +287100,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #56] @ (236b6c ) │ │ │ │ mov r2, r6 │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 236b26 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldrb r0, [r4, r0] │ │ │ │ movs r5, r6 │ │ │ │ @@ -287124,15 +287116,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r7, r7] │ │ │ │ movs r5, r6 │ │ │ │ ldrh r0, [r4, r6] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #20 │ │ │ │ + asrs r2, r2, #21 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ mov lr, r0 │ │ │ │ @@ -287245,21 +287237,21 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r1, r4] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, r3] │ │ │ │ movs r5, r6 │ │ │ │ - adds r6, #72 @ 0x48 │ │ │ │ + adds r6, #152 @ 0x98 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r0, r3, #23 │ │ │ │ + lsls r0, r5, #24 │ │ │ │ movs r5, r4 │ │ │ │ - adds r6, #48 @ 0x30 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r0, r0, #23 │ │ │ │ + lsls r0, r2, #24 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00236cac : │ │ │ │ stmdb sp!, {r4, r5, r6, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -287277,15 +287269,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, fp, pc} │ │ │ │ mov r6, r3 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ add.w ip, r2, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbz r2, 236d54 │ │ │ │ ldr.w ip, [r3, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -287295,15 +287287,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r0, r1, [sp, #56] @ 0x38 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 236a5c │ │ │ │ mov r4, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cbz r2, 236d64 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 236cd4 │ │ │ │ dmb ish │ │ │ │ @@ -287314,15 +287306,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 236cd4 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #36] @ (236d6c ) │ │ │ │ ldr.w r3, [fp, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 236cd4 │ │ │ │ ldr r2, [pc, #24] @ (236d70 ) │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 236d00 │ │ │ │ @@ -287353,15 +287345,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, fp, pc} │ │ │ │ mov r6, r3 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ add.w ip, r2, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbz r2, 236e1c │ │ │ │ ldr.w ip, [r3, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -287371,15 +287363,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r0, r1, [sp, #56] @ 0x38 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 233274 │ │ │ │ mov r4, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cbz r2, 236e2c │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 236d9c │ │ │ │ dmb ish │ │ │ │ @@ -287390,15 +287382,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 236d9c │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #36] @ (236e34 ) │ │ │ │ ldr.w r3, [fp, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 236d9c │ │ │ │ ldr r2, [pc, #24] @ (236e38 ) │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 236dc8 │ │ │ │ @@ -287440,15 +287432,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ orrs.w r1, r4, r2 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ beq.n 236e76 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r3, 236eb4 │ │ │ │ ldr r3, [pc, #180] @ (236f5c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -287462,15 +287454,15 @@ │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ strd r4, r2, [sp, #16] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ mov r0, ip │ │ │ │ bl 236a5c │ │ │ │ mov r4, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 236f52 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 236e76 │ │ │ │ @@ -287482,18 +287474,18 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 236e76 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #100] @ (236f60 ) │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 236e76 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r3, 236f28 │ │ │ │ ldr r3, [pc, #64] @ (236f5c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -287507,15 +287499,15 @@ │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ strd r4, r2, [sp, #16] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ mov r0, ip │ │ │ │ bl 233274 │ │ │ │ mov r4, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 236ede │ │ │ │ bl 180dfc │ │ │ │ nop │ │ │ │ ldr r2, [r7, r0] │ │ │ │ movs r5, r6 │ │ │ │ @@ -287564,15 +287556,15 @@ │ │ │ │ mov r4, r6 │ │ │ │ mov r5, r7 │ │ │ │ itt cs │ │ │ │ movcs.w r4, #512 @ 0x200 │ │ │ │ movcs r5, #0 │ │ │ │ ldmia.w r3, {r0, r1} │ │ │ │ strd r0, r1, [sp, #52] @ 0x34 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 236ff8 │ │ │ │ ldr r3, [pc, #196] @ (2370b0 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -287587,15 +287579,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r0, ip │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ mov r3, sl │ │ │ │ bl 233274 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23709e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23703a │ │ │ │ dmb ish │ │ │ │ @@ -287632,15 +287624,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (2370b8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 23703a │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 237056 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dfc │ │ │ │ nop │ │ │ │ ldrsb r0, [r3, r4] │ │ │ │ @@ -287688,15 +287680,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ orrs.w r3, r5, r4 │ │ │ │ strd r0, r1, [sp, #56] @ 0x38 │ │ │ │ beq.n 237104 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r3, 237142 │ │ │ │ ldr r3, [pc, #180] @ (2371ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -287710,15 +287702,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ strd r5, r4, [sp, #16] │ │ │ │ bl 236a5c │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2371e4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 237104 │ │ │ │ @@ -287732,17 +287724,17 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (2371f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 437f0c │ │ │ │ + b.w 437f5c │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r3, 2371ba │ │ │ │ ldr r3, [pc, #60] @ (2371ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -287756,15 +287748,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ strd r5, r4, [sp, #16] │ │ │ │ bl 233274 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23716c │ │ │ │ bl 180dfc │ │ │ │ strb r0, [r6, r6] │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ @@ -287800,15 +287792,15 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ add r8, pc │ │ │ │ ldr r5, [sp, #160] @ 0xa0 │ │ │ │ stmia.w r3, {r0, r1} │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 237260 │ │ │ │ ldr r3, [pc, #432] @ (237404 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -287880,15 +287872,15 @@ │ │ │ │ sbc.w r7, r7, r4 │ │ │ │ adds.w r4, r8, r2 │ │ │ │ adc.w sl, r3, sl │ │ │ │ str r4, [sp, #28] │ │ │ │ orrs.w r3, r5, r7 │ │ │ │ bne.n 237282 │ │ │ │ ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2373f2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2373ca │ │ │ │ @@ -287966,15 +287958,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 237328 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (23740c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 237328 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dfc │ │ │ │ nop │ │ │ │ strb r0, [r0, r2] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -288032,15 +288024,15 @@ │ │ │ │ mov r8, r1 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ mov r5, r2 │ │ │ │ strd r0, r1, [sp, #84] @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2374a2 │ │ │ │ ldr r3, [pc, #396] @ (237624 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -288089,25 +288081,25 @@ │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r3 │ │ │ │ str.w r9, [sp] │ │ │ │ bl 23131c │ │ │ │ mov r1, r0 │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #44] @ 0x2c │ │ │ │ - bl 43adbc │ │ │ │ + bl 43ae0c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ subs r5, r5, r2 │ │ │ │ sbc.w r6, r6, r3 │ │ │ │ adds r2, r2, r4 │ │ │ │ adc.w r8, r3, r8 │ │ │ │ mov r4, r2 │ │ │ │ orrs.w r3, r5, r6 │ │ │ │ bne.n 2374c2 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23760a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 237442 │ │ │ │ @@ -288131,15 +288123,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (237630 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 437f0c │ │ │ │ + b.w 437f5c │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cbz r2, 2375a0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 22c4c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -288237,15 +288229,15 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 230884 │ │ │ │ ldr r4, [r5, #84] @ 0x54 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 237678 │ │ │ │ movs r6, #0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 447c00 │ │ │ │ + bl 447c50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 23769c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ @@ -288268,17 +288260,17 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r6, [pc, #160] @ (237770 ) │ │ │ │ movs r5, #0 │ │ │ │ add r4, pc │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ - bl 2e4d34 │ │ │ │ + bl 2e4d84 │ │ │ │ ldr r3, [pc, #140] @ (237774 ) │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ @@ -288324,22 +288316,22 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r3, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r7, [pc, #752] @ (237a64 ) │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r2, r3, asr #32 │ │ │ │ - adds r2, #22 │ │ │ │ + adcs.w r0, r2, r3, asr #32 │ │ │ │ + adds r2, #102 @ 0x66 │ │ │ │ movs r5, r4 │ │ │ │ movs r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #23 │ │ │ │ + lsrs r6, r1, #25 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r6, r1, #7 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023778c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -288378,15 +288370,15 @@ │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #144] @ (237880 ) │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ ldrb.w r6, [sp, #56] @ 0x38 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 23781a │ │ │ │ ldr r1, [pc, #116] @ (237884 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ @@ -288398,15 +288390,15 @@ │ │ │ │ strd r0, r1, [sp, #12] │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r0, ip │ │ │ │ bl 23307c │ │ │ │ mov r5, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23787c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23785a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #32 │ │ │ │ @@ -288424,15 +288416,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 237846 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #24] @ (237888 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 237846 │ │ │ │ bl 180dfc │ │ │ │ ldr r6, [pc, #640] @ (237b04 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ @@ -288470,15 +288462,15 @@ │ │ │ │ ldrd r4, r7, [r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 237b22 │ │ │ │ orrs.w r3, r4, r7 │ │ │ │ beq.w 237ad4 │ │ │ │ strd r4, r7, [sp, #72] @ 0x48 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2379ea │ │ │ │ ldr.w r3, [fp, #16] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -288535,15 +288527,15 @@ │ │ │ │ orrs.w r2, r4, r7 │ │ │ │ bne.w 237aea │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r5, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r1] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 237bba │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2379be │ │ │ │ dmb ish │ │ │ │ @@ -288704,15 +288696,15 @@ │ │ │ │ ldr r0, [pc, #100] @ (237ba0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r1, fp │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2378e4 │ │ │ │ strd r4, r7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldmia.w r9, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ @@ -288737,23 +288729,23 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #23 │ │ │ │ + lsrs r0, r0, #25 │ │ │ │ movs r5, r4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #24] @ (237bc0 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 2379be │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dfc │ │ │ │ nop │ │ │ │ asrs r0, r0, #23 │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -288843,15 +288835,15 @@ │ │ │ │ dmb ish │ │ │ │ mov r0, r7 │ │ │ │ bl 230594 │ │ │ │ ldr r4, [r5, #84] @ 0x54 │ │ │ │ cbz r4, 237cde │ │ │ │ movs r6, #0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 447c00 │ │ │ │ + bl 447c50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 237cca │ │ │ │ ldr r2, [r4, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ @@ -288881,15 +288873,15 @@ │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, r3, [r4, #-12] │ │ │ │ ldrd r0, r1, [sp, #36] @ 0x24 │ │ │ │ strd r0, r1, [sp, #44] @ 0x2c │ │ │ │ orrs.w r1, r8, r9 │ │ │ │ beq.n 237c6e │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 237d44 │ │ │ │ ldr r1, [pc, #144] @ (237dcc ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ @@ -288899,15 +288891,15 @@ │ │ │ │ ldr.w ip, [r5, #16] │ │ │ │ ldrd r0, r1, [sp, #44] @ 0x2c │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ strd r8, r9, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ str r4, [sp, #8] │ │ │ │ bl 233274 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 237dac │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 237c6e │ │ │ │ dmb ish │ │ │ │ @@ -288918,15 +288910,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 237c6e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (237dd0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 237c6e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ (237dd4 ) │ │ │ │ movw r2, #3494 @ 0xda6 │ │ │ │ ldr r1, [pc, #60] @ (237dd8 ) │ │ │ │ ldr r0, [pc, #60] @ (237ddc ) │ │ │ │ add r3, pc │ │ │ │ @@ -288948,18 +288940,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #448] @ (237f8c ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #14 │ │ │ │ + movs r5, #94 @ 0x5e │ │ │ │ movs r0, r6 │ │ │ │ - cdp2 0, 10, cr0, cr12, cr4, {1} │ │ │ │ - lsrs r2, r1, #15 │ │ │ │ + cdp2 0, 15, cr0, cr12, cr4, {1} │ │ │ │ + lsrs r2, r3, #16 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00237de0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -289049,15 +289041,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #4 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 237efe │ │ │ │ ldr r1, [pc, #332] @ (238040 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -289097,15 +289089,15 @@ │ │ │ │ ldr r3, [r0, #0] │ │ │ │ str r3, [sp, #32] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cbz r7, 237f5a │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23802e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 237ff6 │ │ │ │ @@ -289171,22 +289163,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 237f6c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #68] @ (238050 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 237f6c │ │ │ │ mov r0, r6 │ │ │ │ bl 22c4c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 237f3c │ │ │ │ b.n 237f9c │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 237fb4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dfc │ │ │ │ nop │ │ │ │ blx sp │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -289195,15 +289187,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ bxns r4 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r4], #-144 @ 0xffffff70 │ │ │ │ + ldc2 0, cr0, [r4], #144 @ 0x90 │ │ │ │ asrs r0, r0, #23 │ │ │ │ ... │ │ │ │ │ │ │ │ 00238054 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -289270,15 +289262,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 238132 │ │ │ │ ldr r1, [pc, #328] @ (238270 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -289316,15 +289308,15 @@ │ │ │ │ bl 23131c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ cbz r7, 23818c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 238260 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 238228 │ │ │ │ @@ -289389,22 +289381,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23819e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #64] @ (238280 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 23819e │ │ │ │ mov r0, r6 │ │ │ │ bl 22c4c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23816e │ │ │ │ b.n 2381ce │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 2381e6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dfc │ │ │ │ cmp ip, r6 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -289412,15 +289404,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ add sl, lr │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa320024 │ │ │ │ + @ instruction: 0xfa820024 │ │ │ │ asrs r0, r0, #23 │ │ │ │ ... │ │ │ │ │ │ │ │ 00238284 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -289462,15 +289454,15 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 23831c │ │ │ │ ldr r1, [pc, #296] @ (23843c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ @@ -289503,15 +289495,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ bl 23131c │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ cbz r6, 238368 │ │ │ │ str r3, [r6, #0] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23842c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2383f6 │ │ │ │ @@ -289540,15 +289532,15 @@ │ │ │ │ beq.n 238418 │ │ │ │ ldrb r3, [r5, #26] │ │ │ │ cbz r3, 2383c2 │ │ │ │ ldr r3, [pc, #140] @ (238444 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbz r3, 2383c2 │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ movs r2, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -289573,15 +289565,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23837a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #60] @ (238448 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 23837a │ │ │ │ ldr r0, [pc, #48] @ (23844c ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ b.n 2383b2 │ │ │ │ @@ -289597,15 +289589,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ orrs r6, r2 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [ip, r4, lsl #2] │ │ │ │ + ldr??.w r0, [ip, r4, lsl #2] │ │ │ │ │ │ │ │ 00238450 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -289649,15 +289641,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #2 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 2384f6 │ │ │ │ ldr r1, [pc, #328] @ (238634 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -289698,15 +289690,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ bl 23131c │ │ │ │ ldrh r2, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ cbz r7, 238558 │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 238624 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2385f8 │ │ │ │ @@ -289773,17 +289765,17 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23856a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #52] @ (238644 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 23856a │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 2385ae │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dfc │ │ │ │ rors r0, r6 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -289791,15 +289783,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6620024 │ │ │ │ + @ instruction: 0xf6b20024 │ │ │ │ asrs r0, r0, #23 │ │ │ │ ... │ │ │ │ │ │ │ │ 00238648 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -289842,15 +289834,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov.w r2, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r4, [pc, #428] @ (238874 ) │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbnz r2, 2386dc │ │ │ │ ldr r2, [pc, #420] @ (238878 ) │ │ │ │ @@ -289929,15 +289921,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 22b7e8 │ │ │ │ cbz r6, 23879c │ │ │ │ str r0, [r6, #0] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2387a6 │ │ │ │ bl 222040 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 238868 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2387f0 │ │ │ │ ldr r2, [pc, #196] @ (23887c ) │ │ │ │ @@ -289958,15 +289950,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #156] @ (238880 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23877c │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 23877c │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -289983,15 +289975,15 @@ │ │ │ │ bne.n 238864 │ │ │ │ ldr r3, [pc, #108] @ (238888 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #64 @ 0x40 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 437f0c │ │ │ │ + b.w 437f5c │ │ │ │ ldr r0, [pc, #96] @ (23888c ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ mov.w sl, #1 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ b.n 238778 │ │ │ │ mov r0, r5 │ │ │ │ @@ -290025,15 +290017,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #140 @ 0x8c │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r8, #10747904 @ 0xa40000 │ │ │ │ + orn r0, r8, #10747904 @ 0xa40000 │ │ │ │ │ │ │ │ 00238890 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -290128,15 +290120,15 @@ │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ adds r5, r1, #1 │ │ │ │ str r5, [r0, #8] │ │ │ │ cbnz r1, 23899e │ │ │ │ ldr r1, [pc, #396] @ (238b20 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -290183,15 +290175,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ movs r4, #1 │ │ │ │ strd r4, r5, [sp] │ │ │ │ bl 231fbc │ │ │ │ cbz r7, 238a0e │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 238b10 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 238ab4 │ │ │ │ @@ -290273,25 +290265,25 @@ │ │ │ │ bne.n 238b0c │ │ │ │ ldr r3, [pc, #80] @ (238b30 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #64 @ 0x40 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 437f0c │ │ │ │ + b.w 437f5c │ │ │ │ ldr r0, [pc, #68] @ (238b34 ) │ │ │ │ movw r1, #2897 @ 0xb51 │ │ │ │ mov.w sl, #1 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 238a68 │ │ │ │ b.n 238a5e │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 238a68 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dfc │ │ │ │ subs r5, #56 @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -290303,15 +290295,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r4, #36 @ 0x24 │ │ │ │ + sub.w r0, r4, #36 @ 0x24 │ │ │ │ │ │ │ │ 00238b38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -290700,18 +290692,18 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ subs r1, #196 @ 0xc4 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #222 @ 0xde │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r2, #14 │ │ │ │ + asrs r6, r4, #15 │ │ │ │ movs r0, r6 │ │ │ │ - ldc 0, cr0, [r4, #-144]! @ 0xffffff70 │ │ │ │ - @ instruction: 0xf19e0026 │ │ │ │ + stc 0, cr0, [r4, #144] @ 0x90 │ │ │ │ + @ instruction: 0xf1ee0026 │ │ │ │ │ │ │ │ 00238f3c : │ │ │ │ ldrb.w r1, [r0, #80] @ 0x50 │ │ │ │ cbz r1, 238f64 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ cbz r1, 238f56 │ │ │ │ ldrd r1, ip, [r0, #8] │ │ │ │ @@ -290735,18 +290727,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (238f94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r0, r6, #12 │ │ │ │ + asrs r0, r0, #14 │ │ │ │ movs r0, r6 │ │ │ │ - stcl 0, cr0, [lr], {36} @ 0x24 │ │ │ │ - @ instruction: 0xfa140024 │ │ │ │ + ldc 0, cr0, [lr, #-144] @ 0xffffff70 │ │ │ │ + @ instruction: 0xfa640024 │ │ │ │ │ │ │ │ 00238f98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -291174,29 +291166,29 @@ │ │ │ │ bl 221fd4 │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23935a │ │ │ │ b.n 23934e │ │ │ │ rev r0, r0 │ │ │ │ b.n 2393dc │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 23935a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dcc │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movs r5, r6 │ │ │ │ adds r3, #226 @ 0xe2 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #0 │ │ │ │ movs r5, r6 │ │ │ │ - strex r0, r0, [r0, #144] @ 0x90 │ │ │ │ + ldmia.w r0, {r2, r5} │ │ │ │ │ │ │ │ 00239444 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r1, [pc, #364] @ (2395c4 ) │ │ │ │ @@ -291333,29 +291325,29 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23950a │ │ │ │ b.n 2394fe │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 23950a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dcc │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ adds r2, #50 @ 0x32 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #90 @ 0x5a │ │ │ │ movs r5, r6 │ │ │ │ - b.n 239324 │ │ │ │ + b.n 2393c4 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002395dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -291494,30 +291486,30 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2396a2 │ │ │ │ b.n 239696 │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 2396a2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dcc │ │ │ │ nop │ │ │ │ adds r0, #160 @ 0xa0 │ │ │ │ movs r5, r6 │ │ │ │ adds r0, #154 @ 0x9a │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #194 @ 0xc2 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 23918c │ │ │ │ + b.n 23922c │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00239778 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -291666,30 +291658,30 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23983e │ │ │ │ b.n 239832 │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 23983e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dcc │ │ │ │ nop │ │ │ │ cmp r7, #4 │ │ │ │ movs r5, r6 │ │ │ │ cmp r6, #254 @ 0xfe │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #26 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 239fd4 │ │ │ │ + b.n 23a074 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00239930 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -291828,29 +291820,29 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2399f6 │ │ │ │ b.n 2399ea │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 2399f6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dcc │ │ │ │ cmp r5, #76 @ 0x4c │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #70 @ 0x46 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #108 @ 0x6c │ │ │ │ movs r5, r6 │ │ │ │ - b.n 239e34 │ │ │ │ + b.n 239ed4 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00239acc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -291990,30 +291982,30 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 239b92 │ │ │ │ b.n 239b86 │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 239b92 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dcc │ │ │ │ nop │ │ │ │ cmp r3, #176 @ 0xb0 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #208 @ 0xd0 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 239c98 │ │ │ │ + b.n 239d38 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00239c6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -292110,15 +292102,15 @@ │ │ │ │ ldrb r2, [r5, #26] │ │ │ │ cbz r2, 239d74 │ │ │ │ ldr r2, [pc, #124] @ (239de4 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ cbz r2, 239d74 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrd r0, r1, [sp, #152] @ 0x98 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -292156,15 +292148,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #106 @ 0x6a │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ - udf #140 @ 0x8c │ │ │ │ + udf #220 @ 0xdc │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00239dec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -292312,29 +292304,29 @@ │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 239eb2 │ │ │ │ b.n 239ea6 │ │ │ │ rev16 r0, r0 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 239f46 │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 239eb2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dcc │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r5, r6 │ │ │ │ cmp r0, #138 @ 0x8a │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #162 @ 0xa2 │ │ │ │ movs r5, r6 │ │ │ │ - bgt.n 239f6c │ │ │ │ + ble.n 23a00c │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00239fa0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -292472,30 +292464,30 @@ │ │ │ │ mov.w sl, #1 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23a066 │ │ │ │ b.n 23a05a │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 23a066 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dcc │ │ │ │ nop │ │ │ │ movs r6, #220 @ 0xdc │ │ │ │ movs r5, r6 │ │ │ │ movs r6, #214 @ 0xd6 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #248 @ 0xf8 │ │ │ │ movs r5, r6 │ │ │ │ - blt.n 23a1c8 │ │ │ │ + blt.n 23a068 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023a13c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -292635,30 +292627,30 @@ │ │ │ │ mov.w sl, #1 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldrb r3, [r6, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23a202 │ │ │ │ b.n 23a1f6 │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 23a202 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dcc │ │ │ │ nop │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movs r5, r6 │ │ │ │ movs r5, #58 @ 0x3a │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #92 @ 0x5c │ │ │ │ movs r5, r6 │ │ │ │ - bls.n 23a228 │ │ │ │ + bls.n 23a2c8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023a2dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -292790,15 +292782,15 @@ │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 23a3bc │ │ │ │ ldr r3, [pc, #128] @ (23a4bc ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23a396 │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 23a396 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23a386 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 22c4c8 │ │ │ │ @@ -292844,15 +292836,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ movs r2, #212 @ 0xd4 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #32 │ │ │ │ movs r5, r6 │ │ │ │ - bvc.n 23a434 │ │ │ │ + bhi.n 23a4d4 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023a4c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -293085,15 +293077,15 @@ │ │ │ │ mov.w fp, #1 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldrb r3, [r5, #26] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23a69a │ │ │ │ b.n 23a68e │ │ │ │ - bl 2ec5b0 │ │ │ │ + bl 2ec600 │ │ │ │ b.n 23a69a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dcc │ │ │ │ nop │ │ │ │ movs r1, #0 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -293102,15 +293094,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ movs r0, #66 @ 0x42 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r1, #7 │ │ │ │ movs r5, r6 │ │ │ │ - bpl.n 23a7c4 │ │ │ │ + bpl.n 23a664 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023a748 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -293322,15 +293314,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23a9f8 │ │ │ │ strd r0, r1, [sp, #68] @ 0x44 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 23a912 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r2, 23a99e │ │ │ │ ldr r2, [pc, #276] @ (23aaa8 ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -293347,15 +293339,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r0, r1, [sp, #68] @ 0x44 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 233274 │ │ │ │ mov r6, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23aa4e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23a9e2 │ │ │ │ dmb ish │ │ │ │ @@ -293377,15 +293369,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 23a912 │ │ │ │ ldrd r0, r1, [sp, #60] @ 0x3c │ │ │ │ strd r0, r1, [sp, #76] @ 0x4c │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 23a912 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r2, 23aa22 │ │ │ │ ldr r2, [pc, #144] @ (23aaa8 ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -293402,15 +293394,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 236a5c │ │ │ │ mov r6, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23a9ca │ │ │ │ bl 180dfc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #84] @ (23aaac ) │ │ │ │ ldr r3, [pc, #68] @ (23aaa0 ) │ │ │ │ @@ -293432,15 +293424,15 @@ │ │ │ │ b.n 23aa56 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (23aab0 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 23a9e2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ adds r0, r6, #6 │ │ │ │ movs r5, r6 │ │ │ │ adds r0, r5, #6 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -293469,15 +293461,15 @@ │ │ │ │ ldr r3, [pc, #224] @ (23abb8 ) │ │ │ │ add r2, pc │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23aafe │ │ │ │ ldr r3, [pc, #200] @ (23abbc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -293506,15 +293498,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 232cf0 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cbnz r3, 23ab44 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ mov r6, r5 │ │ │ │ cbnz r3, 23ab7c │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23abaa │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23ab84 │ │ │ │ ldr r2, [pc, #112] @ (23abc4 ) │ │ │ │ ldr r3, [pc, #96] @ (23abb8 ) │ │ │ │ @@ -293544,15 +293536,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23ab52 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (23abc8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 23ab52 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180dfc │ │ │ │ nop │ │ │ │ subs r4, r0, r7 │ │ │ │ movs r5, r6 │ │ │ │ subs r6, r7, r6 │ │ │ │ @@ -293572,15 +293564,15 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w r8, [pc, #132] @ 23ac70 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ cbnz r3, 23ac02 │ │ │ │ ldr r3, [pc, #124] @ (23ac74 ) │ │ │ │ @@ -293597,15 +293589,15 @@ │ │ │ │ cbz r4, 23ac42 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23ac0c │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23ac6a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23ac46 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -293625,15 +293617,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23ac2c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #32] @ (23ac7c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 23ac2c │ │ │ │ bl 180dfc │ │ │ │ nop │ │ │ │ subs r4, r4, r2 │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ @@ -293654,27 +293646,27 @@ │ │ │ │ ldr.w r8, [pc, #520] @ 23aea4 │ │ │ │ add r7, r2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r8, pc │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23ae68 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ adds r0, r2, r6 │ │ │ │ adc.w r2, r9, #0 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r1, r2 │ │ │ │ bcc.w 23ae44 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23ae7c │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ str r3, [r0, #0] │ │ │ │ mov fp, r0 │ │ │ │ ldr.w sl, [r4, #312] @ 0x138 │ │ │ │ @@ -293741,15 +293733,15 @@ │ │ │ │ ldr r0, [pc, #312] @ (23aeb0 ) │ │ │ │ ldr r1, [pc, #312] @ (23aeb4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ addw r2, r2, #1036 @ 0x40c │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ - bl 43be60 │ │ │ │ + bl 43beb0 │ │ │ │ ldr.w r0, [r4, #312] @ 0x138 │ │ │ │ b.n 23acfe │ │ │ │ mov r5, sl │ │ │ │ b.n 23ad20 │ │ │ │ ldr r1, [pc, #288] @ (23aeb8 ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr.w r5, [fp] │ │ │ │ @@ -293759,15 +293751,15 @@ │ │ │ │ negs r5, r5 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1036 @ 0x40c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 23ad5e │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr.w r5, [fp] │ │ │ │ ldr r1, [pc, #244] @ (23aec0 ) │ │ │ │ str r3, [sp, #16] │ │ │ │ negs r5, r5 │ │ │ │ @@ -293776,15 +293768,15 @@ │ │ │ │ ldr r0, [pc, #240] @ (23aec4 ) │ │ │ │ addw r1, r1, #1036 @ 0x40c │ │ │ │ ldrd r6, r7, [r4, #320] @ 0x140 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r5, [sp, #20] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -293810,85 +293802,85 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds.w r3, sl, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 23ad5e │ │ │ │ ldr r1, [pc, #140] @ (23aed4 ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #140] @ (23aed8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1036 @ 0x40c │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r6, r9, [sp] │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 23ad5e │ │ │ │ ldr r1, [pc, #112] @ (23aedc ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #112] @ (23aee0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1036 @ 0x40c │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 23ae62 │ │ │ │ ldr r1, [pc, #100] @ (23aee4 ) │ │ │ │ ldr r0, [pc, #104] @ (23aee8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1036 @ 0x40c │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 23ae62 │ │ │ │ ldr r1, [pc, #88] @ (23aeec ) │ │ │ │ ldr r0, [pc, #92] @ (23aef0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1036 @ 0x40c │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 23ae62 │ │ │ │ nop │ │ │ │ adds r0, r6, r7 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf532002f │ │ │ │ + @ instruction: 0xf582002f │ │ │ │ adds r2, #176 @ 0xb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bgt.n 23ade4 │ │ │ │ + bgt.n 23ae84 │ │ │ │ movs r4, r4 │ │ │ │ - add.w r0, sl, #11468800 @ 0xaf0000 │ │ │ │ - ble.n 23af38 │ │ │ │ + adcs.w r0, sl, #11468800 @ 0xaf0000 │ │ │ │ + ble.n 23add8 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf4dc002f │ │ │ │ - bgt.n 23ae78 │ │ │ │ + @ instruction: 0xf52c002f │ │ │ │ + ble.n 23af18 │ │ │ │ movs r4, r4 │ │ │ │ cmp r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 23aea4 │ │ │ │ + ble.n 23af44 │ │ │ │ movs r4, r4 │ │ │ │ - orn r0, r0, #11468800 @ 0xaf0000 │ │ │ │ - ble.n 23aef8 │ │ │ │ + @ instruction: 0xf4b0002f │ │ │ │ + ble.n 23af98 │ │ │ │ movs r4, r4 │ │ │ │ - bics.w r0, lr, #11468800 @ 0xaf0000 │ │ │ │ - blt.n 23af54 │ │ │ │ + eor.w r0, lr, #11468800 @ 0xaf0000 │ │ │ │ + blt.n 23adf4 │ │ │ │ movs r4, r4 │ │ │ │ - bic.w r0, ip, #11468800 @ 0xaf0000 │ │ │ │ - blt.n 23af74 │ │ │ │ + orns r0, ip, #11468800 @ 0xaf0000 │ │ │ │ + blt.n 23ae14 │ │ │ │ movs r4, r4 │ │ │ │ - ands.w r0, r8, #11468800 @ 0xaf0000 │ │ │ │ - blt.n 23af90 │ │ │ │ + orn r0, r8, #11468800 @ 0xaf0000 │ │ │ │ + blt.n 23ae30 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023aef4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -293910,15 +293902,15 @@ │ │ │ │ bcs.n 23af14 │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r8, r2 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ umull r2, r1, r0, r6 │ │ │ │ mov sl, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r2 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23b058 │ │ │ │ @@ -293983,62 +293975,62 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, sl, r7 │ │ │ │ - bl 430648 │ │ │ │ + bl 430698 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 1e89ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23afdc │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, sl, r7 │ │ │ │ - bl 430648 │ │ │ │ + bl 430698 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23afdc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 180e2c │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #84] @ (23b078 ) │ │ │ │ mov r3, r9 │ │ │ │ vldr d7, [r4, #320] @ 0x140 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #60] @ (23b07c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ bl 180d9c │ │ │ │ blx 180258 │ │ │ │ ... │ │ │ │ asrs r2, r1, #30 │ │ │ │ movs r5, r6 │ │ │ │ adds r1, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 23b130 │ │ │ │ + blt.n 23afd0 │ │ │ │ movs r4, r4 │ │ │ │ - blt.n 23b150 │ │ │ │ + blt.n 23aff0 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023b080 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -294075,27 +294067,27 @@ │ │ │ │ mov r5, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1060 @ 0x424 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - rsbs r0, r4, #47 @ 0x2f │ │ │ │ - bge.n 23b0fc │ │ │ │ + @ instruction: 0xf224002f │ │ │ │ + blt.n 23b19c │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023b10c : │ │ │ │ ldrb.w r0, [r0, #36] @ 0x24 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -294115,18 +294107,18 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r6, [pc, #548] @ (23b360 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r0, [pc, #536] @ (23b364 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23b278 │ │ │ │ ldr r2, [pc, #524] @ (23b368 ) │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ mov sl, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -294150,29 +294142,29 @@ │ │ │ │ ldr r0, [pc, #492] @ (23b378 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, lr │ │ │ │ strd r3, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ strd r7, ip, [sp, #12] │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cbz r3, 23b1b6 │ │ │ │ ldr.w r1, [r3, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 23b344 │ │ │ │ ldr r0, [pc, #460] @ (23b37c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r0, [pc, #456] @ (23b380 ) │ │ │ │ add.w fp, fp, #1 │ │ │ │ add.w sl, sl, #4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, fp │ │ │ │ bls.n 23b274 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -294256,25 +294248,25 @@ │ │ │ │ asrs r1, r2, #31 │ │ │ │ smull r0, r2, r0, r2 │ │ │ │ ldr r0, [pc, #252] @ (23b39c ) │ │ │ │ add r0, pc │ │ │ │ rsb r2, r1, r2, asr #1 │ │ │ │ movs r1, #9 │ │ │ │ adds r2, #1 │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cbz r3, 23b31a │ │ │ │ ldr.w r8, [pc, #236] @ 23b3a0 │ │ │ │ movs r7, #0 │ │ │ │ add r8, pc │ │ │ │ ldr r6, [r4, #32] │ │ │ │ lsls r5, r7, #11 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [r6, r5] │ │ │ │ add.w r9, r6, r5 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ eors r3, r2 │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ @@ -294326,53 +294318,53 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180d6c │ │ │ │ nop │ │ │ │ asrs r4, r4, #21 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 23b354 │ │ │ │ + blt.n 23b3f4 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r3, #21 │ │ │ │ movs r5, r6 │ │ │ │ - bge.n 23b348 │ │ │ │ + blt.n 23b3e8 │ │ │ │ movs r4, r4 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ movs r5, r6 │ │ │ │ - bge.n 23b290 │ │ │ │ + bge.n 23b330 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r7, #28] │ │ │ │ + ldr r4, [r1, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - bge.n 23b2b0 │ │ │ │ + bge.n 23b350 │ │ │ │ movs r4, r4 │ │ │ │ - bge.n 23b378 │ │ │ │ + blt.n 23b418 │ │ │ │ movs r4, r4 │ │ │ │ - blt.n 23b390 │ │ │ │ + blt.n 23b430 │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #184 @ 0xb8 │ │ │ │ + subs r0, #8 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ + ldr r6, [r7, #20] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r6, #20] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ movs r6, r4 │ │ │ │ - bls.n 23b2f8 │ │ │ │ + bge.n 23b398 │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 23b2dc │ │ │ │ + bls.n 23b37c │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 23b30c │ │ │ │ + bge.n 23b3ac │ │ │ │ movs r4, r4 │ │ │ │ - bge.n 23b3c0 │ │ │ │ + bge.n 23b460 │ │ │ │ movs r4, r4 │ │ │ │ asrs r6, r6, #13 │ │ │ │ movs r5, r6 │ │ │ │ - bhi.n 23b370 │ │ │ │ + bls.n 23b410 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023b3ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -294389,15 +294381,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #76] @ (23b424 ) │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ ldr r1, [pc, #72] @ (23b428 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -294415,15 +294407,15 @@ │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 23b3d6 │ │ │ │ nop │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ cmp r4, #46 @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0023b430 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -294442,15 +294434,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #68] @ (23b4a0 ) │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ ldr r1, [pc, #64] @ (23b4a4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -294465,15 +294457,15 @@ │ │ │ │ b.n 23b458 │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 23b45a │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #202 @ 0xca │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r7!, {r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r3, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0023b4ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -294492,15 +294484,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #76] @ (23b524 ) │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ ldr r1, [pc, #72] @ (23b528 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -294518,15 +294510,15 @@ │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 23b4d6 │ │ │ │ nop │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #78 @ 0x4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r7!, {r2, r3, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0023b530 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -294545,15 +294537,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #68] @ (23b5a0 ) │ │ │ │ movw r2, #4049 @ 0xfd1 │ │ │ │ ldr r1, [pc, #64] @ (23b5a4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -294568,15 +294560,15 @@ │ │ │ │ b.n 23b558 │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 23b55a │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #202 @ 0xca │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r6!, {r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ cmp r2, #170 @ 0xaa │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0023b5ac : │ │ │ │ ldr r3, [pc, #32] @ (23b5d0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -294659,15 +294651,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1124 @ 0x464 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #4172 @ 0x104c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 255098 │ │ │ │ @@ -294676,34 +294668,34 @@ │ │ │ │ ldr r1, [pc, #32] @ (23b6ac ) │ │ │ │ ldr r0, [pc, #32] @ (23b6b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1096 @ 0x448 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - mrrc 0, 2, r0, r4, cr15 │ │ │ │ - bvs.n 23b5c8 │ │ │ │ + stc 0, cr0, [r4], #188 @ 0xbc │ │ │ │ + bvs.n 23b668 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r5!, {r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r3, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ - ldc 0, cr0, [lr], {47} @ 0x2f │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ + stcl 0, cr0, [lr], #-188 @ 0xffffff44 │ │ │ │ + stmia r6!, {r2, r3} │ │ │ │ movs r4, r4 │ │ │ │ - bvs.n 23b728 │ │ │ │ + bvs.n 23b5c8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023b6b4 : │ │ │ │ add.w r0, r0, #308 @ 0x134 │ │ │ │ b.w 255268 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #92] @ (23b728 ) │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ ldr r4, [pc, #88] @ (23b72c ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ movs r6, #0 │ │ │ │ add r4, pc │ │ │ │ b.n 23b6ee │ │ │ │ mov r1, r7 │ │ │ │ @@ -294712,15 +294704,15 @@ │ │ │ │ cbz r0, 23b708 │ │ │ │ ldr.w r4, [r5, #12]! │ │ │ │ adds r6, #1 │ │ │ │ cbz r4, 23b714 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23b6dc │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23b6e6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23b6e6 │ │ │ │ @@ -294735,30 +294727,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ lsrs r4, r3, #6 │ │ │ │ movs r4, r6 │ │ │ │ - bvs.n 23b6c0 │ │ │ │ + bvc.n 23b760 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ movs r4, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #300] @ 23b874 │ │ │ │ sub sp, #28 │ │ │ │ add r8, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 437d30 │ │ │ │ + bl 437d80 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f3b50 │ │ │ │ + bl 2f3ba0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23b832 │ │ │ │ ldr.w ip, [pc, #280] @ 23b878 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr.w sl, [pc, #276] @ 23b87c │ │ │ │ ldr r7, [pc, #276] @ (23b880 ) │ │ │ │ add ip, pc │ │ │ │ @@ -294772,15 +294764,15 @@ │ │ │ │ str.w ip, [sp, #16] │ │ │ │ lsl.w r6, r6, r9 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, sl │ │ │ │ movs r3, #195 @ 0xc3 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ cmp.w r9, #10 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ mov fp, r0 │ │ │ │ beq.n 23b83c │ │ │ │ tst r2, r6 │ │ │ │ beq.n 23b818 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -294792,46 +294784,46 @@ │ │ │ │ beq.n 23b864 │ │ │ │ ldr r1, [pc, #204] @ (23b884 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (23b888 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ mov r0, fp │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ (23b88c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr.w r1, [fp, #88] @ 0x58 │ │ │ │ cbz r1, 23b7e2 │ │ │ │ ldr r0, [pc, #180] @ (23b890 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ mov r0, fp │ │ │ │ bl 23b6bc │ │ │ │ cbz r0, 23b7fa │ │ │ │ mov r0, fp │ │ │ │ bl 23b6bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ (23b894 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr.w r1, [fp, #56] @ 0x38 │ │ │ │ cbz r1, 23b808 │ │ │ │ ldr r0, [pc, #148] @ (23b898 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldrb.w r3, [fp, #66] @ 0x42 │ │ │ │ cbz r3, 23b85a │ │ │ │ ldr r0, [pc, #140] @ (23b89c ) │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23b786 │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ add.w r9, r9, #1 │ │ │ │ cmp.w r9, #11 │ │ │ │ add.w ip, ip, #4 │ │ │ │ @@ -294851,52 +294843,52 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 23b7c4 │ │ │ │ ldr r1, [pc, #72] @ (23b8a0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 23b7b8 │ │ │ │ ldr r0, [pc, #72] @ (23b8a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ b.n 23b80e │ │ │ │ ldr r1, [pc, #64] @ (23b8a8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 23b7b8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 23b7c4 │ │ │ │ ldr r1, [pc, #60] @ (23b8ac ) │ │ │ │ add r1, pc │ │ │ │ b.n 23b7b8 │ │ │ │ - bvc.n 23b7dc │ │ │ │ + bhi.n 23b87c │ │ │ │ movs r4, r4 │ │ │ │ lsrs r4, r0, #4 │ │ │ │ movs r4, r6 │ │ │ │ - bvs.n 23b8ec │ │ │ │ + bvs.n 23b78c │ │ │ │ movs r4, r4 │ │ │ │ - vext.8 d0, d8, d31, #0 │ │ │ │ - adds r1, #194 @ 0xc2 │ │ │ │ + and.w r0, r8, #47 @ 0x2f │ │ │ │ + adds r2, #18 │ │ │ │ movs r3, r5 │ │ │ │ - bvs.n 23b890 │ │ │ │ + bvs.n 23b930 │ │ │ │ movs r4, r4 │ │ │ │ - bvs.n 23b894 │ │ │ │ + bvs.n 23b934 │ │ │ │ movs r4, r4 │ │ │ │ - bvs.n 23b894 │ │ │ │ + bvs.n 23b934 │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 23b880 │ │ │ │ + bvs.n 23b920 │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 23b888 │ │ │ │ + bvs.n 23b928 │ │ │ │ movs r4, r4 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + adds r1, #182 @ 0xb6 │ │ │ │ movs r3, r5 │ │ │ │ - adds r1, #34 @ 0x22 │ │ │ │ + adds r1, #114 @ 0x72 │ │ │ │ movs r3, r5 │ │ │ │ - bpl.n 23b7f8 │ │ │ │ + bpl.n 23b898 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r1, #48] @ 0x30 │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - adds r1, #8 │ │ │ │ + adds r1, #88 @ 0x58 │ │ │ │ movs r3, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (23b918 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -294912,15 +294904,15 @@ │ │ │ │ ldr r5, [r4, #16] │ │ │ │ adds r6, #1 │ │ │ │ adds r4, #12 │ │ │ │ cbz r5, 23b904 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23b8cc │ │ │ │ - bl 2e4ce4 │ │ │ │ + bl 2e4d34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23b8d6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23b8d6 │ │ │ │ @@ -294935,74 +294927,74 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ lsls r2, r5, #30 │ │ │ │ movs r4, r6 │ │ │ │ - bpl.n 23b9b0 │ │ │ │ + bpl.n 23b850 │ │ │ │ movs r4, r4 │ │ │ │ lsls r4, r6, #29 │ │ │ │ movs r4, r6 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 23b974 │ │ │ │ ldr r1, [pc, #64] @ (23b97c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ ldr r4, [r4, #60] @ 0x3c │ │ │ │ cbz r4, 23b966 │ │ │ │ ldr r2, [pc, #52] @ (23b980 ) │ │ │ │ ldr r7, [pc, #56] @ (23b984 ) │ │ │ │ ldr r6, [pc, #56] @ (23b988 ) │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ ldr r4, [r4, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23b954 │ │ │ │ ldr r1, [pc, #36] @ (23b98c ) │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 43af34 │ │ │ │ - bl 2f3780 │ │ │ │ + b.w 43af84 │ │ │ │ + bl 2f37d0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 23b93a │ │ │ │ - bmi.n 23b934 │ │ │ │ + bpl.n 23b9d4 │ │ │ │ movs r4, r4 │ │ │ │ - add r7, sp, #872 @ 0x368 │ │ │ │ + add sp, #168 @ 0xa8 │ │ │ │ movs r2, r4 │ │ │ │ - bmi.n 23b948 │ │ │ │ + bpl.n 23b9e8 │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r2, r4] │ │ │ │ + strb r6, [r4, r5] │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, #10 │ │ │ │ + adds r0, #90 @ 0x5a │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #64] @ (23b9e4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 23b9b2 │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ cbnz r2, 23b9c6 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -295011,25 +295003,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (23b9e8 ) │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f4f78 │ │ │ │ + bl 2f4fc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23b9b2 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ blx 17eed8 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 23b9b2 │ │ │ │ - bpl.n 23ba94 │ │ │ │ + bpl.n 23b934 │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 23bac0 │ │ │ │ + bmi.n 23b960 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -295040,51 +295032,51 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #2 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r1, [pc, #660] @ (23bcbc ) │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23ba9e │ │ │ │ ldr r3, [pc, #644] @ (23bcc0 ) │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #640] @ (23bcc4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r9, [r3, #8] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr.w r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 23bcae │ │ │ │ ldr r3, [pc, #616] @ (23bcc8 ) │ │ │ │ ldr r1, [pc, #616] @ (23bccc ) │ │ │ │ strd r0, r2, [sp] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 23bab4 │ │ │ │ ldr.w r5, [r9, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r4, r3, #4 │ │ │ │ cbz r5, 23ba94 │ │ │ │ mov r1, r5 │ │ │ │ @@ -295119,15 +295111,15 @@ │ │ │ │ ldr r5, [pc, #524] @ (23bcd4 ) │ │ │ │ ldr r7, [pc, #524] @ (23bcd8 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ b.n 23bade │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 23bb30 │ │ │ │ ldr.w lr, [r4, #8] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ @@ -295135,15 +295127,15 @@ │ │ │ │ beq.n 23bb08 │ │ │ │ ldr.w ip, [r4] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ it eq │ │ │ │ moveq ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [pc, #464] @ (23bcdc ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #464] @ (23bce0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w ip, [r4, #12] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -295164,15 +295156,15 @@ │ │ │ │ add r7, pc │ │ │ │ str.w r9, [sp, #24] │ │ │ │ add r8, pc │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 2f1688 │ │ │ │ + bl 2f16d8 │ │ │ │ ldrb r2, [r4, #8] │ │ │ │ ldrb r3, [r4, #9] │ │ │ │ mov r5, r0 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov ip, r8 │ │ │ │ ite ne │ │ │ │ @@ -295187,24 +295179,24 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #384] @ (23bcfc ) │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd ip, r6, [sp, #4] │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23bb50 │ │ │ │ ldr.w r9, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #352] @ (23bd00 ) │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #348] @ (23bd04 ) │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #24] │ │ │ │ add.w r5, r3, #40 @ 0x28 │ │ │ │ str.w fp, [sp, #60] @ 0x3c │ │ │ │ @@ -295212,28 +295204,28 @@ │ │ │ │ ldr r1, [pc, #328] @ (23bd08 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldrh.w r7, [r0, #64] @ 0x40 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 23bc60 │ │ │ │ ldr r3, [pc, #308] @ (23bd0c ) │ │ │ │ movs r6, #0 │ │ │ │ mov fp, r0 │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 23bc22 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f4e48 │ │ │ │ + bl 2f4e98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 17e524 │ │ │ │ ldr r1, [pc, #280] @ (23bd10 ) │ │ │ │ add r1, pc │ │ │ │ cbz r5, 23bc1c │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ @@ -295241,15 +295233,15 @@ │ │ │ │ cbz r3, 23bc06 │ │ │ │ mov r1, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ adds r6, #1 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 23bc5c │ │ │ │ mov.w r8, #48 @ 0x30 │ │ │ │ ldr.w r4, [fp, #60] @ 0x3c │ │ │ │ @@ -295257,149 +295249,149 @@ │ │ │ │ mul.w r8, r8, r6 │ │ │ │ ldr.w r1, [r4, r8] │ │ │ │ blx 17e2a0 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f575c │ │ │ │ + bl 2f57ac │ │ │ │ movs r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23bbe6 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, r8] │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f56d4 │ │ │ │ + bl 2f5724 │ │ │ │ mov r5, r0 │ │ │ │ b.n 23bbf0 │ │ │ │ ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f38f8 │ │ │ │ + bl 2f3948 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #168] @ (23bd14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f37a4 │ │ │ │ + bl 2f37f4 │ │ │ │ cmp r8, r0 │ │ │ │ bne.n 23bbbc │ │ │ │ ldr.w r0, [r9, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #144] @ (23bd18 ) │ │ │ │ ldr r2, [pc, #148] @ (23bd1c ) │ │ │ │ ldr r1, [pc, #148] @ (23bd20 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23ba78 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ b.n 23ba78 │ │ │ │ ldr r2, [pc, #116] @ (23bd24 ) │ │ │ │ add r2, pc │ │ │ │ b.n 23ba5e │ │ │ │ - str r2, [r5, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ movs r6, r4 │ │ │ │ - bmi.n 23bd5c │ │ │ │ + bmi.n 23bbfc │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 23bd38 │ │ │ │ + bmi.n 23bbd8 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r6, #16] │ │ │ │ + str r6, [r0, #24] │ │ │ │ movs r6, r4 │ │ │ │ - bmi.n 23bc08 │ │ │ │ + bmi.n 23bca8 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r1, #16] │ │ │ │ + str r6, [r3, #20] │ │ │ │ movs r6, r4 │ │ │ │ - bmi.n 23bce4 │ │ │ │ + bmi.n 23bd84 │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ movs r6, r4 │ │ │ │ - bcc.n 23bc58 │ │ │ │ + bmi.n 23bcf8 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r4, #8] │ │ │ │ + str r6, [r6, #12] │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r4, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ movs r6, r4 │ │ │ │ - bcc.n 23bbf8 │ │ │ │ + bcc.n 23bc98 │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [r1, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r0, #9 │ │ │ │ + lsrs r0, r2, #10 │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [r5, #0] │ │ │ │ + str r6, [r7, #4] │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r0, #76] @ 0x4c │ │ │ │ + str r0, [r2, #80] @ 0x50 │ │ │ │ movs r3, r5 │ │ │ │ - bcs.n 23bcac │ │ │ │ + bcc.n 23bd4c │ │ │ │ movs r4, r4 │ │ │ │ - ldrsh r0, [r7, r7] │ │ │ │ + str r0, [r1, #4] │ │ │ │ movs r6, r4 │ │ │ │ - bcc.n 23bd74 │ │ │ │ + bcc.n 23bc14 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r5, #18] │ │ │ │ + ldrb r4, [r7, #19] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xeb82002f │ │ │ │ - bcc.n 23bd78 │ │ │ │ + rsbs r0, r2, pc, asr #32 │ │ │ │ + bcc.n 23bc18 │ │ │ │ movs r4, r4 │ │ │ │ - bcs.n 23bd00 │ │ │ │ + bcc.n 23bda0 │ │ │ │ movs r4, r4 │ │ │ │ - bcs.n 23bdcc │ │ │ │ + bcs.n 23bc6c │ │ │ │ movs r4, r4 │ │ │ │ - bcs.n 23bc3c │ │ │ │ + bcs.n 23bcdc │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xeaa2002f │ │ │ │ - ldrb r6, [r0, #15] │ │ │ │ + @ instruction: 0xeaf2002f │ │ │ │ + ldrb r6, [r2, #16] │ │ │ │ movs r2, r4 │ │ │ │ - cdp2 0, 0, cr0, cr6, cr8, {1} │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + cdp2 0, 5, cr0, cr6, cr8, {1} │ │ │ │ + ldrsh r4, [r2, r4] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (23bde0 ) │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 23bd70 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f67f0 │ │ │ │ + bl 2f6840 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 23bd86 │ │ │ │ ldr r1, [pc, #144] @ (23bde4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 23bdc0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #116] @ (23bde8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2efad0 │ │ │ │ + bl 2efb20 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ - bl 2f67f0 │ │ │ │ + bl 2f6840 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23bd50 │ │ │ │ ldr r2, [pc, #100] @ (23bdec ) │ │ │ │ cmp r7, r0 │ │ │ │ ite eq │ │ │ │ moveq r1, #3 │ │ │ │ @@ -295410,15 +295402,15 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #88] @ (23bdf4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movw r2, #874 @ 0x36a │ │ │ │ - bl 43b29c │ │ │ │ + bl 43b2ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -295430,32 +295422,32 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #883 @ 0x373 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23bd5c │ │ │ │ nop │ │ │ │ movs r4, #194 @ 0xc2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bne.n 23bd3c │ │ │ │ + bne.n 23bddc │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r7, #6] │ │ │ │ + ldrb r2, [r1, #8] │ │ │ │ movs r3, r4 │ │ │ │ - add r0, sp, #112 @ 0x70 │ │ │ │ + add r0, sp, #432 @ 0x1b0 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xe990002f │ │ │ │ - beq.n 23be04 │ │ │ │ + strd r0, r0, [r0, #188]! @ 0xbc │ │ │ │ + beq.n 23bea4 │ │ │ │ movs r4, r4 │ │ │ │ - strd r0, r0, [r4, #-188]! @ 0xbc │ │ │ │ - bne.n 23be4c │ │ │ │ + @ instruction: 0xe9b4002f │ │ │ │ + bne.n 23beec │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r7, {r3, r4, r6, r7} │ │ │ │ + beq.n 23be54 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ orrs.w r3, r1, r2 │ │ │ │ @@ -295487,20 +295479,20 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ bl 23be04 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 23bea2 │ │ │ │ ldrb.w r3, [r0, #37] @ 0x25 │ │ │ │ cbnz r3, 23be9c │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 23be96 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -295525,33 +295517,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23be30 │ │ │ │ ldrb.w r3, [r6, #37] @ 0x25 │ │ │ │ cbz r3, 23bede │ │ │ │ mov r5, r6 │ │ │ │ b.n 23be32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #72] @ (23bf30 ) │ │ │ │ ldr r2, [pc, #76] @ (23bf34 ) │ │ │ │ ldr r1, [pc, #76] @ (23bf38 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23be80 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ bgt.n 23be80 │ │ │ │ mov r5, r6 │ │ │ │ @@ -295562,26 +295554,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (23bf44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strd r0, r0, [r6], #188 @ 0xbc │ │ │ │ - ldrb r4, [r1, #8] │ │ │ │ + ldmdb r6!, {r0, r1, r2, r3, r5} │ │ │ │ + ldrb r4, [r3, #9] │ │ │ │ movs r2, r4 │ │ │ │ - mcrr2 0, 2, r0, ip, cr8 │ │ │ │ - strex r0, r0, [r2, #188] @ 0xbc │ │ │ │ - ldrb r6, [r4, #5] │ │ │ │ + ldc2 0, cr0, [ip], {40} @ 0x28 │ │ │ │ + ldmia.w r2, {r0, r1, r2, r3, r5} │ │ │ │ + ldrb r6, [r6, #6] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xfba60028 │ │ │ │ - @ instruction: 0xe816002f │ │ │ │ - ldmia r6!, {r4, r7} │ │ │ │ + @ instruction: 0xfbf60028 │ │ │ │ + strd r0, r0, [r6], #-188 @ 0xbc │ │ │ │ + ldmia r6, {r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r7, {r3, r5, r6, r7} │ │ │ │ + beq.n 23bfb8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023bf48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -295597,15 +295589,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #312] @ (23c0a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23c06e │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 23bfbe │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -295632,41 +295624,41 @@ │ │ │ │ ldr r1, [pc, #240] @ (23c0b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23bf8e │ │ │ │ mov r0, r5 │ │ │ │ - bl 43db30 │ │ │ │ + bl 43db80 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23c06e │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f37a4 │ │ │ │ + bl 2f37f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23c08a │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b463c │ │ │ │ + bl 3b468c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23c072 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 23c078 │ │ │ │ ldr r0, [pc, #188] @ (23c0b4 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ blx 17fd2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ ldrd r0, r1, [r0] │ │ │ │ - bl 2f7740 │ │ │ │ + bl 2f7790 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 17ed4c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23c008 │ │ │ │ ldr r3, [pc, #144] @ (23c0b8 ) │ │ │ │ @@ -295680,69 +295672,69 @@ │ │ │ │ ldr r6, [pc, #132] @ (23c0bc ) │ │ │ │ movs r4, #0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 23c03c │ │ │ │ ldr r3, [pc, #108] @ (23c0c0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ blx 180870 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 17f05c │ │ │ │ mov r0, r8 │ │ │ │ - bl 4020ac │ │ │ │ + bl 4020fc │ │ │ │ b.n 23bf94 │ │ │ │ movs r0, #0 │ │ │ │ b.n 23bf96 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 23bf94 │ │ │ │ ldr r0, [pc, #72] @ (23c0c4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bfd4 │ │ │ │ + bl 43c024 │ │ │ │ blx 17fd2c │ │ │ │ mov r5, r0 │ │ │ │ b.n 23c024 │ │ │ │ mov r0, r4 │ │ │ │ bl 23b8b0 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ movne r4, r0 │ │ │ │ b.n 23bfe0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6, #28 │ │ │ │ movs r5, r6 │ │ │ │ - str r1, [sp, #632] @ 0x278 │ │ │ │ + str r1, [sp, #952] @ 0x3b8 │ │ │ │ movs r7, r4 │ │ │ │ lsls r6, r4, #28 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7, #27 │ │ │ │ movs r5, r6 │ │ │ │ - add r4, sp, #920 @ 0x398 │ │ │ │ + add r5, sp, #216 @ 0xd8 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r7!, {r5} │ │ │ │ + ldmia r7!, {r4, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ subs r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 23c00c │ │ │ │ + bcs.n 23c0ac │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r4, r5, r7} │ │ │ │ + ldmia r7!, {} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023c0c8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -295760,15 +295752,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 23c144 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f58a8 │ │ │ │ + bl 2f58f8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 23c15c │ │ │ │ str r6, [r5, #20] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -295786,41 +295778,41 @@ │ │ │ │ str r3, [r4, #4] │ │ │ │ blx 17e2a0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cbz r0, 23c150 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f5ca0 │ │ │ │ + bl 2f5cf0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ b.n 23c104 │ │ │ │ ldr r0, [pc, #92] @ (23c1a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2efad0 │ │ │ │ + bl 2efb20 │ │ │ │ str r0, [r4, #0] │ │ │ │ b.n 23c0f4 │ │ │ │ ldr r0, [pc, #84] @ (23c1a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2efad0 │ │ │ │ + bl 2efb20 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 23c132 │ │ │ │ ldr r3, [pc, #76] @ (23c1ac ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #76] @ (23c1b0 ) │ │ │ │ ldr r1, [pc, #80] @ (23c1b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #609 @ 0x261 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ b.n 23c106 │ │ │ │ ldr r3, [pc, #52] @ (23c1b8 ) │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ ldr r1, [pc, #52] @ (23c1bc ) │ │ │ │ ldr r0, [pc, #52] @ (23c1c0 ) │ │ │ │ @@ -295830,31 +295822,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #226 @ 0xe2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r6, {r2, r5, r6} │ │ │ │ + ldmia r6!, {r2, r4, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r4, #23] │ │ │ │ + strb r6, [r6, #24] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r4, #23] │ │ │ │ + strb r6, [r6, #24] │ │ │ │ movs r3, r4 │ │ │ │ - b.n 23bd40 │ │ │ │ + b.n 23bde0 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r6!, {r1} │ │ │ │ + ldmia r6, {r1, r4, r6} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r4, {r2, r3, r4, r5} │ │ │ │ + ldmia r4!, {r2, r3, r7} │ │ │ │ movs r4, r4 │ │ │ │ - b.n 23bd00 │ │ │ │ + b.n 23bda0 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r4, {r2, r3, r4} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r2, r3} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023c1c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ @@ -295879,70 +295871,70 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ cmp r7, #0 │ │ │ │ it ne │ │ │ │ cmpne r7, r3 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #68 @ 0x44 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23c83c │ │ │ │ - bl 2f3858 │ │ │ │ + bl 2f38a8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23c792 │ │ │ │ ldr.w r1, [pc, #1972] @ 23c9e4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f333c │ │ │ │ + bl 2f338c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23c868 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3790 │ │ │ │ + bl 2f37e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23c7c0 │ │ │ │ ldr.w r5, [pc, #1948] @ 23c9e8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w r2, [pc, #1948] @ 23c9ec │ │ │ │ ldr.w r1, [pc, #1948] @ 23c9f0 │ │ │ │ add r5, pc │ │ │ │ add.w r0, r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldrb.w r3, [r0, #66] @ 0x42 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23c816 │ │ │ │ ldr.w r1, [pc, #1916] @ 23c9f4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f333c │ │ │ │ + bl 2f338c │ │ │ │ cbz r0, 23c2ae │ │ │ │ - bl 2efa7c │ │ │ │ - bl 2f378c │ │ │ │ + bl 2efacc │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r2, [pc, #1900] @ 23c9f8 │ │ │ │ ldr.w r1, [pc, #1900] @ 23c9fc │ │ │ │ add.w r3, r5, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r1, sl │ │ │ │ bl 1e839c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23c886 │ │ │ │ ldr.w r4, [pc, #1872] @ 23ca00 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23c486 │ │ │ │ add.w fp, sp, #76 @ 0x4c │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, fp │ │ │ │ @@ -296025,15 +296017,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ b.n 23c3a6 │ │ │ │ ldr r6, [r6, #16] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 23c542 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ mov r1, fp │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23c39e │ │ │ │ ldr r6, [sp, #24] │ │ │ │ add r6, r8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -296081,21 +296073,21 @@ │ │ │ │ ldr.w r1, [pc, #1516] @ 23ca1c │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ strd r2, fp, [sp] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 23b924 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #68] @ 0x44 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr.w r2, [pc, #1480] @ 23ca20 │ │ │ │ ldr.w r3, [pc, #1400] @ 23c9d4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3 │ │ │ │ @@ -296120,47 +296112,47 @@ │ │ │ │ bl 23be04 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23c7f0 │ │ │ │ ldrb.w r3, [r0, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23c7f0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r3, [pc, #1388] @ 23ca24 │ │ │ │ ldr.w r2, [pc, #1388] @ 23ca28 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23c7e8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2ef468 │ │ │ │ + bl 2ef4b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23c67e │ │ │ │ ldr r4, [r5, #28] │ │ │ │ cbz r4, 23c51c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w r3, [pc, #1336] @ 23ca2c │ │ │ │ ldr.w r2, [pc, #1336] @ 23ca30 │ │ │ │ ldr.w r1, [pc, #1336] @ 23ca34 │ │ │ │ add r3, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c44c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -296172,35 +296164,35 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23c44c │ │ │ │ ldr r6, [r5, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 23c66a │ │ │ │ ldr.w sl, [pc, #1272] @ 23ca44 │ │ │ │ ldr.w r9, [pc, #1272] @ 23ca48 │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ mov r8, r5 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r7, r0 │ │ │ │ bl 23b6bc │ │ │ │ cbz r0, 23c58c │ │ │ │ mov r0, r7 │ │ │ │ bl 23b6bc │ │ │ │ mov r1, fp │ │ │ │ blx 17fd08 │ │ │ │ @@ -296220,48 +296212,48 @@ │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r2, #544 @ 0x220 │ │ │ │ mov r0, r7 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - bl 43b29c │ │ │ │ + bl 43b2ec │ │ │ │ ldr.w r1, [pc, #1176] @ 23ca58 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ ldr r4, [r5, #44] @ 0x2c │ │ │ │ ldr.w r5, [pc, #1164] @ 23ca5c │ │ │ │ add r5, pc │ │ │ │ cbz r4, 23c60a │ │ │ │ ldr r6, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr.w r1, [pc, #1152] @ 23ca60 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 23c5fe │ │ │ │ ldr.w r1, [pc, #1136] @ 23ca64 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ ldr.w r5, [pc, #1124] @ 23ca68 │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23c5d6 │ │ │ │ ldr.w r1, [pc, #1120] @ 23ca6c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ b.n 23c44c │ │ │ │ mov r6, r7 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldrd sl, r9, [sp, #56] @ 0x38 │ │ │ │ ldrb.w r3, [r5, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23c730 │ │ │ │ @@ -296271,15 +296263,15 @@ │ │ │ │ ldr.w r1, [pc, #1088] @ 23ca78 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23c44c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r6, r7 │ │ │ │ ldrd sl, r9, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ bne.w 23c8d0 │ │ │ │ @@ -296289,134 +296281,134 @@ │ │ │ │ ldrd r8, r7, [sp, #36] @ 0x24 │ │ │ │ b.n 23c3b8 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ b.n 23c596 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2ef468 │ │ │ │ + bl 2ef4b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23c44c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23c44c │ │ │ │ bl 252888 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23c8ac │ │ │ │ mov r0, sl │ │ │ │ - bl 2ef32c │ │ │ │ + bl 2ef37c │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f003c │ │ │ │ + bl 2f008c │ │ │ │ cbz r0, 23c6ae │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1eb288 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23c722 │ │ │ │ ldr.w r8, [pc, #972] @ 23ca7c │ │ │ │ mov r0, r9 │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ blx 1805c4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 23c0c8 │ │ │ │ cbz r0, 23c722 │ │ │ │ mov r0, r9 │ │ │ │ - bl 42c628 │ │ │ │ + bl 42c678 │ │ │ │ ldr r1, [pc, #940] @ (23ca80 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 42c68c │ │ │ │ + bl 42c6dc │ │ │ │ ldr r1, [pc, #932] @ (23ca84 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 42c68c │ │ │ │ + bl 42c6dc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c68c │ │ │ │ + bl 42c6dc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f735c │ │ │ │ + bl 2f73ac │ │ │ │ cbz r6, 23c70e │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23c9b4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23c8c8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 23c722 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ef57c │ │ │ │ + bl 2ef5cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23c44e │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ b.n 23c44c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #848] @ (23ca88 ) │ │ │ │ ldr r2, [pc, #848] @ (23ca8c ) │ │ │ │ ldr r1, [pc, #852] @ (23ca90 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cbz r3, 23c75a │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ ble.w 23c62a │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #88] @ 0x58 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23c4d6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r3, [pc, #800] @ (23ca94 ) │ │ │ │ ldr r2, [pc, #804] @ (23ca98 ) │ │ │ │ ldr r1, [pc, #804] @ (23ca9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movw r2, #655 @ 0x28f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23c44c │ │ │ │ mov r0, sl │ │ │ │ bl 23b8b0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23c85a │ │ │ │ - bl 2f3858 │ │ │ │ + bl 2f38a8 │ │ │ │ ldr r1, [pc, #764] @ (23caa0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f333c │ │ │ │ + bl 2f338c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23c934 │ │ │ │ mov sl, r5 │ │ │ │ b.n 23c23c │ │ │ │ bl 1ee334 │ │ │ │ mov r8, r4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -296432,15 +296424,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #732] @ (23cab4 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23c44c │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ bgt.w 23c4d6 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ ldr r3, [pc, #704] @ (23cab8 ) │ │ │ │ @@ -296450,130 +296442,130 @@ │ │ │ │ ldr r4, [r0, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #662 @ 0x296 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23c44c │ │ │ │ ldr r4, [pc, #684] @ (23cac4 ) │ │ │ │ add.w r3, r5, #164 @ 0xa4 │ │ │ │ ldr r1, [pc, #680] @ (23cac8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #680] @ (23cacc ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ ldr r1, [pc, #676] @ (23cad0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23c44c │ │ │ │ ldr r3, [pc, #660] @ (23cad4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #660] @ (23cad8 ) │ │ │ │ ldr r1, [pc, #664] @ (23cadc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #637 @ 0x27d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23c44c │ │ │ │ ldr r1, [pc, #644] @ (23cae0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f333c │ │ │ │ + bl 2f338c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23c23c │ │ │ │ mov r5, sl │ │ │ │ ldr r3, [pc, #632] @ (23cae4 ) │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ ldr r4, [pc, #632] @ (23cae8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #632] @ (23caec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23c44c │ │ │ │ ldr r1, [pc, #616] @ (23caf0 ) │ │ │ │ add.w r3, r5, #164 @ 0xa4 │ │ │ │ ldr r2, [pc, #612] @ (23caf4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #612] @ (23caf8 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #608] @ (23cafc ) │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #276 @ 0x114 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23c44c │ │ │ │ ldr r3, [pc, #592] @ (23cb00 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #592] @ (23cb04 ) │ │ │ │ ldr r1, [pc, #596] @ (23cb08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23c44c │ │ │ │ mov r0, r6 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.n 23c70e │ │ │ │ cbz r3, 23c8f8 │ │ │ │ ldr r3, [pc, #568] @ (23cb0c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #568] @ (23cb10 ) │ │ │ │ ldr r1, [pc, #568] @ (23cb14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ strd r2, fp, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #562 @ 0x232 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 23b924 │ │ │ │ b.n 23c44c │ │ │ │ ldr r3, [pc, #540] @ (23cb18 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #540] @ (23cb1c ) │ │ │ │ ldr r1, [pc, #544] @ (23cb20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ strd r2, fp, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #566 @ 0x236 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23c44c │ │ │ │ ldr r3, [pc, #524] @ (23cb24 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #524] @ (23cb28 ) │ │ │ │ ldr r1, [pc, #524] @ (23cb2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ strd r2, fp, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #521 @ 0x209 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23c44c │ │ │ │ cmp sl, r5 │ │ │ │ beq.n 23c86a │ │ │ │ ldr r3, [pc, #500] @ (23cb30 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #500] @ (23cb34 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ @@ -296581,15 +296573,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23c44c │ │ │ │ ldr r3, [pc, #480] @ (23cb3c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #480] @ (23cb40 ) │ │ │ │ movw r2, #538 @ 0x21a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -296639,231 +296631,231 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r4, #18 │ │ │ │ movs r5, r6 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #56] @ 0x38 │ │ │ │ + ldrh r2, [r2, #58] @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r4!, {r2, r3, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r4} │ │ │ │ movs r4, r4 │ │ │ │ - b.n 23c398 │ │ │ │ + b.n 23c438 │ │ │ │ movs r7, r5 │ │ │ │ - strb r0, [r7, #23] │ │ │ │ + strb r0, [r1, #25] │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r4, {r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r2, r5, #5 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r1, #22] │ │ │ │ + strb r6, [r3, #23] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r4, #12] │ │ │ │ + ldrb r2, [r6, #13] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf7e40028 │ │ │ │ - ldmia r5, {r3, r5, r6} │ │ │ │ + ldrh.w r0, [r4, r8, lsl #2] │ │ │ │ + ldmia r5, {r3, r4, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - b.n 23c224 │ │ │ │ + b.n 23c2c4 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r4, {r1, r2, r4, r6} │ │ │ │ + ldmia r4!, {r1, r2, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - b.n 23d01c │ │ │ │ + b.n 23d0bc │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r4, {r1, r2, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ lsls r6, r6, #8 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 23cf04 │ │ │ │ + b.n 23cfa4 │ │ │ │ movs r7, r5 │ │ │ │ - strb r2, [r2, #14] │ │ │ │ + strb r2, [r4, #15] │ │ │ │ movs r2, r4 │ │ │ │ - b.n 23ce90 │ │ │ │ + b.n 23cf30 │ │ │ │ movs r7, r5 │ │ │ │ - adds r2, #76 @ 0x4c │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ movs r3, r4 │ │ │ │ - adds r2, #96 @ 0x60 │ │ │ │ + adds r2, #176 @ 0xb0 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 23ce40 │ │ │ │ + b.n 23cee0 │ │ │ │ movs r7, r5 │ │ │ │ - str r6, [r4, #96] @ 0x60 │ │ │ │ + str r6, [r6, #100] @ 0x64 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r3, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r7, #11] │ │ │ │ + strb r2, [r1, #13] │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r1!, {r5, r7} │ │ │ │ + ldmia r1!, {r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - b.n 23cd60 │ │ │ │ + b.n 23ce00 │ │ │ │ movs r7, r5 │ │ │ │ - add r0, pc, #40 @ (adr r0, 23ca7c ) │ │ │ │ + add r0, pc, #360 @ (adr r0, 23cbbc ) │ │ │ │ movs r5, r4 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #344 @ (adr r3, 23cbb8 ) │ │ │ │ + add r3, pc, #664 @ (adr r3, 23ccf8 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r0!, {r1, r3, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r2!, {r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r3} │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [pc, #400] @ (23cbfc ) │ │ │ │ + ldr r0, [pc, #720] @ (23cd3c ) │ │ │ │ movs r3, r4 │ │ │ │ - movs r3, #104 @ 0x68 │ │ │ │ + movs r3, #184 @ 0xb8 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 23cc5c │ │ │ │ + b.n 23ccfc │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r2, {r1, r2, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r7!, {r1, r2, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r1, #16] │ │ │ │ + strb r0, [r3, #17] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r6, #16] │ │ │ │ + ldrh r2, [r0, #20] │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf3b80028 │ │ │ │ - svc 240 @ 0xf0 │ │ │ │ + and.w r0, r8, #11010048 @ 0xa80000 │ │ │ │ + b.n 23cb0c │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r2, #4] │ │ │ │ + strb r4, [r4, #5] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf3540028 │ │ │ │ - svc 182 @ 0xb6 │ │ │ │ + @ instruction: 0xf3a40028 │ │ │ │ + b.n 23caa4 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r1!, {r2, r3, r4, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r7!, {r1, r2, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r0!, {r2, r5} │ │ │ │ + ldmia r0!, {r2, r4, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + ldrh r6, [r1, #12] │ │ │ │ movs r7, r4 │ │ │ │ - svc 90 @ 0x5a │ │ │ │ + svc 170 @ 0xaa │ │ │ │ movs r7, r5 │ │ │ │ - ble.n 23cab8 │ │ │ │ + ble.n 23cb58 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r5!, {r1, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ movs r4, r4 │ │ │ │ - svc 48 @ 0x30 │ │ │ │ + svc 128 @ 0x80 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r1!, {r2, r4, r5} │ │ │ │ + ldmia r1!, {r2, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r5!, {r1, r2, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r7!, {r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r3, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r4, #6] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 23ca28 │ │ │ │ + bgt.n 23cac8 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r5!, {r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - udf #232 @ 0xe8 │ │ │ │ + svc 56 @ 0x38 │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + @ instruction: 0xb692 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r5!, {r1, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r3, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r6!, {r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - udf #184 @ 0xb8 │ │ │ │ + svc 8 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r7!, {r1, r2, r3, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r5!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r7!, {r4, r7} │ │ │ │ + stmia r7!, {r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r6, #2] │ │ │ │ + ldrh r4, [r0, #6] │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 23cb74 │ │ │ │ + bgt.n 23ca14 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r5!, {r2} │ │ │ │ + stmia r5!, {r2, r4, r6} │ │ │ │ movs r4, r4 │ │ │ │ - udf #120 @ 0x78 │ │ │ │ + udf #200 @ 0xc8 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r0!, {r1, r5, r7} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ - udf #82 @ 0x52 │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r7!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r4!, {r2, r6, r7} │ │ │ │ + stmia r5!, {r2, r4} │ │ │ │ movs r4, r4 │ │ │ │ - udf #44 @ 0x2c │ │ │ │ + udf #124 @ 0x7c │ │ │ │ movs r7, r5 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - udf #14 │ │ │ │ + udf #94 @ 0x5e │ │ │ │ movs r7, r5 │ │ │ │ - stmia r7!, {r3, r6} │ │ │ │ + stmia r7!, {r3, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r4!, {r7} │ │ │ │ + stmia r4!, {r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ble.n 23cb08 │ │ │ │ + udf #58 @ 0x3a │ │ │ │ movs r7, r5 │ │ │ │ - stmia r6!, {r2, r3, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r4!, {r5, r6} │ │ │ │ + stmia r4!, {r4, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ble.n 23cad4 │ │ │ │ + udf #26 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r4!, {r1, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ble.n 23caa8 │ │ │ │ + udf #0 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r4!, {r3, r5} │ │ │ │ + stmia r4!, {r3, r4, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - ble.n 23ca84 │ │ │ │ + ble.n 23cb24 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r4!, {r2, r4} │ │ │ │ + stmia r4!, {r2, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r6!, {r2, r6, r7} │ │ │ │ + stmia r7!, {r2, r4} │ │ │ │ movs r4, r4 │ │ │ │ - ble.n 23ca64 │ │ │ │ + ble.n 23cb04 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r6} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4} │ │ │ │ movs r4, r4 │ │ │ │ - ble.n 23cc3c │ │ │ │ + ble.n 23cadc │ │ │ │ movs r7, r5 │ │ │ │ - stmia r3!, {r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r6!, {r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r2} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023cb70 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ - bl 43e8ec │ │ │ │ + bl 43e93c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 23c1c4 │ │ │ │ mov r2, r0 │ │ │ │ cbz r0, 23cba2 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 43e3c4 │ │ │ │ + bl 43e414 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r4, 23cbae │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 23cbe0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cbz r3, 23cbc2 │ │ │ │ @@ -296873,15 +296865,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -296895,15 +296887,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #60] @ (23cc34 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ mov r4, r0 │ │ │ │ bl 1ee334 │ │ │ │ cbz r0, 23cc20 │ │ │ │ bl 1ee334 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -296915,15 +296907,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023cc38 : │ │ │ │ movs r0, #1 │ │ │ │ b.w 23b734 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -296934,21 +296926,21 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r1, #1 │ │ │ │ sub sp, #12 │ │ │ │ bl 23c1c4 │ │ │ │ cbz r0, 23cc62 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 43ff68 │ │ │ │ + bl 43ffb8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ │ │ │ │ 0023cc74 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #240] @ (23cd74 ) │ │ │ │ @@ -296994,54 +296986,54 @@ │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ bl 1eb368 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23cd58 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #144] @ (23cd88 ) │ │ │ │ ldr r2, [pc, #148] @ (23cd8c ) │ │ │ │ ldr r1, [pc, #148] @ (23cd90 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ cbz r3, 23cd22 │ │ │ │ bl 1e077c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 23cca8 │ │ │ │ bl 1e07dc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 23cd1a │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 23cd1a │ │ │ │ ldr r3, [pc, #92] @ (23cd94 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (23cd98 ) │ │ │ │ ldr r1, [pc, #92] @ (23cd9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #901 @ 0x385 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 23cca8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (23cda0 ) │ │ │ │ ldr r2, [pc, #72] @ (23cda4 ) │ │ │ │ ldr r1, [pc, #72] @ (23cda8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -297054,31 +297046,31 @@ │ │ │ │ @ instruction: 0xfa0a0034 │ │ │ │ ldr??.w r0, [lr, #52] @ 0x34 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ vld1.8 @ instruction: 0xf9e80034 │ │ │ │ subs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 23cdf0 │ │ │ │ + bge.n 23cc90 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r2, #78 @ 0x4e │ │ │ │ + cmp r2, #158 @ 0x9e │ │ │ │ movs r3, r4 │ │ │ │ - cmp r2, #100 @ 0x64 │ │ │ │ + cmp r2, #180 @ 0xb4 │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 23cd74 │ │ │ │ + bge.n 23ce14 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + stmia r4!, {r3, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r0!, {r5, r6} │ │ │ │ + stmia r0!, {r4, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 23cd40 │ │ │ │ + bge.n 23cde0 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r4!, {r4, r6} │ │ │ │ + stmia r4!, {r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r0!, {r6} │ │ │ │ + stmia r0!, {r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023cdac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -297095,19 +297087,19 @@ │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 23ce08 │ │ │ │ movs r0, #1 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ cmp r0, r7 │ │ │ │ sbcs.w r1, r1, r8 │ │ │ │ blt.n 23ce08 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -297118,91 +297110,91 @@ │ │ │ │ ldr r1, [pc, #52] @ (23ce44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #933 @ 0x3a5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bls.n 23ce78 │ │ │ │ + bls.n 23cf18 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ite hi │ │ │ │ - movhi r4, r4 │ │ │ │ + itt le │ │ │ │ + movle r4, r4 │ │ │ │ │ │ │ │ 0023ce48 : │ │ │ │ - pushls {r4, r5, r6, lr} │ │ │ │ + pushle {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (23cec0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #96] @ (23cec4 ) │ │ │ │ ldr r1, [pc, #96] @ (23cec8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 23ce88 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r2, [pc, #60] @ (23cecc ) │ │ │ │ ldr r1, [pc, #60] @ (23ced0 ) │ │ │ │ add.w r3, r4, #304 @ 0x130 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #947 @ 0x3b3 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bhi.n 23ce50 │ │ │ │ + bls.n 23cef0 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ movs r2, r4 │ │ │ │ - stmia r0!, {r2, r3, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r3!, {r3, r4, r6} │ │ │ │ + stmia r3!, {r3, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - itet eq │ │ │ │ - moveq r4, r4 │ │ │ │ + itte pl │ │ │ │ + movpl r4, r4 │ │ │ │ │ │ │ │ 0023ced4 : │ │ │ │ - pushne {r4, r5, lr} │ │ │ │ - moveq.w ip, #4096 @ 0x1000 │ │ │ │ + pushpl {r4, r5, lr} │ │ │ │ + movmi.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 252888 │ │ │ │ cbnz r0, 23cf06 │ │ │ │ @@ -297221,29 +297213,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (23cf40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #966 @ 0x3c6 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bhi.n 23cf78 │ │ │ │ + bhi.n 23d018 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r3!, {r4} │ │ │ │ + stmia r3!, {r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - bkpt 0x0090 │ │ │ │ + bkpt 0x00e0 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023cf44 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -297257,29 +297249,29 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [pc, #132] @ (23cfe8 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ mov r2, sp │ │ │ │ mov r1, r4 │ │ │ │ - bl 43e718 │ │ │ │ + bl 43e768 │ │ │ │ cbz r0, 23cf98 │ │ │ │ mov r4, r0 │ │ │ │ bl 23bf48 │ │ │ │ cbnz r0, 23cfc8 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 23cb70 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 23cfd0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #72] @ (23cfec ) │ │ │ │ ldr r3, [pc, #68] @ (23cfe8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -297293,24 +297285,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 43e3c4 │ │ │ │ + bl 43e414 │ │ │ │ b.n 23cfa0 │ │ │ │ - bl 43ff68 │ │ │ │ + bl 43ffb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43e3c4 │ │ │ │ + bl 43e414 │ │ │ │ b.n 23cf92 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf73a0034 │ │ │ │ - it ls │ │ │ │ - movls r4, r4 │ │ │ │ + it al │ │ │ │ + moval r4, r4 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6f00034 │ │ │ │ │ │ │ │ 0023cff0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -297324,15 +297316,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (23d064 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 23cdac │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ @@ -297354,15 +297346,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf68e0034 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xf6620034 │ │ │ │ │ │ │ │ 0023d06c : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 23d07e │ │ │ │ movs r0, #0 │ │ │ │ @@ -297381,18 +297373,18 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r9, r2 │ │ │ │ add r6, pc │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3a80 │ │ │ │ + bl 2f3ad0 │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 23d0f4 │ │ │ │ ldr r5, [pc, #76] @ (23d104 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #76] @ (23d108 ) │ │ │ │ add r5, pc │ │ │ │ add.w r5, r5, #348 @ 0x15c │ │ │ │ @@ -297401,35 +297393,35 @@ │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 23d0f4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movw r3, #1035 @ 0x40b │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldrb.w r3, [r0, #66] @ 0x42 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23d0c4 │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 45233c │ │ │ │ + bl 45238c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23d0c8 │ │ │ │ mov r0, sl │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 17f450 │ │ │ │ - bkpt 0x0062 │ │ │ │ + bkpt 0x00b2 │ │ │ │ movs r4, r4 │ │ │ │ - bvs.n 23d1ec │ │ │ │ + bvs.n 23d08c │ │ │ │ movs r7, r5 │ │ │ │ - pop {r3, r5, r6, r7} │ │ │ │ + pop {r3, r4, r5, pc} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023d10c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -297461,35 +297453,35 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ ldr r0, [pc, #100] @ (23d1cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 2efad0 │ │ │ │ + bl 2efb20 │ │ │ │ ldr r1, [pc, #96] @ (23d1d0 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f3a70 │ │ │ │ + bl 2f3ac0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23d130 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 23d194 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 45233c │ │ │ │ + bl 45238c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23d186 │ │ │ │ ldr r2, [pc, #56] @ (23d1d4 ) │ │ │ │ ldr r3, [pc, #36] @ (23d1c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -297504,15 +297496,15 @@ │ │ │ │ b.w 17f450 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbcs.w r0, r2, #11796480 @ 0xb40000 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ sbc.w r0, r0, #11796480 @ 0xb40000 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r2, #96] @ 0x60 │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xe819ffff │ │ │ │ @ instruction: 0xf4f60034 │ │ │ │ │ │ │ │ 0023d1d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -297525,15 +297517,15 @@ │ │ │ │ cbz r0, 23d24c │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ bl 23bd28 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 23d208 │ │ │ │ - bl 343130 │ │ │ │ + bl 343180 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 23d21c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -297546,15 +297538,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (23d26c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1118 @ 0x45e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -297564,25 +297556,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (23d274 ) │ │ │ │ ldr r0, [pc, #32] @ (23d278 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - bpl.n 23d278 │ │ │ │ + bpl.n 23d318 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + stmia r0!, {r1, r7} │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r2, 23d2ce │ │ │ │ + cbnz r2, 23d2e2 │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 23d220 │ │ │ │ + bpl.n 23d2c0 │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r0, 23d2cc │ │ │ │ + cbnz r0, 23d2e0 │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [sp, #856] @ 0x358 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0023d27c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -297622,33 +297614,33 @@ │ │ │ │ ldrb r3, [r4, r3] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ beq.n 23d340 │ │ │ │ ldr r0, [pc, #200] @ (23d3a8 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d38c │ │ │ │ ldr r1, [pc, #188] @ (23d3ac ) │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d384 │ │ │ │ ldr r1, [pc, #180] @ (23d3b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d384 │ │ │ │ ldr r1, [pc, #168] @ (23d3b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d384 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #156] @ (23d3b8 ) │ │ │ │ ldr r3, [pc, #128] @ (23d39c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -297667,81 +297659,81 @@ │ │ │ │ ldr r3, [pc, #120] @ (23d3bc ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #120] @ (23d3c0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r8, r3 │ │ │ │ - bl 43e0e8 │ │ │ │ + bl 43e138 │ │ │ │ ldr r1, [pc, #108] @ (23d3c4 ) │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr r1, [pc, #100] @ (23d3c8 ) │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [pc, #88] @ (23d3cc ) │ │ │ │ mov r3, r8 │ │ │ │ adds r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r2, r4 │ │ │ │ - bl 43dcec │ │ │ │ + bl 43dd3c │ │ │ │ b.n 23d316 │ │ │ │ ldr r0, [pc, #72] @ (23d3d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 23d318 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ and.w r0, r0, #11796480 @ 0xb40000 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3f40034 │ │ │ │ - ittt gt │ │ │ │ - movgt r4, r4 │ │ │ │ - ldrgt r0, [pc, #152] @ (23d444 ) │ │ │ │ - movgt r5, r6 │ │ │ │ - ldrb r0, [r3, #24] │ │ │ │ + stmia r0!, {r1, r4} │ │ │ │ + movs r4, r4 │ │ │ │ + ldr r0, [pc, #152] @ (23d444 ) │ │ │ │ + movs r5, r6 │ │ │ │ + ldrb r0, [r5, #25] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r5, #12 │ │ │ │ + lsls r4, r7, #13 │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xf3780034 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ blx r8 │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r4, [r5, #22] │ │ │ │ + ldrb r4, [r7, #23] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [sp, #768] @ 0x300 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r6, r7, #10 │ │ │ │ + lsls r6, r1, #12 │ │ │ │ movs r1, r5 │ │ │ │ - itee ne │ │ │ │ - movne r4, r4 │ │ │ │ + ittt vs │ │ │ │ + movvs r4, r4 │ │ │ │ │ │ │ │ 0023d3d4 : │ │ │ │ - pusheq {r4, r5, r6, lr} │ │ │ │ - moveq.w ip, #4096 @ 0x1000 │ │ │ │ + pushvs {r4, r5, r6, lr} │ │ │ │ + movvs.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #5 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2f003c │ │ │ │ + bl 2f008c │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 23d3fc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ lsls r3, r3, #29 │ │ │ │ it mi │ │ │ │ movmi r4, #1 │ │ │ │ bpl.n 23d410 │ │ │ │ @@ -297760,28 +297752,28 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #1189 @ 0x4a5 │ │ │ │ ldr r1, [pc, #40] @ (23d44c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bkpt 0x00b8 │ │ │ │ - movs r4, r4 │ │ │ │ - bcc.n 23d45c │ │ │ │ + it eq │ │ │ │ + moveq r4, r4 │ │ │ │ + bcc.n 23d4fc │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r6, 23d46e │ │ │ │ + cbnz r6, 23d482 │ │ │ │ movs r4, r4 │ │ │ │ mov.w r0, #1024 @ 0x400 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -297815,21 +297807,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsrs r2, r4, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r1, r7} │ │ │ │ + stmia r2!, {r1, r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #52] @ (23d504 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbz r3, 23d4e6 │ │ │ │ movs r0, #0 │ │ │ │ @@ -297881,15 +297873,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (23d5bc ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23d5aa │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23d584 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -297909,48 +297901,48 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #36] @ (23d5c0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 437f0c │ │ │ │ + b.w 437f5c │ │ │ │ ldr r3, [pc, #24] @ (23d5c4 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #24] @ (23d5c8 ) │ │ │ │ ldr r0, [pc, #24] @ (23d5cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf1360034 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 23d614 │ │ │ │ + bcc.n 23d6b4 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r0, #172 @ 0xac │ │ │ │ + cmp r0, #252 @ 0xfc │ │ │ │ movs r3, r4 │ │ │ │ - cmp r0, #194 @ 0xc2 │ │ │ │ + cmp r1, #18 │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #4] @ (23d5d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldc 0, cr0, [r6, #-204] @ 0xffffff34 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3a9cbc │ │ │ │ + bl 3a9d0c │ │ │ │ ldr r3, [pc, #40] @ (23d628 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 23d60a │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cbnz r3, 23d61c │ │ │ │ movs r0, #0 │ │ │ │ @@ -298042,23 +298034,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsrs r4, r6, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r0!, {r3, r6, r7} │ │ │ │ + stmia r1!, {r3, r4} │ │ │ │ movs r4, r4 │ │ │ │ lsrs r2, r2, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r2, r2, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 23d76c │ │ │ │ sub sp, #8 │ │ │ │ @@ -298067,61 +298059,61 @@ │ │ │ │ ldr r1, [pc, #80] @ (23d774 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #64] @ (23d778 ) │ │ │ │ ldr r1, [pc, #68] @ (23d77c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (23d780 ) │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #64] @ (23d784 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (23d788 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r3, [pc, #56] @ (23d78c ) │ │ │ │ ldr r2, [pc, #56] @ (23d790 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (23d794 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f6a00 │ │ │ │ + b.w 2f6a50 │ │ │ │ nop │ │ │ │ - bne.n 23d6dc │ │ │ │ + bcs.n 23d77c │ │ │ │ movs r7, r5 │ │ │ │ - ldr r1, [sp, #784] @ 0x310 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #624] @ 0x270 │ │ │ │ + ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ movs r2, r4 │ │ │ │ lsls r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r2] │ │ │ │ + str r4, [r7, r3] │ │ │ │ movs r6, r4 │ │ │ │ lsls r3, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ sub.w r3, r0, #48 @ 0x30 │ │ │ │ uxtb r2, r3 │ │ │ │ cmp r2, #9 │ │ │ │ bls.n 23d7c6 │ │ │ │ sub.w r3, r0, #97 @ 0x61 │ │ │ │ cmp r3, #5 │ │ │ │ @@ -298197,17 +298189,17 @@ │ │ │ │ nop │ │ │ │ mcr 0, 5, r0, cr12, cr4, {1} │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mcr 0, 4, r0, cr14, cr4, {1} │ │ │ │ - ite eq │ │ │ │ - moveq r4, r4 │ │ │ │ - stmdbne sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + itt pl │ │ │ │ + movpl r4, r4 │ │ │ │ + stmdbpl sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #348] @ (23d9d0 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r5, [pc, #348] @ (23d9d4 ) │ │ │ │ mov r8, r1 │ │ │ │ @@ -298220,66 +298212,66 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #324] @ (23d9e0 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #1036] @ 0x40c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23d948 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23d9a4 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ cmp r5, r0 │ │ │ │ beq.n 23d8c8 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f5d58 │ │ │ │ + bl 2f5da8 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr r6, [r4, #28] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 23d974 │ │ │ │ ldr r1, [pc, #272] @ (23d9e4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23d992 │ │ │ │ add.w r5, r4, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3aa1ec │ │ │ │ + bl 3aa23c │ │ │ │ cbz r0, 23d932 │ │ │ │ movs r2, #0 │ │ │ │ movs r6, #1 │ │ │ │ strd r2, r5, [sp] │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r6, [sp, #8] │ │ │ │ ldr r3, [pc, #232] @ (23d9e8 ) │ │ │ │ ldr r2, [pc, #236] @ (23d9ec ) │ │ │ │ ldr r1, [pc, #236] @ (23d9f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3aa544 │ │ │ │ + bl 3aa594 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3aa37c │ │ │ │ + bl 3aa3cc │ │ │ │ ldr r0, [pc, #220] @ (23d9f4 ) │ │ │ │ add r0, pc │ │ │ │ blx 17e970 │ │ │ │ ldr r3, [pc, #216] @ (23d9f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r3, #1044] @ 0x414 │ │ │ │ str.w r0, [r3, #1040] @ 0x410 │ │ │ │ @@ -298298,15 +298290,15 @@ │ │ │ │ ldr r4, [pc, #180] @ (23da00 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ movw r2, #907 @ 0x38b │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -298334,55 +298326,55 @@ │ │ │ │ ldr r4, [pc, #112] @ (23da18 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ movw r2, #911 @ 0x38f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - b.n 23d7e0 │ │ │ │ + b.n 23d880 │ │ │ │ movs r3, r4 │ │ │ │ - beq.n 23da8c │ │ │ │ + beq.n 23d92c │ │ │ │ movs r7, r5 │ │ │ │ mrc 0, 0, r0, cr4, cr4, {1} │ │ │ │ - bkpt 0x00fc │ │ │ │ - movs r4, r4 │ │ │ │ - lsrs r0, r6, #5 │ │ │ │ + ite mi │ │ │ │ + movmi r4, r4 │ │ │ │ + lsrpl r0, r6, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xe8340028 │ │ │ │ + stmia.w r4, {r3, r5} │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ subs r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb47ffff │ │ │ │ - negs r6, r3 │ │ │ │ + cmp r6, r5 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r6, r5, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r4, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x003e │ │ │ │ + bkpt 0x008e │ │ │ │ movs r4, r4 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mcrr2 15, 15, pc, pc, cr15 @ │ │ │ │ - bkpt 0x003e │ │ │ │ + bkpt 0x008e │ │ │ │ movs r4, r4 │ │ │ │ lsrs r6, r5, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x000e │ │ │ │ + bkpt 0x005e │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -298407,24 +298399,24 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #36] @ (23da8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - ldmia r6, {r1, r4, r5, r6} │ │ │ │ + ldmia r6, {r1, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - pop {r2, r4, pc} │ │ │ │ + pop {r2, r5, r6, pc} │ │ │ │ movs r4, r4 │ │ │ │ - b.n 23d4b4 │ │ │ │ + b.n 23d554 │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 23dac8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -298432,24 +298424,24 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #36] @ (23dad0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - ldmia r6!, {r1, r2, r3, r5} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r7, r5 │ │ │ │ - pop {r4, r6, r7} │ │ │ │ + pop {r5, pc} │ │ │ │ movs r4, r4 │ │ │ │ - b.n 23d470 │ │ │ │ + b.n 23d510 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #192] @ (23dba4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -298459,15 +298451,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r5, r1 │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #176] @ (23dbac ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #172] @ (23dbb0 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r2, #1036] @ 0x40c │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 23db4e │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ @@ -298477,41 +298469,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r1, [pc, #132] @ (23dbb4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f490c │ │ │ │ + bl 2f495c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ strb r2, [r3, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r0, #32 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 3aa6f4 │ │ │ │ + bl 3aa744 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r1, [r2, #4] │ │ │ │ cbnz r1, 23db92 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 3aa588 │ │ │ │ + bl 3aa5d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r0, 23db86 │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ blx 17e444 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -298524,27 +298516,27 @@ │ │ │ │ b.n 23db0e │ │ │ │ ldr r0, [pc, #40] @ (23dbbc ) │ │ │ │ add.w r3, r4, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #931 @ 0x3a3 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + pop {r1, r2, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5} │ │ │ │ movs r7, r5 │ │ │ │ - b.n 23d4bc │ │ │ │ + b.n 23d55c │ │ │ │ movs r3, r4 │ │ │ │ lsls r0, r1, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 23d45c │ │ │ │ + b.n 23d4fc │ │ │ │ movs r3, r4 │ │ │ │ lsls r2, r0, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + pop {r1, r3, r7} │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (23dc4c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -298555,15 +298547,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #104] @ (23dc58 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, #1036] @ 0x40c │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 23dc22 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ @@ -298584,32 +298576,32 @@ │ │ │ │ ldr r2, [pc, #56] @ (23dc5c ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #951 @ 0x3b7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cbnz r0, 23dcba │ │ │ │ + cbnz r0, 23dcce │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6} │ │ │ │ movs r7, r5 │ │ │ │ - b.n 23e38c │ │ │ │ + b.n 23e42c │ │ │ │ movs r3, r4 │ │ │ │ lsls r4, r3, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r4, 23dcce │ │ │ │ + pop {r2, r3} │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #184] @ (23dd2c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -298620,47 +298612,47 @@ │ │ │ │ add r8, pc │ │ │ │ mov r9, r2 │ │ │ │ add.w r3, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #164] @ (23dd38 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #1036] @ 0x40c │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 23dcd0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b1fac │ │ │ │ + bl 3b1ffc │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 23dcfc │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r6 │ │ │ │ blx 1805c4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 23dcc2 │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r5 │ │ │ │ str r5, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 2f3bcc │ │ │ │ + b.w 2f3c1c │ │ │ │ ldr r2, [pc, #104] @ (23dd3c ) │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #971 @ 0x3cb │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -298668,35 +298660,35 @@ │ │ │ │ ldr r2, [pc, #64] @ (23dd40 ) │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - cbnz r4, 23dd70 │ │ │ │ + cbnz r4, 23dd84 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r4, {r1, r3, r4, r6} │ │ │ │ + ldmia r4!, {r1, r3, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ - b.n 23e32c │ │ │ │ + b.n 23e3cc │ │ │ │ movs r3, r4 │ │ │ │ lsls r0, r7, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r2, 23dd8c │ │ │ │ + cbnz r2, 23dda0 │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r6, 23dd8e │ │ │ │ + cbnz r6, 23dda2 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023dd44 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -298808,25 +298800,25 @@ │ │ │ │ bne.n 23df00 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23e5ea │ │ │ │ movs r1, #0 │ │ │ │ ldr r7, [r4, #8] │ │ │ │ ldrb r6, [r5, #14] │ │ │ │ - bl 2f67e0 │ │ │ │ + bl 2f6830 │ │ │ │ ldr.w r3, [pc, #3120] @ 23eab4 │ │ │ │ ldr.w r2, [pc, #3120] @ 23eab8 │ │ │ │ ldr.w r1, [pc, #3120] @ 23eabc │ │ │ │ add r3, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23e37e │ │ │ │ cmp r6, #111 @ 0x6f │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ ite ne │ │ │ │ @@ -298881,25 +298873,25 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23e782 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23e782 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f67e0 │ │ │ │ + bl 2f6830 │ │ │ │ ldr.w r1, [pc, #2948] @ 23ead4 │ │ │ │ ldr.w r2, [pc, #2948] @ 23ead8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #2940] @ 23eadc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23e416 │ │ │ │ ldr r5, [r4, #8] │ │ │ │ ldr.w r1, [pc, #2920] @ 23eae0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ @@ -298907,30 +298899,30 @@ │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ moveq r5, #0 │ │ │ │ - bl 431044 │ │ │ │ + bl 431094 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23e6c6 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r2 │ │ │ │ - bl 431044 │ │ │ │ + bl 431094 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23e6a6 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e0404 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ bl 23d458 │ │ │ │ ldr.w r3, [pc, #2852] @ 23eae4 │ │ │ │ ldr.w r1, [pc, #2852] @ 23eae8 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r3, #1044] @ 0x414 │ │ │ │ ldr.w r0, [r3, #1048] @ 0x418 │ │ │ │ @@ -298956,15 +298948,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 23e0b8 │ │ │ │ cmp r6, #111 @ 0x6f │ │ │ │ beq.n 23e0a0 │ │ │ │ ldr.w r1, [pc, #2784] @ 23eaf0 │ │ │ │ ldrd r0, r2, [r5, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 2f0ee4 │ │ │ │ + bl 2f0f34 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 23e00e │ │ │ │ ldr.w r4, [pc, #2768] @ 23eaf4 │ │ │ │ add r4, pc │ │ │ │ str.w r8, [r4, #1052] @ 0x41c │ │ │ │ bl 23d458 │ │ │ │ @@ -298992,15 +298984,15 @@ │ │ │ │ movs r0, #4 │ │ │ │ ldr.w r9, [r5] │ │ │ │ blx 17e220 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 2f0de8 │ │ │ │ + bl 2f0e38 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ adds r6, #1 │ │ │ │ bl 1e0544 │ │ │ │ str r0, [r7, #0] │ │ │ │ @@ -299139,23 +299131,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23e744 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23e744 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23e724 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23e704 │ │ │ │ ldrd r3, r2, [sp, #96] @ 0x60 │ │ │ │ orrs r2, r3 │ │ │ │ beq.w 23e6e6 │ │ │ │ mov r0, r3 │ │ │ │ @@ -299179,15 +299171,15 @@ │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ bl 236cac │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 450784 │ │ │ │ + bl 4507d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #2228] @ 23eb50 │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ bl 23dd44 │ │ │ │ mov r0, r5 │ │ │ │ @@ -299204,23 +299196,23 @@ │ │ │ │ beq.w 23e9f2 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23e9f2 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 431338 │ │ │ │ + bl 431388 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23e9d8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 431338 │ │ │ │ + bl 431388 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23ea0c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ bcs.w 23e9c0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -299299,15 +299291,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23e688 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 431338 │ │ │ │ + bl 431388 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23e668 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp.w r3, #65536 @ 0x10000 │ │ │ │ bcs.w 23e764 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -299353,23 +299345,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23e648 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23e648 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23e628 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23e608 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ subs r3, #98 @ 0x62 │ │ │ │ cmp r3, #21 │ │ │ │ bhi.n 23e500 │ │ │ │ @@ -299653,23 +299645,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23e8da │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23e8da │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23f038 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23e8c0 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ blx 1807b8 │ │ │ │ ldr r3, [pc, #848] @ (23eb4c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -299711,15 +299703,15 @@ │ │ │ │ strd r2, r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23f3ae │ │ │ │ movs r2, #0 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ mov r1, r2 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23f2ac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ subs r3, #98 @ 0x62 │ │ │ │ cmp r3, #21 │ │ │ │ bhi.w 23f110 │ │ │ │ @@ -299787,23 +299779,23 @@ │ │ │ │ beq.w 23ecd8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23ecd8 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23ecb8 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23ea78 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 17f72c │ │ │ │ cmp r0, #2 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ @@ -299929,265 +299921,267 @@ │ │ │ │ nop │ │ │ │ stmia.w ip!, {r2, r4, r5} │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ stmia.w r6!, {r2, r4, r5} │ │ │ │ lsls r2, r0, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - rev16 r0, r1 │ │ │ │ + hlt 0x0018 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r1!, {r2, r4, r6} │ │ │ │ + ldmia r1!, {r2, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ lsls r6, r7, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - rev r6, r1 │ │ │ │ + rev16 r6, r3 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r2!, {r1, r3, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r7} │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [r0, r7] │ │ │ │ + ldrh r2, [r2, r0] │ │ │ │ movs r2, r4 │ │ │ │ - add sp, #408 @ 0x198 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ movs r4, r4 │ │ │ │ lsls r2, r2, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 23ea40 │ │ │ │ movs r4, r6 │ │ │ │ - rev r6, r0 │ │ │ │ + rev16 r6, r2 │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r2, 23eaf0 │ │ │ │ + cbnz r2, 23eb04 │ │ │ │ movs r4, r4 │ │ │ │ - rev r6, r4 │ │ │ │ + rev16 r6, r6 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r1!, {r7} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [r6, r3] │ │ │ │ + ldr r2, [r0, r5] │ │ │ │ movs r2, r4 │ │ │ │ - add r7, sp, #608 @ 0x260 │ │ │ │ + add r7, sp, #928 @ 0x3a0 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r7, #28 │ │ │ │ + asrs r2, r1, #30 │ │ │ │ movs r3, r4 │ │ │ │ lsls r6, r0, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 23e9f4 │ │ │ │ + bls.n 23ea94 │ │ │ │ movs r3, r4 │ │ │ │ b.n 23e860 │ │ │ │ movs r4, r6 │ │ │ │ adds r7, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 23e7b4 │ │ │ │ movs r4, r6 │ │ │ │ - bhi.n 23eaec │ │ │ │ + bls.n 23eb8c │ │ │ │ movs r3, r4 │ │ │ │ asrs r3, r1, #31 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23e6a8 │ │ │ │ movs r4, r6 │ │ │ │ lsls r6, r5, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb83c │ │ │ │ + @ instruction: 0xb88c │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb888 │ │ │ │ + @ instruction: 0xb8d8 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb87e │ │ │ │ + @ instruction: 0xb8ce │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb874 │ │ │ │ + @ instruction: 0xb8c4 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb892 │ │ │ │ + @ instruction: 0xb8e2 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb884 │ │ │ │ + @ instruction: 0xb8d4 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb876 │ │ │ │ + @ instruction: 0xb8c6 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 23eca4 │ │ │ │ + b.n 23ed44 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb862 │ │ │ │ + @ instruction: 0xb8b2 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r0, 23eb4c │ │ │ │ + cbz r0, 23eb60 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb846 │ │ │ │ + @ instruction: 0xb896 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 23ebf4 │ │ │ │ + b.n 23ec94 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb82a │ │ │ │ + @ instruction: 0xb87a │ │ │ │ movs r4, r4 │ │ │ │ - cbz r0, 23eb50 │ │ │ │ + cbz r0, 23eb64 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb80e │ │ │ │ + @ instruction: 0xb85e │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [sp, #144] @ 0x90 │ │ │ │ + str r6, [sp, #464] @ 0x1d0 │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb766 │ │ │ │ + @ instruction: 0xb7b6 │ │ │ │ movs r4, r4 │ │ │ │ mrc2 0, 7, r0, cr4, cr15, {1} │ │ │ │ - bvs.n 23ebc0 │ │ │ │ + bvs.n 23ea60 │ │ │ │ movs r3, r4 │ │ │ │ b.n 23f220 │ │ │ │ movs r4, r6 │ │ │ │ mrc2 0, 5, r0, cr14, cr15, {1} │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + push {r6, r7, lr} │ │ │ │ movs r4, r4 │ │ │ │ b.n 23f1d4 │ │ │ │ movs r4, r6 │ │ │ │ - bpl.n 23eb14 │ │ │ │ + bvs.n 23ebb4 │ │ │ │ movs r3, r4 │ │ │ │ b.n 23f188 │ │ │ │ movs r4, r6 │ │ │ │ mcr2 0, 3, r0, cr8, cr15, {1} │ │ │ │ - push {r1, lr} │ │ │ │ + push {r1, r4, r6, lr} │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb60e │ │ │ │ movs r4, r4 │ │ │ │ stc2l 0, cr0, [sl, #252]! @ 0xfc │ │ │ │ - push {r2, r7} │ │ │ │ + push {r2, r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ stc2 0, cr0, [r0, #-252] @ 0xffffff04 │ │ │ │ - bmi.n 23ec0c │ │ │ │ + bmi.n 23eaac │ │ │ │ movs r3, r4 │ │ │ │ - stmia r3!, {r5} │ │ │ │ + stmia r3!, {r4, r5, r6} │ │ │ │ movs r7, r5 │ │ │ │ - uxth r6, r4 │ │ │ │ + uxtb r6, r6 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r2, 23ebcc │ │ │ │ + sxth r2, r2 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ movs r7, r5 │ │ │ │ - strb r6, [r7, #25] │ │ │ │ + strb r6, [r1, #27] │ │ │ │ movs r6, r4 │ │ │ │ - cbz r6, 23ebce │ │ │ │ + cbz r6, 23ebe2 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r2!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r4, r5} │ │ │ │ movs r7, r5 │ │ │ │ - uxth r4, r4 │ │ │ │ + uxtb r4, r6 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r2, 23ebd4 │ │ │ │ + cbz r2, 23ebe8 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ movs r7, r5 │ │ │ │ - vrev64.16 d16, d18 │ │ │ │ - cbz r2, 23ebd8 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ + movs r3, r4 │ │ │ │ + cbz r2, 23ebec │ │ │ │ movs r4, r4 │ │ │ │ - stmia r2!, {r1, r5, r7} │ │ │ │ + stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - vaddl.u16 q8, d4, d18 │ │ │ │ - cbz r2, 23ebdc │ │ │ │ movs r4, r4 │ │ │ │ - stmia r2!, {r1, r7} │ │ │ │ + movs r3, r4 │ │ │ │ + cbz r2, 23ebf0 │ │ │ │ + movs r4, r4 │ │ │ │ + stmia r2!, {r1, r4, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - cbz r0, 23ec24 │ │ │ │ + cbz r0, 23ec38 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r2, 23ebe0 │ │ │ │ + cbz r2, 23ebf4 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ - vaddl.u16 q0, d0, d18 │ │ │ │ - cbz r0, 23ebe4 │ │ │ │ + vaddl.u32 q8, d0, d18 │ │ │ │ + cbz r0, 23ebf8 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r2!, {r6} │ │ │ │ + stmia r2!, {r4, r7} │ │ │ │ movs r7, r5 │ │ │ │ - sxth r2, r0 │ │ │ │ + sxtb r2, r2 │ │ │ │ movs r4, r4 │ │ │ │ - sub sp, #392 @ 0x188 │ │ │ │ + cbz r2, 23ebfc │ │ │ │ movs r4, r4 │ │ │ │ - stmia r2!, {r2, r5} │ │ │ │ + stmia r2!, {r2, r4, r5, r6} │ │ │ │ movs r7, r5 │ │ │ │ - uxtb r2, r0 │ │ │ │ + cbz r2, 23ec3c │ │ │ │ movs r4, r4 │ │ │ │ - sub sp, #272 @ 0x110 │ │ │ │ + cbz r4, 23ec00 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r2!, {r2} │ │ │ │ + stmia r2!, {r2, r4, r6} │ │ │ │ movs r7, r5 │ │ │ │ - uxth r2, r4 │ │ │ │ + uxtb r2, r6 │ │ │ │ movs r4, r4 │ │ │ │ - sub sp, #144 @ 0x90 │ │ │ │ + sub sp, #464 @ 0x1d0 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5} │ │ │ │ movs r7, r5 │ │ │ │ - push {r4, r5, r6, r7} │ │ │ │ + push {r6, lr} │ │ │ │ movs r5, r4 │ │ │ │ - sub sp, #24 │ │ │ │ + sub sp, #344 @ 0x158 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4} │ │ │ │ movs r7, r5 │ │ │ │ - cdp2 0, 15, cr0, cr8, cr2, {1} │ │ │ │ - add sp, #408 @ 0x198 │ │ │ │ + vhadd.u8 d16, d8, d18 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r1!, {r1, r2, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - cdp2 0, 13, cr0, cr8, cr2, {1} │ │ │ │ - add sp, #280 @ 0x118 │ │ │ │ + vhadd.u32 d0, d8, d18 │ │ │ │ + sub sp, #88 @ 0x58 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r1!, {r1, r2, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - sxtb r4, r0 │ │ │ │ + uxth r4, r2 │ │ │ │ movs r4, r4 │ │ │ │ - add sp, #152 @ 0x98 │ │ │ │ + add sp, #472 @ 0x1d8 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r1!, {r3, r5, r6} │ │ │ │ + stmia r1!, {r3, r4, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ - sxth r6, r7 │ │ │ │ + uxth r6, r1 │ │ │ │ movs r4, r4 │ │ │ │ - add sp, #32 │ │ │ │ + add sp, #352 @ 0x160 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r1!, {r2, r6} │ │ │ │ + stmia r1!, {r2, r4, r7} │ │ │ │ movs r7, r5 │ │ │ │ - cbz r2, 23ec78 │ │ │ │ + sxth r2, r0 │ │ │ │ movs r4, r4 │ │ │ │ - add r7, sp, #920 @ 0x398 │ │ │ │ + add sp, #216 @ 0xd8 │ │ │ │ movs r4, r4 │ │ │ │ - sxtb r4, r5 │ │ │ │ + uxth r4, r7 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r4, 23ec8e │ │ │ │ + sxth r4, r5 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ + stmia r0!, {r2, r3, r4, r6} │ │ │ │ movs r7, r5 │ │ │ │ - ldc2 0, cr0, [lr, #-136]! @ 0xffffff78 │ │ │ │ - add r6, sp, #696 @ 0x2b8 │ │ │ │ + stc2 0, cr0, [lr, #136] @ 0x88 │ │ │ │ + add r6, sp, #1016 @ 0x3f8 │ │ │ │ movs r4, r4 │ │ │ │ - itee │ │ │ │ - mov r7, r5 │ │ │ │ - subal sp, #192 @ 0xc0 │ │ │ │ - moval r4, r4 │ │ │ │ - add r6, sp, #592 @ 0x250 │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ + movs r7, r5 │ │ │ │ + cbz r0, 23ec6c │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r7, #31] │ │ │ │ - movs r7, r4 │ │ │ │ - itee ne │ │ │ │ - movne r7, r5 │ │ │ │ - addeq r7, sp, #928 @ 0x3a0 │ │ │ │ - moveq r4, r4 │ │ │ │ - add r5, sp, #712 @ 0x2c8 │ │ │ │ + add r6, sp, #912 @ 0x390 │ │ │ │ movs r4, r4 │ │ │ │ - bkpt 0x00f4 │ │ │ │ - movs r7, r5 │ │ │ │ - stc2 0, cr0, [r6], #-136 @ 0xffffff78 │ │ │ │ - add r5, sp, #600 @ 0x258 │ │ │ │ + strh r4, [r1, #2] │ │ │ │ + movs r7, r4 │ │ │ │ + ittt vs │ │ │ │ + movvs r7, r5 │ │ │ │ + addvs sp, #224 @ 0xe0 │ │ │ │ + movvs r4, r4 │ │ │ │ + add r6, sp, #8 │ │ │ │ movs r4, r4 │ │ │ │ - bkpt 0x00da │ │ │ │ - movs r7, r5 │ │ │ │ - add r7, sp, #608 @ 0x260 │ │ │ │ + itt mi │ │ │ │ + movmi r7, r5 │ │ │ │ + ldc2lmi 0, cr0, [r6], #-136 @ 0xffffff78 │ │ │ │ + add r5, sp, #920 @ 0x398 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #496 @ 0x1f0 │ │ │ │ + itet cs │ │ │ │ + movcs r7, r5 │ │ │ │ + addcc r7, sp, #928 @ 0x3a0 │ │ │ │ + movcs r4, r4 │ │ │ │ + add r5, sp, #816 @ 0x330 │ │ │ │ movs r4, r4 │ │ │ │ - bkpt 0x00c0 │ │ │ │ + yield │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xfbf20022 │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + mcrr2 0, 2, r0, r2, cr2 │ │ │ │ + add r5, sp, #712 @ 0x2c8 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ - add r7, sp, #872 @ 0x368 │ │ │ │ + add sp, #168 @ 0xa8 │ │ │ │ movs r4, r4 │ │ │ │ - bkpt 0x0054 │ │ │ │ + bkpt 0x00a4 │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xfb860022 │ │ │ │ - add r4, sp, #984 @ 0x3d8 │ │ │ │ + @ instruction: 0xfbd60022 │ │ │ │ + add r5, sp, #280 @ 0x118 │ │ │ │ movs r4, r4 │ │ │ │ ldr.w r3, [pc, #1868] @ 23f408 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r2, [pc, #1868] @ 23f40c │ │ │ │ ldr.w r1, [pc, #1868] @ 23f410 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -300227,31 +300221,31 @@ │ │ │ │ beq.n 23ee1c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23ee1c │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23edfc │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r7 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23eddc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 431338 │ │ │ │ + bl 431388 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 23edbc │ │ │ │ ldrd r0, r3, [sp, #104] @ 0x68 │ │ │ │ orrs r3, r0 │ │ │ │ beq.n 23edae │ │ │ │ blx 1807b8 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ @@ -300344,23 +300338,23 @@ │ │ │ │ beq.n 23ef68 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23ef68 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23ef48 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 4314ec │ │ │ │ + bl 43153c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23ef28 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ blx 17f72c │ │ │ │ cmp r0, #2 │ │ │ │ @@ -300480,19 +300474,19 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #112] @ 0x70 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 23f4f4 │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 431414 │ │ │ │ + bl 431464 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23f4da │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ - bl 44bb80 │ │ │ │ + bl 44bbd0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r4 │ │ │ │ beq.w 23f4d4 │ │ │ │ @@ -300833,106 +300827,106 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4} │ │ │ │ + pop {r1, r5, r6} │ │ │ │ movs r7, r5 │ │ │ │ - vst4.8 {d16-d19}, [r4 :128], r2 │ │ │ │ - add r2, sp, #712 @ 0x2c8 │ │ │ │ + ldrsb.w r0, [r4, #34] @ 0x22 │ │ │ │ + add r3, sp, #8 │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r6, 23f492 │ │ │ │ + pop {r1, r2, r3, r4, r5} │ │ │ │ movs r7, r5 │ │ │ │ - add r5, sp, #224 @ 0xe0 │ │ │ │ + add r5, sp, #544 @ 0x220 │ │ │ │ movs r4, r4 │ │ │ │ - add r2, sp, #576 @ 0x240 │ │ │ │ + add r2, sp, #896 @ 0x380 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #408 @ 0x198 │ │ │ │ + add r5, sp, #728 @ 0x2d8 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3, r4, r7} │ │ │ │ + ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r6, 23f472 │ │ │ │ + cbnz r6, 23f486 │ │ │ │ movs r7, r5 │ │ │ │ - str.w r0, [r0, r2, lsl #2] │ │ │ │ - add r1, sp, #696 @ 0x2b8 │ │ │ │ + ldrb.w r0, [r0, #34] @ 0x22 │ │ │ │ + add r1, sp, #1016 @ 0x3f8 │ │ │ │ movs r4, r4 │ │ │ │ - revsh r2, r5 │ │ │ │ + cbnz r2, 23f48a │ │ │ │ movs r7, r5 │ │ │ │ - ldrb.w r0, [ip, r2, lsl #2] │ │ │ │ - add r1, sp, #560 @ 0x230 │ │ │ │ + str??.w r0, [ip, r2, lsl #2] │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ movs r4, r4 │ │ │ │ - revsh r6, r1 │ │ │ │ + cbnz r6, 23f48e │ │ │ │ movs r7, r5 │ │ │ │ - strb.w r0, [r0, r2, lsl #2] │ │ │ │ - add r1, sp, #440 @ 0x1b8 │ │ │ │ + ldr.w r0, [r0, r2, lsl #2] │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ movs r4, r4 │ │ │ │ - hlt 0x002a │ │ │ │ + revsh r2, r7 │ │ │ │ movs r7, r5 │ │ │ │ - add r3, sp, #976 @ 0x3d0 │ │ │ │ + add r4, sp, #272 @ 0x110 │ │ │ │ movs r4, r4 │ │ │ │ - add r1, sp, #304 @ 0x130 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ movs r4, r4 │ │ │ │ - add r4, sp, #168 @ 0xa8 │ │ │ │ + add r4, sp, #488 @ 0x1e8 │ │ │ │ movs r4, r4 │ │ │ │ - add r0, sp, #552 @ 0x228 │ │ │ │ + add r0, sp, #872 @ 0x368 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r2, {r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r2, r3, r7} │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r6, 23f496 │ │ │ │ + cbnz r6, 23f4aa │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xf6d00022 │ │ │ │ - add r0, sp, #256 @ 0x100 │ │ │ │ + @ instruction: 0xf7200022 │ │ │ │ + add r0, sp, #576 @ 0x240 │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r2, 23f49c │ │ │ │ + cbnz r2, 23f4b0 │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xf6b40022 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ + @ instruction: 0xf7040022 │ │ │ │ + add r0, sp, #456 @ 0x1c8 │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r6, 23f49e │ │ │ │ + cbnz r6, 23f4b2 │ │ │ │ movs r7, r5 │ │ │ │ - add r2, sp, #672 @ 0x2a0 │ │ │ │ + add r2, sp, #992 @ 0x3e0 │ │ │ │ movs r4, r4 │ │ │ │ - add r0, sp, #0 │ │ │ │ + add r0, sp, #320 @ 0x140 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r7, #2 │ │ │ │ + lsrs r6, r1, #4 │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xf26e003f │ │ │ │ - add r2, sp, #880 @ 0x370 │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ movs r4, r4 │ │ │ │ - add r3, sp, #592 @ 0x250 │ │ │ │ + add r3, sp, #912 @ 0x390 │ │ │ │ movs r4, r4 │ │ │ │ - add r3, sp, #312 @ 0x138 │ │ │ │ + add r3, sp, #632 @ 0x278 │ │ │ │ movs r4, r4 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r0, sp, #536 @ 0x218 │ │ │ │ movs r4, r4 │ │ │ │ - add r3, sp, #8 │ │ │ │ + add r3, sp, #328 @ 0x148 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb892 │ │ │ │ + @ instruction: 0xb8e2 │ │ │ │ movs r7, r5 │ │ │ │ - rsb r0, r4, #10616832 @ 0xa20000 │ │ │ │ - add r7, pc, #200 @ (adr r7, 23f580 ) │ │ │ │ + @ instruction: 0xf6140022 │ │ │ │ + add r7, pc, #520 @ (adr r7, 23f6c0 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r0, sp, #896 @ 0x380 │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb620 │ │ │ │ + cpsid │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xf3520022 │ │ │ │ - add r4, pc, #776 @ (adr r4, 23f7d0 ) │ │ │ │ + @ instruction: 0xf3a20022 │ │ │ │ + add r5, pc, #72 @ (adr r5, 23f510 ) │ │ │ │ movs r4, r4 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + push {r2, r4, r5, r6, lr} │ │ │ │ movs r7, r5 │ │ │ │ - add r4, pc, #920 @ (adr r4, 23f868 ) │ │ │ │ + add r5, pc, #216 @ (adr r5, 23f5a8 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #784 @ (adr r3, 23f7e4 ) │ │ │ │ + add r4, pc, #80 @ (adr r4, 23f524 ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r2, [pc, #428] @ (23f684 ) │ │ │ │ add r2, pc │ │ │ │ b.n 23f024 │ │ │ │ ldr r3, [pc, #428] @ (23f688 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #428] @ (23f68c ) │ │ │ │ @@ -300987,20 +300981,20 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ cbz r0, 23f590 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ cbz r1, 23f590 │ │ │ │ add r2, sp, #112 @ 0x70 │ │ │ │ - bl 437660 │ │ │ │ + bl 4376b0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 23f582 │ │ │ │ beq.n 23f574 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr r1, [pc, #316] @ (23f6b4 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ bl 23dd44 │ │ │ │ b.w 23dfd4 │ │ │ │ ldr r1, [pc, #308] @ (23f6b8 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -301015,33 +301009,33 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ movs r0, #1 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f666 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 431414 │ │ │ │ + bl 431464 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23f64c │ │ │ │ ldrd r3, r1, [sp, #112] @ 0x70 │ │ │ │ adds r0, r5, r3 │ │ │ │ adc.w r1, r1, r7 │ │ │ │ - bl 44bb80 │ │ │ │ + bl 44bbd0 │ │ │ │ cmp r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ sbcs r7, r1 │ │ │ │ bge.n 23f622 │ │ │ │ ldr r1, [pc, #220] @ (23f6c8 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -301091,72 +301085,72 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #1 │ │ │ │ - bl 44b7b8 │ │ │ │ + bl 44b808 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [sp, #112] @ 0x70 │ │ │ │ bge.n 23f5d0 │ │ │ │ ldr r0, [pc, #112] @ (23f6ec ) │ │ │ │ add r0, pc │ │ │ │ bl 23da1c │ │ │ │ b.w 23dfd4 │ │ │ │ - udf #94 @ 0x5e │ │ │ │ + udf #174 @ 0xae │ │ │ │ movs r2, r4 │ │ │ │ - cbz r6, 23f708 │ │ │ │ + push {r1, r2, r6} │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xf1280022 │ │ │ │ - add r2, pc, #600 @ (adr r2, 23f8ec ) │ │ │ │ + sbcs.w r0, r8, #34 @ 0x22 │ │ │ │ + add r2, pc, #920 @ (adr r2, 23fa2c ) │ │ │ │ movs r4, r4 │ │ │ │ - cbz r6, 23f70e │ │ │ │ + push {r1, r2, r3, r5} │ │ │ │ movs r7, r5 │ │ │ │ - add r3, pc, #640 @ (adr r3, 23f91c ) │ │ │ │ + add r3, pc, #960 @ (adr r3, 23fa5c ) │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #504 @ (adr r2, 23f898 ) │ │ │ │ + add r2, pc, #824 @ (adr r2, 23f9d8 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #288 @ (adr r6, 23f7c4 ) │ │ │ │ + add r6, pc, #608 @ (adr r6, 23f904 ) │ │ │ │ movs r4, r4 │ │ │ │ ldcl 0, cr0, [r2], #252 @ 0xfc │ │ │ │ bne.n 23f770 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #968 @ (adr r5, 23fa7c ) │ │ │ │ + add r6, pc, #264 @ (adr r6, 23f7bc ) │ │ │ │ movs r4, r4 │ │ │ │ - add r5, pc, #656 @ (adr r5, 23f948 ) │ │ │ │ + add r5, pc, #976 @ (adr r5, 23fa88 ) │ │ │ │ movs r4, r4 │ │ │ │ - stmia r3!, {r1, r2, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4} │ │ │ │ movs r3, r4 │ │ │ │ - cbz r4, 23f70e │ │ │ │ + cbz r4, 23f722 │ │ │ │ movs r7, r5 │ │ │ │ - add r3, pc, #1000 @ (adr r3, 23faac ) │ │ │ │ + add r4, pc, #296 @ (adr r4, 23f7ec ) │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #888 @ (adr r1, 23fa40 ) │ │ │ │ + add r2, pc, #184 @ (adr r2, 23f780 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r5, pc, #16 @ (adr r5, 23f6dc ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 23f81c ) │ │ │ │ movs r4, r4 │ │ │ │ beq.n 23f5f8 │ │ │ │ movs r4, r6 │ │ │ │ - add r4, pc, #400 @ (adr r4, 23f864 ) │ │ │ │ + add r4, pc, #720 @ (adr r4, 23f9a4 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r4, pc, #856 @ (adr r4, 23fa30 ) │ │ │ │ + add r5, pc, #152 @ (adr r5, 23f770 ) │ │ │ │ movs r4, r4 │ │ │ │ beq.n 23f79c │ │ │ │ movs r4, r6 │ │ │ │ - add r4, pc, #224 @ (adr r4, 23f7c0 ) │ │ │ │ + add r4, pc, #544 @ (adr r4, 23f900 ) │ │ │ │ movs r4, r4 │ │ │ │ - uxth r0, r0 │ │ │ │ + uxtb r0, r2 │ │ │ │ movs r7, r5 │ │ │ │ - vext.8 d0, d2, d18, #0 │ │ │ │ - add r1, pc, #136 @ (adr r1, 23f774 ) │ │ │ │ + and.w r0, r2, #34 @ 0x22 │ │ │ │ + add r1, pc, #456 @ (adr r1, 23f8b4 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r4, pc, #120 @ (adr r4, 23f768 ) │ │ │ │ + add r4, pc, #440 @ (adr r4, 23f8a8 ) │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r9, [pc, #100] @ 23f768 │ │ │ │ mov r8, r0 │ │ │ │ @@ -301195,15 +301189,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r4, #8] │ │ │ │ + strb r0, [r6, #9] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #180] @ (23f830 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -301288,15 +301282,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 2f0c5c │ │ │ │ + bl 2f0cac │ │ │ │ ldr r0, [pc, #68] @ (23f89c ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r1, r0, r3, lsl #2 │ │ │ │ ldr r4, [r1, #12] │ │ │ │ cmp r4, r2 │ │ │ │ @@ -301320,19 +301314,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0xe9b4003f │ │ │ │ - asrs r2, r3, #16 │ │ │ │ + asrs r2, r5, #17 │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #952 @ (adr r2, 23fc60 ) │ │ │ │ + add r3, pc, #248 @ (adr r3, 23f9a0 ) │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r3, #16 │ │ │ │ + asrs r4, r5, #17 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0023f8ac : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -301353,19 +301347,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (23f8f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldrd r0, r0, [r0, #-252] @ 0xfc │ │ │ │ - add r7, sp, #992 @ 0x3e0 │ │ │ │ + add sp, #288 @ 0x120 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [sp, #632] @ 0x278 │ │ │ │ + ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #552 @ (adr r2, 23fb24 ) │ │ │ │ + add r2, pc, #872 @ (adr r2, 23fc64 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023f8fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -301392,63 +301386,63 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 3b2484 │ │ │ │ + bl 3b24d4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f9ee │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r3, [pc, #212] @ (23fa2c ) │ │ │ │ ldr r1, [pc, #212] @ (23fa30 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r7, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4e1c │ │ │ │ mov r2, r9 │ │ │ │ cbz r2, 23f978 │ │ │ │ ldr r1, [pc, #196] @ (23fa34 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f4dcc │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2f4e1c │ │ │ │ + bl 2efacc │ │ │ │ ldr r1, [pc, #184] @ (23fa38 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f5ca0 │ │ │ │ + bl 2f5cf0 │ │ │ │ ldr r1, [pc, #180] @ (23fa3c ) │ │ │ │ ldr r2, [pc, #180] @ (23fa40 ) │ │ │ │ movw r3, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #172] @ (23fa44 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f725c │ │ │ │ + bl 2f72ac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 23f9b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3240 │ │ │ │ + bl 2f3290 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #128] @ (23fa48 ) │ │ │ │ ldr r3, [pc, #88] @ (23fa20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -301468,50 +301462,50 @@ │ │ │ │ ldr r1, [pc, #92] @ (23fa54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #830 @ 0x33e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 23f9c4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldmia r5!, {r7} │ │ │ │ movs r4, r6 │ │ │ │ ldmia r5, {r2, r4, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #154 @ 0x9a │ │ │ │ + cmp r6, #234 @ 0xea │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #456 @ (adr r0, 23fc00 ) │ │ │ │ + add r0, pc, #776 @ (adr r0, 23fd40 ) │ │ │ │ movs r5, r4 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r6!, {r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #616 @ 0x268 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r6, [sp, #224] @ 0xe0 │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r5, #28] │ │ │ │ + strb r6, [r7, #29] │ │ │ │ movs r2, r4 │ │ │ │ ldmia r4!, {r2, r3, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - add r6, sp, #904 @ 0x388 │ │ │ │ + add r7, sp, #200 @ 0xc8 │ │ │ │ movs r7, r5 │ │ │ │ - add r1, pc, #560 @ (adr r1, 23fc84 ) │ │ │ │ + add r1, pc, #880 @ (adr r1, 23fdc4 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldr r5, [sp, #832] @ 0x340 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023fa58 : │ │ │ │ ldr r3, [pc, #16] @ (23fa6c ) │ │ │ │ add r3, pc │ │ │ │ str.w r0, [r3, #1044] @ 0x414 │ │ │ │ str.w r1, [r3, #1048] @ 0x418 │ │ │ │ @@ -301654,18 +301648,18 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ add r3, pc, #184 @ (adr r3, 23fc78 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ cmp r4, #1 │ │ │ │ mov ip, r1 │ │ │ │ beq.n 23fbdc │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 23fc2c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23fc5c │ │ │ │ @@ -301745,17 +301739,17 @@ │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, lr, pc, rrx │ │ │ │ ldmia r2, {r1, r2, r3, r7} │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r1, #5 │ │ │ │ movs r5, r6 │ │ │ │ - add r5, sp, #208 @ 0xd0 │ │ │ │ + add r5, sp, #528 @ 0x210 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r7, [sp, #288] @ 0x120 │ │ │ │ + ldr r7, [sp, #608] @ 0x260 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0023fca0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -301770,22 +301764,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov.w r2, #0 │ │ │ │ beq.n 23fd2a │ │ │ │ bics.w r3, r3, #2 │ │ │ │ bne.n 23fd5c │ │ │ │ - bl 430fa0 │ │ │ │ + bl 430ff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ movs r0, #2 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ add r3, pc, #128 @ (adr r3, 23fd60 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr r2, [pc, #136] @ (23fd74 ) │ │ │ │ mov r3, r1 │ │ │ │ add r2, pc │ │ │ │ ldr r2, [r2, #16] │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 23fd00 │ │ │ │ ldr r3, [pc, #128] @ (23fd78 ) │ │ │ │ @@ -301857,41 +301851,41 @@ │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ str r6, [r4, #0] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ add r3, pc, #524 @ (adr r3, 23ffc0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ add r3, pc, #504 @ (adr r3, 23ffc0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr r1, [pc, #512] @ (23ffd4 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ cbz r0, 23fdee │ │ │ │ ldr r1, [pc, #504] @ (23ffd8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23fe88 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #492] @ (23ffdc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 23fe26 │ │ │ │ ldr r1, [pc, #480] @ (23ffe0 ) │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23fe7e │ │ │ │ @@ -301906,15 +301900,15 @@ │ │ │ │ bne.w 23ff58 │ │ │ │ ldr r3, [pc, #448] @ (23ffe4 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r1, [pc, #448] @ (23ffe8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 23fe52 │ │ │ │ ldr r5, [pc, #436] @ (23ffec ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -301990,15 +301984,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #24 │ │ │ │ subw r2, r2, #1900 @ 0x76c │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 430fa0 │ │ │ │ + bl 430ff0 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 23ffa4 │ │ │ │ ldr r3, [pc, #256] @ (240008 ) │ │ │ │ ldr r4, [pc, #256] @ (24000c ) │ │ │ │ add r3, pc │ │ │ │ @@ -302012,17 +302006,17 @@ │ │ │ │ ldr r4, [pc, #244] @ (240010 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #244] @ (240014 ) │ │ │ │ mov r2, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f313c │ │ │ │ + bl 2f318c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f37a4 │ │ │ │ + bl 2f37f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23fe52 │ │ │ │ ldr r2, [pc, #224] @ (240018 ) │ │ │ │ ldr r3, [pc, #144] @ (23ffcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -302030,24 +302024,24 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 23ffa0 │ │ │ │ ldr r0, [pc, #208] @ (24001c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #72 @ 0x48 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 43bbb0 │ │ │ │ + b.w 43bc00 │ │ │ │ cmp r3, #118 @ 0x76 │ │ │ │ bne.n 23ff62 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #109 @ 0x6d │ │ │ │ beq.n 23ff80 │ │ │ │ ldr r0, [pc, #188] @ (240020 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r0, [pc, #176] @ (240024 ) │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #16] │ │ │ │ add r0, pc │ │ │ │ bl 287a60 │ │ │ │ @@ -302059,85 +302053,85 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 23fe26 │ │ │ │ ldr r0, [pc, #152] @ (24002c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #136] @ (240030 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [pc, #132] @ (240034 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43b75c │ │ │ │ + bl 43b7ac │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldmia.w ip, {r0, r1, r2, r3, r4, r5} │ │ │ │ - ldrb r2, [r2, #19] │ │ │ │ + ldrb r2, [r4, #20] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r5, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #184] @ 0xb8 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, #70 @ 0x46 │ │ │ │ + subs r2, #150 @ 0x96 │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r3, #48] @ 0x30 │ │ │ │ + strh r6, [r5, #50] @ 0x32 │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xe81a003f │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #232] @ 0xe8 │ │ │ │ + ldr r6, [sp, #552] @ 0x228 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ movs r0, r5 │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ movs r4, r6 │ │ │ │ b.n 23ff70 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r5, [sp, #544] @ 0x220 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r5, [sp, #544] @ 0x220 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ movs r4, r4 │ │ │ │ b.n 23fe70 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r6, #1 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #328] @ 0x148 │ │ │ │ + ldr r5, [sp, #648] @ 0x288 │ │ │ │ movs r4, r4 │ │ │ │ stmia r7!, {r1, r3, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r5, [sp, #248] @ 0xf8 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [sp, #352] @ 0x160 │ │ │ │ + ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ movs r4, r4 │ │ │ │ b.n 23fd90 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #768] @ 0x300 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [sp, #376] @ 0x178 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00240038 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -302196,76 +302190,76 @@ │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2400f6 │ │ │ │ ldr r2, [pc, #80] @ (24011c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (240120 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2400e0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ cmp r1, #4 │ │ │ │ bne.n 2400fc │ │ │ │ ldr r1, [pc, #64] @ (240124 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 408d48 │ │ │ │ + b.w 408d98 │ │ │ │ ldr r2, [pc, #48] @ (240128 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2400cc │ │ │ │ ldr r3, [pc, #44] @ (24012c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #36] @ (240130 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 2400e0 │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ble.n 2401fc │ │ │ │ + ble.n 24009c │ │ │ │ movs r1, r5 │ │ │ │ - ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r4, [sp, #304] @ 0x130 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia.w r4, {r1, r3, r5} │ │ │ │ - lsls r4, r5, #23 │ │ │ │ + strd r0, r0, [r4], #168 @ 0xa8 │ │ │ │ + lsls r4, r7, #24 │ │ │ │ movs r7, r4 │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r5, r7, lr} │ │ │ │ + push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00240134 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #124] @ (2401c4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #124] @ (2401c8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ mov r4, r0 │ │ │ │ bl 2b7cd8 │ │ │ │ ldr r1, [pc, #112] @ (2401cc ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f4560 │ │ │ │ + bl 2f45b0 │ │ │ │ cbz r0, 2401b2 │ │ │ │ cbz r4, 24019a │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ beq.n 24018e │ │ │ │ ldr r1, [pc, #96] @ (2401d0 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -302275,15 +302269,15 @@ │ │ │ │ cbz r0, 24019c │ │ │ │ ldr r1, [pc, #84] @ (2401d4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3b50f8 │ │ │ │ + b.w 3b5148 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #110 @ 0x6e │ │ │ │ bne.n 24016e │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24016e │ │ │ │ movs r2, #1 │ │ │ │ @@ -302291,37 +302285,37 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #56] @ (2401dc ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f4efc │ │ │ │ + b.w 2f4f4c │ │ │ │ ldr r1, [pc, #44] @ (2401e0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3b50f8 │ │ │ │ + b.w 3b5148 │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #60] @ 0x3c │ │ │ │ + ldr r4, [r7, #64] @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ stmia r5!, {r1, r3, r4, r5} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r3, [sp, #824] @ 0x338 │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [sp, #392] @ 0x188 │ │ │ │ + str r4, [sp, #712] @ 0x2c8 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [sp, #552] @ 0x228 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #536] @ 0x218 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002401e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -302337,25 +302331,25 @@ │ │ │ │ ldr r4, [pc, #136] @ (240290 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 17fbf4 │ │ │ │ ldr r2, [pc, #112] @ (240294 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 425b18 │ │ │ │ + bl 425b68 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 17e524 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbz r1, 24026e │ │ │ │ mov r0, r5 │ │ │ │ bl 26e570 │ │ │ │ @@ -302385,15 +302379,15 @@ │ │ │ │ b.n 240246 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r3, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #190 @ 0xbe │ │ │ │ + movs r2, #14 │ │ │ │ movs r6, r4 │ │ │ │ stmia r4!, {r1, r3, r7} │ │ │ │ movs r4, r6 │ │ │ │ adds r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r3, r6} │ │ │ │ movs r4, r6 │ │ │ │ @@ -302417,26 +302411,26 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ ldr r3, [pc, #52] @ (24030c ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 45233c │ │ │ │ + bl 45238c │ │ │ │ cmp r4, #7 │ │ │ │ bne.n 2402dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -302458,25 +302452,25 @@ │ │ │ │ movw r1, #923 @ 0x39b │ │ │ │ ldr r0, [pc, #40] @ (240358 ) │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldr r0, [pc, #36] @ (24035c ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 222040 │ │ │ │ ldr r0, [pc, #20] @ (240360 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 43cc00 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ + b.w 43cc50 │ │ │ │ + ldr r2, [sp, #392] @ 0x188 │ │ │ │ movs r4, r4 │ │ │ │ b.n 2409a0 │ │ │ │ movs r7, r7 │ │ │ │ b.n 24097c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00240364 : │ │ │ │ @@ -302532,19 +302526,19 @@ │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r2} │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 240938 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, pc, #912 @ (adr r5, 240774 ) │ │ │ │ + add r6, pc, #208 @ (adr r6, 2404b4 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [sp, #544] @ 0x220 │ │ │ │ + ldr r1, [sp, #864] @ 0x360 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002403ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -302558,19 +302552,19 @@ │ │ │ │ ldr r3, [pc, #180] @ (2404c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ mov r6, r3 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r1 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #156] @ (2404c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24045e │ │ │ │ ldr r2, [pc, #152] @ (2404c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -302603,27 +302597,27 @@ │ │ │ │ bpl.n 24042e │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #96] @ (2404d8 ) │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24042e │ │ │ │ mov r0, r6 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ (2404dc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ blx 180258 │ │ │ │ ldr r3, [pc, #56] @ (2404e0 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #56] @ (2404e4 ) │ │ │ │ ldr r0, [pc, #60] @ (2404e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -302642,23 +302636,23 @@ │ │ │ │ movs r5, r6 │ │ │ │ b.n 24090c │ │ │ │ movs r7, r7 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [sp, #400] @ 0x190 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, pc, #0 @ (adr r5, 2404e4 ) │ │ │ │ + add r5, pc, #320 @ (adr r5, 240624 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002404ec : │ │ │ │ ldr r3, [pc, #8] @ (2404f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -302741,15 +302735,15 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [r4, #0] │ │ │ │ movs r2, #16 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov.w r2, #282 @ 0x11a │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #15 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -302761,15 +302755,15 @@ │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r4} │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 240774 │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r5, #23 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 002405e4 : │ │ │ │ ldr r3, [pc, #24] @ (240600 ) │ │ │ │ ldr r2, [pc, #28] @ (240604 ) │ │ │ │ @@ -302785,15 +302779,15 @@ │ │ │ │ bx r3 │ │ │ │ stmia r0!, {r2, r3, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2406d0 │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #288] @ 0x120 │ │ │ │ + str r7, [sp, #608] @ 0x260 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00240610 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -302802,22 +302796,22 @@ │ │ │ │ ldr r3, [pc, #32] @ (240648 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #32] @ (24064c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w r0, [ip, #4] │ │ │ │ add.w r0, r3, #260 @ 0x104 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 4485e8 │ │ │ │ + b.w 448638 │ │ │ │ asrs r0, r4, #21 │ │ │ │ movs r5, r6 │ │ │ │ b.n 2406a4 │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #392] @ 0x188 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00240650 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -302949,15 +302943,15 @@ │ │ │ │ ldr r3, [pc, #268] @ (240890 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r2, [pc, #252] @ (240894 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 240868 │ │ │ │ cbz r6, 2407f0 │ │ │ │ ldr r3, [pc, #244] @ (240898 ) │ │ │ │ @@ -303069,15 +303063,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24079e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (2408b0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24079e │ │ │ │ itee eq │ │ │ │ moveq r4, r6 │ │ │ │ addne r0, #244 @ 0xf4 │ │ │ │ movne r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -303089,15 +303083,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #464] @ 0x1d0 │ │ │ │ + str r5, [sp, #784] @ 0x310 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002408b4 : │ │ │ │ ldr r3, [pc, #8] @ (2408c0 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r0, [r3, #288] @ 0x120 │ │ │ │ movs r3, #0 │ │ │ │ @@ -303134,25 +303128,25 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24096e │ │ │ │ mov r5, r3 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #192] @ (2409cc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #192] @ (2409d0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #188] @ (2409d4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2218cc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r4, #10 │ │ │ │ beq.n 240992 │ │ │ │ cbz r0, 24097c │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ @@ -303166,15 +303160,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 240952 │ │ │ │ cmp r4, #5 │ │ │ │ mov r1, r4 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ - bl 40a5bc │ │ │ │ + bl 40a60c │ │ │ │ bl 221a5c │ │ │ │ cbnz r0, 240982 │ │ │ │ ldr r3, [pc, #124] @ (2409d8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #6 │ │ │ │ bne.n 2409ac │ │ │ │ @@ -303215,27 +303209,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r3, r4, r7, pc} │ │ │ │ movs r4, r6 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #624 @ (adr r0, 240c40 ) │ │ │ │ + add r0, pc, #944 @ (adr r0, 240d80 ) │ │ │ │ movs r7, r5 │ │ │ │ - cmp r7, #12 │ │ │ │ + cmp r7, #92 @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ - adds r4, #162 @ 0xa2 │ │ │ │ + adds r4, #242 @ 0xf2 │ │ │ │ movs r2, r4 │ │ │ │ asrs r6, r5, #8 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ + add r0, pc, #280 @ (adr r0, 240af8 ) │ │ │ │ movs r7, r5 │ │ │ │ - str r3, [sp, #544] @ 0x220 │ │ │ │ + str r3, [sp, #864] @ 0x360 │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002409e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -303245,28 +303239,28 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.n 240a18 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 40ab58 │ │ │ │ + bl 40aba8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 408d84 │ │ │ │ + b.w 408dd4 │ │ │ │ ldr r0, [pc, #16] @ (240a2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 240a06 │ │ │ │ nop │ │ │ │ pop {r3, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #184] @ 0xb8 │ │ │ │ + str r4, [sp, #504] @ 0x1f8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00240a30 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303289,40 +303283,40 @@ │ │ │ │ cbz r0, 240a7e │ │ │ │ ldr r3, [pc, #80] @ (240abc ) │ │ │ │ add r3, pc │ │ │ │ str.w r1, [r3, #296] @ 0x128 │ │ │ │ bl 2226a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4485e8 │ │ │ │ + b.w 448638 │ │ │ │ ldr r0, [pc, #64] @ (240ac0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [pc, #60] @ (240ac4 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r1, [r3, #288] @ 0x120 │ │ │ │ bl 2226a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4485e8 │ │ │ │ + b.w 448638 │ │ │ │ ldr r3, [pc, #40] @ (240ac8 ) │ │ │ │ add r3, pc │ │ │ │ str.w r0, [r3, #288] @ 0x120 │ │ │ │ bl 2226a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4485e8 │ │ │ │ + b.w 448638 │ │ │ │ pop {r1, r2, r3, r6} │ │ │ │ movs r4, r6 │ │ │ │ movs r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 240a9c │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + str r4, [sp, #176] @ 0xb0 │ │ │ │ movs r4, r4 │ │ │ │ blt.n 240a64 │ │ │ │ movs r7, r7 │ │ │ │ blt.n 240a3c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00240acc : │ │ │ │ @@ -303337,30 +303331,30 @@ │ │ │ │ beq.n 240afa │ │ │ │ ldr r3, [pc, #32] @ (240b08 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #300] @ 0x12c │ │ │ │ bl 2226a8 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 4485e8 │ │ │ │ + b.w 448638 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ asrs r4, r5, #2 │ │ │ │ movs r5, r6 │ │ │ │ blt.n 240bec │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00240b0c : │ │ │ │ ldr r3, [pc, #12] @ (240b1c ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #304 @ 0x130 │ │ │ │ - b.w 43cbc8 │ │ │ │ + b.w 43cc18 │ │ │ │ nop │ │ │ │ blt.n 240bb0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00240b20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -303396,26 +303390,26 @@ │ │ │ │ movs r0, #9 │ │ │ │ bl 2403ec │ │ │ │ ldr r3, [pc, #108] @ (240bdc ) │ │ │ │ add r3, pc │ │ │ │ str.w r4, [r3, #308] @ 0x134 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4485e8 │ │ │ │ + b.w 448638 │ │ │ │ ldr r3, [pc, #96] @ (240be0 ) │ │ │ │ mov.w r2, #736 @ 0x2e0 │ │ │ │ ldr.w ip, [pc, #92] @ 240be4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #92] @ (240be8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -303429,35 +303423,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 240b42 │ │ │ │ ldr r0, [pc, #44] @ (240bf4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 240b42 │ │ │ │ cbnz r6, 240c2a │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #1 │ │ │ │ movs r5, r6 │ │ │ │ bge.n 240bb4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ movs r7, r5 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #424] @ 0x1a8 │ │ │ │ movs r4, r4 │ │ │ │ - str r1, [sp, #696] @ 0x2b8 │ │ │ │ + str r1, [sp, #1016] @ 0x3f8 │ │ │ │ movs r4, r4 │ │ │ │ cmp r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00240bf8 : │ │ │ │ ldr r2, [pc, #36] @ (240c20 ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ lsl.w r0, r3, r0 │ │ │ │ @@ -303481,15 +303475,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 00240c28 : │ │ │ │ ldr r3, [pc, #12] @ (240c38 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #312 @ 0x138 │ │ │ │ - b.w 43cbc8 │ │ │ │ + b.w 43cc18 │ │ │ │ nop │ │ │ │ bge.n 240c94 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00240c3c : │ │ │ │ ldr r3, [pc, #12] @ (240c4c ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -303520,15 +303514,15 @@ │ │ │ │ movs r0, #4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r2, ip] │ │ │ │ str.w r0, [r3, #288] @ 0x120 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r3, #292] @ 0x124 │ │ │ │ str r1, [r2, #0] │ │ │ │ - b.w 4485e8 │ │ │ │ + b.w 448638 │ │ │ │ bls.n 240c74 │ │ │ │ movs r7, r7 │ │ │ │ rev r2, r5 │ │ │ │ movs r4, r6 │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -303551,42 +303545,42 @@ │ │ │ │ add r3, pc │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ str.w r4, [r3, #288] @ 0x120 │ │ │ │ it eq │ │ │ │ strbeq.w r2, [r3, #292] @ 0x124 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4485e8 │ │ │ │ + b.w 448638 │ │ │ │ ldr r3, [pc, #44] @ (240d00 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 240cb0 │ │ │ │ ldr r3, [pc, #36] @ (240d04 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 240cb0 │ │ │ │ ldr r0, [pc, #32] @ (240d08 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 240cb0 │ │ │ │ nop │ │ │ │ cbnz r4, 240d32 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 240c3c │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #264] @ 0x108 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00240d0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -303614,33 +303608,33 @@ │ │ │ │ cbz r3, 240db0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 240d78 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 240d82 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 40aa0c │ │ │ │ + bl 40aa5c │ │ │ │ cbz r4, 240d9a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 240dc0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bmi.w 240ea0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 408d84 │ │ │ │ + b.w 408dd4 │ │ │ │ ldr r3, [pc, #404] @ (240f10 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 240db0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 40aa0c │ │ │ │ + bl 40aa5c │ │ │ │ movs r0, #14 │ │ │ │ bl 2226d0 │ │ │ │ movs r0, #8 │ │ │ │ bl 240c94 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 240d60 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -303649,15 +303643,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 40aa0c │ │ │ │ + bl 40aa5c │ │ │ │ movs r0, #14 │ │ │ │ bl 2226d0 │ │ │ │ b.n 240d5e │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 240e62 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 240d6c │ │ │ │ @@ -303715,52 +303709,52 @@ │ │ │ │ cmpeq.w r2, #4294967295 @ 0xffffffff │ │ │ │ beq.n 240d6c │ │ │ │ ldr r1, [r7, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 240d6c │ │ │ │ ldr r0, [pc, #188] @ (240f18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 240d6c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 240d6c │ │ │ │ ldr r3, [pc, #176] @ (240f1c ) │ │ │ │ ldr r1, [r4, #32] │ │ │ │ ldr r6, [r4, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ vldr d7, [r4, #24] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (240f20 ) │ │ │ │ mov r1, r6 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vldr d7, [r4, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 240d6c │ │ │ │ ldr r0, [pc, #140] @ (240f24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 240d32 │ │ │ │ ldrd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldrd r2, r3, [r4, #32] │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ (240f28 ) │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 240d6c │ │ │ │ movs r0, #1 │ │ │ │ blx 1807b8 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ strb r3, [r0, #0] │ │ │ │ b.n 240e36 │ │ │ │ @@ -303768,15 +303762,15 @@ │ │ │ │ blx 1805c4 │ │ │ │ mov r9, r0 │ │ │ │ b.n 240e36 │ │ │ │ ldr r0, [pc, #68] @ (240f2c ) │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 240e3c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 240e2a │ │ │ │ strb.w r8, [r9] │ │ │ │ b.n 240e36 │ │ │ │ udf #208 @ 0xd0 │ │ │ │ movs r4, r6 │ │ │ │ @@ -303784,35 +303778,35 @@ │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #464] @ 0x1d0 │ │ │ │ + str r1, [sp, #784] @ 0x310 │ │ │ │ movs r4, r4 │ │ │ │ - str r1, [sp, #440] @ 0x1b8 │ │ │ │ + str r1, [sp, #760] @ 0x2f8 │ │ │ │ movs r4, r4 │ │ │ │ cmp r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [sp, #432] @ 0x1b0 │ │ │ │ + str r0, [sp, #752] @ 0x2f0 │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [sp, #312] @ 0x138 │ │ │ │ + str r0, [sp, #632] @ 0x278 │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [sp, #592] @ 0x250 │ │ │ │ + str r0, [sp, #912] @ 0x390 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00240f30 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 40aca4 │ │ │ │ + bl 40acf4 │ │ │ │ movs r0, #6 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 240c94 │ │ │ │ │ │ │ │ 00240f4c : │ │ │ │ ldr r3, [pc, #8] @ (240f58 ) │ │ │ │ add r3, pc │ │ │ │ @@ -303833,69 +303827,69 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 240f88 │ │ │ │ ldr r3, [pc, #56] @ (240fb0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #332] @ 0x14c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 4485e8 │ │ │ │ + b.w 448638 │ │ │ │ ldr r3, [pc, #40] @ (240fb4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 240f76 │ │ │ │ ldr r3, [pc, #36] @ (240fb8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 240f76 │ │ │ │ ldr r0, [pc, #28] @ (240fbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 240f76 │ │ │ │ nop │ │ │ │ @ instruction: 0xb726 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 240f70 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #424] @ 0x1a8 │ │ │ │ + str r0, [sp, #744] @ 0x2e8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00240fc0 : │ │ │ │ ldr r3, [pc, #12] @ (240fd0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #336 @ 0x150 │ │ │ │ - b.w 43cbc8 │ │ │ │ + b.w 43cc18 │ │ │ │ nop │ │ │ │ bvs.n 240efc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00240fd4 : │ │ │ │ ldr r3, [pc, #12] @ (240fe4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #340 @ 0x154 │ │ │ │ - b.w 43cbc8 │ │ │ │ + b.w 43cc18 │ │ │ │ nop │ │ │ │ bvs.n 240ee8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00240fe8 : │ │ │ │ ldr r3, [pc, #12] @ (240ff8 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #344] @ 0x158 │ │ │ │ - b.w 4485e8 │ │ │ │ + b.w 448638 │ │ │ │ nop │ │ │ │ bvs.n 2410d4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00240ffc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -303941,28 +303935,28 @@ │ │ │ │ ldr.w r1, [r5, #320] @ 0x140 │ │ │ │ cbz r1, 241094 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24126a │ │ │ │ ldr r0, [pc, #548] @ (2412ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [pc, #544] @ (2412b0 ) │ │ │ │ add r3, pc │ │ │ │ str.w r6, [r3, #320] @ 0x140 │ │ │ │ cmp r4, #5 │ │ │ │ mov r1, r4 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 40a410 │ │ │ │ + bl 40a460 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r0, sl, #340 @ 0x154 │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2410ea │ │ │ │ ldr.w r0, [sl, #328] @ 0x148 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 241250 │ │ │ │ ldr r2, [pc, #496] @ (2412b4 ) │ │ │ │ @@ -304014,19 +304008,19 @@ │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ mov r1, fp │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #282 @ 0x11a │ │ │ │ mov.w ip, #16 │ │ │ │ ldr r4, [r3, #4] │ │ │ │ str.w ip, [r3, #4] │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ cmp r4, #15 │ │ │ │ bls.n 2411a8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4487fc │ │ │ │ + bl 44884c │ │ │ │ ldr.w r3, [r5, #344] @ 0x158 │ │ │ │ str.w r6, [r5, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24104c │ │ │ │ movs r0, #0 │ │ │ │ bl 2226d0 │ │ │ │ ldr.w r3, [r5, #300] @ 0x12c │ │ │ │ @@ -304036,56 +304030,56 @@ │ │ │ │ bl 2872dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 241056 │ │ │ │ str.w r6, [r5, #300] @ 0x12c │ │ │ │ bl 222260 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #304 @ 0x130 │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ movs r0, #12 │ │ │ │ bl 2403ec │ │ │ │ - bl 40a7c0 │ │ │ │ + bl 40a810 │ │ │ │ b.n 241056 │ │ │ │ mov r0, r4 │ │ │ │ bl 2226d0 │ │ │ │ b.n 24115a │ │ │ │ - bl 40a564 │ │ │ │ + bl 40a5b4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #336 @ 0x150 │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ b.n 24111c │ │ │ │ bl 222260 │ │ │ │ ldr r3, [pc, #268] @ (2412d4 ) │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2411f2 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #260] @ (2412d8 ) │ │ │ │ ldr r2, [pc, #260] @ (2412dc ) │ │ │ │ ldr r1, [pc, #264] @ (2412e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ cbz r0, 2411f2 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ cbz r3, 2411f2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r4, [pc, #240] @ (2412e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r1, r4, #308 @ 0x134 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ - bl 43cc00 │ │ │ │ + bl 43cc50 │ │ │ │ str.w r6, [r4, #308] @ 0x134 │ │ │ │ bl 2223f0 │ │ │ │ - bl 40a870 │ │ │ │ + bl 40a8c0 │ │ │ │ b.n 24110c │ │ │ │ movs r0, #2 │ │ │ │ bl 2872dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 241100 │ │ │ │ str.w r6, [fp, #296] @ 0x128 │ │ │ │ bl 222260 │ │ │ │ @@ -304110,22 +304104,22 @@ │ │ │ │ ldr r3, [pc, #148] @ (2412ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ sub.w r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 2410c0 │ │ │ │ - bl 435114 │ │ │ │ + bl 435164 │ │ │ │ mov fp, r0 │ │ │ │ ldrd r1, r2, [r5, #320] @ 0x140 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 241288 │ │ │ │ ldr r0, [pc, #116] @ (2412f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov r0, fp │ │ │ │ blx 17e524 │ │ │ │ b.n 24108c │ │ │ │ ldr r3, [pc, #104] @ (2412f4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 241278 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ @@ -304138,15 +304132,15 @@ │ │ │ │ movs r4, r6 │ │ │ │ bvs.n 241310 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2412ec │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r6, #60] @ 0x3c │ │ │ │ + str r0, [sp, #24] │ │ │ │ movs r4, r4 │ │ │ │ bpl.n 241248 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ movs r4, r6 │ │ │ │ bpl.n 241384 │ │ │ │ movs r7, r7 │ │ │ │ @@ -304154,48 +304148,48 @@ │ │ │ │ movs r7, r7 │ │ │ │ bpl.n 241358 │ │ │ │ movs r7, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 241320 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r2, #32] │ │ │ │ + ldrh r0, [r4, #34] @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r6, r0, #9 │ │ │ │ movs r5, r6 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #848] @ 0x350 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ movs r7, r5 │ │ │ │ - movs r6, #72 @ 0x48 │ │ │ │ + movs r6, #152 @ 0x98 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r3, #220 @ 0xdc │ │ │ │ + cmp r4, #44 @ 0x2c │ │ │ │ movs r2, r4 │ │ │ │ bmi.n 2413b0 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r0, r3, #5 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r0, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #46] @ 0x2e │ │ │ │ + ldrh r6, [r5, #48] @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r3, #44] @ 0x2c │ │ │ │ + ldrh r6, [r5, #46] @ 0x2e │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002412f8 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (241304 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 43cbc8 │ │ │ │ + b.w 43cc18 │ │ │ │ nop │ │ │ │ bcc.n 2413c0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00241308 : │ │ │ │ - b.w 43cbe0 │ │ │ │ + b.w 43cc30 │ │ │ │ │ │ │ │ 0024130c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #220] @ (2413f8 ) │ │ │ │ @@ -304206,30 +304200,30 @@ │ │ │ │ ldr r4, [pc, #216] @ (241400 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 3227dc │ │ │ │ + bl 32282c │ │ │ │ movs r0, #4 │ │ │ │ - bl 4375c0 │ │ │ │ + bl 437610 │ │ │ │ bl 1855f8 │ │ │ │ bl 221c30 │ │ │ │ ldr r0, [pc, #188] @ (241404 ) │ │ │ │ movw r1, #937 @ 0x3a9 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldr r0, [pc, #180] @ (241408 ) │ │ │ │ add r0, pc │ │ │ │ - bl 463710 │ │ │ │ + bl 463760 │ │ │ │ movs r0, #3 │ │ │ │ - bl 4375c0 │ │ │ │ + bl 437610 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4375c0 │ │ │ │ + bl 437610 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r4, #4 │ │ │ │ blx 17fe94 │ │ │ │ ldr r2, [pc, #152] @ (24140c ) │ │ │ │ movs r1, #6 │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -304239,25 +304233,25 @@ │ │ │ │ add.w r3, r4, r1, lsl #4 │ │ │ │ ldr.w r1, [r2, #8]! │ │ │ │ add r3, r0 │ │ │ │ cmp r1, #16 │ │ │ │ strb.w ip, [r3, #4] │ │ │ │ bne.n 24137e │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 43582c │ │ │ │ - bl 2e6568 │ │ │ │ + bl 43587c │ │ │ │ + bl 2e65b8 │ │ │ │ bl 25d57c │ │ │ │ - bl 3b5c00 │ │ │ │ + bl 3b5c50 │ │ │ │ mov r0, sp │ │ │ │ - bl 456ed0 │ │ │ │ + bl 456f20 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2413e4 │ │ │ │ - bl 3220bc │ │ │ │ - bl 327890 │ │ │ │ - bl 430bbc │ │ │ │ + bl 32210c │ │ │ │ + bl 3278e0 │ │ │ │ + bl 430c0c │ │ │ │ ldr r2, [pc, #80] @ (241410 ) │ │ │ │ ldr r3, [pc, #60] @ (2413fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -304270,54 +304264,54 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #44] @ (241414 ) │ │ │ │ ldr r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43b4d8 │ │ │ │ + bl 43b528 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cbz r2, 241458 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 241468 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r6, #14] │ │ │ │ + ldrh r4, [r0, #18] │ │ │ │ movs r4, r4 │ │ │ │ @ instruction: 0xefb9ffff │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #520] @ 0x208 │ │ │ │ movs r7, r5 │ │ │ │ uxtb r4, r2 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r3, #36] @ 0x24 │ │ │ │ + ldrh r4, [r5, #38] @ 0x26 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00241418 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1d8b1c │ │ │ │ bl 254d50 │ │ │ │ - bl 319060 │ │ │ │ + bl 3190b0 │ │ │ │ bl 2223e8 │ │ │ │ bl 286dc8 │ │ │ │ - bl 34ecf8 │ │ │ │ - bl 332b00 │ │ │ │ - bl 3267e4 │ │ │ │ + bl 34ed48 │ │ │ │ + bl 332b50 │ │ │ │ + bl 326834 │ │ │ │ bl 241a90 │ │ │ │ bl 279ebc │ │ │ │ bl 20b56c │ │ │ │ - bl 3b5a5c │ │ │ │ - bl 3b2d04 │ │ │ │ + bl 3b5aac │ │ │ │ + bl 3b2d54 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 2f7d48 │ │ │ │ + b.w 2f7d98 │ │ │ │ nop │ │ │ │ │ │ │ │ 00241464 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -304343,15 +304337,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 241558 │ │ │ │ ldr r1, [pc, #272] @ (2415b8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [pc, #272] @ 2415bc │ │ │ │ mov r5, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [pc, #264] @ (2415c0 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w fp, [r8, r3] │ │ │ │ ldr r3, [pc, #260] @ (2415c4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #256] @ (2415c8 ) │ │ │ │ @@ -304367,41 +304361,41 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2414ec │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #240] @ (2415d4 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #232] @ (2415d8 ) │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cbz r5, 241556 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr.w sl, [r4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2414da │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cbz r3, 24158e │ │ │ │ @@ -304411,19 +304405,19 @@ │ │ │ │ cbz r1, 241588 │ │ │ │ ldr r0, [pc, #156] @ (2415e0 ) │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #148] @ (2415e4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 2414ec │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 41aad4 │ │ │ │ + bl 41ab24 │ │ │ │ ldr r2, [pc, #136] @ (2415e8 ) │ │ │ │ ldr r3, [pc, #76] @ (2415b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -304442,53 +304436,53 @@ │ │ │ │ b.n 241546 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ b.n 24153e │ │ │ │ ldr r1, [pc, #84] @ (2415ec ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ b.n 24155e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sxth r0, r3 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ sxth r4, r1 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r4, #32] │ │ │ │ + ldrh r6, [r6, #34] @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r5, #32] │ │ │ │ + ldrh r6, [r7, #34] @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ movs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #26 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r5, #32] │ │ │ │ + ldrh r0, [r7, #34] @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r4, #26 │ │ │ │ + lsls r0, r6, #27 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r5, #32] │ │ │ │ + ldrh r6, [r7, #34] @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 2414e8 │ │ │ │ + bmi.n 241588 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r4, [r4, #26] │ │ │ │ + ldrh r4, [r6, #28] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r4, #26] │ │ │ │ + ldrh r4, [r6, #28] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r7, #28] │ │ │ │ + ldrh r2, [r1, #32] │ │ │ │ movs r4, r4 │ │ │ │ cbz r2, 2415f8 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r4, #24] │ │ │ │ + ldrh r0, [r6, #26] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002415f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -304554,23 +304548,23 @@ │ │ │ │ bl 2c5b58 │ │ │ │ b.n 241658 │ │ │ │ add.w r3, r0, #24 │ │ │ │ str.w r3, [r5, #648] @ 0x288 │ │ │ │ b.n 241680 │ │ │ │ ldr r0, [pc, #20] @ (2416b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 241662 │ │ │ │ nop │ │ │ │ sub sp, #72 @ 0x48 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r2, #22] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002416b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -304687,58 +304681,58 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #100] @ (241848 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (24184c ) │ │ │ │ add r0, pc │ │ │ │ blx 17e2a0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f37a4 │ │ │ │ + bl 2f37f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ ldr r1, [pc, #68] @ (241850 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f333c │ │ │ │ + bl 2f338c │ │ │ │ cbz r0, 241830 │ │ │ │ ldr.w ip, [pc, #56] @ 241854 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #56] @ (241858 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ add r6, sp, #696 @ 0x2b8 │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #10] │ │ │ │ + ldrh r2, [r5, #12] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r1, #10] │ │ │ │ + ldrh r2, [r3, #12] │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [sp, #696] @ 0x2b8 │ │ │ │ + str r4, [sp, #1016] @ 0x3f8 │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + ldrh r6, [r1, #12] │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #112] @ (2418dc ) │ │ │ │ movs r0, #0 │ │ │ │ @@ -304747,26 +304741,26 @@ │ │ │ │ bl 2417d0 │ │ │ │ cbz r0, 2418c2 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ ldr r0, [pc, #96] @ (2418e0 ) │ │ │ │ ldr r6, [pc, #100] @ (2418e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43b75c │ │ │ │ + bl 43b7ac │ │ │ │ ldr r3, [pc, #96] @ (2418e8 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43b75c │ │ │ │ + bl 43b7ac │ │ │ │ movs r0, #1 │ │ │ │ cbnz r5, 2418b0 │ │ │ │ bl 2417d0 │ │ │ │ movs r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24188e │ │ │ │ @@ -304782,24 +304776,24 @@ │ │ │ │ bl 2417d0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24187c │ │ │ │ ldr r0, [pc, #24] @ (2418ec ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 43b75c │ │ │ │ + b.w 43b7ac │ │ │ │ add r6, sp, #152 @ 0x98 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + ldrh r4, [r2, #10] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r4, #8] │ │ │ │ + ldrh r4, [r6, #10] │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #6] │ │ │ │ + ldrh r2, [r6, #8] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #276] @ (241a14 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -304816,15 +304810,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 241952 │ │ │ │ ldr r0, [pc, #256] @ (241a24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #248] @ (241a28 ) │ │ │ │ ldr r3, [pc, #240] @ (241a20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -304837,44 +304831,44 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 43e3b8 │ │ │ │ + bl 43e408 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2419ec │ │ │ │ ldr r1, [pc, #196] @ (241a2c ) │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2419fa │ │ │ │ ldr r2, [pc, #180] @ (241a30 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 425b18 │ │ │ │ + bl 425b68 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2419d6 │ │ │ │ bl 2417d0 │ │ │ │ cbz r0, 2419d6 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ add r2, sp, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 43e940 │ │ │ │ + bl 43e990 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 241a08 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -304896,61 +304890,61 @@ │ │ │ │ b.n 24192c │ │ │ │ ldr r2, [pc, #96] @ (241a38 ) │ │ │ │ ldr r1, [pc, #96] @ (241a3c ) │ │ │ │ ldr r0, [pc, #100] @ (241a40 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ bl 24185c │ │ │ │ b.n 24192a │ │ │ │ ldr r1, [pc, #84] @ (241a44 ) │ │ │ │ ldr r0, [pc, #88] @ (241a48 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 24192a │ │ │ │ ldr r0, [pc, #80] @ (241a4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ bl 24185c │ │ │ │ b.n 24192a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 24192a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #568 @ 0x238 │ │ │ │ movs r4, r6 │ │ │ │ ldmia r6!, {r1, r2, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ add r5, sp, #520 @ 0x208 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #4] │ │ │ │ + ldrh r0, [r1, #8] │ │ │ │ movs r4, r4 │ │ │ │ add r5, sp, #400 @ 0x190 │ │ │ │ movs r4, r6 │ │ │ │ - add lr, r9 │ │ │ │ + cmp r6, r3 │ │ │ │ movs r5, r4 │ │ │ │ adds r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r3, #0] │ │ │ │ + ldrh r4, [r5, #2] │ │ │ │ movs r4, r4 │ │ │ │ - add r2, fp │ │ │ │ + add sl, r5 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r1, #26] │ │ │ │ movs r2, r4 │ │ │ │ - movs r0, #204 @ 0xcc │ │ │ │ + movs r1, #28 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r2, #72] @ 0x48 │ │ │ │ + str r6, [r4, #76] @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r1, #72] @ 0x48 │ │ │ │ + str r4, [r3, #76] @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00241a50 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -304990,27 +304984,27 @@ │ │ │ │ ldrd r4, r3, [r0, #36] @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 241ac8 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [r3, #0] │ │ │ │ strd r5, r5, [r0, #36] @ 0x24 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r4, #36] @ 0x24 │ │ │ │ cbz r2, 241aca │ │ │ │ mov r4, r2 │ │ │ │ b.n 241aae │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ strd r2, r2, [r4, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldmia r5!, {r2, r4} │ │ │ │ movs r7, r7 │ │ │ │ @@ -305018,32 +305012,32 @@ │ │ │ │ 00241aec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ (241b28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ ldr r1, [pc, #40] @ (241b2c ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 43ea0c │ │ │ │ + bl 43ea5c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ negs r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - subs r1, #112 @ 0x70 │ │ │ │ + subs r1, #192 @ 0xc0 │ │ │ │ movs r4, r4 │ │ │ │ stc2l 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ │ │ │ │ 00241b30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -305065,26 +305059,26 @@ │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 241b4e │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ negs r0, r0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r2, [r1, r5] │ │ │ │ + str r2, [r3, r6] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00241b90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -305214,15 +305208,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3a80 │ │ │ │ + bl 2f3ad0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 241d3a │ │ │ │ ldr r6, [pc, #124] @ (241d50 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [pc, #124] @ 241d54 │ │ │ │ add r5, sp, #8 │ │ │ │ @@ -305230,15 +305224,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #20 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov sl, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 17e220 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [sl, #52] @ 0x34 │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ @@ -305269,19 +305263,19 @@ │ │ │ │ b.n 241d0a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #896 @ 0x380 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #44] @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #272] @ 0x110 │ │ │ │ movs r7, r5 │ │ │ │ - strh r6, [r6, #40] @ 0x28 │ │ │ │ + strh r6, [r0, #44] @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ add r1, sp, #512 @ 0x200 │ │ │ │ movs r4, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -305302,15 +305296,15 @@ │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #14 │ │ │ │ bne.n 241d7c │ │ │ │ ldr r0, [pc, #8] @ (241da4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 43c7c8 │ │ │ │ + b.w 43c818 │ │ │ │ mcr2 0, 0, r0, cr2, cr4, {1} │ │ │ │ │ │ │ │ 00241da8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -305324,15 +305318,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 43db8c │ │ │ │ + bl 43dbdc │ │ │ │ cbnz r0, 241e08 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #772] @ (2420e4 ) │ │ │ │ ldr r3, [pc, #760] @ (2420dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -305346,15 +305340,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #732] @ (2420e8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 241e34 │ │ │ │ ldr r1, [pc, #724] @ (2420ec ) │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 241f2e │ │ │ │ @@ -305364,15 +305358,15 @@ │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24209e │ │ │ │ movs r5, #3 │ │ │ │ ldr r1, [pc, #700] @ (2420f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 241e70 │ │ │ │ ldr r1, [pc, #688] @ (2420f8 ) │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 241f32 │ │ │ │ @@ -305387,27 +305381,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2420b8 │ │ │ │ ldr r1, [pc, #656] @ (242104 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 241e8e │ │ │ │ ldr r1, [pc, #648] @ (242108 ) │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 241f38 │ │ │ │ orr.w r5, r5, #8 │ │ │ │ ldr r1, [pc, #636] @ (24210c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43d9d0 │ │ │ │ + bl 43da20 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 241eac │ │ │ │ ldr r1, [pc, #624] @ (242110 ) │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 241f60 │ │ │ │ @@ -305477,15 +305471,15 @@ │ │ │ │ ldr r3, [pc, #472] @ (242124 ) │ │ │ │ ldr r1, [pc, #472] @ (242128 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 241fce │ │ │ │ ldr r1, [pc, #456] @ (24212c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 241eac │ │ │ │ @@ -305494,15 +305488,15 @@ │ │ │ │ ldr r3, [pc, #448] @ (242134 ) │ │ │ │ ldr r1, [pc, #448] @ (242138 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #423 @ 0x1a7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 241fce │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #2 │ │ │ │ movw r0, #383 @ 0x17f │ │ │ │ mov.w ip, #2147483648 @ 0x80000000 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ @@ -305519,15 +305513,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #396] @ (242144 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov r0, r7 │ │ │ │ blx 17fa14 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 241dde │ │ │ │ ldr r3, [pc, #368] @ (242148 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #368] @ (24214c ) │ │ │ │ @@ -305536,30 +305530,30 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ negs r2, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #322 @ 0x142 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov r0, r7 │ │ │ │ blx 17fa14 │ │ │ │ asrs r0, r4, #31 │ │ │ │ b.n 241dde │ │ │ │ ldr r3, [pc, #340] @ (242154 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #340] @ (242158 ) │ │ │ │ ldr r1, [pc, #344] @ (24215c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #311 @ 0x137 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r7 │ │ │ │ blx 17fa14 │ │ │ │ b.n 241fce │ │ │ │ mov r0, r7 │ │ │ │ blx 17e408 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 242078 │ │ │ │ @@ -305576,165 +305570,165 @@ │ │ │ │ ldr r3, [pc, #288] @ (242164 ) │ │ │ │ ldr r1, [pc, #288] @ (242168 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 241fce │ │ │ │ ldr r3, [pc, #272] @ (24216c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (242170 ) │ │ │ │ ldr r1, [pc, #276] @ (242174 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ negs r2, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #330 @ 0x14a │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 241ff2 │ │ │ │ ldr r1, [pc, #252] @ (242178 ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r3, [pc, #252] @ (24217c ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #248] @ (242180 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov r0, r7 │ │ │ │ blx 17fa14 │ │ │ │ b.n 241fce │ │ │ │ ldr r4, [pc, #228] @ (242184 ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r3, [pc, #224] @ (242188 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #224] @ (24218c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 241fce │ │ │ │ ldr r2, [pc, #212] @ (242190 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #212] @ (242194 ) │ │ │ │ ldr r1, [pc, #216] @ (242198 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #399 @ 0x18f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 241fce │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #848 @ 0x350 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, ip, r9, asr #32 │ │ │ │ + orn r0, ip, r9, asr #32 │ │ │ │ add r0, sp, #712 @ 0x2c8 │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r4, #32] │ │ │ │ + strh r0, [r6, #34] @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #220 @ 0xdc │ │ │ │ + subs r0, #44 @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ - adds r7, #168 @ 0xa8 │ │ │ │ + adds r7, #248 @ 0xf8 │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r6, #32] │ │ │ │ + strh r6, [r0, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #138 @ 0x8a │ │ │ │ + adds r7, #218 @ 0xda │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r6, #32] │ │ │ │ + strh r0, [r0, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #144 @ 0x90 │ │ │ │ + adds r7, #224 @ 0xe0 │ │ │ │ movs r1, r5 │ │ │ │ - adds r5, #72 @ 0x48 │ │ │ │ + adds r5, #152 @ 0x98 │ │ │ │ movs r1, r5 │ │ │ │ - adds r7, #80 @ 0x50 │ │ │ │ + adds r7, #160 @ 0xa0 │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r4, #34] @ 0x22 │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #50 @ 0x32 │ │ │ │ + adds r7, #130 @ 0x82 │ │ │ │ movs r1, r5 │ │ │ │ add r4, pc, #248 @ (adr r4, 242210 ) │ │ │ │ movs r3, r6 │ │ │ │ ldc2 0, cr0, [r0], #208 @ 0xd0 │ │ │ │ - adds r6, #184 @ 0xb8 │ │ │ │ + adds r7, #8 │ │ │ │ movs r1, r5 │ │ │ │ - strh r6, [r1, #28] │ │ │ │ + strh r6, [r3, #30] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r4, #44] @ 0x2c │ │ │ │ + ldrh r4, [r6, #46] @ 0x2e │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r4, #22] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, #144 @ 0x90 │ │ │ │ + adds r6, #224 @ 0xe0 │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r2, #28] │ │ │ │ + strh r2, [r4, #30] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r7, #42] @ 0x2a │ │ │ │ + ldrh r4, [r1, #46] @ 0x2e │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + strh r4, [r1, #24] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r7, #30] │ │ │ │ + strh r6, [r1, #34] @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r1, #44] @ 0x2c │ │ │ │ movs r7, r5 │ │ │ │ - strh r2, [r7, #18] │ │ │ │ + strh r2, [r1, #22] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r3, #40] @ 0x28 │ │ │ │ + ldrh r0, [r5, #42] @ 0x2a │ │ │ │ movs r7, r5 │ │ │ │ - strh r2, [r7, #26] │ │ │ │ + strh r2, [r1, #30] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r2, #18] │ │ │ │ + strh r4, [r4, #20] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r6, #38] @ 0x26 │ │ │ │ + ldrh r0, [r0, #42] @ 0x2a │ │ │ │ movs r7, r5 │ │ │ │ - strh r2, [r5, #24] │ │ │ │ + strh r2, [r7, #26] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r5, #16] │ │ │ │ + strh r4, [r7, #18] │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r1, #18] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r5, #36] @ 0x24 │ │ │ │ + ldrh r4, [r7, #38] @ 0x26 │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r5, #14] │ │ │ │ + strh r4, [r7, #16] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r2, #36] @ 0x24 │ │ │ │ + ldrh r4, [r4, #38] @ 0x26 │ │ │ │ movs r7, r5 │ │ │ │ - strh r6, [r3, #24] │ │ │ │ + strh r6, [r5, #26] │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r2, #14] │ │ │ │ + strh r0, [r4, #16] │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r3, #26] │ │ │ │ + strh r0, [r5, #28] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r5, #34] @ 0x22 │ │ │ │ + ldrh r6, [r7, #36] @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r7, #14] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r4, #12] │ │ │ │ + strh r6, [r6, #14] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r1, #34] @ 0x22 │ │ │ │ + ldrh r0, [r3, #36] @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + strh r0, [r3, #14] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r6, #14] │ │ │ │ + strh r4, [r0, #18] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ - strh r2, [r6, #10] │ │ │ │ + strh r2, [r0, #14] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024219c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -305763,21 +305757,21 @@ │ │ │ │ it ne │ │ │ │ cmpne r0, r3 │ │ │ │ ldr r3, [pc, #96] @ (24224c ) │ │ │ │ it eq │ │ │ │ addeq r0, sp, #20 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [pc, #88] @ (242250 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #72] @ (242254 ) │ │ │ │ ldr r3, [pc, #52] @ (242240 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -305796,21 +305790,21 @@ │ │ │ │ movs r4, r6 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #840 @ (adr r4, 242588 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #18] │ │ │ │ + strh r6, [r3, #20] │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r6, #16] │ │ │ │ + strh r0, [r0, #20] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r4, #42] @ 0x2a │ │ │ │ + ldrh r4, [r6, #44] @ 0x2c │ │ │ │ movs r7, r5 │ │ │ │ - strh r6, [r1, #18] │ │ │ │ + strh r6, [r3, #20] │ │ │ │ movs r4, r4 │ │ │ │ add r4, pc, #544 @ (adr r4, 242478 ) │ │ │ │ movs r4, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -305868,15 +305862,15 @@ │ │ │ │ str r4, [sp, #288] @ 0x120 │ │ │ │ blx 17fdfc <__snprintf_chk@plt> │ │ │ │ add r1, sp, #276 @ 0x114 │ │ │ │ movs r0, #15 │ │ │ │ blx 17f61c <__prctl_time64@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4353ac │ │ │ │ + bl 4353fc │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ movs r0, #1 │ │ │ │ blx 17e3d8 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 17ebd0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -305901,15 +305895,15 @@ │ │ │ │ add r3, pc, #984 @ (adr r3, 242714 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r4} │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xff95ffff │ │ │ │ - strh r2, [r4, #12] │ │ │ │ + strh r2, [r6, #14] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024234c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ @@ -305939,15 +305933,15 @@ │ │ │ │ add r1, sp, #4 │ │ │ │ movs r0, #0 │ │ │ │ blx 17e070 │ │ │ │ movs r0, #75 @ 0x4b │ │ │ │ blx 17f6c0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sp │ │ │ │ - bl 435198 │ │ │ │ + bl 4351e8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ add r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (2423fc ) │ │ │ │ add r0, pc │ │ │ │ blx 17efe8 │ │ │ │ @@ -305980,15 +305974,15 @@ │ │ │ │ stmia r4!, {r1, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ mrc2 15, 6, pc, cr1, cr15, {7} │ │ │ │ add r2, pc, #816 @ (adr r2, 242734 ) │ │ │ │ movs r4, r6 │ │ │ │ ldr r0, [pc, #4] @ (24240c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ add r3, pc, #952 @ (adr r3, 2427c8 ) │ │ │ │ movs r3, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -305996,15 +305990,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (242470 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #72] @ (242474 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w ip, [pc, #60] @ 242478 │ │ │ │ ldr r3, [pc, #60] @ (24247c ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (242480 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (242484 ) │ │ │ │ strd ip, r3, [r0, #48] @ 0x30 │ │ │ │ @@ -306018,19 +306012,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r6, [r6, #24] │ │ │ │ + ldrh r6, [r0, #28] │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r3, #2] │ │ │ │ + strh r0, [r5, #4] │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r6, #2] │ │ │ │ + strh r2, [r0, #6] │ │ │ │ movs r4, r4 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ @@ -306058,15 +306052,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldrd r2, r6, [r4, #24] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ sbcs.w r5, r6, #0 │ │ │ │ bcs.w 24263c │ │ │ │ add.w r5, r2, #220 @ 0xdc │ │ │ │ @@ -306109,49 +306103,49 @@ │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldrb r5, [r5, #4] │ │ │ │ ldrd r1, r2, [r6, #44] @ 0x2c │ │ │ │ cmp r5, #1 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ beq.n 242576 │ │ │ │ - bl 30bac8 │ │ │ │ + bl 30bb18 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2424f8 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 2424f8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r6, [r4, #32] │ │ │ │ sub.w r3, r3, #1024 @ 0x400 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2424f4 │ │ │ │ tbb [pc, r3] │ │ │ │ bxns sl │ │ │ │ lsrs r7, r6, #28 │ │ │ │ - bl 30bab4 │ │ │ │ + bl 30bb04 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 242558 │ │ │ │ ldr r1, [r6, #40] @ 0x28 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 30badc │ │ │ │ + bl 30bb2c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 242540 │ │ │ │ b.n 2425f8 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 306484 │ │ │ │ + bl 3064d4 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 242634 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r2, r3 │ │ │ │ itt cs │ │ │ │ strcs r3, [r6, #4] │ │ │ │ @@ -306166,99 +306160,99 @@ │ │ │ │ mov.w r2, #532 @ 0x214 │ │ │ │ ldr r1, [pc, #196] @ (242690 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 242558 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 306470 │ │ │ │ + bl 3064c0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 2425a8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 242558 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 30645c │ │ │ │ + bl 3064ac │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 2425a8 │ │ │ │ b.n 2425f8 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 306448 │ │ │ │ + bl 306498 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 2425a8 │ │ │ │ b.n 2425f8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mvn.w r5, #5 │ │ │ │ b.n 242558 │ │ │ │ ldr r0, [pc, #84] @ (242694 ) │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 242504 │ │ │ │ ldr r5, [pc, #72] @ (242698 ) │ │ │ │ add r0, sp, #8 │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ mov r1, r8 │ │ │ │ add r5, pc │ │ │ │ movw r2, #457 @ 0x1c9 │ │ │ │ str r5, [sp, #0] │ │ │ │ mvn.w r5, #2 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 242558 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #960 @ (adr r1, 242a34 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #20] │ │ │ │ + ldrh r4, [r0, #24] │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + strh r0, [r3, #2] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r2, #0] │ │ │ │ + strh r6, [r4, #2] │ │ │ │ movs r4, r4 │ │ │ │ add r1, pc, #560 @ (adr r1, 2428b8 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r2, #12] │ │ │ │ + ldrh r6, [r4, #14] │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r0, [r1, #30] │ │ │ │ + ldrb r0, [r3, #31] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r4, #27] │ │ │ │ + ldrb r6, [r6, #28] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r6, #26] │ │ │ │ + ldrb r4, [r0, #28] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r0, #27] │ │ │ │ + ldrb r6, [r2, #28] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #228] @ (242790 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -306278,15 +306272,15 @@ │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #208] @ (2427a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #196] @ (2427a4 ) │ │ │ │ ldr r3, [pc, #176] @ (242794 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -306323,15 +306317,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r4, #296] @ 0x128 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ strd r1, r2, [r4, #316] @ 0x13c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [r0, #4] │ │ │ │ - bl 306420 │ │ │ │ + bl 306470 │ │ │ │ cbz r0, 24276a │ │ │ │ ldr.w r3, [r4, #284] @ 0x11c │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #312] @ 0x138 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #284] @ 0x11c │ │ │ │ ldr r2, [pc, #64] @ (2427ac ) │ │ │ │ @@ -306349,23 +306343,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 243ff8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [sp, #904] @ 0x388 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #4] │ │ │ │ + ldrh r0, [r4, #6] │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r0, [r3, #26] │ │ │ │ + ldrb r0, [r5, #27] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r6, #24] │ │ │ │ movs r4, r4 │ │ │ │ ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r4, #27] │ │ │ │ movs r4, r4 │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -306377,24 +306371,24 @@ │ │ │ │ mov r4, r3 │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #104] @ (242838 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcs.n 24282a │ │ │ │ add.w r5, r0, r5, lsl #2 │ │ │ │ ldr.w r4, [r5, #880] @ 0x370 │ │ │ │ cbz r4, 24282a │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 24281e │ │ │ │ - bl 30baf0 │ │ │ │ + bl 30bb40 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r5, #880] @ 0x370 │ │ │ │ cbz r3, 24280a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -306406,23 +306400,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2427f6 │ │ │ │ - bl 3064a8 │ │ │ │ + bl 3064f8 │ │ │ │ b.n 2427f6 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 24280c │ │ │ │ - strh r2, [r3, #60] @ 0x3c │ │ │ │ + strh r2, [r5, #62] @ 0x3e │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r0, #20] │ │ │ │ + ldrb r4, [r2, #21] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #120] @ (2428c8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -306432,15 +306426,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ movs r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r8, [r7, #280] @ 0x118 │ │ │ │ add.w r6, r0, #876 @ 0x36c │ │ │ │ mov r5, r4 │ │ │ │ mov r9, r4 │ │ │ │ ldr.w r1, [r6, #4]! │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ @@ -306467,19 +306461,19 @@ │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2428a8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 243ff8 │ │ │ │ - strh r2, [r1, #56] @ 0x38 │ │ │ │ + strh r2, [r3, #58] @ 0x3a │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r6, [r3, #17] │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r7, #17] │ │ │ │ + ldrb r2, [r1, #19] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #988] @ (242cc4 ) │ │ │ │ @@ -306499,15 +306493,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r1, #2 │ │ │ │ str r4, [sp, #20] │ │ │ │ beq.n 242a1e │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ @@ -306536,27 +306530,27 @@ │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #884] @ (242ce0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cbz r0, 242982 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cbz r6, 24298c │ │ │ │ mov r0, r9 │ │ │ │ blx r6 │ │ │ │ movs r0, #0 │ │ │ │ b.n 24299c │ │ │ │ ldr r0, [pc, #848] @ (242ce4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r0, #2 │ │ │ │ ldr r2, [pc, #840] @ (242ce8 ) │ │ │ │ ldr r3, [pc, #808] @ (242cc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -306580,27 +306574,27 @@ │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2429d2 │ │ │ │ add r3, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ ldrd r3, r2, [r5, #12] │ │ │ │ - bl 3061b4 │ │ │ │ + bl 306204 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 242c94 │ │ │ │ movs r0, #20 │ │ │ │ blx 17e220 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r4, #220 @ 0xdc │ │ │ │ str r7, [r0, #8] │ │ │ │ str.w r0, [r8, r2, lsl #2] │ │ │ │ cbz r3, 242a14 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ asrs r3, r4, #31 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ b.n 242986 │ │ │ │ ldrb r0, [r5, #28] │ │ │ │ cmp r0, #1 │ │ │ │ @@ -306639,30 +306633,30 @@ │ │ │ │ ldr r1, [pc, #644] @ (242cf4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #234 @ 0xea │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24297e │ │ │ │ b.n 242982 │ │ │ │ ldr r3, [pc, #616] @ (242cf8 ) │ │ │ │ ldr r2, [pc, #620] @ (242cfc ) │ │ │ │ ldr r1, [pc, #620] @ (242d00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ movw r2, #285 @ 0x11d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24297e │ │ │ │ b.n 242982 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #32 │ │ │ │ beq.w 242bfa │ │ │ │ @@ -306672,15 +306666,15 @@ │ │ │ │ cmp r3, #24 │ │ │ │ it eq │ │ │ │ moveq r0, #1 │ │ │ │ bne.w 242c2c │ │ │ │ add r2, sp, #20 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ - bl 30b48c │ │ │ │ + bl 30b4dc │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 242c94 │ │ │ │ movs r0, #20 │ │ │ │ blx 17e220 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add.w r1, r4, #220 @ 0xdc │ │ │ │ @@ -306688,15 +306682,15 @@ │ │ │ │ str r7, [r0, #0] │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r0, #4] │ │ │ │ str.w r0, [r8, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 242a14 │ │ │ │ mov r0, r2 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 242a14 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #24 │ │ │ │ beq.w 242c62 │ │ │ │ cmp r3, #32 │ │ │ │ beq.w 242c5e │ │ │ │ cmp r3, #16 │ │ │ │ @@ -306707,15 +306701,15 @@ │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #488] @ (242d0c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r2, #184 @ 0xb8 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r2, #163 @ 0xa3 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24297e │ │ │ │ b.n 242982 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #24 │ │ │ │ beq.w 242c58 │ │ │ │ @@ -306774,45 +306768,45 @@ │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #372] @ (242d30 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24297e │ │ │ │ b.n 242982 │ │ │ │ ldr r3, [pc, #352] @ (242d34 ) │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r2, [pc, #352] @ (242d38 ) │ │ │ │ ldr r1, [pc, #352] @ (242d3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24297e │ │ │ │ b.n 242982 │ │ │ │ movs r0, #0 │ │ │ │ b.n 242ace │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #316] @ (242d40 ) │ │ │ │ add r0, sp, #20 │ │ │ │ add.w r3, r7, #288 @ 0x120 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #331 @ 0x14b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24297e │ │ │ │ b.n 242982 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ it eq │ │ │ │ moveq r0, #2 │ │ │ │ @@ -306856,15 +306850,15 @@ │ │ │ │ ldr r2, [pc, #216] @ (242d50 ) │ │ │ │ add r0, sp, #20 │ │ │ │ add.w r3, r7, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #212 @ 0xd4 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24297e │ │ │ │ b.n 242982 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24297e │ │ │ │ @@ -306873,94 +306867,94 @@ │ │ │ │ ldr r2, [pc, #176] @ (242d54 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r7, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #20 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #228 @ 0xe4 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24297e │ │ │ │ b.n 242982 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + strh r0, [r7, #52] @ 0x34 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r4, [r7, #14] │ │ │ │ + ldrb r4, [r1, #16] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r1, #15] │ │ │ │ + ldrb r6, [r3, #16] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r5, #20] │ │ │ │ + ldrb r6, [r7, #21] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #50] @ 0x32 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r4, [r0, #13] │ │ │ │ + ldrb r4, [r2, #14] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r5, #21] │ │ │ │ movs r4, r4 │ │ │ │ ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r6, #38] @ 0x26 │ │ │ │ + strh r0, [r0, #42] @ 0x2a │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r2, [r3, #13] │ │ │ │ + ldrb r2, [r5, #14] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r7, #8] │ │ │ │ + ldrb r6, [r1, #10] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r1, #38] @ 0x26 │ │ │ │ + strh r6, [r3, #40] @ 0x28 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r0, [r0, #14] │ │ │ │ + ldrb r0, [r2, #15] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r3, #8] │ │ │ │ + ldrb r4, [r5, #9] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r3, #11] │ │ │ │ + ldrb r4, [r5, #12] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r7, #32] │ │ │ │ + strh r4, [r1, #36] @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r2, [r2, #6] │ │ │ │ + ldrb r2, [r4, #7] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r4, #10] │ │ │ │ + ldrb r4, [r6, #11] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r0, #32] │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r2, [r3, #5] │ │ │ │ + ldrb r2, [r5, #6] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r7, #9] │ │ │ │ + ldrb r4, [r1, #11] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r3, #30] │ │ │ │ + strh r4, [r5, #32] │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r2, [r6, #4] │ │ │ │ + ldrb r2, [r0, #6] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r7, #9] │ │ │ │ + ldrb r4, [r1, #11] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r4, #28] │ │ │ │ + strh r4, [r6, #30] │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r6, [r6, #3] │ │ │ │ + ldrb r6, [r0, #5] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r0, #28] │ │ │ │ + strh r6, [r2, #30] │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r0, [r6, #7] │ │ │ │ + ldrb r0, [r0, #9] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ + ldrb r2, [r4, #4] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r5, #9] │ │ │ │ + ldrb r4, [r7, #10] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r1, #7] │ │ │ │ + ldrb r2, [r3, #8] │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r5, #24] │ │ │ │ + strh r0, [r7, #26] │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r6, [r7, #1] │ │ │ │ + ldrb r6, [r1, #3] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r2, #7] │ │ │ │ + ldrb r2, [r4, #8] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r1, #4] │ │ │ │ + ldrb r4, [r3, #5] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00242d58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -306993,15 +306987,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r4, fp │ │ │ │ blx 17e524 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cbz r5, 242dd6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 242da4 │ │ │ │ blx 1805c4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ @@ -307009,57 +307003,57 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 242db8 │ │ │ │ ldr.w fp, [sp] │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r5, [fp, #8] │ │ │ │ cbz r5, 242e1c │ │ │ │ ldr r3, [pc, #92] @ (242e4c ) │ │ │ │ ldr.w fp, [pc, #92] @ 242e50 │ │ │ │ add fp, pc │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldrd r4, r1, [r3] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 242dfc │ │ │ │ ldr r4, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r9, [r9] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 242d8a │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4162c8 │ │ │ │ + b.w 416318 │ │ │ │ mov r4, r5 │ │ │ │ b.n 242dda │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r0, r2, #11 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ + ldrb r2, [r2, #6] │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #3] │ │ │ │ + ldrb r0, [r7, #4] │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -307188,15 +307182,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #172] @ (243060 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r3, #2 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -307236,31 +307230,31 @@ │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r1, #16] │ │ │ │ adc.w r0, r0, #0 │ │ │ │ str r0, [r1, #20] │ │ │ │ b.n 242f56 │ │ │ │ ldr r0, [pc, #24] @ (243064 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 242fba │ │ │ │ ldr r0, [pc, #20] @ (243068 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 242fba │ │ │ │ nop │ │ │ │ - strb r0, [r5, #29] │ │ │ │ + strb r0, [r7, #30] │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r5, #26] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r5, #27] │ │ │ │ + strb r2, [r7, #28] │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (243074 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ str r7, [sp, #744] @ 0x2e8 │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -307269,15 +307263,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #148] @ (243124 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #136] @ (243128 ) │ │ │ │ ldr r1, [pc, #136] @ (24312c ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [pc, #136] @ (243130 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ @@ -307290,79 +307284,79 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r4, r2, [r2] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (24313c ) │ │ │ │ ldr r1, [pc, #120] @ (243140 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r1, [pc, #112] @ (243144 ) │ │ │ │ ldr r2, [pc, #116] @ (243148 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #112] @ (24314c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #112] @ (243150 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r1, [pc, #100] @ (243154 ) │ │ │ │ ldr r3, [pc, #100] @ (243158 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (24315c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r2, [pc, #84] @ (243160 ) │ │ │ │ ldr r1, [pc, #88] @ (243164 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28b418 │ │ │ │ - strh r4, [r3, #0] │ │ │ │ + strh r4, [r5, #2] │ │ │ │ movs r7, r5 │ │ │ │ - eors r2, r3 │ │ │ │ + lsls r2, r5 │ │ │ │ movs r2, r4 │ │ │ │ - ands r2, r6 │ │ │ │ + lsls r2, r0 │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xb716 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r5, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r0, r1 │ │ │ │ + muls r0, r3 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xe80a0022 │ │ │ │ + @ instruction: 0xe85a0022 │ │ │ │ lsrs r7, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r1 │ │ │ │ + cmn r0, r3 │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #25] │ │ │ │ + strb r6, [r1, #27] │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #25] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -307436,27 +307430,27 @@ │ │ │ │ ldr r4, [pc, #284] @ (243340 ) │ │ │ │ mov r3, r1 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24332a │ │ │ │ ldr r0, [pc, #264] @ (243344 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #264] @ (243348 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r4, [r0, #336] @ 0x150 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 24328e │ │ │ │ ldr r0, [pc, #244] @ (24334c ) │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ @@ -307522,15 +307516,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #12 │ │ │ │ blx 17e220 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 2f5e4c │ │ │ │ + bl 2f5e9c │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #8 │ │ │ │ str r3, [r5, #4] │ │ │ │ blx 1807b8 │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -307541,43 +307535,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r1, #11] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r5, #25] │ │ │ │ + ldrb r4, [r7, #26] │ │ │ │ movs r7, r5 │ │ │ │ - strb r0, [r0, #9] │ │ │ │ + strb r0, [r2, #10] │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r5, #20] │ │ │ │ + strb r0, [r7, #21] │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r5, #20] │ │ │ │ + strb r2, [r7, #21] │ │ │ │ movs r4, r4 │ │ │ │ - strb r4, [r5, #20] │ │ │ │ + strb r4, [r7, #21] │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r6, #20] │ │ │ │ + strb r2, [r0, #22] │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r6, #20] │ │ │ │ + strb r2, [r0, #22] │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r7, #20] │ │ │ │ + strb r0, [r1, #22] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r7, #20] │ │ │ │ + strb r6, [r1, #22] │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r0, #21] │ │ │ │ + strb r0, [r2, #22] │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r0, #21] │ │ │ │ + strb r2, [r2, #22] │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r1, #21] │ │ │ │ + strb r0, [r3, #22] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r1, #21] │ │ │ │ + strb r6, [r3, #22] │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r2, #21] │ │ │ │ + strb r0, [r4, #22] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #100] @ 2433f0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -307607,31 +307601,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #44] @ (2433fc ) │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 2f6174 │ │ │ │ + bl 2f61c4 │ │ │ │ ldr r1, [pc, #36] @ (243400 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2f3a70 │ │ │ │ + bl 2f3ac0 │ │ │ │ b.n 2433a6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #936] @ 0x3a8 │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r1, #18] │ │ │ │ + strb r6, [r3, #19] │ │ │ │ movs r4, r4 │ │ │ │ mrc2 15, 1, pc, cr3, cr15, {7} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r5, [r0, #872] @ 0x368 │ │ │ │ @@ -307659,127 +307653,127 @@ │ │ │ │ strd r3, r3, [r4, #36] @ 0x24 │ │ │ │ bl 242f00 │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 2434b6 │ │ │ │ asrs r3, r2, #31 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r6, #344 @ 0x158 │ │ │ │ - bl 453524 │ │ │ │ + bl 453574 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #108] @ (2434d4 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 24347e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ add.w r0, r6, #624 @ 0x270 │ │ │ │ - bl 453080 │ │ │ │ + bl 4530d0 │ │ │ │ cbnz r0, 24349e │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 24342e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r6, #600 @ 0x258 │ │ │ │ add.w r0, r6, #344 @ 0x158 │ │ │ │ - bl 4533f4 │ │ │ │ + bl 453444 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24348c │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 24342e │ │ │ │ b.n 24348c │ │ │ │ ldrd r3, r0, [r4, #12] │ │ │ │ mov r1, r2 │ │ │ │ blx r3 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 24342e │ │ │ │ b.n 24348c │ │ │ │ str.w r3, [r6, #876] @ 0x36c │ │ │ │ b.n 24343a │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, #18] │ │ │ │ + ldrb r6, [r2, #19] │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r3, #1] │ │ │ │ + strb r4, [r5, #2] │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r7, #0] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ sub sp, #16 │ │ │ │ mla r4, r0, r1, r5 │ │ │ │ add.w r0, r5, #624 @ 0x270 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, r7, [r4, #624] @ 0x270 │ │ │ │ - bl 453080 │ │ │ │ + bl 4530d0 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cmp r7, r3 │ │ │ │ it eq │ │ │ │ cmpeq r8, r2 │ │ │ │ beq.n 243560 │ │ │ │ mov sl, r0 │ │ │ │ strd r2, r3, [r4, #624] @ 0x270 │ │ │ │ add.w r0, r5, #624 @ 0x270 │ │ │ │ - bl 453080 │ │ │ │ + bl 4530d0 │ │ │ │ cbz r0, 24354a │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r5, #624 @ 0x270 │ │ │ │ - bl 4530a8 │ │ │ │ + bl 4530f8 │ │ │ │ cbz r0, 24355c │ │ │ │ add.w r4, r5, #344 @ 0x158 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 243576 │ │ │ │ add.w r2, r5, #624 @ 0x270 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 453378 │ │ │ │ + b.w 4533c8 │ │ │ │ add.w r0, r5, #600 @ 0x258 │ │ │ │ - bl 453030 │ │ │ │ + bl 453080 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 243404 │ │ │ │ strd r8, r7, [r4, #624] @ 0x270 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 452f60 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 452fb0 │ │ │ │ + bl 448628 │ │ │ │ ldr r3, [pc, #20] @ (243598 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r2, sl │ │ │ │ add r3, pc │ │ │ │ add.w r0, r5, #600 @ 0x258 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 452fa8 │ │ │ │ + bl 452ff8 │ │ │ │ b.n 243538 │ │ │ │ mrc2 15, 3, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2435e0 │ │ │ │ @@ -307788,29 +307782,29 @@ │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #48] @ (2435e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb r0, [r0, #21] │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r6, #11] │ │ │ │ + ldrb r6, [r0, #13] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r1, #108] @ 0x6c │ │ │ │ + ldr r0, [r3, #112] @ 0x70 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r4, #108] @ 0x6c │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #120] @ 243674 │ │ │ │ sub sp, #16 │ │ │ │ @@ -307828,23 +307822,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #280] @ 0x118 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 426b84 │ │ │ │ + bl 426bd4 │ │ │ │ ldr r2, [pc, #56] @ (243688 ) │ │ │ │ ldr r3, [pc, #44] @ (24367c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -307854,23 +307848,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - ldrb r6, [r4, #10] │ │ │ │ + ldrb r6, [r6, #11] │ │ │ │ movs r7, r5 │ │ │ │ str r0, [sp, #504] @ 0x1f8 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r2, #108] @ 0x6c │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r3, #100] @ 0x64 │ │ │ │ + ldr r6, [r5, #104] @ 0x68 │ │ │ │ movs r4, r4 │ │ │ │ str r0, [sp, #272] @ 0x110 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -307881,35 +307875,35 @@ │ │ │ │ ldr r1, [pc, #64] @ (2436e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #48] @ (2436ec ) │ │ │ │ mov r4, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f5050 │ │ │ │ + bl 2f50a0 │ │ │ │ add.w r0, r4, #624 @ 0x270 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 452f1c │ │ │ │ - ldrb r6, [r0, #8] │ │ │ │ + b.w 452f6c │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r3, #92] @ 0x5c │ │ │ │ + ldr r0, [r5, #96] @ 0x60 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r6, #92] @ 0x5c │ │ │ │ + ldr r2, [r0, #100] @ 0x64 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 243b10 │ │ │ │ + b.n 243bb0 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 24377c │ │ │ │ sub sp, #24 │ │ │ │ @@ -307927,23 +307921,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #744] @ 0x2e8 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 426c64 │ │ │ │ + bl 426cb4 │ │ │ │ ldr r2, [pc, #60] @ (243790 ) │ │ │ │ ldr r3, [pc, #44] @ (243784 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -307954,23 +307948,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #6] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ movs r7, r5 │ │ │ │ ldrh r2, [r7, #58] @ 0x3a │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #88] @ 0x58 │ │ │ │ + ldr r2, [r2, #92] @ 0x5c │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r3, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #88] @ 0x58 │ │ │ │ movs r4, r4 │ │ │ │ ldrh r6, [r7, #56] @ 0x38 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -307990,23 +307984,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #624] @ 0x270 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 426c64 │ │ │ │ + bl 426cb4 │ │ │ │ ldr r2, [pc, #60] @ (243834 ) │ │ │ │ ldr r3, [pc, #44] @ (243828 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -308017,23 +308011,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldrb r6, [r1, #5] │ │ │ │ movs r7, r5 │ │ │ │ ldrh r6, [r2, #54] @ 0x36 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [r5, #80] @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r6, #72] @ 0x48 │ │ │ │ + ldr r6, [r0, #80] @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ ldrh r2, [r3, #52] @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -308053,23 +308047,23 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ vldr d7, [pc, #76] @ 2438d0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 426c64 │ │ │ │ + bl 426cb4 │ │ │ │ cbz r0, 2438a8 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2434d8 │ │ │ │ ldr r2, [pc, #64] @ (2438ec ) │ │ │ │ @@ -308086,23 +308080,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - ldrb r2, [r3, #1] │ │ │ │ + ldrb r2, [r5, #2] │ │ │ │ movs r7, r5 │ │ │ │ ldrh r6, [r6, #48] @ 0x30 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #64] @ 0x40 │ │ │ │ + ldr r0, [r1, #72] @ 0x48 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r2, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #68] @ 0x44 │ │ │ │ movs r4, r4 │ │ │ │ ldrh r0, [r5, #46] @ 0x2e │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -308122,23 +308116,23 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ vldr d7, [pc, #76] @ 243988 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 426c64 │ │ │ │ + bl 426cb4 │ │ │ │ cbz r0, 243960 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2434d8 │ │ │ │ ldr r2, [pc, #64] @ (2439a4 ) │ │ │ │ @@ -308155,23 +308149,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - strb r2, [r4, #30] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ movs r7, r5 │ │ │ │ ldrh r6, [r7, #42] @ 0x2a │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #56] @ 0x38 │ │ │ │ + ldr r0, [r2, #60] @ 0x3c │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ ldrh r0, [r6, #40] @ 0x28 │ │ │ │ movs r4, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -308192,23 +308186,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 426b84 │ │ │ │ + bl 426bd4 │ │ │ │ cbz r0, 243a0a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 243a34 │ │ │ │ str.w r3, [r8, #280] @ 0x118 │ │ │ │ ldr r2, [pc, #108] @ (243a78 ) │ │ │ │ ldr r3, [pc, #88] @ (243a68 ) │ │ │ │ add r2, pc │ │ │ │ @@ -308223,79 +308217,79 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r1, r6, [sp, #4] │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #48] @ (243a7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #48] @ (243a80 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 243a0a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r2, #38] @ 0x26 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #27] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [r2, #44] @ 0x2c │ │ │ │ + ldr r6, [r4, #48] @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r4, #40] @ 0x28 │ │ │ │ + ldr r4, [r6, #44] @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ ldrh r6, [r0, #36] @ 0x24 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r6, #96] @ 0x60 │ │ │ │ + ldr r2, [r0, #104] @ 0x68 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r2, #96] @ 0x60 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #196] @ (243b5c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 243b34 │ │ │ │ movs r0, #12 │ │ │ │ movs r6, #1 │ │ │ │ blx 17e220 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f5d90 │ │ │ │ + bl 2f5de0 │ │ │ │ blx 1805c4 │ │ │ │ ldr r3, [pc, #160] @ (243b60 ) │ │ │ │ ldr r2, [pc, #164] @ (243b64 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ str r0, [r7, #0] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ movs r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r5, [r0, #284] @ 0x11c │ │ │ │ mov sl, r0 │ │ │ │ lsl.w r3, r6, r4 │ │ │ │ tst r3, r5 │ │ │ │ bne.n 243b4a │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #5 │ │ │ │ @@ -308337,19 +308331,19 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 1807b8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ strd r3, r4, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ b.n 243ae4 │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #32] │ │ │ │ + ldr r0, [r3, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r5, #23] │ │ │ │ + strb r2, [r7, #24] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ + ldr r0, [r1, #32] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -308380,35 +308374,35 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #42 @ 0x2a │ │ │ │ mov r0, r7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r6, #872 @ 0x368 │ │ │ │ movs r1, #3 │ │ │ │ strd r2, r3, [r6, #872] @ 0x368 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r6, #744] @ 0x2e8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2434d8 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 243c28 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #140] @ (243c90 ) │ │ │ │ ldr r3, [pc, #124] @ (243c80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -308456,19 +308450,19 @@ │ │ │ │ movs r4, r6 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r1, #24] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #20] │ │ │ │ + strb r0, [r4, #21] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [r0, #16] │ │ │ │ + ldr r6, [r2, #20] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r2, #12] │ │ │ │ + ldr r2, [r4, #16] │ │ │ │ movs r4, r4 │ │ │ │ ldrh r0, [r2, #20] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00243c94 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -308482,19 +308476,19 @@ │ │ │ │ ldr r0, [pc, #80] @ (243d00 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f6174 │ │ │ │ + bl 2f61c4 │ │ │ │ ldr r1, [pc, #64] @ (243d04 ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 2f3a70 │ │ │ │ + bl 2f3ac0 │ │ │ │ ldr r2, [pc, #60] @ (243d08 ) │ │ │ │ ldr r3, [pc, #44] @ (243cfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -308510,15 +308504,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #14] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ movs r4, r4 │ │ │ │ ldc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ ldrh r6, [r0, #14] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00243d0c : │ │ │ │ push {r3, lr} │ │ │ │ @@ -308575,42 +308569,42 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #52] @ (243dd8 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r2, [pc, #52] @ (243ddc ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (243de0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 243dc0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #336] @ 0x150 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r0, [r4, #340] @ 0x154 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 17e520 │ │ │ │ nop │ │ │ │ - strb r6, [r0, #12] │ │ │ │ + strb r6, [r2, #13] │ │ │ │ movs r7, r5 │ │ │ │ - str r6, [r2, #108] @ 0x6c │ │ │ │ + str r6, [r4, #112] @ 0x70 │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ + str r4, [r0, #116] @ 0x74 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 243e44 │ │ │ │ sub sp, #8 │ │ │ │ @@ -308618,63 +308612,63 @@ │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #76] @ (243e4c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 243d88 │ │ │ │ add.w r0, r4, #624 @ 0x270 │ │ │ │ - bl 453080 │ │ │ │ + bl 4530d0 │ │ │ │ cbnz r0, 243e34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r0, r4, #600 @ 0x258 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 453030 │ │ │ │ + b.w 453080 │ │ │ │ nop │ │ │ │ - strb r6, [r5, #10] │ │ │ │ + strb r6, [r7, #11] │ │ │ │ movs r7, r5 │ │ │ │ - str r0, [r0, #104] @ 0x68 │ │ │ │ + str r0, [r2, #108] @ 0x6c │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r3, #104] @ 0x68 │ │ │ │ + str r6, [r5, #108] @ 0x6c │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00243e50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #68] @ (243eb8 ) │ │ │ │ ldr r2, [pc, #72] @ (243ebc ) │ │ │ │ ldr r1, [pc, #72] @ (243ec0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w lr, [r0, #56] @ 0x38 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 243ea4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -308686,43 +308680,43 @@ │ │ │ │ mvn.w r0, #2 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - strb r6, [r6, #8] │ │ │ │ + strb r6, [r0, #10] │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r4, #96] @ 0x60 │ │ │ │ + str r6, [r6, #100] @ 0x64 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00243ec4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r0 │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #68] @ (243f2c ) │ │ │ │ ldr r2, [pc, #68] @ (243f30 ) │ │ │ │ ldr r1, [pc, #72] @ (243f34 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [r0, #60] @ 0x3c │ │ │ │ cbz r1, 243f14 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r5, r6, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ @@ -308733,65 +308727,65 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strb r0, [r0, #7] │ │ │ │ + strb r0, [r2, #8] │ │ │ │ movs r7, r5 │ │ │ │ - str r4, [r2, #88] @ 0x58 │ │ │ │ + str r4, [r4, #92] @ 0x5c │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ + str r2, [r0, #96] @ 0x60 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00243f38 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #624 @ 0x270 │ │ │ │ mov r5, r1 │ │ │ │ - bl 453080 │ │ │ │ + bl 4530d0 │ │ │ │ cbnz r0, 243f9c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 242f00 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 243fc8 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #344 @ 0x158 │ │ │ │ - bl 453524 │ │ │ │ + bl 453574 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #104] @ (243fe0 ) │ │ │ │ ldr r2, [pc, #104] @ (243fe4 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ add r1, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #100] @ (243fe8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 243fda │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #600 @ 0x258 │ │ │ │ add.w r0, r4, #344 @ 0x158 │ │ │ │ - bl 4533f4 │ │ │ │ + bl 453444 │ │ │ │ cbnz r0, 243fb4 │ │ │ │ ldr.w r3, [r4, #872] @ 0x368 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 243f56 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ add.w r2, r5, #36 @ 0x24 │ │ │ │ @@ -308804,19 +308798,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mvn.w r0, #2 │ │ │ │ b.n 243fc8 │ │ │ │ - strb r0, [r6, #4] │ │ │ │ + strb r0, [r0, #6] │ │ │ │ movs r7, r5 │ │ │ │ - str r0, [r0, #80] @ 0x50 │ │ │ │ + str r0, [r2, #84] @ 0x54 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r5, #84] @ 0x54 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00243fec : │ │ │ │ strb r1, [r0, #21] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -308832,15 +308826,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00244000 : │ │ │ │ ldrb r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (24400c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldrh r6, [r3, #2] │ │ │ │ movs r3, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -308889,32 +308883,32 @@ │ │ │ │ ldr r3, [pc, #52] @ (2440cc ) │ │ │ │ movs r2, #26 │ │ │ │ ldr r1, [pc, #52] @ (2440d0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r0, r2 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r6, #1] │ │ │ │ + strb r6, [r0, #3] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 24411c │ │ │ │ sub sp, #12 │ │ │ │ @@ -308922,37 +308916,37 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #52] @ (244124 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #36] @ (244128 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r4, #0] │ │ │ │ + strb r6, [r6, #1] │ │ │ │ movs r7, r5 │ │ │ │ - b.n 2441c4 │ │ │ │ + b.n 244264 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r1!, {r1, r2, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldr r0, [pc, #4] @ (244134 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ strh r2, [r5, #58] @ 0x3a │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -308961,15 +308955,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #436] @ (244304 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #424] @ (244308 ) │ │ │ │ ldr r5, [pc, #424] @ (24430c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #424] @ (244310 ) │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #424] @ (244314 ) │ │ │ │ @@ -308978,121 +308972,121 @@ │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #420] @ (244318 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [pc, #416] @ (24431c ) │ │ │ │ add r3, pc │ │ │ │ ldr r6, [pc, #416] @ (244320 ) │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #416] @ (244324 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #412] @ (244328 ) │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #408] @ (24432c ) │ │ │ │ ldr r2, [pc, #412] @ (244330 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #400] @ (244334 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #396] @ (244338 ) │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #392] @ (24433c ) │ │ │ │ ldr r2, [pc, #396] @ (244340 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #384] @ (244344 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #372] @ (244348 ) │ │ │ │ ldr r1, [pc, #376] @ (24434c ) │ │ │ │ movs r5, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #372] @ (244350 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r2, [pc, #356] @ (244354 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #344] @ (244358 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #344] @ (24435c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #344] @ (244360 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f5cc8 │ │ │ │ + bl 2f5d18 │ │ │ │ ldr r2, [pc, #328] @ (244364 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #320] @ (244368 ) │ │ │ │ ldr r1, [pc, #324] @ (24436c ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #320] @ (244370 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r2, [pc, #304] @ (244374 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #296] @ (244378 ) │ │ │ │ ldr r1, [pc, #300] @ (24437c ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #296] @ (244380 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ mov r5, r1 │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r2, [pc, #280] @ (244384 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #276] @ (244388 ) │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r2, [pc, #276] @ (24438c ) │ │ │ │ ldr r3, [pc, #276] @ (244390 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #276] @ (244394 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -309100,161 +309094,161 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #268] @ (244398 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f6bd0 │ │ │ │ + bl 2f6c20 │ │ │ │ ldr r2, [pc, #256] @ (24439c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #252] @ (2443a0 ) │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #252] @ (2443a4 ) │ │ │ │ ldr r2, [pc, #252] @ (2443a8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #240] @ (2443ac ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #236] @ (2443b0 ) │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #236] @ (2443b4 ) │ │ │ │ ldr r2, [pc, #236] @ (2443b8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #224] @ (2443bc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #216] @ (2443c0 ) │ │ │ │ ldr r2, [pc, #220] @ (2443c4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (2443c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f6ae8 │ │ │ │ - ldr r0, [r7, #124] @ 0x7c │ │ │ │ + b.w 2f6b38 │ │ │ │ + strb r0, [r1, #1] │ │ │ │ movs r7, r5 │ │ │ │ - cmp r7, #154 @ 0x9a │ │ │ │ + cmp r7, #234 @ 0xea │ │ │ │ movs r2, r4 │ │ │ │ - cmp r7, #114 @ 0x72 │ │ │ │ + cmp r7, #194 @ 0xc2 │ │ │ │ movs r2, r4 │ │ │ │ lsls r7, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ lsls r7, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #616] @ (244588 ) │ │ │ │ + ldr r6, [pc, #936] @ (2446c8 ) │ │ │ │ movs r6, r4 │ │ │ │ strh r0, [r4, #36] @ 0x24 │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r4, #116] @ 0x74 │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - movs r1, #248 @ 0xf8 │ │ │ │ + movs r2, #72 @ 0x48 │ │ │ │ movs r5, r4 │ │ │ │ lsrs r3, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ + str r4, [r5, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, r2, #4 │ │ │ │ + adds r0, r4, #5 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #116] @ 0x74 │ │ │ │ + str r4, [r6, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r7, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #31 │ │ │ │ + adds r0, r1, r1 │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #116] @ 0x74 │ │ │ │ + str r2, [r3, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ adds r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #116] @ 0x74 │ │ │ │ + str r2, [r6, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r5, #10] │ │ │ │ + ldrb r2, [r7, #11] │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r4, #116] @ 0x74 │ │ │ │ + str r2, [r6, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r3, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r7 │ │ │ │ + orrs r0, r1 │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r0, #124] @ 0x7c │ │ │ │ movs r4, r4 │ │ │ │ lsrs r7, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r0, #124] @ 0x7c │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r2, #32] │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2} │ │ │ │ + stmia r0!, {r1, r2, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ + str r2, [r0, #124] @ 0x7c │ │ │ │ movs r4, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ lsls r1, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #116] @ 0x74 │ │ │ │ + str r6, [r6, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - ittt gt │ │ │ │ - movgt r2, r4 │ │ │ │ - lsrgt r1, r7, #6 │ │ │ │ - movgt r0, r0 │ │ │ │ + stmia r0!, {r1, r4} │ │ │ │ + movs r2, r4 │ │ │ │ + lsrs r1, r7, #6 │ │ │ │ + movs r0, r0 │ │ │ │ lsls r5, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r0, #124] @ 0x7c │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #516] @ (2445e4 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -309271,26 +309265,26 @@ │ │ │ │ mov fp, r3 │ │ │ │ add.w r3, r5, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 2f003c │ │ │ │ + bl 2f008c │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cbz r3, 244436 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 24444c │ │ │ │ @@ -309316,27 +309310,27 @@ │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ cbz r3, 244482 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 24454a │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24453e │ │ │ │ ldrb.w r3, [r4, #33] @ 0x21 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 244532 │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43a804 │ │ │ │ + bl 43a854 │ │ │ │ movw r3, #16257 @ 0x3f81 │ │ │ │ movt r3, #4064 @ 0xfe0 │ │ │ │ adds r0, #1 │ │ │ │ umull r2, r3, r3, r0 │ │ │ │ ldr r2, [r4, #72] @ 0x48 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ add.w r3, r3, r3, lsl #7 │ │ │ │ @@ -309369,15 +309363,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #264] @ (2445fc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 244436 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 244584 │ │ │ │ ldrb.w r3, [r4, #35] @ 0x23 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 244436 │ │ │ │ eor.w r5, r9, #1 │ │ │ │ @@ -309386,120 +309380,120 @@ │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ uxtb r5, r5 │ │ │ │ strd r5, r8, [sp, #4] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 434bf0 │ │ │ │ + bl 434c40 │ │ │ │ b.n 244436 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 430648 │ │ │ │ + bl 430698 │ │ │ │ b.n 244492 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r6 │ │ │ │ - bl 430648 │ │ │ │ + bl 430698 │ │ │ │ b.n 24448a │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 431fcc │ │ │ │ + bl 43201c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r2, [pc, #164] @ (244600 ) │ │ │ │ mov r1, r0 │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ ldr r1, [pc, #160] @ (244604 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 17e520 │ │ │ │ ldr r3, [pc, #128] @ (244608 ) │ │ │ │ mov r1, r2 │ │ │ │ ldr r4, [pc, #128] @ (24460c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #116] @ (244610 ) │ │ │ │ ldr r1, [pc, #120] @ (244614 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 244436 │ │ │ │ ldr r3, [pc, #100] @ (244618 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #100] @ (24461c ) │ │ │ │ ldr r1, [pc, #100] @ (244620 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 244436 │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ blx 17e0f4 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ it gt │ │ │ │ movgt r2, #5 │ │ │ │ b.n 2444c2 │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [r5, #88] @ 0x58 │ │ │ │ movs r7, r5 │ │ │ │ strh r2, [r5, #20] │ │ │ │ movs r4, r6 │ │ │ │ - ble.n 24469c │ │ │ │ + ble.n 24453c │ │ │ │ movs r2, r4 │ │ │ │ - bkpt 0x008c │ │ │ │ + bkpt 0x00dc │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r2, #68] @ 0x44 │ │ │ │ + ldr r4, [r4, #72] @ 0x48 │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r5, #100] @ 0x64 │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r1, #88] @ 0x58 │ │ │ │ + str r6, [r3, #92] @ 0x5c │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r0, #88] @ 0x58 │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ + str r2, [r5, #84] @ 0x54 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + str r6, [r7, #92] @ 0x5c │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ + ldr r0, [r7, #60] @ 0x3c │ │ │ │ movs r7, r5 │ │ │ │ - str r4, [r4, #76] @ 0x4c │ │ │ │ + str r4, [r6, #80] @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r1, #56] @ 0x38 │ │ │ │ + ldr r6, [r3, #60] @ 0x3c │ │ │ │ movs r7, r5 │ │ │ │ - str r0, [r2, #80] @ 0x50 │ │ │ │ + str r0, [r4, #84] @ 0x54 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r0, #76] @ 0x4c │ │ │ │ + str r6, [r2, #80] @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ - b.w 2f4d74 │ │ │ │ + b.w 2f4dc4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 244670 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -309507,30 +309501,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (244678 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ strb.w r4, [r0, #34] @ 0x22 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r0, #48] @ 0x30 │ │ │ │ + ldr r6, [r2, #52] @ 0x34 │ │ │ │ movs r7, r5 │ │ │ │ - bge.n 244670 │ │ │ │ + blt.n 244710 │ │ │ │ movs r2, r4 │ │ │ │ - pop {r1, r4, r5} │ │ │ │ + pop {r1, r7} │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2446bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -309538,28 +309532,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2446c4 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #34] @ 0x22 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [r0, #48] @ 0x30 │ │ │ │ movs r7, r5 │ │ │ │ - bge.n 244618 │ │ │ │ + bge.n 2446b8 │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r0, 244740 │ │ │ │ + pop {r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 244708 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309567,28 +309561,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (244710 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #38] @ 0x26 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r4, #36] @ 0x24 │ │ │ │ + ldr r6, [r6, #40] @ 0x28 │ │ │ │ movs r7, r5 │ │ │ │ - bge.n 2447cc │ │ │ │ + bge.n 24466c │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r4, 244778 │ │ │ │ + cbnz r4, 24478c │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 244754 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309596,28 +309590,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (24475c ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #37] @ 0x25 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r3, #32] │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ - bge.n 244780 │ │ │ │ + bge.n 244820 │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r0, 2447b2 │ │ │ │ + cbnz r0, 2447c6 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2447a4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -309626,29 +309620,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2447ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str r4, [r0, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r6, [r1, #28] │ │ │ │ + ldr r6, [r3, #32] │ │ │ │ movs r7, r5 │ │ │ │ - bls.n 244734 │ │ │ │ + bge.n 2447d4 │ │ │ │ movs r2, r4 │ │ │ │ - revsh r2, r7 │ │ │ │ + cbnz r2, 244802 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2447f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309656,29 +309650,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2447f8 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #20] │ │ │ │ + ldr r6, [r1, #28] │ │ │ │ movs r7, r5 │ │ │ │ - bls.n 2448e4 │ │ │ │ + bls.n 244784 │ │ │ │ movs r2, r4 │ │ │ │ - hlt 0x002c │ │ │ │ + revsh r4, r7 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 24483c │ │ │ │ sub sp, #12 │ │ │ │ @@ -309686,28 +309680,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (244844 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #35] @ 0x23 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r0, #24] │ │ │ │ movs r7, r5 │ │ │ │ - bls.n 244898 │ │ │ │ + bls.n 244938 │ │ │ │ movs r2, r4 │ │ │ │ - rev16 r0, r4 │ │ │ │ + hlt 0x0030 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 244888 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309715,28 +309709,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (244890 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #33] @ 0x21 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r4, #12] │ │ │ │ + ldr r6, [r6, #16] │ │ │ │ movs r7, r5 │ │ │ │ - bhi.n 24484c │ │ │ │ + bls.n 2448ec │ │ │ │ movs r2, r4 │ │ │ │ - rev r4, r2 │ │ │ │ + rev16 r4, r4 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2448d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309744,28 +309738,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2448dc ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ movs r7, r5 │ │ │ │ - bhi.n 244800 │ │ │ │ + bhi.n 2448a0 │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r0, 244912 │ │ │ │ + rev r0, r3 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 244924 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309773,29 +309767,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (24492c ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #36] @ 0x24 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r1, #4] │ │ │ │ + ldr r6, [r3, #8] │ │ │ │ movs r7, r5 │ │ │ │ - bhi.n 2449b8 │ │ │ │ + bhi.n 244858 │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r4, 24494e │ │ │ │ + cbnz r4, 244962 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #52] @ 244978 │ │ │ │ @@ -309806,28 +309800,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (244980 ) │ │ │ │ add.w ip, ip, #24 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #44 @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 426b84 │ │ │ │ + b.w 426bd4 │ │ │ │ nop │ │ │ │ - str r6, [r7, #124] @ 0x7c │ │ │ │ + ldr r6, [r1, #4] │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r0, 24498a │ │ │ │ + cbnz r0, 24499e │ │ │ │ movs r2, r4 │ │ │ │ - bvc.n 244960 │ │ │ │ + bhi.n 244a00 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 244a10 │ │ │ │ sub sp, #24 │ │ │ │ @@ -309845,23 +309839,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #24] │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ ldr r2, [pc, #60] @ (244a24 ) │ │ │ │ ldr r3, [pc, #44] @ (244a18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -309872,23 +309866,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r5, #120] @ 0x78 │ │ │ │ + str r2, [r7, #124] @ 0x7c │ │ │ │ movs r7, r5 │ │ │ │ ldrb r6, [r4, #19] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8c6 │ │ │ │ + cbnz r6, 244a24 │ │ │ │ movs r2, r4 │ │ │ │ - bvc.n 244930 │ │ │ │ + bvc.n 2449d0 │ │ │ │ movs r2, r4 │ │ │ │ ldrb r2, [r5, #18] │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -309900,15 +309894,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #108] @ (244ab0 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22af10 │ │ │ │ orrs r0, r1 │ │ │ │ it eq │ │ │ │ strbeq.w r6, [r4, #37] @ 0x25 │ │ │ │ bne.n 244a7a │ │ │ │ @@ -309924,33 +309918,33 @@ │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (244ab8 ) │ │ │ │ mov.w r2, #456 @ 0x1c8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r0, [r1, #112] @ 0x70 │ │ │ │ + str r0, [r3, #116] @ 0x74 │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xb834 │ │ │ │ + @ instruction: 0xb884 │ │ │ │ movs r2, r4 │ │ │ │ - bvs.n 244aa4 │ │ │ │ + bvc.n 244b44 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r0, #16] │ │ │ │ + str r2, [r2, #20] │ │ │ │ movs r4, r4 │ │ │ │ - ldrsh r6, [r7, r7] │ │ │ │ + str r6, [r1, #4] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #128] @ 244b4c │ │ │ │ sub sp, #12 │ │ │ │ @@ -309959,15 +309953,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (244b54 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22af10 │ │ │ │ orrs r0, r1 │ │ │ │ beq.n 244afc │ │ │ │ ldrb.w r3, [r4, #33] @ 0x21 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -309985,30 +309979,30 @@ │ │ │ │ bl 22ea64 │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ bl 22af10 │ │ │ │ add.w r2, r5, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 430648 │ │ │ │ + bl 430698 │ │ │ │ strb.w r5, [r4, #33] @ 0x21 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r2, [r6, #100] @ 0x64 │ │ │ │ + str r2, [r0, #108] @ 0x6c │ │ │ │ movs r7, r5 │ │ │ │ - bvs.n 244c24 │ │ │ │ + bvs.n 244ac4 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb79e │ │ │ │ + @ instruction: 0xb7ee │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #128] @ 244be8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -310017,15 +310011,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (244bf0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22af10 │ │ │ │ orrs r0, r1 │ │ │ │ beq.n 244b98 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -310043,30 +310037,30 @@ │ │ │ │ bl 22ea64 │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ bl 22af10 │ │ │ │ rsb r2, r5, #13 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 430648 │ │ │ │ + bl 430698 │ │ │ │ strb.w r5, [r4, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r4, #96] @ 0x60 │ │ │ │ movs r7, r5 │ │ │ │ - bpl.n 244b88 │ │ │ │ + bvs.n 244c28 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb702 │ │ │ │ + @ instruction: 0xb752 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (244c74 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -310074,25 +310068,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #112] @ (244c7c ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r2, [pc, #92] @ (244c80 ) │ │ │ │ ldr r1, [pc, #96] @ (244c84 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ bl 1e89b4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r3, [r5, #32] │ │ │ │ bl 1e89ac │ │ │ │ mov r3, r0 │ │ │ │ @@ -310108,22 +310102,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r4, [r7, #80] @ 0x50 │ │ │ │ + str r4, [r1, #88] @ 0x58 │ │ │ │ movs r7, r5 │ │ │ │ - bpl.n 244ce4 │ │ │ │ + bpl.n 244b84 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb66a │ │ │ │ + @ instruction: 0xb6ba │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xebfe0021 │ │ │ │ - @ instruction: 0xf1920021 │ │ │ │ + mcrr 0, 2, r0, lr, cr1 │ │ │ │ + @ instruction: 0xf1e20021 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ (244d2c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -310132,15 +310126,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #144] @ (244d34 ) │ │ │ │ add.w r3, r6, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22af10 │ │ │ │ orrs r0, r1 │ │ │ │ bne.n 244ce6 │ │ │ │ ldrb.w r3, [r4, #35] @ 0x23 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ @@ -310160,15 +310154,15 @@ │ │ │ │ add.w r3, r6, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #76] @ (244d3c ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #475 @ 0x1db │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -310177,29 +310171,29 @@ │ │ │ │ add.w r3, r6, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #40] @ (244d44 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #479 @ 0x1df │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 244cd2 │ │ │ │ - str r0, [r5, #72] @ 0x48 │ │ │ │ + str r0, [r7, #76] @ 0x4c │ │ │ │ movs r7, r5 │ │ │ │ - push {r2, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb624 │ │ │ │ movs r2, r4 │ │ │ │ - bmi.n 244c68 │ │ │ │ + bmi.n 244d08 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsh r0, [r3, r2] │ │ │ │ + ldrsh r0, [r5, r3] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r2, r6] │ │ │ │ + ldrb r4, [r4, r7] │ │ │ │ movs r4, r4 │ │ │ │ - ldrsh r4, [r1, r2] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r5, r5] │ │ │ │ + ldrb r0, [r7, r6] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #168] @ (244e04 ) │ │ │ │ @@ -310218,23 +310212,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 426b84 │ │ │ │ + bl 426bd4 │ │ │ │ cbz r0, 244daa │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 244dd4 │ │ │ │ str.w r3, [r8, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #108] @ (244e18 ) │ │ │ │ ldr r3, [pc, #88] @ (244e08 ) │ │ │ │ add r2, pc │ │ │ │ @@ -310249,46 +310243,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (244e1c ) │ │ │ │ ldr r4, [pc, #56] @ (244e20 ) │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ strd r6, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #276 @ 0x114 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 244daa │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #4] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #60] @ 0x3c │ │ │ │ + str r6, [r5, #64] @ 0x40 │ │ │ │ movs r7, r5 │ │ │ │ - push {r1, r2, r3, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ movs r2, r4 │ │ │ │ - bcc.n 244da0 │ │ │ │ + bmi.n 244e40 │ │ │ │ movs r2, r4 │ │ │ │ ldrb r6, [r4, #3] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r2, [r3, r2] │ │ │ │ + ldrb r2, [r5, r3] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r5, r7] │ │ │ │ + ldrsh r4, [r7, r0] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #184] @ (244ef0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -310306,23 +310300,23 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3b989c │ │ │ │ + bl 3b98ec │ │ │ │ ldr r4, [sp, #8] │ │ │ │ cbz r4, 244ea6 │ │ │ │ mov r3, r4 │ │ │ │ b.n 244e80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 244ed6 │ │ │ │ ldrh.w ip, [r3, #4] │ │ │ │ @@ -310334,18 +310328,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #120] @ (244f0c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ strd r4, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b9278 │ │ │ │ + bl 3b92c8 │ │ │ │ ldr r2, [pc, #96] @ (244f10 ) │ │ │ │ ldr r3, [pc, #72] @ (244ef8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -310359,36 +310353,36 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 439e90 │ │ │ │ + bl 439ee0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 244ed8 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ b.n 244ea6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - str r4, [r1, #48] @ 0x30 │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ movs r7, r5 │ │ │ │ ldrb r6, [r1, #1] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r5} │ │ │ │ + push {r2, r3, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - bcs.n 244ee4 │ │ │ │ + bcc.n 244f84 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ + str r4, [r0, #48] @ 0x30 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrb r2, [r0, r7] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r5, r7] │ │ │ │ + ldrb r2, [r7, r0] │ │ │ │ movs r4, r4 │ │ │ │ strb r4, [r4, #31] │ │ │ │ movs r4, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -310408,30 +310402,30 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add.w r2, r0, #48 @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r4, [r2, #4]! │ │ │ │ cbnz r4, 244fa2 │ │ │ │ adds r3, #32 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ bne.n 244f5a │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3b989c │ │ │ │ + bl 3b98ec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3b9278 │ │ │ │ + bl 3b92c8 │ │ │ │ ldr r2, [pc, #120] @ (244ff4 ) │ │ │ │ ldr r3, [pc, #112] @ (244fec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -310459,29 +310453,29 @@ │ │ │ │ blx 17e220 │ │ │ │ str r0, [r6, #0] │ │ │ │ strh r4, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ adds r2, r4, #1 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43a6b4 │ │ │ │ + bl 43a704 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #128 @ 0x80 │ │ │ │ bne.n 244fbe │ │ │ │ b.n 244f66 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - str r4, [r3, #32] │ │ │ │ + str r4, [r5, #36] @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ strb r6, [r3, #29] │ │ │ │ movs r4, r6 │ │ │ │ - cbz r6, 24503a │ │ │ │ + cbz r6, 24504e │ │ │ │ movs r2, r4 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 244ffc │ │ │ │ + bcs.n 24509c │ │ │ │ movs r2, r4 │ │ │ │ strb r0, [r3, #28] │ │ │ │ movs r4, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -310493,15 +310487,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #220] @ (2450f4 ) │ │ │ │ add.w r3, r6, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r3, [r0, #38] @ 0x26 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 24506c │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2450be │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22af10 │ │ │ │ @@ -310544,47 +310538,47 @@ │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 434bf0 │ │ │ │ + bl 434c40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24503c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ b.n 24503c │ │ │ │ ldr r4, [pc, #56] @ (2450f8 ) │ │ │ │ add.w r3, r6, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #52] @ (2450fc ) │ │ │ │ movs r2, #237 @ 0xed │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - str r6, [r6, #16] │ │ │ │ + str r6, [r0, #24] │ │ │ │ movs r7, r5 │ │ │ │ - sxtb r2, r4 │ │ │ │ + uxth r2, r6 │ │ │ │ movs r2, r4 │ │ │ │ - bne.n 245144 │ │ │ │ + bne.n 2451e4 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r4, r3] │ │ │ │ + ldrh r0, [r6, r4] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r7, r6] │ │ │ │ + ldrh r4, [r1, r0] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #220] @ (2451f0 ) │ │ │ │ @@ -310603,28 +310597,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 22af10 │ │ │ │ orrs r0, r1 │ │ │ │ bne.n 24519e │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ cbz r0, 245174 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it ne │ │ │ │ strdne r2, r3, [r4, #24] │ │ │ │ beq.n 2451c0 │ │ │ │ ldr r2, [pc, #140] @ (245204 ) │ │ │ │ @@ -310642,74 +310636,74 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #100] @ (245208 ) │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r1, [pc, #100] @ (24520c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r5, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #67 @ 0x43 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 245174 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #76] @ (245210 ) │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r1, [pc, #72] @ (245214 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r5, #292 @ 0x124 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 245174 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r7, #21] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #0] │ │ │ │ + str r0, [r7, #4] │ │ │ │ movs r7, r5 │ │ │ │ - cbz r6, 245214 │ │ │ │ + cbz r6, 245228 │ │ │ │ movs r2, r4 │ │ │ │ - beq.n 24521c │ │ │ │ + beq.n 2452bc │ │ │ │ movs r2, r4 │ │ │ │ strb r4, [r3, #20] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r0, r2] │ │ │ │ + ldrh r0, [r2, r3] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r2, r3] │ │ │ │ + ldr r6, [r4, r4] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r0, r2] │ │ │ │ + ldrh r2, [r2, r3] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r0, r4] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00245218 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #34] @ 0x22 │ │ │ │ cbz r3, 245234 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 2f5e4c │ │ │ │ - bl 2f5d90 │ │ │ │ + b.w 2f5e9c │ │ │ │ + bl 2f5de0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 1805c0 │ │ │ │ │ │ │ │ 00245240 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -310783,23 +310777,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (245304 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - ldrsh r4, [r3, r1] │ │ │ │ + ldrsh r4, [r5, r2] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [r1, r6] │ │ │ │ + ldr r6, [r3, r7] │ │ │ │ movs r4, r4 │ │ │ │ - ldrsb r4, [r2, r6] │ │ │ │ + ldrsb r4, [r4, r7] │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (245310 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ strb r2, [r1, #23] │ │ │ │ movs r3, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -310807,32 +310801,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (24535c ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #48] @ (245360 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #36] @ (245364 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r7, r5] │ │ │ │ + ldrsh r6, [r1, r7] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r6, r5] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r0, r6] │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -310842,54 +310836,54 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #68] @ (2453c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #52] @ (2453cc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (2453d0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4489d0 │ │ │ │ + bl 448a20 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #32] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r5, r4] │ │ │ │ + ldrsh r2, [r7, r5] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r0, r5] │ │ │ │ + ldr r0, [r2, r6] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r2, r5] │ │ │ │ + ldr r2, [r4, r6] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r2, r5] │ │ │ │ + ldr r2, [r4, r6] │ │ │ │ movs r4, r4 │ │ │ │ movs r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ cbz r4, 245408 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 444f1c │ │ │ │ + bl 444f6c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 245c18 │ │ │ │ @@ -310913,24 +310907,24 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (245458 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288ba8 │ │ │ │ - ldrsh r2, [r7, r1] │ │ │ │ + ldrsh r2, [r1, r3] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r2, r2] │ │ │ │ + ldr r0, [r4, r3] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r4, r2] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 245494 │ │ │ │ sub sp, #12 │ │ │ │ @@ -310938,28 +310932,28 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (24549c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 447c04 │ │ │ │ - ldrsh r6, [r6, r0] │ │ │ │ + b.w 447c54 │ │ │ │ + ldrsh r6, [r0, r2] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r1, r1] │ │ │ │ + ldr r4, [r3, r2] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r4, r1] │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (2454a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ strb r6, [r4, #17] │ │ │ │ movs r3, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -310970,34 +310964,34 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #132] @ (245550 ) │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #132] @ (245554 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #124] @ (245558 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #12 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb r2, [r6, #20] │ │ │ │ cbz r2, 24551c │ │ │ │ add.w r3, r4, #20 │ │ │ │ ldr r4, [pc, #100] @ (24555c ) │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -311015,25 +311009,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r0, r0] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ movs r7, r5 │ │ │ │ - ldrsb r0, [r6, r7] │ │ │ │ + ldr r0, [r0, r1] │ │ │ │ movs r4, r4 │ │ │ │ - ldrsb r4, [r2, r7] │ │ │ │ + ldr r4, [r4, r0] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r6, r0] │ │ │ │ + ldr r0, [r0, r2] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r2, #40] @ 0x28 │ │ │ │ + ldr r2, [r4, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r4, r0] │ │ │ │ + ldr r2, [r6, r1] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2455b4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -311042,15 +311036,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (2455bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (2455c0 ) │ │ │ │ ldr r2, [pc, #48] @ (2455c4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #44] @ (2455c8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -311058,29 +311052,29 @@ │ │ │ │ ldr r2, [pc, #40] @ (2455cc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #40] @ (2455d0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f6a00 │ │ │ │ - ldrb r2, [r2, r5] │ │ │ │ + b.w 2f6a50 │ │ │ │ + ldrb r2, [r4, r6] │ │ │ │ movs r7, r5 │ │ │ │ - ldrsb r4, [r4, r4] │ │ │ │ + ldrsb r4, [r6, r5] │ │ │ │ movs r4, r4 │ │ │ │ - ldrsb r6, [r6, r4] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ movs r4, r4 │ │ │ │ lsls r3, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r7, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 245674 │ │ │ │ + bcs.n 245514 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 245614 │ │ │ │ sub sp, #8 │ │ │ │ @@ -311088,28 +311082,28 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #44] @ (24561c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #32 │ │ │ │ - bl 3aa588 │ │ │ │ + bl 3aa5d8 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17e520 │ │ │ │ - ldrb r6, [r3, r3] │ │ │ │ + ldrb r6, [r5, r4] │ │ │ │ movs r7, r5 │ │ │ │ - ldrsb r0, [r3, r4] │ │ │ │ + ldrsb r0, [r5, r5] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r0, #24] │ │ │ │ + ldr r0, [r2, #28] │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 245688 │ │ │ │ sub sp, #12 │ │ │ │ @@ -311117,15 +311111,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #84] @ (245690 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cbz r3, 245672 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r1, r2, [r3, #12] │ │ │ │ ldr r3, [r3, #20] │ │ │ │ subs r2, r2, r1 │ │ │ │ add r0, r2 │ │ │ │ @@ -311143,19 +311137,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, r2] │ │ │ │ + ldrb r2, [r4, r3] │ │ │ │ movs r7, r5 │ │ │ │ - ldrsb r4, [r1, r3] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r6, #16] │ │ │ │ + ldr r6, [r0, #24] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (245728 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -311171,29 +311165,29 @@ │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r4, [r5, #16] │ │ │ │ cbz r4, 2456f8 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r7, #2 │ │ │ │ cmp r4, #255 @ 0xff │ │ │ │ mov r5, r4 │ │ │ │ mov.w r2, #2 │ │ │ │ it cs │ │ │ │ movcs r5, #255 @ 0xff │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r7, [sp, #8] │ │ │ │ strb.w r5, [sp, #9] │ │ │ │ - bl 3a9cbc │ │ │ │ + bl 3a9d0c │ │ │ │ subs r4, r4, r5 │ │ │ │ bne.n 2456d8 │ │ │ │ ldr r2, [pc, #64] @ (24573c ) │ │ │ │ ldr r3, [pc, #56] @ (245734 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -311207,23 +311201,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, r0] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ movs r7, r5 │ │ │ │ ldr r6, [r3, #124] @ 0x7c │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r2, [r2, r1] │ │ │ │ + ldrsb r2, [r4, r2] │ │ │ │ movs r4, r4 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ movs r4, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -311233,35 +311227,35 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #64] @ (24579c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ adds r0, #32 │ │ │ │ - bl 3aa190 │ │ │ │ + bl 3aa1e0 │ │ │ │ cbz r0, 245782 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 245782 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r2, [r6, r5] │ │ │ │ + ldrh r2, [r0, r7] │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r5, r6] │ │ │ │ + strb r4, [r7, r7] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r2, #0] │ │ │ │ + ldr r6, [r4, #4] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #132] @ (245838 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -311271,15 +311265,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (24583c ) │ │ │ │ add.w r1, r3, #12 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (245840 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp r6, #0 │ │ │ │ itt gt │ │ │ │ movgt r7, r0 │ │ │ │ movgt.w r9, #0 │ │ │ │ bgt.n 245816 │ │ │ │ b.n 245820 │ │ │ │ ldrd r0, r5, [r4, #12] │ │ │ │ @@ -311315,19 +311309,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r2, r4] │ │ │ │ + ldrh r4, [r4, r5] │ │ │ │ movs r7, r5 │ │ │ │ - strb r0, [r1, r5] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [r6, #120] @ 0x78 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (245934 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -311337,25 +311331,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ cbz r0, 2458d0 │ │ │ │ - bl 3b1fac │ │ │ │ + bl 3b1ffc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245904 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 3aa1ec │ │ │ │ + bl 3aa23c │ │ │ │ cbnz r0, 2458a0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -311367,15 +311361,15 @@ │ │ │ │ add.w r0, r4, #32 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (245944 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3aa544 │ │ │ │ + bl 3aa594 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -311388,15 +311382,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp, #4] │ │ │ │ ldr r4, [pc, #104] @ (245950 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -311407,42 +311401,42 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r2, r4, [sp, #4] │ │ │ │ movs r4, #3 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b29c │ │ │ │ + bl 43b2ec │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r0, [r6, r2] │ │ │ │ + strb r0, [r0, r4] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r5, r1] │ │ │ │ + ldrh r6, [r7, r2] │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r2, #112] @ 0x70 │ │ │ │ + str r2, [r4, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ stc2l 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ - strb r6, [r5, r1] │ │ │ │ + strb r6, [r7, r2] │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r7!, {r1, r3, r4} │ │ │ │ + ldmia r7!, {r1, r3, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [pc, #960] @ (245d14 ) │ │ │ │ + ldr r4, [pc, #256] @ (245a54 ) │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r4, #18 │ │ │ │ + lsrs r2, r6, #19 │ │ │ │ movs r5, r4 │ │ │ │ ldr r0, [pc, #4] @ (245960 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldr r2, [r4, #124] @ 0x7c │ │ │ │ movs r3, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -311451,39 +311445,39 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #56] @ (2459b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w ip, [pc, #40] @ 2459bc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #40] @ (2459c0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #40] @ (2459c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [lr, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f6ae8 │ │ │ │ - ldr r2, [r3, r6] │ │ │ │ + b.w 2f6b38 │ │ │ │ + ldr r2, [r5, r7] │ │ │ │ movs r7, r5 │ │ │ │ - asrs r4, r5, #29 │ │ │ │ + asrs r4, r7, #30 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r2, r0, #29 │ │ │ │ + asrs r2, r2, #30 │ │ │ │ movs r2, r4 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, r7] │ │ │ │ + strb r0, [r2, r0] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #136] @ (245a64 ) │ │ │ │ @@ -311502,21 +311496,21 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (245a74 ) │ │ │ │ movs r3, #20 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ movs r3, #20 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 245a2c │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -311538,26 +311532,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 245a30 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r6, #72] @ 0x48 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r4] │ │ │ │ + ldr r4, [r0, r6] │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r7, r2] │ │ │ │ + strh r0, [r1, r4] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r7, r2] │ │ │ │ + strh r4, [r1, r4] │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ movs r4, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -311567,28 +311561,28 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #44] @ (245ac4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r2, r3] │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r1, r0] │ │ │ │ + strh r0, [r3, r1] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r3, r0] │ │ │ │ + strh r6, [r5, r1] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 245b14 │ │ │ │ sub sp, #12 │ │ │ │ @@ -311596,33 +311590,33 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #56] @ (245b1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r3, #24]! │ │ │ │ str r3, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r6, r0] │ │ │ │ + ldr r6, [r0, r2] │ │ │ │ movs r7, r5 │ │ │ │ - str r4, [r7, r6] │ │ │ │ + strh r4, [r1, r0] │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r2, r7] │ │ │ │ + strh r2, [r4, r0] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (245b7c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -311630,15 +311624,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #76] @ (245b84 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r6, r0 │ │ │ │ cbz r4, 245b60 │ │ │ │ mov r5, r4 │ │ │ │ ldr r4, [r4, #20] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 17e524 │ │ │ │ @@ -311653,42 +311647,42 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsb r0, [r4, r7] │ │ │ │ + ldr r0, [r6, r0] │ │ │ │ movs r7, r5 │ │ │ │ - str r0, [r5, r5] │ │ │ │ + str r0, [r7, r6] │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [r7, r5] │ │ │ │ + str r4, [r1, r7] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00245b88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #100] @ (245c0c ) │ │ │ │ ldr r2, [pc, #100] @ (245c10 ) │ │ │ │ ldr r1, [pc, #104] @ (245c14 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ cbz r2, 245bf6 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #24 │ │ │ │ blx 1807b8 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -311714,19 +311708,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r7, r6] │ │ │ │ movs r7, r5 │ │ │ │ - str r4, [r6, r3] │ │ │ │ + str r4, [r0, r5] │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [r1, r4] │ │ │ │ + str r0, [r3, r5] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00245c18 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -311763,15 +311757,15 @@ │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (245c7c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldr r2, [r0, #80] @ 0x50 │ │ │ │ movs r3, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -311780,28 +311774,28 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (245cc8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r7, r3] │ │ │ │ + str r2, [r1, r5] │ │ │ │ movs r4, r4 │ │ │ │ - ldrsb r0, [r7, r2] │ │ │ │ + ldrsb r0, [r1, r4] │ │ │ │ movs r7, r5 │ │ │ │ - str r4, [r1, r3] │ │ │ │ + str r4, [r3, r4] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (245d10 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -311810,29 +311804,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (245d18 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r6, [r5, r1] │ │ │ │ + ldrsb r6, [r7, r2] │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r7, r3] │ │ │ │ + str r2, [r1, r5] │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [r0, r2] │ │ │ │ + str r0, [r2, r3] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (245d60 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -311841,29 +311835,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (245d68 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r6, [r3, r0] │ │ │ │ + ldrsb r6, [r5, r1] │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r6, r3] │ │ │ │ + str r2, [r0, r5] │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [r6, r0] │ │ │ │ + str r0, [r0, r2] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 245dc8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -311871,15 +311865,15 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #72] @ (245dd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr.w ip, [pc, #56] @ 245dd4 │ │ │ │ ldr r1, [pc, #56] @ (245dd8 ) │ │ │ │ ldr r2, [pc, #60] @ (245ddc ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #60] @ (245de0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -311891,29 +311885,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r3, r0] │ │ │ │ movs r7, r5 │ │ │ │ - str r4, [r4, r3] │ │ │ │ + str r4, [r6, r4] │ │ │ │ movs r4, r4 │ │ │ │ - add r2, sp, #728 @ 0x2d8 │ │ │ │ + add r3, sp, #24 │ │ │ │ movs r2, r4 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ vminnm.f16 , , │ │ │ │ vminnm.f32 , , │ │ │ │ mrc2 15, 6, pc, cr1, cr15, {7} │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (245df0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldr r2, [r0, #60] @ 0x3c │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -311921,15 +311915,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (245e94 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #140] @ (245e98 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r6, r0 │ │ │ │ cbnz r4, 245e36 │ │ │ │ b.n 245e6a │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ @@ -311964,34 +311958,34 @@ │ │ │ │ blx 17e238 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 448aac │ │ │ │ + b.w 448afc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r5, r6] │ │ │ │ + strb r0, [r7, r7] │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r2, r2] │ │ │ │ + str r2, [r4, r3] │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r5, r2] │ │ │ │ + str r6, [r7, r3] │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + strb r0, [r5, r6] │ │ │ │ movs r7, r5 │ │ │ │ - str r6, [r0, r2] │ │ │ │ + str r6, [r2, r3] │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r5, r1] │ │ │ │ + str r2, [r7, r2] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 245efc │ │ │ │ sub sp, #8 │ │ │ │ @@ -312000,15 +311994,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (245f04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (245f08 ) │ │ │ │ ldr r2, [pc, #48] @ (245f0c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #44] @ (245f10 ) │ │ │ │ add r2, pc │ │ │ │ @@ -312016,45 +312010,45 @@ │ │ │ │ ldr r2, [pc, #40] @ (245f14 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #40] @ (245f18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f6a00 │ │ │ │ - strb r2, [r6, r3] │ │ │ │ + b.w 2f6a50 │ │ │ │ + strb r2, [r0, r5] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [pc, #880] @ (246274 ) │ │ │ │ + ldr r6, [pc, #176] @ (245fb4 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #952] @ (2462c0 ) │ │ │ │ + ldr r6, [pc, #248] @ (246000 ) │ │ │ │ movs r4, r4 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r0] │ │ │ │ + str r0, [r5, r1] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 245f70 │ │ │ │ ldr r2, [pc, #64] @ (245f74 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #64] @ (245f78 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cbz r2, 245f5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -312063,21 +312057,21 @@ │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #28] @ (245f7c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 448aac │ │ │ │ + b.w 448afc │ │ │ │ nop │ │ │ │ - strb r6, [r7, r1] │ │ │ │ + strb r6, [r1, r3] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r7, [pc, #416] @ (246118 ) │ │ │ │ + ldr r7, [pc, #736] @ (246258 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r7, [pc, #520] @ (246184 ) │ │ │ │ + ldr r7, [pc, #840] @ (2462c4 ) │ │ │ │ movs r4, r4 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -312085,15 +312079,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (245fe8 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #80] @ (245fec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #13 │ │ │ │ blx 1807b8 │ │ │ │ ldr r3, [pc, #60] @ (245ff0 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w lr, #4294967295 @ 0xffffffff │ │ │ │ add r3, pc │ │ │ │ @@ -312108,55 +312102,55 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strb r2, [r5, r1] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r7, [pc, #16] @ (245ffc ) │ │ │ │ + ldr r7, [pc, #336] @ (24613c ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r7, [pc, #120] @ (246068 ) │ │ │ │ + ldr r7, [pc, #440] @ (2461a8 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r7, [pc, #224] @ (2460d4 ) │ │ │ │ + ldr r7, [pc, #544] @ (246214 ) │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #56] @ 246040 │ │ │ │ ldr r2, [pc, #56] @ (246044 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #56] @ (246048 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 246034 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 4309b8 │ │ │ │ + bl 430a08 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17e520 │ │ │ │ - strh r6, [r4, r6] │ │ │ │ + strh r6, [r6, r7] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [pc, #576] @ (246288 ) │ │ │ │ + ldr r6, [pc, #896] @ (2463c8 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #680] @ (2462f4 ) │ │ │ │ + ldr r6, [pc, #1000] @ (246434 ) │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #116] @ (2460d4 ) │ │ │ │ @@ -312164,22 +312158,22 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #120] @ (2460dc ) │ │ │ │ movs r3, #18 │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r0, 24609c │ │ │ │ mov r2, r5 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 430894 │ │ │ │ + bl 4308e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #32] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -312195,61 +312189,61 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #56] @ (2460ec ) │ │ │ │ movs r2, #75 @ 0x4b │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r1, r5] │ │ │ │ + strh r6, [r3, r6] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [pc, #224] @ (2461bc ) │ │ │ │ + ldr r6, [pc, #544] @ (2462fc ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #344] @ (246238 ) │ │ │ │ + ldr r6, [pc, #664] @ (246378 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #360] @ (24624c ) │ │ │ │ + ldr r6, [pc, #680] @ (24638c ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #376] @ (246260 ) │ │ │ │ + ldr r6, [pc, #696] @ (2463a0 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r4, r4 │ │ │ │ + add r4, lr │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [pc, #80] @ (246140 ) │ │ │ │ + ldr r6, [pc, #400] @ (246280 ) │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #32] @ 246124 │ │ │ │ ldr r2, [pc, #32] @ (246128 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #32] @ (24612c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - strh r2, [r5, r2] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [pc, #592] @ (24637c ) │ │ │ │ + ldr r5, [pc, #912] @ (2464bc ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #696] @ (2463e8 ) │ │ │ │ + ldr r5, [pc, #1016] @ (246528 ) │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ (2461d0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -312260,24 +312254,24 @@ │ │ │ │ ldr r2, [pc, #136] @ (2461d8 ) │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #120] @ (2461dc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2461e0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ movs r3, #18 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb r2, [r5, #20] │ │ │ │ cbnz r2, 2461a2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r7 │ │ │ │ @@ -312296,41 +312290,41 @@ │ │ │ │ ldr r1, [pc, #60] @ (2461e4 ) │ │ │ │ ldr r4, [pc, #60] @ (2461e8 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r5, r1] │ │ │ │ + strh r2, [r7, r2] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r3, [pc, #424] @ (246380 ) │ │ │ │ + ldr r3, [pc, #744] @ (2464c0 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [pc, #312] @ (246314 ) │ │ │ │ + ldr r3, [pc, #632] @ (246454 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #224] @ (2462c0 ) │ │ │ │ + ldr r5, [pc, #544] @ (246400 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #336] @ (246334 ) │ │ │ │ + ldr r5, [pc, #656] @ (246474 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #128] @ (246268 ) │ │ │ │ + ldr r5, [pc, #448] @ (2463a8 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #400] @ (24637c ) │ │ │ │ + ldr r5, [pc, #720] @ (2464bc ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (2461f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ str r2, [r6, #124] @ 0x7c │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #396] @ (246394 ) │ │ │ │ @@ -312341,15 +312335,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (24639c ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrd r3, r2, [r4, #24] │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 24633c │ │ │ │ ldr.w r3, [r0, #248] @ 0xf8 │ │ │ │ mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24636e │ │ │ │ @@ -312420,39 +312414,39 @@ │ │ │ │ ldr r4, [pc, #156] @ (2463a0 ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #67 @ 0x43 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 246350 │ │ │ │ ldrb.w r3, [r0, #274] @ 0x112 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 246256 │ │ │ │ ldrb.w r3, [r4, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 246256 │ │ │ │ ldr r4, [pc, #124] @ (2463a4 ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 246350 │ │ │ │ ldr r4, [pc, #104] @ (2463a8 ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r5 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ @@ -312464,35 +312458,35 @@ │ │ │ │ ldr r4, [pc, #60] @ (2463ac ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 246350 │ │ │ │ movs r0, #0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - ldr r5, [pc, #184] @ (246450 ) │ │ │ │ + ldr r5, [pc, #504] @ (246590 ) │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r1, r0] │ │ │ │ + strh r0, [r3, r1] │ │ │ │ movs r7, r5 │ │ │ │ - add r7, pc, #552 @ (adr r7, 2465c8 ) │ │ │ │ + add r7, pc, #872 @ (adr r7, 246708 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #424] @ (24654c ) │ │ │ │ + ldr r4, [pc, #744] @ (24668c ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [pc, #528] @ (2465b8 ) │ │ │ │ + ldr r4, [pc, #848] @ (2466f8 ) │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, pc │ │ │ │ + cmp lr, r9 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [pc, #896] @ (246730 ) │ │ │ │ + ldr r4, [pc, #192] @ (246470 ) │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (246494 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -312501,176 +312495,176 @@ │ │ │ │ ldr r1, [pc, #212] @ (24649c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #196] @ (2464a0 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r2, [pc, #196] @ (2464a4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #196] @ (2464a8 ) │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #196] @ (2464ac ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #192] @ (2464b0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r3, [pc, #184] @ (2464b4 ) │ │ │ │ ldr r2, [pc, #188] @ (2464b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #188] @ (2464bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r1, [pc, #180] @ (2464c0 ) │ │ │ │ ldr r2, [pc, #180] @ (2464c4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #180] @ (2464c8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #176] @ (2464cc ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r3, [pc, #164] @ (2464d0 ) │ │ │ │ ldr r1, [pc, #168] @ (2464d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #164] @ (2464d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r2, [pc, #148] @ (2464dc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r3, [pc, #140] @ (2464e0 ) │ │ │ │ ldr r2, [pc, #144] @ (2464e4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #144] @ (2464e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #136] @ (2464ec ) │ │ │ │ ldr r1, [pc, #136] @ (2464f0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #136] @ (2464f4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #132] @ (2464f8 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r2, [pc, #120] @ (2464fc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f715c │ │ │ │ + b.w 2f71ac │ │ │ │ nop │ │ │ │ - str r0, [r3, r1] │ │ │ │ + str r0, [r5, r2] │ │ │ │ movs r7, r5 │ │ │ │ - pop {r1, r3, r4, r5, r6, pc} │ │ │ │ + pop {r1, r3, r6, r7, pc} │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ movs r2, r4 │ │ │ │ mrc2 15, 0, pc, cr7, cr15, {7} │ │ │ │ lsls r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #96] @ (246510 ) │ │ │ │ + ldr r4, [pc, #416] @ (246650 ) │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #720 @ (adr r5, 246790 ) │ │ │ │ + add r6, pc, #16 @ (adr r6, 2464d0 ) │ │ │ │ movs r2, r4 │ │ │ │ lsls r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #78 @ 0x4e │ │ │ │ + cmp r4, #158 @ 0x9e │ │ │ │ movs r6, r4 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r5} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ movs r2, r5 │ │ │ │ lsls r7, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, ip, #10944512 @ 0xa70000 │ │ │ │ + addw r0, ip, #2087 @ 0x827 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #824] @ (246818 ) │ │ │ │ + ldr r4, [pc, #120] @ (246558 ) │ │ │ │ movs r4, r4 │ │ │ │ lsls r5, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - tst r4, r0 │ │ │ │ + negs r4, r2 │ │ │ │ movs r3, r4 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s16 q8, d10, d19 │ │ │ │ + bic.w r0, sl, #35 @ 0x23 │ │ │ │ lsls r7, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #792] @ (246814 ) │ │ │ │ + ldr r4, [pc, #88] @ (246554 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [pc, #792] @ (246818 ) │ │ │ │ + ldr r4, [pc, #88] @ (246558 ) │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 246540 │ │ │ │ ldr r2, [pc, #44] @ (246544 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (246548 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #274] @ 0x112 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #24] @ (24655c ) │ │ │ │ + ldr r7, [pc, #344] @ (24669c ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [pc, #144] @ (2465d8 ) │ │ │ │ + ldr r2, [pc, #464] @ (246718 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r4, pc, #520 @ (adr r4, 246754 ) │ │ │ │ + add r4, pc, #840 @ (adr r4, 246894 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -312678,84 +312672,84 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #44] @ (246594 ) │ │ │ │ ldr r1, [pc, #48] @ (246598 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ strb.w r4, [r0, #272] @ 0x110 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #736] @ (246874 ) │ │ │ │ + ldr r7, [pc, #32] @ (2465b4 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r1, [pc, #856] @ (2468f0 ) │ │ │ │ + ldr r2, [pc, #152] @ (246630 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r4, pc, #208 @ (adr r4, 24666c ) │ │ │ │ + add r4, pc, #528 @ (adr r4, 2467ac ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 2465dc │ │ │ │ ldr r2, [pc, #44] @ (2465e0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2465e4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #272] @ 0x110 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #424] @ (246788 ) │ │ │ │ + ldr r6, [pc, #744] @ (2468c8 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r1, [pc, #544] @ (246804 ) │ │ │ │ + ldr r1, [pc, #864] @ (246944 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #920 @ (adr r3, 246980 ) │ │ │ │ + add r4, pc, #216 @ (adr r4, 2466c0 ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 246620 │ │ │ │ ldr r2, [pc, #36] @ (246624 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (246628 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 17e520 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #120] @ (24669c ) │ │ │ │ + ldr r6, [pc, #440] @ (2467dc ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r1, [pc, #240] @ (246718 ) │ │ │ │ + ldr r1, [pc, #560] @ (246858 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #616 @ (adr r3, 246894 ) │ │ │ │ + add r3, pc, #936 @ (adr r3, 2469d4 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #112] @ 2466b0 │ │ │ │ @@ -312772,23 +312766,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #276] @ 0x114 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 3de490 │ │ │ │ + bl 3de4e0 │ │ │ │ ldr r2, [pc, #56] @ (2466c4 ) │ │ │ │ ldr r3, [pc, #44] @ (2466b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -312798,23 +312792,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - ldr r5, [pc, #872] @ (246a1c ) │ │ │ │ + ldr r6, [pc, #168] @ (24675c ) │ │ │ │ movs r7, r5 │ │ │ │ str r6, [r0, #4] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #296 @ (adr r3, 2467e8 ) │ │ │ │ + add r3, pc, #616 @ (adr r3, 246928 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [pc, #888] @ (246a3c ) │ │ │ │ + ldr r1, [pc, #184] @ (24677c ) │ │ │ │ movs r4, r4 │ │ │ │ str r0, [r1, #0] │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -312833,23 +312827,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #264] @ 0x108 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ ldr r2, [pc, #60] @ (246764 ) │ │ │ │ ldr r3, [pc, #44] @ (246758 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -312860,23 +312854,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #248] @ (24684c ) │ │ │ │ + ldr r5, [pc, #568] @ (24698c ) │ │ │ │ movs r7, r5 │ │ │ │ ldrsh r2, [r5, r6] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #696 @ (adr r2, 246a18 ) │ │ │ │ + add r2, pc, #1016 @ (adr r2, 246b58 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [pc, #264] @ (24686c ) │ │ │ │ + ldr r0, [pc, #584] @ (2469ac ) │ │ │ │ movs r4, r4 │ │ │ │ ldrsh r2, [r5, r5] │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -312895,23 +312889,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #256] @ 0x100 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ ldr r2, [pc, #60] @ (246804 ) │ │ │ │ ldr r3, [pc, #44] @ (2467f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -312922,23 +312916,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #632] @ (246a6c ) │ │ │ │ + ldr r4, [pc, #952] @ (246bac ) │ │ │ │ movs r7, r5 │ │ │ │ ldrsh r2, [r1, r4] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #56 @ (adr r2, 246838 ) │ │ │ │ + add r2, pc, #376 @ (adr r2, 246978 ) │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0x47a2 │ │ │ │ + @ instruction: 0x47f2 │ │ │ │ movs r4, r4 │ │ │ │ ldrsh r2, [r1, r3] │ │ │ │ movs r4, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -312953,93 +312947,93 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ ldr r5, [pc, #128] @ (2468b4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #120] @ (2468b8 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 245240 │ │ │ │ cbnz r0, 246874 │ │ │ │ strb.w r8, [r6, #274] @ 0x112 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r2, [pc, #64] @ (2468bc ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ movs r2, #225 @ 0xe1 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #1016] @ (246ca4 ) │ │ │ │ + ldr r4, [pc, #312] @ (2469e4 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ + ldr r2, [sp, #648] @ 0x288 │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r6, 2468b8 │ │ │ │ + cbnz r6, 2468cc │ │ │ │ movs r2, r4 │ │ │ │ - bx r0 │ │ │ │ + bx sl │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #376 @ (adr r1, 246a34 ) │ │ │ │ + add r1, pc, #696 @ (adr r1, 246b74 ) │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0x47f6 │ │ │ │ + ldr r0, [pc, #280] @ (2469d8 ) │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 2468f8 │ │ │ │ ldr r2, [pc, #36] @ (2468fc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (246900 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #280] @ (246a14 ) │ │ │ │ + ldr r3, [pc, #600] @ (246b54 ) │ │ │ │ movs r7, r5 │ │ │ │ - mov r4, ip │ │ │ │ + mov ip, r6 │ │ │ │ movs r4, r4 │ │ │ │ - add r0, pc, #776 @ (adr r0, 246c0c ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 24694c ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (24698c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -313048,24 +313042,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (246994 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #100] @ (246998 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #100] @ (24699c ) │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 245240 │ │ │ │ cbz r0, 246954 │ │ │ │ ldrb.w r3, [r4, #272] @ 0x110 │ │ │ │ cbnz r3, 246968 │ │ │ │ add sp, #8 │ │ │ │ @@ -313083,25 +313077,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 22af10 │ │ │ │ movs r2, #9 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 430648 │ │ │ │ + b.w 430698 │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #16] @ (2469a0 ) │ │ │ │ + ldr r3, [pc, #336] @ (246ae0 ) │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xb822 │ │ │ │ + @ instruction: 0xb872 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #352] @ 0x160 │ │ │ │ + ldr r1, [sp, #672] @ 0x2a0 │ │ │ │ movs r2, r4 │ │ │ │ - mov r6, r0 │ │ │ │ + mov r6, sl │ │ │ │ movs r4, r4 │ │ │ │ - add r0, pc, #416 @ (adr r0, 246b40 ) │ │ │ │ + add r0, pc, #736 @ (adr r0, 246c80 ) │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #140] @ (246a40 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -313115,66 +313109,66 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ ldr r5, [pc, #128] @ (246a4c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #116] @ (246a50 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 245240 │ │ │ │ cbnz r0, 246a0a │ │ │ │ mov r3, r8 │ │ │ │ add.w r2, r6, #276 @ 0x114 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3de490 │ │ │ │ + b.w 3de4e0 │ │ │ │ mov r0, fp │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r2, [pc, #64] @ (246a54 ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #408] @ (246bdc ) │ │ │ │ + ldr r2, [pc, #728] @ (246d1c ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb77e │ │ │ │ + @ instruction: 0xb7ce │ │ │ │ movs r2, r4 │ │ │ │ - cmp r6, ip │ │ │ │ + cmp lr, r6 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r7, [sp, #792] @ 0x318 │ │ │ │ + add r0, pc, #88 @ (adr r0, 246aac ) │ │ │ │ movs r2, r4 │ │ │ │ - mov r8, r1 │ │ │ │ + mov r8, fp │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #192] @ (246b2c ) │ │ │ │ @@ -313195,36 +313189,36 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #160] @ (246b44 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ bl 245240 │ │ │ │ cbnz r0, 246b06 │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ cbz r0, 246adc │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ strd r2, r3, [r6, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #104] @ (246b48 ) │ │ │ │ ldr r3, [pc, #80] @ (246b30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -313238,44 +313232,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, fp │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r2, [pc, #60] @ (246b4c ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r9, [sp] │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 246adc │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r4, r0] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #672] @ (246dd8 ) │ │ │ │ + ldr r1, [pc, #992] @ (246f18 ) │ │ │ │ movs r7, r5 │ │ │ │ - str r7, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r0, [sp, #312] @ 0x138 │ │ │ │ movs r2, r4 │ │ │ │ - add lr, r3 │ │ │ │ + add lr, sp │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + @ instruction: 0xb704 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r7, [sp, #288] @ 0x120 │ │ │ │ movs r2, r4 │ │ │ │ ldrh r4, [r6, r6] │ │ │ │ movs r4, r6 │ │ │ │ - cmp ip, r6 │ │ │ │ + mov r4, r0 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #192] @ (246c24 ) │ │ │ │ @@ -313296,36 +313290,36 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #160] @ (246c3c ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ bl 245240 │ │ │ │ cbnz r0, 246bfe │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ cbz r0, 246bd4 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ strd r2, r3, [r6, #264] @ 0x108 │ │ │ │ ldr r2, [pc, #104] @ (246c40 ) │ │ │ │ ldr r3, [pc, #80] @ (246c28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -313339,44 +313333,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, fp │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r2, [pc, #60] @ (246c44 ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r4, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r9, [sp] │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 246bd4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r5, r4] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #704] @ (246ef0 ) │ │ │ │ + ldr r1, [pc, #0] @ (246c30 ) │ │ │ │ movs r7, r5 │ │ │ │ - str r7, [sp, #24] │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ movs r2, r4 │ │ │ │ - bics r6, r4 │ │ │ │ + mvns r6, r6 │ │ │ │ movs r4, r4 │ │ │ │ - push {r2, r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb60c │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [sp, #0] │ │ │ │ + ldr r6, [sp, #320] @ 0x140 │ │ │ │ movs r2, r4 │ │ │ │ ldrh r4, [r7, r2] │ │ │ │ movs r4, r6 │ │ │ │ - add ip, r7 │ │ │ │ + cmp r4, r1 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #152] @ (246cf4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -313389,24 +313383,24 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ ldr r5, [pc, #140] @ (246d00 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #132] @ (246d04 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 245240 │ │ │ │ cbnz r0, 246cc2 │ │ │ │ ldr.w r0, [r6, #248] @ 0xf8 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r8 │ │ │ │ @@ -313417,47 +313411,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r2, [pc, #60] @ (246d08 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r4, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ movs r2, #111 @ 0x6f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x47be │ │ │ │ + ldr r0, [pc, #56] @ (246d30 ) │ │ │ │ movs r7, r5 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ + str r6, [sp, #392] @ 0x188 │ │ │ │ movs r2, r4 │ │ │ │ - push {r1, r2, r4, r6, r7} │ │ │ │ + push {r1, r2, r5, lr} │ │ │ │ movs r2, r4 │ │ │ │ - cmn r2, r0 │ │ │ │ + orrs r2, r2 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ movs r2, r4 │ │ │ │ - add r4, r3 │ │ │ │ + add r4, sp │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (246d14 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldrb r6, [r0, r4] │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -313500,15 +313494,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r0, ip │ │ │ │ - bl 4354f4 │ │ │ │ + bl 435544 │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 246dca │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 24bb08 │ │ │ │ ldrd ip, r1, [r4, #24] │ │ │ │ @@ -313519,15 +313513,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (246e04 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (246e08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -313541,27 +313535,27 @@ │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (246e14 ) │ │ │ │ add r3, pc │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 246dcc │ │ │ │ - muls r0, r6 │ │ │ │ + mvns r0, r0 │ │ │ │ movs r4, r4 │ │ │ │ - bx r8 │ │ │ │ + @ instruction: 0x4796 │ │ │ │ movs r7, r5 │ │ │ │ - muls r0, r2 │ │ │ │ + bics r0, r4 │ │ │ │ movs r4, r4 │ │ │ │ - muls r6, r4 │ │ │ │ + bics r6, r6 │ │ │ │ movs r4, r4 │ │ │ │ - bxns r2 │ │ │ │ + bxns ip │ │ │ │ movs r7, r5 │ │ │ │ - orrs r4, r3 │ │ │ │ + muls r4, r5 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 246e60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -313569,32 +313563,32 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #52] @ (246e68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #36] @ (246e6c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - mov lr, sl │ │ │ │ + bx r4 │ │ │ │ movs r7, r5 │ │ │ │ - cbz r4, 246eaa │ │ │ │ + cbz r4, 246ebe │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #264] @ 0x108 │ │ │ │ + str r4, [sp, #584] @ 0x248 │ │ │ │ movs r2, r4 │ │ │ │ mcr2 15, 6, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (246ec8 ) │ │ │ │ @@ -313603,43 +313597,43 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #72] @ (246ed0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #56] @ (246ed4 ) │ │ │ │ ldr r1, [pc, #56] @ (246ed8 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #37] @ 0x25 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - mov r8, r0 │ │ │ │ + mov r8, sl │ │ │ │ movs r7, r5 │ │ │ │ - cmp r6, r0 │ │ │ │ + cmn r6, r2 │ │ │ │ movs r4, r4 │ │ │ │ - cmn r4, r5 │ │ │ │ + orrs r4, r7 │ │ │ │ movs r4, r4 │ │ │ │ - uxth r4, r4 │ │ │ │ + uxtb r4, r6 │ │ │ │ movs r2, r4 │ │ │ │ - str r3, [sp, #864] @ 0x360 │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ movs r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -313652,15 +313646,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r8, pc │ │ │ │ mov r9, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 245218 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 24bc68 │ │ │ │ mov r3, r0 │ │ │ │ @@ -313676,15 +313670,15 @@ │ │ │ │ ldrd r6, r7, [r7, #256] @ 0x100 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ movne r3, #7 │ │ │ │ strd r6, r7, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ - bl 436714 │ │ │ │ + bl 436764 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 246fe2 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 24bb08 │ │ │ │ @@ -313728,33 +313722,33 @@ │ │ │ │ ldr r4, [pc, #60] @ (24700c ) │ │ │ │ add.w r3, r8, #24 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - add r6, pc, #848 @ (adr r6, 247354 ) │ │ │ │ + add r7, pc, #144 @ (adr r7, 247094 ) │ │ │ │ movs r2, r4 │ │ │ │ - cmp r6, r2 │ │ │ │ + cmn r6, r4 │ │ │ │ movs r4, r4 │ │ │ │ - mov r6, fp │ │ │ │ + mov lr, r5 │ │ │ │ movs r7, r5 │ │ │ │ - subs r0, #236 @ 0xec │ │ │ │ + subs r1, #60 @ 0x3c │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2470c0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -313763,121 +313757,121 @@ │ │ │ │ ldr r1, [pc, #156] @ (2470c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #140] @ (2470cc ) │ │ │ │ movs r0, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r2, #48] @ 0x30 │ │ │ │ - bl 436af8 │ │ │ │ + bl 436b48 │ │ │ │ cbnz r0, 247072 │ │ │ │ ldr r1, [pc, #128] @ (2470d0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (2470d4 ) │ │ │ │ ldr r2, [pc, #132] @ (2470d8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #120] @ (2470dc ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f715c │ │ │ │ + b.w 2f71ac │ │ │ │ ldr r1, [pc, #108] @ (2470e0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #108] @ (2470e4 ) │ │ │ │ ldr r2, [pc, #108] @ (2470e8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2f6ae8 │ │ │ │ + bl 2f6b38 │ │ │ │ ldr r2, [pc, #100] @ (2470ec ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ ldr r2, [pc, #92] @ (2470f0 ) │ │ │ │ ldr r1, [pc, #92] @ (2470f4 ) │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #92] @ (2470f8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #88] @ (2470fc ) │ │ │ │ add r3, pc │ │ │ │ strd r0, r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r2, [pc, #76] @ (247100 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2f715c │ │ │ │ + bl 2f71ac │ │ │ │ b.n 24704c │ │ │ │ - cmp r6, r6 │ │ │ │ + cmp lr, r0 │ │ │ │ movs r7, r5 │ │ │ │ - cbz r4, 2470cc │ │ │ │ + cbz r4, 2470e0 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r2, [sp, #608] @ 0x260 │ │ │ │ movs r2, r4 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ - sbcs r0, r4 │ │ │ │ + rors r0, r6 │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r2 │ │ │ │ + rors r6, r4 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r6 │ │ │ │ + sbcs r6, r0 │ │ │ │ movs r4, r4 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5 │ │ │ │ + adcs r4, r7 │ │ │ │ movs r4, r4 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5 │ │ │ │ + adcs r2, r7 │ │ │ │ movs r4, r4 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, #6 │ │ │ │ + movs r0, #10 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r3 │ │ │ │ + adcs r4, r5 │ │ │ │ movs r4, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #2 │ │ │ │ - bl 436af8 │ │ │ │ + bl 436b48 │ │ │ │ cbnz r0, 247128 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #8] @ (247134 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldr r2, [r3, r4] │ │ │ │ movs r3, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -313886,59 +313880,59 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r2, [pc, #44] @ (247180 ) │ │ │ │ ldr r1, [pc, #48] @ (247184 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ strb.w r4, [r0, #264] @ 0x108 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r4, r1 │ │ │ │ + add r4, fp │ │ │ │ movs r7, r5 │ │ │ │ - ands r6, r7 │ │ │ │ + lsls r6, r1 │ │ │ │ movs r4, r4 │ │ │ │ - add r4, pc, #464 @ (adr r4, 247358 ) │ │ │ │ + add r4, pc, #784 @ (adr r4, 247498 ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 2471c8 │ │ │ │ ldr r2, [pc, #44] @ (2471cc ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #44] @ (2471d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #264] @ 0x108 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bics r6, r7 │ │ │ │ + add r6, r1 │ │ │ │ movs r7, r5 │ │ │ │ - subs r7, #240 @ 0xf0 │ │ │ │ + eors r0, r0 │ │ │ │ movs r4, r4 │ │ │ │ - add r4, pc, #152 @ (adr r4, 24726c ) │ │ │ │ + add r4, pc, #472 @ (adr r4, 2473ac ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -313946,59 +313940,59 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r2, [pc, #44] @ (24721c ) │ │ │ │ ldr r1, [pc, #48] @ (247220 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ strb.w r4, [r0, #248] @ 0xf8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - muls r0, r6 │ │ │ │ + mvns r0, r0 │ │ │ │ movs r7, r5 │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r7, #242 @ 0xf2 │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #864 @ (adr r3, 247584 ) │ │ │ │ + add r4, pc, #160 @ (adr r4, 2472c4 ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 247264 │ │ │ │ ldr r2, [pc, #44] @ (247268 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #44] @ (24726c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - orrs r2, r4 │ │ │ │ + muls r2, r6 │ │ │ │ movs r7, r5 │ │ │ │ - subs r7, #84 @ 0x54 │ │ │ │ + subs r7, #164 @ 0xa4 │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #552 @ (adr r3, 247498 ) │ │ │ │ + add r3, pc, #872 @ (adr r3, 2475d8 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #64] @ (2472c4 ) │ │ │ │ @@ -314006,42 +314000,42 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #68] @ (2472cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r5, #1 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #56] @ (2472d0 ) │ │ │ │ ldr r1, [pc, #56] @ (2472d4 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ strb.w r5, [r0, #264] @ 0x108 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ strb.w r5, [r0, #37] @ 0x25 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmn r0, r3 │ │ │ │ + orrs r0, r5 │ │ │ │ movs r7, r5 │ │ │ │ - subs r7, #10 │ │ │ │ + subs r7, #90 @ 0x5a │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #264 @ (adr r3, 2473d8 ) │ │ │ │ + add r3, pc, #584 @ (adr r3, 247518 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r6, sp, #656 @ 0x290 │ │ │ │ + add r6, sp, #976 @ 0x3d0 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr.w ip, [pc, #116] @ 247360 │ │ │ │ @@ -314058,23 +314052,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #256] @ 0x100 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ ldr r2, [pc, #60] @ (247374 ) │ │ │ │ ldr r3, [pc, #44] @ (247368 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -314085,23 +314079,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - negs r6, r5 │ │ │ │ + cmp r6, r7 │ │ │ │ movs r7, r5 │ │ │ │ strh r2, [r3, r6] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #808 @ (adr r2, 247698 ) │ │ │ │ + add r3, pc, #104 @ (adr r3, 2473d8 ) │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, #134 @ 0x86 │ │ │ │ + subs r6, #214 @ 0xd6 │ │ │ │ movs r4, r4 │ │ │ │ strh r2, [r3, r5] │ │ │ │ movs r4, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -314122,34 +314116,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ vldr d7, [pc, #180] @ 247470 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #200] @ (24748c ) │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #200] @ (247490 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ bl 245240 │ │ │ │ cbnz r0, 247426 │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ cbz r0, 2473fc │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it ne │ │ │ │ strdne r2, r3, [sl, #256] @ 0x100 │ │ │ │ beq.n 24743c │ │ │ │ ldr r2, [pc, #148] @ (247494 ) │ │ │ │ @@ -314172,61 +314166,61 @@ │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ ldr r4, [pc, #108] @ (247498 ) │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2473fc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r2, [pc, #88] @ (24749c ) │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ mov r1, r5 │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r2, ip, [sp] │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2473fc │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ strh r4, [r0, r4] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #250 @ 0xfa │ │ │ │ + subs r6, #74 @ 0x4a │ │ │ │ movs r4, r4 │ │ │ │ - rors r2, r0 │ │ │ │ + tst r2, r2 │ │ │ │ movs r7, r5 │ │ │ │ - add r2, pc, #192 @ (adr r2, 24754c ) │ │ │ │ + add r2, pc, #512 @ (adr r2, 24768c ) │ │ │ │ movs r2, r4 │ │ │ │ - add r5, sp, #496 @ 0x1f0 │ │ │ │ + add r5, sp, #816 @ 0x330 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r6, #52] @ 0x34 │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ strh r4, [r2, r2] │ │ │ │ movs r4, r6 │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + adds r7, #168 @ 0xa8 │ │ │ │ movs r4, r4 │ │ │ │ - subs r5, #200 @ 0xc8 │ │ │ │ + subs r6, #24 │ │ │ │ movs r4, r4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2474b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ strb r2, [r2, r7] │ │ │ │ movs r3, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -314234,28 +314228,28 @@ │ │ │ │ ldr r2, [pc, #32] @ (2474ec ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #32] @ (2474f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 17e520 │ │ │ │ - asrs r6, r1 │ │ │ │ + adcs r6, r3 │ │ │ │ movs r7, r5 │ │ │ │ - subs r5, #116 @ 0x74 │ │ │ │ + subs r5, #196 @ 0xc4 │ │ │ │ movs r4, r4 │ │ │ │ - subs r5, #150 @ 0x96 │ │ │ │ + subs r5, #230 @ 0xe6 │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (2474fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ strb r2, [r7, r6] │ │ │ │ movs r3, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #13 │ │ │ │ @@ -314272,15 +314266,15 @@ │ │ │ │ strb.w r3, [ip, #12] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r5, #184 @ 0xb8 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #368] @ (2476c8 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -314345,15 +314339,15 @@ │ │ │ │ bne.n 24764a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #240] @ (2476dc ) │ │ │ │ ldr r0, [pc, #244] @ (2476e0 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cbz r0, 2475fe │ │ │ │ blx 17eadc │ │ │ │ cbz r7, 247606 │ │ │ │ mov r0, r7 │ │ │ │ blx 17f7ec │ │ │ │ mov r0, r6 │ │ │ │ @@ -314375,15 +314369,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #176] @ (2476e8 ) │ │ │ │ ldr r0, [pc, #176] @ (2476ec ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2475fa │ │ │ │ b.n 2475fe │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ @@ -314403,15 +314397,15 @@ │ │ │ │ b.n 2475f6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #124] @ (2476f0 ) │ │ │ │ ldr r0, [pc, #124] @ (2476f4 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24760c │ │ │ │ blx 17eadc │ │ │ │ b.n 24760c │ │ │ │ ldr r3, [pc, #104] @ (2476f8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -314422,59 +314416,59 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 247582 │ │ │ │ ldr r0, [pc, #88] @ (247700 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 247582 │ │ │ │ ldr r1, [pc, #80] @ (247704 ) │ │ │ │ ldr r0, [pc, #84] @ (247708 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2475fa │ │ │ │ b.n 2475fe │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r0, [r7, r4] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, r4] │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #28 │ │ │ │ + subs r5, #108 @ 0x6c │ │ │ │ movs r4, r4 │ │ │ │ - ands r6, r0 │ │ │ │ + eors r6, r2 │ │ │ │ movs r7, r5 │ │ │ │ - subs r5, #44 @ 0x2c │ │ │ │ + subs r5, #124 @ 0x7c │ │ │ │ movs r4, r4 │ │ │ │ str r4, [r0, r2] │ │ │ │ movs r4, r6 │ │ │ │ - subs r7, #186 @ 0xba │ │ │ │ + ands r2, r1 │ │ │ │ movs r7, r5 │ │ │ │ - subs r4, #184 @ 0xb8 │ │ │ │ + subs r5, #8 │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #124 @ 0x7c │ │ │ │ + subs r7, #204 @ 0xcc │ │ │ │ movs r7, r5 │ │ │ │ - subs r4, #58 @ 0x3a │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ movs r4, r4 │ │ │ │ subs r0, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #232 @ 0xe8 │ │ │ │ + subs r4, #56 @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #144 @ 0x90 │ │ │ │ movs r7, r5 │ │ │ │ - subs r4, #22 │ │ │ │ + subs r4, #102 @ 0x66 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (247784 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -314483,72 +314477,72 @@ │ │ │ │ ldr r1, [pc, #104] @ (24778c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #88] @ (247790 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (247794 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [pc, #72] @ (247798 ) │ │ │ │ ldr r1, [pc, #76] @ (24779c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #76] @ (2477a0 ) │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #72] @ (2477a4 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #68] @ (2477a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r3, [pc, #64] @ (2477ac ) │ │ │ │ ldr r2, [pc, #64] @ (2477b0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (2477b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2f6a00 │ │ │ │ + b.w 2f6a50 │ │ │ │ nop │ │ │ │ - subs r6, #208 @ 0xd0 │ │ │ │ + subs r7, #32 │ │ │ │ movs r7, r5 │ │ │ │ - vst1.8 {d16[1]}, [r2], r1 │ │ │ │ - ldrsb.w r0, [sl, #33] @ 0x21 │ │ │ │ - subs r4, #2 │ │ │ │ + @ instruction: 0xfa120021 │ │ │ │ + vld1.8 {d16[1]}, [sl], r1 │ │ │ │ + subs r4, #82 @ 0x52 │ │ │ │ movs r4, r4 │ │ │ │ - subs r4, #26 │ │ │ │ + subs r4, #106 @ 0x6a │ │ │ │ movs r4, r4 │ │ │ │ lsrs r1, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ lsls r7, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #1 │ │ │ │ + lsrs r0, r7, #2 │ │ │ │ movs r5, r4 │ │ │ │ lsrs r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #242 @ 0xf2 │ │ │ │ + subs r4, #66 @ 0x42 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #716] @ (247a98 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -314606,15 +314600,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 17e780 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [fp, #20] │ │ │ │ - bl 446950 │ │ │ │ + bl 4469a0 │ │ │ │ str r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 247a70 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24792a │ │ │ │ ldr r3, [pc, #588] @ (247abc ) │ │ │ │ @@ -314681,15 +314675,15 @@ │ │ │ │ bne.n 24788c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 24794e │ │ │ │ ldr r0, [pc, #452] @ (247ad0 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ mov r0, r5 │ │ │ │ blx 17ff04 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2478de │ │ │ │ @@ -314709,15 +314703,15 @@ │ │ │ │ blx 18042c │ │ │ │ b.n 247992 │ │ │ │ blx 17e524 │ │ │ │ b.n 2478d8 │ │ │ │ ldr r0, [pc, #380] @ (247ad4 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ mov r0, r6 │ │ │ │ blx 1800fc │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ b.n 2478d8 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 247978 │ │ │ │ @@ -314819,69 +314813,69 @@ │ │ │ │ ldr r3, [pc, #68] @ (247ab0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 24783c │ │ │ │ blx 17f318 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r3, [pc, #108] @ (247aec ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ blx 17e710 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ b.n 2479f0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [pc, #784] @ (247dac ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #728] @ (247d7c ) │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r7, #28] │ │ │ │ + str r6, [r1, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #40 @ 0x28 │ │ │ │ + subs r3, #120 @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ strh r4, [r7, r0] │ │ │ │ movs r3, r6 │ │ │ │ - subs r5, #120 @ 0x78 │ │ │ │ + subs r5, #200 @ 0xc8 │ │ │ │ movs r7, r5 │ │ │ │ - subs r5, #112 @ 0x70 │ │ │ │ + subs r5, #192 @ 0xc0 │ │ │ │ movs r7, r5 │ │ │ │ - subs r3, #42 @ 0x2a │ │ │ │ + subs r3, #122 @ 0x7a │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, #158 @ 0x9e │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, #138 @ 0x8a │ │ │ │ + subs r2, #218 @ 0xda │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, #100 @ 0x64 │ │ │ │ + subs r2, #180 @ 0xb4 │ │ │ │ movs r4, r4 │ │ │ │ ldr r4, [pc, #1016] @ (247ed4 ) │ │ │ │ movs r4, r6 │ │ │ │ - subs r2, #18 │ │ │ │ + subs r2, #98 @ 0x62 │ │ │ │ movs r4, r4 │ │ │ │ - ldrsh r6, [r5, r7] │ │ │ │ + str r6, [r7, #0] │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, #0 │ │ │ │ + subs r2, #80 @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #252 @ 0xfc │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r0, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ ldr r4, [pc, #812] @ (247e30 ) │ │ │ │ sub sp, #324 @ 0x144 │ │ │ │ @@ -314901,15 +314895,15 @@ │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #316] @ 0x13c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r3, [pc, #784] @ (247e48 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -315060,24 +315054,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 247ba8 │ │ │ │ ldr r0, [pc, #416] @ (247e60 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 247ba8 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #404] @ (247e64 ) │ │ │ │ ldr r0, [pc, #404] @ (247e68 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r4, #8] │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 18042c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 247cf0 │ │ │ │ blx 17eadc │ │ │ │ cbz r6, 247cf8 │ │ │ │ @@ -315117,166 +315111,166 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 247b46 │ │ │ │ ldr r0, [pc, #288] @ (247e74 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 247b46 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ movs r4, #0 │ │ │ │ b.n 247ce2 │ │ │ │ ldr r1, [pc, #272] @ (247e78 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ (247e7c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 247cde │ │ │ │ ldr r1, [pc, #256] @ (247e80 ) │ │ │ │ ldr r0, [pc, #260] @ (247e84 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 247cde │ │ │ │ ldr r1, [pc, #244] @ (247e88 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #244] @ (247e8c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 247cde │ │ │ │ ldr r1, [pc, #232] @ (247e90 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #232] @ (247e94 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 247cde │ │ │ │ ldr r1, [pc, #216] @ (247e98 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #216] @ (247e9c ) │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 247cde │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r1, [pc, #192] @ (247ea0 ) │ │ │ │ ldr r0, [pc, #196] @ (247ea4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cbz r0, 247dfa │ │ │ │ blx 17eadc │ │ │ │ ldr r1, [pc, #172] @ (247ea8 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #172] @ (247eac ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 247cde │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [pc, #160] @ (247eb0 ) │ │ │ │ ldr r0, [pc, #160] @ (247eb4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 247e26 │ │ │ │ blx 17eadc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 247d04 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - subs r2, #236 @ 0xec │ │ │ │ + subs r3, #60 @ 0x3c │ │ │ │ movs r7, r5 │ │ │ │ ldr r3, [pc, #520] @ (248040 ) │ │ │ │ movs r4, r6 │ │ │ │ ldr r3, [pc, #512] @ (24803c ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #26 │ │ │ │ + subs r1, #106 @ 0x6a │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #92 @ 0x5c │ │ │ │ + adds r7, #172 @ 0xac │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 247d94 │ │ │ │ + bvc.n 247e34 │ │ │ │ movs r1, r4 │ │ │ │ - subs r2, #2 │ │ │ │ + subs r2, #82 @ 0x52 │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #142 @ 0x8e │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ movs r4, r4 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #18 │ │ │ │ + subs r0, #98 @ 0x62 │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #34 @ 0x22 │ │ │ │ + subs r1, #114 @ 0x72 │ │ │ │ movs r7, r5 │ │ │ │ - subs r1, #16 │ │ │ │ + subs r1, #96 @ 0x60 │ │ │ │ movs r4, r4 │ │ │ │ ldr r1, [pc, #560] @ (2480a0 ) │ │ │ │ movs r4, r6 │ │ │ │ movs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #254 @ 0xfe │ │ │ │ + adds r7, #78 @ 0x4e │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, #136 @ 0x88 │ │ │ │ + subs r0, #216 @ 0xd8 │ │ │ │ movs r7, r5 │ │ │ │ - adds r7, #40 @ 0x28 │ │ │ │ + adds r7, #120 @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, #116 @ 0x74 │ │ │ │ + subs r0, #196 @ 0xc4 │ │ │ │ movs r7, r5 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + adds r7, #140 @ 0x8c │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, #94 @ 0x5e │ │ │ │ + subs r0, #174 @ 0xae │ │ │ │ movs r7, r5 │ │ │ │ - adds r7, #86 @ 0x56 │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, #72 @ 0x48 │ │ │ │ + subs r0, #152 @ 0x98 │ │ │ │ movs r7, r5 │ │ │ │ - adds r7, #100 @ 0x64 │ │ │ │ + adds r7, #180 @ 0xb4 │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, #48 @ 0x30 │ │ │ │ + subs r0, #128 @ 0x80 │ │ │ │ movs r7, r5 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r7, #188 @ 0xbc │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, #20 │ │ │ │ + subs r0, #100 @ 0x64 │ │ │ │ movs r7, r5 │ │ │ │ - adds r7, #204 @ 0xcc │ │ │ │ + subs r0, #28 │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #244 @ 0xf4 │ │ │ │ + subs r0, #68 @ 0x44 │ │ │ │ movs r7, r5 │ │ │ │ - adds r7, #196 @ 0xc4 │ │ │ │ + subs r0, #20 │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #226 @ 0xe2 │ │ │ │ + subs r0, #50 @ 0x32 │ │ │ │ movs r7, r5 │ │ │ │ - adds r6, #102 @ 0x66 │ │ │ │ + adds r6, #182 @ 0xb6 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 247ef0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315284,24 +315278,24 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (247ef8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - adds r7, #34 @ 0x22 │ │ │ │ + adds r7, #114 @ 0x72 │ │ │ │ movs r7, r5 │ │ │ │ - adds r5, #100 @ 0x64 │ │ │ │ + adds r5, #180 @ 0xb4 │ │ │ │ movs r4, r4 │ │ │ │ - adds r3, #166 @ 0xa6 │ │ │ │ + adds r3, #246 @ 0xf6 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 247f34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315309,24 +315303,24 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (247f3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - adds r6, #222 @ 0xde │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ movs r7, r5 │ │ │ │ - adds r5, #32 │ │ │ │ + adds r5, #112 @ 0x70 │ │ │ │ movs r4, r4 │ │ │ │ - adds r3, #98 @ 0x62 │ │ │ │ + adds r3, #178 @ 0xb2 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #96] @ (247fb0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -315336,22 +315330,22 @@ │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (247fb8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #76] @ (247fbc ) │ │ │ │ movw r3, #439 @ 0x1b7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #64] @ (247fc0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ bl 2610ac │ │ │ │ ldr r0, [r4, #20] │ │ │ │ movs r3, #0 │ │ │ │ @@ -315363,21 +315357,21 @@ │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 17e520 │ │ │ │ nop │ │ │ │ - adds r6, #158 @ 0x9e │ │ │ │ + adds r6, #238 @ 0xee │ │ │ │ movs r7, r5 │ │ │ │ - adds r4, #220 @ 0xdc │ │ │ │ + adds r5, #44 @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ - adds r3, #26 │ │ │ │ + adds r3, #106 @ 0x6a │ │ │ │ movs r4, r4 │ │ │ │ - adds r3, #232 @ 0xe8 │ │ │ │ + adds r4, #56 @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ ldr r3, [pc, #184] @ (24807c ) │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -315388,34 +315382,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (24801c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r6, #22 │ │ │ │ + adds r6, #102 @ 0x66 │ │ │ │ movs r7, r5 │ │ │ │ - adds r4, #88 @ 0x58 │ │ │ │ + adds r4, #168 @ 0xa8 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, #154 @ 0x9a │ │ │ │ + adds r2, #234 @ 0xea │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 248070 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315424,34 +315418,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (248078 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r5, #186 @ 0xba │ │ │ │ + adds r6, #10 │ │ │ │ movs r7, r5 │ │ │ │ - adds r3, #252 @ 0xfc │ │ │ │ + adds r4, #76 @ 0x4c │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, #62 @ 0x3e │ │ │ │ + adds r2, #142 @ 0x8e │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #296] @ (2481b8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -315469,23 +315463,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r2, r4, #88 @ 0x58 │ │ │ │ movs r3, #26 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ (2481cc ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2f63f0 │ │ │ │ + bl 2f6440 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24819a │ │ │ │ ldr r0, [r5, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24817c │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ @@ -315500,15 +315494,15 @@ │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r5, [r6, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r5, [sp] │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 24810e │ │ │ │ blx 17eadc │ │ │ │ ldr r2, [pc, #196] @ (2481d4 ) │ │ │ │ ldr r3, [pc, #168] @ (2481bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -315528,15 +315522,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (2481d8 ) │ │ │ │ mov r2, r7 │ │ │ │ movw r3, #429 @ 0x1ad │ │ │ │ adds r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #140] @ (2481dc ) │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ adds r2, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -315546,62 +315540,62 @@ │ │ │ │ ldr r5, [pc, #120] @ (2481e0 ) │ │ │ │ mov r3, r4 │ │ │ │ mov.w r2, #430 @ 0x1ae │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 248106 │ │ │ │ ldr r5, [pc, #100] @ (2481e4 ) │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #100] @ (2481e8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r5, [sp] │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 248106 │ │ │ │ ldr r2, [pc, #80] @ (2481ec ) │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 248106 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ mov r0, r0 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #160 @ 0xa0 │ │ │ │ + adds r3, #240 @ 0xf0 │ │ │ │ movs r4, r4 │ │ │ │ - adds r1, #224 @ 0xe0 │ │ │ │ + adds r2, #48 @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #162 @ 0xa2 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ movs r5, r4 │ │ │ │ - adds r5, #58 @ 0x3a │ │ │ │ + adds r5, #138 @ 0x8a │ │ │ │ movs r4, r4 │ │ │ │ cmp sl, r0 │ │ │ │ movs r4, r6 │ │ │ │ - adds r2, #26 │ │ │ │ + adds r2, #106 @ 0x6a │ │ │ │ movs r4, r4 │ │ │ │ ldr r1, [pc, #368] @ (248350 ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, #224 @ 0xe0 │ │ │ │ + adds r5, #48 @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - cdp2 0, 4, cr0, cr6, cr4, {1} │ │ │ │ - ldc2l 0, cr0, [lr], #132 @ 0x84 │ │ │ │ - adds r4, #104 @ 0x68 │ │ │ │ + cdp2 0, 9, cr0, cr6, cr4, {1} │ │ │ │ + stc2l 0, cr0, [lr, #-132] @ 0xffffff7c │ │ │ │ + adds r4, #184 @ 0xb8 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #364] @ (248370 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -315617,15 +315611,15 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #360] @ (248384 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [pc, #348] @ (248388 ) │ │ │ │ add r4, pc │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -315710,90 +315704,90 @@ │ │ │ │ ldr r3, [pc, #152] @ (248398 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24823c │ │ │ │ ldr r0, [pc, #148] @ (24839c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24823c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #140] @ (2483a0 ) │ │ │ │ ldr r0, [pc, #140] @ (2483a4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 24832a │ │ │ │ blx 17eadc │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 2482b2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #116] @ (2483a8 ) │ │ │ │ ldr r0, [pc, #116] @ (2483ac ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 248326 │ │ │ │ b.n 24832a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #96] @ (2483b0 ) │ │ │ │ ldr r0, [pc, #100] @ (2483b4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 248364 │ │ │ │ blx 17eadc │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 2482c8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r4, #58 @ 0x3a │ │ │ │ movs r7, r5 │ │ │ │ add r8, r1 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #36 @ 0x24 │ │ │ │ + adds r2, #116 @ 0x74 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, #100 @ 0x64 │ │ │ │ + adds r0, #180 @ 0xb4 │ │ │ │ movs r4, r4 │ │ │ │ add r0, sp │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bl 51238e │ │ │ │ + bl 51238e │ │ │ │ mvns r0, r1 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #100 @ 0x64 │ │ │ │ + adds r3, #180 @ 0xb4 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, #222 @ 0xde │ │ │ │ + adds r3, #46 @ 0x2e │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, #2 │ │ │ │ + adds r0, #82 @ 0x52 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, #190 @ 0xbe │ │ │ │ + adds r3, #14 │ │ │ │ movs r7, r5 │ │ │ │ - adds r3, #74 @ 0x4a │ │ │ │ + adds r3, #154 @ 0x9a │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, #164 @ 0xa4 │ │ │ │ + adds r2, #244 @ 0xf4 │ │ │ │ movs r7, r5 │ │ │ │ - adds r1, #40 @ 0x28 │ │ │ │ + adds r1, #120 @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r4, #0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -315890,15 +315884,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (248504 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 248470 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r2, [pc, #56] @ (248508 ) │ │ │ │ ldr r3, [pc, #60] @ (24850c ) │ │ │ │ @@ -315906,36 +315900,36 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r6 │ │ │ │ blx 17eea8 │ │ │ │ b.n 2484bc │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ negs r0, r6 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r4 │ │ │ │ movs r4, r6 │ │ │ │ - adds r2, #30 │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, #36 @ 0x24 │ │ │ │ + adds r2, #116 @ 0x74 │ │ │ │ movs r7, r5 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r2, #74 @ 0x4a │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, #18 │ │ │ │ + adds r2, #98 @ 0x62 │ │ │ │ movs r4, r4 │ │ │ │ - adds r1, #254 @ 0xfe │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ movs r7, r5 │ │ │ │ - adds r1, #212 @ 0xd4 │ │ │ │ + adds r2, #36 @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00248514 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -316090,19 +316084,19 @@ │ │ │ │ nop │ │ │ │ adcs r6, r4 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0 │ │ │ │ movs r4, r6 │ │ │ │ - adds r0, #126 @ 0x7e │ │ │ │ + adds r0, #206 @ 0xce │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, #88 @ 0x58 │ │ │ │ + adds r0, #168 @ 0xa8 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, #156 @ 0x9c │ │ │ │ + adds r0, #236 @ 0xec │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00248694 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -316188,18 +316182,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (24877c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f30e8 │ │ │ │ + bl 2f3138 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ mvns r0, r6 │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -316209,73 +316203,73 @@ │ │ │ │ ldr r2, [pc, #72] @ (2487e0 ) │ │ │ │ ldr r1, [pc, #72] @ (2487e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #52] @ (2487e8 ) │ │ │ │ ldr r1, [pc, #56] @ (2487ec ) │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ nop │ │ │ │ - cmp r7, #94 @ 0x5e │ │ │ │ + cmp r7, #174 @ 0xae │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, r1, r7 │ │ │ │ + subs r0, r3, r0 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, r7, r6 │ │ │ │ + subs r0, r1, r0 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r3, r1 │ │ │ │ + subs r6, r5, r2 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r2, r1 │ │ │ │ + subs r2, r4, r2 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #40] @ 24882c │ │ │ │ ldr r2, [pc, #40] @ (248830 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (248834 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 17e520 │ │ │ │ - cmp r6, #238 @ 0xee │ │ │ │ + cmp r7, #62 @ 0x3e │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, r3, r5 │ │ │ │ + adds r0, r5, r6 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, r0, r5 │ │ │ │ + adds r6, r2, r6 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 2488d0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -316291,21 +316285,21 @@ │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov.w r5, #0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r5, #28] │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -316324,42 +316318,42 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24889c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r6, #66 @ 0x42 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r6, #164 @ 0xa4 │ │ │ │ + cmp r6, #244 @ 0xf4 │ │ │ │ movs r7, r5 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, r4 │ │ │ │ + adds r2, r2, r5 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, r6, r3 │ │ │ │ + adds r4, r0, r5 │ │ │ │ movs r4, r4 │ │ │ │ subs r5, #244 @ 0xf4 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 002488e8 : │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cbz r3, 24891c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ movs r1, #1 │ │ │ │ - bl 432c84 │ │ │ │ + bl 432cd4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2488fc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -316373,52 +316367,52 @@ │ │ │ │ │ │ │ │ 00248928 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #44] @ 24896c │ │ │ │ ldr r2, [pc, #44] @ (248970 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (248974 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r5, #178 @ 0xb2 │ │ │ │ + cmp r6, #2 │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, r3, r0 │ │ │ │ + adds r0, r5, r1 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r1, r0 │ │ │ │ + adds r2, r3, r1 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00248978 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #20] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r5, 2489ac │ │ │ │ mov r0, r1 │ │ │ │ str r1, [r4, #20] │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ mov r0, r5 │ │ │ │ strb r5, [r4, #25] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -316431,50 +316425,50 @@ │ │ │ │ ldr r4, [pc, #28] @ (2489d4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #28] @ (2489d8 ) │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24899a │ │ │ │ nop │ │ │ │ - cmp r5, #66 @ 0x42 │ │ │ │ + cmp r5, #146 @ 0x92 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r5, #104 @ 0x68 │ │ │ │ + cmp r5, #184 @ 0xb8 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r5, #70 @ 0x46 │ │ │ │ + cmp r5, #150 @ 0x96 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002489dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #80] @ (248a48 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #80] @ (248a4c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (248a50 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 248a20 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ movs r1, #1 │ │ │ │ - bl 432c84 │ │ │ │ + bl 432cd4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 248a10 │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ cbz r3, 248a32 │ │ │ │ mov r1, r6 │ │ │ │ @@ -316488,189 +316482,189 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #254 @ 0xfe │ │ │ │ + cmp r5, #78 @ 0x4e │ │ │ │ movs r7, r5 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + asrs r2, r6, #30 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r2, #29 │ │ │ │ + asrs r4, r4, #30 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00248a54 : │ │ │ │ ldrb r0, [r0, #25] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00248a58 : │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbz r2, 248a64 │ │ │ │ ldr r0, [pc, #52] @ (248a94 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 43bb44 │ │ │ │ + b.w 43bb94 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [r0, #28] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [pc, #24] @ (248a98 ) │ │ │ │ ldr r0, [pc, #24] @ (248a9c ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44a544 │ │ │ │ + b.w 44a594 │ │ │ │ nop │ │ │ │ - cmp r4, #238 @ 0xee │ │ │ │ + cmp r5, #62 @ 0x3e │ │ │ │ movs r4, r4 │ │ │ │ ldc2l 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [pc, #1020]! @ 248e9c │ │ │ │ │ │ │ │ 00248aa0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #76] @ 248b04 │ │ │ │ ldr r2, [pc, #76] @ (248b08 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #76] @ (248b0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 248ae6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ b.n 248ae6 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ movs r1, #1 │ │ │ │ - bl 432c84 │ │ │ │ + bl 432cd4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 248adc │ │ │ │ strb r3, [r4, #25] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #56 @ 0x38 │ │ │ │ + cmp r4, #136 @ 0x88 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r6, r3, #26 │ │ │ │ + asrs r6, r5, #27 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r2, #26 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00248b10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #40] @ 248b50 │ │ │ │ ldr r2, [pc, #40] @ (248b54 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (248b58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ - cmp r3, #200 @ 0xc8 │ │ │ │ + cmp r4, #24 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r6, r5, #24 │ │ │ │ + asrs r6, r7, #25 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r4, #24 │ │ │ │ + asrs r0, r6, #25 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00248b5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #60] @ 248bb0 │ │ │ │ ldr r2, [pc, #60] @ (248bb4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (248bb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ cbz r3, 248b9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r3, #124 @ 0x7c │ │ │ │ + cmp r3, #204 @ 0xcc │ │ │ │ movs r7, r5 │ │ │ │ - asrs r2, r4, #23 │ │ │ │ + asrs r2, r6, #24 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r4, r4, #24 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00248bbc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #56] @ (248c10 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #56] @ (248c14 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (248c18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 248bfa │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -316679,81 +316673,81 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cmp r3, #30 │ │ │ │ + cmp r3, #110 @ 0x6e │ │ │ │ movs r7, r5 │ │ │ │ - asrs r2, r0, #22 │ │ │ │ + asrs r2, r2, #23 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r6, #21 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00248c1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #40] @ 248c5c │ │ │ │ ldr r2, [pc, #40] @ (248c60 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (248c64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ - cmp r2, #188 @ 0xbc │ │ │ │ + cmp r3, #12 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r2, r4, #20 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r2, #20 │ │ │ │ + asrs r4, r4, #21 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00248c68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr.w ip, [pc, #40] @ 248ca8 │ │ │ │ ldr r2, [pc, #40] @ (248cac ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (248cb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ + cmp r2, #192 @ 0xc0 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r6, r2, #19 │ │ │ │ + asrs r6, r4, #20 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r1, #19 │ │ │ │ + asrs r0, r3, #20 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00248cb4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -316761,34 +316755,34 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #12 │ │ │ │ ldr r6, [pc, #104] @ (248d34 ) │ │ │ │ blx 17e220 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #92] @ (248d38 ) │ │ │ │ ldr r1, [pc, #96] @ (248d3c ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ adds r6, #12 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #72] @ (248d40 ) │ │ │ │ ldr r1, [pc, #72] @ (248d44 ) │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ blx 1805c4 │ │ │ │ ldr r3, [r7, #92] @ 0x5c │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ @@ -316800,30 +316794,30 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cmp r2, #38 @ 0x26 │ │ │ │ + cmp r2, #118 @ 0x76 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r4, r0, #18 │ │ │ │ + asrs r4, r2, #19 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r6, #17 │ │ │ │ + asrs r4, r0, #19 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r3, #20 │ │ │ │ + asrs r0, r5, #21 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r1, #20 │ │ │ │ + asrs r4, r3, #21 │ │ │ │ movs r4, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 248d68 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 248aa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -316845,23 +316839,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ cbnz r0, 248dee │ │ │ │ ldr r2, [pc, #152] @ (248e60 ) │ │ │ │ ldr r3, [pc, #148] @ (248e5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -316885,60 +316879,60 @@ │ │ │ │ ldr r2, [pc, #104] @ (248e68 ) │ │ │ │ ldr r1, [pc, #108] @ (248e6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248978 │ │ │ │ cbnz r0, 248e1e │ │ │ │ str.w r6, [r8] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 17e524 │ │ │ │ b.n 248dc4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r1, [pc, #64] @ (248e70 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (248e74 ) │ │ │ │ mov r0, r4 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #52] @ (248e78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 17e524 │ │ │ │ b.n 248dc4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r0, #252 @ 0xfc │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #204 @ 0xcc │ │ │ │ movs r4, r6 │ │ │ │ - cmp r1, #68 @ 0x44 │ │ │ │ + cmp r1, #148 @ 0x94 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r1, #106 @ 0x6a │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r0, #16 │ │ │ │ + asrs r6, r2, #17 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #184] @ 0xb8 │ │ │ │ + ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r1, #0 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r1, #38 @ 0x26 │ │ │ │ + cmp r1, #118 @ 0x76 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #108] @ (248efc ) │ │ │ │ @@ -316948,27 +316942,27 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ee04c │ │ │ │ + bl 2ee09c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 248ef2 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ blx 1805c4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #56] @ (248f04 ) │ │ │ │ ldr r3, [pc, #48] @ (248f00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -316990,15 +316984,15 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ subs r0, #0 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #198 @ 0xc6 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldrh r0, [r2, #38] @ 0x26 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ (248fbc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -317372,41 +317366,41 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 249370 │ │ │ │ ldr.w r1, [sp, #22] │ │ │ │ ldr r0, [pc, #272] @ (2493fc ) │ │ │ │ rev r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r0, #13 │ │ │ │ b.n 2491c4 │ │ │ │ ldr r3, [pc, #248] @ (2493f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbnz r2, 249338 │ │ │ │ ldr.w r1, [sp, #46] @ 0x2e │ │ │ │ ldr r0, [pc, #248] @ (249400 ) │ │ │ │ rev r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r0, #13 │ │ │ │ b.n 2491c4 │ │ │ │ ldr r3, [pc, #236] @ (249404 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2491c2 │ │ │ │ ldr r3, [pc, #228] @ (249408 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2491c2 │ │ │ │ ldr r0, [pc, #220] @ (24940c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2491c2 │ │ │ │ ldr r2, [pc, #212] @ (249410 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 24934a │ │ │ │ ldr r2, [pc, #196] @ (249408 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -317424,15 +317418,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 249302 │ │ │ │ ldr r0, [pc, #176] @ (249418 ) │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 249302 │ │ │ │ ldr r2, [pc, #168] @ (24941c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 249382 │ │ │ │ ldr r2, [pc, #140] @ (249408 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -317450,35 +317444,35 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2492e6 │ │ │ │ ldr r0, [pc, #132] @ (249424 ) │ │ │ │ movs r2, #4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2492e6 │ │ │ │ ldr r0, [pc, #124] @ (249428 ) │ │ │ │ movs r2, #18 │ │ │ │ rev r1, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr.w r3, [sp, #26] │ │ │ │ rev r1, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 249388 │ │ │ │ b.n 2492e6 │ │ │ │ ldr r0, [pc, #100] @ (24942c ) │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ rev r1, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr.w r3, [sp, #55] @ 0x37 │ │ │ │ rev r1, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 249350 │ │ │ │ b.n 249302 │ │ │ │ @@ -317489,39 +317483,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #250 @ 0xfa │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #204 @ 0xcc │ │ │ │ movs r4, r6 │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r5, #118 @ 0x76 │ │ │ │ movs r4, r4 │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r6, #50 @ 0x32 │ │ │ │ movs r4, r4 │ │ │ │ cmp r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #4 │ │ │ │ + movs r6, #84 @ 0x54 │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #64 @ 0x40 │ │ │ │ + movs r5, #144 @ 0x90 │ │ │ │ movs r4, r4 │ │ │ │ movs r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #48 @ 0x30 │ │ │ │ + movs r4, #128 @ 0x80 │ │ │ │ movs r4, r4 │ │ │ │ - movs r3, #212 @ 0xd4 │ │ │ │ + movs r4, #36 @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ - movs r4, #142 @ 0x8e │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00249430 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -317592,15 +317586,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #1 │ │ │ │ - bl 450784 │ │ │ │ + bl 4507d4 │ │ │ │ add.w r3, r6, r9 │ │ │ │ mov r6, r3 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, r3 │ │ │ │ bls.n 24951e │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2494d2 │ │ │ │ @@ -317639,22 +317633,22 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 24952a │ │ │ │ ldr r0, [pc, #60] @ (24958c ) │ │ │ │ ldr r1, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 24952a │ │ │ │ ldr r0, [pc, #48] @ (249590 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2494be │ │ │ │ mov r0, r7 │ │ │ │ blx 1803fc │ │ │ │ mov r3, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -317664,17 +317658,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + movs r4, #156 @ 0x9c │ │ │ │ movs r4, r4 │ │ │ │ - movs r4, #6 │ │ │ │ + movs r4, #86 @ 0x56 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ @@ -317821,15 +317815,15 @@ │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ blx 17fee0 │ │ │ │ cmp.w fp, #0 │ │ │ │ bge.n 2496d6 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3b506c │ │ │ │ + bl 3b50bc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e104 │ │ │ │ ldr r2, [pc, #144] @ (2497c0 ) │ │ │ │ ldr r3, [pc, #120] @ (2497a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -317858,47 +317852,47 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str.w r9, [sp] │ │ │ │ bl 187750 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2496a6 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3b506c │ │ │ │ + bl 3b50bc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e104 │ │ │ │ b.n 24972c │ │ │ │ ldr r1, [pc, #60] @ (2497c8 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 24972c │ │ │ │ b.n 249780 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #40] @ 0x28 │ │ │ │ + strh r4, [r2, #42] @ 0x2a │ │ │ │ movs r5, r4 │ │ │ │ adds r0, #18 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - bcs.n 2498a8 │ │ │ │ + bcs.n 249748 │ │ │ │ movs r1, r4 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ movs r4, r6 │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ - movs r2, #78 @ 0x4e │ │ │ │ + movs r2, #158 @ 0x9e │ │ │ │ movs r4, r4 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -317949,15 +317943,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 43c11c │ │ │ │ + bl 43c16c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 249a82 │ │ │ │ mov r0, r4 │ │ │ │ blx 17f72c │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.w 249a64 │ │ │ │ @@ -318011,24 +318005,24 @@ │ │ │ │ blx 1806f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2499fe │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 424dd4 │ │ │ │ + bl 424e24 │ │ │ │ ldr r3, [pc, #496] @ (249af8 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3f4024 │ │ │ │ + bl 3f4074 │ │ │ │ mov r0, r6 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ blx 17feec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2499cc │ │ │ │ @@ -318059,15 +318053,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #408] @ (249b04 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r7, [sp] │ │ │ │ movw r2, #289 @ 0x121 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 17e018 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [pc, #380] @ (249b08 ) │ │ │ │ ldr r3, [pc, #336] @ (249adc ) │ │ │ │ add r2, pc │ │ │ │ @@ -318109,15 +318103,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (249b14 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24997e │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [pc, #272] @ (249b18 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ @@ -318125,15 +318119,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #272] @ (249b20 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #305 @ 0x131 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24997e │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [pc, #248] @ (249b24 ) │ │ │ │ ldr r2, [r2, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -318141,74 +318135,74 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #248] @ (249b2c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24997e │ │ │ │ movs r3, #31 │ │ │ │ ldr r2, [pc, #228] @ (249b30 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [pc, #228] @ (249b34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #228] @ (249b38 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ movs r2, #247 @ 0xf7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24997e │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ ldr r2, [pc, #212] @ (249b3c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [pc, #212] @ (249b40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #212] @ (249b44 ) │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24997e │ │ │ │ ldr r2, [pc, #196] @ (249b48 ) │ │ │ │ ldr r3, [pc, #196] @ (249b4c ) │ │ │ │ ldr r1, [pc, #200] @ (249b50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #235 @ 0xeb │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24997e │ │ │ │ ldr r2, [pc, #180] @ (249b54 ) │ │ │ │ ldr r3, [pc, #184] @ (249b58 ) │ │ │ │ ldr r1, [pc, #184] @ (249b5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24997e │ │ │ │ ldr r2, [pc, #164] @ (249b60 ) │ │ │ │ ldr r3, [pc, #168] @ (249b64 ) │ │ │ │ ldr r1, [pc, #168] @ (249b68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24997e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #132 @ 0x84 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -318221,69 +318215,69 @@ │ │ │ │ movs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + movs r1, #228 @ 0xe4 │ │ │ │ movs r4, r4 │ │ │ │ - movs r0, #168 @ 0xa8 │ │ │ │ + movs r0, #248 @ 0xf8 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, r2, #7 │ │ │ │ + subs r4, r4, #0 │ │ │ │ movs r7, r5 │ │ │ │ cmp r5, #8 │ │ │ │ movs r4, r6 │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + movs r1, #150 @ 0x96 │ │ │ │ movs r4, r4 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #118 @ 0x76 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r3, #5 │ │ │ │ + adds r2, r5, #6 │ │ │ │ movs r7, r5 │ │ │ │ - movs r1, #84 @ 0x54 │ │ │ │ + movs r1, #164 @ 0xa4 │ │ │ │ movs r4, r4 │ │ │ │ - movs r0, #4 │ │ │ │ + movs r0, #84 @ 0x54 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r6, #4 │ │ │ │ + adds r2, r0, #6 │ │ │ │ movs r7, r5 │ │ │ │ - movs r1, #88 @ 0x58 │ │ │ │ + movs r1, #168 @ 0xa8 │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, r4, #7 │ │ │ │ + movs r0, #48 @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, r1, #4 │ │ │ │ + adds r6, r3, #5 │ │ │ │ movs r7, r5 │ │ │ │ - movs r0, #58 @ 0x3a │ │ │ │ + movs r0, #138 @ 0x8a │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r7, #6 │ │ │ │ + movs r0, #14 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r6, #3 │ │ │ │ + adds r2, r0, #5 │ │ │ │ movs r7, r5 │ │ │ │ - subs r0, r6, #7 │ │ │ │ + movs r0, #64 @ 0x40 │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, r4, #6 │ │ │ │ + subs r0, r6, #7 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, r2, #3 │ │ │ │ + adds r4, r4, #4 │ │ │ │ movs r7, r5 │ │ │ │ - subs r4, r5, #6 │ │ │ │ + subs r4, r7, #7 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, r0, #3 │ │ │ │ + adds r0, r2, #4 │ │ │ │ movs r7, r5 │ │ │ │ - subs r2, r0, #6 │ │ │ │ + subs r2, r2, #7 │ │ │ │ movs r4, r4 │ │ │ │ - movs r0, #54 @ 0x36 │ │ │ │ + movs r0, #134 @ 0x86 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, r4, #2 │ │ │ │ + adds r6, r6, #3 │ │ │ │ movs r7, r5 │ │ │ │ - subs r0, r5, #5 │ │ │ │ + subs r0, r7, #6 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r6, #7 │ │ │ │ + movs r0, #70 @ 0x46 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r1, #2 │ │ │ │ + adds r2, r3, #3 │ │ │ │ movs r7, r5 │ │ │ │ - subs r4, r1, #5 │ │ │ │ + subs r4, r3, #6 │ │ │ │ movs r4, r4 │ │ │ │ ldr r3, [pc, #16] @ (249b80 ) │ │ │ │ ldr r2, [pc, #20] @ (249b84 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (249b88 ) │ │ │ │ @@ -318291,37 +318285,37 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #1000 @ (adr r2, 249f74 ) │ │ │ │ + add r3, pc, #296 @ (adr r3, 249cb4 ) │ │ │ │ movs r1, r4 │ │ │ │ ldr r1, [pc, #8] @ (249b98 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - add r2, pc, #912 @ (adr r2, 249f2c ) │ │ │ │ + add r3, pc, #208 @ (adr r3, 249c6c ) │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 249be6 │ │ │ │ mov r5, r0 │ │ │ │ movs r6, #0 │ │ │ │ b.n 249bd8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r6, [r4, #32] │ │ │ │ - bl 34bce0 │ │ │ │ + bl 34bd30 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 3293d0 │ │ │ │ + bl 329420 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ @@ -318355,15 +318349,15 @@ │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 249ca2 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 34c654 │ │ │ │ + bl 34c6a4 │ │ │ │ ldrb.w r3, [r4, #37] @ 0x25 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ cbnz r3, 249c50 │ │ │ │ ldrd r3, r1, [r4, #16] │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ @@ -318374,15 +318368,15 @@ │ │ │ │ lsls r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsr #23 │ │ │ │ subs r3, r2, #1 │ │ │ │ sbc.w ip, ip, ip │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, ip │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov r8, r0 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 249c28 │ │ │ │ bl 222040 │ │ │ │ @@ -318415,28 +318409,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 249c7e │ │ │ │ ldr r0, [pc, #32] @ (249ce0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 249c7e │ │ │ │ nop │ │ │ │ - subs r2, r0, #0 │ │ │ │ + subs r2, r2, #1 │ │ │ │ movs r4, r4 │ │ │ │ cmp r2, #120 @ 0x78 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, #3 │ │ │ │ + subs r6, r7, #4 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 25a878 │ │ │ │ @@ -318455,36 +318449,36 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ cbz r3, 249d3e │ │ │ │ mov r4, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl 32734c │ │ │ │ + bl 32739c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 249f52 │ │ │ │ mov r0, r6 │ │ │ │ - bl 34ccc0 │ │ │ │ + bl 34cd10 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 249d58 │ │ │ │ b.n 249e8a │ │ │ │ mov r0, r4 │ │ │ │ - bl 34cccc │ │ │ │ + bl 34cd1c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 249e8a │ │ │ │ mov r0, r4 │ │ │ │ - bl 34bcd0 │ │ │ │ + bl 34bd20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 249d4a │ │ │ │ mov r0, r4 │ │ │ │ - bl 34bcd0 │ │ │ │ + bl 34bd20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 249efc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -318497,71 +318491,71 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 249e8a │ │ │ │ ldrd sl, r7, [r0] │ │ │ │ ldrb.w r3, [sl] │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.w 249f1a │ │ │ │ mov r0, r6 │ │ │ │ - bl 34ccc0 │ │ │ │ + bl 34cd10 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 249e8a │ │ │ │ mov r0, r4 │ │ │ │ - bl 34bcd0 │ │ │ │ + bl 34bd20 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 249e7e │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34bd3c │ │ │ │ + bl 34bd8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 249ee4 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 249eb2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx 180124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 249e7e │ │ │ │ ldrd r5, r8, [r0, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 327ebc │ │ │ │ + bl 327f0c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34bce0 │ │ │ │ + bl 34bd30 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 17e220 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, sl │ │ │ │ str.w r6, [fp] │ │ │ │ blx 1805c4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r2, [fp, #4] │ │ │ │ blx 1805c4 │ │ │ │ str.w r4, [fp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r2, [fp, #8] │ │ │ │ - bl 326b58 │ │ │ │ + bl 326ba8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [fp, #16] │ │ │ │ - bl 34c654 │ │ │ │ + bl 34c6a4 │ │ │ │ lsrs r2, r0, #9 │ │ │ │ lsrs r0, r0, #28 │ │ │ │ str.w r0, [fp, #28] │ │ │ │ lsls r2, r2, #13 │ │ │ │ str.w r2, [fp, #24] │ │ │ │ orrs r2, r0 │ │ │ │ beq.w 249f3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 34bd30 │ │ │ │ + bl 34bd80 │ │ │ │ cbz r0, 249e4a │ │ │ │ ldrb.w r2, [fp, #36] @ 0x24 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [fp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 249ea6 │ │ │ │ ldrb.w r2, [r8] │ │ │ │ @@ -318574,30 +318568,30 @@ │ │ │ │ ldr.w r1, [r9, #4] │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, fp, #32 │ │ │ │ str.w r0, [fp, #32] │ │ │ │ str.w fp, [r1] │ │ │ │ str.w r2, [r9, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 34cccc │ │ │ │ + bl 34cd1c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 249da8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ b.n 249d96 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34cca4 │ │ │ │ + bl 34ccf4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 249e68 │ │ │ │ b.n 249e5c │ │ │ │ mov r0, r5 │ │ │ │ blx 17f72c │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 249ec0 │ │ │ │ @@ -318613,15 +318607,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318632,29 +318626,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #507 @ 0x1fb │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 249ee4 │ │ │ │ ldr r3, [pc, #100] @ (249f80 ) │ │ │ │ mov.w r2, #528 @ 0x210 │ │ │ │ ldr r5, [pc, #96] @ (249f84 ) │ │ │ │ ldr r1, [pc, #100] @ (249f88 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 249ee4 │ │ │ │ ldr r3, [pc, #76] @ (249f8c ) │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ ldr r1, [pc, #76] @ (249f90 ) │ │ │ │ ldr r0, [pc, #76] @ (249f94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -318666,69 +318660,69 @@ │ │ │ │ ldr r1, [pc, #64] @ (249f9c ) │ │ │ │ ldr r0, [pc, #68] @ (249fa0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - adds r4, r0, r2 │ │ │ │ + adds r4, r2, r3 │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, r0, #7 │ │ │ │ + subs r0, r2, #0 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r7, r4 │ │ │ │ + subs r6, r1, r6 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r1, r1 │ │ │ │ + adds r2, r3, r2 │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, r2, #4 │ │ │ │ + adds r0, r4, #5 │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, r1, r4 │ │ │ │ + subs r0, r3, r5 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, r5, r0 │ │ │ │ + adds r0, r7, r1 │ │ │ │ movs r7, r5 │ │ │ │ - adds r6, r3, #4 │ │ │ │ + adds r6, r5, #5 │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, r5, r3 │ │ │ │ + subs r0, r7, r4 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + adds r6, r2, r1 │ │ │ │ movs r7, r5 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r3, r4 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, r1, #6 │ │ │ │ + adds r0, r3, #7 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r6, #31 │ │ │ │ + adds r0, r0, r1 │ │ │ │ movs r7, r5 │ │ │ │ - subs r6, r6, r2 │ │ │ │ + subs r6, r0, r4 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r7, #1 │ │ │ │ + adds r2, r1, #3 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #9] │ │ │ │ sub sp, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r1 │ │ │ │ cbz r2, 249fca │ │ │ │ ldrb r2, [r0, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cbz r2, 249fde │ │ │ │ - bl 34c3ec │ │ │ │ + bl 34c43c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ cbnz r2, 249fea │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 34bed0 │ │ │ │ + bl 34bf20 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 249fce │ │ │ │ ldr.w r0, [r4, #1560] @ 0x618 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -318755,33 +318749,33 @@ │ │ │ │ str.w r3, [r0, #1544] @ 0x608 │ │ │ │ cbnz r5, 24a04c │ │ │ │ b.n 24a07a │ │ │ │ ldr r3, [pc, #132] @ (24a0bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 34c084 │ │ │ │ + bl 34c0d4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 34c1cc │ │ │ │ + bl 34c21c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cbz r5, 24a076 │ │ │ │ ldrb.w r3, [r6, #1548] @ 0x60c │ │ │ │ ldr r4, [r5, #0] │ │ │ │ cbz r3, 24a058 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 24a0a2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 34bcd4 │ │ │ │ + bl 34bd24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 24a036 │ │ │ │ - bl 34bce0 │ │ │ │ + bl 34bd30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 34c1cc │ │ │ │ + bl 34c21c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 24a04c │ │ │ │ ldr.w r5, [r6, #1560] @ 0x618 │ │ │ │ ldr r3, [pc, #68] @ (24a0c0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -318809,19 +318803,19 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ movs r6, #112 @ 0x70 │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #26 │ │ │ │ + asrs r0, r6, #27 │ │ │ │ movs r7, r5 │ │ │ │ - adds r6, r4, r5 │ │ │ │ + adds r6, r6, r6 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r0, #1 │ │ │ │ + adds r2, r2, #2 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #180] @ 24a194 │ │ │ │ mov r7, r3 │ │ │ │ @@ -318841,37 +318835,37 @@ │ │ │ │ beq.n 24a144 │ │ │ │ cmp r3, r0 │ │ │ │ str r1, [r2, #12] │ │ │ │ beq.n 24a12c │ │ │ │ orr.w r1, r7, #12 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc7e8 │ │ │ │ + bl 2fc838 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2fc7e8 │ │ │ │ + b.w 2fc838 │ │ │ │ orr.w r1, r7, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2fc7e8 │ │ │ │ + b.w 2fc838 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 24a184 │ │ │ │ orr.w r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ b.n 24a11e │ │ │ │ ldr r0, [pc, #68] @ (24a19c ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24a0fc │ │ │ │ ldr r0, [pc, #60] @ (24a1a0 ) │ │ │ │ @@ -318879,33 +318873,33 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 24a0fc │ │ │ │ ldr r0, [pc, #52] @ (24a1a4 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 24a0fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2fbf98 │ │ │ │ + b.w 2fbfe8 │ │ │ │ nop │ │ │ │ movs r5, #172 @ 0xac │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, r6 │ │ │ │ + subs r4, r7, r7 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [pc, #532] @ (24a3d0 ) │ │ │ │ @@ -318931,26 +318925,26 @@ │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ bl 24a0d0 │ │ │ │ mov r0, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl 2fc64c │ │ │ │ + bl 2fc69c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ mov r3, r8 │ │ │ │ - bl 2fc64c │ │ │ │ + bl 2fc69c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - bl 2fbb7c │ │ │ │ + bl 2fbbcc │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r1, [fp, #16] │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ ldr.w r0, [fp, #20] │ │ │ │ adds r2, r5, r2 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -318984,15 +318978,15 @@ │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ mov.w r8, r5, lsr #23 │ │ │ │ lsls r4, r5, #9 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 34c95c │ │ │ │ + bl 34c9ac │ │ │ │ adds.w r4, r0, #15 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ lsrs r4, r4, #4 │ │ │ │ bic.w r8, r1, #15 │ │ │ │ orr.w r4, r4, r1, lsl #28 │ │ │ │ orr.w r8, r8, r4, lsr #28 │ │ │ │ lsls r4, r4, #4 │ │ │ │ @@ -319002,18 +318996,18 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [fp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ - bl 34c9e0 │ │ │ │ + bl 34ca30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 44e6f0 │ │ │ │ + bl 44e740 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24a1da │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [pc, #236] @ (24a3d8 ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -319025,20 +319019,20 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ bl 24a0d0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 2fc64c │ │ │ │ + bl 2fc69c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ mov r0, sl │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ b.n 24a21a │ │ │ │ ldr r3, [pc, #188] @ (24a3dc ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24a1e8 │ │ │ │ @@ -319054,18 +319048,18 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ bl 24a0d0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 2fc64c │ │ │ │ + bl 2fc69c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne.n 24a316 │ │ │ │ b.n 24a206 │ │ │ │ ldr.w fp, [fp, #32] │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.w 24a24a │ │ │ │ @@ -319076,15 +319070,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 2f82d8 │ │ │ │ + bl 2f8328 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24a24a │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -319093,29 +319087,29 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24a33c │ │ │ │ ldr r3, [pc, #28] @ (24a3dc ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24a2f6 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ movs r6, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 24a330 │ │ │ │ movs r4, #212 @ 0xd4 │ │ │ │ movs r4, r6 │ │ │ │ - subs r0, r5, r5 │ │ │ │ + subs r0, r7, r6 │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ @@ -319134,29 +319128,29 @@ │ │ │ │ cbnz r3, 24a44e │ │ │ │ bl 254eb4 │ │ │ │ cbz r0, 24a410 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cbz r3, 24a42a │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ ldrb r0, [r5, #8] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a1a8 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ ldrb r0, [r5, #8] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -319169,26 +319163,26 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24a406 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (24a480 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24a406 │ │ │ │ nop │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, r4 │ │ │ │ + adds r2, r7, r5 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #152] @ (24a530 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -319209,15 +319203,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24a0d0 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24a4ae │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 24a510 │ │ │ │ mov r0, r5 │ │ │ │ bl 249b9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -319237,44 +319231,44 @@ │ │ │ │ ldr r3, [pc, #60] @ (24a53c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 24a4a6 │ │ │ │ ldr r0, [pc, #56] @ (24a540 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24a4a6 │ │ │ │ ldr r3, [pc, #48] @ (24a544 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24a4ce │ │ │ │ ldr r3, [pc, #32] @ (24a53c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24a4ce │ │ │ │ ldr r0, [pc, #32] @ (24a548 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24a4ce │ │ │ │ nop │ │ │ │ movs r1, #248 @ 0xf8 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, r2 │ │ │ │ + adds r4, r0, r4 │ │ │ │ movs r4, r4 │ │ │ │ movs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, r2 │ │ │ │ + adds r2, r1, r4 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #496] @ (24a750 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -319285,132 +319279,132 @@ │ │ │ │ add r4, pc │ │ │ │ mov r8, r2 │ │ │ │ blx 17f8fc │ │ │ │ mov r7, r0 │ │ │ │ bl 221fb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24a738 │ │ │ │ - bl 34d700 │ │ │ │ + bl 34d750 │ │ │ │ bl 25b26c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24a6b8 │ │ │ │ strd r0, r0, [r6, #12] │ │ │ │ strh r0, [r6, #8] │ │ │ │ movs r0, #0 │ │ │ │ - bl 3428c8 │ │ │ │ + bl 342918 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24a672 │ │ │ │ mov.w r9, #0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3272dc │ │ │ │ + bl 32732c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 24a5dc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ blx 1806f4 │ │ │ │ cbnz r0, 24a5d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32734c │ │ │ │ + bl 32739c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ bl 249d0c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24a6dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3272dc │ │ │ │ + bl 32732c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24a5aa │ │ │ │ ldr r4, [r6, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 24a710 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #1 │ │ │ │ - bl 34cc50 │ │ │ │ + bl 34cca0 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24a5e4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24a710 │ │ │ │ mov r0, r7 │ │ │ │ blx 17e018 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 24a60c │ │ │ │ mov r0, r9 │ │ │ │ blx 17e018 │ │ │ │ - bl 34d770 │ │ │ │ + bl 34d7c0 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ cbz r4, 24a63e │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 24a0d0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 34c654 │ │ │ │ + bl 34c6a4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24a614 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 24a666 │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24a716 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3428c8 │ │ │ │ + bl 342918 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24a59c │ │ │ │ mov r0, r9 │ │ │ │ - bl 342980 │ │ │ │ + bl 3429d0 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24a666 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24a666 │ │ │ │ mov r0, r9 │ │ │ │ - bl 342ba4 │ │ │ │ + bl 342bf4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24a666 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24a666 │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 24a65e │ │ │ │ mov r0, r4 │ │ │ │ - bl 34cb64 │ │ │ │ + bl 34cbb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24a65c │ │ │ │ mov r0, r4 │ │ │ │ - bl 32e4cc │ │ │ │ + bl 32e51c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24a666 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24a690 │ │ │ │ b.n 24a666 │ │ │ │ bl 25b248 │ │ │ │ @@ -319431,15 +319425,15 @@ │ │ │ │ blx 17e018 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 24a6ee │ │ │ │ mov r0, r9 │ │ │ │ blx 17e018 │ │ │ │ mov r0, r6 │ │ │ │ bl 249b9c │ │ │ │ - bl 34d770 │ │ │ │ + bl 34d7c0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -319470,19 +319464,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #32 │ │ │ │ + asrs r2, r3, #1 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r0, r2, #11 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ movs r4, r4 │ │ │ │ - pop {r2, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x003c │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 25a878 │ │ │ │ @@ -319558,41 +319552,41 @@ │ │ │ │ tst.w fp, #16 │ │ │ │ bne.w 24a968 │ │ │ │ tst.w fp, #32 │ │ │ │ bne.w 24ab12 │ │ │ │ tst.w fp, #64 @ 0x40 │ │ │ │ bne.w 24abbe │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24aa1c │ │ │ │ mov r0, r9 │ │ │ │ bl 249b8c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ lsls r0, r3, #31 │ │ │ │ bmi.w 24ad56 │ │ │ │ mov r0, r9 │ │ │ │ bl 249b6c │ │ │ │ mov r0, r7 │ │ │ │ str.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 2fc2f4 │ │ │ │ + bl 2fc344 │ │ │ │ lsls r3, r0, #24 │ │ │ │ bmi.w 24aa90 │ │ │ │ ldr.w r3, [r8] │ │ │ │ uxtb.w fp, r0 │ │ │ │ str.w fp, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24aab4 │ │ │ │ tst.w fp, #8 │ │ │ │ beq.n 24a810 │ │ │ │ add.w fp, r4, #24 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 2fc75c │ │ │ │ + bl 2fc7ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24af3a │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24abb6 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 24acf2 │ │ │ │ @@ -319602,15 +319596,15 @@ │ │ │ │ blx 180124 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24ad1e │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ ldrd r1, r5, [r5] │ │ │ │ - bl 327154 │ │ │ │ + bl 3271a4 │ │ │ │ str.w r0, [r4, #1560] @ 0x618 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24ad40 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24ad50 │ │ │ │ subs r3, r5, r3 │ │ │ │ @@ -319623,24 +319617,24 @@ │ │ │ │ tst.w fp, #4 │ │ │ │ bne.n 24a930 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24a842 │ │ │ │ ldr.w r0, [pc, #1676] @ 24afa8 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 24a95c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24a008 │ │ │ │ b.n 24a95c │ │ │ │ add.w fp, r4, #280 @ 0x118 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 2fc75c │ │ │ │ + bl 2fc7ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24af1e │ │ │ │ ldrb.w r2, [r4, #1576] @ 0x628 │ │ │ │ eor.w r3, r2, #1 │ │ │ │ cmp r5, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ @@ -319650,49 +319644,49 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 24aa40 │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ tst.w fp, #16 │ │ │ │ beq.w 24a84a │ │ │ │ mov r0, r7 │ │ │ │ str.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc2f4 │ │ │ │ + bl 2fc344 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24a85a │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24aee6 │ │ │ │ ldr.w r0, [r4, #1560] @ 0x618 │ │ │ │ mov r1, fp │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ - bl 34bb18 │ │ │ │ + bl 34bb68 │ │ │ │ str.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24af5c │ │ │ │ tst.w r5, #248 @ 0xf8 │ │ │ │ bne.w 24af4e │ │ │ │ ldr.w r3, [r4, #1572] @ 0x624 │ │ │ │ cbz r3, 24a9c2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbz r3, 24a9c2 │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 24ac70 │ │ │ │ lsls r2, r5, #30 │ │ │ │ bmi.w 24ac78 │ │ │ │ - bl 34c398 │ │ │ │ + bl 34c3e8 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ lsls r3, r5, #31 │ │ │ │ bpl.w 24ac16 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 34be18 │ │ │ │ + bl 34be68 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24af46 │ │ │ │ movs r0, #12 │ │ │ │ and.w r5, r5, #1 │ │ │ │ blx 1807b8 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ @@ -319702,15 +319696,15 @@ │ │ │ │ strb r5, [r0, #9] │ │ │ │ str r3, [r0, #0] │ │ │ │ strb.w sl, [r0, #8] │ │ │ │ ldr.w r0, [r4, #1580] @ 0x62c │ │ │ │ blx 180520 │ │ │ │ str.w r0, [r4, #1580] @ 0x62c │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24a868 │ │ │ │ mov fp, r6 │ │ │ │ b.n 24aca8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ @@ -319726,38 +319720,38 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ mov.w r2, #1024 @ 0x400 │ │ │ │ mov r0, r5 │ │ │ │ blx 180834 │ │ │ │ ldr.w r0, [r4, #1560] @ 0x618 │ │ │ │ mov r1, r5 │ │ │ │ - bl 34babc │ │ │ │ + bl 34bb0c │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ str.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24a842 │ │ │ │ tst.w fp, #16 │ │ │ │ bne.w 24a968 │ │ │ │ ldr.w r2, [r4, #1560] @ 0x618 │ │ │ │ ldr.w r0, [pc, #1336] @ 24afac │ │ │ │ add.w r2, r2, #16512 @ 0x4080 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24a928 │ │ │ │ b.n 24a95c │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc2f4 │ │ │ │ + bl 2fc344 │ │ │ │ lsls r5, r0, #24 │ │ │ │ bpl.w 24a88c │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc674 │ │ │ │ + bl 2fc6c4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ uxtb.w fp, r0 │ │ │ │ str.w fp, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24a89e │ │ │ │ ldr.w r3, [pc, #1272] @ 24afb0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -319769,15 +319763,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 24a89e │ │ │ │ ldr.w r0, [pc, #1252] @ 24afb8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ b.n 24a89e │ │ │ │ cmp.w fp, #1 │ │ │ │ bls.w 24ac1e │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ mov r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319793,22 +319787,22 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24add4 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24a85a │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 34ca10 │ │ │ │ + bl 34ca60 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 34bcd4 │ │ │ │ + bl 34bd24 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 24ac84 │ │ │ │ - bl 34bce0 │ │ │ │ + bl 34bd30 │ │ │ │ ldr.w r3, [r4, #1580] @ 0x62c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24a85a │ │ │ │ ldr.w r1, [r4, #1564] @ 0x61c │ │ │ │ b.n 24ab5e │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319832,33 +319826,33 @@ │ │ │ │ cmp.w fp, #1 │ │ │ │ bls.w 24a85a │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24aaf8 │ │ │ │ ldr.w r0, [pc, #1056] @ 24afbc │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24ad50 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24a008 │ │ │ │ b.n 24a8ee │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ movs r5, #0 │ │ │ │ b.n 24aaf8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc730 │ │ │ │ + bl 2fc780 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov.w fp, r1, lsl #9 │ │ │ │ lsls r3, r5, #9 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ ldr.w r3, [r8] │ │ │ │ lsrs r2, r0, #23 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ orr.w fp, fp, r5, lsr #23 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ lsls r2, r0, #9 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ @@ -319874,37 +319868,37 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 34c9f8 │ │ │ │ + bl 34ca48 │ │ │ │ b.n 24a85a │ │ │ │ movs r1, #1 │ │ │ │ - bl 34bce0 │ │ │ │ + bl 34bd30 │ │ │ │ b.n 24a9e4 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24a84a │ │ │ │ b.n 24a852 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc730 │ │ │ │ + bl 2fc780 │ │ │ │ movw r3, #10241 @ 0x2801 │ │ │ │ cmp r0, r3 │ │ │ │ mov r5, r0 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bcs.n 24ac94 │ │ │ │ blx 1807b8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc0f4 │ │ │ │ + bl 2fc144 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ cmpeq r5, r0 │ │ │ │ bne.w 24adf8 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -319913,28 +319907,28 @@ │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 17e524 │ │ │ │ b.n 24a85a │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24a9c8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 34cb84 │ │ │ │ + bl 34cbd4 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ b.n 24a9c8 │ │ │ │ ldr r3, [pc, #824] @ (24afc0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ - bl 34c084 │ │ │ │ + bl 34c0d4 │ │ │ │ b.n 24ab46 │ │ │ │ ldr r0, [pc, #812] @ (24afc4 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #0 │ │ │ │ blx 17e524 │ │ │ │ mvn.w r5, #4 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 24acb4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24a008 │ │ │ │ @@ -319961,15 +319955,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ mov r1, fp │ │ │ │ mov r0, fp │ │ │ │ mov r5, r6 │ │ │ │ - bl 327154 │ │ │ │ + bl 3271a4 │ │ │ │ b.n 24a8e4 │ │ │ │ bl 25b248 │ │ │ │ ldr r3, [pc, #696] @ (24afc0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -319986,18 +319980,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #4] │ │ │ │ movw r2, #1070 @ 0x42e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ str.w r5, [r4, #1560] @ 0x618 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24abae │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ b.n 24aaf8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov fp, r6 │ │ │ │ @@ -320012,24 +320006,24 @@ │ │ │ │ ldr r3, [pc, #580] @ (24afb4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 24acba │ │ │ │ ldr r0, [pc, #612] @ (24afdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24acba │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 34c95c │ │ │ │ + bl 34c9ac │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r5, r3 │ │ │ │ sbcs r2, r1 │ │ │ │ bcc.n 24ae98 │ │ │ │ adds r3, #15 │ │ │ │ @@ -320045,15 +320039,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 34c9e8 │ │ │ │ + bl 34ca38 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ b.n 24a85a │ │ │ │ ldr r3, [pc, #520] @ (24afe0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -320062,31 +320056,31 @@ │ │ │ │ ldr r3, [pc, #464] @ (24afb4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 24ab1c │ │ │ │ ldr r0, [pc, #500] @ (24afe4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24ab1c │ │ │ │ ldr r0, [pc, #492] @ (24afe8 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 17e524 │ │ │ │ b.n 24aca4 │ │ │ │ ldr.w r2, [r4, #1560] @ 0x618 │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #472] @ (24afec ) │ │ │ │ mov r1, fp │ │ │ │ add.w r2, r2, #16512 @ 0x4080 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24aee0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24a008 │ │ │ │ ldrb.w r2, [r4, #1576] @ 0x628 │ │ │ │ b.n 24aa38 │ │ │ │ @@ -320112,64 +320106,64 @@ │ │ │ │ ldr r3, [pc, #336] @ (24afb4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 24abf4 │ │ │ │ ldr r0, [pc, #392] @ (24aff8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24abf4 │ │ │ │ ldr r3, [pc, #388] @ (24affc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24a7e4 │ │ │ │ ldr r3, [pc, #304] @ (24afb4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 24a7e4 │ │ │ │ ldr r0, [pc, #368] @ (24b000 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24a7e4 │ │ │ │ - bl 34bcd0 │ │ │ │ + bl 34bd20 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ (24b004 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24ac68 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24a008 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 17e524 │ │ │ │ b.n 24a85a │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r3, r1, #0, #23 │ │ │ │ ldr r0, [pc, #320] @ (24b008 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 24ac2a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24ae52 │ │ │ │ b.n 24abf4 │ │ │ │ str.w r5, [r4, #1572] @ 0x624 │ │ │ │ b.n 24a95c │ │ │ │ - bl 34bcd0 │ │ │ │ + bl 34bd20 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ (24b00c ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 24aca8 │ │ │ │ add.w r5, r4, #1584 @ 0x630 │ │ │ │ mov r0, r5 │ │ │ │ bl 249b6c │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 24af12 │ │ │ │ @@ -320178,38 +320172,38 @@ │ │ │ │ mov r0, r5 │ │ │ │ mvn.w r5, #21 │ │ │ │ bl 249b8c │ │ │ │ b.n 24acc6 │ │ │ │ ldr r0, [pc, #240] @ (24b010 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 24af34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24a008 │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 24acb4 │ │ │ │ ldr r0, [pc, #216] @ (24b014 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 24af28 │ │ │ │ mov fp, r6 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 24aef6 │ │ │ │ ldr r0, [pc, #200] @ (24b018 ) │ │ │ │ uxtb r1, r5 │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 24aef6 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov fp, r6 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 24aef6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #176] @ (24b01c ) │ │ │ │ movw r2, #1101 @ 0x44d │ │ │ │ ldr r1, [pc, #172] @ (24b020 ) │ │ │ │ ldr r0, [pc, #176] @ (24b024 ) │ │ │ │ add r3, pc │ │ │ │ @@ -320231,83 +320225,83 @@ │ │ │ │ movs r4, r6 │ │ │ │ subs r2, r3, #3 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #22 │ │ │ │ + asrs r0, r2, #23 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r4, #19 │ │ │ │ + asrs r2, r6, #20 │ │ │ │ movs r4, r4 │ │ │ │ asrs r4, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #13 │ │ │ │ + asrs r0, r3, #14 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r7, #11 │ │ │ │ + asrs r6, r1, #13 │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r6, #16 │ │ │ │ movs r4, r4 │ │ │ │ adds r2, r1, r7 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r6, r4, #8 │ │ │ │ + lsrs r6, r6, #9 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r4, r0, #5 │ │ │ │ + asrs r4, r2, #6 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r4, #19 │ │ │ │ + lsrs r6, r6, #20 │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #14 │ │ │ │ + asrs r4, r0, #16 │ │ │ │ movs r4, r4 │ │ │ │ asrs r4, r0, #26 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #8 │ │ │ │ + asrs r4, r5, #9 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r0, #11 │ │ │ │ + asrs r0, r2, #12 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r3, #5 │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r7, #8 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r1, #21 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #29 │ │ │ │ + lsrs r4, r0, #31 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r7, #8 │ │ │ │ + asrs r0, r1, #10 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r4, #5 │ │ │ │ + asrs r4, r6, #6 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r5, #2 │ │ │ │ + asrs r0, r7, #3 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r3, #31 │ │ │ │ + asrs r6, r5, #32 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r1, #28 │ │ │ │ + lsrs r2, r3, #29 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r0, #2 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r3, #31 │ │ │ │ + lsrs r0, r5, #32 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r6, r3, #10 │ │ │ │ + lsrs r6, r5, #11 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r0, #29 │ │ │ │ + lsrs r6, r2, #30 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r0, #31 │ │ │ │ + lsrs r2, r2, #32 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r0, r1, #10 │ │ │ │ + lsrs r0, r3, #11 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r7, #27 │ │ │ │ + lsrs r4, r1, #29 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024b034 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -320360,15 +320354,15 @@ │ │ │ │ blx 17ff74 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #1568] @ 0x620 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1584 @ 0x630 │ │ │ │ mov.w r2, #896 @ 0x380 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ ldr r3, [pc, #40] @ (24b0fc ) │ │ │ │ mov.w r2, #892 @ 0x37c │ │ │ │ ldr r0, [pc, #36] @ (24b100 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ @@ -320376,20 +320370,20 @@ │ │ │ │ nop │ │ │ │ asrs r2, r1, #24 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #44 @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r7, #5 │ │ │ │ + lsrs r2, r1, #7 │ │ │ │ movs r4, r4 │ │ │ │ mcr 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ - lsls r0, r6, #25 │ │ │ │ + lsls r0, r0, #27 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r2, r5, #1 │ │ │ │ + asrs r2, r7, #2 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024b104 : │ │ │ │ ldr r0, [pc, #4] @ (24b10c ) │ │ │ │ add r0, pc │ │ │ │ b.w 249b9c │ │ │ │ adds r6, #190 @ 0xbe │ │ │ │ @@ -320419,40 +320413,40 @@ │ │ │ │ ldr r0, [pc, #36] @ (24b170 ) │ │ │ │ movw r2, #945 @ 0x3b1 │ │ │ │ ldr r1, [pc, #36] @ (24b174 ) │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1584 @ 0x630 │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ asrs r2, r6, #21 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r4, #3 │ │ │ │ + lsrs r2, r6, #4 │ │ │ │ movs r4, r4 │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r7, #2 │ │ │ │ + lsrs r6, r1, #4 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024b178 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #56] @ (24b1c0 ) │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #1584 @ 0x630 │ │ │ │ strd r1, r4, [r4] │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ ldr r3, [pc, #40] @ (24b1c4 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #40] @ (24b1c8 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -320465,15 +320459,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adds r6, #56 @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r6, r7, #30 │ │ │ │ + asrs r6, r1, #32 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024b1cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -320502,22 +320496,22 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24b282 │ │ │ │ ldr r3, [pc, #144] @ (24b2a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24b25c │ │ │ │ mov r0, r4 │ │ │ │ - bl 327af8 │ │ │ │ + bl 327b48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 24b22c │ │ │ │ movs r5, #0 │ │ │ │ - bl 43b008 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b058 │ │ │ │ + bl 43b0b0 │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #112] @ (24b2a8 ) │ │ │ │ ldr r3, [pc, #104] @ (24b2a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -320541,15 +320535,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24b218 │ │ │ │ ldr r1, [pc, #64] @ (24b2b4 ) │ │ │ │ ldr r0, [pc, #68] @ (24b2b8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24b218 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (24b2bc ) │ │ │ │ movs r2, #19 │ │ │ │ ldr r1, [pc, #56] @ (24b2c0 ) │ │ │ │ ldr r0, [pc, #56] @ (24b2c4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -320568,23 +320562,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r4, r6 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #15 │ │ │ │ + asrs r4, r3, #16 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r3, #28 │ │ │ │ + lsrs r2, r5, #29 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r1, #22 │ │ │ │ + lsls r6, r3, #23 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r0, r5, #27 │ │ │ │ + lsrs r0, r7, #28 │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r4, r6} │ │ │ │ + push {r1, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0024b2c8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -320594,15 +320588,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24b34a │ │ │ │ ldr r3, [pc, #128] @ (24b364 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24b328 │ │ │ │ - bl 327cac │ │ │ │ + bl 327cfc │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 24b306 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -320610,15 +320604,15 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #96] @ (24b368 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #96] @ (24b36c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -320632,15 +320626,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24b2ec │ │ │ │ ldr r1, [pc, #56] @ (24b378 ) │ │ │ │ ldr r0, [pc, #60] @ (24b37c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24b2ec │ │ │ │ ldr r3, [pc, #52] @ (24b380 ) │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #52] @ (24b384 ) │ │ │ │ ldr r0, [pc, #52] @ (24b388 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -320648,31 +320642,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r7, #14 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #20 │ │ │ │ + lsls r4, r3, #21 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r6, r5, #26 │ │ │ │ + lsrs r6, r7, #27 │ │ │ │ movs r4, r4 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #25 │ │ │ │ + lsrs r0, r0, #27 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r1, #25 │ │ │ │ + lsrs r6, r3, #26 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r0, r4, #24 │ │ │ │ + lsrs r0, r6, #25 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r0, 24b3ee │ │ │ │ + cbz r0, 24b402 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0024b38c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -320690,29 +320684,29 @@ │ │ │ │ bl 251dc8 │ │ │ │ mov r6, r0 │ │ │ │ bl 251df0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r3, [pc, #164] @ (24b470 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24b436 │ │ │ │ mov r0, r4 │ │ │ │ bl 265bb8 │ │ │ │ cbz r0, 24b426 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2658e8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 24b3fe │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr.w r1, [r6, #616] @ 0x268 │ │ │ │ movs r2, #10 │ │ │ │ add.w r0, r6, #616 @ 0x268 │ │ │ │ bl 252b64 │ │ │ │ ldrb.w r3, [r7, #740] @ 0x2e4 │ │ │ │ cbnz r3, 24b45c │ │ │ │ ldr r2, [pc, #116] @ (24b474 ) │ │ │ │ @@ -320729,15 +320723,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc960 │ │ │ │ + bl 2fc9b0 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 252e90 │ │ │ │ b.n 24b3e2 │ │ │ │ ldr r3, [pc, #64] @ (24b478 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -320748,15 +320742,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24b3d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (24b480 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24b3d0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ nop │ │ │ │ asrs r2, r6, #11 │ │ │ │ movs r4, r6 │ │ │ │ @@ -320768,42 +320762,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r2, #10 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #22 │ │ │ │ + lsrs r4, r4, #23 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024b484 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #180] @ (24b54c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r3, [pc, #168] @ (24b550 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24b524 │ │ │ │ cbz r1, 24b4d4 │ │ │ │ mov r0, r6 │ │ │ │ bl 256ae8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -320817,32 +320811,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 265a44 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 24b4b4 │ │ │ │ b.n 24b4c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb6f8 │ │ │ │ + bl 2fb748 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc960 │ │ │ │ + bl 2fc9b0 │ │ │ │ ldr r3, [pc, #84] @ (24b554 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r5, [pc, #80] @ (24b558 ) │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ add.w r0, r6, #212 @ 0xd4 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #94 @ 0x5e │ │ │ │ add.w r0, r6, #212 @ 0xd4 │ │ │ │ str r7, [r6, #100] @ 0x64 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 24b4b4 │ │ │ │ ldr r3, [pc, #52] @ (24b55c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24b4b2 │ │ │ │ @@ -320853,30 +320847,30 @@ │ │ │ │ bpl.n 24b4b2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (24b564 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 24b4b2 │ │ │ │ asrs r6, r5, #7 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #21 │ │ │ │ + lsrs r4, r4, #22 │ │ │ │ movs r4, r4 │ │ │ │ movs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #19 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024b568 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -320896,46 +320890,46 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add r1, sp, #20 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r9 │ │ │ │ strd r7, r4, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 303054 │ │ │ │ + bl 3030a4 │ │ │ │ adds r1, r0, #2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ands.w sl, r1, r0, lsr #31 │ │ │ │ bne.n 24b5fa │ │ │ │ cbz r0, 24b5e4 │ │ │ │ cmp r5, r0 │ │ │ │ beq.n 24b626 │ │ │ │ - bl 44a0a0 │ │ │ │ + bl 44a0f0 │ │ │ │ cbz r0, 24b5da │ │ │ │ movs r3, #0 │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str.w sl, [sp, #16] │ │ │ │ - bl 451d24 │ │ │ │ + bl 451d74 │ │ │ │ b.n 24b598 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ blx 18030c │ │ │ │ b.n 24b598 │ │ │ │ ldr r5, [pc, #80] @ (24b638 ) │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ ldr r3, [pc, #80] @ (24b63c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #80] @ (24b640 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #68] @ (24b644 ) │ │ │ │ ldr r3, [pc, #44] @ (24b630 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -320953,27 +320947,27 @@ │ │ │ │ b.n 24b5fe │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #4 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r7, #9 │ │ │ │ + lsls r4, r1, #11 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r4, r5, #17 │ │ │ │ + lsrs r4, r7, #18 │ │ │ │ movs r4, r4 │ │ │ │ asrs r2, r2, #2 │ │ │ │ movs r4, r6 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (24b654 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ asrs r2, r3, #22 │ │ │ │ movs r3, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -320991,29 +320985,29 @@ │ │ │ │ ldr r1, [pc, #164] @ (24b728 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #156] @ (24b72c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ - bl 451138 │ │ │ │ + bl 451188 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 3a6cf8 │ │ │ │ + bl 3a6d48 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 24b6f8 │ │ │ │ ldrd r3, r2, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ strd r3, r2, [r4, #56] @ 0x38 │ │ │ │ @@ -321038,33 +321032,33 @@ │ │ │ │ ldr r5, [pc, #56] @ (24b738 ) │ │ │ │ negs r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #91 @ 0x5b │ │ │ │ add r5, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24b6d0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r3, #32 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r0, r2, #8 │ │ │ │ + lsls r0, r4, #9 │ │ │ │ movs r7, r5 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #16 │ │ │ │ + lsrs r6, r5, #17 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r0, #16 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r6, r7, #14 │ │ │ │ + lsrs r6, r1, #16 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r2, #15 │ │ │ │ + lsrs r4, r4, #16 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 24b7a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -321072,15 +321066,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #84] @ (24b7ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #68] @ (24b7b0 ) │ │ │ │ ldr r3, [pc, #72] @ (24b7b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [pc, #72] @ 24b7b8 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #68] @ (24b7bc ) │ │ │ │ strd r2, r3, [r0, #48] @ 0x30 │ │ │ │ @@ -321098,19 +321092,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r6, #4 │ │ │ │ + lsls r2, r0, #6 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r7!, {r3, r6} │ │ │ │ + stmia r7!, {r3, r4, r7} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r7!, {r1, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r3, r5, r7} │ │ │ │ movs r1, r4 │ │ │ │ mcr2 15, 7, pc, cr9, cr15, {7} @ │ │ │ │ lsls r3, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ @@ -321136,65 +321130,65 @@ │ │ │ │ ldr r1, [pc, #48] @ (24b824 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r6, r2, #2 │ │ │ │ + lsls r6, r4, #3 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r4, r0, #12 │ │ │ │ + lsrs r4, r2, #13 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r1, #11 │ │ │ │ + lsrs r0, r3, #12 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 24b878 │ │ │ │ ldr r2, [pc, #60] @ (24b87c ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #60] @ (24b880 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ cbz r3, 24b864 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 3293d0 │ │ │ │ + b.w 329420 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r0, #1 │ │ │ │ + lsls r6, r2, #2 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r4, r1, #9 │ │ │ │ + lsrs r4, r3, #10 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r4, #9 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #104] @ (24b900 ) │ │ │ │ @@ -321202,25 +321196,25 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #108] @ (24b908 ) │ │ │ │ movs r3, #28 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 3a6858 │ │ │ │ + bl 3a68a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 24b8de │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ cbz r0, 24b8c2 │ │ │ │ - bl 3293d0 │ │ │ │ + bl 329420 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -321233,26 +321227,27 @@ │ │ │ │ ldr r5, [pc, #40] @ (24b910 ) │ │ │ │ negs r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r5, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24b8cc │ │ │ │ nop │ │ │ │ - vaddl.u32 q8, d8, d30 │ │ │ │ - lsrs r2, r6, #7 │ │ │ │ + movs r0, r7 │ │ │ │ + movs r7, r5 │ │ │ │ + lsrs r2, r0, #9 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r1, #8 │ │ │ │ + lsrs r2, r3, #9 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r5, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r7, #8 │ │ │ │ + lsrs r6, r1, #10 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r6, [pc, #136] @ (24b9b0 ) │ │ │ │ @@ -321261,15 +321256,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (24b9b8 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 24b990 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 24b962 │ │ │ │ cbnz r3, 24b99e │ │ │ │ mov r3, r4 │ │ │ │ @@ -321286,15 +321281,15 @@ │ │ │ │ add.w r3, r6, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #84] @ (24b9c0 ) │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -321308,24 +321303,24 @@ │ │ │ │ ldr r1, [pc, #36] @ (24b9c4 ) │ │ │ │ movs r0, #0 │ │ │ │ add.w r3, r6, #124 @ 0x7c │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - vhadd.u16 d16, d12, d30 │ │ │ │ - lsrs r4, r7, #5 │ │ │ │ + vaddl.u32 q0, d12, d30 │ │ │ │ + lsrs r4, r1, #7 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r3, #5 │ │ │ │ + lsrs r4, r5, #6 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r2, #7 │ │ │ │ + lsrs r6, r4, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r2, #5 │ │ │ │ + lsrs r0, r4, #6 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r3, #4 │ │ │ │ + lsrs r0, r5, #5 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -321342,29 +321337,29 @@ │ │ │ │ ldr r1, [pc, #164] @ (24ba98 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #156] @ (24ba9c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ - bl 451138 │ │ │ │ + bl 451188 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 3a6b68 │ │ │ │ + bl 3a6bb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 24ba68 │ │ │ │ ldrd r3, r2, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ strd r3, r2, [r4, #56] @ 0x38 │ │ │ │ @@ -321389,69 +321384,69 @@ │ │ │ │ ldr r5, [pc, #56] @ (24baa8 ) │ │ │ │ negs r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #66 @ 0x42 │ │ │ │ add r5, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24ba40 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r5, #18 │ │ │ │ movs r4, r6 │ │ │ │ - cdp2 0, 10, cr0, cr0, cr14, {1} │ │ │ │ + cdp2 0, 15, cr0, cr0, cr14, {1} │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #2 │ │ │ │ + lsrs r6, r7, #3 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + lsrs r0, r4, #3 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r0, r2, #17 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r6, r1, #1 │ │ │ │ + lsrs r6, r3, #2 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r6, #3 │ │ │ │ + lsrs r0, r0, #5 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024baac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (24bafc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr.w ip, [pc, #52] @ 24bb00 │ │ │ │ ldr r2, [pc, #52] @ (24bb04 ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 327ebc │ │ │ │ + bl 327f0c │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r4, r5, #31 │ │ │ │ + lsrs r4, r7, #32 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2 0, cr0, [r8, #184]! @ 0xb8 │ │ │ │ - lsls r4, r7, #30 │ │ │ │ + cdp2 0, 0, cr0, cr8, cr14, {1} │ │ │ │ + lsrs r4, r1, #32 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024bb08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -321505,29 +321500,29 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24bb32 │ │ │ │ ldr r0, [pc, #36] @ (24bbb4 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24bb32 │ │ │ │ lsrs r4, r5, #13 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #198 @ 0xc6 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #178 @ 0xb2 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #31 │ │ │ │ + lsrs r0, r0, #1 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024bbb8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -321588,26 +321583,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24bbf4 │ │ │ │ ldr r0, [pc, #32] @ (24bc64 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ adds r2, #66 @ 0x42 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r4, r0, #11 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #29 │ │ │ │ + lsls r6, r5, #30 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024bc68 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -321657,28 +321652,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24bca8 │ │ │ │ ldr r0, [pc, #36] @ (24bcfc ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24bca8 │ │ │ │ nop │ │ │ │ adds r1, #146 @ 0x92 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r4, r2, #8 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #27 │ │ │ │ + lsls r2, r6, #28 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024bd00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -321725,15 +321720,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (24bda8 ) │ │ │ │ str r2, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ movs r2, #103 @ 0x67 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -321741,18 +321736,18 @@ │ │ │ │ nop │ │ │ │ adds r0, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r0, r7, #5 │ │ │ │ movs r4, r6 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #26 │ │ │ │ + lsls r2, r5, #27 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xfbc6002e │ │ │ │ - lsls r2, r6, #25 │ │ │ │ + ldc2 0, cr0, [r6], {46} @ 0x2e │ │ │ │ + lsls r2, r0, #27 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024bdac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -321773,15 +321768,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 430894 │ │ │ │ + bl 4308e4 │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 24bdd0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 24bb08 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -321795,15 +321790,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 0024be14 : │ │ │ │ ldr r3, [pc, #8] @ (24be20 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - b.w 2fc874 │ │ │ │ + b.w 2fc8c4 │ │ │ │ nop │ │ │ │ cmp r7, #250 @ 0xfa │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0024be24 : │ │ │ │ ldr r3, [pc, #8] @ (24be30 ) │ │ │ │ add r3, pc │ │ │ │ @@ -321849,15 +321844,15 @@ │ │ │ │ ldr r3, [pc, #256] @ (24bf78 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #244] @ (24bf7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24bf36 │ │ │ │ cmp r5, #2 │ │ │ │ bne.n 24bee8 │ │ │ │ @@ -321867,35 +321862,35 @@ │ │ │ │ mov r1, r7 │ │ │ │ bl 24c2a0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24bf6e │ │ │ │ movw r1, #20562 @ 0x5052 │ │ │ │ movt r1, #20803 @ 0x5143 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ ldr r2, [pc, #196] @ (24bf80 ) │ │ │ │ ldr r1, [pc, #196] @ (24bf84 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov r8, r2 │ │ │ │ - bl 2fb028 │ │ │ │ + bl 2fb078 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 24bf00 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc874 │ │ │ │ + bl 2fc8c4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3038fc │ │ │ │ + bl 30394c │ │ │ │ str.w r6, [r8, #8] │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -321909,17 +321904,17 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ movs r2, #187 @ 0xbb │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -321933,15 +321928,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24be90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (24bf9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24be90 │ │ │ │ ldr r3, [pc, #72] @ (24bfa0 ) │ │ │ │ movs r2, #173 @ 0xad │ │ │ │ ldr r4, [pc, #72] @ (24bfa4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #72] @ (24bfa8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -321958,29 +321953,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r0, r3, #21 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xfa2c002e │ │ │ │ - lsls r4, r2, #21 │ │ │ │ + @ instruction: 0xfa7c002e │ │ │ │ + lsls r4, r4, #22 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r2, #19 │ │ │ │ + lsls r6, r4, #20 │ │ │ │ movs r4, r4 │ │ │ │ asrs r4, r5, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #19 │ │ │ │ + lsls r2, r1, #21 │ │ │ │ movs r4, r4 │ │ │ │ - ldr??.w r0, [r4, #46] @ 0x2e │ │ │ │ - ldrb r6, [r6, #19] │ │ │ │ + @ instruction: 0xfa24002e │ │ │ │ + ldrb r6, [r0, #21] │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r7, #17 │ │ │ │ + lsls r6, r1, #19 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024bfac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -321999,39 +321994,39 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24c0dc │ │ │ │ ldr r3, [pc, #272] @ (24c0ec ) │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #260] @ (24c0f0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24c070 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ movw r3, #20562 @ 0x5052 │ │ │ │ movt r3, #20803 @ 0x5143 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 24c08e │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 24c0b4 │ │ │ │ ldr r2, [pc, #224] @ (24c0f4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #224] @ (24c0f8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2fa038 │ │ │ │ + bl 2fa088 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 24c03c │ │ │ │ str r5, [r2, #8] │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ @@ -322047,17 +322042,17 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ movs r2, #238 @ 0xee │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -322070,47 +322065,47 @@ │ │ │ │ ldr r3, [pc, #144] @ (24c10c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24bff4 │ │ │ │ ldr r0, [pc, #136] @ (24c110 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24bff4 │ │ │ │ ldr r1, [pc, #132] @ (24c114 ) │ │ │ │ movs r2, #225 @ 0xe1 │ │ │ │ ldr r3, [pc, #132] @ (24c118 ) │ │ │ │ mvn.w r4, #21 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (24c11c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ b.n 24c02c │ │ │ │ ldr r1, [pc, #104] @ (24c120 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #96] @ (24c124 ) │ │ │ │ add.w r3, r1, #32 │ │ │ │ ldr r1, [pc, #96] @ (24c128 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ b.n 24c02c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 24c02c │ │ │ │ nop │ │ │ │ lsls r6, r2, #27 │ │ │ │ movs r4, r6 │ │ │ │ ldrb r2, [r1, r3] │ │ │ │ @@ -322119,48 +322114,48 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r0, r0, #16 │ │ │ │ movs r3, r6 │ │ │ │ - ldr??.w r0, [r0, #46] @ 0x2e │ │ │ │ - lsls r4, r3, #18 │ │ │ │ + vst4.8 {d16-d19}, [r0 :128], lr │ │ │ │ + lsls r4, r5, #19 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r3, #14 │ │ │ │ + lsls r2, r5, #15 │ │ │ │ movs r4, r4 │ │ │ │ subs r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #15 │ │ │ │ + lsls r6, r0, #17 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r7, #15 │ │ │ │ + lsls r4, r1, #17 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb.w r0, [r6, #46] @ 0x2e │ │ │ │ - lsls r0, r0, #13 │ │ │ │ + str??.w r0, [r6, #46] @ 0x2e │ │ │ │ + lsls r0, r2, #14 │ │ │ │ movs r4, r4 │ │ │ │ - ldr??.w r0, [r6, lr, lsl #2] │ │ │ │ - lsls r4, r6, #15 │ │ │ │ + str.w r0, [r6, #46] @ 0x2e │ │ │ │ + lsls r4, r0, #17 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r3, #12 │ │ │ │ + lsls r0, r5, #13 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024c12c : │ │ │ │ ldr r3, [pc, #64] @ (24c170 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 24c162 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #8] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -322225,15 +322220,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ beq.n 24c228 │ │ │ │ mov r1, r7 │ │ │ │ bl 24bc68 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 24c244 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #140] @ (24c28c ) │ │ │ │ ldr r3, [pc, #124] @ (24c280 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -322243,15 +322238,15 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 3b4e30 │ │ │ │ + bl 3b4e80 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ bl 26e4cc │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 24c264 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ @@ -322265,21 +322260,21 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ movw r2, #289 @ 0x121 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24c1f6 │ │ │ │ ldr r1, [pc, #52] @ (24c29c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 43aecc │ │ │ │ + bl 43af1c │ │ │ │ b.n 24c1f6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r3, #19 │ │ │ │ movs r4, r6 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -322287,20 +322282,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #19 │ │ │ │ movs r4, r6 │ │ │ │ ldrh r0, [r6, r2] │ │ │ │ movs r4, r6 │ │ │ │ lsls r2, r2, #18 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf6e8002e │ │ │ │ - lsls r2, r6, #10 │ │ │ │ + @ instruction: 0xf738002e │ │ │ │ + lsls r2, r0, #12 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r2, #6 │ │ │ │ + lsls r0, r4, #7 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r7, #10 │ │ │ │ + lsls r2, r1, #12 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024c2a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -322310,36 +322305,36 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ add r7, pc │ │ │ │ cbnz r4, 24c312 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 24c312 │ │ │ │ - bl 2ff264 │ │ │ │ + bl 2ff2b4 │ │ │ │ ldr r3, [pc, #184] @ (24c384 ) │ │ │ │ ldr r2, [pc, #188] @ (24c388 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #188] @ (24c38c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2ff41c │ │ │ │ + bl 2ff46c │ │ │ │ cmp r0, r4 │ │ │ │ bge.n 24c342 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 24c32c │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -322351,15 +322346,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #120] @ (24c398 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -322367,17 +322362,17 @@ │ │ │ │ ldr r3, [pc, #88] @ (24c39c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24c35e │ │ │ │ ldr r1, [pc, #84] @ (24c3a0 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb6f8 │ │ │ │ + bl 2fb748 │ │ │ │ mov r4, r0 │ │ │ │ b.n 24c2f0 │ │ │ │ ldr r3, [pc, #68] @ (24c3a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24c34a │ │ │ │ @@ -322385,38 +322380,38 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24c34a │ │ │ │ ldr r0, [pc, #56] @ (24c3ac ) │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24c34a │ │ │ │ nop │ │ │ │ lsls r2, r3, #15 │ │ │ │ movs r4, r6 │ │ │ │ - subw r0, r8, #2094 @ 0x82e │ │ │ │ - cbnz r2, 24c400 │ │ │ │ + @ instruction: 0xf6f8002e │ │ │ │ + pop {r1, r5} │ │ │ │ movs r1, r4 │ │ │ │ - cbnz r6, 24c408 │ │ │ │ + pop {r1, r2, r4, r5} │ │ │ │ movs r1, r4 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r2, #11 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf656002e │ │ │ │ - lsls r0, r4, #9 │ │ │ │ + subw r0, r6, #2094 @ 0x82e │ │ │ │ + lsls r0, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #8 │ │ │ │ + lsls r6, r7, #9 │ │ │ │ movs r4, r4 │ │ │ │ movs r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #7 │ │ │ │ + lsls r6, r7, #8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024c3b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -322431,70 +322426,70 @@ │ │ │ │ bne.n 24c47c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ bic.w r2, r2, #2 │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 24c47c │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 304cac │ │ │ │ + bl 304cfc │ │ │ │ ldr r1, [pc, #220] @ (24c4c0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 304d00 │ │ │ │ + bl 304d50 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 304e2c │ │ │ │ + bl 304e7c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 24c41c │ │ │ │ cbz r5, 24c406 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 305038 │ │ │ │ + bl 305088 │ │ │ │ ldr r3, [pc, #160] @ (24c4c4 ) │ │ │ │ ldr r2, [pc, #160] @ (24c4c8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #160] @ (24c4cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #148] @ (24c4d0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 24c496 │ │ │ │ ldr r1, [pc, #144] @ (24c4d4 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 2fb750 │ │ │ │ + bl 2fb7a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 24c45e │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r6 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 24c408 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -322505,15 +322500,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #88] @ (24c4e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24c406 │ │ │ │ ldr r2, [pc, #76] @ (24c4e4 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 24c442 │ │ │ │ ldr r2, [pc, #68] @ (24c4e8 ) │ │ │ │ @@ -322521,41 +322516,41 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 24c442 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #60] @ (24c4ec ) │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 24c442 │ │ │ │ nop │ │ │ │ lsls r6, r1, #11 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r4, #7 │ │ │ │ + lsls r2, r6, #8 │ │ │ │ movs r4, r4 │ │ │ │ - adc.w r0, lr, #11403264 @ 0xae0000 │ │ │ │ - rev16 r0, r7 │ │ │ │ + @ instruction: 0xf59e002e │ │ │ │ + revsh r0, r1 │ │ │ │ movs r1, r4 │ │ │ │ - hlt 0x000c │ │ │ │ + revsh r4, r3 │ │ │ │ movs r1, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #6 │ │ │ │ + lsls r4, r7, #7 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf4f2002e │ │ │ │ - lsls r4, r6, #5 │ │ │ │ + adc.w r0, r2, #11403264 @ 0xae0000 │ │ │ │ + lsls r4, r0, #7 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r7, #3 │ │ │ │ + lsls r0, r1, #5 │ │ │ │ movs r4, r4 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #4 │ │ │ │ + lsls r4, r7, #5 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024c4f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -322579,47 +322574,47 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldrexd r1, r2, [r3] │ │ │ │ ldr r3, [pc, #240] @ (24c624 ) │ │ │ │ movs r0, #3 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #8] │ │ │ │ strd r1, r2, [r3] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ ldr r1, [pc, #192] @ (24c628 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 24c5de │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 24c592 │ │ │ │ ldr r1, [pc, #164] @ (24c62c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [r0, #0] │ │ │ │ dmb ish │ │ │ │ movs r0, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 2e687c │ │ │ │ - bl 43fe78 │ │ │ │ + bl 2e68cc │ │ │ │ + bl 43fec8 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 24c604 │ │ │ │ subs r1, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -322633,15 +322628,15 @@ │ │ │ │ beq.n 24c52a │ │ │ │ str r3, [sp, #4] │ │ │ │ strb r1, [r0, #4] │ │ │ │ ldr r1, [pc, #96] @ (24c630 ) │ │ │ │ ldr r3, [r2, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 24c52a │ │ │ │ ldr r1, [pc, #84] @ (24c634 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 24c56e │ │ │ │ @@ -322649,15 +322644,15 @@ │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 24c56e │ │ │ │ ldr r0, [pc, #72] @ (24c63c ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 24c56e │ │ │ │ ldr r3, [pc, #56] @ (24c640 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #56] @ (24c644 ) │ │ │ │ ldr r0, [pc, #60] @ (24c648 ) │ │ │ │ add r3, pc │ │ │ │ @@ -322679,20 +322674,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, r6 │ │ │ │ + lsls r0, r0, #2 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf3a0002e │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + @ instruction: 0xf3f0002e │ │ │ │ + subs r0, #162 @ 0xa2 │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #104 @ 0x68 │ │ │ │ + subs r0, #184 @ 0xb8 │ │ │ │ movs r2, r4 │ │ │ │ ldr r2, [pc, #224] @ (24c730 ) │ │ │ │ ldr r3, [pc, #228] @ (24c734 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cbnz r3, 24c666 │ │ │ │ @@ -322739,33 +322734,33 @@ │ │ │ │ vmov s14, r2 │ │ │ │ vldr d5, [pc, #88] @ 24c720 │ │ │ │ movs r0, #3 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ vcvt.f64.s32 d7, s14 │ │ │ │ vdiv.f64 d6, d7, d5 │ │ │ │ vstr d6, [sp] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ vldr d6, [sp] │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ vldr d5, [pc, #64] @ 24c728 │ │ │ │ vsub.f64 d7, d7, d6 │ │ │ │ vdiv.f64 d6, d5, d7 │ │ │ │ vstr d6, [sp] │ │ │ │ - bl 463128 │ │ │ │ + bl 463178 │ │ │ │ vldr d6, [sp] │ │ │ │ vmov d7, r0, r1 │ │ │ │ vadd.f64 d7, d6, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 463550 │ │ │ │ + bl 4635a0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -322803,36 +322798,36 @@ │ │ │ │ vldr d4, [pc, #204] @ 24c848 │ │ │ │ vcvt.f64.s32 d7, s14 │ │ │ │ vdiv.f64 d5, d7, d3 │ │ │ │ vsub.f64 d3, d6, d5 │ │ │ │ vdiv.f64 d7, d5, d3 │ │ │ │ vmla.f64 d6, d7, d4 │ │ │ │ vmov r0, r1, d6 │ │ │ │ - bl 463550 │ │ │ │ + bl 4635a0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r4, r1 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ cmp r5, #1 │ │ │ │ sbcs.w r3, r8, #0 │ │ │ │ blt.n 24c824 │ │ │ │ ldr.w sl, [pc, #164] @ 24c854 │ │ │ │ adds r6, r5, r0 │ │ │ │ movw r9, #16960 @ 0x4240 │ │ │ │ movt r9, #15 │ │ │ │ adc.w r8, r1, r8 │ │ │ │ add sl, pc │ │ │ │ b.n 24c7e4 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r7, #116] @ 0x74 │ │ │ │ bl 222100 │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ subs r5, r6, r0 │ │ │ │ sbc.w r4, r8, r1 │ │ │ │ cmp r5, #1 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ blt.n 24c824 │ │ │ │ ldrb.w ip, [r7, #122] @ 0x7a │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ @@ -322846,15 +322841,15 @@ │ │ │ │ sbcs.w ip, ip, r4 │ │ │ │ blt.n 24c7c4 │ │ │ │ bl 222040 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ blx 18030c │ │ │ │ movs r1, #70 @ 0x46 │ │ │ │ mov r0, sl │ │ │ │ bl 221fd4 │ │ │ │ b.n 24c7d0 │ │ │ │ mov.w r3, #0 │ │ │ │ strb.w r3, [r7, #736] @ 0x2e0 │ │ │ │ @@ -322871,15 +322866,15 @@ │ │ │ │ eors r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #11 │ │ │ │ adcs r3, r4 │ │ │ │ movs r6, #214 @ 0xd6 │ │ │ │ movs r7, r7 │ │ │ │ - cdp2 0, 8, cr0, cr4, cr3, {1} │ │ │ │ + cdp2 0, 13, cr0, cr4, cr3, {1} │ │ │ │ │ │ │ │ 0024c858 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #104] @ (24c8d0 ) │ │ │ │ @@ -322924,30 +322919,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24c87c │ │ │ │ ldr r0, [pc, #36] @ (24c8e8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 24c87c │ │ │ │ nop │ │ │ │ mcr2 0, 1, r0, cr6, cr3, {1} │ │ │ │ movs r5, #172 @ 0xac │ │ │ │ movs r7, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [ip, #140] @ 0x8c │ │ │ │ + stc2l 0, cr0, [ip, #140]! @ 0x8c │ │ │ │ │ │ │ │ 0024c8ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #88] @ (24c954 ) │ │ │ │ @@ -322964,15 +322959,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ strb r1, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -322988,17 +322983,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #28 │ │ │ │ movs r7, r7 │ │ │ │ - orn r0, r6, #46 @ 0x2e │ │ │ │ - ldc2l 0, cr0, [ip], #140 @ 0x8c │ │ │ │ - stc2l 0, cr0, [r8, #-140] @ 0xffffff74 │ │ │ │ + @ instruction: 0xf0b6002e │ │ │ │ + stc2l 0, cr0, [ip, #-140] @ 0xffffff74 │ │ │ │ + ldc2 0, cr0, [r8, #140] @ 0x8c │ │ │ │ │ │ │ │ 0024c964 : │ │ │ │ ldr r3, [pc, #12] @ (24c974 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #12] │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -323042,39 +323037,39 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb r2, [r4, #20] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 24c9aa │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r3, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 44b2d4 │ │ │ │ + bl 44b324 │ │ │ │ mov.w r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -323088,17 +323083,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ movs r4, #130 @ 0x82 │ │ │ │ movs r7, r7 │ │ │ │ - vhadd.s d16, d12, d30 │ │ │ │ - ldc2 0, cr0, [r2], {35} @ 0x23 │ │ │ │ - mrrc2 0, 2, r0, lr, cr3 │ │ │ │ + vaddl.s8 q8, d12, d30 │ │ │ │ + stc2l 0, cr0, [r2], #-140 @ 0xffffff74 │ │ │ │ + stc2 0, cr0, [lr], #140 @ 0x8c │ │ │ │ │ │ │ │ 0024ca4c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #92] @ (24cab8 ) │ │ │ │ @@ -323110,28 +323105,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ movs r0, #32 │ │ │ │ str r5, [r4, #16] │ │ │ │ blx 17e220 │ │ │ │ ldr r3, [pc, #56] @ (24cac0 ) │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #3 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -323143,32 +323138,32 @@ │ │ │ │ @ instruction: 0xfbdbffff │ │ │ │ @ instruction: 0xfa61ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #8] @ (24cad4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - strb r0, [r5, #14] │ │ │ │ + strb r0, [r7, #15] │ │ │ │ movs r1, r4 │ │ │ │ ldr r3, [pc, #16] @ (24caec ) │ │ │ │ ldr r2, [pc, #20] @ (24caf0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (24caf4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @ instruction: 0xfbb80033 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #14] │ │ │ │ + strb r6, [r3, #15] │ │ │ │ movs r1, r4 │ │ │ │ ldr r3, [pc, #60] @ (24cb38 ) │ │ │ │ ldr r2, [pc, #64] @ (24cb3c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24cb10 │ │ │ │ @@ -323534,26 +323529,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24cf20 │ │ │ │ ldr r0, [pc, #36] @ (24cf80 ) │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24cf20 │ │ │ │ @ instruction: 0xfb3a0033 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7500023 │ │ │ │ + @ instruction: 0xf7a00023 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (24cfdc ) │ │ │ │ mov r5, r0 │ │ │ │ bl 235340 │ │ │ │ @@ -323580,40 +323575,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24cfa4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (24cfec ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r5, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24cfa4 │ │ │ │ @ instruction: 0xf6f80033 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf71c0023 │ │ │ │ + @ instruction: 0xf76c0023 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (24d014 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #20] @ (24d018 ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 17e238 │ │ │ │ - ldrd r0, r0, [r6, #184] @ 0xb8 │ │ │ │ - @ instruction: 0xf7260023 │ │ │ │ + bic.w r0, r6, lr, asr #32 │ │ │ │ + @ instruction: 0xf7760023 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #348] @ (24d18c ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #348] @ (24d190 ) │ │ │ │ @@ -323658,15 +323653,15 @@ │ │ │ │ ldr r2, [pc, #268] @ (24d1a0 ) │ │ │ │ ldr r3, [pc, #268] @ (24d1a4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [r3, #56] @ 0x38 │ │ │ │ mov r0, r2 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #256] @ (24d1a8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24d164 │ │ │ │ ldr r2, [pc, #248] @ (24d1ac ) │ │ │ │ @@ -323684,15 +323679,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ b.n 24d076 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ strd r1, r2, [r4, #8] │ │ │ │ movs r1, #1 │ │ │ │ mov r2, r3 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -323750,15 +323745,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (24d1b4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24d0b0 │ │ │ │ ldr r0, [pc, #60] @ (24d1b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24d0b0 │ │ │ │ bl 24cff0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf6600033 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -323774,15 +323769,15 @@ │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5e00033 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, lr, #10682368 @ 0xa30000 │ │ │ │ + @ instruction: 0xf61e0023 │ │ │ │ │ │ │ │ 0024d1bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 24d240 │ │ │ │ @@ -323824,22 +323819,22 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 22f904 │ │ │ │ b.n 24d1fe │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 24d1fe │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf4c00033 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r4, #10682368 @ 0xa30000 │ │ │ │ + sub.w r0, r4, #10682368 @ 0xa30000 │ │ │ │ eor.w r0, lr, #11730944 @ 0xb30000 │ │ │ │ │ │ │ │ 0024d250 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -323860,19 +323855,19 @@ │ │ │ │ ldr r3, [pc, #472] @ (24d45c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #472] @ (24d460 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr.w r3, [fp] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ @@ -323898,19 +323893,19 @@ │ │ │ │ blx 17e3e4 │ │ │ │ movs r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ bl 24caf8 │ │ │ │ mov r0, r6 │ │ │ │ bl 24cac8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ subs r3, r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ sbc.w r9, r1, r8 │ │ │ │ cmp r3, r2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ sbcs.w r3, r9, r3 │ │ │ │ @@ -323952,19 +323947,19 @@ │ │ │ │ ldr.w fp, [r2, r3] │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ lsls r5, r4, #4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ subs r0, r0, r3 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ - bl 2e4cec │ │ │ │ + bl 2e4d3c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r2, r3, r5 │ │ │ │ str r4, [r3, r5] │ │ │ │ str r7, [r2, #4] │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add r3, r5 │ │ │ │ @@ -324007,56 +324002,56 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24d3a8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #112] @ (24d478 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24d3a8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 22f904 │ │ │ │ b.n 24d330 │ │ │ │ adds r3, r2, r4 │ │ │ │ subs r3, r3, r0 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ blx 18030c │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ subs r3, r0, r4 │ │ │ │ sbc.w r9, r1, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ b.n 24d31a │ │ │ │ mov r3, r5 │ │ │ │ b.n 24d2ce │ │ │ │ nop │ │ │ │ bic.w r0, ip, #11730944 @ 0xb30000 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #60] @ 0x3c │ │ │ │ + ldr r4, [r7, #64] @ 0x40 │ │ │ │ movs r1, r4 │ │ │ │ - ands.w r0, r2, #10682368 @ 0xa30000 │ │ │ │ - ldr r6, [r6, #48] @ 0x30 │ │ │ │ + orn r0, r2, #10682368 @ 0xa30000 │ │ │ │ + ldr r6, [r0, #56] @ 0x38 │ │ │ │ movs r1, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3640023 │ │ │ │ + @ instruction: 0xf3b40023 │ │ │ │ │ │ │ │ 0024d47c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2408] @ 24ddf8 │ │ │ │ @@ -324071,21 +324066,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov.w r3, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1} │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 440118 │ │ │ │ + bl 440168 │ │ │ │ ldr.w r3, [pc, #2372] @ 24de04 │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr.w r3, [pc, #2360] @ 24de08 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24dcb8 │ │ │ │ ldr.w r3, [pc, #2348] @ 24de0c │ │ │ │ movs r2, #1 │ │ │ │ @@ -324115,34 +324110,34 @@ │ │ │ │ beq.w 24da3e │ │ │ │ add r7, sp, #88 @ 0x58 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ ldmia r7!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 24d55c │ │ │ │ ldr.w r3, [pc, #2240] @ 24de10 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldr.w r5, [pc, #2228] @ 24de14 │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r0, #2 │ │ │ │ add r5, pc │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ addw r3, pc, #2172 @ 0x87c │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr.w r3, [pc, #2200] @ 24de18 │ │ │ │ strd r0, r1, [r5, #8] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -324291,40 +324286,40 @@ │ │ │ │ ldr.w sl, [sp, #36] @ 0x24 │ │ │ │ ldrd r9, r4, [sp, #40] @ 0x28 │ │ │ │ mov r5, r8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24dde8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24dad6 │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ subs r2, r0, r7 │ │ │ │ sbc.w r1, r1, r8 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs.w r3, r1, r4 │ │ │ │ blt.w 24db02 │ │ │ │ ldr.w r3, [pc, #1688] @ 24de20 │ │ │ │ add r3, pc │ │ │ │ strd r2, r1, [r3, #16] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24dac8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #32] │ │ │ │ @@ -324430,15 +324425,15 @@ │ │ │ │ adc.w r2, r2, r1 │ │ │ │ adds r3, r3, r0 │ │ │ │ strd r2, r3, [r8, #36] @ 0x24 │ │ │ │ ldr.w r3, [r8, #44] @ 0x2c │ │ │ │ ldr.w r0, [r4, #264] @ 0x108 │ │ │ │ adc.w r3, ip, r3 │ │ │ │ str.w r3, [r8, #44] @ 0x2c │ │ │ │ - bl 2e4cec │ │ │ │ + bl 2e4d3c │ │ │ │ ldr.w r3, [r8, #48] @ 0x30 │ │ │ │ adds r3, r3, r0 │ │ │ │ str.w r3, [r8, #48] @ 0x30 │ │ │ │ ldr.w r3, [r8, #52] @ 0x34 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str.w r3, [r8, #52] @ 0x34 │ │ │ │ ldr.w r7, [r7, #296] @ 0x128 │ │ │ │ @@ -324474,17 +324469,17 @@ │ │ │ │ lsls r0, r3, #3 │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ orr.w r1, r1, r3, lsr #29 │ │ │ │ mla r3, ip, r2, lr │ │ │ │ umull r2, r7, r2, r7 │ │ │ │ add r3, r7 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ strd r0, r1, [r4] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24dde8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 24d98e │ │ │ │ dmb ish │ │ │ │ @@ -324515,15 +324510,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr.w r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 24dcfe │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24dcdc │ │ │ │ ldr.w r3, [pc, #1096] @ 24de30 │ │ │ │ movs r1, #2 │ │ │ │ dmb ish │ │ │ │ @@ -324534,15 +324529,15 @@ │ │ │ │ bne.n 24da02 │ │ │ │ strex r0, r1, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24d9f2 │ │ │ │ cmp r2, #1 │ │ │ │ dmb ish │ │ │ │ bne.w 24dc72 │ │ │ │ - bl 4403ec │ │ │ │ + bl 44043c │ │ │ │ ldr.w r2, [pc, #1056] @ 24de34 │ │ │ │ ldr r3, [pc, #996] @ (24ddfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3 │ │ │ │ @@ -324566,18 +324561,18 @@ │ │ │ │ bl 22f774 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24dafa │ │ │ │ ldr r7, [pc, #992] @ (24de3c ) │ │ │ │ bl 222040 │ │ │ │ movs r0, #2 │ │ │ │ add r7, pc │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ add r3, pc, #904 @ (adr r3, 24ddf0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r7, #8] │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #2 │ │ │ │ @@ -324601,15 +324596,15 @@ │ │ │ │ strd r2, r3, [r1] │ │ │ │ b.n 24d9c6 │ │ │ │ mov r0, r5 │ │ │ │ bl 24cf84 │ │ │ │ b.n 24d600 │ │ │ │ ldr r0, [pc, #900] @ (24de44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 24da10 │ │ │ │ ldr r3, [pc, #836] @ (24de10 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 24d7a0 │ │ │ │ @@ -324621,30 +324616,30 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 24d762 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #856] @ (24de48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 24d762 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 24da58 │ │ │ │ adds.w r9, r7, r9 │ │ │ │ subs.w r9, r9, r0 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r0, r9 │ │ │ │ blx 18030c │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ subs r2, r0, r7 │ │ │ │ sbc.w r1, r1, r8 │ │ │ │ b.n 24d786 │ │ │ │ ldr r0, [pc, #792] @ (24de4c ) │ │ │ │ movw r1, #621 @ 0x26d │ │ │ │ str.w ip, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ @@ -324652,15 +324647,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ bl 22f774 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24dd4a │ │ │ │ movs r0, #0 │ │ │ │ bl 22f738 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 24db6e │ │ │ │ ldr r3, [pc, #684] @ (24de10 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -324683,15 +324678,15 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ strd r3, r7, [sp] │ │ │ │ movs r3, #0 │ │ │ │ bl 22e5a8 │ │ │ │ ldr.w r5, [r5, #296] @ 0x128 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 24db80 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24dde8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 24dbc8 │ │ │ │ dmb ish │ │ │ │ @@ -324702,33 +324697,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 24dd9a │ │ │ │ ldr.w fp, [pc, #644] @ 24de50 │ │ │ │ bl 222040 │ │ │ │ movs r0, #0 │ │ │ │ add fp, pc │ │ │ │ ldr.w r8, [fp, #64] @ 0x40 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ add r3, pc, #504 @ (adr r3, 24ddf0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ strd r0, r1, [fp, #8] │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ subs r2, r0, r5 │ │ │ │ sbc.w r3, r1, r7 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs.w r1, r3, r4 │ │ │ │ blt.w 24dd52 │ │ │ │ ldr r7, [pc, #556] @ (24de54 ) │ │ │ │ movs r1, #115 @ 0x73 │ │ │ │ @@ -324743,26 +324738,26 @@ │ │ │ │ bl 22f904 │ │ │ │ bl 222040 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ subs.w r3, r3, r8 │ │ │ │ ldrd r4, r5, [r7, #16] │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 2e4cec │ │ │ │ + bl 2e4d3c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ strd r0, r1, [r7] │ │ │ │ b.n 24d9c6 │ │ │ │ ldr r0, [pc, #488] @ (24de5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 24da0c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24d7c0 │ │ │ │ ldr r3, [pc, #472] @ (24de60 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -324772,15 +324767,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 24d7c0 │ │ │ │ ldr r0, [pc, #452] @ (24de68 ) │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24d7c0 │ │ │ │ mov r0, r7 │ │ │ │ bl 24cf84 │ │ │ │ b.n 24d7c0 │ │ │ │ ldr r3, [pc, #432] @ (24de6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -324790,43 +324785,43 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 24d4de │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ (24de70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24d4de │ │ │ │ ldr r3, [pc, #396] @ (24de6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24d9e4 │ │ │ │ ldr r3, [pc, #376] @ (24de64 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 24d9e4 │ │ │ │ ldr r0, [pc, #380] @ (24de74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24d9e4 │ │ │ │ ldr r1, [pc, #376] @ (24de78 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 24d9d0 │ │ │ │ ldr r1, [pc, #344] @ (24de64 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 24d9d0 │ │ │ │ ldr r0, [pc, #356] @ (24de7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24d9d0 │ │ │ │ ldr r2, [pc, #348] @ (24de80 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 24d886 │ │ │ │ ldr r2, [pc, #308] @ (24de64 ) │ │ │ │ @@ -324834,51 +324829,51 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 24d886 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #324] @ (24de84 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24d886 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 24db50 │ │ │ │ adds.w r3, r5, r9 │ │ │ │ subs r3, r3, r0 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ blx 18030c │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ subs r2, r0, r5 │ │ │ │ sbc.w r3, r1, r7 │ │ │ │ b.n 24dc26 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ b.n 24daac │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #188] @ (24de48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 24d98e │ │ │ │ mov fp, r0 │ │ │ │ b.n 24d5d4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (24de48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 24dbc8 │ │ │ │ ldr r3, [pc, #220] @ (24de88 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #220] @ (24de8c ) │ │ │ │ ldr r1, [pc, #220] @ (24de90 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -324931,48 +324926,48 @@ │ │ │ │ asrs r4, r5, #20 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r6, #17 │ │ │ │ movs r7, r7 │ │ │ │ asrs r6, r0, #17 │ │ │ │ movs r7, r7 │ │ │ │ ldcl 0, cr0, [lr], #-204 @ 0xffffff34 │ │ │ │ - stcl 0, cr0, [sl], #140 @ 0x8c │ │ │ │ + ldc 0, cr0, [sl, #-140]! @ 0xffffff74 │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r7, r7 │ │ │ │ asrs r6, r0, #14 │ │ │ │ movs r7, r7 │ │ │ │ - stc 0, cr0, [r8, #-140] @ 0xffffff74 │ │ │ │ + ldcl 0, cr0, [r8, #-140] @ 0xffffff74 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebf40023 │ │ │ │ + mcrr 0, 2, r0, r4, cr3 │ │ │ │ asrs r2, r4, #9 │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r7, r7 │ │ │ │ - add.w r0, r2, r3, asr #32 │ │ │ │ - adcs.w r0, r4, r3, asr #32 │ │ │ │ + adcs.w r0, r2, r3, asr #32 │ │ │ │ + sub.w r0, r4, r3, asr #32 │ │ │ │ cmp r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, ip, r3, asr #32 │ │ │ │ + sub.w r0, ip, r3, asr #32 │ │ │ │ movs r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xead00023 │ │ │ │ - @ instruction: 0xeaae0023 │ │ │ │ + @ instruction: 0xeb200023 │ │ │ │ + @ instruction: 0xeafe0023 │ │ │ │ adds r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r4, r3, asr #32 │ │ │ │ + subs.w r0, r4, r3, asr #32 │ │ │ │ lsrs r0, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaf60023 │ │ │ │ - bgt.n 24dee0 │ │ │ │ + adc.w r0, r6, r3, asr #32 │ │ │ │ + bgt.n 24df80 │ │ │ │ movs r6, r5 │ │ │ │ - bics.w r0, r4, r3, asr #32 │ │ │ │ - ldrd r0, r0, [r6, #-140]! @ 0x8c │ │ │ │ + eor.w r0, r4, r3, asr #32 │ │ │ │ + strd r0, r0, [r6, #140] @ 0x8c │ │ │ │ │ │ │ │ 0024de94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -325037,35 +325032,35 @@ │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 24e168 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 24dfa6 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2ec610 │ │ │ │ + bl 2ec660 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cbz r0, 24dfa6 │ │ │ │ ldr r3, [pc, #656] @ (24e1f0 ) │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #648] @ (24e1f4 ) │ │ │ │ ldr r2, [pc, #648] @ (24e1f8 ) │ │ │ │ ldr r1, [pc, #652] @ (24e1fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ movw r2, #817 @ 0x331 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24e09a │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24dee6 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 24df0a │ │ │ │ bl 24cff0 │ │ │ │ cmp.w ip, #0 │ │ │ │ @@ -325078,15 +325073,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #592] @ (24e204 ) │ │ │ │ add r3, pc │ │ │ │ ldr r7, [r3, #56] @ 0x38 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr.w ip, [pc, #584] @ 24e208 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr.w r3, [r6, ip] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 24e1ac │ │ │ │ ldr r6, [pc, #572] @ (24e20c ) │ │ │ │ @@ -325117,18 +325112,18 @@ │ │ │ │ movs r0, #2 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r6, pc │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r2, r3, [r6] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ add r3, pc, #424 @ (adr r3, 24e1d8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ strd r4, r5, [r6, #16] │ │ │ │ strd r0, r1, [r6, #8] │ │ │ │ strd r7, r8, [r6, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 24e156 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 24e05c │ │ │ │ @@ -325141,30 +325136,30 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ ldr r1, [pc, #436] @ (24e21c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ b.n 24e09a │ │ │ │ ldr r3, [pc, #424] @ (24e220 ) │ │ │ │ movw r2, #60000 @ 0xea60 │ │ │ │ ldr r4, [pc, #420] @ (24e224 ) │ │ │ │ movs r5, #50 @ 0x32 │ │ │ │ ldr r1, [pc, #420] @ (24e228 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #784 @ 0x310 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #400] @ (24e22c ) │ │ │ │ ldr r3, [pc, #324] @ (24e1e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -325195,15 +325190,15 @@ │ │ │ │ ldr r1, [pc, #324] @ (24e238 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24e09a │ │ │ │ subs.w r0, r2, #128 @ 0x80 │ │ │ │ movw r1, #16257 @ 0x3f81 │ │ │ │ sbc.w r3, r8, #0 │ │ │ │ cmp r0, r1 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.w 24df44 │ │ │ │ @@ -325214,36 +325209,36 @@ │ │ │ │ ldr r1, [pc, #284] @ (24e244 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24e09a │ │ │ │ ldr r3, [pc, #268] @ (24e248 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #268] @ (24e24c ) │ │ │ │ ldr r1, [pc, #268] @ (24e250 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #773 @ 0x305 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24e09a │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r6, #32] │ │ │ │ strd r2, r3, [r6, #40] @ 0x28 │ │ │ │ strd r2, r3, [r6, #48] @ 0x30 │ │ │ │ b.n 24e05c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2ec610 │ │ │ │ + bl 2ec660 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24dfa6 │ │ │ │ b.n 24df5c │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ blx 17ee5c │ │ │ │ movs r3, #0 │ │ │ │ @@ -325258,15 +325253,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #192] @ (24e25c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 24e09a │ │ │ │ ldr r1, [pc, #176] @ (24e260 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 24dfce │ │ │ │ ldr r1, [pc, #168] @ (24e264 ) │ │ │ │ @@ -325274,15 +325269,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 24dfce │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ (24e268 ) │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.n 24dfce │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -325292,68 +325287,65 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 24e1a4 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r6, r4, #29 │ │ │ │ movs r7, r7 │ │ │ │ movs r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 24e2d0 │ │ │ │ + bge.n 24e170 │ │ │ │ movs r6, r5 │ │ │ │ - strd r0, r0, [sl, #140]! @ 0x8c │ │ │ │ - b.n 24e170 │ │ │ │ - movs r3, r4 │ │ │ │ + bics.w r0, sl, r3, asr #32 │ │ │ │ + @ instruction: 0xe8080023 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #26 │ │ │ │ movs r7, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #25 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r6, r2, #24 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ movs r7, r7 │ │ │ │ bl ffe6021a <__bss_end__@@Base+0xff7feb2a> │ │ │ │ - ldrd r0, r0, [r0, #-140] @ 0x8c │ │ │ │ - bls.n 24e2d8 │ │ │ │ + @ instruction: 0xe9a00023 │ │ │ │ + bls.n 24e178 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xe8500023 │ │ │ │ - b.n 24df74 │ │ │ │ + stmia.w r0!, {r0, r1, r5} │ │ │ │ + b.n 24e014 │ │ │ │ movs r3, r4 │ │ │ │ b.n 24de1c │ │ │ │ movs r3, r6 │ │ │ │ - bhi.n 24e210 │ │ │ │ + bls.n 24e2b0 │ │ │ │ movs r6, r5 │ │ │ │ - strex r0, r0, [r2, #140] @ 0x8c │ │ │ │ - b.n 24deac │ │ │ │ + ldmia.w r2, {r0, r1, r5} │ │ │ │ + b.n 24df4c │ │ │ │ movs r3, r4 │ │ │ │ - bhi.n 24e1ac │ │ │ │ + bls.n 24e24c │ │ │ │ movs r6, r5 │ │ │ │ - b.n 24e1fc │ │ │ │ + @ instruction: 0xe82c0023 │ │ │ │ + b.n 24deec │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24de4c │ │ │ │ - movs r3, r4 │ │ │ │ - bhi.n 24e180 │ │ │ │ + bhi.n 24e220 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 24e118 │ │ │ │ + b.n 24e1b8 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24de20 │ │ │ │ + b.n 24dec0 │ │ │ │ movs r3, r4 │ │ │ │ - bhi.n 24e2d8 │ │ │ │ + bhi.n 24e178 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 24e240 │ │ │ │ - movs r3, r4 │ │ │ │ - b.n 24dd7c │ │ │ │ + strex r0, r0, [r2, #140] @ 0x8c │ │ │ │ + b.n 24de1c │ │ │ │ movs r3, r4 │ │ │ │ movs r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24de20 │ │ │ │ + b.n 24dec0 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0024e26c : │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r0, r1 │ │ │ │ moveq r0, #0 │ │ │ │ @@ -325372,116 +325364,116 @@ │ │ │ │ ldr r3, [pc, #216] @ (24e370 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r0, #16] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #204] @ (24e374 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #196] @ (24e378 ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24e35a │ │ │ │ ldr r1, [pc, #180] @ (24e37c ) │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r5, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [pc, #168] @ (24e380 ) │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #160] @ (24e384 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #152] @ (24e388 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cbz r3, 24e34c │ │ │ │ ldr r1, [pc, #140] @ (24e38c ) │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r5, #60] @ 0x3c │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ cbz r3, 24e33a │ │ │ │ cbz r4, 24e33a │ │ │ │ ldr r7, [pc, #120] @ (24e390 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ ldrd fp, ip, [r3] │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r3, ip │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24e318 │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f2ca4 │ │ │ │ + bl 3f2cf4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ b.w 17e520 │ │ │ │ ldr r1, [pc, #68] @ (24e394 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ b.n 24e33a │ │ │ │ ldr r1, [pc, #60] @ (24e398 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 24e2c6 │ │ │ │ nop │ │ │ │ b.n 24eb6c │ │ │ │ movs r3, r6 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 24e398 │ │ │ │ + bne.n 24e438 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 24e1a4 │ │ │ │ + b.n 24e244 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24e1ec │ │ │ │ + b.n 24e28c │ │ │ │ movs r3, r4 │ │ │ │ movs r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24e1e8 │ │ │ │ + b.n 24e288 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24e1f0 │ │ │ │ + b.n 24e290 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24e220 │ │ │ │ + b.n 24e2c0 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24e1d0 │ │ │ │ + b.n 24e270 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24e1b0 │ │ │ │ + b.n 24e250 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24e0a0 │ │ │ │ + b.n 24e140 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0024e39c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -325496,36 +325488,36 @@ │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov.w r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #240] @ (24e4c4 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [pc, #220] @ (24e4c8 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #212] @ (24e4cc ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ orrs.w r3, r7, r6 │ │ │ │ beq.n 24e49a │ │ │ │ and.w r3, r5, r0 │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ bne.n 24e4a6 │ │ │ │ @@ -325572,63 +325564,63 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #80] @ (24e4d4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #72] @ (24e4d8 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 24e456 │ │ │ │ ldr r1, [pc, #64] @ (24e4dc ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 24e456 │ │ │ │ ldr r1, [pc, #56] @ (24e4e0 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 24e456 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 24ea7c │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + subs r6, r1, r4 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 24e1e4 │ │ │ │ + b.n 24e284 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24e1ec │ │ │ │ + b.n 24e28c │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r0, #2] │ │ │ │ + strh r6, [r2, #4] │ │ │ │ movs r0, r5 │ │ │ │ b.n 24e948 │ │ │ │ movs r3, r6 │ │ │ │ - b.n 24e198 │ │ │ │ + b.n 24e238 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24e200 │ │ │ │ + b.n 24e2a0 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24e0bc │ │ │ │ + b.n 24e15c │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24e0f0 │ │ │ │ + b.n 24e190 │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 24b38c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -325638,51 +325630,51 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [pc, #164] @ (24e5cc ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 42abd0 │ │ │ │ + bl 42ac20 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #156] @ (24e5d0 ) │ │ │ │ add r5, pc │ │ │ │ add r0, pc │ │ │ │ blx 17fb50 │ │ │ │ ldr r3, [pc, #152] @ (24e5d4 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24e5a8 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fd650 │ │ │ │ + bl 2fd6a0 │ │ │ │ ldr r3, [pc, #136] @ (24e5d8 ) │ │ │ │ ldr r2, [pc, #136] @ (24e5dc ) │ │ │ │ ldr r1, [pc, #140] @ (24e5e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 24e580 │ │ │ │ ldr r1, [pc, #124] @ (24e5e4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ bl 24b484 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ cbz r4, 24e594 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 180978 │ │ │ │ @@ -325703,47 +325695,47 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24e546 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (24e5f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 24e546 │ │ │ │ nop │ │ │ │ b.n 24e894 │ │ │ │ movs r3, r6 │ │ │ │ - strh r4, [r6, #30] │ │ │ │ + strh r4, [r0, #34] @ 0x22 │ │ │ │ movs r1, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 24e58c │ │ │ │ + bpl.n 24e62c │ │ │ │ movs r6, r5 │ │ │ │ - ldr r1, [sp, #312] @ 0x138 │ │ │ │ + ldr r1, [sp, #632] @ 0x278 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r1, [sp, #392] @ 0x188 │ │ │ │ + ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 24e208 │ │ │ │ + b.n 24e2a8 │ │ │ │ movs r3, r4 │ │ │ │ adds r1, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24e124 │ │ │ │ + b.n 24e1c4 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0024e5f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ - bl 42abd0 │ │ │ │ + bl 42ac20 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #156] @ (24e6ac ) │ │ │ │ ldr r5, [pc, #156] @ (24e6b0 ) │ │ │ │ add r0, pc │ │ │ │ blx 17fb50 │ │ │ │ ldr r3, [pc, #152] @ (24e6b4 ) │ │ │ │ @@ -325751,38 +325743,38 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24e68c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fd650 │ │ │ │ + bl 2fd6a0 │ │ │ │ ldr r1, [pc, #136] @ (24e6b8 ) │ │ │ │ ldr r2, [pc, #136] @ (24e6bc ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (24e6c0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 24e664 │ │ │ │ ldr r1, [pc, #124] @ (24e6c4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ blx 17e964 │ │ │ │ ldr r2, [pc, #116] @ (24e6c8 ) │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3035a0 │ │ │ │ + bl 3035f0 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e524 │ │ │ │ cbz r4, 24e678 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 180978 │ │ │ │ @@ -325803,46 +325795,46 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24e624 │ │ │ │ ldr r0, [pc, #48] @ (24e6d4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24e624 │ │ │ │ - strh r6, [r2, #24] │ │ │ │ + strh r6, [r4, #26] │ │ │ │ movs r1, r4 │ │ │ │ b.n 24e7a8 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 24e6ac │ │ │ │ + bmi.n 24e74c │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + ldr r0, [sp, #832] @ 0x340 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 24e198 │ │ │ │ + b.n 24e238 │ │ │ │ movs r3, r4 │ │ │ │ mcr2 15, 4, pc, cr9, cr15, {7} @ │ │ │ │ adds r0, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24e0b0 │ │ │ │ + b.n 24e150 │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 24b38c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -325860,37 +325852,37 @@ │ │ │ │ ldr r5, [pc, #276] @ (24e834 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3b4e30 │ │ │ │ + bl 3b4e80 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ bl 26dbac │ │ │ │ adds r2, r0, #1 │ │ │ │ beq.n 24e7be │ │ │ │ mov r4, r0 │ │ │ │ - bl 44c60c │ │ │ │ + bl 44c65c │ │ │ │ cbz r0, 24e792 │ │ │ │ ldr r3, [pc, #240] @ (24e838 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24e806 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 300cc8 │ │ │ │ + bl 300d18 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24e7e6 │ │ │ │ ldr r1, [pc, #220] @ (24e83c ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 24b484 │ │ │ │ ldr r2, [pc, #204] @ (24e840 ) │ │ │ │ ldr r3, [pc, #184] @ (24e830 ) │ │ │ │ @@ -325900,15 +325892,15 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 24e826 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r0, sp │ │ │ │ blx 17fe94 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 17ffa4 <__fstat64_time64@plt> │ │ │ │ @@ -325916,15 +325908,15 @@ │ │ │ │ beq.n 24e7b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ and.w r3, r3, #61440 @ 0xf000 │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ beq.n 24e746 │ │ │ │ ldr r0, [pc, #140] @ (24e844 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 24e746 │ │ │ │ ldr r2, [pc, #136] @ (24e848 ) │ │ │ │ ldr r3, [pc, #108] @ (24e830 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ @@ -325961,41 +325953,41 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24e750 │ │ │ │ ldr r0, [pc, #60] @ (24e858 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24e750 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 122 @ 0x7a │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ svc 112 @ 0x70 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24e1c8 │ │ │ │ + b.n 24e268 │ │ │ │ movs r3, r4 │ │ │ │ svc 30 │ │ │ │ movs r3, r6 │ │ │ │ - b.n 24e06c │ │ │ │ + b.n 24e10c │ │ │ │ movs r3, r4 │ │ │ │ udf #210 @ 0xd2 │ │ │ │ movs r3, r6 │ │ │ │ udf #170 @ 0xaa │ │ │ │ movs r3, r6 │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24f028 │ │ │ │ + b.n 24e0c8 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0024e85c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -326007,46 +325999,46 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #252] @ (24e974 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3b4e30 │ │ │ │ + bl 3b4e80 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ bl 26e4cc │ │ │ │ adds r2, r0, #1 │ │ │ │ beq.n 24e8d2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 44c60c │ │ │ │ + bl 44c65c │ │ │ │ cbz r0, 24e8fa │ │ │ │ ldr r3, [pc, #216] @ (24e978 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24e946 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 300cc8 │ │ │ │ + bl 300d18 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24e926 │ │ │ │ ldr r1, [pc, #196] @ (24e97c ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ blx 17e964 │ │ │ │ ldr r2, [pc, #188] @ (24e980 ) │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3035a0 │ │ │ │ + bl 3035f0 │ │ │ │ ldr r2, [pc, #176] @ (24e984 ) │ │ │ │ ldr r3, [pc, #152] @ (24e970 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -326071,15 +326063,15 @@ │ │ │ │ beq.n 24e91c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r3, r3, #61440 @ 0xf000 │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ beq.n 24e89c │ │ │ │ ldr r0, [pc, #104] @ (24e988 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 24e89c │ │ │ │ ldr r2, [pc, #100] @ (24e98c ) │ │ │ │ ldr r3, [pc, #68] @ (24e970 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -326099,50 +326091,50 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24e8a6 │ │ │ │ ldr r0, [pc, #60] @ (24e998 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24e8a6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ udf #34 @ 0x22 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ udf #26 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24f0cc │ │ │ │ + b.n 24f16c │ │ │ │ movs r3, r4 │ │ │ │ mcr2 15, 0, pc, cr15, cr15, {7} @ │ │ │ │ ble.n 24e904 │ │ │ │ movs r3, r6 │ │ │ │ - b.n 24eee0 │ │ │ │ + b.n 24ef80 │ │ │ │ movs r3, r4 │ │ │ │ ble.n 24ea64 │ │ │ │ movs r3, r6 │ │ │ │ adds r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24ef58 │ │ │ │ + b.n 24eff8 │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 24b38c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -326159,15 +326151,15 @@ │ │ │ │ blx 17e194 │ │ │ │ cbz r0, 24e9f8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r5 │ │ │ │ strb.w r1, [r4], #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 431ca8 │ │ │ │ + bl 431cf8 │ │ │ │ cbnz r0, 24ea0a │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -326179,24 +326171,24 @@ │ │ │ │ ldr r1, [pc, #36] @ (24ea3c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24e9f8 │ │ │ │ - b.n 24ef60 │ │ │ │ + b.n 24f000 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24ef34 │ │ │ │ + b.n 24efd4 │ │ │ │ movs r3, r4 │ │ │ │ - beq.n 24ea7c │ │ │ │ + beq.n 24eb1c │ │ │ │ movs r6, r5 │ │ │ │ - b.n 24ef04 │ │ │ │ + b.n 24efa4 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0024ea40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -326229,26 +326221,26 @@ │ │ │ │ ite ne │ │ │ │ movne.w r1, #65537 @ 0x10001 │ │ │ │ moveq r1, #1 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [ip] │ │ │ │ - bl 2fe020 │ │ │ │ + bl 2fe070 │ │ │ │ cbz r0, 24eacc │ │ │ │ ldr.w ip, [pc, #68] @ 24eaec │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #64] @ (24eaf0 ) │ │ │ │ ldr r1, [pc, #68] @ (24eaf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2584cc │ │ │ │ movs r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2578e0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -326258,19 +326250,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ lsls r6, r7, #15 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7, {r3, r7} │ │ │ │ + ldmia r7, {r3, r4, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - str r3, [sp, #952] @ 0x3b8 │ │ │ │ + str r4, [sp, #248] @ 0xf8 │ │ │ │ movs r1, r4 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r4, [sp, #336] @ 0x150 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0024eaf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -326289,15 +326281,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24ebf8 │ │ │ │ mov r3, r8 │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r1, #65 @ 0x41 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fe020 │ │ │ │ + bl 2fe070 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24ebb4 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ blx 18069c │ │ │ │ @@ -326315,37 +326307,37 @@ │ │ │ │ str r0, [r3, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #196] @ (24ec2c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ orrs.w r3, r7, r6 │ │ │ │ mov sl, r0 │ │ │ │ bne.n 24eba2 │ │ │ │ ldr r1, [pc, #180] @ (24ec30 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ bl 24b484 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ strd fp, r8, [sp] │ │ │ │ - bl 303acc │ │ │ │ + bl 303b1c │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 24eb7a │ │ │ │ b.n 24eb90 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 17e520 │ │ │ │ @@ -326360,61 +326352,61 @@ │ │ │ │ ldr r3, [r1, #0] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #92] @ (24ec38 ) │ │ │ │ ldr r1, [pc, #96] @ (24ec3c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ ldr r3, [pc, #68] @ (24ec40 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24eb2a │ │ │ │ ldr r3, [pc, #64] @ (24ec44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24eb2a │ │ │ │ ldr r0, [pc, #56] @ (24ec48 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24eb2a │ │ │ │ blt.n 24ed10 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r7, #12 │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #608] @ 0x260 │ │ │ │ movs r1, r4 │ │ │ │ - str r3, [sp, #376] @ 0x178 │ │ │ │ + str r3, [sp, #696] @ 0x2b8 │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r6, {r1, r4, r6, r7} │ │ │ │ + ldmia r7!, {r1, r5} │ │ │ │ movs r6, r5 │ │ │ │ - b.n 24ef50 │ │ │ │ + b.n 24eff0 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24ee50 │ │ │ │ + b.n 24eef0 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6, {r2, r3, r4, r6} │ │ │ │ + ldmia r6!, {r2, r3, r5, r7} │ │ │ │ movs r6, r5 │ │ │ │ - b.n 24ed80 │ │ │ │ + b.n 24ee20 │ │ │ │ movs r3, r4 │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24ed8c │ │ │ │ + b.n 24ee2c │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0024ec4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -326432,15 +326424,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24ede8 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fe020 │ │ │ │ + bl 2fe070 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24ed10 │ │ │ │ orrs.w r3, r8, r4 │ │ │ │ bne.n 24ed1c │ │ │ │ ldr r1, [pc, #388] @ (24ee1c ) │ │ │ │ movs r3, #29 │ │ │ │ @@ -326448,15 +326440,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #380] @ (24ee24 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ bl 25a950 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24ed4c │ │ │ │ movs r1, #4 │ │ │ │ movs r0, #1 │ │ │ │ blx 17e3e4 │ │ │ │ @@ -326471,25 +326463,25 @@ │ │ │ │ add sl, pc │ │ │ │ mov r8, r4 │ │ │ │ add r9, pc │ │ │ │ ldr.w fp, [sp, #8] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r0, [r6, #4]! │ │ │ │ mov r1, sl │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ adds r4, #1 │ │ │ │ ldr r7, [r6, #0] │ │ │ │ blx 17e964 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 3035a0 │ │ │ │ + bl 3035f0 │ │ │ │ cmp fp, r4 │ │ │ │ bne.n 24ece0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r1 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ @@ -326500,25 +326492,25 @@ │ │ │ │ ldr r1, [pc, #276] @ (24ee38 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 303acc │ │ │ │ + bl 303b1c │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 24ec96 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ b.n 24ed10 │ │ │ │ bl 25b45c │ │ │ │ mov sl, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 25b320 │ │ │ │ movs r1, #4 │ │ │ │ @@ -326537,37 +326529,37 @@ │ │ │ │ add r8, pc │ │ │ │ mov.w fp, #1 │ │ │ │ add.w r8, r8, #20 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ b.n 24eda2 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp sl, fp │ │ │ │ str.w r0, [r4, #4]! │ │ │ │ add.w fp, fp, #1 │ │ │ │ beq.n 24ede4 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fe020 │ │ │ │ + bl 2fe070 │ │ │ │ ldr r1, [pc, #148] @ (24ee44 ) │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24ed8e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r6, fp │ │ │ │ mov r7, r1 │ │ │ │ add.w r4, r1, fp, lsl #2 │ │ │ │ ldr.w r0, [r4, #-4]! │ │ │ │ subs r6, #1 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 24edc4 │ │ │ │ mov r0, r7 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -326583,49 +326575,49 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 24ec7e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (24ee50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24ec7e │ │ │ │ bne.w 24ed0a │ │ │ │ b.n 24ecc8 │ │ │ │ nop │ │ │ │ bge.n 24ee68 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #1016] @ 0x3f8 │ │ │ │ + str r2, [sp, #312] @ 0x138 │ │ │ │ movs r1, r4 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 24ef1c │ │ │ │ + b.n 24efbc │ │ │ │ movs r3, r4 │ │ │ │ stc2l 15, cr15, [r1], {255} @ 0xff │ │ │ │ - ldmia r5!, {r1, r2, r4} │ │ │ │ + ldmia r5, {r1, r2, r5, r6} │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #504] @ 0x1f8 │ │ │ │ + str r1, [sp, #824] @ 0x338 │ │ │ │ movs r1, r4 │ │ │ │ - str r1, [sp, #592] @ 0x250 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r3} │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ + str r1, [sp, #432] @ 0x1b0 │ │ │ │ movs r1, r4 │ │ │ │ - str r1, [sp, #32] │ │ │ │ + str r1, [sp, #352] @ 0x160 │ │ │ │ movs r1, r4 │ │ │ │ asrs r4, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - svc 32 │ │ │ │ + svc 112 @ 0x70 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0024ee54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -326665,15 +326657,15 @@ │ │ │ │ mov.w r8, #1 │ │ │ │ ldr.w r3, [r7, #360] @ 0x168 │ │ │ │ adds.w r3, ip, r3 │ │ │ │ ldr.w ip, [r7, #364] @ 0x16c │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 303688 │ │ │ │ + bl 3036d8 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 24eeea │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r4, #8 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -326694,32 +326686,32 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r4, pc │ │ │ │ strd ip, r7, [sp, #4] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w ip, #4294967295 @ 0xffffffff │ │ │ │ mov r0, ip │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 24eeea │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r4, r5} │ │ │ │ + ldmia r3!, {r1, r7} │ │ │ │ movs r6, r5 │ │ │ │ - udf #90 @ 0x5a │ │ │ │ + udf #170 @ 0xaa │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 24f024 │ │ │ │ + ble.n 24eec4 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0024ef48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -326729,15 +326721,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r1, r2, [r4] │ │ │ │ str r3, [sp, #8] │ │ │ │ vldr d7, [r4, #8] │ │ │ │ ldr r0, [r0, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 303888 │ │ │ │ + bl 3038d8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 24ef92 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -326748,18 +326740,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ (24efa8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43aecc │ │ │ │ + bl 43af1c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24ef80 │ │ │ │ - ble.n 24ef90 │ │ │ │ + udf #66 @ 0x42 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 251dc8 │ │ │ │ ldrb.w r0, [r0, #1084] @ 0x43c │ │ │ │ @@ -326802,15 +326794,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strbeq.w r3, [r4, #35] @ 0x23 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 425b18 │ │ │ │ + bl 425b68 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 24f09c │ │ │ │ sub.w r3, r0, #12 │ │ │ │ ldrb.w r2, [r4, #37] @ 0x25 │ │ │ │ clz r3, r3 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ @@ -326845,19 +326837,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 24f00a │ │ │ │ ldr r0, [pc, #60] @ (24f0d0 ) │ │ │ │ adds r1, r4, #4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24f00a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 24f0a4 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 24f056 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 24effc │ │ │ │ @@ -326870,40 +326862,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 24f13c │ │ │ │ movs r3, r6 │ │ │ │ cmp r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 24f124 │ │ │ │ + ble.n 24f1c4 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (24f144 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #96] @ (24f148 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ str r0, [sp, #4] │ │ │ │ blx 17f72c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #31 │ │ │ │ bhi.n 24f130 │ │ │ │ ldr r4, [pc, #72] @ (24f14c ) │ │ │ │ movs r1, #32 │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 430da8 │ │ │ │ + bl 430df8 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #36] @ 0x24 │ │ │ │ bl 221ba8 │ │ │ │ movs r2, #66 @ 0x42 │ │ │ │ strb.w r0, [r4, #37] @ 0x25 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #38 @ 0x26 │ │ │ │ @@ -326920,19 +326912,19 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 24f09c │ │ │ │ movs r3, r6 │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r0, #248] @ 0xf8 │ │ │ │ - ldmia r1!, {r3, r4, r6} │ │ │ │ + ldmia r1!, {r3, r5, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bgt.n 24f0c4 │ │ │ │ + ble.n 24f164 │ │ │ │ movs r3, r4 │ │ │ │ - bgt.n 24f0fc │ │ │ │ + ble.n 24f19c │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #100] @ (24f1d0 ) │ │ │ │ adds r1, r0, #4 │ │ │ │ @@ -326965,15 +326957,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (24f1dc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24f17c │ │ │ │ ldr r0, [pc, #44] @ (24f1e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 24f17c │ │ │ │ ldr r3, [pc, #36] @ (24f1e4 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ ldr r1, [pc, #36] @ (24f1e8 ) │ │ │ │ ldr r0, [pc, #40] @ (24f1ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -326984,21 +326976,21 @@ │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 24f0fc │ │ │ │ + bgt.n 24f19c │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r2, r3, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4} │ │ │ │ movs r6, r5 │ │ │ │ - bgt.n 24f240 │ │ │ │ + bgt.n 24f2e0 │ │ │ │ movs r3, r4 │ │ │ │ - bgt.n 24f13c │ │ │ │ + bgt.n 24f1dc │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0024f1f0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -327085,15 +327077,15 @@ │ │ │ │ sbcs.w r3, r3, ip │ │ │ │ bcs.n 24f31c │ │ │ │ mov r0, lr │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov ip, r1 │ │ │ │ mov lr, r0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r1, sp, r1, lsl #2 │ │ │ │ ldr r0, [pc, #96] @ (24f344 ) │ │ │ │ mov r2, lr │ │ │ │ mov r3, ip │ │ │ │ @@ -327119,28 +327111,28 @@ │ │ │ │ pop {pc} │ │ │ │ movs r1, #0 │ │ │ │ b.n 24f2de │ │ │ │ mov r0, lr │ │ │ │ mov r1, ip │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov ip, r1 │ │ │ │ mov lr, r0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 24f2de │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 24f348 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #140 @ 0x8c │ │ │ │ movs r4, r6 │ │ │ │ - blt.n 24f2f8 │ │ │ │ + bgt.n 24f398 │ │ │ │ movs r3, r4 │ │ │ │ bcc.n 24f288 │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327154,47 +327146,47 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #4 │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bne.n 24f3a4 │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44b2d4 │ │ │ │ + bl 44b324 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3f286c │ │ │ │ + b.w 3f28bc │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ cbz r1, 24f3b0 │ │ │ │ ldr r0, [pc, #44] @ (24f3d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 3b5810 │ │ │ │ + bl 3b5860 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 24f3c6 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3f286c │ │ │ │ - @ instruction: 0xeb8e0025 │ │ │ │ + b.w 3f28bc │ │ │ │ + rsbs r0, lr, r5, asr #32 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #196] @ (24f4b4 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #196] @ (24f4b8 ) │ │ │ │ @@ -327204,64 +327196,64 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ - bl 34d700 │ │ │ │ + bl 34d750 │ │ │ │ mov r0, r6 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 346378 │ │ │ │ + bl 3463c8 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 24f432 │ │ │ │ b.n 24f482 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 346200 │ │ │ │ + bl 346250 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 24f482 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 37b318 │ │ │ │ + bl 37b368 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24f428 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 35d3f8 │ │ │ │ + bl 35d448 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24f428 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ cbz r4, 24f470 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ - bl 45233c │ │ │ │ + bl 45238c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 45233c │ │ │ │ + bl 45238c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24f450 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3bc83c │ │ │ │ + bl 3bc88c │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 346200 │ │ │ │ + bl 346250 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24f432 │ │ │ │ - bl 34d770 │ │ │ │ + bl 34d7c0 │ │ │ │ ldr r2, [pc, #52] @ (24f4bc ) │ │ │ │ ldr r3, [pc, #44] @ (24f4b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -327291,158 +327283,158 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r1, [pc, #1668] @ 24fb5c │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r6, [pc, #1664] @ 24fb60 │ │ │ │ add r1, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #0 │ │ │ │ add r6, pc │ │ │ │ bl 2528b4 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cbz r7, 24f518 │ │ │ │ ldr.w r8, [pc, #1644] @ 24fb64 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1640] @ 24fb68 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 24f508 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24f8ca │ │ │ │ ldrb.w r3, [r5, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24f88a │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f6b8 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ - bl 431fcc │ │ │ │ + bl 43201c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, r0 │ │ │ │ ldrd r0, r1, [r3, #16] │ │ │ │ - bl 431fcc │ │ │ │ + bl 43201c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov sl, r0 │ │ │ │ ldrd r0, r1, [r3] │ │ │ │ - bl 431fcc │ │ │ │ + bl 43201c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r0, r1, [r3, #8] │ │ │ │ - bl 431fcc │ │ │ │ + bl 43201c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldrd r0, r1, [r3, #104] @ 0x68 │ │ │ │ - bl 431fcc │ │ │ │ + bl 43201c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldrd r0, r1, [r3, #88] @ 0x58 │ │ │ │ - bl 431fcc │ │ │ │ + bl 43201c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov fp, r0 │ │ │ │ ldrd r0, r1, [r3, #120] @ 0x78 │ │ │ │ - bl 431fcc │ │ │ │ + bl 43201c │ │ │ │ ldr.w r1, [pc, #1512] @ 24fb6c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1496] @ 24fb70 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r1, [pc, #1484] @ 24fb74 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r1, [pc, #1472] @ 24fb78 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r1, [pc, #1460] @ 24fb7c │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 24f5f8 │ │ │ │ ldrd r0, r1, [r3] │ │ │ │ - bl 431fcc │ │ │ │ + bl 43201c │ │ │ │ ldr.w r1, [pc, #1436] @ 24fb80 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r7 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r1, [pc, #1416] @ 24fb84 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1408] @ 24fb88 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r7, #32] │ │ │ │ add r1, pc │ │ │ │ vldr d7, [r7, #24] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1384] @ 24fb8c │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldrd r2, r3, [r3, #48] @ 0x30 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ bne.w 24f97e │ │ │ │ ldr.w r1, [pc, #1360] @ 24fb90 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1348] @ 24fb94 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, r3, [r1, #72] @ 0x48 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ bne.w 24f98a │ │ │ │ ldrd r2, r3, [r1, #112] @ 0x70 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ bne.w 24f9a2 │ │ │ │ ldrd r2, r3, [r1, #128] @ 0x80 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ bne.w 24f972 │ │ │ │ ldr.w r1, [pc, #1300] @ 24fb98 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ blx 17e524 │ │ │ │ mov r0, fp │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ @@ -327454,73 +327446,73 @@ │ │ │ │ mov r0, r8 │ │ │ │ blx 17e524 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 24f6ca │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3f286c │ │ │ │ + b.w 3f28bc │ │ │ │ bl 251dc8 │ │ │ │ ldr.w r1, [pc, #1228] @ 24fb9c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r7, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f96c │ │ │ │ ldr.w r2, [pc, #1208] @ 24fba0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1204] @ 24fba4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r3, [pc, #1196] @ 24fba8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f966 │ │ │ │ ldr.w r2, [pc, #1188] @ 24fbac │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1184] @ 24fbb0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r7, #1085] @ 0x43d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f960 │ │ │ │ ldr.w r2, [pc, #1168] @ 24fbb4 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1164] @ 24fbb8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r7, #1086] @ 0x43e │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f95a │ │ │ │ ldr.w r2, [pc, #1148] @ 24fbbc │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1144] @ 24fbc0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r7, #1087] @ 0x43f │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f954 │ │ │ │ ldr.w r2, [pc, #1128] @ 24fbc4 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1124] @ 24fbc8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r1, [pc, #1116] @ 24fbcc │ │ │ │ ldrb.w r2, [r7, #1187] @ 0x4a3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ cbz r6, 24f7c0 │ │ │ │ ldrd r8, r9, [r6, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [pc, #1088] @ 24fbd0 │ │ │ │ @@ -327531,15 +327523,15 @@ │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ ldrd r8, r9, [r6, #24] │ │ │ │ strd r8, r9, [sp, #16] │ │ │ │ ldrd r8, r9, [r6, #16] │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ ldrd r6, r7, [r6, #8] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24f9bc │ │ │ │ ldrb.w r3, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24f9d4 │ │ │ │ ldrb.w r3, [r5, #192] @ 0xc0 │ │ │ │ @@ -327563,15 +327555,15 @@ │ │ │ │ ldrb.w r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f6be │ │ │ │ ldr.w r6, [r5, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #944] @ (24fbd4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 24f6be │ │ │ │ mov fp, r5 │ │ │ │ mov r5, r4 │ │ │ │ ldr r4, [pc, #932] @ (24fbd8 ) │ │ │ │ movs r7, #0 │ │ │ │ mov.w sl, #1 │ │ │ │ @@ -327587,98 +327579,98 @@ │ │ │ │ vldr d7, [r6, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ mov r0, r9 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r8 │ │ │ │ blx 17e524 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 24f83c │ │ │ │ mov r5, fp │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3f286c │ │ │ │ + b.w 3f28bc │ │ │ │ ldr r1, [pc, #848] @ (24fbdc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r7, [r5, #172] @ 0xac │ │ │ │ cbz r7, 24f8be │ │ │ │ ldr.w r8, [pc, #836] @ 24fbe0 │ │ │ │ add r8, pc │ │ │ │ ldr r0, [r7, #4] │ │ │ │ - bl 44cd08 │ │ │ │ + bl 44cd58 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, sl │ │ │ │ blx 17e524 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 24f8a0 │ │ │ │ ldr r1, [pc, #804] @ (24fbe4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 24f52a │ │ │ │ ldr r3, [pc, #796] @ (24fbe8 ) │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #784] @ (24fbec ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ subs r3, #6 │ │ │ │ bics.w r3, r3, #4 │ │ │ │ bne.n 24f93c │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ cbz r2, 24f93c │ │ │ │ ldr r1, [pc, #764] @ (24fbf0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.w 24f520 │ │ │ │ ldr r1, [pc, #744] @ (24fbf4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r5, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24fb2a │ │ │ │ ldrb.w r3, [r5, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24fb4a │ │ │ │ ldrb.w r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24fb3a │ │ │ │ ldr r1, [pc, #708] @ (24fbf8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 24f520 │ │ │ │ ldr r1, [pc, #700] @ (24fbfc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.w 24f520 │ │ │ │ b.n 24f908 │ │ │ │ ldr r2, [pc, #680] @ (24fc00 ) │ │ │ │ add r2, pc │ │ │ │ b.n 24f760 │ │ │ │ @@ -327693,128 +327685,128 @@ │ │ │ │ b.n 24f70c │ │ │ │ ldr r2, [pc, #672] @ (24fc10 ) │ │ │ │ add r2, pc │ │ │ │ b.n 24f6ec │ │ │ │ ldr r1, [pc, #672] @ (24fc14 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 24f682 │ │ │ │ ldr r1, [pc, #664] @ (24fc18 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 24f63e │ │ │ │ ldr r1, [pc, #656] @ (24fc1c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, r3, [r1, #112] @ 0x70 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ beq.w 24f676 │ │ │ │ ldr r1, [pc, #636] @ (24fc20 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, r3, [r1, #128] @ 0x80 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.w 24f682 │ │ │ │ b.n 24f972 │ │ │ │ ldr r1, [pc, #612] @ (24fc24 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f7d4 │ │ │ │ ldr r1, [pc, #592] @ (24fc28 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r5, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f7de │ │ │ │ ldr r1, [pc, #572] @ (24fc2c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #200] @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r5, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f7e8 │ │ │ │ ldr r1, [pc, #552] @ (24fc30 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f7f2 │ │ │ │ ldr r6, [r5, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #532] @ (24fc34 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cbz r6, 24fa6c │ │ │ │ ldr r2, [pc, #524] @ (24fc38 ) │ │ │ │ movw r9, #52429 @ 0xcccd │ │ │ │ movt r9, #52428 @ 0xcccc │ │ │ │ ldr.w sl, [pc, #520] @ 24fc3c │ │ │ │ movw r8, #39320 @ 0x9998 │ │ │ │ movt r8, #6553 @ 0x1999 │ │ │ │ add r2, pc │ │ │ │ add sl, pc │ │ │ │ movs r7, #0 │ │ │ │ adds r7, #1 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [pc, #492] @ (24fc40 ) │ │ │ │ mla r1, r9, r7, r8 │ │ │ │ movw r3, #39321 @ 0x9999 │ │ │ │ movt r3, #6553 @ 0x1999 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ cmp.w r3, r1, ror #1 │ │ │ │ bls.n 24fb20 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 24fa44 │ │ │ │ ldr r1, [pc, #468] @ (24fc44 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r5, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f7fc │ │ │ │ ldr r1, [pc, #452] @ (24fc48 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r5, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f806 │ │ │ │ ldr r1, [pc, #432] @ (24fc4c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #160] @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24f810 │ │ │ │ ldr.w r6, [r5, #148] @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #408] @ (24fc50 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cbz r6, 24fb0a │ │ │ │ ldr r2, [pc, #400] @ (24fc54 ) │ │ │ │ movw r9, #52429 @ 0xcccd │ │ │ │ movt r9, #52428 @ 0xcccc │ │ │ │ ldr.w sl, [pc, #396] @ 24fc58 │ │ │ │ movw r8, #39320 @ 0x9998 │ │ │ │ movt r8, #6553 @ 0x1999 │ │ │ │ @@ -327822,29 +327814,29 @@ │ │ │ │ add sl, pc │ │ │ │ movs r7, #0 │ │ │ │ vldr d7, [r6, #8] │ │ │ │ adds r7, #1 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mla r1, r9, r7, r8 │ │ │ │ ldr r2, [pc, #360] @ (24fc5c ) │ │ │ │ movw r3, #39321 @ 0x9999 │ │ │ │ movt r3, #6553 @ 0x1999 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ cmp.w r3, r1, ror #1 │ │ │ │ bls.n 24fb16 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 24fadc │ │ │ │ ldr r1, [pc, #340] @ (24fc60 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 24f810 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 24fb0a │ │ │ │ ldr r2, [pc, #328] @ (24fc64 ) │ │ │ │ add r2, pc │ │ │ │ b.n 24fadc │ │ │ │ cmp r6, #0 │ │ │ │ @@ -327852,165 +327844,165 @@ │ │ │ │ ldr r2, [pc, #320] @ (24fc68 ) │ │ │ │ add r2, pc │ │ │ │ b.n 24fa44 │ │ │ │ ldr r1, [pc, #320] @ (24fc6c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 24f91c │ │ │ │ ldr r1, [pc, #308] @ (24fc70 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 24f930 │ │ │ │ ldr r1, [pc, #296] @ (24fc74 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 24f926 │ │ │ │ nop │ │ │ │ - ldrsh r4, [r3, r6] │ │ │ │ + ldrsh r4, [r5, r7] │ │ │ │ movs r4, r4 │ │ │ │ bne.n 24fab8 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - bls.n 24fb08 │ │ │ │ + bge.n 24fba8 │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 24fb08 │ │ │ │ + bge.n 24fba8 │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 24fb00 │ │ │ │ + bge.n 24fba0 │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 24fb28 │ │ │ │ + bge.n 24fbc8 │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 24fb54 │ │ │ │ + bge.n 24fbf4 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 24fb90 │ │ │ │ + bge.n 24fc30 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 24fbbc │ │ │ │ + bge.n 24fc5c │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf37a0029 │ │ │ │ - bge.n 24fb94 │ │ │ │ + @ instruction: 0xf3ca0029 │ │ │ │ + bge.n 24fc34 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 24fbbc │ │ │ │ + bge.n 24fc5c │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf3340029 │ │ │ │ - bge.n 24fbd4 │ │ │ │ + @ instruction: 0xf3840029 │ │ │ │ + bge.n 24fc74 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf2f00029 │ │ │ │ - bge.n 24fbac │ │ │ │ + @ instruction: 0xf3400029 │ │ │ │ + bge.n 24fc4c │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24f990 │ │ │ │ + b.n 24fa30 │ │ │ │ movs r1, r4 │ │ │ │ - bls.n 24fb94 │ │ │ │ + bge.n 24fc34 │ │ │ │ movs r3, r4 │ │ │ │ adds r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 24f95c │ │ │ │ + b.n 24f9fc │ │ │ │ movs r1, r4 │ │ │ │ - bls.n 24fb98 │ │ │ │ + bge.n 24fc38 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24f92c │ │ │ │ + b.n 24f9cc │ │ │ │ movs r1, r4 │ │ │ │ - bls.n 24fb98 │ │ │ │ + bge.n 24fc38 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24f8fc │ │ │ │ + b.n 24f99c │ │ │ │ movs r1, r4 │ │ │ │ - bls.n 24fba0 │ │ │ │ + bge.n 24fc40 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24f8cc │ │ │ │ + b.n 24f96c │ │ │ │ movs r1, r4 │ │ │ │ - bls.n 24fba8 │ │ │ │ + bge.n 24fc48 │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 24fbcc │ │ │ │ + bge.n 24fc6c │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 24fbc0 │ │ │ │ + bge.n 24fc60 │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 24fbdc │ │ │ │ + blt.n 24fc7c │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 24fbf0 │ │ │ │ + blt.n 24fc90 │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 24fb4c │ │ │ │ + bvc.n 24fbec │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 24fb48 │ │ │ │ + bvc.n 24fbe8 │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r2, #13] │ │ │ │ + strb r2, [r4, #14] │ │ │ │ movs r3, r4 │ │ │ │ movs r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 24fc14 │ │ │ │ + bvs.n 24fcb4 │ │ │ │ movs r3, r4 │ │ │ │ - add r5, pc, #152 @ (adr r5, 24fc8c ) │ │ │ │ + add r5, pc, #472 @ (adr r5, 24fdcc ) │ │ │ │ movs r3, r4 │ │ │ │ - bpl.n 24fbe0 │ │ │ │ + bvs.n 24fc80 │ │ │ │ movs r3, r4 │ │ │ │ - orr.w r0, r4, #41 @ 0x29 │ │ │ │ - bics.w r0, r8, #41 @ 0x29 │ │ │ │ - ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ + eors.w r0, r4, #41 @ 0x29 │ │ │ │ + eor.w r0, r8, #41 @ 0x29 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r4, [sp, #800] @ 0x320 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r4, [sp, #776] @ 0x308 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ movs r2, r4 │ │ │ │ - bvc.n 24fcac │ │ │ │ + bvc.n 24fb4c │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 24fbe0 │ │ │ │ + bvc.n 24fc80 │ │ │ │ movs r3, r4 │ │ │ │ - bvc.n 24fc2c │ │ │ │ + bvc.n 24fccc │ │ │ │ movs r3, r4 │ │ │ │ - bvc.n 24fc28 │ │ │ │ + bvc.n 24fcc8 │ │ │ │ movs r3, r4 │ │ │ │ - bhi.n 24fca0 │ │ │ │ + bhi.n 24fb40 │ │ │ │ movs r3, r4 │ │ │ │ - bhi.n 24fcac │ │ │ │ + bhi.n 24fb4c │ │ │ │ movs r3, r4 │ │ │ │ - bhi.n 24fcc8 │ │ │ │ + bhi.n 24fb68 │ │ │ │ movs r3, r4 │ │ │ │ - bhi.n 24fce8 │ │ │ │ + bhi.n 24fb88 │ │ │ │ movs r3, r4 │ │ │ │ - bhi.n 24fd00 │ │ │ │ + bhi.n 24fba0 │ │ │ │ movs r3, r4 │ │ │ │ - movs r1, #54 @ 0x36 │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ movs r5, r4 │ │ │ │ - bhi.n 24fd10 │ │ │ │ + bhi.n 24fbb0 │ │ │ │ movs r3, r4 │ │ │ │ - bmi.n 24fd14 │ │ │ │ + bmi.n 24fbb4 │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r4, #6] │ │ │ │ + strb r4, [r6, #7] │ │ │ │ movs r3, r4 │ │ │ │ - bhi.n 24fc9c │ │ │ │ + bhi.n 24fd3c │ │ │ │ movs r3, r4 │ │ │ │ - bhi.n 24fcb0 │ │ │ │ + bhi.n 24fb50 │ │ │ │ movs r3, r4 │ │ │ │ - bhi.n 24fcd4 │ │ │ │ + bhi.n 24fb74 │ │ │ │ movs r3, r4 │ │ │ │ - movs r0, #158 @ 0x9e │ │ │ │ + movs r0, #238 @ 0xee │ │ │ │ movs r5, r4 │ │ │ │ - bhi.n 24fce4 │ │ │ │ + bhi.n 24fb84 │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 24fbf4 │ │ │ │ + bmi.n 24fc94 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r0, #4] │ │ │ │ + strb r6, [r2, #5] │ │ │ │ movs r3, r4 │ │ │ │ - asrs r4, r1, #13 │ │ │ │ + asrs r4, r3, #14 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r2, r0, #13 │ │ │ │ + asrs r2, r2, #14 │ │ │ │ movs r2, r4 │ │ │ │ - bcc.n 24fc3c │ │ │ │ + bmi.n 24fcdc │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 24fc60 │ │ │ │ + bmi.n 24fd00 │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 24fc24 │ │ │ │ + bmi.n 24fcc4 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0024fc78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328029,41 +328021,41 @@ │ │ │ │ ldr.w r8, [r6, r3] │ │ │ │ add r7, pc │ │ │ │ ldr r6, [pc, #68] @ (24fcf0 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24fcae │ │ │ │ mov r0, sl │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 3f28e4 │ │ │ │ + b.w 3f2934 │ │ │ │ nop │ │ │ │ ldmia r2, {r1, r2} │ │ │ │ movs r3, r6 │ │ │ │ asrs r4, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 24ff60 │ │ │ │ + b.n 250000 │ │ │ │ movs r1, r4 │ │ │ │ - bics r0, r6 │ │ │ │ + add r0, r0 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0024fcf4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -328078,350 +328070,350 @@ │ │ │ │ beq.w 250078 │ │ │ │ ldr.w r3, [pc, #1240] @ 2501f8 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r4, [pc, #1240] @ 2501fc │ │ │ │ add r4, pc │ │ │ │ ldr.w r7, [sl, r3] │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r4 │ │ │ │ ldrd r8, r9, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r4 │ │ │ │ ldrd r8, r9, [r6, #24] │ │ │ │ mov r2, r0 │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr.w r1, [pc, #1176] @ 250200 │ │ │ │ ldrd r8, r9, [r6, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r4 │ │ │ │ ldrd r8, r9, [r6, #56] @ 0x38 │ │ │ │ mov r2, r0 │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25013e │ │ │ │ ldr.w r4, [pc, #1120] @ 250204 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldrb.w r3, [r6, #65] @ 0x41 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #66] @ 0x42 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25012a │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldrb.w r3, [r6, #67] @ 0x43 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 250116 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldrb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #70] @ 0x46 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 250102 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldrb.w r3, [r6, #71] @ 0x47 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 250084 │ │ │ │ ldr r3, [pc, #1004] @ (250208 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [pc, #1004] @ 25020c │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 250152 │ │ │ │ ldr.w r9, [pc, #984] @ 250210 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r7 │ │ │ │ add r9, pc │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldrb.w r3, [r6, #169] @ 0xa9 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 250166 │ │ │ │ ldr r4, [pc, #952] @ (250214 ) │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [r6, #72] @ 0x48 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25017a │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25018e │ │ │ │ movs r1, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ vldr d7, [r6, #88] @ 0x58 │ │ │ │ ldr r3, [pc, #880] @ (250218 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ vstr d7, [sp] │ │ │ │ mov r1, r3 │ │ │ │ mov fp, r3 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2501a2 │ │ │ │ movs r1, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ vldr d7, [r6, #104] @ 0x68 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2501b6 │ │ │ │ movs r1, #13 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ vldr d7, [r6, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #808] @ (25021c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2501ca │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #776] @ (250220 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ movs r1, #15 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldrb.w r3, [r6, #137] @ 0x89 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ movs r1, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #736] @ (250224 ) │ │ │ │ ldr.w r1, [r6, #172] @ 0xac │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2501de │ │ │ │ movs r1, #27 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #688] @ (250228 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r1, [r6, #228] @ 0xe4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #652] @ (25022c ) │ │ │ │ ldrd r8, r9, [r6, #144] @ 0x90 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ movs r1, #17 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #628] @ (250230 ) │ │ │ │ ldrd r8, r9, [r6, #160] @ 0xa0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ movs r1, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [r6, #80] @ 0x50 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25008a │ │ │ │ movs r1, #24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #576] @ (250234 ) │ │ │ │ ldrd r8, r9, [r6, #192] @ 0xc0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ movs r1, #25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #552] @ (250238 ) │ │ │ │ ldrd r8, r9, [r6, #208] @ 0xd0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #216] @ 0xd8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2500ee │ │ │ │ movs r1, #26 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #520] @ (25023c ) │ │ │ │ ldr.w r1, [r6, #220] @ 0xdc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #504] @ (250240 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldrb.w r3, [r6, #232] @ 0xe8 │ │ │ │ cbz r3, 250078 │ │ │ │ movs r1, #28 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldrb.w r3, [r6, #233] @ 0xe9 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2500e8 │ │ │ │ ldr r3, [pc, #472] @ (250244 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #472] @ (250248 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3f2a88 │ │ │ │ + b.w 3f2ad8 │ │ │ │ ldr r3, [pc, #452] @ (25024c ) │ │ │ │ add r3, pc │ │ │ │ b.n 24fe1e │ │ │ │ movs r1, #23 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #444] @ (250250 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r9, [r6, #184] @ 0xb8 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 24ffe8 │ │ │ │ ldr.w fp, [pc, #424] @ 250254 │ │ │ │ ldr.w r8, [pc, #424] @ 250258 │ │ │ │ add fp, pc │ │ │ │ add r8, pc │ │ │ │ ldr.w r4, [r9, #4] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cbz r4, 2500dc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2500c8 │ │ │ │ ldr.w r9, [r9] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2500b4 │ │ │ │ b.n 24ffe8 │ │ │ │ @@ -328533,141 +328525,141 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r2, r7} │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 250274 │ │ │ │ + bvs.n 250114 │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 250204 │ │ │ │ + bvs.n 2502a4 │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 250240 │ │ │ │ + bvs.n 2502e0 │ │ │ │ movs r3, r4 │ │ │ │ - str r7, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ movs r2, r4 │ │ │ │ - tst r0, r7 │ │ │ │ + cmp r0, r1 │ │ │ │ movs r2, r5 │ │ │ │ - bpl.n 250120 │ │ │ │ + bpl.n 2501c0 │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 250230 │ │ │ │ + bvs.n 2502d0 │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 250220 │ │ │ │ + bvs.n 2502c0 │ │ │ │ movs r3, r4 │ │ │ │ - bmi.n 2502f0 │ │ │ │ + bmi.n 250190 │ │ │ │ movs r3, r4 │ │ │ │ - bvs.n 25023c │ │ │ │ + bvs.n 2502dc │ │ │ │ movs r3, r4 │ │ │ │ cmp r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 250190 │ │ │ │ + bvs.n 250230 │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 250194 │ │ │ │ + bmi.n 250234 │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 250308 │ │ │ │ + bcc.n 2501a8 │ │ │ │ movs r3, r4 │ │ │ │ - bpl.n 250324 │ │ │ │ + bpl.n 2501c4 │ │ │ │ movs r3, r4 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ands r2, r2 │ │ │ │ + eors r2, r4 │ │ │ │ movs r2, r5 │ │ │ │ - str r5, [sp, #416] @ 0x1a0 │ │ │ │ + str r5, [sp, #736] @ 0x2e0 │ │ │ │ movs r2, r4 │ │ │ │ - subs r7, #234 @ 0xea │ │ │ │ + ands r2, r7 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 250304 │ │ │ │ + ble.n 2501a4 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ + add r0, pc, #0 @ (adr r0, 250254 ) │ │ │ │ movs r1, r4 │ │ │ │ - bmi.n 2501c0 │ │ │ │ + bpl.n 250260 │ │ │ │ movs r3, r4 │ │ │ │ - bmi.n 2501e0 │ │ │ │ + bpl.n 250280 │ │ │ │ movs r3, r4 │ │ │ │ - bgt.n 25024c │ │ │ │ + ble.n 2502ec │ │ │ │ movs r1, r4 │ │ │ │ - cbnz r0, 250296 │ │ │ │ + rev r0, r3 │ │ │ │ movs r6, r5 │ │ │ │ - bcs.n 25016c │ │ │ │ + bcs.n 25020c │ │ │ │ movs r3, r4 │ │ │ │ - bmi.n 2501a4 │ │ │ │ + bmi.n 250244 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r4, 25029c │ │ │ │ + rev r4, r0 │ │ │ │ movs r6, r5 │ │ │ │ - bcs.n 250350 │ │ │ │ + bcs.n 2501f0 │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 250280 │ │ │ │ + bcc.n 250320 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r0, 2502a4 │ │ │ │ + cbnz r0, 2502b8 │ │ │ │ movs r6, r5 │ │ │ │ - bcs.n 250334 │ │ │ │ + bcs.n 2501d4 │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 25021c │ │ │ │ + bcc.n 2502bc │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r4, 2502aa │ │ │ │ + cbnz r4, 2502be │ │ │ │ movs r6, r5 │ │ │ │ - bcs.n 250318 │ │ │ │ - movs r3, r4 │ │ │ │ bcs.n 2501b8 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r0, 2502b2 │ │ │ │ + bcs.n 250258 │ │ │ │ + movs r3, r4 │ │ │ │ + cbnz r0, 2502c6 │ │ │ │ movs r6, r5 │ │ │ │ - bcs.n 2502fc │ │ │ │ + bcs.n 25019c │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 25033c │ │ │ │ + bcs.n 2501dc │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r4, 2502b8 │ │ │ │ + cbnz r4, 2502cc │ │ │ │ movs r6, r5 │ │ │ │ - bcs.n 2502e0 │ │ │ │ + bcs.n 250380 │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 250258 │ │ │ │ + bcc.n 2502f8 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r0, 2502c0 │ │ │ │ + cbnz r0, 2502d4 │ │ │ │ movs r6, r5 │ │ │ │ - bcs.n 2502c4 │ │ │ │ + bcs.n 250364 │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 25027c │ │ │ │ + bcc.n 25031c │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r4, 2502c6 │ │ │ │ + cbnz r4, 2502da │ │ │ │ movs r6, r5 │ │ │ │ - bne.n 2502a8 │ │ │ │ + bcs.n 250348 │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 2502a0 │ │ │ │ + bcc.n 250340 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r0, 2502ce │ │ │ │ + cbnz r0, 2502e2 │ │ │ │ movs r6, r5 │ │ │ │ - bne.n 25028c │ │ │ │ + bcs.n 25032c │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 2502b4 │ │ │ │ + bcc.n 250354 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r4, 2502d4 │ │ │ │ + cbnz r4, 2502e8 │ │ │ │ movs r6, r5 │ │ │ │ - bne.n 250270 │ │ │ │ + bcs.n 250310 │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 250300 │ │ │ │ + bcc.n 2503a0 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r0, 2502dc │ │ │ │ + cbnz r0, 2502f0 │ │ │ │ movs r6, r5 │ │ │ │ - bne.n 250254 │ │ │ │ + bcs.n 2502f4 │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 250334 │ │ │ │ + bcc.n 2503d4 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb8ec │ │ │ │ + cbnz r4, 2502f6 │ │ │ │ movs r6, r5 │ │ │ │ - bne.n 250238 │ │ │ │ + bne.n 2502d8 │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 250350 │ │ │ │ + bcc.n 2501f0 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb8d8 │ │ │ │ + cbnz r0, 2502fe │ │ │ │ movs r6, r5 │ │ │ │ - bne.n 25021c │ │ │ │ + bne.n 2502bc │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 25038c │ │ │ │ + bcc.n 25022c │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002502fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328682,15 +328674,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ bl 2404ec │ │ │ │ ldr r1, [pc, #108] @ (250394 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2226d0 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #8 │ │ │ │ @@ -328725,15 +328717,15 @@ │ │ │ │ b.n 25034e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r7} │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #166 @ 0xa6 │ │ │ │ + adds r0, #246 @ 0xf6 │ │ │ │ movs r5, r4 │ │ │ │ stmia r3!, {r1, r3, r4, r5} │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0025039c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -328749,15 +328741,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ mov r2, r3 │ │ │ │ bl 264394 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -328781,15 +328773,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ stmia r2!, {r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #16 │ │ │ │ + adds r0, #96 @ 0x60 │ │ │ │ movs r5, r4 │ │ │ │ stmia r2!, {r3, r5, r7} │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00250424 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -328805,15 +328797,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, sp │ │ │ │ bl 264d0c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ @@ -328836,15 +328828,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r2!, {r3, r4, r6} │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #136 @ 0x88 │ │ │ │ + cmp r7, #216 @ 0xd8 │ │ │ │ movs r5, r4 │ │ │ │ stmia r2!, {r1, r2, r5} │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 002504a8 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 255b90 │ │ │ │ @@ -328867,23 +328859,23 @@ │ │ │ │ ldr r4, [pc, #112] @ (250544 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r2, [pc, #96] @ (250548 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 425b18 │ │ │ │ + bl 425b68 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 250504 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bl 255c00 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 26e570 │ │ │ │ @@ -328905,15 +328897,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r6, pc} │ │ │ │ + pop {r1, r2, r3, r5, r7, pc} │ │ │ │ movs r5, r4 │ │ │ │ stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r3, r6 │ │ │ │ movs r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r2, r7} │ │ │ │ movs r3, r6 │ │ │ │ @@ -328934,15 +328926,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ bl 25234c │ │ │ │ cbz r0, 2505b4 │ │ │ │ movs r0, #8 │ │ │ │ blx 1807b8 │ │ │ │ @@ -328954,21 +328946,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 2552c0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3f2bb4 │ │ │ │ + bl 3f2c04 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 26e570 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r0, 2505c4 │ │ │ │ - bl 3f2b78 │ │ │ │ + bl 3f2bc8 │ │ │ │ ldr r2, [pc, #52] @ (2505fc ) │ │ │ │ ldr r3, [pc, #44] @ (2505f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -328983,15 +328975,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ stmia r1!, {r1, r2, r3, r5} │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4, r7} │ │ │ │ + push {r1, r2, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ stmia r0!, {r2, r3, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00250600 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -329007,15 +328999,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ bl 255400 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #56] @ (25067c ) │ │ │ │ ldr r3, [pc, #44] @ (250674 ) │ │ │ │ @@ -329036,15 +329028,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2506f4 │ │ │ │ + push {r2, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ stmia r0!, {r1, r2, r3, r6} │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00250680 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -329107,31 +329099,31 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #164] @ (2507b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #148] @ (2507b8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 42c2c4 │ │ │ │ + bl 42c314 │ │ │ │ ldr r3, [pc, #140] @ (2507bc ) │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 425b18 │ │ │ │ + bl 425b68 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 250770 │ │ │ │ movs r0, #8 │ │ │ │ blx 17e220 │ │ │ │ str r4, [r0, #0] │ │ │ │ strb r7, [r0, #4] │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -329140,15 +329132,15 @@ │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r5, [r0, #0] │ │ │ │ add r1, sp, #8 │ │ │ │ bl 25b144 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f28e4 │ │ │ │ + bl 3f2934 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #68] @ (2507c0 ) │ │ │ │ ldr r3, [pc, #48] @ (2507ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -329167,19 +329159,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop {9} │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 250464 │ │ │ │ + b.n 250504 │ │ │ │ movs r7, r4 │ │ │ │ ittt hi │ │ │ │ movhi r3, r6 │ │ │ │ - cbnz r0, 2507fe @ unpredictable │ │ │ │ + cbnz r0, 250812 @ unpredictable │ │ │ │ movhi r5, r4 │ │ │ │ asrs r4, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ it ne │ │ │ │ movne r3, r6 │ │ │ │ │ │ │ │ 002507c4 : │ │ │ │ @@ -329198,22 +329190,22 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #836] @ 250b2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #820] @ (250b30 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov sl, r0 │ │ │ │ - bl 429ebc │ │ │ │ + bl 429f0c │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ blx 17e220 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #796] @ (250b34 ) │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #764] @ 250b18 │ │ │ │ @@ -329221,15 +329213,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ vstr d7, [sp, #24] │ │ │ │ vstr d7, [sp, #32] │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 425b18 │ │ │ │ + bl 425b68 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2508a2 │ │ │ │ cmp r0, #28 │ │ │ │ bhi.w 250c1a │ │ │ │ tbh [pc, r0, lsl #1] │ │ │ │ lsls r0, r0, #5 │ │ │ │ lsls r6, r6, #4 │ │ │ │ @@ -329262,24 +329254,24 @@ │ │ │ │ movs r5, r3 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #232] @ 0xe8 │ │ │ │ add.w r2, r4, #233 @ 0xe9 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 427108 │ │ │ │ + bl 427158 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cbnz r3, 2508a2 │ │ │ │ add r1, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ bl 25c0a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f2a4c │ │ │ │ + bl 3f2a9c │ │ │ │ mov r0, r7 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 26e570 │ │ │ │ ldr r2, [pc, #640] @ (250b38 ) │ │ │ │ ldr r3, [pc, #616] @ (250b24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -329298,107 +329290,107 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #224] @ 0xe0 │ │ │ │ add.w r2, r4, #228 @ 0xe4 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f3db4 │ │ │ │ + bl 3f3e04 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ add.w r2, r4, #220 @ 0xdc │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f3d30 │ │ │ │ + bl 3f3d80 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #200] @ 0xc8 │ │ │ │ add.w r2, r4, #208 @ 0xd0 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #188] @ 0xbc │ │ │ │ add.w r2, r4, #192 @ 0xc0 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ b.n 250896 │ │ │ │ ldr r3, [pc, #512] @ (250b3c ) │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r2, [pc, #512] @ (250b40 ) │ │ │ │ ldr r1, [pc, #512] @ (250b44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #700 @ 0x2bc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ add.w r2, r4, #179 @ 0xb3 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4269c0 │ │ │ │ + bl 426a10 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ add.w r2, r4, #181 @ 0xb5 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4269c0 │ │ │ │ + bl 426a10 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #176] @ 0xb0 │ │ │ │ add.w r2, r4, #177 @ 0xb1 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4269c0 │ │ │ │ + bl 426a10 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #170] @ 0xaa │ │ │ │ add.w r2, r4, #172 @ 0xac │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f3cac │ │ │ │ + bl 3f3cfc │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #168] @ 0xa8 │ │ │ │ add.w r2, r4, #169 @ 0xa9 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4269c0 │ │ │ │ + bl 426a10 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #152] @ 0x98 │ │ │ │ add.w r2, r4, #160 @ 0xa0 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #138] @ 0x8a │ │ │ │ add r2, sp, #32 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 250896 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 250c0c │ │ │ │ ldr r3, [pc, #332] @ (250b48 ) │ │ │ │ add r0, sp, #20 │ │ │ │ @@ -329407,94 +329399,94 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #324] @ (250b50 ) │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #136] @ 0x88 │ │ │ │ add.w r2, r4, #137 @ 0x89 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4269c0 │ │ │ │ + bl 426a10 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #70] @ 0x46 │ │ │ │ add.w r2, r4, #71 @ 0x47 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 427108 │ │ │ │ + bl 427158 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #68] @ 0x44 │ │ │ │ add.w r2, r4, #69 @ 0x45 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4269c0 │ │ │ │ + bl 426a10 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ add.w r2, r4, #67 @ 0x43 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4269c0 │ │ │ │ + bl 426a10 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #64] @ 0x40 │ │ │ │ add.w r2, r4, #65 @ 0x41 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4269c0 │ │ │ │ + bl 426a10 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #48] @ 0x30 │ │ │ │ add.w r2, r4, #56 @ 0x38 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb r3, [r4, #16] │ │ │ │ add.w r2, r4, #24 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ b.n 250896 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r3, [r2], #8 │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ strb.w r3, [r4, #84] @ 0x54 │ │ │ │ - bl 431ce0 │ │ │ │ + bl 431d30 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 250af8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 250bf8 │ │ │ │ ldr r3, [pc, #88] @ (250b54 ) │ │ │ │ mov.w r2, #620 @ 0x26c │ │ │ │ @@ -329503,59 +329495,59 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #84] @ (250b5c ) │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 250896 │ │ │ │ ... │ │ │ │ bkpt 0x00b8 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ movs r2, r4 │ │ │ │ bkpt 0x00a8 │ │ │ │ movs r3, r6 │ │ │ │ - ldmia r6!, {r3, r4, r5} │ │ │ │ + ldmia r6!, {r3, r7} │ │ │ │ movs r7, r4 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r4, r6, r7, pc} │ │ │ │ movs r3, r6 │ │ │ │ - cbz r6, 250b5e │ │ │ │ + cbz r6, 250b72 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r4, {r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r3, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r2!, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r3, {r3, r5, r7} │ │ │ │ + ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + cbz r0, 250b54 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r2!, {r1, r3, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r2, r4, r5, r6} │ │ │ │ + ldmia r0!, {r2, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - add r7, sp, #712 @ 0x2c8 │ │ │ │ + add sp, #8 │ │ │ │ movs r6, r5 │ │ │ │ movs r0, #8 │ │ │ │ blx 17e220 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #80] @ 0x50 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #3 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r2], #4 │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 42719c │ │ │ │ + bl 4271ec │ │ │ │ b.n 250896 │ │ │ │ movs r0, #8 │ │ │ │ blx 17e220 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #76] @ 0x4c │ │ │ │ b.n 250b6a │ │ │ │ movs r0, #8 │ │ │ │ @@ -329565,22 +329557,22 @@ │ │ │ │ b.n 250b6a │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #112] @ 0x70 │ │ │ │ add.w r2, r4, #120 @ 0x78 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 427068 │ │ │ │ + bl 4270b8 │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ strb.w r3, [r4, #96] @ 0x60 │ │ │ │ - bl 431ce0 │ │ │ │ + bl 431d30 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 250bc2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cbz r3, 250c02 │ │ │ │ ldr r3, [pc, #108] @ (250c30 ) │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r1, [pc, #108] @ (250c34 ) │ │ │ │ @@ -329588,23 +329580,23 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #100] @ (250c38 ) │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 250896 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #128] @ 0x80 │ │ │ │ add.w r2, r4, #132 @ 0x84 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 426b84 │ │ │ │ + bl 426bd4 │ │ │ │ b.n 250896 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ strd r2, r3, [r4, #88] @ 0x58 │ │ │ │ b.n 250896 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ strd r2, r3, [r4, #104] @ 0x68 │ │ │ │ b.n 250896 │ │ │ │ @@ -329617,23 +329609,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (250c40 ) │ │ │ │ mov.w r2, #720 @ 0x2d0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ blx 17e238 │ │ │ │ - ldmia r1!, {r5, r6, r7} │ │ │ │ + ldmia r2!, {r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r7!, {r1, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - add r6, sp, #928 @ 0x3a0 │ │ │ │ + add r7, sp, #224 @ 0xe0 │ │ │ │ movs r6, r5 │ │ │ │ - add r6, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #944 @ 0x3b0 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r7!, {r2, r4, r6} │ │ │ │ + stmia r7!, {r2, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00250c44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -329740,27 +329732,27 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, sp, #20 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #300] @ (250e80 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #292] @ (250e84 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r2, r6 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ bl 25234c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 250de8 │ │ │ │ movs r0, #8 │ │ │ │ @@ -329781,17 +329773,17 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 26e570 │ │ │ │ cbnz r0, 250db0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 250dfc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r0, 250db8 │ │ │ │ - bl 3f2b78 │ │ │ │ + bl 3f2bc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f2bb4 │ │ │ │ + bl 3f2c04 │ │ │ │ ldr r2, [pc, #200] @ (250e88 ) │ │ │ │ ldr r3, [pc, #180] @ (250e78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -329807,18 +329799,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 26e570 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 250dbe │ │ │ │ - bl 3f2b78 │ │ │ │ + bl 3f2bc8 │ │ │ │ b.n 250dbe │ │ │ │ mov r0, r7 │ │ │ │ - bl 3b5750 │ │ │ │ + bl 3b57a0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 250e5c │ │ │ │ movs r0, #8 │ │ │ │ blx 17e220 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ str r7, [r4, #4] │ │ │ │ @@ -329829,54 +329821,54 @@ │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [r4, #0] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 44b2d4 │ │ │ │ + bl 44b324 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 250db4 │ │ │ │ b.n 250db8 │ │ │ │ ldr r1, [pc, #48] @ (250e90 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 250db4 │ │ │ │ b.n 250db8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 250e90 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, r7 │ │ │ │ + adds r0, r0, #1 │ │ │ │ movs r1, r5 │ │ │ │ - b.n 250934 │ │ │ │ + b.n 2509d4 │ │ │ │ movs r7, r4 │ │ │ │ - add r4, sp, #656 @ 0x290 │ │ │ │ + add r4, sp, #976 @ 0x3d0 │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xb8d2 │ │ │ │ movs r3, r6 │ │ │ │ b.n 2508ea │ │ │ │ - vqshl.u64 d28, d12, #63 @ 0x3f │ │ │ │ + @ instruction: 0xffffc7ec │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00250e94 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -329885,15 +329877,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 250ed4 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 250f04 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -329902,47 +329894,47 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #76] @ (250f24 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 45233c │ │ │ │ + bl 45238c │ │ │ │ cmp r4, #22 │ │ │ │ bne.n 250eda │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r2, [pc, #32] @ (250f28 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 45233c │ │ │ │ + bl 45238c │ │ │ │ ldr r2, [pc, #24] @ (250f2c ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 45233c │ │ │ │ + b.w 45238c │ │ │ │ @ instruction: 0xb7e0 │ │ │ │ movs r3, r6 │ │ │ │ asrs r4, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r5} │ │ │ │ movs r1, r4 │ │ │ │ - strh r6, [r7, #52] @ 0x34 │ │ │ │ + strh r6, [r1, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00250f30 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -329951,35 +329943,35 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 250f6c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #48] @ (250fa0 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 45233c │ │ │ │ + bl 45238c │ │ │ │ cmp r4, #29 │ │ │ │ bne.n 250f72 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -330021,17 +330013,17 @@ │ │ │ │ movls r0, #0 │ │ │ │ sbc.w r0, r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (250ff4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + cmp r6, #216 @ 0xd8 │ │ │ │ movs r1, r4 │ │ │ │ ldr r3, [pc, #16] @ (25100c ) │ │ │ │ ldr r2, [pc, #20] @ (251010 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (251014 ) │ │ │ │ @@ -330039,15 +330031,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @ instruction: 0xb698 │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #110 @ 0x6e │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ movs r1, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #448] @ (2511ec ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -330055,19 +330047,19 @@ │ │ │ │ movs r0, #136 @ 0x88 │ │ │ │ add r7, pc │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r6, [r3, #8] │ │ │ │ blx 17e220 │ │ │ │ str r0, [r4, #8] │ │ │ │ - bl 2f8240 │ │ │ │ + bl 2f8290 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ negs r6, r6 │ │ │ │ strd r0, r1, [r3] │ │ │ │ - bl 2e716c │ │ │ │ + bl 2e71bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r0, r1, [r3, #16] │ │ │ │ ldr r3, [pc, #412] @ (2511f4 ) │ │ │ │ ldr r5, [r7, r3] │ │ │ │ add.w r3, r5, #112 @ 0x70 │ │ │ │ ldrexd r2, r3, [r3] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ @@ -330102,15 +330094,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r6, r0, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldrexd r0, r1, [r2] │ │ │ │ strd r0, r1, [r3, #88] @ 0x58 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ ldrd r0, r1, [r8, #344] @ 0x158 │ │ │ │ - bl 4635b8 │ │ │ │ + bl 463608 │ │ │ │ strd r0, r1, [r6, #96] @ 0x60 │ │ │ │ add.w r2, r5, #72 @ 0x48 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldrexd r0, r1, [r2] │ │ │ │ strd r0, r1, [r3, #104] @ 0x68 │ │ │ │ add.w r2, r5, #32 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -330123,15 +330115,15 @@ │ │ │ │ bl 25aab8 │ │ │ │ cbnz r0, 251160 │ │ │ │ bl 24c964 │ │ │ │ cbnz r0, 25114e │ │ │ │ ldr.w r3, [r8, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ beq.n 251132 │ │ │ │ - bl 2e6600 │ │ │ │ + bl 2e6650 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ adds r5, #8 │ │ │ │ strd r0, r1, [r3, #8] │ │ │ │ ldrexd r0, r1, [r5] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ bl 25a89c │ │ │ │ @@ -330202,15 +330194,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (251204 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ hlt 0x003a │ │ │ │ movs r2, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -330219,34 +330211,34 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (251258 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #48] @ (25125c ) │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #48] @ (251260 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [pc, #48] @ (251264 ) │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2ee6c4 │ │ │ │ + b.w 2ee714 │ │ │ │ nop │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ movs r6, r5 │ │ │ │ - movs r6, #50 @ 0x32 │ │ │ │ + movs r6, #130 @ 0x82 │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r6, [r2, #19] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ movs r3, r4 │ │ │ │ push {r2, r5, r6} │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ @@ -330256,21 +330248,21 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #44] @ (2512a4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cbz r5, 2512a0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 447c04 │ │ │ │ + bl 447c54 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r3, r0, [r4, #4] │ │ │ │ str r2, [r4, #0] │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 17e520 │ │ │ │ bl 180ec8 │ │ │ │ bgt.n 2511c8 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -330288,48 +330280,48 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 25132e │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cbnz r1, 2512e8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cbz r1, 25131c │ │ │ │ ldr r3, [pc, #112] @ (25135c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #112] @ (251360 ) │ │ │ │ ldr r1, [pc, #116] @ (251364 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #2409 @ 0x969 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 2e8688 │ │ │ │ + b.w 2e86d8 │ │ │ │ ldr r3, [pc, #56] @ (251368 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2512d4 │ │ │ │ ldr r3, [pc, #48] @ (25136c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -330337,32 +330329,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2512d4 │ │ │ │ ldr r0, [pc, #44] @ (251370 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2512d4 │ │ │ │ nop │ │ │ │ cbz r2, 2513ca │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #32 │ │ │ │ + add r0, sp, #352 @ 0x160 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r3!, {r2, r3, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -330378,15 +330370,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #236] @ (25148c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -330404,15 +330396,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #188] @ (251498 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2513ac │ │ │ │ bl 25a9bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2513c6 │ │ │ │ bl 25a950 │ │ │ │ cbnz r0, 251424 │ │ │ │ bl 25b404 │ │ │ │ @@ -330445,65 +330437,65 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (2514a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2513ac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 251400 │ │ │ │ ldr r3, [pc, #88] @ (2514ac ) │ │ │ │ mov.w r2, #258 @ 0x102 │ │ │ │ ldr r4, [pc, #84] @ (2514b0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2514b4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2513ac │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 2513f2 │ │ │ │ b.n 2513d0 │ │ │ │ bl 25a8e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2513f2 │ │ │ │ b.n 2513d0 │ │ │ │ bl 180ec8 │ │ │ │ - add r7, pc, #360 @ (adr r7, 2515f0 ) │ │ │ │ + add r7, pc, #680 @ (adr r7, 251730 ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r2!, {r5, r7} │ │ │ │ + stmia r2!, {r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #120 @ (adr r7, 25150c ) │ │ │ │ + add r7, pc, #440 @ (adr r7, 25164c ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r3!, {r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r2!, {r2, r5, r6} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ bge.n 251498 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #752 @ (adr r6, 251794 ) │ │ │ │ + add r7, pc, #48 @ (adr r7, 2514d4 ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r2!, {r1} │ │ │ │ + stmia r2!, {r1, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ - add r6, pc, #616 @ (adr r6, 251718 ) │ │ │ │ + add r6, pc, #936 @ (adr r6, 251858 ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r3!, {r2, r5, r6} │ │ │ │ + stmia r3!, {r2, r4, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r1!, {r5, r6, r7} │ │ │ │ + stmia r2!, {r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #112] @ (251538 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -330511,43 +330503,43 @@ │ │ │ │ movw r3, #265 @ 0x109 │ │ │ │ ldr r1, [pc, #108] @ (251540 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1056 @ 0x420 │ │ │ │ - bl 435868 │ │ │ │ + bl 4358b8 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ - bl 435868 │ │ │ │ + bl 4358b8 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 4360a4 │ │ │ │ + bl 4360f4 │ │ │ │ add.w r0, r4, #240 @ 0xf0 │ │ │ │ - bl 4360a4 │ │ │ │ + bl 4360f4 │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ - bl 437ec8 │ │ │ │ + bl 437f18 │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 4360a4 │ │ │ │ + bl 4360f4 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 4360a4 │ │ │ │ + bl 4360f4 │ │ │ │ add.w r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 4360a4 │ │ │ │ + bl 4360f4 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 4360a4 │ │ │ │ + bl 4360f4 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43b618 │ │ │ │ - add r6, pc, #152 @ (adr r6, 2515d4 ) │ │ │ │ + b.w 43b668 │ │ │ │ + add r6, pc, #472 @ (adr r6, 251714 ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r3!, {r2, r5} │ │ │ │ + stmia r3!, {r2, r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 251564 │ │ │ │ + bcs.n 251604 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2515e8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -330556,56 +330548,56 @@ │ │ │ │ ldr r1, [pc, #148] @ (2515f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #265 @ 0x109 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ str.w r5, [r0, #616] @ 0x268 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #49136 @ 0xbff0 │ │ │ │ strd r2, r3, [r0, #832] @ 0x340 │ │ │ │ strd r2, r3, [r0, #344] @ 0x158 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ - bl 437eb4 │ │ │ │ + bl 437f04 │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ add.w r0, r4, #376 @ 0x178 │ │ │ │ bl 25b864 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #240 @ 0xf0 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 43582c │ │ │ │ - add r5, pc, #624 @ (adr r5, 25185c ) │ │ │ │ + b.w 43587c │ │ │ │ + add r5, pc, #944 @ (adr r5, 25199c ) │ │ │ │ movs r6, r5 │ │ │ │ - stmia r2!, {r1, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - bne.n 251500 │ │ │ │ + bne.n 2515a0 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -330631,19 +330623,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ strb r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr.w r3, [r5, #840] @ 0x348 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr.w r3, [r5, #844] @ 0x34c │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ ldr.w r3, [r5, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ @@ -330686,24 +330678,24 @@ │ │ │ │ cbnz r0, 251728 │ │ │ │ add.w r5, r4, #136 @ 0x88 │ │ │ │ mov r0, r5 │ │ │ │ bl 250ff8 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ cbz r0, 251746 │ │ │ │ mov r1, r7 │ │ │ │ - bl 2fc540 │ │ │ │ + bl 2fc590 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fc540 │ │ │ │ + bl 2fc590 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 2fbb7c │ │ │ │ + bl 2fbbcc │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 250fe8 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -330718,46 +330710,46 @@ │ │ │ │ ldr r0, [pc, #36] @ (251758 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2516d8 │ │ │ │ ldr r0, [pc, #28] @ (25175c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2516d8 │ │ │ │ mvn.w r4, #4 │ │ │ │ b.n 25170e │ │ │ │ add r7, sp, #800 @ 0x320 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r5} │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #184] @ (251828 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [pc, #184] @ (25182c ) │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 2517c0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ strd r0, r1, [r6, #856] @ 0x358 │ │ │ │ bl 2404ec │ │ │ │ str.w r0, [r6, #912] @ 0x390 │ │ │ │ bl 24f1f0 │ │ │ │ mov r0, r7 │ │ │ │ bl 222894 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -330780,30 +330772,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 25177e │ │ │ │ ldr r1, [pc, #96] @ (251838 ) │ │ │ │ ldr r0, [pc, #100] @ (25183c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25177e │ │ │ │ ldr r3, [pc, #76] @ (251830 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 251806 │ │ │ │ ldr r3, [pc, #72] @ (251834 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2517ae │ │ │ │ ldr r1, [pc, #72] @ (251840 ) │ │ │ │ ldr r0, [pc, #76] @ (251844 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2517ae │ │ │ │ ldr r3, [pc, #64] @ (251848 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330812,63 +330804,63 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2517ae │ │ │ │ ldr r0, [pc, #48] @ (25184c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2517ae │ │ │ │ nop │ │ │ │ add r7, sp, #120 @ 0x78 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r2, r3, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r0!, {r4, r5, r6} │ │ │ │ + stmia r0!, {r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ lsrs r4, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r3, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ (2518e0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #912] @ 0x390 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ bl 22285c │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldrd r3, r2, [r4, #864] @ 0x360 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 25188e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr.w r3, [r4, #856] @ 0x358 │ │ │ │ ldr.w r2, [r4, #860] @ 0x35c │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [pc, #60] @ (2518e4 ) │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ str.w r0, [r4, #864] @ 0x360 │ │ │ │ str.w r1, [r4, #868] @ 0x364 │ │ │ │ @@ -330887,40 +330879,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25187c │ │ │ │ ldr r1, [pc, #28] @ (2518f0 ) │ │ │ │ ldr r0, [pc, #32] @ (2518f4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ add r6, sp, #184 @ 0xb8 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - it gt │ │ │ │ - movgt r3, r4 │ │ │ │ - itee vs │ │ │ │ - movvs r3, r4 │ │ │ │ - stmdbvc sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - movvc.w ip, #4096 @ 0x1000 │ │ │ │ + stmia r0!, {r3, r4} │ │ │ │ + movs r3, r4 │ │ │ │ + ittt lt │ │ │ │ + movlt r3, r4 │ │ │ │ + stmdblt sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + movlt.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #460] @ (251ae0 ) │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ bl 25b3bc │ │ │ │ mov r9, r0 │ │ │ │ mov r8, r1 │ │ │ │ - bl 2f8240 │ │ │ │ + bl 2f8290 │ │ │ │ ldr.w r5, [r4, #352] @ 0x160 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r7, pc │ │ │ │ subs r5, r0, r5 │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ sbc.w r6, r1, r0 │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ @@ -330928,56 +330920,56 @@ │ │ │ │ subs r3, r2, r1 │ │ │ │ ldr.w r2, [r4, #364] @ 0x16c │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sbc.w r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 463118 │ │ │ │ + bl 463168 │ │ │ │ vmov d8, r0, r1 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ - bl 463118 │ │ │ │ + bl 463168 │ │ │ │ vmov d6, r0, r1 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ vdiv.f64 d7, d8, d6 │ │ │ │ movs r3, #0 │ │ │ │ vmov.f64 d9, d6 │ │ │ │ vmov.f64 d10, d8 │ │ │ │ vmov.f64 d11, d7 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ beq.n 251a68 │ │ │ │ - bl 463118 │ │ │ │ + bl 463168 │ │ │ │ vmov d8, r0, r1 │ │ │ │ bl 25b350 │ │ │ │ - bl 463118 │ │ │ │ + bl 463168 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vmul.f64 d7, d7, d8 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 4635b8 │ │ │ │ + bl 463608 │ │ │ │ vmov.f64 d5, d9 │ │ │ │ vldr d6, [pc, #296] @ 251ad8 │ │ │ │ vmov.f64 d7, #32 @ 0x41000000 8.0 │ │ │ │ strd r0, r1, [r4, #368] @ 0x170 │ │ │ │ vmul.f64 d7, d10, d7 │ │ │ │ vdiv.f64 d9, d5, d6 │ │ │ │ vdiv.f64 d4, d7, d9 │ │ │ │ vdiv.f64 d5, d4, d6 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ vstr d7, [r4, #832] @ 0x340 │ │ │ │ - bl 2e6830 │ │ │ │ + bl 2e6880 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr.w r3, [r4, #340] @ 0x154 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ - bl 463118 │ │ │ │ + bl 463168 │ │ │ │ vmov d6, r0, r1 │ │ │ │ ldr r3, [pc, #248] @ (251ae4 ) │ │ │ │ vdiv.f64 d7, d6, d9 │ │ │ │ vstr d7, [r4, #344] @ 0x158 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ add.w r3, r1, #8 │ │ │ │ ldrexd r2, r3, [r3] │ │ │ │ @@ -330988,25 +330980,25 @@ │ │ │ │ movcs r0, #1 │ │ │ │ movcc r0, #0 │ │ │ │ orrs r2, r3 │ │ │ │ and.w r0, r0, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cbnz r0, 251a6e │ │ │ │ - bl 2f8358 │ │ │ │ + bl 2f83a8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2f8240 │ │ │ │ + bl 2f8290 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ - bl 2e6830 │ │ │ │ + bl 2e6880 │ │ │ │ ldr r3, [pc, #164] @ (251ae8 ) │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 251a8c │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ vpop {d8-d11} │ │ │ │ @@ -331016,19 +331008,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ vmov.f64 d8, d11 │ │ │ │ b.n 251990 │ │ │ │ ldrexd r0, r1, [r1] │ │ │ │ - bl 463118 │ │ │ │ + bl 463168 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vdiv.f64 d7, d7, d8 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 463550 │ │ │ │ + bl 4635a0 │ │ │ │ strd r0, r1, [r4, #872] @ 0x368 │ │ │ │ b.n 251a1a │ │ │ │ ldr r3, [pc, #92] @ (251aec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 251a4e │ │ │ │ @@ -331039,25 +331031,25 @@ │ │ │ │ bpl.n 251a4e │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ vmov r0, r1, d11 │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 4635b8 │ │ │ │ + bl 463608 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #48] @ (251af4 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 251a4e │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r0 │ │ │ │ lsls r7, r1 │ │ │ │ @@ -331067,15 +331059,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x003c │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r4, #0 │ │ │ │ @@ -331115,19 +331107,19 @@ │ │ │ │ ands.w r4, r4, #1 │ │ │ │ beq.n 251b6e │ │ │ │ ldr r2, [pc, #88] @ (251bb8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r4, #1 │ │ │ │ add r2, pc │ │ │ │ - bl 43b6d0 │ │ │ │ + bl 43b720 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #68] @ (251bbc ) │ │ │ │ ldr r3, [pc, #52] @ (251bb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -331149,15 +331141,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 251b48 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r3, r4, r5, r7, pc} │ │ │ │ + bkpt 0x0008 │ │ │ │ movs r3, r4 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00251bc0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -331179,22 +331171,22 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 251d16 │ │ │ │ ldr r5, [pc, #328] @ (251d3c ) │ │ │ │ ldr r6, [pc, #332] @ (251d40 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ ldr r2, [pc, #324] @ (251d44 ) │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r6, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #265 @ 0x109 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ str r0, [r4, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 251d02 │ │ │ │ mov.w r0, #744 @ 0x2e8 │ │ │ │ blx 17e220 │ │ │ │ mov r6, r0 │ │ │ │ @@ -331203,44 +331195,44 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ str.w r5, [r0, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ blx 1804a4 │ │ │ │ str.w r0, [r6, #316] @ 0x13c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #28 │ │ │ │ - bl 437eb4 │ │ │ │ + bl 437f04 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #448 @ 0x1c0 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #544 @ 0x220 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #176 @ 0xb0 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add.w r0, r0, #652 @ 0x28c │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add.w r0, r0, #680 @ 0x2a8 │ │ │ │ - bl 435ce8 │ │ │ │ + bl 435d38 │ │ │ │ ldr r0, [pc, #176] @ (251d48 ) │ │ │ │ ldr r6, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ blx 17fb38 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r0, [r6, #644] @ 0x284 │ │ │ │ movs r2, #1 │ │ │ │ @@ -331257,15 +331249,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 25b8f8 │ │ │ │ cbz r0, 251cd8 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #880 @ 0x370 │ │ │ │ add r0, sp, #12 │ │ │ │ bl 25ac6c │ │ │ │ - bl 2eb39c │ │ │ │ + bl 2eb3ec │ │ │ │ bl 24b178 │ │ │ │ ldr r2, [pc, #108] @ (251d50 ) │ │ │ │ ldr r3, [pc, #76] @ (251d30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -331296,34 +331288,34 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 251d94 │ │ │ │ movs r6, r7 │ │ │ │ add r2, sp, #728 @ 0x2d8 │ │ │ │ movs r3, r6 │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r6} │ │ │ │ movs r3, r4 │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ + ldr r7, [sp, #320] @ 0x140 │ │ │ │ movs r6, r5 │ │ │ │ - cbnz r2, 251dc4 │ │ │ │ + pop {r1, r6} │ │ │ │ movs r3, r4 │ │ │ │ bl 58dd4a │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #704 @ 0x2c0 │ │ │ │ movs r3, r6 │ │ │ │ - cbnz r6, 251d64 │ │ │ │ + cbnz r6, 251d78 │ │ │ │ movs r3, r4 │ │ │ │ - pop {r3, r5, r6} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [sp, #864] @ 0x360 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ movs r6, r5 │ │ │ │ - cbnz r2, 251d6c │ │ │ │ + cbnz r2, 251d80 │ │ │ │ movs r3, r4 │ │ │ │ - pop {r1, r2, r3, r4, r5} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00251d68 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -331339,30 +331331,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (251dc0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (251dc4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4489d0 │ │ │ │ + bl 448a20 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r1, #4] │ │ │ │ str r4, [r1, #0] │ │ │ │ str r7, [r1, #8] │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 447c00 │ │ │ │ + b.w 447c50 │ │ │ │ bl 180ec8 │ │ │ │ bne.n 251cdc │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 251e42 │ │ │ │ + pop {r1, r3, r6} │ │ │ │ movs r3, r4 │ │ │ │ bl fff21dc6 <__bss_end__@@Base+0xff8c06d6> │ │ │ │ │ │ │ │ 00251dc8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -331400,15 +331392,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #640] @ 0x280 │ │ │ │ cbz r0, 251e38 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b6fc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #640] @ 0x280 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 251e46 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx r3 │ │ │ │ movs r3, #0 │ │ │ │ @@ -331443,74 +331435,74 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r5, sp, #4 │ │ │ │ bl 2627b0 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ cbz r3, 251ec2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r5, sp, #4 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #4 │ │ │ │ rev r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2516b4 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #132] @ 0x84 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 251ed4 │ │ │ │ - bl 2fca60 │ │ │ │ + bl 2fcab0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr.w r0, [r4, #316] @ 0x13c │ │ │ │ cbz r0, 251ee6 │ │ │ │ movs r1, #1 │ │ │ │ blx 17e034 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #316] @ 0x13c │ │ │ │ ldr.w r0, [r4, #640] @ 0x280 │ │ │ │ cbz r0, 251ef6 │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b6fc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #640] @ 0x280 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 251f04 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx r3 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r4, #12] │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 437f90 │ │ │ │ + bl 437fe0 │ │ │ │ ldr.w r0, [r4, #644] @ 0x284 │ │ │ │ cbz r0, 251f1c │ │ │ │ blx 18017c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #644] @ 0x284 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cbz r0, 251f34 │ │ │ │ - bl 2fca60 │ │ │ │ + bl 2fcab0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bl 24be34 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #2 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ - bl 456b1c │ │ │ │ + bl 456b6c │ │ │ │ ldr r2, [pc, #80] @ (251f9c ) │ │ │ │ ldr r3, [pc, #72] @ (251f98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -331539,19 +331531,19 @@ │ │ │ │ movs r6, r7 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #280 @ (adr r7, 2520b8 ) │ │ │ │ movs r3, r6 │ │ │ │ - ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r3, [sp, #800] @ 0x320 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb6c2 │ │ │ │ + @ instruction: 0xb712 │ │ │ │ movs r3, r4 │ │ │ │ - bx fp │ │ │ │ + @ instruction: 0x47aa │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00251fac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ @@ -331632,19 +331624,19 @@ │ │ │ │ nop │ │ │ │ add r6, pc, #840 @ (adr r6, 2523c4 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #384 @ (adr r6, 252204 ) │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [sp, #568] @ 0x238 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ movs r6, r5 │ │ │ │ - push {r3, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb628 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r0, 25209e │ │ │ │ + cbnz r0, 2520b2 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00252090 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -331665,15 +331657,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #652 @ 0x28c │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2e6410 │ │ │ │ + bl 2e6460 │ │ │ │ cbz r0, 2520f4 │ │ │ │ add.w r0, r7, #652 @ 0x28c │ │ │ │ bl 250fe8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -331724,30 +331716,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25210a │ │ │ │ ldr r0, [pc, #40] @ (252198 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r2, [r7, #648] @ 0x288 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25210a │ │ │ │ nop │ │ │ │ add r5, pc, #880 @ (adr r5, 2524f4 ) │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #6 │ │ │ │ + adds r4, r7, #7 │ │ │ │ movs r1, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb846 │ │ │ │ + @ instruction: 0xb896 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025219c : │ │ │ │ ldr r3, [pc, #8] @ (2521a8 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, #8] │ │ │ │ movs r3, #0 │ │ │ │ @@ -331793,36 +331785,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #56] @ (252248 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (25224c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r0, #15 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ ldmia r5!, {r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb7dc │ │ │ │ + @ instruction: 0xb82c │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb812 │ │ │ │ + @ instruction: 0xb862 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00252250 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -331842,24 +331834,24 @@ │ │ │ │ cbz r5, 2522de │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 1807b8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ cbz r4, 2522a6 │ │ │ │ - bl 424dd4 │ │ │ │ + bl 424e24 │ │ │ │ ldr r3, [pc, #100] @ (2522f4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 40c738 │ │ │ │ + bl 40c788 │ │ │ │ mov r0, r4 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #4] │ │ │ │ ldr r2, [pc, #76] @ (2522f8 ) │ │ │ │ ldr.w r3, [r5, #640] @ 0x280 │ │ │ │ str r3, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #56] @ (2522ec ) │ │ │ │ @@ -331939,15 +331931,15 @@ │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 17e220 │ │ │ │ ldr r1, [pc, #428] @ (252520 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 252406 │ │ │ │ movs r3, #1 │ │ │ │ movs r0, #8 │ │ │ │ str r3, [r4, #0] │ │ │ │ blx 17e220 │ │ │ │ str r0, [r4, #8] │ │ │ │ @@ -332000,36 +331992,36 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #292] @ (25252c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cbz r0, 25242a │ │ │ │ mov r2, r7 │ │ │ │ adds r1, r6, #5 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 44c9e4 │ │ │ │ + bl 44ca34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2524ee │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #0] │ │ │ │ b.n 2523e6 │ │ │ │ ldr r1, [pc, #260] @ (252530 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cbz r0, 252472 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #0] │ │ │ │ - bl 44cdb4 │ │ │ │ + bl 44ce04 │ │ │ │ mov lr, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2524ca │ │ │ │ mov r6, r0 │ │ │ │ add.w ip, r4, #12 │ │ │ │ ldr.w r3, [r6], #4 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -332042,116 +332034,116 @@ │ │ │ │ mov r0, lr │ │ │ │ blx 17e524 │ │ │ │ b.n 2523e6 │ │ │ │ ldr r1, [pc, #192] @ (252534 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 252438 │ │ │ │ ldr r1, [pc, #180] @ (252538 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 252438 │ │ │ │ ldr r1, [pc, #168] @ (25253c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 252438 │ │ │ │ ldr r1, [pc, #156] @ (252540 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cbz r0, 2524fc │ │ │ │ movs r3, #3 │ │ │ │ adds r0, r6, #5 │ │ │ │ str r3, [r4, #0] │ │ │ │ blx 1805c4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r0, [r4, #8] │ │ │ │ bl 24e9c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2523e6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f2b3c │ │ │ │ + bl 3f2b8c │ │ │ │ cbz r5, 2524d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f2b78 │ │ │ │ + bl 3f2bc8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 40b454 │ │ │ │ + bl 40b4a4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2524ca │ │ │ │ b.n 2524d0 │ │ │ │ ldr r3, [pc, #68] @ (252544 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #68] @ (252548 ) │ │ │ │ ldr r1, [pc, #72] @ (25254c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #711 @ 0x2c7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2524ca │ │ │ │ b.n 2524d0 │ │ │ │ - @ instruction: 0xb6e8 │ │ │ │ + @ instruction: 0xb738 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb6c6 │ │ │ │ + @ instruction: 0xb716 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb6ac │ │ │ │ + @ instruction: 0xb6fc │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb668 │ │ │ │ + @ instruction: 0xb6b8 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r4, 252556 │ │ │ │ + cbnz r4, 25256a │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r0, [r0, #38] @ 0x26 │ │ │ │ + ldrh r0, [r2, #40] @ 0x28 │ │ │ │ movs r1, r4 │ │ │ │ - push {r2, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb644 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r6, #34] @ 0x22 │ │ │ │ + ldrh r0, [r0, #38] @ 0x26 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r4, #34] @ 0x22 │ │ │ │ + ldrh r4, [r6, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ - str r5, [sp, #976] @ 0x3d0 │ │ │ │ + str r6, [sp, #272] @ 0x110 │ │ │ │ movs r6, r5 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r1, r2, r3, r6, r7, lr} │ │ │ │ movs r3, r4 │ │ │ │ - cbz r6, 25255c │ │ │ │ + cbz r6, 252570 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00252550 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #16] @ (252570 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 448cc4 │ │ │ │ + bl 448d14 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 449068 │ │ │ │ + b.w 4490b8 │ │ │ │ asrs r7, r5, #9 │ │ │ │ ... │ │ │ │ │ │ │ │ 00252574 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -332332,15 +332324,15 @@ │ │ │ │ cmp r3, #8 │ │ │ │ beq.n 252776 │ │ │ │ ldr r1, [pc, #184] @ (2527f4 ) │ │ │ │ ldr r0, [pc, #184] @ (2527f8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [pc, #176] @ (2527fc ) │ │ │ │ ldr r3, [pc, #156] @ (2527ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #524] @ 0x20c │ │ │ │ eors r2, r3 │ │ │ │ @@ -332367,21 +332359,21 @@ │ │ │ │ movw r2, #1193 @ 0x4a9 │ │ │ │ add.w r0, r5, #136 @ 0x88 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r5, #132] @ 0x84 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2e64b4 │ │ │ │ + bl 2e6504 │ │ │ │ movw r2, #1195 @ 0x4ab │ │ │ │ mov r9, r0 │ │ │ │ mov sl, r1 │ │ │ │ add.w r0, r5, #136 @ 0x88 │ │ │ │ mov r1, r6 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r3, [pc, #80] @ (252808 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25274a │ │ │ │ ldr r3, [pc, #72] @ (25280c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -332394,40 +332386,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25274a │ │ │ │ ldr r0, [pc, #60] @ (252814 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25274a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [sp, #632] @ 0x278 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #568] @ 0x238 │ │ │ │ movs r3, r6 │ │ │ │ - str r3, [sp, #744] @ 0x2e8 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ movs r6, r5 │ │ │ │ - cbz r4, 252854 │ │ │ │ + cbz r4, 252868 │ │ │ │ movs r3, r4 │ │ │ │ ldr r7, [sp, #280] @ 0x118 │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #704 @ 0x2c0 │ │ │ │ + add r7, sp, #0 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r0, r7 │ │ │ │ + cbz r0, 25286a │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00252818 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -332517,24 +332509,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 252922 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #640] @ 0x280 │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r3, 25291e │ │ │ │ - bl 424dd4 │ │ │ │ + bl 424e24 │ │ │ │ ldr r3, [pc, #392] @ (252a90 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 40c7fc │ │ │ │ + bl 40c84c │ │ │ │ mov r0, r7 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str.w r3, [r6, #172] @ 0xac │ │ │ │ ldr.w r3, [r4, #320] @ 0x140 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #10 │ │ │ │ bhi.n 25294c │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -332566,15 +332558,15 @@ │ │ │ │ bl 261878 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 252a6e │ │ │ │ movs r0, #8 │ │ │ │ blx 1807b8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ blx 1805c4 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ strd r3, r0, [r4] │ │ │ │ str r4, [r6, #104] @ 0x68 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 252976 │ │ │ │ @@ -332597,15 +332589,15 @@ │ │ │ │ strb r3, [r6, #0] │ │ │ │ add.w r4, r7, #1056 @ 0x420 │ │ │ │ str.w r8, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 250ff8 │ │ │ │ ldr.w r0, [r7, #1052] @ 0x41c │ │ │ │ cbz r0, 2529dc │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ bl 250fe8 │ │ │ │ ldr r2, [pc, #180] @ (252a98 ) │ │ │ │ ldr r3, [pc, #156] @ (252a84 ) │ │ │ │ add r2, pc │ │ │ │ @@ -332626,15 +332618,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2515f4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 251018 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2eb3ec │ │ │ │ + bl 2eb43c │ │ │ │ b.n 2529be │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r6, #0] │ │ │ │ bl 25d65c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr.w r2, [r4, #320] @ 0x140 │ │ │ │ @@ -332646,15 +332638,15 @@ │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbz r4, 252a76 │ │ │ │ add.w r5, r4, #1056 @ 0x420 │ │ │ │ mov r0, r5 │ │ │ │ bl 250ff8 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ cbz r0, 252a5c │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ bl 250fe8 │ │ │ │ b.n 25294c │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ @@ -332716,15 +332708,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (252b54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1461 @ 0x5b5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332735,37 +332727,37 @@ │ │ │ │ ldr r1, [pc, #68] @ (252b60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 180ec8 │ │ │ │ stmia r4!, {r1, r2, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ + str r0, [sp, #368] @ 0x170 │ │ │ │ movs r6, r5 │ │ │ │ - add sp, #408 @ 0x198 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #312 @ 0x138 │ │ │ │ + add r3, sp, #632 @ 0x278 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, sp, #936 @ 0x3a8 │ │ │ │ + add sp, #232 @ 0xe8 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #120 @ 0x78 │ │ │ │ + add r3, sp, #440 @ 0x1b8 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00252b64 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -332793,44 +332785,44 @@ │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #116] @ (252c20 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r3, r0] │ │ │ │ strd r2, r3, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (252c24 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbnz r0, 252be0 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 25a8c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 252b9a │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 3f7034 │ │ │ │ + b.w 3f7084 │ │ │ │ ldr r0, [pc, #68] @ (252c28 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 252bca │ │ │ │ ldr r0, [pc, #64] @ (252c2c ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 252bca │ │ │ │ ldr r0, [pc, #56] @ (252c30 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 252bca │ │ │ │ ldr r3, [pc, #48] @ (252c34 ) │ │ │ │ movw r2, #1477 @ 0x5c5 │ │ │ │ ldr r1, [pc, #44] @ (252c38 ) │ │ │ │ ldr r0, [pc, #48] @ (252c3c ) │ │ │ │ add r3, pc │ │ │ │ @@ -332845,21 +332837,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #752 @ 0x2f0 │ │ │ │ + add sp, #48 @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r5, #54] @ 0x36 │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ movs r6, r5 │ │ │ │ - add r2, sp, #216 @ 0xd8 │ │ │ │ + add r2, sp, #536 @ 0x218 │ │ │ │ movs r3, r4 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + add r7, sp, #816 @ 0x330 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #268] @ (252d5c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -332911,15 +332903,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 252cea │ │ │ │ ldr r1, [pc, #164] @ (252d70 ) │ │ │ │ ldr r0, [pc, #168] @ (252d74 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 252cea │ │ │ │ ldr r3, [pc, #160] @ (252d78 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 252d00 │ │ │ │ movs r0, #4 │ │ │ │ bl 2403ec │ │ │ │ @@ -332951,15 +332943,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 252c60 │ │ │ │ ldr r1, [pc, #80] @ (252d7c ) │ │ │ │ ldr r0, [pc, #80] @ (252d80 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 252c60 │ │ │ │ ldr r3, [pc, #44] @ (252d68 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 252c74 │ │ │ │ ldr r3, [pc, #40] @ (252d6c ) │ │ │ │ @@ -332967,40 +332959,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 252c74 │ │ │ │ ldr r1, [pc, #52] @ (252d84 ) │ │ │ │ ldr r0, [pc, #56] @ (252d88 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 252c74 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #248] @ 0xf8 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #240 @ 0xf0 │ │ │ │ + add r7, sp, #560 @ 0x230 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #488 @ 0x1e8 │ │ │ │ + add r3, sp, #808 @ 0x328 │ │ │ │ movs r3, r4 │ │ │ │ movs r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #664 @ 0x298 │ │ │ │ + add r6, sp, #984 @ 0x3d8 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ + add r3, sp, #416 @ 0x1a0 │ │ │ │ movs r3, r4 │ │ │ │ - add r6, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #944 @ 0x3b0 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #984 @ 0x3d8 │ │ │ │ + add r3, sp, #280 @ 0x118 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #136] @ (252e24 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333019,28 +333011,28 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 252e06 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2fc86c │ │ │ │ + bl 2fc8bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2fb69c │ │ │ │ + bl 2fb6ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ movs r2, #8 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r3, #320 @ 0x140 │ │ │ │ str.w ip, [r3, #132] @ 0x84 │ │ │ │ bl 252b64 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r0, r3, #352 @ 0x160 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -333054,49 +333046,49 @@ │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ bl 180ef8 │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r5, #38] @ 0x26 │ │ │ │ + ldrh r0, [r7, #40] @ 0x28 │ │ │ │ movs r6, r5 │ │ │ │ - add r0, sp, #200 @ 0xc8 │ │ │ │ + add r0, sp, #520 @ 0x208 │ │ │ │ movs r3, r4 │ │ │ │ - add r6, sp, #48 @ 0x30 │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00252e34 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ (252e88 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 252e82 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbnz r1, 252e7e │ │ │ │ str r0, [r3, #0] │ │ │ │ - bl 2fc86c │ │ │ │ + bl 2fc8bc │ │ │ │ bl 252d8c │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 252e6e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #28] @ (252e8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 448cc4 │ │ │ │ + bl 448d14 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 449068 │ │ │ │ + b.w 4490b8 │ │ │ │ bl 180f28 │ │ │ │ bl 180ef8 │ │ │ │ nop │ │ │ │ stmia r0!, {r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ ... │ │ │ │ @@ -333133,15 +333125,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 258bf0 │ │ │ │ cbnz r0, 252efa │ │ │ │ ldr.w r3, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 253072 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb750 │ │ │ │ + bl 2fb7a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 25f22c │ │ │ │ ldr r2, [pc, #436] @ (2530b0 ) │ │ │ │ ldr r3, [pc, #428] @ (2530ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -333159,15 +333151,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 258d84 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 252ed0 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302ff4 │ │ │ │ + bl 303044 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 252fbc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 252f66 │ │ │ │ bl 25a950 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 253022 │ │ │ │ @@ -333179,32 +333171,32 @@ │ │ │ │ ldr r1, [pc, #364] @ (2530bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1071 @ 0x42f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 252efa │ │ │ │ mov r0, r6 │ │ │ │ bl 258bf0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 252efa │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb750 │ │ │ │ + bl 2fb7a0 │ │ │ │ ldr r3, [pc, #328] @ (2530c0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25306e │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 253052 │ │ │ │ str r0, [r3, #0] │ │ │ │ - bl 2fc86c │ │ │ │ + bl 2fc8bc │ │ │ │ ldr r3, [pc, #308] @ (2530c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25306e │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -333214,16 +333206,16 @@ │ │ │ │ bne.n 253044 │ │ │ │ bl 252d8c │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 252efa │ │ │ │ ldr r0, [pc, #280] @ (2530c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 448cc4 │ │ │ │ - bl 449068 │ │ │ │ + bl 448d14 │ │ │ │ + bl 4490b8 │ │ │ │ b.n 252efa │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b568 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -333250,15 +333242,15 @@ │ │ │ │ ldr r1, [pc, #208] @ (2530d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1059 @ 0x423 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 252efa │ │ │ │ bl 25a950 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25308a │ │ │ │ mov r0, r6 │ │ │ │ bl 258bf0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -333266,15 +333258,15 @@ │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r5 │ │ │ │ bl 258dd0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 252f8c │ │ │ │ mov r0, r6 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 252efa │ │ │ │ bl 258d84 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 252fa4 │ │ │ │ b.n 252efa │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180f28 │ │ │ │ @@ -333311,49 +333303,49 @@ │ │ │ │ movs r6, r7 │ │ │ │ str r7, [sp, #936] @ 0x3a8 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #600] @ 0x258 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r5, #28] │ │ │ │ + ldrh r0, [r7, #30] │ │ │ │ movs r6, r5 │ │ │ │ - add r5, sp, #88 @ 0x58 │ │ │ │ + add r5, sp, #408 @ 0x198 │ │ │ │ movs r3, r4 │ │ │ │ - add r6, pc, #936 @ (adr r6, 253468 ) │ │ │ │ + add r7, pc, #232 @ (adr r7, 2531a8 ) │ │ │ │ movs r3, r4 │ │ │ │ nop {9} │ │ │ │ movs r6, r7 │ │ │ │ itte vc │ │ │ │ movvc r6, r7 │ │ │ │ lsrvc r1, r4, #32 │ │ │ │ movvs r0, r0 │ │ │ │ - ldrh r6, [r6, #22] │ │ │ │ + ldrh r6, [r0, #26] │ │ │ │ movs r6, r5 │ │ │ │ - add r4, sp, #288 @ 0x120 │ │ │ │ + add r4, sp, #608 @ 0x260 │ │ │ │ movs r3, r4 │ │ │ │ - add r6, pc, #216 @ (adr r6, 2531b0 ) │ │ │ │ + add r6, pc, #536 @ (adr r6, 2532f0 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r3, #20] │ │ │ │ + ldrh r0, [r5, #22] │ │ │ │ movs r6, r5 │ │ │ │ - add r5, pc, #904 @ (adr r5, 253468 ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 2531a8 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r4, sp, #176 @ 0xb0 │ │ │ │ + add r4, sp, #496 @ 0x1f0 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r7, #18] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ movs r6, r5 │ │ │ │ - add r5, pc, #792 @ (adr r5, 253404 ) │ │ │ │ + add r6, pc, #88 @ (adr r6, 253144 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r4, sp, #176 @ 0xb0 │ │ │ │ + add r4, sp, #496 @ 0x1f0 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r4, #18] │ │ │ │ + ldrh r4, [r6, #20] │ │ │ │ movs r6, r5 │ │ │ │ - add r5, pc, #696 @ (adr r5, 2533b0 ) │ │ │ │ + add r5, pc, #1016 @ (adr r5, 2534f0 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #624 @ 0x270 │ │ │ │ + add r3, sp, #944 @ 0x3b0 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (2532fc ) │ │ │ │ @@ -333415,26 +333407,26 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 25329e │ │ │ │ mov r0, r8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3f2b78 │ │ │ │ + b.w 3f2bc8 │ │ │ │ ldr r3, [pc, #364] @ (253310 ) │ │ │ │ mov.w r2, #756 @ 0x2f4 │ │ │ │ ldr r4, [pc, #360] @ (253314 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #360] @ (253318 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #348] @ (25331c ) │ │ │ │ ldr r3, [pc, #320] @ (253304 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -333448,27 +333440,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #308] @ (253320 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #300] @ (253324 ) │ │ │ │ ldr r2, [pc, #300] @ (253328 ) │ │ │ │ ldr r1, [pc, #304] @ (25332c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #496 @ 0x1f0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #735 @ 0x2df │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 253180 │ │ │ │ b.n 2531be │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 251374 │ │ │ │ @@ -333498,15 +333490,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (253338 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #763 @ 0x2fb │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2531be │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r3, #8 │ │ │ │ bl 24ec4c │ │ │ │ bl 24c12c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2531be │ │ │ │ @@ -333548,56 +333540,56 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #805 @ 0x325 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25327e │ │ │ │ bl 180ef8 │ │ │ │ pop {r2, r4, r5, r6, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ str r5, [sp, #480] @ 0x1e0 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #432] @ 0x1b0 │ │ │ │ movs r3, r6 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r2, [r1, #10] │ │ │ │ + ldrh r2, [r3, #12] │ │ │ │ movs r6, r5 │ │ │ │ - add r3, sp, #112 @ 0x70 │ │ │ │ + add r3, sp, #432 @ 0x1b0 │ │ │ │ movs r3, r4 │ │ │ │ - add r4, pc, #568 @ (adr r4, 253554 ) │ │ │ │ + add r4, pc, #888 @ (adr r4, 253694 ) │ │ │ │ movs r3, r4 │ │ │ │ str r4, [sp, #840] @ 0x348 │ │ │ │ movs r3, r6 │ │ │ │ movs r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #6] │ │ │ │ + ldrh r4, [r1, #10] │ │ │ │ movs r6, r5 │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ + add r3, sp, #520 @ 0x208 │ │ │ │ movs r3, r4 │ │ │ │ - add r4, pc, #232 @ (adr r4, 253418 ) │ │ │ │ + add r4, pc, #552 @ (adr r4, 253558 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r3, #4] │ │ │ │ + ldrh r2, [r5, #6] │ │ │ │ movs r6, r5 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r2, sp, #928 @ 0x3a0 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #880 @ (adr r3, 2536ac ) │ │ │ │ + add r4, pc, #176 @ (adr r4, 2533ec ) │ │ │ │ movs r3, r4 │ │ │ │ str r4, [sp, #32] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r3, #0] │ │ │ │ + ldrh r0, [r5, #2] │ │ │ │ movs r6, r5 │ │ │ │ - add r7, pc, #648 @ (adr r7, 2535d0 ) │ │ │ │ + add r7, pc, #968 @ (adr r7, 253710 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #360 @ (adr r3, 2534b4 ) │ │ │ │ + add r3, pc, #680 @ (adr r3, 2535f4 ) │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -333631,24 +333623,24 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 2534d6 │ │ │ │ bl 25a974 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 253476 │ │ │ │ add.w r7, r5, #1016 @ 0x3f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 437f90 │ │ │ │ + bl 437fe0 │ │ │ │ add.w r3, r5, #616 @ 0x268 │ │ │ │ mov r0, r3 │ │ │ │ movs r2, #12 │ │ │ │ ldr.w r1, [r5, #616] @ 0x268 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 252b64 │ │ │ │ bl 222040 │ │ │ │ mov r0, r7 │ │ │ │ - bl 437fec │ │ │ │ + bl 43803c │ │ │ │ ldr r0, [pc, #304] @ (253504 ) │ │ │ │ movw r1, #2933 @ 0xb75 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #13 │ │ │ │ movs r1, #12 │ │ │ │ @@ -333659,32 +333651,32 @@ │ │ │ │ bl 25a854 │ │ │ │ cbnz r0, 2533fc │ │ │ │ bl 24b2c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 253496 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f81d4 │ │ │ │ + bl 2f8224 │ │ │ │ movs r0, #3 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2e6590 │ │ │ │ + bl 2e65e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25348e │ │ │ │ ldr r3, [pc, #240] @ (253508 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2534b4 │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ bl 261784 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #220] @ (25350c ) │ │ │ │ ldr r3, [pc, #200] @ (2534fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -333704,53 +333696,53 @@ │ │ │ │ ldr r1, [pc, #184] @ (253518 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2950 @ 0xb86 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r4, #0 │ │ │ │ b.n 253426 │ │ │ │ ldr.w r1, [r5, #616] @ 0x268 │ │ │ │ movs r2, #13 │ │ │ │ add.w r0, r5, #616 @ 0x268 │ │ │ │ bl 252b64 │ │ │ │ bl 25a854 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2533fc │ │ │ │ b.n 2533f4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 253414 │ │ │ │ ldr r3, [pc, #132] @ (25351c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #132] @ (253520 ) │ │ │ │ ldr r1, [pc, #132] @ (253524 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2961 @ 0xb91 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 253472 │ │ │ │ ldr r3, [pc, #112] @ (253528 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25341e │ │ │ │ ldr r3, [pc, #108] @ (25352c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25341e │ │ │ │ ldr r0, [pc, #100] @ (253530 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25341e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (253534 ) │ │ │ │ mov.w r2, #2912 @ 0xb60 │ │ │ │ ldr r1, [pc, #88] @ (253538 ) │ │ │ │ ldr r0, [pc, #92] @ (25353c ) │ │ │ │ add r3, pc │ │ │ │ @@ -333765,70 +333757,70 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r6, 253560 │ │ │ │ movs r6, r7 │ │ │ │ - add r2, pc, #440 @ (adr r2, 2536c0 ) │ │ │ │ + add r2, pc, #760 @ (adr r2, 253800 ) │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #392] @ 0x188 │ │ │ │ movs r3, r6 │ │ │ │ - strh r2, [r3, #52] @ 0x34 │ │ │ │ + strh r2, [r5, #54] @ 0x36 │ │ │ │ movs r6, r5 │ │ │ │ - add r0, sp, #992 @ 0x3e0 │ │ │ │ + add r1, sp, #288 @ 0x120 │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #880 @ (adr r1, 25388c ) │ │ │ │ + add r2, pc, #176 @ (adr r2, 2535cc ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r3, #50] @ 0x32 │ │ │ │ + strh r2, [r5, #52] @ 0x34 │ │ │ │ movs r6, r5 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ + add r1, sp, #240 @ 0xf0 │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #624 @ (adr r1, 253798 ) │ │ │ │ + add r1, pc, #944 @ (adr r1, 2538d8 ) │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #952 @ 0x3b8 │ │ │ │ + add r1, sp, #248 @ 0xf8 │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r3, #48] @ 0x30 │ │ │ │ + strh r0, [r5, #50] @ 0x32 │ │ │ │ movs r6, r5 │ │ │ │ - add r1, pc, #392 @ (adr r1, 2536c4 ) │ │ │ │ + add r1, pc, #712 @ (adr r1, 253804 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r0, sp, #560 @ 0x230 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #284] @ (253670 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ - bl 2f8240 │ │ │ │ + bl 2f8290 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r8, r1 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #248] @ (253674 ) │ │ │ │ mov r6, r1 │ │ │ │ movw r1, #3329 @ 0xd01 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldrd r3, r2, [r4, #864] @ 0x360 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 253610 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ ldr.w r2, [r4, #904] @ 0x388 │ │ │ │ subs r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #844] @ 0x34c │ │ │ │ @@ -333839,22 +333831,22 @@ │ │ │ │ str.w r3, [r4, #852] @ 0x354 │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ orrs.w r2, r5, r3 │ │ │ │ beq.n 2535f8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 463118 │ │ │ │ + bl 463168 │ │ │ │ vmov.f64 d6, #32 @ 0x41000000 8.0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ vmul.f64 d7, d7, d6 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 463128 │ │ │ │ + bl 463178 │ │ │ │ vldr d7, [sp] │ │ │ │ vmov d4, r0, r1 │ │ │ │ vldr d6, [pc, #124] @ 253668 │ │ │ │ vdiv.f64 d5, d7, d4 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ vstr d7, [r4, #832] @ 0x340 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ @@ -333863,15 +333855,15 @@ │ │ │ │ bl 252b64 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 222040 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr.w r3, [r4, #856] @ 0x358 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr.w r3, [r4, #860] @ 0x35c │ │ │ │ str.w r0, [r4, #864] @ 0x360 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ ldr r3, [pc, #68] @ (253678 ) │ │ │ │ str.w r1, [r4, #868] @ 0x364 │ │ │ │ @@ -333889,34 +333881,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 253594 │ │ │ │ ldr r1, [pc, #40] @ (253684 ) │ │ │ │ ldr r0, [pc, #44] @ (253688 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 253594 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r0 │ │ │ │ lsls r7, r1 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ movs r3, r6 │ │ │ │ - add r0, pc, #784 @ (adr r0, 253988 ) │ │ │ │ + add r1, pc, #80 @ (adr r1, 2536c8 ) │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #272 @ (adr r2, 253798 ) │ │ │ │ + add r2, pc, #592 @ (adr r2, 2538d8 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #936 @ (adr r1, 253a34 ) │ │ │ │ + add r2, pc, #232 @ (adr r2, 253774 ) │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (253740 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -333930,15 +333922,15 @@ │ │ │ │ add.w r7, r5, #616 @ 0x268 │ │ │ │ bl 252b64 │ │ │ │ ldr.w r3, [r5, #616] @ 0x268 │ │ │ │ cmp r3, #14 │ │ │ │ bne.n 253706 │ │ │ │ add.w r4, r5, #920 @ 0x398 │ │ │ │ b.n 2536d2 │ │ │ │ - bl 436194 │ │ │ │ + bl 4361e4 │ │ │ │ ldr.w r3, [r5, #616] @ 0x268 │ │ │ │ cmp r3, #14 │ │ │ │ bne.n 253706 │ │ │ │ bl 2619c8 │ │ │ │ movs r1, #250 @ 0xfa │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -333956,15 +333948,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ movs r1, #1 │ │ │ │ b.w 252b64 │ │ │ │ movs r4, #120 @ 0x78 │ │ │ │ add.w r5, r5, #920 @ 0x398 │ │ │ │ b.n 253716 │ │ │ │ - bl 436194 │ │ │ │ + bl 4361e4 │ │ │ │ subs r4, #1 │ │ │ │ beq.n 253724 │ │ │ │ bl 2619c8 │ │ │ │ movs r1, #250 @ 0xfa │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -333975,47 +333967,47 @@ │ │ │ │ ldr r3, [pc, #20] @ (253744 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2536e8 │ │ │ │ ldr r0, [pc, #16] @ (253748 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 2536e8 │ │ │ │ ldrh r6, [r6, #62] @ 0x3e │ │ │ │ movs r3, r6 │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #640 @ (adr r6, 2539cc ) │ │ │ │ + add r6, pc, #960 @ (adr r6, 253b0c ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025374c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1056 @ 0x420 │ │ │ │ ldr r5, [pc, #92] @ (2537c0 ) │ │ │ │ bl 250ff8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r3, [pc, #84] @ (2537c4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2537a0 │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ cbz r3, 25378a │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 250fe8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43b008 │ │ │ │ + bl 43b058 │ │ │ │ str.w r0, [r4, #1052] @ 0x41c │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 250fe8 │ │ │ │ ldr r3, [pc, #36] @ (2537c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -334025,25 +334017,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 253778 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (2537d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 253778 │ │ │ │ ldrh r4, [r4, #56] @ 0x38 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #336 @ (adr r6, 253924 ) │ │ │ │ + add r6, pc, #656 @ (adr r6, 253a64 ) │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ (2539d0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -334073,15 +334065,15 @@ │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ bl 25f170 │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ bl 252b64 │ │ │ │ - bl 44a060 │ │ │ │ + bl 44a0b0 │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 263df0 │ │ │ │ ldr r3, [pc, #408] @ (2539e0 ) │ │ │ │ str.w r5, [r4, #324] @ 0x144 │ │ │ │ mov r7, r0 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ @@ -334108,34 +334100,34 @@ │ │ │ │ add.w r3, r3, #620 @ 0x26c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, sp, #16 │ │ │ │ movw r2, #911 @ 0x38f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r9 │ │ │ │ bl 252b64 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ bl 25374c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ bl 251e50 │ │ │ │ ldrb.w r3, [r4, #740] @ 0x2e4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25398a │ │ │ │ ldr r3, [pc, #308] @ (2539f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2539ca │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r2, [pc, #296] @ (2539f4 ) │ │ │ │ ldr r3, [pc, #268] @ (2539d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -334173,15 +334165,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 253864 │ │ │ │ ldr r0, [pc, #224] @ (253a08 ) │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 253864 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2538b8 │ │ │ │ ldr r3, [pc, #204] @ (253a0c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -334191,15 +334183,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (253a04 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2538b8 │ │ │ │ ldr r0, [pc, #188] @ (253a10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2538b8 │ │ │ │ bl 2673e8 │ │ │ │ b.n 253906 │ │ │ │ ldr r3, [pc, #176] @ (253a14 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -334209,21 +334201,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 253858 │ │ │ │ ldr r1, [pc, #156] @ (253a18 ) │ │ │ │ ldr r0, [pc, #160] @ (253a1c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 253858 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add.w r0, r8, #1056 @ 0x420 │ │ │ │ bl 250ff8 │ │ │ │ ldr.w r0, [r8, #1052] @ 0x41c │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r8, #1056 @ 0x420 │ │ │ │ str.w r3, [r8, #1052] @ 0x41c │ │ │ │ bl 250fe8 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r3, [pc, #112] @ (253a20 ) │ │ │ │ @@ -334244,48 +334236,48 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r3, #52] @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r4, [r1, #22] │ │ │ │ movs r6, r5 │ │ │ │ - add r5, pc, #1016 @ (adr r5, 253de4 ) │ │ │ │ + add r6, pc, #312 @ (adr r6, 253b24 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [sp, #768] @ 0x300 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xb64e │ │ │ │ movs r6, r7 │ │ │ │ ldrh r0, [r1, #46] @ 0x2e │ │ │ │ movs r3, r6 │ │ │ │ @ instruction: 0xb60a │ │ │ │ movs r6, r7 │ │ │ │ bl 5879fe │ │ │ │ subs r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #96 @ (adr r5, 253a6c ) │ │ │ │ + add r5, pc, #416 @ (adr r5, 253bac ) │ │ │ │ movs r3, r4 │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #312 @ (adr r5, 253b4c ) │ │ │ │ + add r5, pc, #632 @ (adr r5, 253c8c ) │ │ │ │ movs r3, r4 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #672 @ (adr r4, 253cbc ) │ │ │ │ + add r4, pc, #992 @ (adr r4, 253dfc ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [sp, #808] @ 0x328 │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r0, #10] │ │ │ │ + strh r0, [r2, #12] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [sp, #552] @ 0x228 │ │ │ │ + ldr r4, [sp, #872] @ 0x368 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #400 @ (adr r2, 253bbc ) │ │ │ │ + add r2, pc, #720 @ (adr r2, 253cfc ) │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ @@ -334308,24 +334300,24 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25374c │ │ │ │ ldr r3, [pc, #68] @ (253ab4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r1, [pc, #60] @ (253ab8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #60] @ (253abc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #680 @ 0x2a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43bb44 │ │ │ │ + b.w 43bb94 │ │ │ │ movs r2, #10 │ │ │ │ b.n 253a56 │ │ │ │ ldr r3, [pc, #40] @ (253ac0 ) │ │ │ │ movw r2, #1588 @ 0x634 │ │ │ │ ldr r1, [pc, #36] @ (253ac4 ) │ │ │ │ ldr r0, [pc, #40] @ (253ac8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -334334,23 +334326,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r2, #34] @ 0x22 │ │ │ │ movs r3, r6 │ │ │ │ movs r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #2] │ │ │ │ + strh r0, [r1, #6] │ │ │ │ movs r6, r5 │ │ │ │ - add r4, pc, #424 @ (adr r4, 253c68 ) │ │ │ │ + add r4, pc, #744 @ (adr r4, 253da8 ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r3, #2] │ │ │ │ + strh r0, [r5, #4] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r3, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ movs r3, r4 │ │ │ │ - add r4, pc, #176 @ (adr r4, 253b7c ) │ │ │ │ + add r4, pc, #496 @ (adr r4, 253cbc ) │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #284] @ (253bf8 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -334377,15 +334369,15 @@ │ │ │ │ tbb [pc, r3] │ │ │ │ subs r2, #47 @ 0x2f │ │ │ │ adds r0, r0, #5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ strd r3, r5, [sp, #20] │ │ │ │ - bl 456a04 │ │ │ │ + bl 456a54 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 253b02 │ │ │ │ ldr r2, [pc, #224] @ (253c04 ) │ │ │ │ ldr r3, [pc, #216] @ (253c00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -334408,15 +334400,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 253b22 │ │ │ │ cbz r5, 253b9a │ │ │ │ mov r0, r4 │ │ │ │ bl 253a2c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 253b22 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 253baa │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 253b52 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ @@ -334433,15 +334425,15 @@ │ │ │ │ add.w r1, r6, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 26d0ec │ │ │ │ b.n 253b52 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ strd r3, r5, [sp, #20] │ │ │ │ - bl 456b1c │ │ │ │ + bl 456b6c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 253b5a │ │ │ │ add r2, sp, #16 │ │ │ │ add.w r1, r6, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2653d0 │ │ │ │ b.n 253b52 │ │ │ │ @@ -334458,15 +334450,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #64] @ (253c18 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2310 @ 0x906 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 252b64 │ │ │ │ b.n 253b52 │ │ │ │ bl 180ec8 │ │ │ │ nop │ │ │ │ @@ -334474,23 +334466,23 @@ │ │ │ │ movs r6, r7 │ │ │ │ ldrh r6, [r5, #28] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, #26] │ │ │ │ movs r3, r6 │ │ │ │ - add r3, pc, #344 @ (adr r3, 253d64 ) │ │ │ │ + add r3, pc, #664 @ (adr r3, 253ea4 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r6, #28] │ │ │ │ + ldrb r0, [r0, #30] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r0, [r7, #24] │ │ │ │ + ldrb r0, [r1, #26] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ movs r1, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -334506,15 +334498,15 @@ │ │ │ │ cbz r0, 253c5a │ │ │ │ blx 17df00 │ │ │ │ ldr.w r0, [r4, #1200] @ 0x4b0 │ │ │ │ blx 17ea3c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1200] @ 0x4b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f2b3c │ │ │ │ + bl 3f2b8c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -334548,15 +334540,15 @@ │ │ │ │ ldr.w r3, [pc, #1184] @ 254168 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [r4, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 253fe4 │ │ │ │ - bl 440118 │ │ │ │ + bl 440168 │ │ │ │ ldr.w r2, [pc, #1168] @ 25416c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r2, [pc, #1160] @ 254170 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -334574,21 +334566,21 @@ │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.n 253d9c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 253f36 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc674 │ │ │ │ + bl 2fc6c4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc674 │ │ │ │ + bl 2fc6c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25402a │ │ │ │ subs r1, r4, #1 │ │ │ │ uxth.w sl, fp │ │ │ │ uxth r4, r4 │ │ │ │ uxth r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -334603,15 +334595,15 @@ │ │ │ │ bne.w 253fb4 │ │ │ │ uxth.w fp, fp │ │ │ │ cmp.w fp, #512 @ 0x200 │ │ │ │ bhi.w 253fb4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc0f4 │ │ │ │ + bl 2fc144 │ │ │ │ cmp r0, sl │ │ │ │ bne.w 25405a │ │ │ │ subs r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ bhi.n 253cf0 │ │ │ │ tbh [pc, r4, lsl #1] │ │ │ │ movs r7, r0 │ │ │ │ @@ -334630,22 +334622,22 @@ │ │ │ │ bne.w 253f92 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 253e5e │ │ │ │ mov r0, r9 │ │ │ │ bl 25374c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 253f70 │ │ │ │ ldr.w r3, [r9, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ beq.w 253f88 │ │ │ │ - bl 4403ec │ │ │ │ + bl 44043c │ │ │ │ ldr r2, [pc, #940] @ (254174 ) │ │ │ │ ldr r3, [pc, #924] @ (254164 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ eors r2, r3 │ │ │ │ @@ -334673,15 +334665,15 @@ │ │ │ │ ldr r3, [pc, #876] @ (25417c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 253cf0 │ │ │ │ ldr r0, [pc, #868] @ (254180 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 253cf0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r4, [r8] │ │ │ │ rev r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2540ec │ │ │ │ cmp.w r4, #16777216 @ 0x1000000 │ │ │ │ @@ -334693,15 +334685,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #828] @ (254188 ) │ │ │ │ ldr r1, [pc, #832] @ (25418c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #788 @ 0x314 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 253da2 │ │ │ │ ldr.w r3, [r9, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ beq.w 253f88 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -334716,15 +334708,15 @@ │ │ │ │ ldr r3, [pc, #768] @ (25417c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 253dc0 │ │ │ │ ldr r0, [pc, #780] @ (254194 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 253dc0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 254114 │ │ │ │ ldrb.w r3, [r8] │ │ │ │ add.w r4, sp, #53 @ 0x35 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -334732,15 +334724,15 @@ │ │ │ │ strb r2, [r3, #1] │ │ │ │ bl 236624 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 254008 │ │ │ │ mov r1, r0 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2eb0bc │ │ │ │ + bl 2eb10c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 253cf0 │ │ │ │ b.n 253d9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ rev r1, r3 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ @@ -334777,62 +334769,62 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 253cf0 │ │ │ │ b.n 253da2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2540c2 │ │ │ │ add.w r0, r9, #736 @ 0x2e0 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ b.n 253cf0 │ │ │ │ ldr r3, [pc, #608] @ (254198 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 253d16 │ │ │ │ ldr r3, [pc, #564] @ (25417c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 253d16 │ │ │ │ ldr r0, [pc, #584] @ (25419c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 253d16 │ │ │ │ add.w r0, r9, #616 @ 0x268 │ │ │ │ movs r2, #5 │ │ │ │ movs r1, #8 │ │ │ │ bl 252b64 │ │ │ │ add.w r0, r9, #640 @ 0x280 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ b.n 253cf0 │ │ │ │ ldr r3, [pc, #556] @ (2541a0 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2540ac │ │ │ │ ldr.w r3, [r9, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ bne.w 253e6e │ │ │ │ add.w r0, r9, #640 @ 0x280 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ b.n 253e68 │ │ │ │ ldr r3, [pc, #528] @ (2541a4 ) │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #528] @ (2541a8 ) │ │ │ │ movw r2, #2546 @ 0x9f2 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #520] @ (2541ac ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 253d9e │ │ │ │ ldr r3, [pc, #504] @ (2541b0 ) │ │ │ │ movw r2, #2524 @ 0x9dc │ │ │ │ strd sl, r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #496] @ (2541b4 ) │ │ │ │ @@ -334844,15 +334836,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #488] @ (2541b8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #484] @ (2541bc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 253d9e │ │ │ │ ldr r3, [pc, #472] @ (2541c0 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -334860,62 +334852,62 @@ │ │ │ │ ldr r3, [pc, #392] @ (25417c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 253cd6 │ │ │ │ ldr r0, [pc, #452] @ (2541c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 253cd6 │ │ │ │ ldr r3, [pc, #444] @ (2541c8 ) │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #444] @ (2541cc ) │ │ │ │ movw r2, #2423 @ 0x977 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #440] @ (2541d0 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #756 @ 0x2f4 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 253d9e │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb7a4 │ │ │ │ + bl 2fb7f4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 253d9e │ │ │ │ ldr r3, [pc, #412] @ (2541d4 ) │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #412] @ (2541d8 ) │ │ │ │ movw r2, #2516 @ 0x9d4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #404] @ (2541dc ) │ │ │ │ add r1, pc │ │ │ │ strd r4, sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 253d9e │ │ │ │ ldr r3, [pc, #388] @ (2541e0 ) │ │ │ │ movw r2, #2534 @ 0x9e6 │ │ │ │ ldr r1, [pc, #384] @ (2541e4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #384] @ (2541e8 ) │ │ │ │ add r1, pc │ │ │ │ strd r0, sl, [sp, #8] │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 253d9e │ │ │ │ ldr r3, [pc, #360] @ (2541ec ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -334924,26 +334916,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 253d96 │ │ │ │ ldr r0, [pc, #340] @ (2541f0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 253d9c │ │ │ │ b.n 253f92 │ │ │ │ ldr r3, [pc, #204] @ (25417c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 253f7e │ │ │ │ ldr r0, [pc, #312] @ (2541f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 253e5e │ │ │ │ ldr r3, [pc, #308] @ (2541f8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 253f2c │ │ │ │ @@ -334952,15 +334944,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 253f2c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r0, [pc, #280] @ (2541fc ) │ │ │ │ rev r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 253f2c │ │ │ │ ldr r3, [pc, #272] @ (254200 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 253e32 │ │ │ │ @@ -334968,42 +334960,42 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 253e32 │ │ │ │ ldr r0, [pc, #252] @ (254204 ) │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ b.n 253e32 │ │ │ │ ldr r3, [pc, #240] @ (254208 ) │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #240] @ (25420c ) │ │ │ │ ldr r1, [pc, #244] @ (254210 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2595 @ 0xa23 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 253d9e │ │ │ │ strd sl, r3, [sp, #4] │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ ldr r3, [pc, #216] @ (254214 ) │ │ │ │ movw r2, #2582 @ 0xa16 │ │ │ │ ldr r1, [pc, #212] @ (254218 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #212] @ (25421c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ b.n 253d9e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r6, #14] │ │ │ │ movs r3, r6 │ │ │ │ ldrh r4, [r6, #14] │ │ │ │ movs r3, r6 │ │ │ │ @@ -335017,93 +335009,93 @@ │ │ │ │ movs r2, r6 │ │ │ │ ldrh r4, [r1, #6] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #352 @ (adr r3, 2542e4 ) │ │ │ │ + add r3, pc, #672 @ (adr r3, 254424 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #80 @ (adr r3, 2541d8 ) │ │ │ │ + add r3, pc, #400 @ (adr r3, 254318 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r5, #18] │ │ │ │ + ldrb r4, [r7, #19] │ │ │ │ movs r6, r5 │ │ │ │ - str r7, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r0, [sp, #280] @ 0x118 │ │ │ │ movs r3, r4 │ │ │ │ cmp r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #264 @ (adr r3, 2542a0 ) │ │ │ │ + add r3, pc, #584 @ (adr r3, 2543e0 ) │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #24 @ (adr r0, 2541b8 ) │ │ │ │ + add r0, pc, #344 @ (adr r0, 2542f8 ) │ │ │ │ movs r3, r4 │ │ │ │ adds r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #768 @ (adr r0, 2544a8 ) │ │ │ │ + add r1, pc, #64 @ (adr r1, 2541e8 ) │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #968] @ 0x3c8 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ movs r6, r5 │ │ │ │ ldrh r2, [r7, #38] @ 0x26 │ │ │ │ movs r2, r6 │ │ │ │ - str r6, [sp, #504] @ 0x1f8 │ │ │ │ + str r6, [sp, #824] @ 0x338 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + add r0, pc, #192 @ (adr r0, 25427c ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r4, #12] │ │ │ │ + ldrb r2, [r6, #13] │ │ │ │ movs r6, r5 │ │ │ │ cmp r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #208] @ 0xd0 │ │ │ │ + ldr r7, [sp, #528] @ 0x210 │ │ │ │ movs r3, r4 │ │ │ │ - add r0, pc, #920 @ (adr r0, 254564 ) │ │ │ │ + add r1, pc, #216 @ (adr r1, 2542a4 ) │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r3, #11] │ │ │ │ + ldrb r4, [r5, #12] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r7, [sp, #256] @ 0x100 │ │ │ │ + ldr r7, [sp, #576] @ 0x240 │ │ │ │ movs r3, r4 │ │ │ │ - str r5, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r5, #10] │ │ │ │ + ldrb r4, [r7, #11] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r7, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #920] @ 0x398 │ │ │ │ movs r3, r4 │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #176] @ 0xb0 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r3, #11] │ │ │ │ movs r6, r5 │ │ │ │ adds r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #920] @ 0x398 │ │ │ │ movs r3, r4 │ │ │ │ - add r0, pc, #936 @ (adr r0, 2545a0 ) │ │ │ │ + add r1, pc, #232 @ (adr r1, 2542e0 ) │ │ │ │ movs r3, r4 │ │ │ │ cmp r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #592] @ 0x250 │ │ │ │ + ldr r7, [sp, #912] @ 0x390 │ │ │ │ movs r3, r4 │ │ │ │ cmp r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #136 @ (adr r0, 254290 ) │ │ │ │ + add r0, pc, #456 @ (adr r0, 2543d0 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r3, #7] │ │ │ │ + ldrb r4, [r5, #8] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ movs r3, r4 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r5, [sp, #448] @ 0x1c0 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r7, [sp, #376] @ 0x178 │ │ │ │ + ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [sp, #1008] @ 0x3f0 │ │ │ │ + str r5, [sp, #304] @ 0x130 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r5, #6] │ │ │ │ + ldrb r6, [r7, #7] │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00254220 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -335145,41 +335137,41 @@ │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 254220 │ │ │ │ cbz r0, 2542a0 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ cbz r0, 2542a0 │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ movs r7, #0 │ │ │ │ bl 250fe8 │ │ │ │ add.w r0, r4, #628 @ 0x274 │ │ │ │ - bl 436698 │ │ │ │ + bl 4366e8 │ │ │ │ strb.w r7, [r4, #632] @ 0x278 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r1, [pc, #148] @ (254350 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr.w r5, [r4, #624] @ 0x270 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ str.w r7, [r4, #624] @ 0x270 │ │ │ │ bl 250fe8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 2542ec │ │ │ │ - bl 2fca60 │ │ │ │ + bl 2fcab0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ str r7, [r4, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 254320 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 254220 │ │ │ │ ldr r3, [pc, #80] @ (254354 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -335189,48 +335181,48 @@ │ │ │ │ ldr r3, [pc, #72] @ (254358 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 25427a │ │ │ │ ldr r0, [pc, #68] @ (25435c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25427a │ │ │ │ ldr r3, [pc, #60] @ (254360 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2542f8 │ │ │ │ ldr r3, [pc, #44] @ (254358 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2542f8 │ │ │ │ ldr r0, [pc, #44] @ (254364 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2542f8 │ │ │ │ nop │ │ │ │ strh r6, [r4, #32] │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbea0020 │ │ │ │ - @ instruction: 0xfbb20020 │ │ │ │ + ldc2 0, cr0, [sl], #-128 @ 0xffffff80 │ │ │ │ + stc2 0, cr0, [r2], {32} │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ movs r3, r4 │ │ │ │ cmp r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #152] @ 0x98 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #432] @ (254528 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -335248,15 +335240,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2544d2 │ │ │ │ ldr.w r0, [r4, #1192] @ 0x4a8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1192] @ 0x4a8 │ │ │ │ cbz r0, 2543aa │ │ │ │ - bl 42dd54 │ │ │ │ + bl 42dda4 │ │ │ │ ldr.w r0, [r4, #1188] @ 0x4a4 │ │ │ │ movs r6, #0 │ │ │ │ blx 17e524 │ │ │ │ str.w r6, [r4, #1188] @ 0x4a4 │ │ │ │ bl 262564 │ │ │ │ bl 24c12c │ │ │ │ ldr.w r0, [r4, #1200] @ 0x4b0 │ │ │ │ @@ -335285,31 +335277,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ bl 250fe8 │ │ │ │ cbz r5, 25441c │ │ │ │ bl 257fa4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fca60 │ │ │ │ + bl 2fcab0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ ldr r3, [pc, #288] @ (254540 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [r3, #616] @ 0x268 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 2544f8 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2544c6 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ cbz r0, 254442 │ │ │ │ - bl 43b008 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b058 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr r2, [pc, #256] @ (254544 ) │ │ │ │ add r1, sp, #4 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ ldr.w r0, [r4, #596] @ 0x254 │ │ │ │ add r2, pc │ │ │ │ cmp r3, #10 │ │ │ │ it ne │ │ │ │ @@ -335318,22 +335310,22 @@ │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ add.w r0, r2, r0, lsl #2 │ │ │ │ movs r2, #0 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43cc80 │ │ │ │ + bl 43ccd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 254510 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, sp, #4 │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 456b1c │ │ │ │ + bl 456b6c │ │ │ │ ldr r2, [pc, #200] @ (254548 ) │ │ │ │ ldr r3, [pc, #168] @ (25452c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -335345,15 +335337,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 222040 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ - bl 436698 │ │ │ │ + bl 4366e8 │ │ │ │ ldr r0, [pc, #152] @ (25454c ) │ │ │ │ movs r3, #0 │ │ │ │ movw r1, #1511 @ 0x5e7 │ │ │ │ add r0, pc │ │ │ │ strb.w r3, [r4, #917] @ 0x395 │ │ │ │ bl 221fd4 │ │ │ │ b.n 2543ea │ │ │ │ @@ -335369,15 +335361,15 @@ │ │ │ │ ldr r3, [pc, #116] @ (254554 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25439a │ │ │ │ ldr r0, [pc, #108] @ (254558 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25439a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (25455c ) │ │ │ │ movw r2, #1534 @ 0x5fe │ │ │ │ ldr r1, [pc, #96] @ (254560 ) │ │ │ │ ldr r0, [pc, #96] @ (254564 ) │ │ │ │ add r3, pc │ │ │ │ @@ -335400,40 +335392,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, #24] │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa7a0020 │ │ │ │ + @ instruction: 0xfaca0020 │ │ │ │ add r2, sp, #936 @ 0x3a8 │ │ │ │ movs r6, r7 │ │ │ │ add r2, sp, #744 @ 0x2e8 │ │ │ │ movs r6, r7 │ │ │ │ strh r2, [r2, #16] │ │ │ │ movs r3, r6 │ │ │ │ - str r1, [sp, #552] @ 0x228 │ │ │ │ + str r1, [sp, #872] @ 0x368 │ │ │ │ movs r3, r4 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #272] @ 0x110 │ │ │ │ + ldr r5, [sp, #592] @ 0x250 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r6, #23] │ │ │ │ + strb r6, [r0, #25] │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #256] @ 0x100 │ │ │ │ + str r1, [sp, #576] @ 0x240 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [sp, #232] @ 0xe8 │ │ │ │ + ldr r5, [sp, #552] @ 0x228 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r3, #23] │ │ │ │ + strb r6, [r5, #24] │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #480] @ 0x1e0 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [sp, #232] @ 0xe8 │ │ │ │ + ldr r5, [sp, #552] @ 0x228 │ │ │ │ movs r3, r4 │ │ │ │ b.n 254368 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -335452,23 +335444,23 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r3, r5, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 2546f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, sp │ │ │ │ ldrd r0, r1, [r0, #100] @ 0x64 │ │ │ │ - bl 2fb828 │ │ │ │ + bl 2fb878 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2546b6 │ │ │ │ cbz r1, 2545ce │ │ │ │ mov r0, r4 │ │ │ │ bl 25374c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ cmp r5, #5 │ │ │ │ bne.w 2546e0 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 25478e │ │ │ │ ldr.w r8, [pc, #492] @ 2547cc │ │ │ │ add.w r7, r4, #212 @ 0xd4 │ │ │ │ @@ -335478,41 +335470,41 @@ │ │ │ │ ldrb.w r3, [r4, #632] @ 0x278 │ │ │ │ cbz r3, 2545fa │ │ │ │ mov r0, r4 │ │ │ │ bl 254258 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2547a6 │ │ │ │ - bl 2fca60 │ │ │ │ + bl 2fcab0 │ │ │ │ ldr r3, [pc, #460] @ (2547d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #3210 @ 0xc8a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ movw r2, #3213 @ 0xc8d │ │ │ │ mov r0, r7 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ movs r2, #6 │ │ │ │ bl 252b64 │ │ │ │ mov r0, r9 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ bl 25f300 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 254648 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ bne.n 2546f4 │ │ │ │ @@ -335528,15 +335520,15 @@ │ │ │ │ bl 261654 │ │ │ │ b.n 25469c │ │ │ │ mov r0, r4 │ │ │ │ bl 254220 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 254720 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ mov r0, r4 │ │ │ │ bl 254220 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 254720 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #8 │ │ │ │ beq.n 254680 │ │ │ │ @@ -335579,59 +335571,59 @@ │ │ │ │ b.n 2546bc │ │ │ │ ldr r1, [pc, #228] @ (2547e0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #228] @ (2547e4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #908 @ 0x38c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 2545ee │ │ │ │ ldr r1, [pc, #216] @ (2547e8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ (2547ec ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #908 @ 0x38c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 2545ee │ │ │ │ ldr r1, [pc, #204] @ (2547f0 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #204] @ (2547f4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #908 @ 0x38c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 2545ee │ │ │ │ ldr r3, [pc, #192] @ (2547f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2546f4 │ │ │ │ ldr r3, [pc, #184] @ (2547fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2546f4 │ │ │ │ ldr r0, [pc, #180] @ (254800 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2546f4 │ │ │ │ ldr r3, [pc, #172] @ (254804 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2546b2 │ │ │ │ ldr r3, [pc, #156] @ (2547fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2546b2 │ │ │ │ ldr r0, [pc, #156] @ (254808 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2546b2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ (25480c ) │ │ │ │ movw r2, #3289 @ 0xcd9 │ │ │ │ ldr r1, [pc, #144] @ (254810 ) │ │ │ │ ldr r0, [pc, #148] @ (254814 ) │ │ │ │ add r3, pc │ │ │ │ @@ -335660,63 +335652,63 @@ │ │ │ │ nop │ │ │ │ strh r4, [r0, #8] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #6] │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [sp, #360] @ 0x168 │ │ │ │ + str r0, [sp, #680] @ 0x2a8 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, #31] │ │ │ │ movs r3, r6 │ │ │ │ - strb r2, [r7, #15] │ │ │ │ + strb r2, [r1, #17] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + ldr r4, [sp, #336] @ 0x150 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r4, #15] │ │ │ │ + strb r6, [r6, #16] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r2, #15] │ │ │ │ + strb r0, [r4, #16] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [sp, #216] @ 0xd8 │ │ │ │ + ldr r4, [sp, #536] @ 0x218 │ │ │ │ movs r3, r4 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #320] @ 0x140 │ │ │ │ + ldr r4, [sp, #640] @ 0x280 │ │ │ │ movs r3, r4 │ │ │ │ cmp r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [sp, #408] @ 0x198 │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r7, #13] │ │ │ │ + strb r0, [r1, #15] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r0, #54] @ 0x36 │ │ │ │ + ldrh r2, [r2, #56] @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r4, #13] │ │ │ │ + strb r0, [r6, #14] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + ldrh r2, [r7, #54] @ 0x36 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r1, #13] │ │ │ │ + strb r0, [r3, #14] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r2, #52] @ 0x34 │ │ │ │ + ldrh r2, [r4, #54] @ 0x36 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #368] @ 0x170 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #820] @ (254b78 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -335728,61 +335720,61 @@ │ │ │ │ ldr r5, [pc, #816] @ (254b80 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #816] @ (254b84 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 440118 │ │ │ │ + bl 440168 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f81d4 │ │ │ │ + bl 2f8224 │ │ │ │ movs r0, #2 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ mov sl, r1 │ │ │ │ - bl 2fceb8 │ │ │ │ + bl 2fcf08 │ │ │ │ ldr r2, [pc, #776] @ (254b88 ) │ │ │ │ add r6, pc │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #928 @ 0x3a0 │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #208] @ 0xd0 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #756] @ (254b8c ) │ │ │ │ ldr.w r8, [pc, #756] @ 254b90 │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #29 │ │ │ │ ldr.w r0, [r4, #208] @ 0xd0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add r8, pc │ │ │ │ - bl 2fb6f8 │ │ │ │ + bl 2fb748 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r4, #208] @ 0xd0 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r7 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2f8240 │ │ │ │ + bl 2f8290 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ - bl 2e6830 │ │ │ │ + bl 2e6880 │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ - bl 2e6c30 │ │ │ │ + bl 2e6c80 │ │ │ │ ldr r0, [pc, #676] @ (254b94 ) │ │ │ │ movw r1, #3867 @ 0xf1b │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 2618dc │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -335791,27 +335783,27 @@ │ │ │ │ mov r5, r0 │ │ │ │ bl 222040 │ │ │ │ mov r0, r4 │ │ │ │ bl 25368c │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 254ac8 │ │ │ │ movs r0, #2 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr r3, [pc, #592] @ (254b98 ) │ │ │ │ subs r5, r5, r0 │ │ │ │ str.w r5, [r4, #904] @ 0x388 │ │ │ │ sbc.w r7, r7, r1 │ │ │ │ str.w r7, [r4, #908] @ 0x38c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r9, r3 │ │ │ │ @@ -335828,15 +335820,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 254a0a │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 252b64 │ │ │ │ bl 222040 │ │ │ │ - bl 2e7030 │ │ │ │ + bl 2e7080 │ │ │ │ ldr r0, [pc, #528] @ (254ba0 ) │ │ │ │ movw r1, #3564 @ 0xdec │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ cmp r2, #4 │ │ │ │ bhi.n 2549f0 │ │ │ │ @@ -335844,18 +335836,18 @@ │ │ │ │ bls.n 2549f8 │ │ │ │ ldr r0, [pc, #508] @ (254ba4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ bl 251d68 │ │ │ │ bl 222040 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3cec │ │ │ │ - bl 4403ec │ │ │ │ + bl 2f3d3c │ │ │ │ + bl 44043c │ │ │ │ ldr r2, [pc, #480] @ (254ba8 ) │ │ │ │ ldr r3, [pc, #436] @ (254b7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -335873,24 +335865,24 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 2549a6 │ │ │ │ ldr r1, [pc, #432] @ (254bac ) │ │ │ │ ldr r0, [pc, #436] @ (254bb0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #940 @ 0x3ac │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 2549a6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 26227c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25497a │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fb93c │ │ │ │ - bl 2e6da4 │ │ │ │ + bl 2fb98c │ │ │ │ + bl 2e6df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25497a │ │ │ │ ldr r5, [pc, #396] @ (254bb4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #396] @ (254bb8 ) │ │ │ │ add r5, pc │ │ │ │ add r0, pc │ │ │ │ @@ -335907,19 +335899,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 254ae4 │ │ │ │ mov r0, r4 │ │ │ │ bl 254578 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 254a98 │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ ldr.w r7, [r4, #364] @ 0x16c │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ adc.w r7, r7, #0 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r7, r1, r7 │ │ │ │ blt.n 254a36 │ │ │ │ @@ -335943,33 +335935,33 @@ │ │ │ │ ldr r3, [pc, #268] @ (254bc0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25498a │ │ │ │ ldr r0, [pc, #260] @ (254bc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25498a │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 25374c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 252b64 │ │ │ │ b.n 25498a │ │ │ │ ldr.w r5, [r4, #616] @ 0x268 │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 254b3a │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 254a98 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ cbnz r0, 254b26 │ │ │ │ mov r0, r4 │ │ │ │ bl 253540 │ │ │ │ b.n 254a98 │ │ │ │ ldr r3, [pc, #196] @ (254bc8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -335978,92 +335970,92 @@ │ │ │ │ ldr r3, [pc, #176] @ (254bc0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 254962 │ │ │ │ ldr r0, [pc, #172] @ (254bcc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 254962 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cbnz r3, 254b50 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #10 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 252b64 │ │ │ │ b.n 254a98 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #60] @ 0x3c │ │ │ │ - bl 2fbb7c │ │ │ │ + bl 2fbbcc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ b.n 254af0 │ │ │ │ ldr r3, [pc, #124] @ (254bd0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 254b2c │ │ │ │ ldr r3, [pc, #96] @ (254bc0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 254b2c │ │ │ │ ldr r0, [pc, #104] @ (254bd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 254b2c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #25] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r6, #184 @ 0xb8 │ │ │ │ movs r1, r4 │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r1, #11] │ │ │ │ movs r6, r5 │ │ │ │ - adds r6, #34 @ 0x22 │ │ │ │ + adds r6, #114 @ 0x72 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ movs r3, r4 │ │ │ │ ldrb r2, [r4, #23] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r2, #42] @ 0x2a │ │ │ │ + ldrh r0, [r4, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #38] @ 0x26 │ │ │ │ + ldrh r4, [r5, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r6, #36] @ 0x24 │ │ │ │ + ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ ldrb r4, [r1, #19] │ │ │ │ movs r3, r6 │ │ │ │ - strb r4, [r7, #3] │ │ │ │ + strb r4, [r1, #5] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ movs r3, r4 │ │ │ │ add r4, pc, #888 @ (adr r4, 254f30 ) │ │ │ │ movs r6, r7 │ │ │ │ ldmia r6!, {r0, r5} │ │ │ │ vtbl.8 d17, {d31-: │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -336093,15 +336085,15 @@ │ │ │ │ ldr r1, [pc, #280] @ (254d38 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ cbz r0, 254c32 │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ ldr r5, [pc, #264] @ (254d3c ) │ │ │ │ mov r0, r7 │ │ │ │ bl 250fe8 │ │ │ │ movw r6, #15611 @ 0x3cfb │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ add r5, pc │ │ │ │ b.n 254c64 │ │ │ │ @@ -336132,15 +336124,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 254c52 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 254c7c │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r2, #3 │ │ │ │ @@ -336166,15 +336158,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (254d40 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cbz r0, 254cf8 │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ mov r0, r7 │ │ │ │ bl 250fe8 │ │ │ │ b.n 254c76 │ │ │ │ ldr r3, [pc, #64] @ (254d44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -336182,48 +336174,48 @@ │ │ │ │ ldr r3, [pc, #56] @ (254d48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 254c0a │ │ │ │ ldr r0, [pc, #48] @ (254d4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 254c0a │ │ │ │ bl 180ec8 │ │ │ │ nop │ │ │ │ add r3, pc, #104 @ (adr r3, 254d94 ) │ │ │ │ movs r6, r7 │ │ │ │ ldrb r4, [r4, #10] │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2500020 │ │ │ │ + subw r0, r0, #32 │ │ │ │ add r2, pc, #792 @ (adr r2, 255058 ) │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf1880020 │ │ │ │ + rsbs r0, r8, #32 │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #184] @ 0xb8 │ │ │ │ + str r7, [sp, #504] @ 0x1f8 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00254d50 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 26737c │ │ │ │ bl 254bd8 │ │ │ │ ldr r3, [pc, #20] @ (254d7c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ bl 24b104 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 24b110 │ │ │ │ add r1, pc, #640 @ (adr r1, 255000 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00254d80 : │ │ │ │ @@ -336233,42 +336225,42 @@ │ │ │ │ mov lr, r1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ str.w lr, [ip] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add.w r0, r3, r2, lsl #2 │ │ │ │ - b.w 43cc48 │ │ │ │ + b.w 43cc98 │ │ │ │ nop │ │ │ │ add r1, pc, #512 @ (adr r1, 254fa4 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00254da4 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #16] @ (254db8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.w 43cc48 │ │ │ │ + b.w 43cc98 │ │ │ │ nop │ │ │ │ add r1, pc, #368 @ (adr r1, 254f2c ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00254dbc : │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cbz r2, 254dee │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 43cc60 │ │ │ │ + bl 43ccb0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -336299,15 +336291,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ adds r3, #24 │ │ │ │ add.w r0, r3, r0, lsl #2 │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 43cc80 │ │ │ │ + bl 43ccd0 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ bne.n 254e6c │ │ │ │ ldr r2, [pc, #72] @ (254e90 ) │ │ │ │ ldr r3, [pc, #60] @ (254e88 ) │ │ │ │ add r2, pc │ │ │ │ @@ -336337,19 +336329,19 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #920 @ (adr r0, 255228 ) │ │ │ │ movs r6, r7 │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r0, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r1, #62] @ 0x3e │ │ │ │ + ldrh r4, [r3, #0] │ │ │ │ movs r3, r4 │ │ │ │ - str r3, [sp, #888] @ 0x378 │ │ │ │ + str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00254ea0 : │ │ │ │ ldr.w r0, [r0, #616] @ 0x268 │ │ │ │ cmp r0, #10 │ │ │ │ it ne │ │ │ │ cmpne r0, #3 │ │ │ │ @@ -336451,15 +336443,15 @@ │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00254f8c : │ │ │ │ ldr r3, [pc, #8] @ (254f98 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - b.w 436658 │ │ │ │ + b.w 4366a8 │ │ │ │ ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00254f9c : │ │ │ │ ldr.w r0, [r0, #596] @ 0x254 │ │ │ │ subs r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -336499,28 +336491,28 @@ │ │ │ │ str.w r0, [r4, #616] @ 0x268 │ │ │ │ str.w r0, [r4, #624] @ 0x270 │ │ │ │ strh.w r0, [r4, #916] @ 0x394 │ │ │ │ strd r2, r3, [r4, #864] @ 0x360 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ strd r2, r3, [r4, #872] @ 0x368 │ │ │ │ strd r2, r3, [r4, #904] @ 0x388 │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ str.w r5, [r4, #1052] @ 0x41c │ │ │ │ bl 261e8c │ │ │ │ cbnz r0, 255084 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r1, #0 │ │ │ │ bl 252b64 │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #848] @ 0x350 │ │ │ │ strd r2, r3, [r4, #352] @ 0x160 │ │ │ │ strd r2, r3, [r4, #368] @ 0x170 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r3, [pc, #64] @ (255094 ) │ │ │ │ @@ -336529,25 +336521,25 @@ │ │ │ │ str.w r2, [r4, #912] @ 0x390 │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ strh.w r1, [r4, #1196] @ 0x4ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ blx 17fe94 │ │ │ │ - bl 2eb3f0 │ │ │ │ + bl 2eb440 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 42dc90 │ │ │ │ + bl 42dce0 │ │ │ │ str.w r0, [r4, #1192] @ 0x4a8 │ │ │ │ b.n 25501c │ │ │ │ strb r2, [r2, #27] │ │ │ │ movs r3, r6 │ │ │ │ adds r6, #4 │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -336608,15 +336600,15 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 25512a │ │ │ │ lsls r3, r4, #31 │ │ │ │ bmi.n 255194 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 251af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2551b2 │ │ │ │ ldr r2, [pc, #168] @ (2551e8 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -336656,19 +336648,19 @@ │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ b.n 25514e │ │ │ │ ldr r2, [pc, #88] @ (2551f0 ) │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 43b6d0 │ │ │ │ + bl 43b720 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ mvn.w r0, #12 │ │ │ │ b.n 255158 │ │ │ │ mvn.w r0, #15 │ │ │ │ b.n 255158 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ (2551f4 ) │ │ │ │ movw r2, #1851 @ 0x73b │ │ │ │ @@ -336689,21 +336681,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #792] @ 0x318 │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r7, #20] │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [sp, #968] @ 0x3c8 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r0, #24] │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r7, #34] @ 0x22 │ │ │ │ + strh r4, [r1, #38] @ 0x26 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #568] @ 0x238 │ │ │ │ + str r2, [sp, #888] @ 0x378 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00255200 : │ │ │ │ movs r2, #3 │ │ │ │ b.w 255098 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -336761,15 +336753,15 @@ │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 17e638 │ │ │ │ str.w r0, [r4], #4 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 255286 │ │ │ │ mov r0, r1 │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -336815,15 +336807,15 @@ │ │ │ │ bl 240364 │ │ │ │ cbz r0, 255354 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 456a04 │ │ │ │ + bl 456a54 │ │ │ │ cbz r0, 255370 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #8] │ │ │ │ eor.w r2, r2, #1 │ │ │ │ orr.w r2, sl, r2 │ │ │ │ strb.w r2, [r5, #740] @ 0x2e4 │ │ │ │ @@ -336832,30 +336824,30 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2553b8 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 456b1c │ │ │ │ + bl 456b6c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 255370 │ │ │ │ ldr r3, [pc, #140] @ (2553e4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #140] @ (2553e8 ) │ │ │ │ ldr r1, [pc, #144] @ (2553ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #984 @ 0x3d8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1935 @ 0x78f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #124] @ (2553f0 ) │ │ │ │ ldr r3, [pc, #104] @ (2553dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -336875,47 +336867,47 @@ │ │ │ │ ldr r1, [pc, #88] @ (2553fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #984 @ 0x3d8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1931 @ 0x78b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 255370 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cbz r0, 2553cc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r3, [r6, #0] │ │ │ │ b.n 255370 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180ec8 │ │ │ │ bl 180ef8 │ │ │ │ ldr r4, [sp, #200] @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ strb r4, [r6, #14] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r1, r2, r3, r5} │ │ │ │ movs r3, r6 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r3, #22] │ │ │ │ + strh r6, [r5, #24] │ │ │ │ movs r3, r4 │ │ │ │ strb r0, [r4, #12] │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r4, #120] @ 0x78 │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ + str r1, [sp, #448] @ 0x1c0 │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r5, #22] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00255400 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -336937,28 +336929,28 @@ │ │ │ │ ldr r2, [pc, #144] @ (2554c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1028 @ 0x404 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1980 @ 0x7bc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #640] @ 0x280 │ │ │ │ cbz r0, 255472 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 40b6ac │ │ │ │ + bl 40b6fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r1, [r3, #640] @ 0x280 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ cbz r1, 255488 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ @@ -336983,25 +336975,25 @@ │ │ │ │ add.w r3, r3, #1008 @ 0x3f0 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ bl 180ef8 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r1, #108] @ 0x6c │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r2, #16] │ │ │ │ + strh r2, [r4, #18] │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #992] @ 0x3e0 │ │ │ │ + str r1, [sp, #288] @ 0x120 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ + str r0, [r5, #104] @ 0x68 │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r4, #12] │ │ │ │ + strh r2, [r6, #14] │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #512] @ 0x200 │ │ │ │ + str r0, [sp, #832] @ 0x340 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002554d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -337039,15 +337031,15 @@ │ │ │ │ ldr r1, [pc, #280] @ (255644 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1048 @ 0x418 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2037 @ 0x7f5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #264] @ (255648 ) │ │ │ │ ldr r3, [pc, #240] @ (255634 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -337073,102 +337065,102 @@ │ │ │ │ mov r9, r2 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ movw r2, #2007 @ 0x7d7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r1 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ bl 25374c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ ldr r3, [pc, #184] @ (255658 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #2011 @ 0x7db │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cbz r0, 2555e0 │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ movw r2, #2015 @ 0x7df │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ cbz r6, 2555ee │ │ │ │ ldr r2, [pc, #144] @ (25565c ) │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2017 @ 0x7e1 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2555ee │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ movw r2, #2015 @ 0x7df │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ b.n 25553e │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25553e │ │ │ │ ldr r3, [pc, #92] @ (255660 ) │ │ │ │ mov.w r2, #2032 @ 0x7f0 │ │ │ │ ldr r4, [pc, #88] @ (255664 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #88] @ (255668 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25553e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180ef8 │ │ │ │ bl 180ec8 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ strb r2, [r5, #6] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, #6] │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [r1, #92] @ 0x5c │ │ │ │ + str r6, [r3, #96] @ 0x60 │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [sp, #576] @ 0x240 │ │ │ │ + str r0, [sp, #896] @ 0x380 │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r2, #8] │ │ │ │ + strh r0, [r4, #10] │ │ │ │ movs r3, r4 │ │ │ │ strb r2, [r2, #5] │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r1, #88] @ 0x58 │ │ │ │ + str r0, [r3, #92] @ 0x5c │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r5, #62] @ 0x3e │ │ │ │ + str r0, [sp, #248] @ 0xf8 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #62] @ 0x3e │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + str r2, [r7, #80] @ 0x50 │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [sp, #32] │ │ │ │ + str r0, [sp, #352] @ 0x160 │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r5, #0] │ │ │ │ + strh r6, [r7, #2] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025566c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -337186,18 +337178,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 43b008 │ │ │ │ + bl 43b058 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -337296,18 +337288,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #812] @ (255adc ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ cbz r4, 2557c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f2b78 │ │ │ │ + bl 3f2bc8 │ │ │ │ ldr r2, [pc, #788] @ (255ae0 ) │ │ │ │ ldr r3, [pc, #764] @ (255ac8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -337329,33 +337321,33 @@ │ │ │ │ ldr r1, [pc, #748] @ (255aec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2204 @ 0x89c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2557c8 │ │ │ │ ldr r3, [pc, #728] @ (255af0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #716] @ (255af4 ) │ │ │ │ ldr r2, [pc, #720] @ (255af8 ) │ │ │ │ ldr r1, [pc, #720] @ (255afc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ movw r2, #2213 @ 0x8a5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2557c8 │ │ │ │ ldr r2, [pc, #696] @ (255b00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbz r2, 255880 │ │ │ │ ldr.w r2, [r2, #616] @ 0x268 │ │ │ │ subs r2, #1 │ │ │ │ @@ -337371,26 +337363,26 @@ │ │ │ │ ldr r1, [pc, #672] @ (255b0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2093 @ 0x82d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2557c0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 240364 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25592a │ │ │ │ movs r0, #5 │ │ │ │ bl 240364 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2559e4 │ │ │ │ - bl 2ec618 │ │ │ │ + bl 2ec668 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 255a02 │ │ │ │ mov r0, r6 │ │ │ │ bl 25566c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2557c0 │ │ │ │ bl 25a8e4 │ │ │ │ @@ -337423,51 +337415,51 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2557c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 253a2c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 2557c0 │ │ │ │ ldr r3, [pc, #512] @ (255b10 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #512] @ (255b14 ) │ │ │ │ ldr r1, [pc, #516] @ (255b18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2062 @ 0x80e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2557c0 │ │ │ │ ldr r3, [pc, #496] @ (255b1c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #496] @ (255b20 ) │ │ │ │ ldr r1, [pc, #496] @ (255b24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2098 @ 0x832 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2557c0 │ │ │ │ ldr r3, [pc, #476] @ (255b28 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #476] @ (255b2c ) │ │ │ │ ldr r1, [pc, #480] @ (255b30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2241 @ 0x8c1 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2557c0 │ │ │ │ movs r2, #7 │ │ │ │ add.w r0, r5, #616 @ 0x268 │ │ │ │ bl 252b64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2558d6 │ │ │ │ ldr r3, [pc, #444] @ (255b34 ) │ │ │ │ @@ -337476,37 +337468,37 @@ │ │ │ │ ldr r1, [pc, #448] @ (255b3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2222 @ 0x8ae │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2557c8 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 24be14 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ cbz r3, 2559be │ │ │ │ - bl 424dd4 │ │ │ │ + bl 424e24 │ │ │ │ ldr r3, [pc, #408] @ (255b40 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3f59a0 │ │ │ │ + bl 3f59f0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3034dc │ │ │ │ + bl 30352c │ │ │ │ ldr r1, [pc, #376] @ (255b44 ) │ │ │ │ movs r3, #0 │ │ │ │ str.w r0, [r5, #1200] @ 0x4b0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ blx 180a58 │ │ │ │ ldr.w r0, [r5, #1200] @ 0x4b0 │ │ │ │ @@ -337519,27 +337511,27 @@ │ │ │ │ ldr r1, [pc, #356] @ (255b50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2103 @ 0x837 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2557c0 │ │ │ │ ldr r3, [pc, #336] @ (255b54 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #336] @ (255b58 ) │ │ │ │ ldr r1, [pc, #336] @ (255b5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2109 @ 0x83d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2557c0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 25ab24 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 255a96 │ │ │ │ bl 25a830 │ │ │ │ cbnz r0, 255a90 │ │ │ │ @@ -337556,15 +337548,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #288] @ (255b6c ) │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2142 @ 0x85e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2557c0 │ │ │ │ bl 25ab80 │ │ │ │ cbnz r0, 255a9c │ │ │ │ bl 25b480 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2558b8 │ │ │ │ @@ -337574,15 +337566,15 @@ │ │ │ │ ldr r1, [pc, #252] @ (255b78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2125 @ 0x84d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2557c0 │ │ │ │ ldr r1, [pc, #232] @ (255b7c ) │ │ │ │ add r1, pc │ │ │ │ b.n 255a40 │ │ │ │ ldr r1, [pc, #232] @ (255b80 ) │ │ │ │ add r1, pc │ │ │ │ b.n 255a40 │ │ │ │ @@ -337592,119 +337584,119 @@ │ │ │ │ ldr r1, [pc, #232] @ (255b8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1080 @ 0x438 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2120 @ 0x848 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2557c0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180ec8 │ │ │ │ nop │ │ │ │ ldr r0, [r6, #120] @ 0x78 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r2, #120] @ 0x78 │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r1, #26] │ │ │ │ + ldrb r4, [r3, #27] │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r7, #44] @ 0x2c │ │ │ │ + str r0, [r1, #52] @ 0x34 │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r7, #24] │ │ │ │ + ldrb r2, [r1, #26] │ │ │ │ movs r3, r4 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #44] @ 0x2c │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r6, #48] @ 0x30 │ │ │ │ + ldrh r0, [r0, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r2, #24] │ │ │ │ + ldrb r2, [r4, #25] │ │ │ │ movs r3, r4 │ │ │ │ str r6, [sp, #776] @ 0x308 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r1, #54] @ 0x36 │ │ │ │ + ldrh r4, [r3, #56] @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r2, #23] │ │ │ │ + ldrb r0, [r4, #24] │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r4, #28] │ │ │ │ + str r4, [r6, #32] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + ldrh r6, [r7, #46] @ 0x2e │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r4, #20] │ │ │ │ + ldrb r6, [r6, #21] │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r0, #28] │ │ │ │ + str r6, [r2, #32] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r5, #48] @ 0x30 │ │ │ │ + ldrh r4, [r7, #50] @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r1, #20] │ │ │ │ + ldrb r0, [r3, #21] │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r5, #24] │ │ │ │ + str r0, [r7, #28] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r2, #42] @ 0x2a │ │ │ │ + ldrh r2, [r4, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r7, #20] │ │ │ │ + str r4, [r1, #28] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r0, #40] @ 0x28 │ │ │ │ + ldrh r6, [r2, #42] @ 0x2a │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r7, #18] │ │ │ │ + ldrb r6, [r1, #20] │ │ │ │ movs r3, r4 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ b.n 255fd6 │ │ │ │ - vaddw.u q11, , d12 │ │ │ │ + vsra.u32 q11, q6, #1 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r3, #44] @ 0x2c │ │ │ │ + ldrh r6, [r5, #46] @ 0x2e │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldrb r6, [r3, #18] │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r5, #12] │ │ │ │ + str r6, [r7, #16] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r0, #46] @ 0x2e │ │ │ │ + ldrh r0, [r2, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r6, #16] │ │ │ │ + ldrb r0, [r0, #18] │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r2, #32] │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ + str r0, [r0, #16] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r3, #48] @ 0x30 │ │ │ │ + ldrh r4, [r5, #50] @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r6, #15] │ │ │ │ + ldrb r0, [r0, #17] │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r7, #4] │ │ │ │ + str r6, [r1, #12] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r1, #46] @ 0x2e │ │ │ │ + ldrh r0, [r3, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r0, #15] │ │ │ │ + ldrb r0, [r2, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r5, #28] │ │ │ │ + ldrh r6, [r7, #30] │ │ │ │ movs r3, r4 │ │ │ │ - blx r1 │ │ │ │ + blx fp │ │ │ │ movs r1, r5 │ │ │ │ - str r4, [r2, #4] │ │ │ │ + str r4, [r4, #8] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r7, #42] @ 0x2a │ │ │ │ + ldrh r6, [r1, #46] @ 0x2e │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + ldrb r6, [r4, #15] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00255b90 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -337722,15 +337714,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (255bfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1096 @ 0x448 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2335 @ 0x91f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -337738,19 +337730,19 @@ │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 254bd8 │ │ │ │ bl 180ec8 │ │ │ │ nop │ │ │ │ str r3, [sp, #408] @ 0x198 │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r0, [r0, r5] │ │ │ │ + ldrsh r0, [r2, r6] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r3, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r2, #11] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00255c00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -337765,79 +337757,79 @@ │ │ │ │ ldr.w r1, [r3, #616] @ 0x268 │ │ │ │ cmp r1, r0 │ │ │ │ beq.n 255c64 │ │ │ │ ldr r3, [pc, #88] @ (255c80 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #80] @ (255c84 ) │ │ │ │ ldr r2, [pc, #80] @ (255c88 ) │ │ │ │ ldr r1, [pc, #84] @ (255c8c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ addw r3, r3, #1116 @ 0x45c │ │ │ │ movw r2, #2346 @ 0x92a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r0, r3, #1016 @ 0x3f8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 437f0c │ │ │ │ + b.w 437f5c │ │ │ │ bl 180ec8 │ │ │ │ nop │ │ │ │ str r2, [sp, #976] @ 0x3d0 │ │ │ │ movs r6, r7 │ │ │ │ ldr r6, [r7, #36] @ 0x24 │ │ │ │ movs r3, r6 │ │ │ │ movs r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r3] │ │ │ │ + ldrsh r0, [r2, r4] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r7, #34] @ 0x22 │ │ │ │ + ldrh r0, [r1, #38] @ 0x26 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r0, #8] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00255c90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 254220 │ │ │ │ cbnz r0, 255cc0 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ mov r0, r4 │ │ │ │ bl 254220 │ │ │ │ negs r0, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 00255cd0 : │ │ │ │ add.w r0, r0, #640 @ 0x280 │ │ │ │ - b.w 436110 │ │ │ │ + b.w 436160 │ │ │ │ │ │ │ │ 00255cd8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #76] @ (255d34 ) │ │ │ │ @@ -337855,46 +337847,46 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 255d1e │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 2fb8a8 │ │ │ │ + bl 2fb8f8 │ │ │ │ add.w r0, r5, #212 @ 0xd4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 250fe8 │ │ │ │ mov r0, r6 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 255d12 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ add.w r0, r5, #212 @ 0xd4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 250fe8 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 256028 │ │ │ │ + b.n 2560c8 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 00255d44 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #20] @ (255d68 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 255d64 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ - b.w 436110 │ │ │ │ + b.w 436160 │ │ │ │ bl 180ec8 │ │ │ │ str r1, [sp, #720] @ 0x2d0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00255d6c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -337902,34 +337894,34 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #20] @ (255d90 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 255d8c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ - b.w 4362d8 │ │ │ │ + b.w 436328 │ │ │ │ bl 180ec8 │ │ │ │ str r1, [sp, #560] @ 0x230 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00255d94 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #256] @ (255ea4 ) │ │ │ │ sub sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr r3, [pc, #232] @ (255ea8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 255ea0 │ │ │ │ ldr.w r2, [r4, #360] @ 0x168 │ │ │ │ mov r5, r0 │ │ │ │ @@ -337940,28 +337932,28 @@ │ │ │ │ sbcs.w ip, r1, ip │ │ │ │ blt.n 255dea │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2518f8 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2f82d8 │ │ │ │ + bl 2f8328 │ │ │ │ cbnz r0, 255e08 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 255df2 │ │ │ │ ldr r1, [pc, #148] @ (255eac ) │ │ │ │ ldr r3, [r6, r1] │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ mov r7, r3 │ │ │ │ @@ -337969,15 +337961,15 @@ │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r1, r1, r5 │ │ │ │ cbnz r0, 255e76 │ │ │ │ adds r4, #240 @ 0xf0 │ │ │ │ strd r2, r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 436194 │ │ │ │ + bl 4361e4 │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cbz r0, 255e68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 255df4 │ │ │ │ ldr r1, [pc, #104] @ (255eb0 ) │ │ │ │ @@ -337990,20 +337982,20 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 255df4 │ │ │ │ ldr r0, [pc, #92] @ (255eb8 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 255df4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #1 │ │ │ │ b.n 255e3e │ │ │ │ ldr r0, [pc, #68] @ (255ebc ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -338013,34 +338005,34 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 255e2a │ │ │ │ ldr r0, [pc, #52] @ (255ec0 ) │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 255e2a │ │ │ │ bl 180ec8 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ movs r3, r6 │ │ │ │ str r1, [sp, #288] @ 0x120 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #20] │ │ │ │ + ldrh r2, [r5, #22] │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #18] │ │ │ │ + ldrh r0, [r3, #20] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r3, [pc, #988] @ (2562b8 ) │ │ │ │ @@ -338054,35 +338046,35 @@ │ │ │ │ ldr r3, [pc, #980] @ (2562c0 ) │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 434474 │ │ │ │ + bl 4344c4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #952] @ (2562c4 ) │ │ │ │ add r0, pc │ │ │ │ bl 265c2c │ │ │ │ mov r8, r0 │ │ │ │ - bl 440118 │ │ │ │ + bl 440168 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2f8240 │ │ │ │ + bl 2f8290 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ - bl 2e6830 │ │ │ │ + bl 2e6880 │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ bl 258524 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 256036 │ │ │ │ ldr r3, [pc, #892] @ (2562c8 ) │ │ │ │ ldr.w sl, [r9, r3] │ │ │ │ @@ -338126,23 +338118,23 @@ │ │ │ │ bl 222830 │ │ │ │ b.n 255fcc │ │ │ │ ldr r1, [pc, #784] @ (2562d0 ) │ │ │ │ ldr r0, [pc, #788] @ (2562d4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #1208 @ 0x4b8 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [pc, #776] @ (2562d8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ bl 251d68 │ │ │ │ bl 222040 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3cec │ │ │ │ - bl 4403ec │ │ │ │ + bl 2f3d3c │ │ │ │ + bl 44043c │ │ │ │ mov r0, r8 │ │ │ │ bl 265cac │ │ │ │ ldr r2, [pc, #752] @ (2562dc ) │ │ │ │ ldr r3, [pc, #720] @ (2562c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -338199,27 +338191,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ bl 222040 │ │ │ │ mov r0, r4 │ │ │ │ bl 25368c │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 25658c │ │ │ │ movs r0, #2 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr r3, [pc, #512] @ (2562c8 ) │ │ │ │ subs r5, r5, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ sbc.w r1, r9, r1 │ │ │ │ str.w r5, [r4, #904] @ 0x388 │ │ │ │ str.w r1, [r4, #908] @ 0x38c │ │ │ │ ldr.w sl, [r2, r3] │ │ │ │ @@ -338237,15 +338229,15 @@ │ │ │ │ mov.w r9, #0 │ │ │ │ vldr d8, [pc, #428] @ 2562b0 │ │ │ │ add fp, pc │ │ │ │ str.w r8, [sp, #32] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 25611a │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2f82d8 │ │ │ │ + bl 2f8328 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25619e │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r5, [r4, #616] @ 0x268 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #56] @ 0x38 │ │ │ │ vstr d8, [sp, #64] @ 0x40 │ │ │ │ @@ -338320,34 +338312,34 @@ │ │ │ │ cmp r3, #4 │ │ │ │ beq.w 25662e │ │ │ │ cmp r3, #5 │ │ │ │ beq.w 2564da │ │ │ │ add r5, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fb7a4 │ │ │ │ + bl 2fb7f4 │ │ │ │ movs r3, #1 │ │ │ │ cbnz r0, 256224 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #228] @ (2562f0 ) │ │ │ │ ldr r2, [pc, #228] @ (2562f4 ) │ │ │ │ ldr r1, [pc, #232] @ (2562f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1156 @ 0x484 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3065 @ 0xbf9 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ bl 25374c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.w 255f4e │ │ │ │ movs r2, #10 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 252b64 │ │ │ │ b.n 255f4e │ │ │ │ @@ -338367,71 +338359,71 @@ │ │ │ │ adds.w r6, r1, lr │ │ │ │ adc.w r7, r3, ip │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 256692 │ │ │ │ ldrd r0, r2, [r4, #368] @ 0x170 │ │ │ │ b.n 25617e │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2f8240 │ │ │ │ + bl 2f8290 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ - bl 2e6830 │ │ │ │ + bl 2e6880 │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ b.n 2561ac │ │ │ │ bl 24c8ec │ │ │ │ b.n 255f6e │ │ │ │ nop │ │ │ │ ... │ │ │ │ str r4, [r6, #120] @ 0x78 │ │ │ │ movs r3, r6 │ │ │ │ str r2, [r5, #120] @ 0x78 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r6, [r4, #18] │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #27] │ │ │ │ + strb r6, [r6, #28] │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ + ldrh r0, [r1, r6] │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r5, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ b.n 255e1e │ │ │ │ vrsubhn.i d22, , q11 │ │ │ │ movs r3, r6 │ │ │ │ - strb r0, [r1, #24] │ │ │ │ + strb r0, [r3, #25] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r3, #24] │ │ │ │ movs r3, r4 │ │ │ │ ldrh r0, [r4, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ ldrh r4, [r0, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r5, r3] │ │ │ │ + ldr r0, [r7, r4] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r0, #14] │ │ │ │ + ldrh r2, [r2, #16] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + strb r2, [r7, #17] │ │ │ │ movs r3, r4 │ │ │ │ ldrb.w r3, [r4, #916] @ 0x394 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25624c │ │ │ │ ldr.w r0, [r4, #1192] @ 0x4a8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1192] @ 0x4a8 │ │ │ │ cbz r0, 256316 │ │ │ │ - bl 42dd54 │ │ │ │ + bl 42dda4 │ │ │ │ bl 25a9bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2566da │ │ │ │ add.w r8, sp, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r8 │ │ │ │ bl 261f40 │ │ │ │ @@ -338467,97 +338459,97 @@ │ │ │ │ bne.w 25672e │ │ │ │ bl 25a9e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 256740 │ │ │ │ ldr.w r5, [pc, #1624] @ 2569ec │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ ldr.w r6, [pc, #1620] @ 2569f0 │ │ │ │ - bl 2fceb8 │ │ │ │ + bl 2fcf08 │ │ │ │ ldr.w r2, [pc, #1616] @ 2569f4 │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #20] │ │ │ │ add.w r6, r6, #928 @ 0x3a0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r1, [pc, #1588] @ 2569f8 │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2fb6f8 │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2fb748 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r5 │ │ │ │ bl 261594 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 26227c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2568aa │ │ │ │ bl 25a9e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 256736 │ │ │ │ mov r0, r5 │ │ │ │ bl 2615f4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 256952 │ │ │ │ ldr r2, [r7, #52] @ 0x34 │ │ │ │ ldr r1, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 2612a4 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 256970 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ ldr.w r3, [pc, #1484] @ 2569fc │ │ │ │ ldr.w r0, [r4, #596] @ 0x254 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ adds r3, #24 │ │ │ │ add.w r0, r3, r0, lsl #2 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 43cc80 │ │ │ │ + bl 43ccd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2569d0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldrd r3, r2, [r4, #864] @ 0x360 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 256754 │ │ │ │ bl 25a9e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25674a │ │ │ │ bl 25aa28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2567aa │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 256912 │ │ │ │ bl 25a9bc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2567b2 │ │ │ │ bl 25b3e0 │ │ │ │ - bl 2f81d4 │ │ │ │ + bl 2f8224 │ │ │ │ movs r2, #5 │ │ │ │ movs r1, #13 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 252b64 │ │ │ │ bl 222040 │ │ │ │ b.n 2561b2 │ │ │ │ ldr.w r3, [pc, #1368] @ 256a00 │ │ │ │ @@ -338573,15 +338565,15 @@ │ │ │ │ bpl.w 25616a │ │ │ │ strd lr, r0, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r0, [pc, #1340] @ 256a08 │ │ │ │ mov r3, r7 │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25616a │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 256820 │ │ │ │ ldr.w r0, [pc, #1316] @ 256a0c │ │ │ │ movw r1, #3003 @ 0xbbb │ │ │ │ add r0, pc │ │ │ │ @@ -338597,15 +338589,15 @@ │ │ │ │ bne.w 2567fc │ │ │ │ ldrb.w r3, [r4, #632] @ 0x278 │ │ │ │ cbz r3, 25651e │ │ │ │ mov r0, r4 │ │ │ │ bl 254258 │ │ │ │ cbnz r0, 256570 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ cbnz r0, 256548 │ │ │ │ bl 25a854 │ │ │ │ cbz r0, 256540 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #4 │ │ │ │ bne.n 256540 │ │ │ │ movs r2, #11 │ │ │ │ @@ -338625,31 +338617,31 @@ │ │ │ │ ldr.w r3, [pc, #1192] @ 256a04 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 256570 │ │ │ │ ldr.w r0, [pc, #1196] @ 256a14 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ add r5, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fb7a4 │ │ │ │ + bl 2fb7f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 256224 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 256232 │ │ │ │ negs r3, r3 │ │ │ │ b.n 256206 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 25374c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 252b64 │ │ │ │ ldr.w r3, [pc, #1136] @ 256a18 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w sl, [r2, r3] │ │ │ │ @@ -338694,15 +338686,15 @@ │ │ │ │ ldr r3, [pc, #1004] @ (256a04 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 255f58 │ │ │ │ ldr.w r0, [pc, #1028] @ 256a28 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 255f58 │ │ │ │ ldr r0, [pc, #1020] @ (256a2c ) │ │ │ │ movw r1, #2979 @ 0xba3 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ subs r3, #1 │ │ │ │ @@ -338714,15 +338706,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bge.n 25666c │ │ │ │ bl 222040 │ │ │ │ add r5, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fb7a4 │ │ │ │ + bl 2fb7f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ negs r3, r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 256206 │ │ │ │ b.n 256224 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -338752,25 +338744,25 @@ │ │ │ │ bpl.w 256278 │ │ │ │ ldr r0, [pc, #900] @ (256a34 ) │ │ │ │ mov r2, r6 │ │ │ │ strd r1, r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ strd lr, ip, [sp, #8] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r0, r2, [r4, #368] @ 0x170 │ │ │ │ b.n 25617a │ │ │ │ ldrb.w r3, [r4, #1184] @ 0x4a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 256506 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2eb378 │ │ │ │ + bl 2eb3c8 │ │ │ │ b.n 256506 │ │ │ │ add.w r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ mov r0, r4 │ │ │ │ bl 25f2a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 256320 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 256700 │ │ │ │ @@ -338784,23 +338776,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1140 @ 0x474 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #2729 @ 0xaa9 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ bl 25374c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 2561b2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2e7b18 │ │ │ │ + bl 2e7b68 │ │ │ │ b.n 256388 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 261184 │ │ │ │ b.n 256402 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r1, #2 │ │ │ │ @@ -338809,15 +338801,15 @@ │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r1, #4 │ │ │ │ bl 261184 │ │ │ │ b.n 256466 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr.w r2, [r4, #856] @ 0x358 │ │ │ │ ldr.w r3, [sl] │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr.w r2, [r4, #860] @ 0x35c │ │ │ │ str.w r0, [r4, #864] @ 0x360 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ str.w r1, [r4, #868] @ 0x364 │ │ │ │ @@ -338834,18 +338826,18 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 25645c │ │ │ │ ldr r1, [pc, #680] @ (256a48 ) │ │ │ │ ldr r0, [pc, #684] @ (256a4c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25645c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2e7f14 │ │ │ │ + bl 2e7f64 │ │ │ │ b.n 256470 │ │ │ │ ldr r3, [pc, #668] @ (256a50 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25648a │ │ │ │ @@ -338853,94 +338845,94 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 25648a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #644] @ (256a54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25648a │ │ │ │ ldr r1, [pc, #636] @ (256a58 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2561e4 │ │ │ │ ldr r1, [pc, #540] @ (256a04 ) │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 2561e4 │ │ │ │ ldr r0, [pc, #616] @ (256a5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2561e4 │ │ │ │ ldr r3, [pc, #608] @ (256a60 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 256510 │ │ │ │ ldr r3, [pc, #504] @ (256a04 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 256510 │ │ │ │ ldr r0, [pc, #588] @ (256a64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 256510 │ │ │ │ ldr r3, [pc, #580] @ (256a68 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2564e4 │ │ │ │ ldr r3, [pc, #468] @ (256a04 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2564e4 │ │ │ │ ldr r0, [pc, #560] @ (256a6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2564e4 │ │ │ │ ldr r3, [pc, #552] @ (256a70 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 256354 │ │ │ │ ldr r3, [pc, #432] @ (256a04 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 256354 │ │ │ │ ldr r0, [pc, #532] @ (256a74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 256354 │ │ │ │ ldr r3, [pc, #524] @ (256a78 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25633c │ │ │ │ ldr r3, [pc, #396] @ (256a04 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 25633c │ │ │ │ ldr r0, [pc, #504] @ (256a7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25633c │ │ │ │ ldr r0, [pc, #496] @ (256a80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [pc, #492] @ (256a84 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [r3, #616] @ 0x268 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 2560f8 │ │ │ │ @@ -338950,17 +338942,17 @@ │ │ │ │ ldr r2, [pc, #472] @ (256a88 ) │ │ │ │ ldr r1, [pc, #472] @ (256a8c ) │ │ │ │ addw r3, r3, #1140 @ 0x474 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2802 @ 0xaf2 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2568dc │ │ │ │ movs r2, #10 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 252b64 │ │ │ │ movs r0, #0 │ │ │ │ @@ -338970,15 +338962,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ adds r3, #24 │ │ │ │ add.w r0, r3, r0, lsl #2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 43cc80 │ │ │ │ + bl 43ccd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2569d0 │ │ │ │ bl 222040 │ │ │ │ b.n 25671e │ │ │ │ bl 222040 │ │ │ │ mvn.w r3, #13 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -338991,52 +338983,52 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ addw r3, r3, #1140 @ 0x474 │ │ │ │ add r1, pc │ │ │ │ movw r2, #2853 @ 0xb25 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 2568ca │ │ │ │ ldr r3, [pc, #360] @ (256aa0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #360] @ (256aa4 ) │ │ │ │ ldr r1, [pc, #364] @ (256aa8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1140 @ 0x474 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2759 @ 0xac7 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2568ca │ │ │ │ ldr r3, [pc, #344] @ (256aac ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #344] @ (256ab0 ) │ │ │ │ ldr r1, [pc, #344] @ (256ab4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1140 @ 0x474 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2820 @ 0xb04 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2568c4 │ │ │ │ ldr r3, [pc, #324] @ (256ab8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #324] @ (256abc ) │ │ │ │ ldr r1, [pc, #328] @ (256ac0 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1140 @ 0x474 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #2826 @ 0xb0a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2568c4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #300] @ (256ac4 ) │ │ │ │ negs r0, r0 │ │ │ │ ldr r2, [pc, #300] @ (256ac8 ) │ │ │ │ ldr r1, [pc, #304] @ (256acc ) │ │ │ │ add r3, pc │ │ │ │ @@ -339044,15 +339036,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r2, #2745 @ 0xab9 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 2568ca │ │ │ │ ldr r3, [pc, #276] @ (256ad0 ) │ │ │ │ movw r2, #3522 @ 0xdc2 │ │ │ │ ldr r1, [pc, #276] @ (256ad4 ) │ │ │ │ ldr r0, [pc, #276] @ (256ad8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -339064,141 +339056,141 @@ │ │ │ │ ldr r1, [pc, #264] @ (256ae0 ) │ │ │ │ ldr r0, [pc, #264] @ (256ae4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #840 @ 0x348 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - strb r0, [r0, #12] │ │ │ │ + strb r0, [r2, #13] │ │ │ │ movs r3, r4 │ │ │ │ - subs r6, r2, r4 │ │ │ │ + subs r6, r4, r5 │ │ │ │ movs r1, r4 │ │ │ │ - ldrsb r0, [r2, r5] │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ movs r6, r5 │ │ │ │ - subs r0, r7, r3 │ │ │ │ + subs r0, r1, r5 │ │ │ │ movs r1, r4 │ │ │ │ - strh r4, [r4, #52] @ 0x34 │ │ │ │ + strh r4, [r6, #54] @ 0x36 │ │ │ │ movs r3, r4 │ │ │ │ ldrh r2, [r2, #22] │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r3, #5] │ │ │ │ + strb r0, [r5, #6] │ │ │ │ movs r3, r4 │ │ │ │ movs r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #26] │ │ │ │ + ldrb r2, [r2, #27] │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, #8] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #23] │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + strb r0, [r4, #1] │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #22] │ │ │ │ + strh r4, [r2, #24] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r6, r7] │ │ │ │ + strb r0, [r0, r1] │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r7, #20] │ │ │ │ + strh r2, [r1, #24] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r6, #112] @ 0x70 │ │ │ │ + ldr r2, [r0, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #4] │ │ │ │ + strb r0, [r2, #5] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r4, #2] │ │ │ │ + strb r6, [r6, #3] │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #26] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ movs r3, r4 │ │ │ │ cmp r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #26] │ │ │ │ + strh r4, [r6, #28] │ │ │ │ movs r3, r4 │ │ │ │ adds r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #28] │ │ │ │ + strh r0, [r3, #30] │ │ │ │ movs r3, r4 │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r2, #28] │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #12] │ │ │ │ + strh r0, [r6, #14] │ │ │ │ movs r3, r4 │ │ │ │ adds r4, r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #10] │ │ │ │ + strh r0, [r7, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r1, #14] │ │ │ │ movs r3, r4 │ │ │ │ strh r2, [r6, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, #14] │ │ │ │ + strh r6, [r3, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r1, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #92] @ 0x5c │ │ │ │ movs r3, r4 │ │ │ │ strh r6, [r3, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + strh r6, [r5, r0] │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r6, #14] │ │ │ │ + strh r4, [r0, #18] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r3, #80] @ 0x50 │ │ │ │ + ldr r4, [r5, #84] @ 0x54 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r7, r6] │ │ │ │ + strh r4, [r1, r0] │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r7, #6] │ │ │ │ + strh r2, [r1, #10] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r7, #76] @ 0x4c │ │ │ │ + ldr r6, [r1, #84] @ 0x54 │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r3, r6] │ │ │ │ + str r6, [r5, r7] │ │ │ │ movs r6, r5 │ │ │ │ - strh r0, [r3, #10] │ │ │ │ + strh r0, [r5, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r4, #76] @ 0x4c │ │ │ │ + ldr r0, [r6, #80] @ 0x50 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r0, r6] │ │ │ │ + str r0, [r2, r7] │ │ │ │ movs r6, r5 │ │ │ │ - strh r6, [r5, #10] │ │ │ │ + strh r6, [r7, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r0, #76] @ 0x4c │ │ │ │ + ldr r4, [r2, #80] @ 0x50 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r3, r5] │ │ │ │ + str r4, [r5, r6] │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r7, #2] │ │ │ │ + strh r2, [r1, #6] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r3, #72] @ 0x48 │ │ │ │ + ldr r6, [r5, #76] @ 0x4c │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r6, r4] │ │ │ │ + str r6, [r0, r6] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [r0, #72] @ 0x48 │ │ │ │ + ldr r0, [r2, #76] @ 0x4c │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r5, #16] │ │ │ │ + strh r2, [r7, #18] │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r5, r5] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ + ldr r0, [r7, #72] @ 0x48 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r7, #1] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00256ae8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -339217,15 +339209,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ bl 250ff8 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ add r8, pc │ │ │ │ cbz r0, 256b32 │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ str.w r7, [r4, #1052] @ 0x41c │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ bl 250fe8 │ │ │ │ bl 25b350 │ │ │ │ strd r0, r1, [r4, #872] @ 0x368 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 256c22 │ │ │ │ @@ -339238,29 +339230,29 @@ │ │ │ │ ldr.w r0, [r4, #596] @ 0x254 │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ mov r5, r1 │ │ │ │ add r2, sp, #12 │ │ │ │ add r1, sp, #16 │ │ │ │ add.w r0, r3, r0, lsl #2 │ │ │ │ - bl 43cc80 │ │ │ │ + bl 43ccd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 256c7e │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f81d4 │ │ │ │ + bl 2f8224 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2fc86c │ │ │ │ + bl 2fc8bc │ │ │ │ bl 25a9e0 │ │ │ │ cbnz r0, 256b8e │ │ │ │ bl 25aa4c │ │ │ │ cbz r0, 256bce │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fb69c │ │ │ │ + bl 2fb6ec │ │ │ │ str.w r0, [r4, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 256c62 │ │ │ │ ldr r3, [pc, #476] @ (256d7c ) │ │ │ │ ldr.w r5, [r8, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339269,15 +339261,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #468] @ (256d84 ) │ │ │ │ add.w r0, r4, #628 @ 0x274 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #632] @ 0x278 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 256d04 │ │ │ │ bl 25a9bc │ │ │ │ cbz r0, 256bdc │ │ │ │ @@ -339287,26 +339279,26 @@ │ │ │ │ cmp.w r9, #7 │ │ │ │ beq.w 256d2a │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 256cc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ bl 25a830 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 256c96 │ │ │ │ ldr r2, [pc, #392] @ (256d88 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #392] @ (256d8c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #917] @ 0x395 │ │ │ │ b.n 256c36 │ │ │ │ bl 25b3e0 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ b.n 256b72 │ │ │ │ @@ -339340,39 +339332,39 @@ │ │ │ │ ldr r1, [pc, #304] @ (256d9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1236 @ 0x4d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4015 @ 0xfaf │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 25374c │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 256cae │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 256c30 │ │ │ │ ldr r2, [pc, #264] @ (256da0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #264] @ (256da4 ) │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ b.n 256c10 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r2, #10 │ │ │ │ bl 252b64 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 256c30 │ │ │ │ mov r0, r4 │ │ │ │ bl 25f2f0 │ │ │ │ b.n 256bdc │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 251760 │ │ │ │ @@ -339385,106 +339377,106 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1236 @ 0x4d4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #12 │ │ │ │ movw r2, #4040 @ 0xfc8 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 256c7e │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ - bl 43b008 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b058 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 256c36 │ │ │ │ ldr r3, [pc, #172] @ (256db4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 256bce │ │ │ │ ldr r3, [pc, #164] @ (256db8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 256bce │ │ │ │ ldr r0, [pc, #152] @ (256dbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 256bce │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ bl 252b64 │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ b.n 256c36 │ │ │ │ ldr r3, [pc, #124] @ (256dc0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 256baa │ │ │ │ ldr r3, [pc, #104] @ (256db8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 256baa │ │ │ │ ldr r0, [pc, #100] @ (256dc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 256baa │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r2, r6] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, r5] │ │ │ │ movs r3, r6 │ │ │ │ strh r6, [r5, #28] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 256d0e │ │ │ │ - vshr.u64 d24, d4, #1 │ │ │ │ + vmla.i q12, , d20[0] │ │ │ │ movs r3, r4 │ │ │ │ - bl 514d8a │ │ │ │ - ldrb r2, [r3, #20] │ │ │ │ + bl 514d8a │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ movs r3, r4 │ │ │ │ ldrh r2, [r3, r1] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [pc, #568] @ (256fd0 ) │ │ │ │ + ldr r6, [pc, #888] @ (257110 ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r0, [r3, #30] │ │ │ │ + ldrb r0, [r5, #31] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ movs r3, r4 │ │ │ │ blt.n 256cbe │ │ │ │ - vaddl.u q12, d15, d6 │ │ │ │ + vshr.u32 q12, q3, #1 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [pc, #112] @ (256e1c ) │ │ │ │ + ldr r6, [pc, #432] @ (256f5c ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r4, #30] │ │ │ │ + ldrb r6, [r6, #31] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r3, #20] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #28] │ │ │ │ + ldrb r2, [r1, #30] │ │ │ │ movs r3, r4 │ │ │ │ adds r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #27] │ │ │ │ + ldrb r6, [r3, #28] │ │ │ │ movs r3, r4 │ │ │ │ ldr r1, [pc, #8] @ (256dd4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - beq.n 256d28 │ │ │ │ + beq.n 256dc8 │ │ │ │ movs r0, r4 │ │ │ │ ldr r3, [pc, #16] @ (256dec ) │ │ │ │ ldr r2, [pc, #20] @ (256df0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (256df4 ) │ │ │ │ @@ -339492,28 +339484,28 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r0, [r7, r2] │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 256d14 │ │ │ │ + beq.n 256db4 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #40] @ (256e34 ) │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r0, [r0] │ │ │ │ - bl 300b9c │ │ │ │ + bl 300bec │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -339622,20 +339614,20 @@ │ │ │ │ ldr r4, [r3, #0] │ │ │ │ bl 25a8e4 │ │ │ │ mov r3, r0 │ │ │ │ add r4, r5 │ │ │ │ add.w r0, r4, #24 │ │ │ │ cbz r3, 256f46 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ cbz r0, 256f56 │ │ │ │ - bl 3038fc │ │ │ │ + bl 30394c │ │ │ │ adds r6, #1 │ │ │ │ add.w r5, r5, #336 @ 0x150 │ │ │ │ bl 25b45c │ │ │ │ cmp r6, r0 │ │ │ │ blt.n 256f30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -339658,30 +339650,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 256eee │ │ │ │ ldr r0, [pc, #40] @ (256fbc ) │ │ │ │ subs r1, r4, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 256eee │ │ │ │ nop │ │ │ │ ldrsb r0, [r6, r6] │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #0] │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r0, #0] │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r2, [pc, #1268] @ 2574c8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -339702,30 +339694,30 @@ │ │ │ │ ldr.w r3, [pc, #1236] @ 2574d4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2573d2 │ │ │ │ - bl 440118 │ │ │ │ + bl 440168 │ │ │ │ ldrb.w r3, [r5, #1186] @ 0x4a2 │ │ │ │ cbnz r3, 25701e │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r4, #328] @ 0x148 │ │ │ │ add.w fp, sp, #48 @ 0x30 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str.w r5, [r4, #312] @ 0x138 │ │ │ │ strd r5, r5, [fp, #4] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2570ae │ │ │ │ ldr.w r8, [pc, #1188] @ 2574d8 │ │ │ │ add r8, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2573a6 │ │ │ │ ldr.w r6, [r4, #264] @ 0x108 │ │ │ │ dmb ish │ │ │ │ cbz r6, 25709a │ │ │ │ @@ -339750,15 +339742,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2573a6 │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ b.n 25705e │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ adds r0, #16 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ strd r6, r6, [fp] │ │ │ │ str.w r6, [fp, #8] │ │ │ │ b.n 257070 │ │ │ │ mov r6, fp │ │ │ │ ldr.w fp, [pc, #1064] @ 2574dc │ │ │ │ ldr.w r3, [pc, #1064] @ 2574e0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -339777,15 +339769,15 @@ │ │ │ │ ldr.w r1, [r4, #328] @ 0x148 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 303f3c │ │ │ │ + bl 303f8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2573f6 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 257394 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r3, r2 │ │ │ │ @@ -339805,15 +339797,15 @@ │ │ │ │ ldrne.w r1, [r4, #276] @ 0x114 │ │ │ │ ldreq.w r1, [r4, #272] @ 0x110 │ │ │ │ ldreq r2, [r4, #20] │ │ │ │ itee ne │ │ │ │ addne r1, #12 │ │ │ │ addeq r1, #12 │ │ │ │ subeq r2, #12 │ │ │ │ - bl 304144 │ │ │ │ + bl 304194 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 257414 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 257394 │ │ │ │ ldr r3, [pc, #912] @ (2574e4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -339844,34 +339836,34 @@ │ │ │ │ beq.n 25722c │ │ │ │ mov r0, sl │ │ │ │ ldr.w sl, [pc, #824] @ 2574e8 │ │ │ │ ldr.w r9, [r4, #280] @ 0x118 │ │ │ │ movw r2, #1359 @ 0x54f │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.w 257322 │ │ │ │ ldr r3, [pc, #800] @ (2574ec ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #800] @ (2574f0 ) │ │ │ │ mov r1, sl │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1404 @ 0x57c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cbz r0, 2571f2 │ │ │ │ bl 256ed0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 43b618 │ │ │ │ - bl 4403ec │ │ │ │ + bl 43b668 │ │ │ │ + bl 44043c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2573aa │ │ │ │ ldr r2, [pc, #752] @ (2574f4 ) │ │ │ │ ldr r3, [pc, #712] @ (2574cc ) │ │ │ │ add r2, pc │ │ │ │ @@ -339892,15 +339884,15 @@ │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25730a │ │ │ │ ldr r1, [pc, #704] @ (2574f8 ) │ │ │ │ movw r2, #1359 @ 0x54f │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ bl 254eb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2574b2 │ │ │ │ ldr r3, [pc, #684] @ (2574fc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ @@ -339912,17 +339904,17 @@ │ │ │ │ bne.w 257394 │ │ │ │ lsls r2, r7, #31 │ │ │ │ bpl.n 25727a │ │ │ │ ldr r3, [pc, #664] @ (257500 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #4] │ │ │ │ adds r0, #16 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r6] │ │ │ │ str r3, [r6, #8] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #312] @ 0x138 │ │ │ │ b.n 2570cc │ │ │ │ ldr.w r3, [r4, #272] @ 0x110 │ │ │ │ @@ -339945,15 +339937,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 25719a │ │ │ │ ldr r1, [pc, #580] @ (257504 ) │ │ │ │ mov r0, sl │ │ │ │ movw r2, #1340 @ 0x53c │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 2571e6 │ │ │ │ ldr r3, [pc, #564] @ (257508 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2572b6 │ │ │ │ @@ -339966,37 +339958,37 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #544] @ (257510 ) │ │ │ │ ldr.w r3, [r4, #248] @ 0xf8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ ldrd r2, r3, [r4, #256] @ 0x100 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 25719a │ │ │ │ b.n 2572bc │ │ │ │ ldr r1, [pc, #520] @ (257514 ) │ │ │ │ movw r2, #1359 @ 0x54f │ │ │ │ ldr.w r9, [r4, #320] @ 0x140 │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 257262 │ │ │ │ b.n 257242 │ │ │ │ bl 254eb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2574b2 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ blx 1807b8 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r9 │ │ │ │ - bl 3042a0 │ │ │ │ + bl 3042f0 │ │ │ │ cbnz r0, 25739a │ │ │ │ ldr.w r0, [r4, #276] @ 0x114 │ │ │ │ ldrb.w r3, [r0, #267] @ 0x10b │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25748a │ │ │ │ ldr.w r1, [r0, #268] @ 0x10c │ │ │ │ mov r2, r9 │ │ │ │ @@ -340017,15 +340009,15 @@ │ │ │ │ mov r1, sl │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1412 @ 0x584 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 2571e6 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ b.n 2571e6 │ │ │ │ mov r0, r9 │ │ │ │ mov r7, r8 │ │ │ │ @@ -340044,30 +340036,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 257200 │ │ │ │ ldr r0, [pc, #352] @ (257524 ) │ │ │ │ ldrd r2, r3, [r4, #288] @ 0x120 │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 257200 │ │ │ │ ldr r3, [pc, #340] @ (257528 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25700e │ │ │ │ ldr r3, [pc, #300] @ (25750c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25700e │ │ │ │ ldr r0, [pc, #320] @ (25752c ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25700e │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2571f2 │ │ │ │ ldr r3, [pc, #300] @ (257530 ) │ │ │ │ movw r2, #1303 @ 0x517 │ │ │ │ @@ -340084,15 +340076,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (257544 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1329 @ 0x531 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 2571e6 │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #268] @ (257548 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #268] @ (25754c ) │ │ │ │ @@ -340102,15 +340094,15 @@ │ │ │ │ ldr r3, [pc, #264] @ (257550 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov.w r2, #268 @ 0x10c │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ adds r3, #20 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 2571e6 │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #240] @ (257554 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #240] @ (257558 ) │ │ │ │ @@ -340121,28 +340113,28 @@ │ │ │ │ add r1, pc │ │ │ │ movw r5, #13124 @ 0x3344 │ │ │ │ movt r5, #4386 @ 0x1122 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ adds r3, #20 │ │ │ │ mov r7, r8 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 2571e6 │ │ │ │ ldr r3, [pc, #212] @ (257560 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [pc, #212] @ (257564 ) │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1250 @ 0x4e2 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r9 │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 2571e6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ (257568 ) │ │ │ │ movw r2, #1393 @ 0x571 │ │ │ │ @@ -340161,87 +340153,87 @@ │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, #27] │ │ │ │ movs r6, r7 │ │ │ │ ldrb r2, [r6, #25] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + ldrb r4, [r4, #19] │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #14] │ │ │ │ + ldrb r6, [r5, #15] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [pc, #56] @ (257528 ) │ │ │ │ + ldr r6, [pc, #376] @ (257668 ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r2, #20] │ │ │ │ movs r3, r4 │ │ │ │ strb r0, [r2, r2] │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r4, [r3, #12] │ │ │ │ + ldrb r4, [r5, #13] │ │ │ │ movs r3, r4 │ │ │ │ ldrb r2, [r3, #19] │ │ │ │ movs r6, r7 │ │ │ │ ldrb r4, [r0, #19] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r2, #10] │ │ │ │ + ldrb r2, [r4, #11] │ │ │ │ movs r3, r4 │ │ │ │ adds r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #12] │ │ │ │ + ldrb r2, [r4, #13] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r0, #9] │ │ │ │ + ldrb r4, [r2, #10] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [pc, #392] @ (2576a4 ) │ │ │ │ + ldr r4, [pc, #712] @ (2577e4 ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r0, #13] │ │ │ │ + ldrb r6, [r2, #14] │ │ │ │ movs r3, r4 │ │ │ │ adds r4, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #12] │ │ │ │ + ldrb r4, [r7, #13] │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #5] │ │ │ │ + ldrb r2, [r3, #6] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [pc, #856] @ (25788c ) │ │ │ │ + ldr r4, [pc, #152] @ (2575cc ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r1, #5] │ │ │ │ + ldrb r4, [r3, #6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r3, #5] │ │ │ │ + ldrb r6, [r5, #6] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [pc, #776] @ (257848 ) │ │ │ │ + ldr r4, [pc, #72] @ (257588 ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r7, #6] │ │ │ │ + ldrb r4, [r1, #8] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r6, #4] │ │ │ │ + ldrb r2, [r0, #6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r5, #5] │ │ │ │ + ldrb r0, [r7, #6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r4, #5] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [pc, #584] @ (25779c ) │ │ │ │ + ldr r3, [pc, #904] @ (2578dc ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r1, #4] │ │ │ │ + ldrb r6, [r3, #5] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r5, #3] │ │ │ │ + ldrb r0, [r7, #4] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [pc, #408] @ (2576f8 ) │ │ │ │ + ldr r3, [pc, #728] @ (257838 ) │ │ │ │ movs r6, r5 │ │ │ │ - ldr r3, [pc, #312] @ (25769c ) │ │ │ │ + ldr r3, [pc, #632] @ (2577dc ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r3, #7] │ │ │ │ + ldrb r4, [r5, #8] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [pc, #144] @ (2575fc ) │ │ │ │ + ldr r3, [pc, #464] @ (25773c ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r3, #2] │ │ │ │ + ldrb r2, [r5, #3] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r3, #6] │ │ │ │ + ldrb r0, [r5, #7] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #544] @ (2577a8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -340251,53 +340243,53 @@ │ │ │ │ mov r7, r0 │ │ │ │ ldr r5, [pc, #540] @ (2577b0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30578c │ │ │ │ + bl 3057dc │ │ │ │ ldr r3, [pc, #528] @ (2577b4 ) │ │ │ │ ldr r2, [pc, #528] @ (2577b8 ) │ │ │ │ ldr r1, [pc, #532] @ (2577bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #512] @ (2577c0 ) │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 257702 │ │ │ │ mov r0, r7 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 305734 │ │ │ │ + bl 305784 │ │ │ │ cbz r0, 25762a │ │ │ │ ldr r3, [pc, #492] @ (2577c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 257728 │ │ │ │ mov r0, r2 │ │ │ │ bl 256e38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ ldr r2, [pc, #456] @ (2577c8 ) │ │ │ │ ldr r3, [pc, #424] @ (2577ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -340308,15 +340300,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ mov r9, r0 │ │ │ │ bl 251dc8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 257750 │ │ │ │ mov r0, r4 │ │ │ │ bl 265bb8 │ │ │ │ @@ -340329,104 +340321,104 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r9, r3 │ │ │ │ bl 2659f0 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2576f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25777a │ │ │ │ ldr r0, [pc, #344] @ (2577cc ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #344] @ (2577d0 ) │ │ │ │ ldr r1, [pc, #348] @ (2577d4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #332] @ (2577d8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ movs r0, #8 │ │ │ │ blx 17e220 │ │ │ │ movs r1, #1 │ │ │ │ strd r8, r7, [r0] │ │ │ │ movs r2, #0 │ │ │ │ strb.w r1, [r8, #20] │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r0, r8, #16 │ │ │ │ ldr r2, [pc, #304] @ (2577dc ) │ │ │ │ ldr r1, [pc, #304] @ (2577e0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ b.n 2575fe │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 303984 │ │ │ │ + bl 3039d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc960 │ │ │ │ + bl 2fc9b0 │ │ │ │ ldr r2, [pc, #280] @ (2577e4 ) │ │ │ │ mov r3, r8 │ │ │ │ add.w r0, r8, #8 │ │ │ │ str.w r4, [r8, #24] │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r8, #12] │ │ │ │ ldr.w r1, [r8, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ ldr r3, [pc, #256] @ (2577e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ b.n 2575fe │ │ │ │ ldr r3, [pc, #244] @ (2577ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ b.n 2575e2 │ │ │ │ ldr r3, [pc, #236] @ (2577f0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2575ca │ │ │ │ ldr r3, [pc, #228] @ (2577f4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2575ca │ │ │ │ ldr r0, [pc, #220] @ (2577f8 ) │ │ │ │ ldrb.w r1, [r8] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2575ca │ │ │ │ ldr r3, [pc, #208] @ (2577fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2575ec │ │ │ │ ldr r3, [pc, #188] @ (2577f4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2575ec │ │ │ │ ldr r0, [pc, #188] @ (257800 ) │ │ │ │ ldrb.w r1, [r8] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 2575ec │ │ │ │ ldr r3, [pc, #176] @ (257804 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25763e │ │ │ │ @@ -340436,15 +340428,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 25763e │ │ │ │ ldr.w r3, [r0, #1188] @ 0x4a4 │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #152] @ (257808 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25763e │ │ │ │ ldr r3, [pc, #144] @ (25780c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 257670 │ │ │ │ ldr r3, [pc, #108] @ (2577f4 ) │ │ │ │ @@ -340453,70 +340445,70 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 257670 │ │ │ │ ldr r0, [pc, #124] @ (257810 ) │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 257670 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r1, r4] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r4] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [pc, #224] @ (257898 ) │ │ │ │ + ldr r2, [pc, #544] @ (2579d8 ) │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r0, r7, #3 │ │ │ │ + lsrs r0, r1, #5 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r4, r1, #4 │ │ │ │ + lsrs r4, r3, #5 │ │ │ │ movs r1, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, #5] │ │ │ │ movs r6, r7 │ │ │ │ str r2, [r2, r2] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r1, [pc, #416] @ (257970 ) │ │ │ │ + ldr r1, [pc, #736] @ (257ab0 ) │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r2, r5, #32 │ │ │ │ + lsrs r2, r7, #1 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r6, r7, #32 │ │ │ │ + lsrs r6, r1, #2 │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r2, [r1, #5] │ │ │ │ + ldrb r2, [r3, #6] │ │ │ │ movs r3, r4 │ │ │ │ bl 19f7de │ │ │ │ - ldrb r4, [r7, #4] │ │ │ │ + ldrb r4, [r1, #6] │ │ │ │ movs r3, r4 │ │ │ │ lsls r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r0, #1] │ │ │ │ movs r6, r7 │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #0] │ │ │ │ + ldrb r0, [r3, #1] │ │ │ │ movs r3, r4 │ │ │ │ cmp r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + ldrb r2, [r0, #4] │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r4, #25 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #31] │ │ │ │ + ldrb r2, [r6, #0] │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #31] │ │ │ │ + ldrb r6, [r0, #1] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00257814 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -340601,15 +340593,15 @@ │ │ │ │ b.n 2578b0 │ │ │ │ │ │ │ │ 002578e0 : │ │ │ │ ldr r3, [pc, #8] @ (2578ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - b.w 436110 │ │ │ │ + b.w 436160 │ │ │ │ strb r2, [r1, #25] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002578f0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -340645,25 +340637,25 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r5, #24] │ │ │ │ movs r6, r7 │ │ │ │ - mov sl, r7 │ │ │ │ + bx r1 │ │ │ │ movs r6, r5 │ │ │ │ - strb r0, [r6, #16] │ │ │ │ + strb r0, [r0, #18] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r0, #28] │ │ │ │ + strb r4, [r2, #29] │ │ │ │ movs r3, r4 │ │ │ │ - mov lr, r4 │ │ │ │ + mov lr, lr │ │ │ │ movs r6, r5 │ │ │ │ - strb r4, [r3, #16] │ │ │ │ + strb r4, [r5, #17] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r4, #28] │ │ │ │ + strb r4, [r6, #29] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00257964 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -340746,27 +340738,27 @@ │ │ │ │ ldr.w r0, [r4, #232] @ 0xe8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r5, [r4, #256] @ 0x100 │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ strd r0, r5, [sp] │ │ │ │ ldr r0, [pc, #28] @ (257a64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2579fa │ │ │ │ ldr r4, [pc, #960] @ (257e14 ) │ │ │ │ movs r3, r6 │ │ │ │ strb r0, [r7, #21] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #24] │ │ │ │ + strb r4, [r0, #26] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #948] @ (257e30 ) │ │ │ │ @@ -340780,38 +340772,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ bl 25a8e4 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ - bl 434474 │ │ │ │ + bl 4344c4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 265c2c │ │ │ │ ldr r3, [pc, #912] @ (257e3c ) │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r7, [sl, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 257da0 │ │ │ │ - bl 440118 │ │ │ │ + bl 440168 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 257d0e │ │ │ │ ldr r5, [pc, #888] @ (257e40 ) │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ strd r7, fp, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ str.w sl, [sp, #24] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 257cce │ │ │ │ ldrb.w r3, [r4, #236] @ 0xec │ │ │ │ dmb ish │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -340832,15 +340824,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #236] @ 0xec │ │ │ │ ldr r3, [r3, #8] │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257c04 │ │ │ │ ldrd r0, r1, [r4, #272] @ 0x110 │ │ │ │ - bl 450dbc │ │ │ │ + bl 450e0c │ │ │ │ mov r7, r0 │ │ │ │ bl 25a8e4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 257be6 │ │ │ │ str.w sl, [sp] │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ @@ -340880,20 +340872,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 257de2 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 257c76 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ b.n 257ad6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2592f8 │ │ │ │ ldrd r0, r1, [r4, #272] @ 0x110 │ │ │ │ - bl 450dbc │ │ │ │ + bl 450e0c │ │ │ │ mov r7, r0 │ │ │ │ bl 25a8e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 257df8 │ │ │ │ mvn.w r3, #1 │ │ │ │ add.w sl, sp, #52 @ 0x34 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ @@ -340901,36 +340893,36 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ ands r3, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r2, [r4, #272] @ 0x110 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 304354 │ │ │ │ + bl 3043a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 257b5c │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ ldrd r7, fp, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 257e0e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 257d76 │ │ │ │ bl 256e38 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ ldr r3, [pc, #540] @ (257e48 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 43b618 │ │ │ │ - bl 4403ec │ │ │ │ + bl 43b668 │ │ │ │ + bl 44043c │ │ │ │ mov r0, fp │ │ │ │ bl 265cac │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 257ce6 │ │ │ │ ldr r2, [pc, #512] @ (257e4c ) │ │ │ │ ldr r3, [pc, #488] @ (257e38 ) │ │ │ │ @@ -340953,15 +340945,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #232] @ 0xe8 │ │ │ │ bl 257964 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr.w r1, [r4, #248] @ 0xf8 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 304478 │ │ │ │ + bl 3044c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257c04 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ strd r3, r0, [sp, #32] │ │ │ │ ldr r3, [pc, #424] @ (257e44 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd sl, fp, [sp, #32] │ │ │ │ @@ -340977,15 +340969,15 @@ │ │ │ │ dmb ish │ │ │ │ b.n 257bb4 │ │ │ │ add.w r0, r7, #20 │ │ │ │ bl 259298 │ │ │ │ b.n 257b96 │ │ │ │ ldrd r7, fp, [sp, #40] @ 0x28 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ - bl 4403ec │ │ │ │ + bl 44043c │ │ │ │ mov r0, fp │ │ │ │ bl 265cac │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 257c4a │ │ │ │ ldr r3, [pc, #360] @ (257e50 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -340997,15 +340989,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 257c4a │ │ │ │ ldr r0, [pc, #344] @ (257e58 ) │ │ │ │ ldrd r2, r3, [r4, #264] @ 0x108 │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 257c4a │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #39 @ 0x27 │ │ │ │ add.w r0, sp, #81 @ 0x51 │ │ │ │ ldrb r6, [r4, #0] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ blx 17fe94 │ │ │ │ @@ -341018,15 +341010,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ stmia.w r6, {r0, r1, r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ - bl 304478 │ │ │ │ + bl 3044c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 257c0c │ │ │ │ ldr r3, [pc, #244] @ (257e44 ) │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ dmb ish │ │ │ │ @@ -341048,15 +341040,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 257c1c │ │ │ │ ldr r0, [pc, #208] @ (257e64 ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ b.n 257c1c │ │ │ │ ldr r3, [pc, #196] @ (257e68 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 257aba │ │ │ │ @@ -341064,15 +341056,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 257aba │ │ │ │ ldr r0, [pc, #172] @ (257e6c ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 257aba │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (257e70 ) │ │ │ │ movw r2, #697 @ 0x2b9 │ │ │ │ ldr r1, [pc, #160] @ (257e74 ) │ │ │ │ ldr r0, [pc, #160] @ (257e78 ) │ │ │ │ add r3, pc │ │ │ │ @@ -341128,49 +341120,49 @@ │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #280] @ (257f68 ) │ │ │ │ movs r3, r6 │ │ │ │ adds r4, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #17] │ │ │ │ + strb r4, [r6, #18] │ │ │ │ movs r3, r4 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #14] │ │ │ │ + strb r2, [r0, #16] │ │ │ │ movs r3, r4 │ │ │ │ cmp r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #12] │ │ │ │ + strb r4, [r3, #13] │ │ │ │ movs r3, r4 │ │ │ │ - tst r2, r1 │ │ │ │ + negs r2, r3 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [r0, #120] @ 0x78 │ │ │ │ + ldr r0, [r2, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r2, #12] │ │ │ │ + strb r0, [r4, #13] │ │ │ │ movs r3, r4 │ │ │ │ - rors r4, r6 │ │ │ │ + negs r4, r0 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [r5, #116] @ 0x74 │ │ │ │ + ldr r2, [r7, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r5, #12] │ │ │ │ + strb r6, [r7, #13] │ │ │ │ movs r3, r4 │ │ │ │ - rors r6, r3 │ │ │ │ + tst r6, r5 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r2, #116] @ 0x74 │ │ │ │ + ldr r4, [r4, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r0, #12] │ │ │ │ + strb r4, [r2, #13] │ │ │ │ movs r3, r4 │ │ │ │ - rors r0, r1 │ │ │ │ + tst r0, r3 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r7, #112] @ 0x70 │ │ │ │ + ldr r6, [r1, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r3, #12] │ │ │ │ + strb r6, [r5, #13] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00257ea0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -341183,31 +341175,31 @@ │ │ │ │ mov r8, r0 │ │ │ │ adds r0, r3, #4 │ │ │ │ adds r7, r3, #4 │ │ │ │ bl 256dd8 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov.w r6, #288 @ 0x120 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ bl 25b45c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 462df4 │ │ │ │ + bl 462e44 │ │ │ │ str r1, [r5, #20] │ │ │ │ b.n 257f00 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r3, r6, r1, r3 │ │ │ │ ldrb.w r2, [r3, #236] @ 0xec │ │ │ │ uxtb r2, r2 │ │ │ │ adds r4, r1, #1 │ │ │ │ cbz r2, 257f3c │ │ │ │ bl 25b45c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 462df4 │ │ │ │ + bl 462e44 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 257ee4 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 256dc8 │ │ │ │ @@ -341227,47 +341219,47 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 25b45c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 462df4 │ │ │ │ + bl 462e44 │ │ │ │ str r1, [r5, #20] │ │ │ │ dmb ish │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #244] @ 0xf4 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 257f7e │ │ │ │ ldr.w r1, [r8] │ │ │ │ str.w r2, [r8] │ │ │ │ str.w r1, [r3, #244] @ 0xf4 │ │ │ │ mov.w r2, #1 │ │ │ │ dmb ish │ │ │ │ strb.w r2, [r3, #236] @ 0xec │ │ │ │ add.w r0, r3, #40 @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ b.n 257f0c │ │ │ │ ldr r3, [pc, #24] @ (257f98 ) │ │ │ │ mov.w r2, #396 @ 0x18c │ │ │ │ ldr r1, [pc, #20] @ (257f9c ) │ │ │ │ ldr r0, [pc, #24] @ (257fa0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ strb r0, [r7, #1] │ │ │ │ movs r6, r7 │ │ │ │ - eors r0, r3 │ │ │ │ + lsls r0, r5 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r1, #92] @ 0x5c │ │ │ │ + ldr r6, [r3, #96] @ 0x60 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r1, #8] │ │ │ │ + strb r6, [r3, #9] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00257fa4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -341313,20 +341305,20 @@ │ │ │ │ beq.n 257fe0 │ │ │ │ bl 251dc8 │ │ │ │ bl 254ea0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257fe0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb.w r4, [sl, r4] │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #556] @ (25825c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ ldr r3, [pc, #548] @ (258260 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25820e │ │ │ │ ldr r3, [pc, #540] @ (258264 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -341338,20 +341330,20 @@ │ │ │ │ mov r5, r7 │ │ │ │ add r8, pc │ │ │ │ b.n 25807e │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ add r4, r7 │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cbz r0, 258078 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ - bl 3038fc │ │ │ │ + bl 30394c │ │ │ │ adds r5, #1 │ │ │ │ add.w r7, r7, #288 @ 0x120 │ │ │ │ bl 25b45c │ │ │ │ cmp r5, r0 │ │ │ │ blt.n 25805c │ │ │ │ ldr.w r8, [pc, #484] @ 25826c │ │ │ │ movs r7, #0 │ │ │ │ @@ -341368,36 +341360,36 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ add r4, r7 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 258092 │ │ │ │ add.w r0, r4, #16 │ │ │ │ - bl 436698 │ │ │ │ + bl 4366e8 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 258096 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 436698 │ │ │ │ + bl 4366e8 │ │ │ │ b.n 258096 │ │ │ │ ldr r4, [pc, #420] @ (258270 ) │ │ │ │ bl 24ea40 │ │ │ │ bl 2654e0 │ │ │ │ movs r5, #0 │ │ │ │ add r4, pc │ │ │ │ bl 259220 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 4360a4 │ │ │ │ + bl 4360f4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 4360a4 │ │ │ │ + bl 4360f4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #4 │ │ │ │ - bl 435868 │ │ │ │ + bl 4358b8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r5, [r3, #0] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 17e524 │ │ │ │ @@ -341434,28 +341426,28 @@ │ │ │ │ ble.n 2580ca │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ str r5, [sp, #8] │ │ │ │ add r4, r8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cbz r0, 258182 │ │ │ │ - bl 2fc9e0 │ │ │ │ + bl 2fca30 │ │ │ │ ldr r3, [pc, #272] @ (258280 ) │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 303490 │ │ │ │ + bl 3034e0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ str r5, [r4, #24] │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ - bl 4360a4 │ │ │ │ + bl 4360f4 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 4360a4 │ │ │ │ + bl 4360f4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 17e524 │ │ │ │ ldr.w r7, [r4, #244] @ 0xf4 │ │ │ │ str r5, [r4, #4] │ │ │ │ str.w r5, [r4, #244] @ 0xf4 │ │ │ │ cbz r7, 2581ba │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -341486,15 +341478,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25814a │ │ │ │ bl 251dc8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ bl 25374c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ b.n 25814a │ │ │ │ add.w r0, r7, #20 │ │ │ │ bl 259298 │ │ │ │ b.n 2581ac │ │ │ │ ldr r3, [pc, #116] @ (258284 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -341503,15 +341495,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (258288 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 258044 │ │ │ │ ldr r0, [pc, #100] @ (25828c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 258044 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (258290 ) │ │ │ │ movw r2, #523 @ 0x20b │ │ │ │ ldr r1, [pc, #88] @ (258294 ) │ │ │ │ ldr r0, [pc, #88] @ (258298 ) │ │ │ │ add r3, pc │ │ │ │ @@ -341524,15 +341516,15 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ mov lr, sl │ │ │ │ movs r3, r6 │ │ │ │ ldr r0, [r2, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r1, #6] │ │ │ │ + strb r2, [r3, #7] │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r2, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ @@ -341548,21 +341540,21 @@ │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #124] @ 0x7c │ │ │ │ + strb r4, [r3, #0] │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + subs r5, #242 @ 0xf2 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [r3, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r2, #124] @ 0x7c │ │ │ │ + strb r4, [r4, #0] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025829c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -341589,15 +341581,15 @@ │ │ │ │ ldr.w r2, [sl, #240] @ 0xf0 │ │ │ │ add.w r4, r4, #288 @ 0x120 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 25844a │ │ │ │ str.w r7, [sl, #240] @ 0xf0 │ │ │ │ adds r5, #1 │ │ │ │ add.w r0, sl, #40 @ 0x28 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ bl 25b45c │ │ │ │ cmp r0, r5 │ │ │ │ ble.n 25836c │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r3, #232] @ 0xe8 │ │ │ │ cbnz r3, 258340 │ │ │ │ @@ -341616,18 +341608,18 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2582dc │ │ │ │ ldr r0, [pc, #356] @ (258494 ) │ │ │ │ ldrb r1, [r1, r4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2582dc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #336] @ (258498 ) │ │ │ │ ldr r3, [pc, #308] @ (25847c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -341643,23 +341635,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r7, [pc, #300] @ (25849c ) │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r4 │ │ │ │ add r7, pc │ │ │ │ b.n 2583a2 │ │ │ │ add.w r0, sl, #136 @ 0x88 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 25839c │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 25839c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 303b60 │ │ │ │ + bl 303bb0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 25833a │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 2583f0 │ │ │ │ adds r5, #1 │ │ │ │ add.w r4, r4, #288 @ 0x120 │ │ │ │ bl 25b45c │ │ │ │ @@ -341668,15 +341660,15 @@ │ │ │ │ ble.n 25841a │ │ │ │ ldr.w fp, [r3] │ │ │ │ ldr.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 258340 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ add.w sl, fp, r4 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ ldr r3, [pc, #192] @ (258488 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 258376 │ │ │ │ ldr r3, [pc, #208] @ (2584a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -341687,15 +341679,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 258376 │ │ │ │ ldr r0, [pc, #192] @ (2584a4 ) │ │ │ │ ldrb.w r1, [fp, r4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 258376 │ │ │ │ ldr r3, [pc, #180] @ (2584a8 ) │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ dmb ish │ │ │ │ adds r3, #24 │ │ │ │ @@ -341722,15 +341714,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 258422 │ │ │ │ ldr r0, [pc, #116] @ (2584b0 ) │ │ │ │ ldr r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 258422 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #104] @ (2584b4 ) │ │ │ │ movw r2, #634 @ 0x27a │ │ │ │ ldr r1, [pc, #100] @ (2584b8 ) │ │ │ │ ldr r0, [pc, #104] @ (2584bc ) │ │ │ │ add r3, pc │ │ │ │ @@ -341758,67 +341750,67 @@ │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #108] @ 0x6c │ │ │ │ + ldr r6, [r7, #112] @ 0x70 │ │ │ │ movs r3, r4 │ │ │ │ muls r4, r1 │ │ │ │ movs r3, r6 │ │ │ │ ldr r2, [r7, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #104] @ 0x68 │ │ │ │ + ldr r0, [r5, #108] @ 0x6c │ │ │ │ movs r3, r4 │ │ │ │ adds r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #100] @ 0x64 │ │ │ │ + ldr r2, [r7, #104] @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ - subs r3, #140 @ 0x8c │ │ │ │ + subs r3, #220 @ 0xdc │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [r0, #16] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r6, #92] @ 0x5c │ │ │ │ + ldr r2, [r0, #100] @ 0x64 │ │ │ │ movs r3, r4 │ │ │ │ - subs r3, #118 @ 0x76 │ │ │ │ + subs r3, #198 @ 0xc6 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r7, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r6, #72] @ 0x48 │ │ │ │ + ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002584cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 303984 │ │ │ │ + bl 3039d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc960 │ │ │ │ + bl 2fc9b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #44] @ (258520 ) │ │ │ │ mov.w ip, #0 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #8 │ │ │ │ strb r1, [r3, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [r3, #4] │ │ │ │ str r4, [r3, #24] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -341878,37 +341870,37 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 17e3e4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #4 │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w sl, [r3, #232] @ 0xe8 │ │ │ │ bl 25b480 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r5, sl │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str.w r3, [r4, #236] @ 0xec │ │ │ │ ble.w 258748 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ mov r7, sl │ │ │ │ negs r1, r3 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ add.w r8, r0, #40 @ 0x28 │ │ │ │ str.w sl, [sp, #16] │ │ │ │ mov.w r3, r8, lsl #3 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #372] @ (258780 ) │ │ │ │ mov r8, sl │ │ │ │ add r3, pc │ │ │ │ @@ -341931,18 +341923,18 @@ │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ ldr.w r9, [r4] │ │ │ │ movs r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ mul.w fp, r3, sl │ │ │ │ add.w r4, r9, fp │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ strb.w sl, [r9, fp] │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ blx 17e220 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, #4 │ │ │ │ bl 259a98 │ │ │ │ str.w fp, [r4, #244] @ 0xf4 │ │ │ │ @@ -341991,15 +341983,15 @@ │ │ │ │ b.n 258672 │ │ │ │ mov fp, r3 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [fp] │ │ │ │ adds r4, #1 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ uxtb r4, r4 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ cmp r4, r5 │ │ │ │ blt.n 2586e0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbnz r4, 258736 │ │ │ │ ldr.w sl, [pc, #148] @ 25878c │ │ │ │ mov.w r8, #288 @ 0x120 │ │ │ │ mov r7, r4 │ │ │ │ @@ -342052,26 +342044,26 @@ │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r5 │ │ │ │ movs r3, r6 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r0, #76] @ 0x4c │ │ │ │ + ldr r4, [r2, #80] @ 0x50 │ │ │ │ movs r3, r4 │ │ │ │ vrecps.f16 , , │ │ │ │ ldr r6, [r0, #16] │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, #132 @ 0x84 │ │ │ │ + subs r0, #212 @ 0xd4 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r7, #92] @ 0x5c │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r7, #52] @ 0x34 │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025879c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -342081,26 +342073,26 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r7, r3 │ │ │ │ bl 25b45c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 462df4 │ │ │ │ + bl 462e44 │ │ │ │ str r1, [r5, #24] │ │ │ │ b.n 2587e4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r3, r6, r1, r3 │ │ │ │ ldr.w r2, [r3, #264] @ 0x108 │ │ │ │ adds r4, r1, #1 │ │ │ │ cbz r2, 258800 │ │ │ │ bl 25b45c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 462df4 │ │ │ │ + bl 462e44 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2587ca │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -342109,29 +342101,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 25b45c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 462df4 │ │ │ │ + bl 462e44 │ │ │ │ str r1, [r5, #24] │ │ │ │ dmb ish │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #268] @ 0x10c │ │ │ │ ldr r1, [r2, #4] │ │ │ │ cbnz r1, 25884c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r1, #4] │ │ │ │ str.w r7, [r3, #268] @ 0x10c │ │ │ │ movs r4, #1 │ │ │ │ dmb ish │ │ │ │ str.w r4, [r3, #264] @ 0x108 │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -342144,19 +342136,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r7, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ - adds r7, #138 @ 0x8a │ │ │ │ + adds r7, #218 @ 0xda │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r0, #80] @ 0x50 │ │ │ │ + str r0, [r2, #84] @ 0x54 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r1, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00258874 : │ │ │ │ ldr r3, [pc, #8] @ (258880 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -342208,39 +342200,39 @@ │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add r0, r5 │ │ │ │ ldrb r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2588e6 │ │ │ │ adds r0, #8 │ │ │ │ - bl 436698 │ │ │ │ + bl 4366e8 │ │ │ │ b.n 2588e6 │ │ │ │ ldr.w r8, [pc, #236] @ 2589f8 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r9, [pc, #236] @ 2589fc │ │ │ │ mov r6, r7 │ │ │ │ add r8, pc │ │ │ │ mov.w sl, #0 │ │ │ │ add r9, pc │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2589a6 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ movs r5, #0 │ │ │ │ add r4, r7 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 2fc9e0 │ │ │ │ + bl 2fca30 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ add.w r0, r4, #216 @ 0xd8 │ │ │ │ str r5, [r4, #16] │ │ │ │ - bl 435868 │ │ │ │ + bl 4358b8 │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 4360a4 │ │ │ │ + bl 4360f4 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 4360a4 │ │ │ │ + bl 4360f4 │ │ │ │ ldr.w r0, [r4, #268] @ 0x10c │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ blx 17e524 │ │ │ │ ldr.w r0, [r4, #272] @ 0x110 │ │ │ │ str r5, [r4, #4] │ │ │ │ @@ -342266,15 +342258,15 @@ │ │ │ │ blx r3 │ │ │ │ bl 25b45c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r0, r6 │ │ │ │ bgt.n 258922 │ │ │ │ add.w r0, r3, #16 │ │ │ │ movs r4, #0 │ │ │ │ - bl 4360a4 │ │ │ │ + bl 4360f4 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 17e524 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ str r4, [r3, #0] │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -342318,15 +342310,15 @@ │ │ │ │ ldr.w fp, [pc, #384] @ 258bb8 │ │ │ │ mov r7, r4 │ │ │ │ add fp, pc │ │ │ │ ldr.w sl, [r8, r3] │ │ │ │ b.n 258a56 │ │ │ │ add.w r0, r9, #120 @ 0x78 │ │ │ │ adds r7, #1 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ add.w r4, r4, #336 @ 0x150 │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 258a96 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r9, r3, r4 │ │ │ │ @@ -342341,30 +342333,30 @@ │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 258a44 │ │ │ │ ldr r0, [pc, #320] @ (258bc4 ) │ │ │ │ ldrb r1, [r3, r4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 258a44 │ │ │ │ ldr r3, [pc, #292] @ (258bb4 ) │ │ │ │ cmp r5, r6 │ │ │ │ ldr.w sl, [r8, r3] │ │ │ │ ble.n 258b1c │ │ │ │ ldr r7, [pc, #304] @ (258bc8 ) │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 258b3a │ │ │ │ ldr r0, [r7, #4] │ │ │ │ adds r4, #1 │ │ │ │ adds r0, #16 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ cmp r5, r4 │ │ │ │ bgt.n 258a9c │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 258b24 │ │ │ │ ldr r3, [pc, #276] @ (258bcc ) │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [pc, #276] @ (258bd0 ) │ │ │ │ @@ -342394,15 +342386,15 @@ │ │ │ │ it cc │ │ │ │ strdcc lr, r2, [r1, #112] @ 0x70 │ │ │ │ bl 256dc8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 258b5e │ │ │ │ add.w r0, r4, #24 │ │ │ │ adds r6, #1 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ add.w r9, r9, #336 @ 0x150 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 258acc │ │ │ │ ldr.w r8, [sp, #12] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 258b80 │ │ │ │ @@ -342423,15 +342415,15 @@ │ │ │ │ ldr.w r3, [r8, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 258aa4 │ │ │ │ ldr r0, [pc, #136] @ (258bdc ) │ │ │ │ uxtb r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 258aa4 │ │ │ │ ldr r3, [pc, #92] @ (258bbc ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 258b06 │ │ │ │ @@ -342439,15 +342431,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 258b06 │ │ │ │ ldr r0, [pc, #104] @ (258be0 ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 258b06 │ │ │ │ ldr r3, [pc, #96] @ (258be4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 258b24 │ │ │ │ ldr r3, [pc, #48] @ (258bc0 ) │ │ │ │ @@ -342459,47 +342451,47 @@ │ │ │ │ ldr r0, [pc, #80] @ (258bec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r1, [r3, #112] @ 0x70 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ subs r4, #120 @ 0x78 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #4] │ │ │ │ + ldr r4, [r0, #12] │ │ │ │ movs r3, r4 │ │ │ │ str r2, [r2, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r0, 258c44 │ │ │ │ + push {} │ │ │ │ movs r0, r4 │ │ │ │ cmp r7, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #124] @ 0x7c │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r0, #120] @ 0x78 │ │ │ │ + str r0, [r2, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ movs r7, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r5, #120] @ 0x78 │ │ │ │ + str r6, [r7, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00258bf0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -342545,29 +342537,29 @@ │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r7, [r3, #120] @ 0x78 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #16 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ bl 25b480 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r6, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ble.n 258c1e │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ mov sl, r7 │ │ │ │ mov r9, r7 │ │ │ │ negs r1, r3 │ │ │ │ mov r8, r6 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ add.w r3, r0, #40 @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #212] @ (258d7c ) │ │ │ │ add r3, pc │ │ │ │ @@ -342594,21 +342586,21 @@ │ │ │ │ ldr r4, [r3, #4] │ │ │ │ bge.n 258d40 │ │ │ │ mov.w r3, #336 @ 0x150 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mul.w r5, r3, sl │ │ │ │ adds r4, r6, r5 │ │ │ │ add.w r0, r4, #216 @ 0xd8 │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 436048 │ │ │ │ + bl 436098 │ │ │ │ str.w r7, [r4, #264] @ 0x108 │ │ │ │ movs r0, #16 │ │ │ │ strb.w sl, [r6, r5] │ │ │ │ blx 17e220 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str.w r0, [r4, #268] @ 0x10c │ │ │ │ str r7, [r0, #4] │ │ │ │ @@ -342645,15 +342637,15 @@ │ │ │ │ b.n 258c20 │ │ │ │ subs r2, #140 @ 0x8c │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r1, #108] @ 0x6c │ │ │ │ + str r6, [r3, #112] @ 0x70 │ │ │ │ movs r3, r4 │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00258d84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342711,15 +342703,15 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ add r6, sp, #28 │ │ │ │ blx 17fe94 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3042a0 │ │ │ │ + bl 3042f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 258e98 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ movw r3, #8721 @ 0x2211 │ │ │ │ movt r3, #17459 @ 0x4433 │ │ │ │ rev.w lr, r2 │ │ │ │ rev.w ip, r1 │ │ │ │ @@ -342731,48 +342723,48 @@ │ │ │ │ bne.w 258ff4 │ │ │ │ ldr r3, [pc, #508] @ (25904c ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 258f68 │ │ │ │ - bl 43f938 │ │ │ │ + bl 43f988 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 43f938 │ │ │ │ + bl 43f988 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #484] @ (259050 ) │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #480] @ (259054 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #480] @ (259058 ) │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #210 @ 0xd2 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 256ed0 │ │ │ │ ldr r3, [pc, #444] @ (25905c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ ldr r2, [pc, #440] @ (259060 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ - bl 43b6d0 │ │ │ │ + bl 43b720 │ │ │ │ ldr r2, [pc, #432] @ (259064 ) │ │ │ │ ldr r3, [pc, #400] @ (259048 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -342806,34 +342798,34 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 256ed0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 258eb2 │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r3, #8 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r2, [pc, #312] @ (25907c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ dmb ish │ │ │ │ adds r3, #8 │ │ │ │ ldrex r1, [r3] │ │ │ │ adds r1, #1 │ │ │ │ strex r2, r1, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342875,15 +342867,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 258fa6 │ │ │ │ ldr r0, [pc, #204] @ (25908c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ mov r2, r8 │ │ │ │ b.n 258ee8 │ │ │ │ ldr r3, [pc, #192] @ (259090 ) │ │ │ │ movw r2, #13124 @ 0x3344 │ │ │ │ movt r2, #4386 @ 0x1122 │ │ │ │ ldr r1, [pc, #188] @ (259094 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -342891,102 +342883,102 @@ │ │ │ │ ldr r2, [pc, #184] @ (259098 ) │ │ │ │ mov r0, r6 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, lr, [sp] │ │ │ │ movs r2, #195 @ 0xc3 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 258e98 │ │ │ │ ldr r3, [pc, #164] @ (25909c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #164] @ (2590a0 ) │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #160] @ (2590a4 ) │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 258e98 │ │ │ │ bl 25b45c │ │ │ │ ldr r3, [pc, #140] @ (2590a8 ) │ │ │ │ ldr r2, [pc, #140] @ (2590ac ) │ │ │ │ ldr r1, [pc, #144] @ (2590b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ strd r2, r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ movs r2, #218 @ 0xda │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 258e98 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #172 @ 0xac │ │ │ │ movs r3, r6 │ │ │ │ subs r0, #166 @ 0xa6 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #108 @ 0x6c │ │ │ │ + adds r1, #188 @ 0xbc │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ + str r0, [r7, #88] @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - ldrsh r6, [r2, r3] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ movs r3, r4 │ │ │ │ str r4, [r1, #8] │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r2, #96] @ 0x60 │ │ │ │ movs r3, r4 │ │ │ │ adds r7, #222 @ 0xde │ │ │ │ movs r3, r6 │ │ │ │ str r4, [r1, #4] │ │ │ │ movs r6, r7 │ │ │ │ str r6, [r7, #0] │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #220 @ 0xdc │ │ │ │ + adds r1, #44 @ 0x2c │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r0, #92] @ 0x5c │ │ │ │ + str r2, [r2, #96] @ 0x60 │ │ │ │ movs r3, r4 │ │ │ │ - ldrsh r4, [r1, r1] │ │ │ │ + ldrsh r4, [r3, r2] │ │ │ │ movs r3, r4 │ │ │ │ b.n 259172 │ │ │ │ vcvt.u32.f32 d17, d20, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #76] @ 0x4c │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, #6 │ │ │ │ + adds r0, #86 @ 0x56 │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r6, r5] │ │ │ │ + ldrb r4, [r0, r7] │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r5, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - cmp r7, #226 @ 0xe2 │ │ │ │ + adds r0, #50 @ 0x32 │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r2, r5] │ │ │ │ + ldrb r2, [r4, r6] │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r5, #56] @ 0x38 │ │ │ │ + str r4, [r7, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - cmp r7, #192 @ 0xc0 │ │ │ │ + adds r0, #16 │ │ │ │ movs r6, r5 │ │ │ │ - str r6, [r0, #64] @ 0x40 │ │ │ │ + str r6, [r2, #68] @ 0x44 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r5, r4] │ │ │ │ + ldrb r0, [r7, r5] │ │ │ │ movs r3, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #4] │ │ │ │ cbz r0, 2590e2 │ │ │ │ push {lr} │ │ │ │ @@ -343002,17 +342994,17 @@ │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 17e520 │ │ │ │ mov r0, r3 │ │ │ │ b.w 17e520 │ │ │ │ ldr r1, [pc, #8] @ (2590f4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #864 @ 0x360 │ │ │ │ movs r0, r4 │ │ │ │ ldr r3, [pc, #16] @ (25910c ) │ │ │ │ ldr r2, [pc, #20] @ (259110 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (259114 ) │ │ │ │ @@ -343020,15 +343012,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #440 @ 0x1b8 │ │ │ │ + add r5, sp, #760 @ 0x2f8 │ │ │ │ movs r0, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #108] @ (259198 ) │ │ │ │ @@ -343042,15 +343034,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ blx r3 │ │ │ │ cbz r0, 259174 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 25914c │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ ldr r2, [pc, #80] @ (2591a0 ) │ │ │ │ ldr r3, [pc, #76] @ (25919c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -343080,39 +343072,39 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ adds r5, #102 @ 0x66 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r7, #150 @ 0x96 │ │ │ │ + cmp r7, #230 @ 0xe6 │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r5, #52] @ 0x34 │ │ │ │ + str r0, [r7, #56] @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ - ldrsh r2, [r5, r6] │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002591b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ (259210 ) │ │ │ │ add r4, pc │ │ │ │ ldr r5, [r4, #0] │ │ │ │ cbnz r5, 2591fa │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ blx 1807b8 │ │ │ │ str r0, [r4, #0] │ │ │ │ - bl 43582c │ │ │ │ + bl 43587c │ │ │ │ ldr r6, [r4, #0] │ │ │ │ bl 257814 │ │ │ │ str r0, [r6, #28] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ - bl 44a9c0 │ │ │ │ + bl 44aa10 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [r6, #32] │ │ │ │ strb.w r5, [r3, #36] @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -343127,19 +343119,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r1, r6] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ + cmp r7, #114 @ 0x72 │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [r6, #44] @ 0x2c │ │ │ │ + str r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ + str r4, [r4, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00259220 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -343148,27 +343140,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ str r1, [r3, #32] │ │ │ │ cbz r0, 259248 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 44aa38 │ │ │ │ + bl 44aa88 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #28] │ │ │ │ cbz r0, 25925a │ │ │ │ bl 257894 │ │ │ │ ldr r3, [pc, #56] @ (259290 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 435868 │ │ │ │ + bl 4358b8 │ │ │ │ ldr r3, [pc, #48] @ (259294 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r2, [r3, #0] │ │ │ │ cbz r0, 259276 │ │ │ │ add sp, #12 │ │ │ │ @@ -343305,25 +343297,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (2593e8 ) │ │ │ │ ldr r0, [pc, #32] @ (2593ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - cmp r5, #108 @ 0x6c │ │ │ │ + cmp r5, #188 @ 0xbc │ │ │ │ movs r6, r5 │ │ │ │ - str r6, [r7, #16] │ │ │ │ + str r6, [r1, #24] │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r7, #20] │ │ │ │ + str r2, [r1, #28] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r5, #88 @ 0x58 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r1, #24] │ │ │ │ + str r6, [r3, #28] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002593f0 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -343389,19 +343381,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldr r3, [r7, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ ldrh r6, [r0, r5] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #150 @ 0x96 │ │ │ │ + cmp r4, #230 @ 0xe6 │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r5, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r5, #12] │ │ │ │ + str r4, [r7, #16] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002594b0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -343485,15 +343477,15 @@ │ │ │ │ str.w r8, [r2, #12] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2595cc ) │ │ │ │ ldr r0, [r4, #32] │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 44abb8 │ │ │ │ + b.w 44ac08 │ │ │ │ ldr r3, [pc, #60] @ (2595d0 ) │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ ldr r1, [pc, #60] @ (2595d4 ) │ │ │ │ ldr r0, [pc, #64] @ (2595d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ @@ -343504,35 +343496,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (2595e0 ) │ │ │ │ ldr r0, [pc, #56] @ (2595e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - cmp r3, #240 @ 0xf0 │ │ │ │ + cmp r4, #64 @ 0x40 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsh r2, [r0, r7] │ │ │ │ + str r2, [r2, #0] │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r0, #8] │ │ │ │ + str r2, [r2, #12] │ │ │ │ movs r3, r4 │ │ │ │ ldr r6, [r6, r7] │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xfb33ffff │ │ │ │ sdiv pc, r1, pc │ │ │ │ - cmp r3, #140 @ 0x8c │ │ │ │ + cmp r3, #220 @ 0xdc │ │ │ │ movs r6, r5 │ │ │ │ - ldrsh r6, [r3, r5] │ │ │ │ + ldrsh r6, [r5, r6] │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r0, #4] │ │ │ │ + str r2, [r2, #8] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r3, #120 @ 0x78 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsh r2, [r1, r5] │ │ │ │ + ldrsh r2, [r3, r6] │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002595e8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -343561,19 +343553,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - cmp r3, #32 │ │ │ │ + cmp r3, #112 @ 0x70 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsh r2, [r6, r3] │ │ │ │ + ldrsh r2, [r0, r5] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + str r2, [r0, #0] │ │ │ │ movs r3, r4 │ │ │ │ ldr r2, [r4, r4] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00259650 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -343598,31 +343590,31 @@ │ │ │ │ bl 25b480 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25966a │ │ │ │ ldr r3, [pc, #52] @ (2596c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 44aadc │ │ │ │ + bl 44ab2c │ │ │ │ mov r0, r4 │ │ │ │ bl 254220 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #178 @ 0xb2 │ │ │ │ + cmp r3, #2 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsh r4, [r0, r2] │ │ │ │ + ldrsh r4, [r2, r3] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsh r4, [r0, r5] │ │ │ │ + ldrsh r4, [r2, r6] │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [r7, r2] │ │ │ │ movs r6, r7 │ │ │ │ ldr.w ip, [r0, #244] @ 0xf4 │ │ │ │ ldr r1, [pc, #112] @ (259740 ) │ │ │ │ ldr.w r2, [ip, #8] │ │ │ │ add r1, pc │ │ │ │ @@ -343677,15 +343669,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #52] @ (259790 ) │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ movs r1, #8 │ │ │ │ blx 17e3e4 │ │ │ │ mov r3, r0 │ │ │ │ str.w r3, [r4, #304] @ 0x130 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -343766,37 +343758,37 @@ │ │ │ │ ldr.w r2, [r4, #304] @ 0x130 │ │ │ │ add.w r2, r2, r5, lsl #3 │ │ │ │ str r6, [r2, #4] │ │ │ │ ldr.w r2, [r4, #308] @ 0x134 │ │ │ │ ldr.w r0, [r4, #296] @ 0x128 │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ - bl 2e647c │ │ │ │ + bl 2e64cc │ │ │ │ ldr.w r2, [r4, #312] @ 0x138 │ │ │ │ cmp r2, r5 │ │ │ │ bhi.n 25983c │ │ │ │ ldr.w r1, [r4, #304] @ 0x130 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 304230 │ │ │ │ + b.w 304280 │ │ │ │ ldr r1, [pc, #76] @ (2598d4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldrb r4, [r4, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ strd r1, r4, [sp] │ │ │ │ movs r2, #173 @ 0xad │ │ │ │ ldr r3, [pc, #60] @ (2598d8 ) │ │ │ │ ldr r1, [pc, #60] @ (2598dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -343807,33 +343799,33 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 24ef48 │ │ │ │ nop │ │ │ │ cmp r6, #130 @ 0x82 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, r7] │ │ │ │ + ldrsh r6, [r2, r0] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r1, #130 @ 0x82 │ │ │ │ + cmp r1, #210 @ 0xd2 │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r0, [r3, r6] │ │ │ │ + ldrb r0, [r5, r7] │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ (259954 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #100] @ (259958 ) │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ mov r5, r0 │ │ │ │ bl 25aadc │ │ │ │ cbz r0, 259914 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #32] │ │ │ │ bl 25a8e4 │ │ │ │ @@ -343884,15 +343876,15 @@ │ │ │ │ bl 2596c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 257964 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr.w r1, [r4, #248] @ 0xf8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 304478 │ │ │ │ + bl 3044c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 259a5c │ │ │ │ ldr r3, [pc, #220] @ (259a88 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ dmb ish │ │ │ │ @@ -343937,26 +343929,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2599ca │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ movs r2, #0 │ │ │ │ adds r5, #1 │ │ │ │ ldr.w r1, [r1, r3, lsl #2] │ │ │ │ - bl 2e9900 │ │ │ │ + bl 2e9950 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, r5 │ │ │ │ bhi.n 259a22 │ │ │ │ b.n 2599ca │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [r3, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ - bl 2e9900 │ │ │ │ + bl 2e9950 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 259a3c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 259a22 │ │ │ │ @@ -343977,19 +343969,19 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ cmp r5, #36 @ 0x24 │ │ │ │ movs r3, r6 │ │ │ │ adds r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #168 @ 0xa8 │ │ │ │ + movs r7, #248 @ 0xf8 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r7, r6] │ │ │ │ + ldrb r6, [r1, r0] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrb r6, [r2, r1] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00259a98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -343997,15 +343989,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #48] @ (259adc ) │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ movs r1, #4 │ │ │ │ blx 17e3e4 │ │ │ │ str r0, [r4, #12] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -344079,28 +344071,28 @@ │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ negs r1, r1 │ │ │ │ subs r6, r6, r3 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ rev r0, r0 │ │ │ │ str r0, [r5, #12] │ │ │ │ rev r2, r6 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r2, [r5, #32] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cbz r2, 259b9c │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add.w r0, r5, #64 @ 0x40 │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 259bc2 │ │ │ │ movs r3, #0 │ │ │ │ mov ip, r3 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ add.w r1, r3, #40 @ 0x28 │ │ │ │ add.w r0, r5, r1, lsl #3 │ │ │ │ @@ -344135,27 +344127,27 @@ │ │ │ │ bpl.n 259bcc │ │ │ │ ldr r0, [pc, #36] @ (259c20 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldrb r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ cmp r3, #52 @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, r2] │ │ │ │ + ldrh r4, [r4, r3] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00259c24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -344166,15 +344158,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r8, r1 │ │ │ │ ldr.w r5, [r4, #272] @ 0x110 │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r6, [r3, #8] │ │ │ │ negs r1, r6 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ rev r2, r2 │ │ │ │ cmp r2, r0 │ │ │ │ bhi.w 259d9a │ │ │ │ ldr r3, [r5, #16] │ │ │ │ rev r1, r3 │ │ │ │ str.w r1, [r4, #312] @ 0x138 │ │ │ │ @@ -344229,15 +344221,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (259e28 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #16] │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -344283,111 +344275,111 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #172] @ (259e34 ) │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 259d00 │ │ │ │ ldr r3, [pc, #156] @ (259e38 ) │ │ │ │ ldr r4, [pc, #156] @ (259e3c ) │ │ │ │ ldr r1, [pc, #160] @ (259e40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movs r2, #238 @ 0xee │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 259d00 │ │ │ │ ldr r3, [pc, #136] @ (259e44 ) │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r4, [pc, #136] @ (259e48 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (259e4c ) │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #253 @ 0xfd │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 259d00 │ │ │ │ ldr r3, [pc, #120] @ (259e50 ) │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r4, [pc, #116] @ (259e54 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (259e58 ) │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 259d00 │ │ │ │ ldr r3, [pc, #100] @ (259e5c ) │ │ │ │ add.w r4, r5, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #100] @ (259e60 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #100] @ (259e64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 259d00 │ │ │ │ nop │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #54 @ 0x36 │ │ │ │ + movs r5, #134 @ 0x86 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r3, r3] │ │ │ │ + ldrh r2, [r5, r4] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r0, r5] │ │ │ │ + ldr r4, [r2, r6] │ │ │ │ movs r3, r4 │ │ │ │ - movs r4, #156 @ 0x9c │ │ │ │ + movs r4, #236 @ 0xec │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r7, r0] │ │ │ │ + ldrh r6, [r1, r2] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r5, r2] │ │ │ │ + ldr r0, [r7, r3] │ │ │ │ movs r3, r4 │ │ │ │ - movs r4, #128 @ 0x80 │ │ │ │ + movs r4, #208 @ 0xd0 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [r6, r4] │ │ │ │ + ldr r2, [r0, r6] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r1, r2] │ │ │ │ + ldr r4, [r3, r3] │ │ │ │ movs r3, r4 │ │ │ │ - movs r4, #96 @ 0x60 │ │ │ │ + movs r4, #176 @ 0xb0 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r3, r6] │ │ │ │ + ldr r6, [r5, r7] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r5, r1] │ │ │ │ + ldr r6, [r7, r2] │ │ │ │ movs r3, r4 │ │ │ │ - movs r4, #66 @ 0x42 │ │ │ │ + movs r4, #146 @ 0x92 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r4, r4] │ │ │ │ + ldr r4, [r6, r5] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r2, r1] │ │ │ │ + ldr r0, [r4, r2] │ │ │ │ movs r3, r4 │ │ │ │ - movs r4, #32 │ │ │ │ + movs r4, #112 @ 0x70 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r4, r6] │ │ │ │ + ldr r6, [r6, r7] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r5, r0] │ │ │ │ + ldr r6, [r7, r1] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00259e68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -344413,15 +344405,15 @@ │ │ │ │ beq.n 259ee2 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 259e8c │ │ │ │ ldr.w r3, [r8, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 259e8c │ │ │ │ ldr r3, [r4, #16] │ │ │ │ movs r0, #1 │ │ │ │ add.w r2, r9, #1 │ │ │ │ str r2, [r4, #4] │ │ │ │ str.w sl, [r3, r9, lsl #2] │ │ │ │ @@ -344525,39 +344517,39 @@ │ │ │ │ bne.n 259f90 │ │ │ │ bl 25ab00 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 259f8e │ │ │ │ mov r0, r4 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ - bl 2fc64c │ │ │ │ + bl 2fc69c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ b.n 259f8e │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r0, #1 │ │ │ │ b.w 25829c │ │ │ │ ldr r1, [pc, #36] @ (25a014 ) │ │ │ │ ldr r0, [pc, #36] @ (25a018 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r7, [pc, #648] @ (25a29c ) │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #46 @ 0x2e │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ movs r6, r5 │ │ │ │ - ldrsb r4, [r7, r7] │ │ │ │ + ldr r4, [r1, r1] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025a01c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -344632,15 +344624,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, sl │ │ │ │ ldr.w r0, [r8, #16] │ │ │ │ mov r2, r5 │ │ │ │ - bl 3042a0 │ │ │ │ + bl 3042f0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25a0de │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r5, [r4, #4] │ │ │ │ negs r6, r3 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ @@ -344649,15 +344641,15 @@ │ │ │ │ ldr.w r3, [r8, #312] @ 0x138 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25a1da │ │ │ │ ldr.w r2, [r8, #308] @ 0x134 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r8, #296] @ 0x128 │ │ │ │ ldr.w r2, [r2, r9, lsl #2] │ │ │ │ - bl 2e647c │ │ │ │ + bl 2e64cc │ │ │ │ ldr.w r5, [r8, #312] @ 0x138 │ │ │ │ str r6, [r4, #16] │ │ │ │ subs r5, #1 │ │ │ │ ldr.w r2, [r8, #308] @ 0x134 │ │ │ │ sub.w r5, r5, r9 │ │ │ │ clz r5, r5 │ │ │ │ ldr.w r3, [r8, #300] @ 0x12c │ │ │ │ @@ -344686,15 +344678,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #212] @ (25a254 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r9 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -344714,15 +344706,15 @@ │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #144] @ (25a25c ) │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #144] @ (25a260 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25a18c │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mul.w r6, r6, fp │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r6, r3 │ │ │ │ beq.w 25a0da │ │ │ │ @@ -344733,73 +344725,73 @@ │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #8] │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r3, [pc, #100] @ (25a268 ) │ │ │ │ ldr r1, [pc, #104] @ (25a26c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25a18c │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ movs r3, #2 │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #80] @ (25a270 ) │ │ │ │ ldr r3, [pc, #84] @ (25a274 ) │ │ │ │ ldr r1, [pc, #84] @ (25a278 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25a18c │ │ │ │ ldr r3, [pc, #72] @ (25a27c ) │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ ldr r1, [pc, #72] @ (25a280 ) │ │ │ │ ldr r0, [pc, #76] @ (25a284 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ movs r5, #236 @ 0xec │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r5, r3] │ │ │ │ + ldrsb r2, [r7, r4] │ │ │ │ movs r3, r4 │ │ │ │ - movs r1, #6 │ │ │ │ + movs r1, #86 @ 0x56 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsb r4, [r0, r2] │ │ │ │ + ldrsb r4, [r2, r3] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r5, r1] │ │ │ │ + ldrsb r6, [r7, r2] │ │ │ │ movs r3, r4 │ │ │ │ - movs r0, #180 @ 0xb4 │ │ │ │ + movs r1, #4 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsb r6, [r6, r0] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r3, r2] │ │ │ │ + ldrsb r6, [r5, r3] │ │ │ │ movs r3, r4 │ │ │ │ - movs r0, #128 @ 0x80 │ │ │ │ + movs r0, #208 @ 0xd0 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsb r2, [r0, r0] │ │ │ │ + ldrsb r2, [r2, r1] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r6, r0] │ │ │ │ + strb r2, [r0, r2] │ │ │ │ movs r3, r4 │ │ │ │ - movs r0, #96 @ 0x60 │ │ │ │ + movs r0, #176 @ 0xb0 │ │ │ │ movs r6, r5 │ │ │ │ - strb r0, [r4, r7] │ │ │ │ + ldrsb r0, [r6, r0] │ │ │ │ movs r3, r4 │ │ │ │ - movs r0, #76 @ 0x4c │ │ │ │ + movs r0, #156 @ 0x9c │ │ │ │ movs r6, r5 │ │ │ │ - strb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r3, r0] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r4, r7] │ │ │ │ + ldrsb r6, [r6, r0] │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r5, [r0, #324] @ 0x144 │ │ │ │ mov r4, r0 │ │ │ │ @@ -344858,15 +344850,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (25a374 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r5, [r5, #0] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 25a30e │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #48] @ (25a378 ) │ │ │ │ blx 180704 │ │ │ │ ldr r3, [pc, #44] @ (25a37c ) │ │ │ │ ldr r1, [pc, #48] @ (25a380 ) │ │ │ │ @@ -344874,29 +344866,29 @@ │ │ │ │ ldrb r5, [r6, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #183 @ 0xb7 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25a33e │ │ │ │ - movs r6, #78 @ 0x4e │ │ │ │ + movs r6, #158 @ 0x9e │ │ │ │ movs r1, r4 │ │ │ │ - subs r0, r3, #5 │ │ │ │ + subs r0, r5, #6 │ │ │ │ movs r6, r5 │ │ │ │ - strb r4, [r3, r6] │ │ │ │ + strb r4, [r5, r7] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + strb r6, [r4, r4] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r3, r6] │ │ │ │ + strb r4, [r5, r7] │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, r6, #4 │ │ │ │ + subs r0, r0, #6 │ │ │ │ movs r6, r5 │ │ │ │ - strb r2, [r6, r2] │ │ │ │ + strb r2, [r0, r4] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #312] @ (25a4d0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -344958,15 +344950,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #180] @ (25a4e0 ) │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -345007,34 +344999,34 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r5, [r9] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25a438 │ │ │ │ mov sl, r5 │ │ │ │ b.n 25a45e │ │ │ │ nop │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r3, #1 │ │ │ │ + subs r6, r5, #2 │ │ │ │ movs r6, r5 │ │ │ │ - strb r0, [r3, r4] │ │ │ │ + strb r0, [r5, r5] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r3, r7] │ │ │ │ + strb r0, [r5, r0] │ │ │ │ movs r3, r4 │ │ │ │ - adds r2, r2, #7 │ │ │ │ + subs r2, r4, #0 │ │ │ │ movs r6, r5 │ │ │ │ - strb r0, [r3, r1] │ │ │ │ + strb r0, [r5, r2] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r1, r5] │ │ │ │ + strh r4, [r3, r6] │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r5, [r0, #280] @ 0x118 │ │ │ │ mov r4, r0 │ │ │ │ @@ -345120,44 +345112,44 @@ │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movs r2, #75 @ 0x4b │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25a5b2 │ │ │ │ ldr r5, [pc, #52] @ (25a62c ) │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ add r5, pc │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ blx 180348 │ │ │ │ b.n 25a5cc │ │ │ │ ldr r5, [pc, #36] @ (25a630 ) │ │ │ │ add r5, pc │ │ │ │ b.n 25a600 │ │ │ │ nop │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ + movs r4, #24 │ │ │ │ movs r1, r4 │ │ │ │ movs r1, #30 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, r7] │ │ │ │ + strb r2, [r2, r0] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r1, r7] │ │ │ │ + strb r0, [r3, r0] │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, r5, #2 │ │ │ │ + adds r0, r7, #3 │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r4, r0] │ │ │ │ + strh r2, [r6, r1] │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r1, r7] │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r5, r3] │ │ │ │ + strh r6, [r7, r4] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025a634 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -345185,30 +345177,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr.w r0, [r8, #12] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r9, [r3, r4, lsl #2] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, r9 │ │ │ │ - bl 44e6f0 │ │ │ │ + bl 44e740 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 25a728 │ │ │ │ cmp r5, r4 │ │ │ │ beq.n 25a6b2 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ ldr.w lr, [r1, r4, lsl #2] │ │ │ │ ldr.w r7, [r1, r5, lsl #2] │ │ │ │ str.w r7, [r1, r4, lsl #2] │ │ │ │ str.w lr, [r1, r5, lsl #2] │ │ │ │ subs r5, #1 │ │ │ │ - bl 2e7eb8 │ │ │ │ + bl 2e7f08 │ │ │ │ cmp r4, r5 │ │ │ │ ble.n 25a67a │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [r6, #8] │ │ │ │ ldr r3, [pc, #112] @ (25a738 ) │ │ │ │ @@ -345280,29 +345272,29 @@ │ │ │ │ bls.n 25a7b8 │ │ │ │ ldr.w r2, [r4, #316] @ 0x13c │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #296] @ 0x128 │ │ │ │ mov.w r8, r5, lsl #2 │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ adds r6, r1, r2 │ │ │ │ - bl 2e6410 │ │ │ │ + bl 2e6460 │ │ │ │ mov r9, r0 │ │ │ │ bl 25a9e0 │ │ │ │ ldr r3, [pc, #84] @ (25a7e4 ) │ │ │ │ cbnz r0, 25a7c8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 25a75c │ │ │ │ ldr.w r2, [r4, #316] @ 0x13c │ │ │ │ mov r3, r9 │ │ │ │ ldr.w r0, [r4, #296] @ 0x128 │ │ │ │ adds r5, #1 │ │ │ │ ldr.w r2, [r2, r8] │ │ │ │ - bl 2e647c │ │ │ │ + bl 2e64cc │ │ │ │ ldr.w r3, [r4, #320] @ 0x140 │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 25a770 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -345697,15 +345689,15 @@ │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #104] @ (25ac50 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -345715,45 +345707,45 @@ │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #68] @ (25ac5c ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25abf8 │ │ │ │ ldr r3, [pc, #52] @ (25ac60 ) │ │ │ │ mov.w r2, #464 @ 0x1d0 │ │ │ │ ldr.w lr, [pc, #52] @ 25ac64 │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #48] @ (25ac68 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25abf8 │ │ │ │ - asrs r0, r2, #28 │ │ │ │ + asrs r0, r4, #29 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [pc, #104] @ (25acb8 ) │ │ │ │ + ldr r6, [pc, #424] @ (25adf8 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [pc, #776] @ (25af5c ) │ │ │ │ + ldr r6, [pc, #72] @ (25ac9c ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r2, r4, #27 │ │ │ │ + asrs r2, r6, #28 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [pc, #80] @ (25acac ) │ │ │ │ + ldr r6, [pc, #400] @ (25adec ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [pc, #592] @ (25aeb0 ) │ │ │ │ + ldr r5, [pc, #912] @ (25aff0 ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r2, r0, #27 │ │ │ │ + asrs r2, r2, #28 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [pc, #112] @ (25acd8 ) │ │ │ │ + ldr r6, [pc, #432] @ (25ae18 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [pc, #464] @ (25ae3c ) │ │ │ │ + ldr r5, [pc, #784] @ (25af7c ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025ac6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -345808,18 +345800,18 @@ │ │ │ │ ldr r1, [pc, #796] @ (25b004 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #555 @ 0x22b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #768] @ (25b008 ) │ │ │ │ ldr r3, [pc, #748] @ (25aff4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -345880,45 +345872,45 @@ │ │ │ │ ldrb.w r3, [r0, #1197] @ 0x4ad │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25af84 │ │ │ │ movs r4, #1 │ │ │ │ b.n 25acfc │ │ │ │ ldr r0, [pc, #596] @ (25b00c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 25acb8 │ │ │ │ - bl 2e6a58 │ │ │ │ + bl 2e6aa8 │ │ │ │ cbnz r0, 25ae06 │ │ │ │ ldr r3, [pc, #584] @ (25b010 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #584] @ (25b014 ) │ │ │ │ ldr r1, [pc, #588] @ (25b018 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #525 @ 0x20d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25acfa │ │ │ │ movs r0, #1 │ │ │ │ bl 240364 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25acc4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 25d838 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25acc4 │ │ │ │ ldr r1, [pc, #544] @ (25b01c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43aecc │ │ │ │ + bl 43af1c │ │ │ │ b.n 25acfa │ │ │ │ - bl 2e6ad0 │ │ │ │ + bl 2e6b20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25af68 │ │ │ │ ldr r0, [pc, #524] @ (25b020 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, #92 @ 0x5c │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ b.n 25ae22 │ │ │ │ @@ -345928,73 +345920,73 @@ │ │ │ │ ldrb r2, [r4, r1] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 25ae1c │ │ │ │ ldr r3, [pc, #500] @ (25b024 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #492] @ (25b028 ) │ │ │ │ ldr r2, [pc, #496] @ (25b02c ) │ │ │ │ ldr r1, [pc, #496] @ (25b030 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #541 @ 0x21d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25acfa │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25af90 │ │ │ │ ldr r3, [pc, #468] @ (25b034 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbz r3, 25ae6e │ │ │ │ - bl 2ec610 │ │ │ │ + bl 2ec660 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25ad86 │ │ │ │ ldr r3, [pc, #456] @ (25b038 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #456] @ (25b03c ) │ │ │ │ ldr r1, [pc, #456] @ (25b040 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #602 @ 0x25a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25acfa │ │ │ │ ldr r3, [pc, #440] @ (25b044 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #440] @ (25b048 ) │ │ │ │ ldr r1, [pc, #440] @ (25b04c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25acfa │ │ │ │ ldr r3, [pc, #424] @ (25b050 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #424] @ (25b054 ) │ │ │ │ ldr r1, [pc, #424] @ (25b058 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #569 @ 0x239 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25acfa │ │ │ │ bl 251dc8 │ │ │ │ ldrb.w r3, [r0, #890] @ 0x37a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25ad74 │ │ │ │ bl 251df0 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -346006,15 +345998,15 @@ │ │ │ │ ldr r1, [pc, #384] @ (25b064 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #582 @ 0x246 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25acfa │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25ada2 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25ad9a │ │ │ │ @@ -346024,15 +346016,15 @@ │ │ │ │ ldr r1, [pc, #352] @ (25b070 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25acfa │ │ │ │ bl 251df0 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25ad6c │ │ │ │ ldr r3, [pc, #320] @ (25b074 ) │ │ │ │ mov r0, r5 │ │ │ │ @@ -346040,39 +346032,39 @@ │ │ │ │ ldr r1, [pc, #324] @ (25b07c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #574 @ 0x23e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25acfa │ │ │ │ ldr r3, [pc, #304] @ (25b080 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #304] @ (25b084 ) │ │ │ │ ldr r1, [pc, #308] @ (25b088 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25acfa │ │ │ │ ldr r3, [pc, #288] @ (25b08c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #288] @ (25b090 ) │ │ │ │ ldr r1, [pc, #292] @ (25b094 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #529 @ 0x211 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25acfa │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 25abac │ │ │ │ mov r4, r0 │ │ │ │ b.n 25acfc │ │ │ │ ldr r3, [pc, #260] @ (25b098 ) │ │ │ │ @@ -346081,145 +346073,145 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #260] @ (25b0a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25acfa │ │ │ │ ldr r3, [pc, #244] @ (25b0a4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #244] @ (25b0a8 ) │ │ │ │ ldr r1, [pc, #248] @ (25b0ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #610 @ 0x262 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25acfa │ │ │ │ ldr r3, [pc, #228] @ (25b0b0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #228] @ (25b0b4 ) │ │ │ │ ldr r1, [pc, #232] @ (25b0b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #623 @ 0x26f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25acfa │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180f84 │ │ │ │ subs r0, r2, r0 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r0, r0 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #24 │ │ │ │ + asrs r0, r4, #25 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [pc, #744] @ (25b2ec ) │ │ │ │ + ldr r7, [pc, #40] @ (25b02c ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [pc, #768] @ (25b308 ) │ │ │ │ + ldr r5, [pc, #64] @ (25b048 ) │ │ │ │ movs r3, r4 │ │ │ │ adds r4, r1, r6 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [pc, #824] @ (25b348 ) │ │ │ │ + ldr r5, [pc, #120] @ (25b088 ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r4, r5, #20 │ │ │ │ + asrs r4, r7, #21 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #168] @ (25b0c0 ) │ │ │ │ + ldr r5, [pc, #488] @ (25b200 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [pc, #880] @ (25b38c ) │ │ │ │ + ldr r4, [pc, #176] @ (25b0cc ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [pc, #696] @ (25b2d8 ) │ │ │ │ + ldr r4, [pc, #1016] @ (25b418 ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r4, #19 │ │ │ │ + asrs r6, r6, #20 │ │ │ │ movs r6, r5 │ │ │ │ asrs r4, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #18 │ │ │ │ + asrs r2, r1, #20 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #208] @ (25b100 ) │ │ │ │ + ldr r5, [pc, #528] @ (25b240 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [pc, #424] @ (25b1dc ) │ │ │ │ + ldr r3, [pc, #744] @ (25b31c ) │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #18 │ │ │ │ + asrs r2, r2, #19 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [pc, #544] @ (25b260 ) │ │ │ │ + ldr r6, [pc, #864] @ (25b3a0 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [pc, #200] @ (25b10c ) │ │ │ │ + ldr r3, [pc, #520] @ (25b24c ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r4, #17 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [pc, #208] @ (25b11c ) │ │ │ │ + ldr r4, [pc, #528] @ (25b25c ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [pc, #88] @ (25b0a8 ) │ │ │ │ + ldr r3, [pc, #408] @ (25b1e8 ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r2, r1, #17 │ │ │ │ + asrs r2, r3, #18 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #240] @ (25b148 ) │ │ │ │ + ldr r5, [pc, #560] @ (25b288 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #1000] @ (25b444 ) │ │ │ │ + ldr r3, [pc, #296] @ (25b184 ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r4, r2, #16 │ │ │ │ + asrs r4, r4, #17 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #392] @ (25b1ec ) │ │ │ │ + ldr r5, [pc, #712] @ (25b32c ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #784] @ (25b378 ) │ │ │ │ + ldr r3, [pc, #80] @ (25b0b8 ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r5, #15 │ │ │ │ + asrs r0, r7, #16 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [pc, #392] @ (25b1f8 ) │ │ │ │ + ldr r6, [pc, #712] @ (25b338 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #608] @ (25b2d4 ) │ │ │ │ + ldr r2, [pc, #928] @ (25b414 ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r0, #15 │ │ │ │ + asrs r0, r2, #16 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [pc, #872] @ (25b3e4 ) │ │ │ │ + ldr r5, [pc, #168] @ (25b124 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #448] @ (25b240 ) │ │ │ │ + ldr r2, [pc, #768] @ (25b380 ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r4, r4, #14 │ │ │ │ + asrs r4, r6, #15 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #120] @ (25b100 ) │ │ │ │ + ldr r5, [pc, #440] @ (25b240 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #336] @ (25b1dc ) │ │ │ │ + ldr r2, [pc, #656] @ (25b31c ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r1, #14 │ │ │ │ + asrs r0, r3, #15 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r3, [pc, #744] @ (25b37c ) │ │ │ │ + ldr r4, [pc, #40] @ (25b0bc ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #224] @ (25b178 ) │ │ │ │ + ldr r2, [pc, #544] @ (25b2b8 ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r4, r3, #13 │ │ │ │ + asrs r4, r5, #14 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #88] @ (25b0f8 ) │ │ │ │ + ldr r5, [pc, #408] @ (25b238 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #56] @ (25b0dc ) │ │ │ │ + ldr r2, [pc, #376] @ (25b21c ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r4, r0, #13 │ │ │ │ + asrs r4, r2, #14 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #600] @ (25b304 ) │ │ │ │ + ldr r5, [pc, #920] @ (25b444 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r1, [pc, #976] @ (25b480 ) │ │ │ │ + ldr r2, [pc, #272] @ (25b1c0 ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r5, #12 │ │ │ │ + asrs r0, r7, #13 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #856] @ (25b410 ) │ │ │ │ + ldr r6, [pc, #152] @ (25b150 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r1, [pc, #864] @ (25b41c ) │ │ │ │ + ldr r2, [pc, #160] @ (25b15c ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025b0bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346338,15 +346330,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #84] @ (25b240 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #72] @ (25b244 ) │ │ │ │ ldr r3, [pc, #56] @ (25b234 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -346366,19 +346358,19 @@ │ │ │ │ b.n 25b1f8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r7, #20 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #4 │ │ │ │ + asrs r6, r3, #5 │ │ │ │ movs r6, r5 │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ movs r3, r4 │ │ │ │ - blx r8 │ │ │ │ + ldr r0, [pc, #64] @ (25b284 ) │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r3, #18 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0025b248 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -346564,19 +346556,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (25b458 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r6, #26 │ │ │ │ + lsrs r6, r0, #28 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r4, sp │ │ │ │ + cmp ip, r7 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r1, [pc, #592] @ (25b6ac ) │ │ │ │ + ldr r1, [pc, #912] @ (25b7ec ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025b45c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346857,24 +346849,24 @@ │ │ │ │ strb.w r3, [r4, #48] @ 0x30 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 25b7dc │ │ │ │ ldr.w r2, [r5, #560] @ 0x230 │ │ │ │ strb.w r3, [r4, #182] @ 0xb6 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r2, 25b7d8 │ │ │ │ - bl 424dd4 │ │ │ │ + bl 424e24 │ │ │ │ ldr r3, [pc, #148] @ (25b858 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3f4320 │ │ │ │ + bl 3f4370 │ │ │ │ mov r0, r6 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str.w r2, [r4, #184] @ 0xb8 │ │ │ │ ldr.w r2, [r5, #596] @ 0x254 │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ ldrb.w r2, [r5, #609] @ 0x261 │ │ │ │ strb.w r2, [r4, #233] @ 0xe9 │ │ │ │ @@ -346916,15 +346908,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #32 │ │ │ │ movs r3, r6 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #26 │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r0, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0025b864 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -347148,15 +347140,15 @@ │ │ │ │ ldr.w r2, [pc, #1048] @ 25bf24 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1148 @ 0x47c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ ldrb.w r1, [r3, #137] @ 0x89 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 25b9b6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #1016] @ (25bf28 ) │ │ │ │ ldr r2, [pc, #1020] @ (25bf2c ) │ │ │ │ @@ -347168,15 +347160,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #1016] @ (25bf38 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1062 @ 0x426 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ ldrb.w r1, [r3, #169] @ 0xa9 │ │ │ │ ldrb.w r0, [r3, #67] @ 0x43 │ │ │ │ cmp r1, #99 @ 0x63 │ │ │ │ it ls │ │ │ │ cmpls r0, r1 │ │ │ │ bls.w 25ba44 │ │ │ │ @@ -347191,18 +347183,18 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #976] @ (25bf4c ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #952] @ (25bf50 ) │ │ │ │ ldr r3, [pc, #892] @ (25bf14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -347227,15 +347219,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #912] @ (25bf64 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1009 @ 0x3f1 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #892] @ (25bf68 ) │ │ │ │ ldr r2, [pc, #896] @ (25bf6c ) │ │ │ │ ldr r3, [pc, #896] @ (25bf70 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -347244,15 +347236,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #892] @ (25bf78 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1018 @ 0x3fa │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #872] @ (25bf7c ) │ │ │ │ ldr r2, [pc, #876] @ (25bf80 ) │ │ │ │ ldr r3, [pc, #876] @ (25bf84 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -347261,15 +347253,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #872] @ (25bf8c ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1027 @ 0x403 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #852] @ (25bf90 ) │ │ │ │ ldr r2, [pc, #856] @ (25bf94 ) │ │ │ │ ldr r3, [pc, #856] @ (25bf98 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -347278,15 +347270,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #852] @ (25bfa0 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1034 @ 0x40a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #832] @ (25bfa4 ) │ │ │ │ ldr r2, [pc, #836] @ (25bfa8 ) │ │ │ │ ldr r3, [pc, #836] @ (25bfac ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -347295,15 +347287,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #832] @ (25bfb4 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #812] @ (25bfb8 ) │ │ │ │ ldr r2, [pc, #816] @ (25bfbc ) │ │ │ │ ldr r3, [pc, #816] @ (25bfc0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -347312,15 +347304,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #812] @ (25bfc8 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1052 @ 0x41c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #792] @ (25bfcc ) │ │ │ │ ldr r2, [pc, #796] @ (25bfd0 ) │ │ │ │ ldr r3, [pc, #796] @ (25bfd4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -347329,15 +347321,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #792] @ (25bfdc ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1093 @ 0x445 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ bl 251dc8 │ │ │ │ ldrb.w r1, [r0, #901] @ 0x385 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 25be16 │ │ │ │ @@ -347360,15 +347352,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #724] @ (25bff0 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1164 @ 0x48c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ ldrb.w r1, [r3, #200] @ 0xc8 │ │ │ │ cbz r1, 25bd58 │ │ │ │ ldrd r1, r0, [r3, #208] @ 0xd0 │ │ │ │ orrs r1, r0 │ │ │ │ bne.n 25bd58 │ │ │ │ ldr r3, [pc, #692] @ (25bff4 ) │ │ │ │ @@ -347377,37 +347369,37 @@ │ │ │ │ ldr r2, [pc, #696] @ (25bffc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1172 @ 0x494 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ ldrb.w r1, [r3, #232] @ 0xe8 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 25be06 │ │ │ │ ldrb.w r3, [r3, #233] @ 0xe9 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25be06 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 430890 │ │ │ │ + bl 4308e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25be06 │ │ │ │ ldr r3, [pc, #652] @ (25c000 ) │ │ │ │ ldr r1, [pc, #652] @ (25c004 ) │ │ │ │ ldr r2, [pc, #656] @ (25c008 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1178 @ 0x49a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #632] @ (25c00c ) │ │ │ │ ldr r2, [pc, #636] @ (25c010 ) │ │ │ │ ldr r3, [pc, #636] @ (25c014 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -347416,15 +347408,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #632] @ (25c01c ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1070 @ 0x42e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #612] @ (25c020 ) │ │ │ │ ldr r2, [pc, #616] @ (25c024 ) │ │ │ │ ldr r3, [pc, #616] @ (25c028 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -347433,15 +347425,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (25c030 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1078 @ 0x436 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #592] @ (25c034 ) │ │ │ │ ldr r2, [pc, #596] @ (25c038 ) │ │ │ │ ldr r3, [pc, #596] @ (25c03c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -347450,22 +347442,22 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #592] @ (25c044 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1085 @ 0x43d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ movs r4, #1 │ │ │ │ b.n 25bb8c │ │ │ │ ldr r1, [pc, #572] @ (25c048 ) │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ - bl 43aecc │ │ │ │ + bl 43af1c │ │ │ │ b.n 25bb8a │ │ │ │ bl 251dc8 │ │ │ │ ldr.w r1, [r0, #548] @ 0x224 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r1, #2 │ │ │ │ bhi.n 25bf02 │ │ │ │ cbnz r1, 25be42 │ │ │ │ @@ -347484,15 +347476,15 @@ │ │ │ │ ldr r2, [pc, #520] @ (25c054 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1156 @ 0x484 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #500] @ (25c058 ) │ │ │ │ ldr r2, [pc, #504] @ (25c05c ) │ │ │ │ ldr r3, [pc, #504] @ (25c060 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -347501,15 +347493,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #500] @ (25c068 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1110 @ 0x456 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #480] @ (25c06c ) │ │ │ │ ldr r2, [pc, #484] @ (25c070 ) │ │ │ │ ldr r3, [pc, #484] @ (25c074 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -347518,15 +347510,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #480] @ (25c07c ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1117 @ 0x45d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #460] @ (25c080 ) │ │ │ │ ldr r2, [pc, #464] @ (25c084 ) │ │ │ │ ldr r3, [pc, #464] @ (25c088 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -347535,15 +347527,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #460] @ (25c090 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1124 @ 0x464 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #440] @ (25c094 ) │ │ │ │ ldr r2, [pc, #444] @ (25c098 ) │ │ │ │ ldr r3, [pc, #444] @ (25c09c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -347552,217 +347544,216 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #440] @ (25c0a4 ) │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1132 @ 0x46c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25bb8a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bl 180f84 │ │ │ │ nop │ │ │ │ lsrs r4, r7, #21 │ │ │ │ movs r3, r6 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #21 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #31 │ │ │ │ + lsrs r4, r7, #32 │ │ │ │ movs r6, r5 │ │ │ │ - subs r6, #162 @ 0xa2 │ │ │ │ + subs r6, #242 @ 0xf2 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r2, r2 │ │ │ │ + lsrs r2, r4 │ │ │ │ movs r3, r4 │ │ │ │ - bics r2, r4 │ │ │ │ + mvns r2, r6 │ │ │ │ movs r3, r4 │ │ │ │ - bics r4, r0 │ │ │ │ + mvns r4, r2 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r4, r7, #30 │ │ │ │ + lsrs r4, r1, #32 │ │ │ │ movs r6, r5 │ │ │ │ - subs r6, #110 @ 0x6e │ │ │ │ + subs r6, #190 @ 0xbe │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xe9940020 │ │ │ │ - adds r0, r3, r3 │ │ │ │ + strd r0, r0, [r4, #128]! @ 0x80 │ │ │ │ + adds r0, r5, r4 │ │ │ │ movs r3, r4 │ │ │ │ - add r6, r9 │ │ │ │ + add lr, r3 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ movs r6, r5 │ │ │ │ - subs r6, #52 @ 0x34 │ │ │ │ + subs r6, #132 @ 0x84 │ │ │ │ movs r3, r4 │ │ │ │ - ldrd r0, r0, [sl, #-128] @ 0x80 │ │ │ │ + @ instruction: 0xe9aa0020 │ │ │ │ lsrs r4, r7, #11 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r4, #31 │ │ │ │ + adds r2, r6, r0 │ │ │ │ movs r3, r4 │ │ │ │ - tst r0, r7 │ │ │ │ + cmp r0, r1 │ │ │ │ + movs r3, r4 │ │ │ │ + lsls r0, r7, #29 │ │ │ │ + movs r6, r5 │ │ │ │ + subs r6, #42 @ 0x2a │ │ │ │ + movs r3, r4 │ │ │ │ + ldrd r0, r0, [r0, #-128] @ 0x80 │ │ │ │ + adds r2, r7, r0 │ │ │ │ + movs r3, r4 │ │ │ │ + cmp r4, r0 │ │ │ │ + movs r3, r4 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ + movs r6, r5 │ │ │ │ + subs r6, #2 │ │ │ │ + movs r3, r4 │ │ │ │ + stmdb r8!, {r5} │ │ │ │ + adds r6, r6, r0 │ │ │ │ + movs r3, r4 │ │ │ │ + negs r4, r3 │ │ │ │ movs r3, r4 │ │ │ │ lsls r0, r5, #28 │ │ │ │ movs r6, r5 │ │ │ │ subs r5, #218 @ 0xda │ │ │ │ movs r3, r4 │ │ │ │ stmdb r0, {r5} │ │ │ │ - asrs r2, r5, #31 │ │ │ │ + adds r6, r5, r2 │ │ │ │ movs r3, r4 │ │ │ │ - tst r4, r6 │ │ │ │ + negs r0, r3 │ │ │ │ movs r3, r4 │ │ │ │ lsls r0, r0, #28 │ │ │ │ movs r6, r5 │ │ │ │ subs r5, #178 @ 0xb2 │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xe8d80020 │ │ │ │ - asrs r6, r4, #31 │ │ │ │ + adds r2, r7, r2 │ │ │ │ movs r3, r4 │ │ │ │ - tst r4, r1 │ │ │ │ + tst r0, r6 │ │ │ │ movs r3, r4 │ │ │ │ lsls r0, r3, #27 │ │ │ │ movs r6, r5 │ │ │ │ subs r5, #138 @ 0x8a │ │ │ │ movs r3, r4 │ │ │ │ ldmia.w r0!, {r5} │ │ │ │ - adds r6, r3, r1 │ │ │ │ + adds r2, r7, r2 │ │ │ │ movs r3, r4 │ │ │ │ - tst r0, r1 │ │ │ │ + negs r4, r0 │ │ │ │ movs r3, r4 │ │ │ │ lsls r0, r6, #26 │ │ │ │ movs r6, r5 │ │ │ │ subs r5, #98 @ 0x62 │ │ │ │ movs r3, r4 │ │ │ │ stmia.w r8, {r5} │ │ │ │ - adds r2, r5, r1 │ │ │ │ + muls r2, r0 │ │ │ │ movs r3, r4 │ │ │ │ - rors r0, r4 │ │ │ │ + orrs r4, r1 │ │ │ │ movs r3, r4 │ │ │ │ lsls r0, r1, #26 │ │ │ │ movs r6, r5 │ │ │ │ subs r5, #58 @ 0x3a │ │ │ │ movs r3, r4 │ │ │ │ strd r0, r0, [r0], #-128 @ 0x80 │ │ │ │ - adds r2, r5, r1 │ │ │ │ + add r2, sp │ │ │ │ movs r3, r4 │ │ │ │ - rors r4, r6 │ │ │ │ + add r4, r9 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r4, #25 │ │ │ │ + lsls r0, r6, #24 │ │ │ │ movs r6, r5 │ │ │ │ - subs r5, #18 │ │ │ │ + subs r4, #226 @ 0xe2 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xe8380020 │ │ │ │ - cmn r2, r6 │ │ │ │ + @ instruction: 0xe8080020 │ │ │ │ + lsls r4, r0, #24 │ │ │ │ + movs r6, r5 │ │ │ │ + subs r4, #186 @ 0xba │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, r7 │ │ │ │ + add r2, r9 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r7, #24 │ │ │ │ + lsls r0, r2, #23 │ │ │ │ movs r6, r5 │ │ │ │ - subs r4, #234 @ 0xea │ │ │ │ + subs r4, #132 @ 0x84 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xe8100020 │ │ │ │ - add r2, r3 │ │ │ │ + add r2, sl │ │ │ │ movs r3, r4 │ │ │ │ - mvns r4, r7 │ │ │ │ + sbcs r2, r7 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r4, #23 │ │ │ │ + sbcs r0, r4 │ │ │ │ + movs r3, r4 │ │ │ │ + lsls r0, r5, #22 │ │ │ │ movs r6, r5 │ │ │ │ - subs r4, #146 @ 0x92 │ │ │ │ + subs r4, #90 @ 0x5a │ │ │ │ movs r3, r4 │ │ │ │ - b.n 25bf64 │ │ │ │ + b.n 25bf20 │ │ │ │ movs r0, r4 │ │ │ │ - lsls r4, r6, #22 │ │ │ │ - movs r6, r5 │ │ │ │ - subs r4, #106 @ 0x6a │ │ │ │ + sbcs r6, r7 │ │ │ │ movs r3, r4 │ │ │ │ - mvns r2, r7 │ │ │ │ + sbcs r4, r4 │ │ │ │ movs r3, r4 │ │ │ │ lsls r0, r0, #22 │ │ │ │ movs r6, r5 │ │ │ │ - subs r4, #52 @ 0x34 │ │ │ │ - movs r3, r4 │ │ │ │ - add r2, r0 │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ - adcs r2, r5 │ │ │ │ + b.n 25bee4 │ │ │ │ + movs r0, r4 │ │ │ │ + rors r2, r1 │ │ │ │ movs r3, r4 │ │ │ │ - adcs r0, r2 │ │ │ │ + sbcs r4, r5 │ │ │ │ movs r3, r4 │ │ │ │ lsls r0, r3, #21 │ │ │ │ movs r6, r5 │ │ │ │ subs r4, #10 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 25be80 │ │ │ │ + b.n 25bea8 │ │ │ │ movs r0, r4 │ │ │ │ - adcs r6, r5 │ │ │ │ - movs r3, r4 │ │ │ │ - adcs r4, r2 │ │ │ │ + cmn r2, r2 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r6, #20 │ │ │ │ + lsls r6, r7, #19 │ │ │ │ movs r6, r5 │ │ │ │ - subs r3, #226 @ 0xe2 │ │ │ │ + subs r3, #180 @ 0xb4 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 25be44 │ │ │ │ - movs r0, r4 │ │ │ │ - adcs r2, r7 │ │ │ │ + cmn r4, r0 │ │ │ │ movs r3, r4 │ │ │ │ - adcs r4, r3 │ │ │ │ + rors r6, r7 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r1, #20 │ │ │ │ + rors r4, r3 │ │ │ │ + movs r3, r4 │ │ │ │ + lsls r0, r3, #19 │ │ │ │ movs r6, r5 │ │ │ │ - subs r3, #186 @ 0xba │ │ │ │ + subs r3, #138 @ 0x8a │ │ │ │ movs r3, r4 │ │ │ │ - b.n 25be08 │ │ │ │ + b.n 25bdcc │ │ │ │ movs r0, r4 │ │ │ │ - cmp r2, r0 │ │ │ │ + rors r2, r5 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r6, r5, #18 │ │ │ │ - movs r6, r5 │ │ │ │ - subs r3, #100 @ 0x64 │ │ │ │ + sbcs r4, r6 │ │ │ │ movs r3, r4 │ │ │ │ - negs r4, r6 │ │ │ │ + lsls r0, r6, #18 │ │ │ │ + movs r6, r5 │ │ │ │ + subs r3, #98 @ 0x62 │ │ │ │ movs r3, r4 │ │ │ │ - sbcs r6, r5 │ │ │ │ + b.n 25bd90 │ │ │ │ + movs r0, r4 │ │ │ │ + rors r6, r5 │ │ │ │ movs r3, r4 │ │ │ │ - sbcs r4, r1 │ │ │ │ + rors r0, r2 │ │ │ │ movs r3, r4 │ │ │ │ lsls r0, r1, #18 │ │ │ │ movs r6, r5 │ │ │ │ subs r3, #58 @ 0x3a │ │ │ │ movs r3, r4 │ │ │ │ - b.n 25bd2c │ │ │ │ + b.n 25bd54 │ │ │ │ movs r0, r4 │ │ │ │ - sbcs r2, r3 │ │ │ │ + rors r2, r6 │ │ │ │ movs r3, r4 │ │ │ │ - adcs r4, r4 │ │ │ │ + rors r4, r2 │ │ │ │ movs r3, r4 │ │ │ │ lsls r0, r4, #17 │ │ │ │ movs r6, r5 │ │ │ │ subs r3, #18 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 25bcf0 │ │ │ │ - movs r0, r4 │ │ │ │ - sbcs r6, r3 │ │ │ │ - movs r3, r4 │ │ │ │ - sbcs r0, r0 │ │ │ │ - movs r3, r4 │ │ │ │ - lsls r0, r7, #16 │ │ │ │ - movs r6, r5 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ - movs r3, r4 │ │ │ │ - b.n 25bcb4 │ │ │ │ - movs r0, r4 │ │ │ │ - sbcs r2, r4 │ │ │ │ - movs r3, r4 │ │ │ │ - sbcs r4, r0 │ │ │ │ - movs r3, r4 │ │ │ │ - lsls r0, r2, #16 │ │ │ │ - movs r6, r5 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ - movs r3, r4 │ │ │ │ - b.n 25bc78 │ │ │ │ + b.n 25bd18 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0025c0a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3808] @ 0xee0 │ │ │ │ @@ -348151,51 +348142,51 @@ │ │ │ │ beq.w 25c2b2 │ │ │ │ ldrb.w r3, [r4, #233] @ 0xe9 │ │ │ │ strb.w r3, [r5, #609] @ 0x261 │ │ │ │ b.n 25c2b2 │ │ │ │ ldrd r0, r1, [r4, #144] @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, r1, [r5, #520] @ 0x208 │ │ │ │ - bl 2e5514 │ │ │ │ + bl 2e5564 │ │ │ │ b.n 25c488 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ str.w r3, [r5, #508] @ 0x1fc │ │ │ │ bl 266958 │ │ │ │ b.n 25c43a │ │ │ │ ldr.w r0, [r5, #560] @ 0x230 │ │ │ │ - bl 3f2a10 │ │ │ │ + bl 3f2a60 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #558] @ 0x22e │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cbz r3, 25c588 │ │ │ │ - bl 424dd4 │ │ │ │ + bl 424e24 │ │ │ │ ldr r3, [pc, #232] @ (25c65c ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3f4320 │ │ │ │ + bl 3f4370 │ │ │ │ mov r0, r6 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ b.n 25c4ec │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.n 25c2f2 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.n 25c346 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.n 25c31c │ │ │ │ ldrd r0, r1, [r5, #464] @ 0x1d0 │ │ │ │ - bl 2f81d4 │ │ │ │ + bl 2f8224 │ │ │ │ b.n 25c414 │ │ │ │ ldrd r0, r1, [r5, #536] @ 0x218 │ │ │ │ - bl 2f81d4 │ │ │ │ + bl 2f8224 │ │ │ │ b.n 25c4a4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #164] @ (25c660 ) │ │ │ │ movw r2, #1332 @ 0x534 │ │ │ │ ldr r1, [pc, #164] @ (25c664 ) │ │ │ │ ldr r0, [pc, #164] @ (25c668 ) │ │ │ │ add r3, pc │ │ │ │ @@ -348253,66 +348244,66 @@ │ │ │ │ movs r3, r6 │ │ │ │ lsls r0, r1, #23 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #15 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [r7, r1] │ │ │ │ + ldr r0, [r1, r3] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r1, r1] │ │ │ │ + ldr r6, [r3, r2] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r4, r0] │ │ │ │ + ldr r4, [r6, r1] │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r6, #-180]! @ 0xffffff4c │ │ │ │ - adds r3, #236 @ 0xec │ │ │ │ + stc2 0, cr0, [r6, #180] @ 0xb4 │ │ │ │ + adds r4, #60 @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, #8 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - stc2 0, cr0, [r0, #-180]! @ 0xffffff4c │ │ │ │ - adds r3, #214 @ 0xd6 │ │ │ │ + ldc2l 0, cr0, [r0, #-180]! @ 0xffffff4c │ │ │ │ + adds r4, #38 @ 0x26 │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, #30 │ │ │ │ + subs r4, #110 @ 0x6e │ │ │ │ movs r3, r4 │ │ │ │ - stc2 0, cr0, [sl, #-180] @ 0xffffff4c │ │ │ │ - adds r3, #192 @ 0xc0 │ │ │ │ + ldc2l 0, cr0, [sl, #-180] @ 0xffffff4c │ │ │ │ + adds r4, #16 │ │ │ │ movs r3, r4 │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r4, #0 │ │ │ │ movs r3, r4 │ │ │ │ - ldc2l 0, cr0, [r0], #180 @ 0xb4 │ │ │ │ - adds r3, #166 @ 0xa6 │ │ │ │ + stc2l 0, cr0, [r0, #-180] @ 0xffffff4c │ │ │ │ + adds r3, #246 @ 0xf6 │ │ │ │ movs r3, r4 │ │ │ │ - subs r3, #194 @ 0xc2 │ │ │ │ + subs r4, #18 │ │ │ │ movs r3, r4 │ │ │ │ - ldc2l 0, cr0, [sl], {45} @ 0x2d │ │ │ │ - adds r3, #144 @ 0x90 │ │ │ │ + stc2 0, cr0, [sl, #-180]! @ 0xffffff4c │ │ │ │ + adds r3, #224 @ 0xe0 │ │ │ │ movs r3, r4 │ │ │ │ - subs r3, #128 @ 0x80 │ │ │ │ + subs r3, #208 @ 0xd0 │ │ │ │ movs r3, r4 │ │ │ │ - stc2l 0, cr0, [r4], {45} @ 0x2d │ │ │ │ - adds r3, #122 @ 0x7a │ │ │ │ + ldc2 0, cr0, [r4, #-180] @ 0xffffff4c │ │ │ │ + adds r3, #202 @ 0xca │ │ │ │ movs r3, r4 │ │ │ │ - subs r3, #194 @ 0xc2 │ │ │ │ + subs r4, #18 │ │ │ │ movs r3, r4 │ │ │ │ ldr r3, [pc, #16] @ (25c6bc ) │ │ │ │ ldr r2, [pc, #20] @ (25c6c0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (25c6c4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ vshr.u32 d16, d18, #24 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #30] │ │ │ │ + ldrb r6, [r1, #0] │ │ │ │ movs r0, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348334,15 +348325,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 25c732 │ │ │ │ str.w r6, [r4, #380] @ 0x17c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2e7d8c │ │ │ │ + bl 2e7ddc │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ negs r0, r0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -348362,24 +348353,24 @@ │ │ │ │ bpl.n 25c706 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [pc, #28] @ (25c768 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25c706 │ │ │ │ vshr.u32 d0, d18, #26 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #236 @ 0xec │ │ │ │ + subs r6, #60 @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #216] @ (25c858 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -348407,15 +348398,15 @@ │ │ │ │ ldr.w r6, [r4, #380] @ 0x17c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 25c810 │ │ │ │ movs r2, #14 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 430648 │ │ │ │ + bl 430698 │ │ │ │ movw r1, #43521 @ 0xaa01 │ │ │ │ movt r1, #32784 @ 0x8010 │ │ │ │ ldr.w r0, [r8, #124] @ 0x7c │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r3, r6, [sp, #12] │ │ │ │ @@ -348450,43 +348441,43 @@ │ │ │ │ bpl.n 25c7c0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #76] @ (25c874 ) │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25c7c0 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r1, [pc, #52] @ (25c878 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (25c87c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 25c7e8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ vqadd.u16 d0, d0, d18 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.u8 d0, d8, d18 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 5, r0, cr8, cr2, {1} │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #72 @ 0x48 │ │ │ │ + subs r5, #152 @ 0x98 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xfbca002d │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + ldc2 0, cr0, [sl], {45} @ 0x2d │ │ │ │ + subs r5, #184 @ 0xb8 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -348503,15 +348494,15 @@ │ │ │ │ ldr.w r4, [r4, #380] @ 0x17c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 25c8d4 │ │ │ │ movs r2, #15 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 430648 │ │ │ │ + bl 430698 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -348528,32 +348519,32 @@ │ │ │ │ bpl.n 25c8b6 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #32] @ (25c90c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25c8b6 │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r0, #200]! @ 0xc8 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #220 @ 0xdc │ │ │ │ + subs r5, #44 @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ ldr r1, [pc, #8] @ (25c91c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - strb r0, [r4, #21] │ │ │ │ + strb r0, [r6, #22] │ │ │ │ movs r0, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #196] @ (25c9f8 ) │ │ │ │ @@ -348612,58 +348603,58 @@ │ │ │ │ bl 235368 │ │ │ │ b.n 25c98a │ │ │ │ ldr r1, [pc, #72] @ (25ca04 ) │ │ │ │ ldr r0, [pc, #72] @ (25ca08 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 25c98a │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r1, [pc, #48] @ (25ca0c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (25ca10 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25c9c8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [lr, #-200] @ 0xffffff38 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [r6, #-200] @ 0xffffff38 │ │ │ │ - @ instruction: 0xfa52002d │ │ │ │ - subs r4, #96 @ 0x60 │ │ │ │ + @ instruction: 0xfaa2002d │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xfa32002d │ │ │ │ - subs r4, #36 @ 0x24 │ │ │ │ + @ instruction: 0xfa82002d │ │ │ │ + subs r4, #116 @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (25ca98 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #116] @ (25ca9c ) │ │ │ │ mov r2, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 25ca52 │ │ │ │ add.w r0, r2, #448 @ 0x1c0 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 25ca74 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -348679,15 +348670,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 25ca32 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #60] @ (25caa8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 25ca32 │ │ │ │ ldr r3, [pc, #52] @ (25caac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25ca3e │ │ │ │ @@ -348696,28 +348687,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25ca3e │ │ │ │ ldr r0, [pc, #36] @ (25cab0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [sl], #-200 @ 0xffffff38 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #226 @ 0xe2 │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #226 @ 0xe2 │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #-20] │ │ │ │ @@ -348754,25 +348745,25 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ cbz r2, 25cb48 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ bl 25374c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 436110 │ │ │ │ + b.w 436160 │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 2fc960 │ │ │ │ + bl 2fc9b0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 2fb6f8 │ │ │ │ + bl 2fb748 │ │ │ │ ldr r2, [pc, #44] @ (25cb88 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 25cb3a │ │ │ │ @@ -348784,24 +348775,24 @@ │ │ │ │ ldr r2, [pc, #28] @ (25cb90 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25cb3a │ │ │ │ ldr r0, [pc, #24] @ (25cb94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25cb3a │ │ │ │ @ instruction: 0xfb6c0032 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #24 │ │ │ │ + subs r3, #104 @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025cb98 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -348809,19 +348800,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #336] @ (25cd00 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r5, [r9, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25ccb4 │ │ │ │ - bl 440118 │ │ │ │ + bl 440168 │ │ │ │ add.w r0, r4, #20 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ add.w r0, r4, #176 @ 0xb0 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ ldr r3, [pc, #304] @ (25cd04 ) │ │ │ │ ldr.w r8, [r9, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r1, [pc, #300] @ (25cd08 ) │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2051 @ 0x803 │ │ │ │ add r1, pc │ │ │ │ @@ -348831,31 +348822,31 @@ │ │ │ │ beq.n 25cc66 │ │ │ │ ldr r7, [pc, #280] @ (25cd0c ) │ │ │ │ add r7, pc │ │ │ │ b.n 25cc2a │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2022 @ 0x7e6 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ add.w r0, r4, #544 @ 0x220 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #2024 @ 0x7e8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25cc92 │ │ │ │ ldr.w r3, [r4, #276] @ 0x114 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 25cc66 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ movs r1, #1 │ │ │ │ - bl 2e9f08 │ │ │ │ + bl 2e9f58 │ │ │ │ cbz r0, 25cc66 │ │ │ │ ldr.w r3, [r4, #276] @ 0x114 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 25cc66 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25cbf6 │ │ │ │ @@ -348867,22 +348858,22 @@ │ │ │ │ ldr r3, [pc, #192] @ (25cd14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 25cbf6 │ │ │ │ ldr r0, [pc, #184] @ (25cd18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25cbf6 │ │ │ │ ldr r1, [pc, #180] @ (25cd1c ) │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2063 @ 0x80f │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ - bl 4403ec │ │ │ │ + bl 435a74 │ │ │ │ + bl 44043c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 25ccda │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -348896,72 +348887,72 @@ │ │ │ │ ldr r3, [pc, #116] @ (25cd14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 25cc22 │ │ │ │ ldr r0, [pc, #120] @ (25cd24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25cc22 │ │ │ │ ldr r3, [pc, #112] @ (25cd28 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25cbbc │ │ │ │ ldr r3, [pc, #80] @ (25cd14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25cbbc │ │ │ │ ldr r0, [pc, #88] @ (25cd2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25cbbc │ │ │ │ ldr r3, [pc, #84] @ (25cd30 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25cc7e │ │ │ │ ldr r3, [pc, #44] @ (25cd14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25cc7e │ │ │ │ ldr r0, [pc, #64] @ (25cd34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25cc7e │ │ │ │ @ instruction: 0xfae40032 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #240 @ 0xf0 │ │ │ │ + subs r3, #64 @ 0x40 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r3, #50 @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #146 @ 0x92 │ │ │ │ + subs r2, #226 @ 0xe2 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, #100 @ 0x64 │ │ │ │ + subs r2, #180 @ 0xb4 │ │ │ │ movs r3, r4 │ │ │ │ subs r0, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #96 @ 0x60 │ │ │ │ + subs r2, #176 @ 0xb0 │ │ │ │ movs r3, r4 │ │ │ │ movs r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #226 @ 0xe2 │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #64 @ 0x40 │ │ │ │ + subs r2, #144 @ 0x90 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ movs r5, #0 │ │ │ │ @@ -349005,29 +348996,29 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ and.w r1, r3, #3 │ │ │ │ subs r2, r1, #3 │ │ │ │ bne.n 25ce0c │ │ │ │ str r2, [sp, #20] │ │ │ │ blx 17ec44 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2e67d4 │ │ │ │ + bl 2e6824 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r2, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r0 │ │ │ │ beq.n 25cdd8 │ │ │ │ ldr r3, [pc, #384] @ (25cf4c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ and.w r3, r3, #16 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 25ce94 │ │ │ │ movs r4, #1 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #364] @ (25cf50 ) │ │ │ │ ldr r3, [pc, #348] @ (25cf44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -349042,37 +349033,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvns r2, r3 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #320] @ (25cf54 ) │ │ │ │ and.w r2, r2, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [pc, #312] @ (25cf58 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #312] @ (25cf5c ) │ │ │ │ ldr r1, [pc, #316] @ (25cf60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #513 @ 0x201 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r4, #0 │ │ │ │ b.n 25cdda │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ strd r1, r1, [sp, #48] @ 0x30 │ │ │ │ - bl 446ad0 │ │ │ │ + bl 446b20 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 25cecc │ │ │ │ vldr d7, [pc, #200] @ 25cf28 │ │ │ │ movw r1, #43583 @ 0xaa3f │ │ │ │ movt r1, #49176 @ 0xc018 │ │ │ │ @@ -349096,59 +349087,59 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #204] @ (25cf6c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25ce3a │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r1, [pc, #180] @ (25cf70 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #180] @ (25cf74 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25ce1c │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r1, [pc, #160] @ (25cf78 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (25cf7c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [pc, #152] @ (25cf80 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #152] @ (25cf84 ) │ │ │ │ ldr r1, [pc, #152] @ (25cf88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #491 @ 0x1eb │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25ce3a │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r1, [pc, #124] @ (25cf8c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #124] @ (25cf90 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov r0, r5 │ │ │ │ blx 17eea8 │ │ │ │ b.n 25cee6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r5, #2 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ @@ -349159,39 +349150,39 @@ │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #184 @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ strh.w r0, [lr, #50] @ 0x32 │ │ │ │ - subs r1, #190 @ 0xbe │ │ │ │ + subs r2, #14 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf5ec002d │ │ │ │ - subs r1, #210 @ 0xd2 │ │ │ │ + @ instruction: 0xf63c002d │ │ │ │ + subs r2, #34 @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, #168 @ 0xa8 │ │ │ │ + subs r0, #248 @ 0xf8 │ │ │ │ movs r3, r4 │ │ │ │ - sbcs.w r0, r0, #11337728 @ 0xad0000 │ │ │ │ - subs r1, #110 @ 0x6e │ │ │ │ + rsb r0, r0, #11337728 @ 0xad0000 │ │ │ │ + subs r1, #190 @ 0xbe │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, #46 @ 0x2e │ │ │ │ + subs r0, #126 @ 0x7e │ │ │ │ movs r3, r4 │ │ │ │ - adcs.w r0, r0, #11337728 @ 0xad0000 │ │ │ │ - subs r0, #236 @ 0xec │ │ │ │ + sub.w r0, r0, #11337728 @ 0xad0000 │ │ │ │ + subs r1, #60 @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf534002d │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + @ instruction: 0xf584002d │ │ │ │ + subs r0, #198 @ 0xc6 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf522002d │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + sbcs.w r0, r2, #11337728 @ 0xad0000 │ │ │ │ + subs r0, #236 @ 0xec │ │ │ │ movs r3, r4 │ │ │ │ - adds r7, #222 @ 0xde │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf4fe002d │ │ │ │ - subs r0, #92 @ 0x5c │ │ │ │ + adc.w r0, lr, #11337728 @ 0xad0000 │ │ │ │ + subs r0, #172 @ 0xac │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #124] @ (25d020 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -349199,38 +349190,38 @@ │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30578c │ │ │ │ + bl 3057dc │ │ │ │ ldr r1, [pc, #104] @ (25d028 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #104] @ (25d02c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #100] @ (25d030 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 305734 │ │ │ │ + bl 305784 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 25cb14 │ │ │ │ cbz r4, 25cff2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r2, [pc, #64] @ (25d034 ) │ │ │ │ ldr r3, [pc, #44] @ (25d024 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -349245,18 +349236,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf6ea0032 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, lr, #11337728 @ 0xad0000 │ │ │ │ - add r6, sp, #872 @ 0x368 │ │ │ │ + eors.w r0, lr, #11337728 @ 0xad0000 │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ movs r0, r4 │ │ │ │ - add r6, sp, #960 @ 0x3c0 │ │ │ │ + add r7, sp, #256 @ 0x100 │ │ │ │ movs r0, r4 │ │ │ │ @ instruction: 0xf69e0032 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #252] @ (25d144 ) │ │ │ │ @@ -349268,39 +349259,39 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #244] @ (25d14c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30578c │ │ │ │ + bl 3057dc │ │ │ │ ldr r3, [pc, #232] @ (25d150 ) │ │ │ │ ldr r2, [pc, #232] @ (25d154 ) │ │ │ │ ldr r1, [pc, #236] @ (25d158 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 305734 │ │ │ │ + bl 305784 │ │ │ │ cbz r0, 25d0c6 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 25cb14 │ │ │ │ cbz r4, 25d09e │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r2, [pc, #188] @ (25d15c ) │ │ │ │ ldr r3, [pc, #168] @ (25d14c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -349335,25 +349326,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #112] @ (25d16c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #108] @ (25d170 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ ldr r1, [pc, #104] @ (25d174 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 300b9c │ │ │ │ + bl 300bec │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 25d098 │ │ │ │ b.n 25d09e │ │ │ │ ldr r3, [pc, #84] @ (25d178 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -349361,43 +349352,43 @@ │ │ │ │ ldr r3, [pc, #80] @ (25d17c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25d0ea │ │ │ │ ldr r0, [pc, #72] @ (25d180 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25d0ea │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movw r0, #26674 @ 0x6832 │ │ │ │ @ instruction: 0xf63e0032 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3a4002d │ │ │ │ - add r6, sp, #208 @ 0xd0 │ │ │ │ + @ instruction: 0xf3f4002d │ │ │ │ + add r6, sp, #528 @ 0x210 │ │ │ │ movs r0, r4 │ │ │ │ - add r6, sp, #296 @ 0x128 │ │ │ │ + add r6, sp, #616 @ 0x268 │ │ │ │ movs r0, r4 │ │ │ │ @ instruction: 0xf5f20032 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf31e002d │ │ │ │ - add r5, sp, #680 @ 0x2a8 │ │ │ │ + @ instruction: 0xf36e002d │ │ │ │ + add r5, sp, #1000 @ 0x3e8 │ │ │ │ movs r0, r4 │ │ │ │ - add r5, sp, #768 @ 0x300 │ │ │ │ + add r6, sp, #64 @ 0x40 │ │ │ │ movs r0, r4 │ │ │ │ - adds r7, #100 @ 0x64 │ │ │ │ + adds r7, #180 @ 0xb4 │ │ │ │ movs r3, r4 │ │ │ │ mrc2 15, 3, pc, cr15, cr15, {7} │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #14 │ │ │ │ + adds r7, #94 @ 0x5e │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #532] @ (25d3ac ) │ │ │ │ @@ -349415,15 +349406,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 25d30a │ │ │ │ ldrd r3, r4, [sp, #80] @ 0x50 │ │ │ │ strd r3, r4, [sp] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 447174 │ │ │ │ + bl 4471c4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r4, 25d1fa │ │ │ │ ldr r2, [pc, #488] @ (25d3b8 ) │ │ │ │ ldr r3, [pc, #476] @ (25d3b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -349450,19 +349441,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #432] @ (25d3c4 ) │ │ │ │ ldrd r0, r1, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ mov r3, r4 │ │ │ │ negs r2, r2 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2e646c │ │ │ │ + bl 2e64bc │ │ │ │ ldr.w r0, [r5, #644] @ 0x284 │ │ │ │ mov r1, r9 │ │ │ │ blx 17edb0 │ │ │ │ cbz r0, 25d27c │ │ │ │ ldr.w r0, [r5, #644] @ 0x284 │ │ │ │ mov r1, r9 │ │ │ │ blx 17fdbc │ │ │ │ @@ -349484,29 +349475,29 @@ │ │ │ │ ldr.w r3, [r5, #276] @ 0x114 │ │ │ │ cmp r7, #0 │ │ │ │ it eq │ │ │ │ cmpeq r3, #2 │ │ │ │ beq.n 25d344 │ │ │ │ bl 251df0 │ │ │ │ ldr.w r5, [r0, #348] @ 0x15c │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r3, [pc, #320] @ (25d3cc ) │ │ │ │ ldr r2, [pc, #324] @ (25d3d0 ) │ │ │ │ ldr r1, [pc, #324] @ (25d3d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r7, [r0, #180] @ 0xb4 │ │ │ │ movs r0, #0 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ cbz r5, 25d2fa │ │ │ │ @@ -349534,19 +349525,19 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 25d34e │ │ │ │ ldr r1, [pc, #224] @ (25d3dc ) │ │ │ │ mov r0, sl │ │ │ │ movw r2, #1621 @ 0x655 │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ b.n 25d1ce │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 44722c │ │ │ │ + bl 44727c │ │ │ │ mov r4, r0 │ │ │ │ b.n 25d1cc │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 25d2ea │ │ │ │ ldr.w r2, [r5, #208] @ 0xd0 │ │ │ │ ldr.w r0, [r5, #212] @ 0xd4 │ │ │ │ ldr.w r7, [r5, #216] @ 0xd8 │ │ │ │ @@ -349555,15 +349546,15 @@ │ │ │ │ subs r2, r2, r7 │ │ │ │ str.w r2, [r5, #208] @ 0xd0 │ │ │ │ ldr.w r2, [r5, #220] @ 0xdc │ │ │ │ sbc.w r0, r0, r2 │ │ │ │ str.w r0, [r5, #212] @ 0xd4 │ │ │ │ b.n 25d2ea │ │ │ │ add.w r0, r5, #680 @ 0x2a8 │ │ │ │ - bl 435de0 │ │ │ │ + bl 435e30 │ │ │ │ b.n 25d27c │ │ │ │ ldr r3, [pc, #144] @ (25d3e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25d2fa │ │ │ │ ldr r3, [pc, #136] @ (25d3e4 ) │ │ │ │ @@ -349576,15 +349567,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25d2fa │ │ │ │ ldr r3, [pc, #108] @ (25d3ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25d26c │ │ │ │ ldr r3, [pc, #88] @ (25d3e4 ) │ │ │ │ @@ -349592,49 +349583,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 25d26c │ │ │ │ ldr r0, [pc, #88] @ (25d3f0 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r2, [r5, #648] @ 0x288 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25d26c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf4f80032 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4f20032 │ │ │ │ @ instruction: 0xf4c20032 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #198 @ 0xc6 │ │ │ │ + adds r5, #22 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf182002d │ │ │ │ - str r4, [r2, #88] @ 0x58 │ │ │ │ + rsbs r0, r2, #45 @ 0x2d │ │ │ │ + str r4, [r4, #92] @ 0x5c │ │ │ │ movs r0, r4 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r7, #52] @ 0x34 │ │ │ │ movs r0, r4 │ │ │ │ lsls r3, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #210 @ 0xd2 │ │ │ │ + adds r4, #34 @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #226 @ 0xe2 │ │ │ │ + adds r5, #50 @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ mov r6, r1 │ │ │ │ @@ -349654,15 +349645,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ bcc.n 25d458 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ clz r3, r1 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 25d4ba │ │ │ │ rsb r3, r3, #63 @ 0x3f │ │ │ │ cmp r3, #23 │ │ │ │ it ge │ │ │ │ movge r3, #23 │ │ │ │ @@ -349732,15 +349723,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25d488 │ │ │ │ ldr r0, [pc, #100] @ (25d568 ) │ │ │ │ movs r2, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ldr r3, [pc, #72] @ (25d560 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25d488 │ │ │ │ ldr r3, [pc, #64] @ (25d564 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -349749,15 +349740,15 @@ │ │ │ │ bpl.n 25d488 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #56] @ (25d56c ) │ │ │ │ ldrb r2, [r3, r7] │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ldr r3, [pc, #44] @ (25d570 ) │ │ │ │ movw r2, #1161 @ 0x489 │ │ │ │ ldr r1, [pc, #44] @ (25d574 ) │ │ │ │ ldr r0, [pc, #44] @ (25d578 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ @@ -349767,45 +349758,45 @@ │ │ │ │ @ instruction: 0xf27c0032 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #46 @ 0x2e │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, #2 │ │ │ │ + adds r4, #82 @ 0x52 │ │ │ │ movs r3, r4 │ │ │ │ - cdp 0, 12, cr0, cr6, cr13, {1} │ │ │ │ - adds r1, #136 @ 0x88 │ │ │ │ + vhadd.s16 d0, d6, d29 │ │ │ │ + adds r1, #216 @ 0xd8 │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #196 @ 0xc4 │ │ │ │ + adds r4, #20 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025d57c : │ │ │ │ ldr r0, [pc, #8] @ (25d588 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ - b.w 43cc3c │ │ │ │ + b.w 43cc8c │ │ │ │ nop │ │ │ │ subs r6, r0, r0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0025d58c : │ │ │ │ ldr r3, [pc, #12] @ (25d59c ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #8 │ │ │ │ - b.w 43cc48 │ │ │ │ + b.w 43cc98 │ │ │ │ nop │ │ │ │ adds r4, r6, r7 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0025d5a0 : │ │ │ │ - b.w 43cc60 │ │ │ │ + b.w 43ccb0 │ │ │ │ │ │ │ │ 0025d5a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ (25d604 ) │ │ │ │ @@ -349818,15 +349809,15 @@ │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r3, [pc, #68] @ (25d60c ) │ │ │ │ add ip, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 43cc80 │ │ │ │ + bl 43ccd0 │ │ │ │ ldr r2, [pc, #52] @ (25d610 ) │ │ │ │ ldr r3, [pc, #44] @ (25d60c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -349856,48 +349847,48 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ adds r0, #20 │ │ │ │ movs r1, #0 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 437eb4 │ │ │ │ + bl 437f04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 437fec │ │ │ │ + bl 43803c │ │ │ │ add.w r0, r5, #20 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 437ec8 │ │ │ │ + b.w 437f18 │ │ │ │ │ │ │ │ 0025d65c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ str r0, [sp, #16] │ │ │ │ bl 251df0 │ │ │ │ ldr.w r7, [r0, #348] @ 0x15c │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r1, [pc, #428] @ (25d82c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #428] @ (25d830 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #424] @ (25d834 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 25d7e6 │ │ │ │ ldr.w r3, [r0, #180] @ 0xb4 │ │ │ │ subs.w sl, r3, #1 │ │ │ │ bmi.w 25d818 │ │ │ │ mov.w fp, #0 │ │ │ │ strd fp, fp, [sp, #8] │ │ │ │ @@ -349911,15 +349902,15 @@ │ │ │ │ mov r8, r5 │ │ │ │ mov r5, r0 │ │ │ │ add r3, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r0, r1, [r3] │ │ │ │ movs r3, #0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ strd r8, r0, [r5] │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ adds r1, r2, r4 │ │ │ │ add r4, r3 │ │ │ │ ldr.w r8, [r3, sl, lsl #3] │ │ │ │ ldr.w r0, [r2, sl, lsl #3] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -349932,15 +349923,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ adc.w r9, r4, r9 │ │ │ │ str r2, [sp, #12] │ │ │ │ orrs.w r3, r8, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ beq.n 25d716 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r8, r0 │ │ │ │ mov r4, r1 │ │ │ │ movs r0, #16 │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ blx 1807b8 │ │ │ │ cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [r0] │ │ │ │ @@ -349975,26 +349966,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r2, #152] @ 0x98 │ │ │ │ ldrd r2, r3, [r7, #232] @ 0xe8 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 25d798 │ │ │ │ ldrd r0, r1, [r7, #240] @ 0xf0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ movs r6, #1 │ │ │ │ strd r2, r3, [r1, #160] @ 0xa0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r6, [r1, #108] @ 0x6c │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r0, r1, [r7, #208] @ 0xd0 │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ orrs.w r3, r9, sl │ │ │ │ str r5, [r2, #120] @ 0x78 │ │ │ │ str r0, [r2, #112] @ 0x70 │ │ │ │ strb.w r6, [r2, #116] @ 0x74 │ │ │ │ strb.w r6, [r2, #124] @ 0x7c │ │ │ │ bne.n 25d7fc │ │ │ │ @@ -350017,29 +350008,29 @@ │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r0, fp, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ adc.w r1, r3, r2 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 463440 │ │ │ │ + bl 463490 │ │ │ │ mov r9, r0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 25d7ca │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r8 │ │ │ │ strd r8, r8, [sp, #8] │ │ │ │ b.n 25d736 │ │ │ │ nop │ │ │ │ - stc 0, cr0, [lr, #180] @ 0xb4 │ │ │ │ - str r2, [r3, #24] │ │ │ │ + ldcl 0, cr0, [lr, #180] @ 0xb4 │ │ │ │ + str r2, [r5, #28] │ │ │ │ movs r0, r4 │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ + str r0, [r0, #120] @ 0x78 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0025d838 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -350077,31 +350068,31 @@ │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ negs r3, r3 │ │ │ │ cmp sl, r3 │ │ │ │ bcc.n 25d974 │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ - bl 446ad0 │ │ │ │ + bl 446b20 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 25d9ba │ │ │ │ ldr r0, [pc, #724] @ (25db8c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #28 │ │ │ │ str r5, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ - bl 43cc80 │ │ │ │ + bl 43ccd0 │ │ │ │ cbz r0, 25d902 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, fp │ │ │ │ blx 17eea8 │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #696] @ (25db90 ) │ │ │ │ ldr r3, [pc, #680] @ (25db84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3 │ │ │ │ @@ -350136,46 +350127,46 @@ │ │ │ │ bl 235340 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 235534 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cbnz r1, 25d992 │ │ │ │ ldr.w r0, [r5, #312] @ 0x138 │ │ │ │ cmp r0, r1 │ │ │ │ blt.n 25d91c │ │ │ │ - bl 433d60 │ │ │ │ + bl 433db0 │ │ │ │ subs r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ bls.n 25d91c │ │ │ │ ldr r3, [pc, #572] @ (25db98 ) │ │ │ │ mov.w r2, #552 @ 0x228 │ │ │ │ ldr r5, [pc, #572] @ (25db9c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #572] @ (25dba0 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25d8c6 │ │ │ │ ldr r3, [pc, #556] @ (25dba4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #556] @ (25dba8 ) │ │ │ │ ldr r1, [pc, #560] @ (25dbac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r7, #0 │ │ │ │ b.n 25d8ce │ │ │ │ ldr r3, [pc, #540] @ (25dbb0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #540] @ (25dbb4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -350184,15 +350175,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ movw r2, #542 @ 0x21e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25d8c6 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r3, [pc, #500] @ (25dbbc ) │ │ │ │ ldr r2, [pc, #504] @ (25dbc0 ) │ │ │ │ ldr r1, [pc, #504] @ (25dbc4 ) │ │ │ │ @@ -350200,15 +350191,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ movw r2, #585 @ 0x249 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25d98e │ │ │ │ blx 17f774 │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25da7e │ │ │ │ vldr d7, [pc, #376] @ 25db68 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -350218,15 +350209,15 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ blx 17dfe0 │ │ │ │ mov r5, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.w 25db1e │ │ │ │ mov r1, sl │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 25db4c │ │ │ │ vldr d7, [pc, #340] @ 25db70 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov.w r1, #43520 @ 0xaa00 │ │ │ │ movt r1, #49184 @ 0xc020 │ │ │ │ @@ -350270,15 +350261,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ movw r2, #623 @ 0x26f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25d8c6 │ │ │ │ mvns r3, r3 │ │ │ │ ldr r1, [pc, #296] @ (25dbd4 ) │ │ │ │ and.w r3, r3, #28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #292] @ (25dbd8 ) │ │ │ │ add r1, pc │ │ │ │ @@ -350286,15 +350277,15 @@ │ │ │ │ mov.w r2, #660 @ 0x294 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #284] @ (25dbdc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r7, #0 │ │ │ │ b.n 25da6e │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r3, [pc, #260] @ (25dbe0 ) │ │ │ │ ldr r1, [pc, #264] @ (25dbe4 ) │ │ │ │ @@ -350303,15 +350294,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #256] @ (25dbe8 ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25daca │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r3, [pc, #232] @ (25dbec ) │ │ │ │ ldr r1, [pc, #236] @ (25dbf0 ) │ │ │ │ mov.w r2, #652 @ 0x28c │ │ │ │ @@ -350319,15 +350310,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #228] @ (25dbf4 ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25daca │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r3, [pc, #204] @ (25dbf8 ) │ │ │ │ ldr r2, [pc, #208] @ (25dbfc ) │ │ │ │ mov r7, r8 │ │ │ │ @@ -350336,15 +350327,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ movw r2, #635 @ 0x27b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 25da74 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ (25dc04 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #180] @ (25dc08 ) │ │ │ │ ldr r1, [pc, #184] @ (25dc0c ) │ │ │ │ add r3, pc │ │ │ │ @@ -350369,74 +350360,74 @@ │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #27 │ │ │ │ movs r6, r7 │ │ │ │ ldc 0, cr0, [sl, #200]! @ 0xc8 │ │ │ │ lsrs r0, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaac002d │ │ │ │ - adds r0, #194 @ 0xc2 │ │ │ │ + @ instruction: 0xeafc002d │ │ │ │ + adds r1, #18 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r5, #106 @ 0x6a │ │ │ │ + cmp r5, #186 @ 0xba │ │ │ │ movs r3, r4 │ │ │ │ - eors.w r0, r4, sp, asr #32 │ │ │ │ - cmp r7, #242 @ 0xf2 │ │ │ │ + @ instruction: 0xeae4002d │ │ │ │ + adds r0, #66 @ 0x42 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r5, #80 @ 0x50 │ │ │ │ + cmp r5, #160 @ 0xa0 │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, #36 @ 0x24 │ │ │ │ + adds r0, #116 @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r5, #54 @ 0x36 │ │ │ │ + cmp r5, #134 @ 0x86 │ │ │ │ movs r3, r4 │ │ │ │ - orn r0, lr, sp, asr #32 │ │ │ │ - orr.w r0, r6, sp, asr #32 │ │ │ │ - cmp r7, #208 @ 0xd0 │ │ │ │ + @ instruction: 0xeabe002d │ │ │ │ + eors.w r0, r6, sp, asr #32 │ │ │ │ + adds r0, #32 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r5, #82 @ 0x52 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xe982002d │ │ │ │ - cmp r7, #208 @ 0xd0 │ │ │ │ + ldrd r0, r0, [r2, #180] @ 0xb4 │ │ │ │ + adds r0, #32 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, #58 @ 0x3a │ │ │ │ + cmp r4, #138 @ 0x8a │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, #34 @ 0x22 │ │ │ │ + cmp r4, #114 @ 0x72 │ │ │ │ movs r3, r4 │ │ │ │ - adds r0, #62 @ 0x3e │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ movs r3, r4 │ │ │ │ - strd r0, r0, [lr, #-180] @ 0xb4 │ │ │ │ - cmp r7, #220 @ 0xdc │ │ │ │ + @ instruction: 0xe99e002d │ │ │ │ + adds r0, #44 @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ - cmp r3, #238 @ 0xee │ │ │ │ + cmp r4, #62 @ 0x3e │ │ │ │ movs r3, r4 │ │ │ │ - stmdb r4!, {r0, r2, r3, r5} │ │ │ │ - cmp r7, #208 @ 0xd0 │ │ │ │ + ldrd r0, r0, [r4, #-180]! @ 0xb4 │ │ │ │ + adds r0, #32 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r4, #22 │ │ │ │ movs r3, r4 │ │ │ │ - ldrd r0, r0, [ip], #180 @ 0xb4 │ │ │ │ - strd r0, r0, [r0], #180 @ 0xb4 │ │ │ │ - cmp r7, #70 @ 0x46 │ │ │ │ + strd r0, r0, [ip, #-180] @ 0xb4 │ │ │ │ + ldmdb r0!, {r0, r2, r3, r5} │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r3, #152 @ 0x98 │ │ │ │ + cmp r3, #232 @ 0xe8 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia.w ip!, {r0, r2, r3, r5} │ │ │ │ - cmp r7, #62 @ 0x3e │ │ │ │ + stmdb ip, {r0, r2, r3, r5} │ │ │ │ + cmp r7, #142 @ 0x8e │ │ │ │ movs r3, r4 │ │ │ │ - cmp r3, #120 @ 0x78 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025dc10 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (25dc40 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2e631c │ │ │ │ + bl 2e636c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ negs r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -350449,15 +350440,15 @@ │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (25dca0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2e631c │ │ │ │ + bl 2e636c │ │ │ │ cbnz r0, 25dc8c │ │ │ │ ldr r3, [pc, #68] @ (25dca4 ) │ │ │ │ movs r2, #2 │ │ │ │ dmb ish │ │ │ │ add r3, pc │ │ │ │ adds r3, #12 │ │ │ │ ldrex r1, [r3] │ │ │ │ @@ -350507,41 +350498,41 @@ │ │ │ │ negs r1, r5 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ands r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 4472dc │ │ │ │ + b.w 44732c │ │ │ │ ldr r3, [pc, #44] @ (25dd20 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25dcde │ │ │ │ ldr r3, [pc, #36] @ (25dd24 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25dcde │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #28] @ (25dd28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 25dcde │ │ │ │ nop │ │ │ │ ldrd r0, r0, [r2, #200] @ 0xc8 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #20 │ │ │ │ + cmp r6, #100 @ 0x64 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025dd2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -350563,18 +350554,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2e63f0 │ │ │ │ + bl 2e6440 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25de68 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr.w r0, [r4, #228] @ 0xe4 │ │ │ │ mov r1, r5 │ │ │ │ blx 180124 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25de3c │ │ │ │ @@ -350645,15 +350636,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r5, r9 │ │ │ │ movs r3, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25dd58 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #232] @ 0xe8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -350685,27 +350676,27 @@ │ │ │ │ strd r0, r0, [r6, #-200] @ 0xc8 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #92 @ 0x5c │ │ │ │ + cmp r5, #172 @ 0xac │ │ │ │ movs r3, r4 │ │ │ │ - b.n 25d9e8 │ │ │ │ + b.n 25da88 │ │ │ │ movs r5, r5 │ │ │ │ - cmp r0, #96 @ 0x60 │ │ │ │ + cmp r0, #176 @ 0xb0 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, #208 @ 0xd0 │ │ │ │ + cmp r5, #32 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 25d9c8 │ │ │ │ + b.n 25da68 │ │ │ │ movs r5, r5 │ │ │ │ - cmp r0, #74 @ 0x4a │ │ │ │ + cmp r0, #154 @ 0x9a │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, #234 @ 0xea │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025dec0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -350721,39 +350712,39 @@ │ │ │ │ movt r0, #8 │ │ │ │ ldr r3, [pc, #896] @ (25e270 ) │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 446ad0 │ │ │ │ + bl 446b20 │ │ │ │ adds r4, r0, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.w 25e202 │ │ │ │ add r1, sp, #24 │ │ │ │ bl 25cd38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25e1ec │ │ │ │ bl 25a998 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25dff4 │ │ │ │ ldr.w r4, [r5, #348] @ 0x15c │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 25e248 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r3, [pc, #840] @ (25e274 ) │ │ │ │ ldr r2, [pc, #844] @ (25e278 ) │ │ │ │ ldr r1, [pc, #844] @ (25e27c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ mov.w r0, #264 @ 0x108 │ │ │ │ ldr.w r7, [r3, #180] @ 0xb4 │ │ │ │ blx 17e220 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -350821,34 +350812,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ blx 180948 │ │ │ │ str.w r0, [r5, #128] @ 0x80 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 25e220 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 437eb4 │ │ │ │ + bl 437f04 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [pc, #644] @ (25e29c ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r5, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #640] @ (25e2a0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 437fec │ │ │ │ + bl 43803c │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 437ec8 │ │ │ │ + bl 437f18 │ │ │ │ ldr r0, [pc, #616] @ (25e2a4 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ strb.w r3, [r5, #108] @ 0x6c │ │ │ │ - bl 2e631c │ │ │ │ + bl 2e636c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25e1f8 │ │ │ │ bl 25a9bc │ │ │ │ adds r7, r0, #1 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #16 │ │ │ │ @@ -350888,15 +350879,15 @@ │ │ │ │ ldr r1, [pc, #496] @ (25e2a8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #496] @ (25e2ac ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r1, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 25e1f2 │ │ │ │ bl 25a9bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25e16c │ │ │ │ ldr r3, [pc, #436] @ (25e290 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -350931,15 +350922,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25dfc4 │ │ │ │ ldr r0, [pc, #392] @ (25e2bc ) │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25dfc4 │ │ │ │ str.w r8, [sp] │ │ │ │ movs r2, #3 │ │ │ │ vstr d8, [sp, #8] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [r5, #104] @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ @@ -350951,28 +350942,28 @@ │ │ │ │ mov r1, r6 │ │ │ │ blx 17fe94 │ │ │ │ bl 25a9bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25e0d8 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 437eb4 │ │ │ │ + bl 437f04 │ │ │ │ ldr r2, [pc, #328] @ (25e2c0 ) │ │ │ │ ldr r1, [pc, #328] @ (25e2c4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #272 @ 0x110 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 436360 │ │ │ │ + bl 4363b0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 437fec │ │ │ │ + bl 43803c │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 437ec8 │ │ │ │ + bl 437f18 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r5, #276] @ 0x114 │ │ │ │ b.n 25e0d8 │ │ │ │ ldr r3, [pc, #288] @ (25e2c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -350980,59 +350971,59 @@ │ │ │ │ ldr r3, [pc, #260] @ (25e2b8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25e0e4 │ │ │ │ ldr r0, [pc, #268] @ (25e2cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25e0e4 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ str.w r6, [r5, #312] @ 0x138 │ │ │ │ mov r0, r4 │ │ │ │ negs r6, r4 │ │ │ │ blx 17e884 │ │ │ │ ldr r1, [pc, #244] @ (25e2d0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ (25e2d4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25e0ca │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ mov.w sl, #4294967295 @ 0xffffffff │ │ │ │ b.n 25e0e4 │ │ │ │ ldr r0, [pc, #220] @ (25e2d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25e1f2 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r3, [pc, #204] @ (25e2dc ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #204] @ (25e2e0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #272 @ 0x110 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25e1f2 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r3, [pc, #184] @ (25e2e4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #184] @ (25e2e8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #272 @ 0x110 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx 17eea8 │ │ │ │ b.n 25e1f2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (25e2ec ) │ │ │ │ movw r2, #1538 @ 0x602 │ │ │ │ ldr r1, [pc, #160] @ (25e2f0 ) │ │ │ │ @@ -351045,19 +351036,19 @@ │ │ │ │ ... │ │ │ │ b.n 25e1dc │ │ │ │ movs r2, r6 │ │ │ │ b.n 25e1bc │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25dc3c │ │ │ │ + b.n 25dcdc │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r0, r5] │ │ │ │ movs r0, r4 │ │ │ │ - ldrsh r0, [r1, r2] │ │ │ │ + ldrsh r0, [r3, r3] │ │ │ │ movs r0, r4 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -351065,55 +351056,55 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb21ffff │ │ │ │ @ instruction: 0xeacdffff │ │ │ │ lsls r5, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #70 @ 0x46 │ │ │ │ + cmp r4, #150 @ 0x96 │ │ │ │ movs r3, r4 │ │ │ │ ldaexd pc, pc, [pc] @ │ │ │ │ - b.n 25e954 │ │ │ │ + b.n 25e9f4 │ │ │ │ movs r5, r5 │ │ │ │ - cmp r3, #212 @ 0xd4 │ │ │ │ + cmp r4, #36 @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ b.n 25de0c │ │ │ │ movs r2, r6 │ │ │ │ lsrs r0, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #216 @ 0xd8 │ │ │ │ + cmp r3, #40 @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xea19ffff │ │ │ │ - cmp r3, #110 @ 0x6e │ │ │ │ + cmp r3, #190 @ 0xbe │ │ │ │ movs r3, r4 │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #66 @ 0x42 │ │ │ │ + cmp r3, #146 @ 0x92 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 25e738 │ │ │ │ + b.n 25e7d8 │ │ │ │ movs r5, r5 │ │ │ │ - cmp r2, #228 @ 0xe4 │ │ │ │ + cmp r3, #52 @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ + cmp r2, #206 @ 0xce │ │ │ │ movs r3, r4 │ │ │ │ - b.n 25e6dc │ │ │ │ + b.n 25e77c │ │ │ │ movs r5, r5 │ │ │ │ - cmp r1, #188 @ 0xbc │ │ │ │ + cmp r2, #12 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 25e6a8 │ │ │ │ + b.n 25e748 │ │ │ │ movs r5, r5 │ │ │ │ - cmp r2, #18 │ │ │ │ + cmp r2, #98 @ 0x62 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 25e66c │ │ │ │ + b.n 25e70c │ │ │ │ movs r5, r5 │ │ │ │ - movs r4, #128 @ 0x80 │ │ │ │ + movs r4, #208 @ 0xd0 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r1, #154 @ 0x9a │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025e2f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -351207,25 +351198,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25e3b8 │ │ │ │ ldr r0, [pc, #24] @ (25e400 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25e3b8 │ │ │ │ b.n 25e9f0 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #56 @ 0x38 │ │ │ │ + cmp r1, #136 @ 0x88 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025e404 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351285,25 +351276,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25e430 │ │ │ │ ldr r0, [pc, #24] @ (25e4bc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25e430 │ │ │ │ b.n 25e98c │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #156 @ 0x9c │ │ │ │ + cmp r0, #236 @ 0xec │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ @@ -351313,32 +351304,32 @@ │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ bl 235534 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 235534 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 462b44 │ │ │ │ + bl 462b94 │ │ │ │ cbnz r1, 25e54a │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2e6730 │ │ │ │ + bl 2e6780 │ │ │ │ cbnz r0, 25e518 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ strd r7, sl, [sp, #40] @ 0x28 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 252090 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2e6410 │ │ │ │ + bl 2e6460 │ │ │ │ cbz r0, 25e538 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -351355,19 +351346,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (25e56c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - udf #188 @ 0xbc │ │ │ │ + svc 12 │ │ │ │ movs r5, r5 │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + movs r1, #206 @ 0xce │ │ │ │ movs r3, r4 │ │ │ │ - cmp r0, #8 │ │ │ │ + cmp r0, #88 @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025e570 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -351400,15 +351391,15 @@ │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov fp, r3 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cbnz r1, 25e61e │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2e6410 │ │ │ │ + bl 2e6460 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 25e5fe │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, sl │ │ │ │ strd r1, r2, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -351449,15 +351440,15 @@ │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (25e684 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 25e5c6 │ │ │ │ ldr r3, [pc, #60] @ (25e688 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25e60c │ │ │ │ @@ -351470,29 +351461,29 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (25e68c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25e60c │ │ │ │ b.n 25e82c │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #86 @ 0x56 │ │ │ │ + movs r7, #166 @ 0xa6 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r7, #182 @ 0xb6 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ ldr.w r5, [pc, #1180] @ 25eb40 │ │ │ │ @@ -351513,19 +351504,19 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ blx 17fe94 │ │ │ │ ldr.w r3, [pc, #1148] @ 25eb4c │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25ea92 │ │ │ │ - bl 440118 │ │ │ │ + bl 440168 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #20 │ │ │ │ str.w r3, [r4, #164] @ 0xa4 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ ldr.w r3, [r4, #316] @ 0x13c │ │ │ │ movs r1, #8 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ adds r3, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ blx 17e3e4 │ │ │ │ @@ -351598,16 +351589,16 @@ │ │ │ │ ldr r1, [pc, #912] @ (25eb50 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #912] @ (25eb54 ) │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ - bl 4403ec │ │ │ │ + bl 43bb94 │ │ │ │ + bl 44043c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25ea66 │ │ │ │ mov r0, fp │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #880] @ (25eb58 ) │ │ │ │ ldr r3, [pc, #860] @ (25eb48 ) │ │ │ │ @@ -351704,15 +351695,15 @@ │ │ │ │ ldr r1, [pc, #640] @ (25eb5c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #640] @ (25eb60 ) │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25e76a │ │ │ │ mov r6, fp │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r8, #1 │ │ │ │ add.w r9, r9, #20 │ │ │ │ adds r7, #8 │ │ │ │ cmp r3, r8 │ │ │ │ @@ -351726,15 +351717,15 @@ │ │ │ │ ldr r1, [pc, #592] @ (25eb64 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #592] @ (25eb68 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r3, #0 │ │ │ │ subs r6, r5, r3 │ │ │ │ strh r3, [r7, #4] │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ b.n 25e8f2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ @@ -351747,15 +351738,15 @@ │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 25e95a │ │ │ │ ldr r1, [pc, #544] @ (25eb6c ) │ │ │ │ ldr r0, [pc, #544] @ (25eb70 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldrb.w r3, [r4, #116] @ 0x74 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25e796 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25e7d2 │ │ │ │ @@ -351768,15 +351759,15 @@ │ │ │ │ ldr r3, [pc, #504] @ (25eb78 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25e7d2 │ │ │ │ ldr r0, [pc, #496] @ (25eb7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25e7d2 │ │ │ │ ldr r1, [pc, #488] @ (25eb80 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 25e75c │ │ │ │ ldr r1, [pc, #468] @ (25eb78 ) │ │ │ │ @@ -351785,15 +351776,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 25e75c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, r5, #2 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr r0, [pc, #460] @ (25eb84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w ip, [r3, #316] @ 0x13c │ │ │ │ b.n 25e75c │ │ │ │ ldrb.w r2, [sp, #60] @ 0x3c │ │ │ │ subs r6, r5, #0 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ @@ -351808,52 +351799,52 @@ │ │ │ │ ldr r1, [pc, #420] @ (25eb88 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #420] @ (25eb8c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [sl, #16] │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25e8f2 │ │ │ │ mov r0, r4 │ │ │ │ bl 25ca14 │ │ │ │ b.n 25e78c │ │ │ │ ldr r1, [pc, #396] @ (25eb90 ) │ │ │ │ ldr r0, [pc, #396] @ (25eb94 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25e76a │ │ │ │ ldr r1, [pc, #384] @ (25eb98 ) │ │ │ │ ldr r0, [pc, #388] @ (25eb9c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25e8f2 │ │ │ │ blx 17e884 │ │ │ │ ldr r1, [pc, #372] @ (25eba0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #372] @ (25eba4 ) │ │ │ │ add r1, pc │ │ │ │ ldrsh.w r3, [r7, #6] │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25e76a │ │ │ │ blx 17e884 │ │ │ │ ldr r1, [pc, #352] @ (25eba8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ (25ebac ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ - bl 4403ec │ │ │ │ + bl 43bb94 │ │ │ │ + bl 44043c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25e7e0 │ │ │ │ ldr r3, [pc, #328] @ (25ebb0 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -351862,15 +351853,15 @@ │ │ │ │ ldr r3, [pc, #256] @ (25eb78 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25e7e0 │ │ │ │ ldr r0, [pc, #304] @ (25ebb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25e7e0 │ │ │ │ subs r6, r5, #0 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ b.n 25e8f2 │ │ │ │ ldr r3, [pc, #292] @ (25ebb8 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -351881,41 +351872,41 @@ │ │ │ │ ldr r3, [pc, #212] @ (25eb78 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 25e6e0 │ │ │ │ ldr r0, [pc, #268] @ (25ebbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25e6e0 │ │ │ │ ldr r3, [pc, #264] @ (25ebc0 ) │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25e728 │ │ │ │ ldr r3, [pc, #176] @ (25eb78 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25e728 │ │ │ │ ldr r0, [pc, #240] @ (25ebc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25e728 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ ldr r1, [pc, #224] @ (25ebc8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #224] @ (25ebcc ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25e7d2 │ │ │ │ ldr r1, [pc, #212] @ (25ebd0 ) │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 25e85e │ │ │ │ @@ -351926,102 +351917,102 @@ │ │ │ │ bpl.w 25e85e │ │ │ │ ldr r0, [pc, #192] @ (25ebd4 ) │ │ │ │ strd r2, r3, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ b.n 25e85e │ │ │ │ ldr r0, [pc, #168] @ (25ebd8 ) │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25e7d2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 226 @ 0xe2 │ │ │ │ movs r2, r6 │ │ │ │ svc 220 @ 0xdc │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 25ebe8 │ │ │ │ + bgt.n 25ea88 │ │ │ │ movs r5, r5 │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r7, #164 @ 0xa4 │ │ │ │ movs r3, r4 │ │ │ │ udf #170 @ 0xaa │ │ │ │ movs r2, r6 │ │ │ │ - blt.n 25ebbc │ │ │ │ + blt.n 25ec5c │ │ │ │ movs r5, r5 │ │ │ │ - movs r7, #136 @ 0x88 │ │ │ │ + movs r7, #216 @ 0xd8 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 25eb54 │ │ │ │ + blt.n 25ebf4 │ │ │ │ movs r5, r5 │ │ │ │ - movs r6, #236 @ 0xec │ │ │ │ + movs r7, #60 @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 25eaf4 │ │ │ │ + blt.n 25eb94 │ │ │ │ movs r5, r5 │ │ │ │ - movs r5, #100 @ 0x64 │ │ │ │ + movs r5, #180 @ 0xb4 │ │ │ │ movs r3, r4 │ │ │ │ movs r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #64 @ 0x40 │ │ │ │ + movs r5, #144 @ 0x90 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #184 @ 0xb8 │ │ │ │ + movs r5, #8 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 25ebdc │ │ │ │ + bge.n 25ec7c │ │ │ │ movs r5, r5 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + movs r7, #66 @ 0x42 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 25eba8 │ │ │ │ + bge.n 25ec48 │ │ │ │ movs r5, r5 │ │ │ │ - movs r5, #68 @ 0x44 │ │ │ │ + movs r5, #148 @ 0x94 │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 25eb8c │ │ │ │ + bge.n 25ec2c │ │ │ │ movs r5, r5 │ │ │ │ - movs r6, #142 @ 0x8e │ │ │ │ + movs r6, #222 @ 0xde │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 25eb64 │ │ │ │ + bge.n 25ec04 │ │ │ │ movs r5, r5 │ │ │ │ - movs r5, #242 @ 0xf2 │ │ │ │ + movs r6, #66 @ 0x42 │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 25eb34 │ │ │ │ + bge.n 25ebd4 │ │ │ │ movs r5, r5 │ │ │ │ - movs r4, #158 @ 0x9e │ │ │ │ + movs r4, #238 @ 0xee │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #146 @ 0x92 │ │ │ │ + movs r6, #226 @ 0xe2 │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #102 @ 0x66 │ │ │ │ + movs r3, #182 @ 0xb6 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #102 @ 0x66 │ │ │ │ + movs r3, #182 @ 0xb6 │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 25ec18 │ │ │ │ + bls.n 25ecb8 │ │ │ │ movs r5, r5 │ │ │ │ - movs r3, #176 @ 0xb0 │ │ │ │ + movs r4, #0 │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #156 @ 0x9c │ │ │ │ + movs r4, #236 @ 0xec │ │ │ │ movs r3, r4 │ │ │ │ - movs r4, #78 @ 0x4e │ │ │ │ + movs r4, #158 @ 0x9e │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025ebdc : │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strb r2, [r0, #12] │ │ │ │ @@ -352057,15 +352048,15 @@ │ │ │ │ blx 17e884 │ │ │ │ ldr r1, [pc, #80] @ (25ec88 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (25ec8c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [pc, #68] @ (25ec90 ) │ │ │ │ ldr r3, [pc, #56] @ (25ec84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -352085,17 +352076,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 25eb9c │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 25ec34 │ │ │ │ + bhi.n 25ecd4 │ │ │ │ movs r5, r5 │ │ │ │ - movs r4, #250 @ 0xfa │ │ │ │ + movs r5, #74 @ 0x4a │ │ │ │ movs r3, r4 │ │ │ │ bge.n 25ed24 │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 0025ec94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -352128,29 +352119,29 @@ │ │ │ │ strb.w r3, [r4, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 25ebf0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25ee68 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 436698 │ │ │ │ + bl 4366e8 │ │ │ │ ldr r0, [pc, #572] @ (25ef40 ) │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, pc │ │ │ │ movs r3, #3 │ │ │ │ adds r0, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 43cc80 │ │ │ │ + bl 43ccd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25eefe │ │ │ │ ldr r0, [pc, #552] @ (25ef44 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 2e631c │ │ │ │ + bl 2e636c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25ef04 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25ef0a │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx 17eea8 │ │ │ │ @@ -352215,24 +352206,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 22557c │ │ │ │ - bl 3227fc │ │ │ │ + bl 32284c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 25ed54 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 17e884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ (25ef50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25ed54 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ ldr r3, [pc, #320] @ (25ef54 ) │ │ │ │ dmb ish │ │ │ │ add.w r5, r4, #652 @ 0x28c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -352244,17 +352235,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #648] @ 0x288 │ │ │ │ cbnz r3, 25ee50 │ │ │ │ mov r0, r5 │ │ │ │ bl 25c910 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cbz r0, 25ee40 │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ add.w r0, r4, #272 @ 0x110 │ │ │ │ - bl 436698 │ │ │ │ + bl 4366e8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ b.n 25ecd6 │ │ │ │ ldr r3, [pc, #264] @ (25ef5c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r6, [r3, #0] │ │ │ │ ldr r2, [pc, #264] @ (25ef60 ) │ │ │ │ @@ -352272,15 +352263,15 @@ │ │ │ │ ldr r3, [pc, #240] @ (25ef68 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25ecf8 │ │ │ │ ldr r0, [pc, #232] @ (25ef6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25ecf8 │ │ │ │ movs r4, #0 │ │ │ │ movs r5, #0 │ │ │ │ b.n 25edb4 │ │ │ │ ldr r3, [pc, #220] @ (25ef70 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -352289,30 +352280,30 @@ │ │ │ │ ldr r3, [pc, #200] @ (25ef68 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 25eccc │ │ │ │ ldr r0, [pc, #200] @ (25ef74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25eccc │ │ │ │ ldr r3, [pc, #196] @ (25ef78 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 25eedc │ │ │ │ ldr r3, [pc, #172] @ (25ef68 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 25edbc │ │ │ │ ldr r0, [pc, #180] @ (25ef7c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25edbc │ │ │ │ ldr r3, [pc, #160] @ (25ef80 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352320,33 +352311,33 @@ │ │ │ │ ldr r3, [pc, #124] @ (25ef68 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25edbc │ │ │ │ ldr r0, [pc, #140] @ (25ef84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25edbc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 25edbe │ │ │ │ ldr r3, [pc, #124] @ (25ef88 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25ed32 │ │ │ │ ldr r3, [pc, #80] @ (25ef68 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 25ed32 │ │ │ │ ldr r0, [pc, #104] @ (25ef8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25ed32 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bls.n 25ef04 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 25ef00 │ │ │ │ @@ -352356,45 +352347,45 @@ │ │ │ │ lsls r6, r7, #9 │ │ │ │ movs r6, r7 │ │ │ │ bge.n 25efe2 │ │ │ │ vraddhn.i d18, , q12 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 25eef4 │ │ │ │ movs r2, r6 │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ + movs r4, #24 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, r1] │ │ │ │ + str r6, [r3, r2] │ │ │ │ movs r0, r4 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, r1 │ │ │ │ + adds r2, r0, r3 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #250 @ 0xfa │ │ │ │ + movs r3, #74 @ 0x4a │ │ │ │ movs r3, r4 │ │ │ │ adds r0, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #170 @ 0xaa │ │ │ │ + movs r2, #250 @ 0xfa │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #12 │ │ │ │ + movs r3, #92 @ 0x5c │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #34 @ 0x22 │ │ │ │ + movs r3, #114 @ 0x72 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #128 @ 0x80 │ │ │ │ + movs r2, #208 @ 0xd0 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025ef90 : │ │ │ │ ldr r3, [pc, #28] @ (25efb0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -352486,15 +352477,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25f004 │ │ │ │ ldr r0, [pc, #48] @ (25f0b0 ) │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r2, lr │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrh r1, [r4, #20] │ │ │ │ add.w ip, r1, #1 │ │ │ │ b.n 25f004 │ │ │ │ nop │ │ │ │ bvs.n 25f028 │ │ │ │ movs r2, r6 │ │ │ │ asrs r0, r1, #26 │ │ │ │ @@ -352503,15 +352494,15 @@ │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.u64 d16, d8, d29 │ │ │ │ movs r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #188 @ 0xbc │ │ │ │ + movs r2, #12 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025f0b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -352562,27 +352553,27 @@ │ │ │ │ ldr r0, [pc, #44] @ (25f158 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #216] @ 0xd8 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ mrc2 0, 5, r0, cr12, cr13, {1} │ │ │ │ bpl.n 25f0dc │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 0, 2, r0, cr10, cr13, {1} │ │ │ │ - movs r1, #60 @ 0x3c │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025f15c : │ │ │ │ ldr r3, [pc, #12] @ (25f16c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #12] │ │ │ │ dmb ish │ │ │ │ @@ -352671,19 +352662,19 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2fc86c │ │ │ │ + bl 2fc8bc │ │ │ │ ldr r4, [pc, #72] @ (25f290 ) │ │ │ │ add.w r0, r5, #176 @ 0xb0 │ │ │ │ str.w r6, [r5, #172] @ 0xac │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ ldr r3, [pc, #60] @ (25f294 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 25f26e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -352700,39 +352691,39 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25f25e │ │ │ │ ldr r0, [pc, #28] @ (25f2a0 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ nop │ │ │ │ bmi.n 25f310 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #16 │ │ │ │ + asrs r4, r3, #17 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025f2a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 25a9bc │ │ │ │ cbz r0, 25f2d2 │ │ │ │ ldrb.w r3, [r4, #1184] @ 0x4a0 │ │ │ │ cbz r3, 25f2e0 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ negs r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -353088,87 +353079,87 @@ │ │ │ │ movw r2, #629 @ 0x275 │ │ │ │ ldr r1, [pc, #152] @ (25f6b8 ) │ │ │ │ ldr r0, [pc, #152] @ (25f6bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - movs r7, #182 @ 0xb6 │ │ │ │ + cmp r0, #6 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r4, #3 │ │ │ │ + subs r6, r6, #4 │ │ │ │ movs r3, r4 │ │ │ │ - movs r7, #154 @ 0x9a │ │ │ │ + movs r7, #234 @ 0xea │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r0, #5 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, r5, #3 │ │ │ │ + subs r2, r7, #4 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, r5, #3 │ │ │ │ + subs r2, r7, #4 │ │ │ │ movs r3, r4 │ │ │ │ - subs r6, r5, #3 │ │ │ │ + subs r6, r7, #4 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, r4, #1 │ │ │ │ + subs r2, r6, #2 │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, r4, #3 │ │ │ │ + subs r0, r6, #4 │ │ │ │ movs r3, r4 │ │ │ │ - movs r7, #38 @ 0x26 │ │ │ │ + movs r7, #118 @ 0x76 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r3, #1 │ │ │ │ + subs r2, r5, #2 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r2, #44] @ 0x2c │ │ │ │ + ldr r6, [r4, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - movs r6, #200 @ 0xc8 │ │ │ │ + movs r7, #24 │ │ │ │ movs r4, r4 │ │ │ │ - subs r4, r1, #2 │ │ │ │ + subs r4, r3, #3 │ │ │ │ movs r3, r4 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r6, #242 @ 0xf2 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r1, #2 │ │ │ │ + subs r6, r3, #3 │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, r1, #1 │ │ │ │ + subs r4, r3, #2 │ │ │ │ movs r3, r4 │ │ │ │ - movs r6, #108 @ 0x6c │ │ │ │ + movs r6, #188 @ 0xbc │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, r5, #1 │ │ │ │ + subs r0, r7, #2 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, r1, #0 │ │ │ │ + subs r2, r3, #1 │ │ │ │ movs r3, r4 │ │ │ │ - movs r6, #38 @ 0x26 │ │ │ │ + movs r6, #118 @ 0x76 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r2, #1 │ │ │ │ + subs r6, r4, #2 │ │ │ │ movs r3, r4 │ │ │ │ - movs r6, #14 │ │ │ │ + movs r6, #94 @ 0x5e │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, r0, #1 │ │ │ │ + subs r6, r2, #2 │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, r7, #6 │ │ │ │ + subs r4, r1, #0 │ │ │ │ movs r3, r4 │ │ │ │ - movs r5, #202 @ 0xca │ │ │ │ + movs r6, #26 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r7, #7 │ │ │ │ + subs r2, r1, #1 │ │ │ │ movs r3, r4 │ │ │ │ - movs r5, #182 @ 0xb6 │ │ │ │ + movs r6, #6 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r6, #6 │ │ │ │ + subs r2, r0, #0 │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, r3, #3 │ │ │ │ + adds r4, r5, #4 │ │ │ │ movs r3, r4 │ │ │ │ - movs r5, #138 @ 0x8a │ │ │ │ + movs r5, #218 @ 0xda │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r0, #3 │ │ │ │ + adds r2, r2, #4 │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, r1, #5 │ │ │ │ + adds r4, r3, #6 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #720 @ 0x2d0 │ │ │ │ + add r3, sp, #16 │ │ │ │ movs r0, r4 │ │ │ │ - ldmia r7, {r1, r2, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - adds r0, r3, #5 │ │ │ │ + adds r0, r5, #6 │ │ │ │ movs r3, r4 │ │ │ │ - adds r2, r5, #5 │ │ │ │ + adds r2, r7, #6 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #104] @ (25f738 ) │ │ │ │ add r3, pc │ │ │ │ @@ -353300,15 +353291,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (25f850 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (25f854 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ ldr r3, [pc, #52] @ (25f858 ) │ │ │ │ movw r2, #769 @ 0x301 │ │ │ │ ldr r1, [pc, #52] @ (25f85c ) │ │ │ │ ldr r0, [pc, #52] @ (25f860 ) │ │ │ │ add r3, pc │ │ │ │ @@ -353319,29 +353310,29 @@ │ │ │ │ nop │ │ │ │ movs r6, #190 @ 0xbe │ │ │ │ movs r3, r6 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r3, r6 │ │ │ │ movs r6, #154 @ 0x9a │ │ │ │ movs r3, r6 │ │ │ │ - ldmia r6!, {r3} │ │ │ │ + ldmia r6, {r3, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - subs r2, r7, r6 │ │ │ │ + adds r2, r1, #0 │ │ │ │ movs r3, r4 │ │ │ │ - adds r2, r0, #0 │ │ │ │ + adds r2, r2, #1 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1, r3} │ │ │ │ movs r5, r5 │ │ │ │ - subs r6, r1, r7 │ │ │ │ + adds r6, r3, #0 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - subs r0, r2, r5 │ │ │ │ + subs r0, r4, r6 │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, r6, r7 │ │ │ │ + adds r0, r0, #1 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ @@ -353397,15 +353388,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ bl 25f88c │ │ │ │ b.n 25f8b2 │ │ │ │ ldr r0, [pc, #52] @ (25f938 ) │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [pc, #44] @ (25f93c ) │ │ │ │ ldr r1, [pc, #48] @ (25f940 ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ @@ -353416,25 +353407,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (25f948 ) │ │ │ │ ldr r0, [pc, #32] @ (25f94c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - subs r6, r7, r4 │ │ │ │ + subs r6, r1, r6 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2} │ │ │ │ movs r5, r5 │ │ │ │ - subs r6, r4, r1 │ │ │ │ + subs r6, r6, r2 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r4, {r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - subs r6, r1, r1 │ │ │ │ + subs r6, r3, r2 │ │ │ │ movs r3, r4 │ │ │ │ - subs r6, r6, r4 │ │ │ │ + subs r6, r0, r6 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #88] @ (25f9bc ) │ │ │ │ @@ -353444,51 +353435,51 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbnz r0, 25f99e │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #8 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc540 │ │ │ │ + bl 2fc590 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc540 │ │ │ │ + bl 2fc590 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 2fbb7c │ │ │ │ + bl 2fbbcc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 2fb93c │ │ │ │ + b.w 2fb98c │ │ │ │ ldr r0, [pc, #36] @ (25f9c4 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25f972 │ │ │ │ ldr r0, [pc, #28] @ (25f9c8 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25f972 │ │ │ │ ldr r0, [pc, #24] @ (25f9cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25f972 │ │ │ │ ldmia r5, {r1, r2, r3, r5} │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, r3 │ │ │ │ + subs r4, r0, r5 │ │ │ │ movs r3, r4 │ │ │ │ ldr r3, [pc, #24] @ (25f9ec ) │ │ │ │ ldr r2, [pc, #28] @ (25f9f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ cbnz r0, 25f9e6 │ │ │ │ @@ -353531,15 +353522,15 @@ │ │ │ │ cbz r3, 25fa76 │ │ │ │ ldr r3, [pc, #136] @ (25fac4 ) │ │ │ │ add.w r0, r6, #68 @ 0x44 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 43f86c │ │ │ │ + bl 43f8bc │ │ │ │ cbz r0, 25fa8c │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #116] @ (25fac8 ) │ │ │ │ ldr r3, [pc, #100] @ (25fab8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -353552,32 +353543,32 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #12 │ │ │ │ add.w r0, r6, #68 @ 0x44 │ │ │ │ - bl 43f898 │ │ │ │ + bl 43f8e8 │ │ │ │ ldr r0, [pc, #72] @ (25facc ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ b.n 25fa4e │ │ │ │ add r7, sp, #52 @ 0x34 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43f898 │ │ │ │ + bl 43f8e8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ - bl 43f898 │ │ │ │ + bl 43f8e8 │ │ │ │ ldr r0, [pc, #48] @ (25fad0 ) │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 25fa50 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldmia r4!, {r3, r7} │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @@ -353585,17 +353576,17 @@ │ │ │ │ movs r2, r6 │ │ │ │ asrs r0, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r6} │ │ │ │ movs r2, r6 │ │ │ │ - subs r4, r1, r1 │ │ │ │ + subs r4, r3, r2 │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, r3, r1 │ │ │ │ + subs r4, r5, r2 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #148] @ (25fb7c ) │ │ │ │ @@ -353611,32 +353602,32 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 17fe94 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc2f4 │ │ │ │ + bl 2fc344 │ │ │ │ mov r1, r5 │ │ │ │ uxtb r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2fc0f4 │ │ │ │ + bl 2fc144 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [pc, #100] @ (25fb88 ) │ │ │ │ strb r4, [r5, r2] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 25fb2e │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #22 │ │ │ │ beq.n 25fb68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r5 │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25fb28 │ │ │ │ str r4, [r7, #0] │ │ │ │ ldr r2, [pc, #72] @ (25fb8c ) │ │ │ │ ldr r3, [pc, #56] @ (25fb80 ) │ │ │ │ @@ -353653,40 +353644,40 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #36] @ (25fb90 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 25fb42 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldmia r3, {r1, r3, r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r3, r4, r7} │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r1, r2, r3, r6} │ │ │ │ movs r2, r6 │ │ │ │ - adds r0, r7, r6 │ │ │ │ + subs r0, r1, r0 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ (25fbc8 ) │ │ │ │ ldr r2, [pc, #36] @ (25fbcc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ - bl 2e4cf0 │ │ │ │ + bl 2e4d40 │ │ │ │ cmp r0, r4 │ │ │ │ ite ge │ │ │ │ movge r0, #0 │ │ │ │ movlt r0, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -353698,15 +353689,15 @@ │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2e4cf0 │ │ │ │ + bl 2e4d40 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -353731,15 +353722,15 @@ │ │ │ │ mov r2, sp │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ blx r3 │ │ │ │ cbz r0, 25fc64 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 25fc3c │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ ldr r2, [pc, #84] @ (25fc94 ) │ │ │ │ ldr r3, [pc, #80] @ (25fc90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -353770,19 +353761,19 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldmia r2, {r1, r2, r7} │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r2, r4, r6} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + ldmia r1!, {r3, r4, r7} │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r7, #27 │ │ │ │ + asrs r2, r1, #29 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf4b60022 │ │ │ │ + add.w r0, r6, #10616832 @ 0xa20000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ bl 251dc8 │ │ │ │ @@ -353792,60 +353783,60 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc2f4 │ │ │ │ + bl 2fc344 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 25fd26 │ │ │ │ uxtb r3, r6 │ │ │ │ cmp r3, #126 @ 0x7e │ │ │ │ bne.n 25fd18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ ldr.w r3, [r5, #284] @ 0x11c │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 25fcc0 │ │ │ │ ldr r0, [pc, #60] @ (25fd38 ) │ │ │ │ add.w r1, r5, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #32] @ (25fd3c ) │ │ │ │ add.w r1, r5, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25fd06 │ │ │ │ ldr r1, [pc, #24] @ (25fd40 ) │ │ │ │ ldr r0, [pc, #24] @ (25fd44 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25fd06 │ │ │ │ nop │ │ │ │ - adds r0, r1, r2 │ │ │ │ + adds r0, r3, r3 │ │ │ │ movs r3, r4 │ │ │ │ - adds r2, r1, r1 │ │ │ │ + adds r2, r3, r2 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - adds r0, r3, r0 │ │ │ │ + adds r0, r5, r1 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #172] @ 25fe08 │ │ │ │ @@ -353894,70 +353885,70 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #88] @ (25fe1c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #88] @ (25fe20 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25fd98 │ │ │ │ ldr r3, [pc, #80] @ (25fe24 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25fd98 │ │ │ │ ldr r3, [pc, #72] @ (25fe28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25fd98 │ │ │ │ ldr r0, [pc, #68] @ (25fe2c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 25fd98 │ │ │ │ ldr r1, [pc, #60] @ (25fe30 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #60] @ (25fe34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 25fd98 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldmia r1!, {r2, r4, r5} │ │ │ │ movs r2, r6 │ │ │ │ ldmia r1!, {r3, r5} │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r0!, {r1} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - adds r0, r4, r0 │ │ │ │ + adds r0, r6, r1 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, r0 │ │ │ │ + adds r6, r6, r1 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r7!, {r4, r6, r7} │ │ │ │ + ldmia r0!, {r5} │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r2, #31 │ │ │ │ + adds r2, r4, r0 │ │ │ │ movs r3, r4 │ │ │ │ ldr r1, [pc, #8] @ (25fe44 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - ands r0, r7 │ │ │ │ + lsls r0, r1 │ │ │ │ movs r0, r4 │ │ │ │ ldr r3, [pc, #16] @ (25fe5c ) │ │ │ │ ldr r2, [pc, #20] @ (25fe60 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (25fe64 ) │ │ │ │ @@ -353965,97 +353956,97 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldmia r0!, {r3, r6} │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ands r6, r3 │ │ │ │ + eors r6, r5 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r1, [r0, #200] @ 0xc8 │ │ │ │ - bl 44a060 │ │ │ │ + bl 44a0b0 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ ldr r3, [pc, #36] @ (25feb0 ) │ │ │ │ ldr r1, [pc, #40] @ (25feb4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 447bc0 │ │ │ │ - bl 4490c0 │ │ │ │ + bl 447c10 │ │ │ │ + bl 449110 │ │ │ │ ldrb.w r0, [r4, #204] @ 0xcc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + asrs r6, r7, #31 │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #916] @ (26024c ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r1, [r0, #200] @ 0xc8 │ │ │ │ - bl 44a060 │ │ │ │ + bl 44a0b0 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ ldr r3, [pc, #36] @ (25ff00 ) │ │ │ │ ldr r1, [pc, #40] @ (25ff04 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 447bc0 │ │ │ │ - bl 4490c0 │ │ │ │ + bl 447c10 │ │ │ │ + bl 449110 │ │ │ │ ldrb.w r0, [r4, #204] @ 0xcc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r6, r6, #29 │ │ │ │ + asrs r6, r0, #31 │ │ │ │ movs r3, r4 │ │ │ │ ldr r5, [pc, #164] @ (25ffac ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r1, [r0, #200] @ 0xc8 │ │ │ │ - bl 44a060 │ │ │ │ + bl 44a0b0 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ ldr r3, [pc, #36] @ (25ff50 ) │ │ │ │ ldr r1, [pc, #40] @ (25ff54 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 447bc0 │ │ │ │ - bl 4490c0 │ │ │ │ + bl 447c10 │ │ │ │ + bl 449110 │ │ │ │ ldrb.w r0, [r4, #204] @ 0xcc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r6, r7, #28 │ │ │ │ + asrs r6, r1, #30 │ │ │ │ movs r3, r4 │ │ │ │ lsrs r5, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354100,33 +354091,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r1, #3 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r6!, {r1, r3} │ │ │ │ + stmia r6!, {r1, r3, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + asrs r4, r1, #16 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r0, #27 │ │ │ │ + asrs r0, r2, #28 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ ldr.w r1, [r5, #280] @ 0x118 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ lsrs r3, r2 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 260020 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -354139,26 +354130,26 @@ │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ - bl 2fbb7c │ │ │ │ + bl 2fbbcc │ │ │ │ ldr.w r1, [r5, #264] @ 0x108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ ldr.w r1, [r5, #272] @ 0x110 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2fc5e8 │ │ │ │ + b.w 2fc638 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r3 │ │ │ │ @@ -354171,74 +354162,74 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26012c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26012c │ │ │ │ cbz r0, 260096 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ - bl 2fa7a8 │ │ │ │ + bl 2fa7f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26013c │ │ │ │ ldr r3, [pc, #544] @ (2602b8 ) │ │ │ │ ldr.w r8, [r7, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 260240 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 25ffdc │ │ │ │ cbz r5, 2600d8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42dd9c │ │ │ │ + bl 42ddec │ │ │ │ ldr r1, [pc, #512] @ (2602bc ) │ │ │ │ add.w r2, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42e11c │ │ │ │ + bl 42e16c │ │ │ │ ldr r1, [pc, #500] @ (2602c0 ) │ │ │ │ ldr.w r2, [r4, #264] @ 0x108 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 42e080 │ │ │ │ + bl 42e0d0 │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26016c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26020c │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r2, [r4, #296] @ 0x128 │ │ │ │ - bl 2fb05c │ │ │ │ + bl 2fb0ac │ │ │ │ cbnz r0, 26011c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26026a │ │ │ │ bl 251dc8 │ │ │ │ ldrb.w r3, [r0, #1086] @ 0x43e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2601f4 │ │ │ │ cbz r5, 26011a │ │ │ │ mov r0, r5 │ │ │ │ - bl 42de00 │ │ │ │ + bl 42de50 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26011a │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ - bl 2fa7a8 │ │ │ │ + bl 2fa7f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 260096 │ │ │ │ ldr r3, [pc, #376] @ (2602b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26011a │ │ │ │ @@ -354252,75 +354243,75 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26011a │ │ │ │ ldr r0, [pc, #368] @ (2602cc ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26011a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 260296 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc4b4 │ │ │ │ + bl 2fc504 │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc4b4 │ │ │ │ + bl 2fc504 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2600fc │ │ │ │ subs.w r2, r0, sl │ │ │ │ mov r0, r5 │ │ │ │ sbc.w r3, r1, r9 │ │ │ │ ldr r1, [pc, #304] @ (2602d0 ) │ │ │ │ mov sl, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 42e080 │ │ │ │ + bl 42e0d0 │ │ │ │ ldr r1, [pc, #292] @ (2602d4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42de78 │ │ │ │ + bl 42dec8 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 42dd9c │ │ │ │ + bl 42ddec │ │ │ │ ldr r2, [pc, #280] @ (2602d8 ) │ │ │ │ ldr r1, [pc, #280] @ (2602dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 42e11c │ │ │ │ + bl 42e16c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42e080 │ │ │ │ + bl 42e0d0 │ │ │ │ ldr r2, [pc, #260] @ (2602e0 ) │ │ │ │ ldr r1, [pc, #264] @ (2602e4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 42e11c │ │ │ │ + bl 42e16c │ │ │ │ mov r0, r5 │ │ │ │ - bl 42de00 │ │ │ │ + bl 42de50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42dee0 │ │ │ │ + bl 42df30 │ │ │ │ b.n 2600fc │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 260114 │ │ │ │ b.n 26011a │ │ │ │ ldr r3, [pc, #216] @ (2602e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -354331,15 +354322,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ it mi │ │ │ │ ldrmi r2, [r1, #0] │ │ │ │ bpl.w 2600ea │ │ │ │ ldr r0, [pc, #192] @ (2602ec ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2600ea │ │ │ │ b.n 260172 │ │ │ │ ldr r3, [pc, #172] @ (2602f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -354350,15 +354341,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2600a6 │ │ │ │ ldr r0, [pc, #152] @ (2602f4 ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2600a6 │ │ │ │ ldr r3, [pc, #140] @ (2602f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 260106 │ │ │ │ ldr r3, [pc, #80] @ (2602c8 ) │ │ │ │ @@ -354367,15 +354358,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 260106 │ │ │ │ ldr r0, [pc, #120] @ (2602fc ) │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add.w r1, r4, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 260106 │ │ │ │ ldr r3, [pc, #80] @ (2602e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 260172 │ │ │ │ ldr r3, [pc, #36] @ (2602c8 ) │ │ │ │ @@ -354386,75 +354377,75 @@ │ │ │ │ ldr r2, [pc, #80] @ (260300 ) │ │ │ │ add r2, pc │ │ │ │ b.n 260228 │ │ │ │ stmia r6!, {r3, r4} │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #14 │ │ │ │ + adds r3, #94 @ 0x5e │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r6, #24 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #21 │ │ │ │ + asrs r0, r4, #22 │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r0, #26] │ │ │ │ + strh r4, [r2, #28] │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r0, 26033a │ │ │ │ + cbnz r0, 26034e │ │ │ │ movs r5, r4 │ │ │ │ - strd r0, r0, [r4, #-136] @ 0x88 │ │ │ │ - adds r2, #10 │ │ │ │ + @ instruction: 0xe9940022 │ │ │ │ + adds r2, #90 @ 0x5a │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r3, r1] │ │ │ │ + ldrb r0, [r5, r2] │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #19 │ │ │ │ + asrs r2, r6, #20 │ │ │ │ movs r3, r4 │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #17 │ │ │ │ + asrs r2, r1, #19 │ │ │ │ movs r3, r4 │ │ │ │ movs r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #18 │ │ │ │ + asrs r2, r5, #19 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r4, r7, #15 │ │ │ │ + asrs r4, r1, #17 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #92] @ (260370 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #92] @ (260374 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r5, r0 │ │ │ │ blx 17f72c │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 26035a │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fbb7c │ │ │ │ + bl 2fbbcc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -354468,19 +354459,19 @@ │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r5, r6} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + asrs r6, r4, #1 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r2, r5, #15 │ │ │ │ + asrs r2, r7, #16 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #136] @ (26041c ) │ │ │ │ mov r4, r1 │ │ │ │ @@ -354492,15 +354483,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2603ba │ │ │ │ cbnz r3, 2603d2 │ │ │ │ ldr.w r3, [r4, #276] @ 0x114 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [r4, #296] @ 0x128 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2fa038 │ │ │ │ + b.w 2fa088 │ │ │ │ cbnz r3, 260400 │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [r4, #276] @ 0x114 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -354516,15 +354507,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ it mi │ │ │ │ ldrmi r2, [r1, #0] │ │ │ │ bpl.n 2603a8 │ │ │ │ ldr r0, [pc, #64] @ (26042c ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2603bc │ │ │ │ b.n 2603a8 │ │ │ │ ldr r3, [pc, #32] @ (260424 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -354543,17 +354534,17 @@ │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #13 │ │ │ │ + asrs r0, r1, #15 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r2, #10 │ │ │ │ + asrs r6, r4, #11 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 251dc8 │ │ │ │ movs r3, #0 │ │ │ │ @@ -354591,19 +354582,19 @@ │ │ │ │ pop {r3, pc} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 44bb08 │ │ │ │ + bl 44bb58 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc64c │ │ │ │ + bl 2fc69c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -354615,25 +354606,25 @@ │ │ │ │ ldr r5, [pc, #164] @ (260588 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #164] @ (26058c ) │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #152] @ (260590 ) │ │ │ │ ldr r2, [pc, #156] @ (260594 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #224 @ 0xe0 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #148] @ (260598 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r6, [r0, #52] @ 0x34 │ │ │ │ bl 251dc8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 17f72c │ │ │ │ ldr r3, [pc, #128] @ (26059c ) │ │ │ │ str r6, [r4, #52] @ 0x34 │ │ │ │ @@ -354680,19 +354671,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ stmia r1!, {r1, r3, r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4} │ │ │ │ movs r5, r5 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r3, #114 @ 0x72 │ │ │ │ movs r0, r4 │ │ │ │ - subs r0, #184 @ 0xb8 │ │ │ │ + subs r1, #8 │ │ │ │ movs r0, r4 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -354701,25 +354692,25 @@ │ │ │ │ ldr.w r9, [pc, #364] @ 260724 │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #364] @ (260728 ) │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r1, [pc, #352] @ (26072c ) │ │ │ │ ldr r2, [pc, #352] @ (260730 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #224 @ 0xe0 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #348] @ (260734 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r7, [r0, #52] @ 0x34 │ │ │ │ ldrd r4, r6, [r8, #48] @ 0x30 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ blx 17e5b4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -354777,29 +354768,29 @@ │ │ │ │ and.w ip, r3, #1 │ │ │ │ mov r8, ip │ │ │ │ cmp ip, r5 │ │ │ │ beq.n 260664 │ │ │ │ ldr.w r3, [r9, lr] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr.w ip, [pc, #176] @ 26074c │ │ │ │ mov r1, r0 │ │ │ │ add ip, pc │ │ │ │ cbz r5, 2606aa │ │ │ │ ldr.w ip, [pc, #168] @ 260750 │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, sl │ │ │ │ movne r3, fp │ │ │ │ mov r2, ip │ │ │ │ adds r4, #1 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r0, #0 │ │ │ │ cmp r4, #22 │ │ │ │ bne.n 26066a │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldrd r5, r8, [sp, #16] │ │ │ │ blx 17e524 │ │ │ │ @@ -354818,76 +354809,76 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #76] @ (260754 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 2606d4 │ │ │ │ ldr r0, [pc, #68] @ (260758 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26070c │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - it │ │ │ │ - mov r5, r5 │ │ │ │ - adds r2, #76 @ 0x4c │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ + movs r5, r5 │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ movs r0, r4 │ │ │ │ - adds r7, #226 @ 0xe2 │ │ │ │ + subs r0, #50 @ 0x32 │ │ │ │ movs r0, r4 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #6 │ │ │ │ + asrs r6, r3, #7 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r1, #62] @ 0x3e │ │ │ │ movs r1, r4 │ │ │ │ - bvc.n 260650 │ │ │ │ + bvc.n 2606f0 │ │ │ │ movs r0, r4 │ │ │ │ asrs r4, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #56] @ 0x38 │ │ │ │ + ldrh r4, [r0, #60] @ 0x3c │ │ │ │ movs r1, r4 │ │ │ │ - bvc.n 2607c4 │ │ │ │ + bvc.n 260664 │ │ │ │ movs r0, r4 │ │ │ │ - asrs r6, r5, #2 │ │ │ │ + asrs r6, r7, #3 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r4, #1 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 2fc730 │ │ │ │ + bl 2fc780 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 260798 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 44b074 │ │ │ │ + bl 44b0c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -354895,44 +354886,44 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ - bl 33193c │ │ │ │ + bl 33198c │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r1, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r5, [r4, #184] @ 0xb8 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 37bdbc │ │ │ │ + bl 37be0c │ │ │ │ mov ip, r0 │ │ │ │ cbz r0, 2607f8 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 37bf00 │ │ │ │ + bl 37bf50 │ │ │ │ mvn.w ip, r0 │ │ │ │ mov.w ip, ip, lsr #31 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb.w ip, [r4, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 331934 │ │ │ │ + bl 331984 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ blx 17e524 │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 3b9098 │ │ │ │ + bl 3b90e8 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4480fc │ │ │ │ + b.w 44814c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #288] @ 0x120 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #220] @ (260920 ) │ │ │ │ @@ -354971,23 +354962,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ ldr.w r1, [r5, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 26088c │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2fb8fc │ │ │ │ + bl 2fb94c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -355001,15 +354992,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26085e │ │ │ │ ldr r0, [pc, #72] @ (260930 ) │ │ │ │ add.w r1, r5, #8 │ │ │ │ ldr.w r2, [r5, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26085e │ │ │ │ ldr r3, [pc, #56] @ (260934 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26087e │ │ │ │ ldr r3, [pc, #40] @ (26092c ) │ │ │ │ @@ -355018,29 +355009,29 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26087e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (260938 ) │ │ │ │ ldr.w r2, [r5, #280] @ 0x118 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26087e │ │ │ │ bkpt 0x004c │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r7, #24 │ │ │ │ movs r3, r4 │ │ │ │ movs r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #24 │ │ │ │ + lsrs r0, r4, #25 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #292] @ (260a70 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -355099,15 +355090,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 260992 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r1, [pc, #176] @ (260a84 ) │ │ │ │ ldr r0, [pc, #180] @ (260a88 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2609a0 │ │ │ │ b.n 260994 │ │ │ │ ldr r3, [pc, #148] @ (260a7c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -355118,15 +355109,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 26097a │ │ │ │ ldr r1, [pc, #144] @ (260a8c ) │ │ │ │ ldr r0, [pc, #148] @ (260a90 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26097a │ │ │ │ ldr r3, [pc, #116] @ (260a7c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26095c │ │ │ │ ldr r3, [pc, #108] @ (260a80 ) │ │ │ │ @@ -355134,15 +355125,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26095c │ │ │ │ ldr r1, [pc, #120] @ (260a94 ) │ │ │ │ ldr r0, [pc, #120] @ (260a98 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26095c │ │ │ │ ldr r3, [pc, #80] @ (260a7c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 260966 │ │ │ │ ldr r3, [pc, #76] @ (260a80 ) │ │ │ │ @@ -355150,15 +355141,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 260966 │ │ │ │ ldr r1, [pc, #92] @ (260a9c ) │ │ │ │ ldr r0, [pc, #96] @ (260aa0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 260966 │ │ │ │ ldr r3, [pc, #48] @ (260a7c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2609a6 │ │ │ │ ldr r3, [pc, #40] @ (260a80 ) │ │ │ │ @@ -355168,79 +355159,79 @@ │ │ │ │ bpl.n 2609a6 │ │ │ │ ldr r1, [pc, #68] @ (260aa4 ) │ │ │ │ ldr r0, [pc, #68] @ (260aa8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ pop {r1, r6, pc} │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #26 │ │ │ │ + lsrs r4, r4, #27 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6, {r1, r4, r5, r6} │ │ │ │ + ldmia r6, {r1, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r2, #25 │ │ │ │ + lsrs r0, r4, #26 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6, {r1, r3, r6} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r7, #23 │ │ │ │ + lsrs r2, r1, #25 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6!, {r3, r5} │ │ │ │ + ldmia r6, {r3, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r6, #23 │ │ │ │ + lsrs r0, r0, #25 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r5, #24 │ │ │ │ + lsrs r2, r7, #25 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r5, {r2, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00260aac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 44bb08 │ │ │ │ + bl 44bb58 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fc64c │ │ │ │ + b.w 2fc69c │ │ │ │ │ │ │ │ 00260ad0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 2fc730 │ │ │ │ + bl 2fc780 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 260afe │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44b074 │ │ │ │ + b.w 44b0c4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44afec │ │ │ │ + b.w 44b03c │ │ │ │ │ │ │ │ 00260b08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -355256,23 +355247,23 @@ │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #344] @ 260c8c │ │ │ │ ldr.w sl, [pc, #344] @ 260c90 │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add sl, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r2, [pc, #332] @ (260c94 ) │ │ │ │ ldr r1, [pc, #336] @ (260c98 ) │ │ │ │ add.w r3, r9, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #320] @ (260c9c ) │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #21 │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ blx 17dfa4 │ │ │ │ @@ -355286,27 +355277,27 @@ │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #5 │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ blx 17dfa4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, sl │ │ │ │ - bl 2f3a80 │ │ │ │ + bl 2f3ad0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 260c60 │ │ │ │ ldr.w fp, [pc, #276] @ 260ca8 │ │ │ │ add.w r9, r9, #244 @ 0xf4 │ │ │ │ movs r4, #1 │ │ │ │ strd r0, r0, [sp, #8] │ │ │ │ add fp, pc │ │ │ │ b.n 260c2e │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #260] @ (260cac ) │ │ │ │ - bl 2f379c │ │ │ │ + bl 2f37ec │ │ │ │ ldr r2, [pc, #256] @ (260cb0 ) │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #2 │ │ │ │ movs r1, #1 │ │ │ │ strd r4, r8, [sp] │ │ │ │ @@ -355356,15 +355347,15 @@ │ │ │ │ cbz r3, 260c5e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movw r3, #673 @ 0x2a1 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 260c26 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 260ba4 │ │ │ │ ldr r0, [pc, #116] @ (260cc4 ) │ │ │ │ @@ -355383,51 +355374,51 @@ │ │ │ │ blx 17dfa4 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e444 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 17f450 │ │ │ │ - lsrs r2, r0, #22 │ │ │ │ + lsrs r2, r2, #23 │ │ │ │ movs r3, r4 │ │ │ │ cbnz r6, 260ce0 │ │ │ │ movs r2, r6 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0010 │ │ │ │ + revsh r0, r4 │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r0, #30] │ │ │ │ + strh r0, [r2, #32] │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #216 @ 0xd8 │ │ │ │ + cmp r5, #40 @ 0x28 │ │ │ │ movs r0, r4 │ │ │ │ - adds r2, #108 @ 0x6c │ │ │ │ + adds r2, #188 @ 0xbc │ │ │ │ movs r0, r4 │ │ │ │ - lsrs r2, r1, #21 │ │ │ │ + lsrs r2, r3, #22 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r2, #21 │ │ │ │ + lsrs r6, r4, #22 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r2, r3, #21 │ │ │ │ + lsrs r2, r5, #22 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r4, r3, #31 │ │ │ │ + lsrs r4, r5, #32 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r0, #31 │ │ │ │ + asrs r6, r2, #32 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r0, #28 │ │ │ │ + lsls r2, r2, #29 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r0, r3, #20 │ │ │ │ + lsrs r0, r5, #21 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r4, r7, #27 │ │ │ │ + lsls r4, r1, #29 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r6, #19 │ │ │ │ + lsrs r6, r0, #21 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r6, r2, #29 │ │ │ │ + lsls r6, r4, #30 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r2, r4, #27 │ │ │ │ + lsls r2, r6, #28 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r5, #18 │ │ │ │ + lsrs r4, r7, #19 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00260ccc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -355454,15 +355445,15 @@ │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbz r3, 260d18 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #304] @ 0x130 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 430e24 │ │ │ │ + bl 430e74 │ │ │ │ adds r3, r5, #1 │ │ │ │ beq.n 260d50 │ │ │ │ ldr.w r3, [r4, #300] @ 0x12c │ │ │ │ str.w r5, [r4, #264] @ 0x108 │ │ │ │ cbz r3, 260d36 │ │ │ │ cbnz r5, 260d5c │ │ │ │ mov r0, r4 │ │ │ │ @@ -355486,19 +355477,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ asrs r4, r7, #4 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xb862 │ │ │ │ + @ instruction: 0xb8b2 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r4, r2, #24 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r2, r5, #14 │ │ │ │ + lsrs r2, r7, #15 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00260d84 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -355515,46 +355506,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 17fe94 │ │ │ │ cbz r4, 260e02 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #192] @ (260e80 ) │ │ │ │ ldr r2, [pc, #192] @ (260e84 ) │ │ │ │ ldr r1, [pc, #196] @ (260e88 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 260e02 │ │ │ │ mov r2, r0 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ ldr r2, [pc, #156] @ (260e8c ) │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add r0, sp, #12 │ │ │ │ add r2, pc │ │ │ │ - bl 430e24 │ │ │ │ + bl 430e74 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ mov r2, r5 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 430e24 │ │ │ │ + bl 430e74 │ │ │ │ ldr r3, [pc, #128] @ (260e90 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbz r4, 260e32 │ │ │ │ add.w r0, r4, #8 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r5, r4 │ │ │ │ @@ -355593,21 +355584,21 @@ │ │ │ │ bne.n 260e16 │ │ │ │ b.n 260e32 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb8fa │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb804 │ │ │ │ + @ instruction: 0xb854 │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #472 @ (adr r5, 261060 ) │ │ │ │ + add r5, pc, #792 @ (adr r5, 2611a0 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r5, pc, #576 @ (adr r5, 2610cc ) │ │ │ │ + add r5, pc, #896 @ (adr r5, 26120c ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r4, #30] │ │ │ │ + ldrh r2, [r6, #32] │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r4, #32 │ │ │ │ movs r3, r6 │ │ │ │ @ instruction: 0xb85e │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 00260e98 : │ │ │ │ @@ -355643,26 +355634,26 @@ │ │ │ │ str.w r3, [r0, #280] @ 0x118 │ │ │ │ str.w r6, [r0, #292] @ 0x124 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r9, #44] @ 0x2c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 260f88 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f378c │ │ │ │ + bl 2f37dc │ │ │ │ ldr r3, [pc, #368] @ (261078 ) │ │ │ │ ldr r2, [pc, #372] @ (26107c ) │ │ │ │ ldr r1, [pc, #372] @ (261080 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 260f88 │ │ │ │ ldr r3, [pc, #344] @ (261084 ) │ │ │ │ @@ -355680,33 +355671,33 @@ │ │ │ │ mov r0, sl │ │ │ │ blx 17e524 │ │ │ │ mov.w r0, #260 @ 0x104 │ │ │ │ blx 17e220 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ str.w r0, [r4, #300] @ 0x12c │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ adds r2, r5, #1 │ │ │ │ beq.n 260fda │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #300] @ 0x12c │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r2, #256] @ 0x100 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ - bl 430e24 │ │ │ │ + bl 430e74 │ │ │ │ mov r0, r8 │ │ │ │ bl 25ff58 │ │ │ │ mov r5, r0 │ │ │ │ b.n 260f9c │ │ │ │ add.w r8, r4, #8 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ - bl 430e24 │ │ │ │ + bl 430e74 │ │ │ │ adds r3, r5, #1 │ │ │ │ beq.n 260f7e │ │ │ │ ldr r3, [pc, #232] @ (261088 ) │ │ │ │ str.w r5, [r4, #264] @ 0x108 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 260fd2 │ │ │ │ @@ -355755,15 +355746,15 @@ │ │ │ │ add.w r3, fp, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #116] @ (261090 ) │ │ │ │ mov.w r2, #920 @ 0x398 │ │ │ │ add r0, pc │ │ │ │ strd r0, sl, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, sl │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 260fbe │ │ │ │ ldr r3, [pc, #84] @ (261094 ) │ │ │ │ @@ -355785,39 +355776,39 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb7e4 │ │ │ │ movs r2, r6 │ │ │ │ lsrs r6, r2, #29 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xb6be │ │ │ │ + @ instruction: 0xb70e │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #208 @ (adr r4, 261150 ) │ │ │ │ + add r4, pc, #528 @ (adr r4, 261290 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r4, pc, #304 @ (adr r4, 2611b4 ) │ │ │ │ + add r4, pc, #624 @ (adr r4, 2612f4 ) │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r1, #16] │ │ │ │ + strb r0, [r3, #17] │ │ │ │ movs r2, r4 │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #5 │ │ │ │ + lsrs r2, r6, #6 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r3, #13 │ │ │ │ + lsls r0, r5, #14 │ │ │ │ movs r3, r4 │ │ │ │ - push {r7, lr} │ │ │ │ + push {r4, r6, r7, lr} │ │ │ │ movs r5, r5 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r0, #14 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r5, #3 │ │ │ │ + lsrs r4, r7, #4 │ │ │ │ movs r3, r4 │ │ │ │ - push {r3, r5, r6, lr} │ │ │ │ + push {r3, r4, r5, r7, lr} │ │ │ │ movs r5, r5 │ │ │ │ - lsls r2, r3, #12 │ │ │ │ + lsls r2, r5, #13 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002610ac : │ │ │ │ ldr r3, [pc, #112] @ (261120 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 261112 │ │ │ │ @@ -355891,26 +355882,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (26117c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 261140 │ │ │ │ ldr r0, [pc, #24] @ (261180 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 261140 │ │ │ │ nop │ │ │ │ push {r2, r3, r4, r6, lr} │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #32 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00261184 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -355964,15 +355955,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (26123c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2611c6 │ │ │ │ ldr r0, [pc, #40] @ (261240 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2611c6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ push {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ push {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ @@ -355981,15 +355972,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r4, r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #30 │ │ │ │ + lsls r4, r6, #31 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00261244 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -356014,26 +356005,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (26129c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 261260 │ │ │ │ ldr r0, [pc, #24] @ (2612a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 261260 │ │ │ │ nop │ │ │ │ push {r2, r3, r4, r5} │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #29 │ │ │ │ + lsls r6, r3, #30 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002612a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -356063,15 +356054,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 25f950 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fbb7c │ │ │ │ + bl 2fbbcc │ │ │ │ ldr r2, [pc, #88] @ (261354 ) │ │ │ │ ldr r3, [pc, #80] @ (26134c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -356093,15 +356084,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (26135c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2612e2 │ │ │ │ ldr r0, [pc, #40] @ (261360 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2612e2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r4, 2613bc │ │ │ │ movs r2, r6 │ │ │ │ cbz r6, 2613be │ │ │ │ movs r2, r6 │ │ │ │ @@ -356111,15 +356102,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2613be │ │ │ │ movs r2, r6 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #26 │ │ │ │ + lsls r6, r1, #28 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00261364 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -356138,15 +356129,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2613f8 │ │ │ │ movs r2, #0 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ strd r2, r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2e67d4 │ │ │ │ + bl 2e6824 │ │ │ │ rev r1, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #164] @ (261450 ) │ │ │ │ rev r0, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -356205,15 +356196,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (261464 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2613c6 │ │ │ │ ldr r0, [pc, #52] @ (261468 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2613c6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r2, 26148e │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -356228,15 +356219,15 @@ │ │ │ │ movs r2, r6 │ │ │ │ uxth r0, r3 │ │ │ │ movs r2, r6 │ │ │ │ cmp r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #23 │ │ │ │ + lsls r4, r5, #24 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0026146c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -356320,15 +356311,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26149c │ │ │ │ ldr r0, [pc, #52] @ (261584 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26149c │ │ │ │ ldr r3, [pc, #40] @ (261588 ) │ │ │ │ movw r2, #1186 @ 0x4a2 │ │ │ │ ldr r1, [pc, #40] @ (26158c ) │ │ │ │ ldr r0, [pc, #40] @ (261590 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -356339,20 +356330,20 @@ │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #19 │ │ │ │ + lsls r0, r6, #20 │ │ │ │ movs r3, r4 │ │ │ │ - add sp, #392 @ 0x188 │ │ │ │ + sub sp, #200 @ 0xc8 │ │ │ │ movs r5, r5 │ │ │ │ - cdp2 0, 1, cr0, cr4, cr2, {1} │ │ │ │ - lsls r6, r6, #19 │ │ │ │ + cdp2 0, 6, cr0, cr4, cr2, {1} │ │ │ │ + lsls r6, r0, #21 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00261594 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -356377,26 +356368,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2615ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2615b0 │ │ │ │ ldr r0, [pc, #24] @ (2615f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2615b0 │ │ │ │ nop │ │ │ │ sub sp, #432 @ 0x1b0 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #18 │ │ │ │ + lsls r6, r5, #19 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002615f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -356421,26 +356412,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (26164c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 261610 │ │ │ │ ldr r0, [pc, #24] @ (261650 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 261610 │ │ │ │ nop │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #17 │ │ │ │ + lsls r6, r5, #18 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00261654 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -356465,26 +356456,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2616ac ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 261670 │ │ │ │ ldr r0, [pc, #24] @ (2616b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 261670 │ │ │ │ nop │ │ │ │ add sp, #176 @ 0xb0 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r5, #17 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002616b4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3808] @ 0xee0 │ │ │ │ @@ -356549,15 +356540,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2616f0 │ │ │ │ ldr r0, [pc, #40] @ (261780 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2616f0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #808 @ 0x328 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #760 @ 0x2f8 │ │ │ │ @@ -356566,15 +356557,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #480 @ 0x1e0 │ │ │ │ movs r2, r6 │ │ │ │ movs r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #13 │ │ │ │ + lsls r0, r1, #15 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00261784 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -356609,25 +356600,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2617f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2617ba │ │ │ │ ldr r0, [pc, #24] @ (2617f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2617ba │ │ │ │ add r6, sp, #1016 @ 0x3f8 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #12 │ │ │ │ + lsls r4, r3, #13 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002617fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -356657,30 +356648,30 @@ │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #48] @ (261874 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ mov.w r2, #1256 @ 0x4e8 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r2, r4, #24 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + lsls r0, r4, #12 │ │ │ │ movs r3, r4 │ │ │ │ - add r5, sp, #528 @ 0x210 │ │ │ │ + add r5, sp, #848 @ 0x350 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfb2e0022 │ │ │ │ + @ instruction: 0xfb7e0022 │ │ │ │ │ │ │ │ 00261878 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #76] @ (2618d4 ) │ │ │ │ @@ -356714,15 +356705,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r5, #22 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r6, r4, #10 │ │ │ │ + lsls r6, r6, #11 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002618dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -356736,90 +356727,90 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 261980 │ │ │ │ mov r0, r4 │ │ │ │ movw r1, #22093 @ 0x564d │ │ │ │ movt r1, #20805 @ 0x5145 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ ldrb.w r3, [r6, #1085] @ 0x43d │ │ │ │ cbnz r3, 261936 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ cbz r7, 26196c │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ - bl 42dd9c │ │ │ │ + bl 42ddec │ │ │ │ ldr r1, [pc, #92] @ (2619a8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 42dd9c │ │ │ │ + bl 42ddec │ │ │ │ ldr r2, [pc, #88] @ (2619ac ) │ │ │ │ ldr r1, [pc, #88] @ (2619b0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fb028 │ │ │ │ + bl 2fb078 │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 42de00 │ │ │ │ + b.w 42de50 │ │ │ │ ldr r2, [pc, #68] @ (2619b4 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [pc, #68] @ (2619b8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 2fb028 │ │ │ │ + b.w 2fb078 │ │ │ │ ldr r3, [pc, #56] @ (2619bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 261906 │ │ │ │ ldr r3, [pc, #52] @ (2619c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 261906 │ │ │ │ ldr r0, [pc, #44] @ (2619c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 261906 │ │ │ │ nop │ │ │ │ add r5, sp, #632 @ 0x278 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ movs r6, r4 │ │ │ │ lsls r6, r2, #19 │ │ │ │ movs r3, r6 │ │ │ │ push {r3} │ │ │ │ movs r1, r6 │ │ │ │ lsls r4, r7, #18 │ │ │ │ movs r3, r6 │ │ │ │ cbz r2, 261a36 │ │ │ │ movs r1, r6 │ │ │ │ asrs r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #6 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002619c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -356917,19 +356908,19 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #320] @ (261bf0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ movs r3, #0 │ │ │ │ negs r2, r2 │ │ │ │ - bl 42e080 │ │ │ │ + bl 42e0d0 │ │ │ │ ldr r1, [pc, #308] @ (261bf4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 42de78 │ │ │ │ + bl 42dec8 │ │ │ │ ldr r3, [pc, #300] @ (261bf8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 261bae │ │ │ │ ldr r3, [pc, #296] @ (261bfc ) │ │ │ │ add r3, pc │ │ │ │ @@ -356982,17 +356973,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 261b22 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r0, r9 │ │ │ │ bl 25374c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fb8fc │ │ │ │ + bl 2fb94c │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #156] @ (261c00 ) │ │ │ │ ldr r3, [pc, #132] @ (261be8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -357004,70 +356995,71 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ b.n 261b1e │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 261b58 │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #0 │ │ │ │ - bl 2e6590 │ │ │ │ + bl 2e65e0 │ │ │ │ mov r5, r0 │ │ │ │ b.n 261b58 │ │ │ │ ldr r3, [pc, #84] @ (261c04 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 261ad2 │ │ │ │ ldr r3, [pc, #76] @ (261c08 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 261ad2 │ │ │ │ ldr r0, [pc, #72] @ (261c0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 261ad2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fb8fc │ │ │ │ + bl 2fb94c │ │ │ │ b.n 261b58 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #96 @ 0x60 │ │ │ │ movs r2, r6 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #2 │ │ │ │ + lsls r4, r1, #4 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf36e0020 │ │ │ │ + @ instruction: 0xf3be0020 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r3, #13 │ │ │ │ movs r3, r6 │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ movs r2, r6 │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - vrev64.16 d0, d18 │ │ │ │ + movs r4, r0 │ │ │ │ + movs r3, r4 │ │ │ │ │ │ │ │ 00261c10 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #112] @ (261c90 ) │ │ │ │ @@ -357114,28 +357106,28 @@ │ │ │ │ ldr r3, [pc, #36] @ (261ca0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 261c2c │ │ │ │ ldr r0, [pc, #28] @ (261ca4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 261c2c │ │ │ │ nop │ │ │ │ add r2, sp, #448 @ 0x1c0 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #8 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 d0, d10, d18 │ │ │ │ + vhadd.u16 d16, d10, d18 │ │ │ │ │ │ │ │ 00261ca8 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r9, [pc, #420] @ 261e60 │ │ │ │ @@ -357176,15 +357168,15 @@ │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 261d6c │ │ │ │ ldr.w r0, [r4, #296] @ 0x128 │ │ │ │ blx r3 │ │ │ │ cbz r0, 261d6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f82d8 │ │ │ │ + bl 2f8328 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 261e1a │ │ │ │ ldr r3, [r6, #0] │ │ │ │ add.w fp, r4, #8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 261dc8 │ │ │ │ movs r2, #2 │ │ │ │ @@ -357216,29 +357208,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ cmp.w sl, #0 │ │ │ │ bge.n 261d64 │ │ │ │ ldr r0, [pc, #204] @ (261e6c ) │ │ │ │ mov r3, sl │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 2fb8fc │ │ │ │ + bl 2fb94c │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -357252,15 +357244,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 261d34 │ │ │ │ ldr r0, [pc, #148] @ (261e78 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 261d34 │ │ │ │ ldr r3, [pc, #136] @ (261e7c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 261d54 │ │ │ │ ldr r3, [pc, #116] @ (261e74 ) │ │ │ │ @@ -357269,15 +357261,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 261d54 │ │ │ │ ldr r0, [pc, #116] @ (261e80 ) │ │ │ │ mov r3, sl │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 261d54 │ │ │ │ mov.w sl, #0 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -357291,70 +357283,70 @@ │ │ │ │ ldr r3, [pc, #48] @ (261e74 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 261cd0 │ │ │ │ ldr r0, [pc, #56] @ (261e88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 261cd0 │ │ │ │ mov.w sl, #1 │ │ │ │ b.n 261d74 │ │ │ │ nop │ │ │ │ add r1, sp, #840 @ 0x348 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #5 │ │ │ │ movs r3, r6 │ │ │ │ - cdp2 0, 2, cr0, cr2, cr2, {1} │ │ │ │ + cdp2 0, 7, cr0, cr2, cr2, {1} │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r4, #34] @ 0x22 │ │ │ │ + vst4.8 {d16-d19}, [r4 :128], r2 │ │ │ │ movs r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [r6, r2, lsl #2] │ │ │ │ + vld4.8 {d16-d19}, [r6 :128], r2 │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r0, #-136]! @ 0xffffff78 │ │ │ │ + ldc2 0, cr0, [r0, #136]! @ 0x88 │ │ │ │ │ │ │ │ 00261e8c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr.w ip, [pc, #52] @ 261ed8 │ │ │ │ ldr r2, [pc, #52] @ (261edc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #52] @ (261ee0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #452 @ 0x1c4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #120 @ (adr r7, 261f54 ) │ │ │ │ + add r7, pc, #440 @ (adr r7, 262094 ) │ │ │ │ movs r5, r5 │ │ │ │ - adds r4, r6, r5 │ │ │ │ + adds r4, r0, r7 │ │ │ │ movs r0, r4 │ │ │ │ - subs r2, r1, #4 │ │ │ │ + subs r2, r3, #5 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 00261ee4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -357373,18 +357365,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 261f2a │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 261efc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2fb93c │ │ │ │ + b.w 2fb98c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ @@ -357457,15 +357449,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 261fb6 │ │ │ │ ldr r0, [pc, #124] @ (262064 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 261fb8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 261fc0 │ │ │ │ ldr r3, [pc, #100] @ (262068 ) │ │ │ │ mov.w r2, #1568 @ 0x620 │ │ │ │ @@ -357474,18 +357466,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #460 @ 0x1cc │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ b.n 261fb0 │ │ │ │ ldr r3, [pc, #68] @ (262074 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 261f88 │ │ │ │ ldr r3, [pc, #40] @ (262060 ) │ │ │ │ @@ -357493,34 +357485,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 261f88 │ │ │ │ ldr r0, [pc, #52] @ (262078 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 261f88 │ │ │ │ mrc2 0, 6, r0, cr12, cr2, {1} │ │ │ │ add r7, pc, #248 @ (adr r7, 262150 ) │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf73a0022 │ │ │ │ - add r5, pc, #760 @ (adr r5, 262364 ) │ │ │ │ + @ instruction: 0xf78a0022 │ │ │ │ + add r6, pc, #56 @ (adr r6, 2620a4 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf3700022 │ │ │ │ - itte hi │ │ │ │ - movhi r0, r5 │ │ │ │ - addhi r5, #228 @ 0xe4 │ │ │ │ - movls r0, r0 │ │ │ │ - @ instruction: 0xf6940022 │ │ │ │ + @ instruction: 0xf3c00022 │ │ │ │ + itet le │ │ │ │ + movle r0, r5 │ │ │ │ + addgt r5, #228 @ 0xe4 │ │ │ │ + movle r0, r0 │ │ │ │ + @ instruction: 0xf6e40022 │ │ │ │ │ │ │ │ 0026207c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -357594,24 +357586,24 @@ │ │ │ │ cbz r5, 262148 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 262148 │ │ │ │ ldr.w r0, [r4, #296] @ 0x128 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 26216c │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 26082c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2621f0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldr r3, [pc, #240] @ (262258 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 26218e │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 262130 │ │ │ │ @@ -357634,33 +357626,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26216c │ │ │ │ ldr.w r3, [r4, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ subs.w r0, fp, r0 │ │ │ │ sbc.w r1, sl, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r1, [pc, #140] @ (262264 ) │ │ │ │ ldr r0, [pc, #144] @ (262268 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26216c │ │ │ │ ldr r3, [pc, #132] @ (26226c ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26212c │ │ │ │ b.n 2620aa │ │ │ │ @@ -357688,37 +357680,37 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2620cc │ │ │ │ ldr r1, [pc, #60] @ (262274 ) │ │ │ │ ldr r0, [pc, #64] @ (262278 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2620cc │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fb8fc │ │ │ │ + bl 2fb94c │ │ │ │ b.n 2621fa │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r4, #200] @ 0xc8 │ │ │ │ add r5, pc, #984 @ (adr r5, 262630 ) │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa860022 │ │ │ │ - @ instruction: 0xfa240022 │ │ │ │ + @ instruction: 0xfad60022 │ │ │ │ + @ instruction: 0xfa740022 │ │ │ │ mcrr2 0, 3, r0, sl, cr2 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa100022 │ │ │ │ - @ instruction: 0xb60e │ │ │ │ + @ instruction: 0xfa600022 │ │ │ │ + @ instruction: 0xb65e │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026227c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -357752,25 +357744,25 @@ │ │ │ │ beq.n 26235c │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ cbz r3, 2622da │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2622c8 │ │ │ │ mov r0, r3 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 26005c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26239c │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldr r3, [pc, #312] @ (262434 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2622c8 │ │ │ │ ldr r3, [pc, #308] @ (262438 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -357782,34 +357774,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2622c8 │ │ │ │ ldr.w r3, [r4, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov fp, r1 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ subs r0, r2, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ sbc.w r1, fp, r1 │ │ │ │ ldr r0, [pc, #248] @ (262440 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r1, [pc, #244] @ (262444 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2622ce │ │ │ │ ldr.w r8, [sp, #8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2623b8 │ │ │ │ ldr r3, [pc, #204] @ (262434 ) │ │ │ │ @@ -357836,45 +357828,45 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 25374c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fb8fc │ │ │ │ + bl 2fb94c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 262372 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 262366 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42dee0 │ │ │ │ + bl 42df30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42de00 │ │ │ │ + bl 42de50 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42dccc │ │ │ │ + bl 42dd1c │ │ │ │ blx 17f72c │ │ │ │ movs r1, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42dccc │ │ │ │ + bl 42dd1c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fbb7c │ │ │ │ + bl 2fbbcc │ │ │ │ b.n 262366 │ │ │ │ ldr r3, [pc, #76] @ (26244c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 262370 │ │ │ │ ldr r3, [pc, #48] @ (26243c ) │ │ │ │ @@ -357882,15 +357874,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 262370 │ │ │ │ ldr r1, [pc, #60] @ (262450 ) │ │ │ │ ldr r0, [pc, #60] @ (262454 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 262370 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #0 @ (adr r4, 262428 ) │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #992 @ (adr r3, 262810 ) │ │ │ │ @@ -357898,22 +357890,22 @@ │ │ │ │ @ instruction: 0xfb760032 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [r2, #34] @ 0x22 │ │ │ │ - vst4.8 {d0-d3}, [ip :128], r2 │ │ │ │ + vst4.8 {d0-d3}, [r2 :128], r2 │ │ │ │ + ldr??.w r0, [ip, r2, lsl #2] │ │ │ │ add r3, pc, #120 @ (adr r3, 2624c4 ) │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r6, r2, lsl #2] │ │ │ │ - push {r4, r5} │ │ │ │ + strh.w r0, [r6, #34] @ 0x22 │ │ │ │ + push {r7} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00262458 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -357925,15 +357917,15 @@ │ │ │ │ cbnz r4, 26247e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26227c │ │ │ │ cbnz r0, 26248c │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2fb93c │ │ │ │ + b.w 2fb98c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ @@ -358035,15 +358027,15 @@ │ │ │ │ movs r0, #4 │ │ │ │ ldr r3, [pc, #156] @ (262620 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2e6590 │ │ │ │ + bl 2e65e0 │ │ │ │ cbnz r0, 2625e4 │ │ │ │ ldr r3, [pc, #140] @ (262624 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2625f4 │ │ │ │ ldr r3, [pc, #136] @ (262628 ) │ │ │ │ add r3, pc │ │ │ │ @@ -358072,15 +358064,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr r3, [pc, #56] @ (262624 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26259e │ │ │ │ ldr r3, [pc, #56] @ (262630 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -358090,15 +358082,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (262634 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26259e │ │ │ │ ldr r0, [pc, #44] @ (262638 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26259e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #104 @ (adr r1, 262684 ) │ │ │ │ movs r2, r6 │ │ │ │ add r1, pc, #64 @ (adr r1, 262660 ) │ │ │ │ movs r2, r6 │ │ │ │ @@ -358109,31 +358101,31 @@ │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add r0, pc, #848 @ (adr r0, 262980 ) │ │ │ │ movs r2, r6 │ │ │ │ movs r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf67a0022 │ │ │ │ + movt r0, #43042 @ 0xa822 │ │ │ │ │ │ │ │ 0026263c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 26207c │ │ │ │ cbnz r0, 26265a │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fbf98 │ │ │ │ + b.w 2fbfe8 │ │ │ │ nop │ │ │ │ │ │ │ │ 00262668 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -358165,17 +358157,17 @@ │ │ │ │ bl 26005c │ │ │ │ cbnz r0, 26270e │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2626a6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fbf98 │ │ │ │ + bl 2fbfe8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #100] @ (262734 ) │ │ │ │ ldr r2, [pc, #88] @ (26272c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ @@ -358189,25 +358181,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ movw r1, #22093 @ 0x564d │ │ │ │ movt r1, #20805 @ 0x5145 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ b.n 26269a │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 25374c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2626ce │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #88 @ (adr r0, 262784 ) │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ @@ -358239,33 +358231,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2627a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 44abb8 │ │ │ │ + b.w 44ac08 │ │ │ │ ldr r3, [pc, #32] @ (2627a4 ) │ │ │ │ movw r2, #2935 @ 0xb77 │ │ │ │ ldr r1, [pc, #32] @ (2627a8 ) │ │ │ │ ldr r0, [pc, #32] @ (2627ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #496 @ 0x1f0 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ ldr r7, [sp, #248] @ 0xf8 │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2626aa │ │ │ │ - vcvt.f32.u32 d25, d30, #1 │ │ │ │ + @ instruction: 0xffff9e8e │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xebf00022 │ │ │ │ - add.w r0, sl, #10616832 @ 0xa20000 │ │ │ │ + mcrr 0, 2, r0, r0, cr2 │ │ │ │ + adcs.w r0, sl, #10616832 @ 0xa20000 │ │ │ │ │ │ │ │ 002627b0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #112] @ (262830 ) │ │ │ │ @@ -358290,15 +358282,15 @@ │ │ │ │ bne.n 2627d4 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ bl 222040 │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ str.w r4, [r5, #340] @ 0x154 │ │ │ │ cbz r0, 262804 │ │ │ │ - bl 44aa38 │ │ │ │ + bl 44aa88 │ │ │ │ ldr r0, [pc, #52] @ (26283c ) │ │ │ │ movs r1, #153 @ 0x99 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 221fd4 │ │ │ │ ldr r3, [pc, #44] @ (262840 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -358308,27 +358300,27 @@ │ │ │ │ ldr r3, [pc, #36] @ (262844 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2627cc │ │ │ │ ldr r0, [pc, #32] @ (262848 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2627cc │ │ │ │ ldr r6, [sp, #832] @ 0x340 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6620032 │ │ │ │ - sbcs.w r0, r0, r2, asr #32 │ │ │ │ + rsb r0, r0, r2, asr #32 │ │ │ │ adds r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r0, #10616832 @ 0xa20000 │ │ │ │ + @ instruction: 0xf4e00022 │ │ │ │ │ │ │ │ 0026284c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3760] @ 0xeb0 │ │ │ │ sub sp, #300 @ 0x12c │ │ │ │ @@ -358345,28 +358337,28 @@ │ │ │ │ mov r4, r1 │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #292] @ 0x124 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fc2f4 │ │ │ │ + bl 2fc344 │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb828 │ │ │ │ + bl 2fb878 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2629d8 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 262b30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb8fc │ │ │ │ + bl 2fb94c │ │ │ │ bl 24b110 │ │ │ │ bl 25f15c │ │ │ │ cmp r0, #4 │ │ │ │ bne.w 262b30 │ │ │ │ bl 25a9e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 262b30 │ │ │ │ @@ -358375,60 +358367,60 @@ │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 262c10 │ │ │ │ bl 25a9e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 263afa │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2fca60 │ │ │ │ + bl 2fcab0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 263b2a │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 263b12 │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ ldr.w r3, [pc, #2976] @ 2634b4 │ │ │ │ ldr.w r7, [sl, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movw r2, #2982 @ 0xba6 │ │ │ │ mov r1, fp │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ movw r2, #2985 @ 0xba9 │ │ │ │ str.w r3, [r4, #132] @ 0x84 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cbz r0, 26297e │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movw r2, #2995 @ 0xbb3 │ │ │ │ mov r1, fp │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 2fca60 │ │ │ │ + bl 2fcab0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2999 @ 0xbb7 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr.w r1, [r4, #320] @ 0x140 │ │ │ │ movs r2, #6 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ movs r5, #0 │ │ │ │ bl 252b64 │ │ │ │ mov r0, r4 │ │ │ │ bl 25ebf0 │ │ │ │ @@ -358438,17 +358430,17 @@ │ │ │ │ add.w r0, r0, r5, lsl #4 │ │ │ │ adds r5, #1 │ │ │ │ bl 25ebdc │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r5, r3 │ │ │ │ bcc.n 26299a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ add.w r0, r4, #352 @ 0x160 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ bl 25f300 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2629b6 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 262be4 │ │ │ │ @@ -358466,18 +358458,18 @@ │ │ │ │ tbb [pc, r7] │ │ │ │ subs r5, #157 @ 0x9d │ │ │ │ lsls r5, r0, #20 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ str r4, [sp, #592] @ 0x250 │ │ │ │ lsls r6, r6, #2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 262c3c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2631e0 │ │ │ │ @@ -358504,38 +358496,38 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.n 262b0e │ │ │ │ ldr.w r0, [pc, #2652] @ 2634bc │ │ │ │ add.w r2, r8, #8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 2628ac │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [sp, #12] │ │ │ │ blx 17fe94 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fc75c │ │ │ │ + bl 2fc7ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26367a │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 262c5a │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26320c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -358571,15 +358563,15 @@ │ │ │ │ bl 25fca4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26288a │ │ │ │ b.n 262b2a │ │ │ │ ldr.w r0, [pc, #2468] @ 2634c4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 2628ac │ │ │ │ mov r8, r5 │ │ │ │ ldr.w r1, [pc, #2452] @ 2634c8 │ │ │ │ ldr.w r2, [pc, #2416] @ 2634a8 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -358595,21 +358587,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 251df0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fc674 │ │ │ │ + bl 2fc6c4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fc674 │ │ │ │ + bl 2fc6c4 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 262ca6 │ │ │ │ subs r3, r5, #1 │ │ │ │ uxth r5, r5 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r3, #10 │ │ │ │ bhi.w 2636e4 │ │ │ │ @@ -358654,47 +358646,47 @@ │ │ │ │ ldr.w r3, [pc, #2272] @ 2634d8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2629d2 │ │ │ │ ldr.w r0, [pc, #2260] @ 2634dc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2629d2 │ │ │ │ ldr.w r3, [pc, #2252] @ 2634e0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2628dc │ │ │ │ ldr.w r3, [pc, #2228] @ 2634d8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2628dc │ │ │ │ ldr.w r0, [pc, #2224] @ 2634e4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2628dc │ │ │ │ ldr.w r1, [pc, #2216] @ 2634e8 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #2216] @ 2634ec │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #560 @ 0x230 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 26288a │ │ │ │ b.n 2628ac │ │ │ │ ldr.w r1, [pc, #2196] @ 2634f0 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #2192] @ 2634f4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 26288a │ │ │ │ b.n 2628ac │ │ │ │ ldr.w r3, [pc, #2172] @ 2634f8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358703,41 +358695,41 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2629ec │ │ │ │ ldr.w r0, [pc, #2144] @ 2634fc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2629ec │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ lsrs r3, r0, #31 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 262f1a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26288a │ │ │ │ b.n 2628a6 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 260384 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 262a5e │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 262b0e │ │ │ │ ldr.w r3, [pc, #2060] @ 263500 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358747,44 +358739,44 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 262b0e │ │ │ │ ldr.w r3, [r8, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r7, [pc, #2004] @ 263504 │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ subs r5, r5, r0 │ │ │ │ add r7, pc │ │ │ │ sbc.w r6, r6, r1 │ │ │ │ ldr.w r1, [pc, #1988] @ 263508 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r2, r8, #8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 262b0e │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 260384 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 262de2 │ │ │ │ movs r0, #0 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 262b0e │ │ │ │ ldr.w r3, [pc, #1920] @ 263500 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358794,39 +358786,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 262b0e │ │ │ │ ldr.w r3, [r8, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r7, [pc, #1876] @ 26350c │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ subs r5, r5, r0 │ │ │ │ add r7, pc │ │ │ │ sbc.w r6, r6, r1 │ │ │ │ ldr.w r1, [pc, #1860] @ 263510 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r2, r8, #8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 262b0e │ │ │ │ ldr.w r0, [pc, #1840] @ 263514 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 2628ac │ │ │ │ ldr.w r3, [pc, #1828] @ 263518 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 262ba6 │ │ │ │ ldr.w r3, [pc, #1748] @ 2634d8 │ │ │ │ @@ -358834,23 +358826,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 262ba6 │ │ │ │ ldr.w r0, [pc, #1800] @ 26351c │ │ │ │ ldrh.w r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 262ba6 │ │ │ │ ldr.w r3, [r7, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26335c │ │ │ │ ldr.w r0, [pc, #1772] @ 263520 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26288a │ │ │ │ ldr.w r3, [pc, #1760] @ 263524 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358859,65 +358851,65 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26288a │ │ │ │ ldr.w r0, [pc, #1732] @ 263528 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26288a │ │ │ │ ldr.w r1, [r7, #320] @ 0x140 │ │ │ │ cmp r1, #8 │ │ │ │ beq.w 2632e4 │ │ │ │ ldr.w r1, [pc, #1712] @ 26352c │ │ │ │ ldr.w r0, [pc, #1712] @ 263530 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #604 @ 0x25c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 262e3a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 263702 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fceb8 │ │ │ │ + bl 2fcf08 │ │ │ │ ldr.w r3, [pc, #1672] @ 263534 │ │ │ │ ldr.w r2, [pc, #1672] @ 263538 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r1, [pc, #1672] @ 26353c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr.w r1, [pc, #1652] @ 263540 │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r1, [r8, #60] @ 0x3c │ │ │ │ ldr r0, [r7, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 2fc0f4 │ │ │ │ + bl 2fc144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r0 │ │ │ │ beq.w 2633c2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr.w r0, [pc, #1616] @ 263544 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r5, #0 │ │ │ │ blt.w 263732 │ │ │ │ mvn.w r5, #10 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2628ac │ │ │ │ lsrs r3, r5, #31 │ │ │ │ @@ -358934,15 +358926,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 262cc0 │ │ │ │ ldr.w r0, [pc, #1548] @ 263548 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26288a │ │ │ │ b.n 2628a6 │ │ │ │ bl 2521dc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -358974,15 +358966,15 @@ │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 26362e │ │ │ │ cmp.w r8, #16 │ │ │ │ beq.w 2635c4 │ │ │ │ ldr.w r0, [pc, #1436] @ 263550 │ │ │ │ ldrh.w r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r3, #1 │ │ │ │ mvn.w r5, #21 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.n 262f1a │ │ │ │ bl 25f15c │ │ │ │ @@ -358991,15 +358983,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2636b8 │ │ │ │ cmp r5, #3 │ │ │ │ beq.w 2633a2 │ │ │ │ ldr.w r0, [pc, #1392] @ 263554 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2628ac │ │ │ │ b.n 262f10 │ │ │ │ movs r0, #3 │ │ │ │ add r5, sp, #32 │ │ │ │ @@ -359098,20 +359090,20 @@ │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r5, r3 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 17fe94 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc75c │ │ │ │ + bl 2fc7ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 263914 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 263648 │ │ │ │ ldrh.w r2, [sp, #16] │ │ │ │ adds r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -359136,15 +359128,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bmi.w 2639ba │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.n 262f1a │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26368a │ │ │ │ ldr.w r3, [r7, #132] @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -359167,15 +359159,15 @@ │ │ │ │ beq.n 26323c │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 26324a │ │ │ │ ldr r0, [pc, #932] @ (26356c ) │ │ │ │ mov r1, r5 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.n 262f1a │ │ │ │ ldr r2, [pc, #908] @ (263570 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -359187,15 +359179,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 262a20 │ │ │ │ ldr r0, [pc, #884] @ (263574 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 262a20 │ │ │ │ ldr r3, [pc, #872] @ (263578 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 262abc │ │ │ │ @@ -359207,35 +359199,35 @@ │ │ │ │ ldr r0, [pc, #848] @ (26357c ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 262abc │ │ │ │ mov r0, r7 │ │ │ │ bl 25dc44 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2635b0 │ │ │ │ cmp.w r8, #19 │ │ │ │ bls.w 263a48 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 2fc2f4 │ │ │ │ + bl 2fc344 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 263a2e │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 2fc75c │ │ │ │ + bl 2fc7ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 263ac8 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 2fc2f4 │ │ │ │ + bl 2fc344 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 263aac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 17f72c │ │ │ │ sub.w r3, r8, #3 │ │ │ │ subs r3, r3, r0 │ │ │ │ @@ -359245,25 +359237,25 @@ │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 263a66 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 263442 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ sub.w r8, r8, #16 │ │ │ │ - bl 2fc730 │ │ │ │ + bl 2fc780 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ - bl 2fc730 │ │ │ │ + bl 2fc780 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ uxth.w r8, r8 │ │ │ │ - bl 2e7d8c │ │ │ │ + bl 2e7ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26329a │ │ │ │ ldr r2, [r6, #0] │ │ │ │ lsrs r3, r0, #31 │ │ │ │ cmp r0, #1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ @@ -359294,28 +359286,28 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [r7, #644] @ 0x284 │ │ │ │ add r1, pc │ │ │ │ blx 17df3c │ │ │ │ add.w r0, r7, #652 @ 0x28c │ │ │ │ bl 25fe38 │ │ │ │ add.w r0, r7, #448 @ 0x1c0 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ bl 25a9bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 262e3a │ │ │ │ add.w r0, r7, #176 @ 0xb0 │ │ │ │ - bl 4362d8 │ │ │ │ + bl 436328 │ │ │ │ ldr.w r3, [r7, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 263ae2 │ │ │ │ add.w r0, r7, #544 @ 0x220 │ │ │ │ - bl 436110 │ │ │ │ + bl 436160 │ │ │ │ b.n 262e3a │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb69c │ │ │ │ + bl 2fb6ec │ │ │ │ str.w r0, [r7, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26389c │ │ │ │ bl 25aa70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 262e3a │ │ │ │ ldr.w r3, [r7, #736] @ 0x2e0 │ │ │ │ @@ -359328,15 +359320,15 @@ │ │ │ │ beq.w 262e3a │ │ │ │ negs r0, r0 │ │ │ │ blx 17e884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #496] @ (263588 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 262f5e │ │ │ │ movs r0, #4 │ │ │ │ bl 25f170 │ │ │ │ ldr r0, [pc, #480] @ (26358c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ bl 251d68 │ │ │ │ @@ -359358,43 +359350,43 @@ │ │ │ │ ldr r1, [pc, #440] @ (263598 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2fb750 │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2fb7a0 │ │ │ │ str r0, [sp, #12] │ │ │ │ b.n 26341a │ │ │ │ - bl 44a0a0 │ │ │ │ + bl 44a0f0 │ │ │ │ cbz r0, 263422 │ │ │ │ ldr.w r3, [r7, #172] @ 0xac │ │ │ │ cbnz r3, 263422 │ │ │ │ - bl 44810c │ │ │ │ + bl 44815c │ │ │ │ mov r5, r0 │ │ │ │ - bl 44a060 │ │ │ │ + bl 44a0b0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 447eb8 │ │ │ │ - bl 4490c0 │ │ │ │ + bl 447f08 │ │ │ │ + bl 449110 │ │ │ │ bl 25a9bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2633f8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ bl 26284c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 263a06 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ b.n 262f5e │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26288a │ │ │ │ ldr r3, [pc, #336] @ (26359c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -359422,115 +359414,115 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2628a6 │ │ │ │ movs r3, #1 │ │ │ │ b.n 262f3a │ │ │ │ nop │ │ │ │ - rev16 r4, r5 │ │ │ │ + hlt 0x003c │ │ │ │ movs r2, r4 │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ movs r2, r6 │ │ │ │ - add.w r0, r6, r2, asr #32 │ │ │ │ + adcs.w r0, r6, r2, asr #32 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ and.w r0, ip, #11665408 @ 0xb20000 │ │ │ │ - @ instruction: 0xf4e40022 │ │ │ │ + @ instruction: 0xf5340022 │ │ │ │ asrs r4, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb000022 │ │ │ │ + @ instruction: 0xfb500022 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ movs r2, r6 │ │ │ │ add r1, pc, #816 @ (adr r1, 263800 ) │ │ │ │ movs r1, r6 │ │ │ │ add r1, pc, #744 @ (adr r1, 2637bc ) │ │ │ │ movs r1, r6 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa840022 │ │ │ │ + @ instruction: 0xfad40022 │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa100022 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + @ instruction: 0xfa600022 │ │ │ │ + ldr r1, [sp, #840] @ 0x348 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf2980022 │ │ │ │ - ldr r1, [sp, #400] @ 0x190 │ │ │ │ + @ instruction: 0xf2e80022 │ │ │ │ + ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf0ae0022 │ │ │ │ + @ instruction: 0xf0fe0022 │ │ │ │ adds r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, r2, #34 @ 0x22 │ │ │ │ + eor.w r0, r2, #34 @ 0x22 │ │ │ │ subs r0, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r2, #34 @ 0x22 │ │ │ │ - vhadd.s16 d0, d6, d18 │ │ │ │ - @ instruction: 0xf0d80022 │ │ │ │ - cdp 0, 8, cr0, cr8, cr2, {1} │ │ │ │ - orns r0, r6, #34 @ 0x22 │ │ │ │ + subs.w r0, r2, #34 @ 0x22 │ │ │ │ + vhadd.s32 d16, d6, d18 │ │ │ │ + @ instruction: 0xf1280022 │ │ │ │ + cdp 0, 13, cr0, cr8, cr2, {1} │ │ │ │ + @ instruction: 0xf0c60022 │ │ │ │ adds r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, lr, #34 @ 0x22 │ │ │ │ - rsb r0, r0, #34 @ 0x22 │ │ │ │ + rsb r0, lr, #34 @ 0x22 │ │ │ │ + @ instruction: 0xf2100022 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7940022 │ │ │ │ - str r7, [sp, #280] @ 0x118 │ │ │ │ + @ instruction: 0xf7e40022 │ │ │ │ + str r7, [sp, #600] @ 0x258 │ │ │ │ movs r5, r5 │ │ │ │ - subw r0, r0, #2082 @ 0x822 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + @ instruction: 0xf6f00022 │ │ │ │ + str r7, [sp, #392] @ 0x188 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [pc, #944] @ (2638ec ) │ │ │ │ + str r4, [r7, r0] │ │ │ │ movs r0, r4 │ │ │ │ - ldr r7, [pc, #1016] @ (263938 ) │ │ │ │ + str r6, [r1, r1] │ │ │ │ movs r0, r4 │ │ │ │ - @ instruction: 0xf2200022 │ │ │ │ - addw r0, ip, #34 @ 0x22 │ │ │ │ - @ instruction: 0xf6ba0022 │ │ │ │ + @ instruction: 0xf2700022 │ │ │ │ + @ instruction: 0xf25c0022 │ │ │ │ + @ instruction: 0xf70a0022 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2840022 │ │ │ │ - @ instruction: 0xf3900022 │ │ │ │ - @ instruction: 0xf2e00022 │ │ │ │ + @ instruction: 0xf2d40022 │ │ │ │ + @ instruction: 0xf3e00022 │ │ │ │ + @ instruction: 0xf3300022 │ │ │ │ lsrs r1, r4, #15 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [ip, #200] @ 0xc8 │ │ │ │ cmp r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r2, #34 @ 0x22 │ │ │ │ + @ instruction: 0xf2520022 │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r6, #-136] @ 0xffffff78 │ │ │ │ + ldcl 0, cr0, [r6, #-136] @ 0xffffff78 │ │ │ │ cmp r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r6, r2, asr #32 │ │ │ │ - lsrs r0, r4, #13 │ │ │ │ + sbc.w r0, r6, r2, asr #32 │ │ │ │ + lsrs r0, r6, #14 │ │ │ │ movs r0, r4 │ │ │ │ ldmia r2, {r0, r2, r5} │ │ │ │ - vmull.u q15, d31, d26 │ │ │ │ + @ instruction: 0xffffecfa │ │ │ │ movs r2, r4 │ │ │ │ bpl.n 2634aa │ │ │ │ - @ instruction: 0xffff91ea │ │ │ │ + vrshr.u32 d25, d26, #1 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r2, [pc, #768] @ (263898 ) │ │ │ │ + ldr r3, [pc, #64] @ (2635d8 ) │ │ │ │ movs r0, r4 │ │ │ │ - ldr r2, [pc, #856] @ (2638f4 ) │ │ │ │ + ldr r3, [pc, #152] @ (263634 ) │ │ │ │ movs r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ - bl 2e9a5c │ │ │ │ + bl 2e9aac │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 262e3a │ │ │ │ bl 2521ac │ │ │ │ ldr r2, [r6, #0] │ │ │ │ lsrs r3, r5, #31 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -359544,53 +359536,53 @@ │ │ │ │ beq.w 2639ae │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 25d838 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2639a0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 2fc730 │ │ │ │ + bl 2fc780 │ │ │ │ mov r8, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 2e67d4 │ │ │ │ + bl 2e6824 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r8, r0 │ │ │ │ bne.w 263990 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ rsb r8, r3, #0 │ │ │ │ - bl 2fc730 │ │ │ │ + bl 2fc780 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ it eq │ │ │ │ cmpeq r0, r8 │ │ │ │ bne.w 263982 │ │ │ │ mov r1, r5 │ │ │ │ movs r0, #1 │ │ │ │ bl 25d5a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 263936 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2e9f04 │ │ │ │ + bl 2e9f54 │ │ │ │ subs r3, r0, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ negs r5, r3 │ │ │ │ uxtb r3, r3 │ │ │ │ b.n 262fc4 │ │ │ │ bl 25a9e0 │ │ │ │ mov r5, r8 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 262fc4 │ │ │ │ ldr.w r0, [pc, #1284] @ 263b44 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 262fbe │ │ │ │ ldr r0, [sp, #12] │ │ │ │ b.w 262ca8 │ │ │ │ ldr.w r3, [pc, #1272] @ 263b48 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -359598,55 +359590,55 @@ │ │ │ │ ldr.w r3, [pc, #1260] @ 263b4c │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2631be │ │ │ │ ldr.w r0, [pc, #1248] @ 263b50 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2631be │ │ │ │ ldr.w r0, [pc, #1240] @ 263b54 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.w 262b2a │ │ │ │ ldr.w r3, [pc, #1228] @ 263b58 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26318c │ │ │ │ ldr.w r3, [pc, #1200] @ 263b4c │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26318c │ │ │ │ ldr.w r0, [pc, #1200] @ 263b5c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26318c │ │ │ │ ldr.w r3, [pc, #1188] @ 263b60 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 262fdc │ │ │ │ ldr.w r3, [pc, #1152] @ 263b4c │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 262fdc │ │ │ │ ldr.w r0, [pc, #1160] @ 263b64 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 262fdc │ │ │ │ ldr.w r0, [pc, #1152] @ 263b68 │ │ │ │ mov r1, r5 │ │ │ │ ldrh.w r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 262b2a │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 262f10 │ │ │ │ ldr.w r3, [pc, #1128] @ 263b6c │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -359657,15 +359649,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 262ea0 │ │ │ │ ldr.w r0, [pc, #1100] @ 263b70 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.w 262ea0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2628ac │ │ │ │ b.w 262f10 │ │ │ │ ldr.w r3, [pc, #1076] @ 263b74 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -359674,15 +359666,15 @@ │ │ │ │ ldr r3, [pc, #1020] @ (263b4c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 262f98 │ │ │ │ ldr.w r0, [pc, #1052] @ 263b78 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 262f98 │ │ │ │ ldr.w r3, [pc, #1044] @ 263b7c │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 263048 │ │ │ │ ldr r3, [pc, #980] @ (263b4c ) │ │ │ │ @@ -359690,15 +359682,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 263048 │ │ │ │ ldr r1, [pc, #1016] @ (263b80 ) │ │ │ │ ldr r0, [pc, #1020] @ (263b84 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 263048 │ │ │ │ ldr r3, [pc, #1000] @ (263b7c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26302c │ │ │ │ ldr r3, [pc, #936] @ (263b4c ) │ │ │ │ @@ -359706,15 +359698,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26302c │ │ │ │ ldr r1, [pc, #984] @ (263b88 ) │ │ │ │ ldr r0, [pc, #984] @ (263b8c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26302c │ │ │ │ bl 25a9e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 263024 │ │ │ │ mov r0, r7 │ │ │ │ bl 25dc44 │ │ │ │ b.n 263024 │ │ │ │ @@ -359728,22 +359720,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 263012 │ │ │ │ ldr r1, [pc, #932] @ (263b90 ) │ │ │ │ ldr r0, [pc, #932] @ (263b94 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 263012 │ │ │ │ ldr r0, [pc, #924] @ (263b98 ) │ │ │ │ mov r1, r8 │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ mov r5, r8 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.w 262f1a │ │ │ │ ldr r3, [pc, #900] @ (263b9c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -359753,178 +359745,178 @@ │ │ │ │ ldr r3, [pc, #804] @ (263b4c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2632fc │ │ │ │ ldr r0, [pc, #876] @ (263ba0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2632fc │ │ │ │ ldr r3, [pc, #868] @ (263ba4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2633d6 │ │ │ │ ldr r3, [pc, #768] @ (263b4c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2633d6 │ │ │ │ ldr r0, [pc, #844] @ (263ba8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2633d6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ bl 25ec94 │ │ │ │ mov r5, r8 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 26380c │ │ │ │ ldr r0, [pc, #820] @ (263bac ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.w 262fc4 │ │ │ │ ldr r1, [pc, #804] @ (263bb0 ) │ │ │ │ mov r5, r8 │ │ │ │ ldr r0, [pc, #804] @ (263bb4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov r3, r8 │ │ │ │ b.n 26380c │ │ │ │ ldr r0, [pc, #792] @ (263bb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.w 262fee │ │ │ │ movs r5, #1 │ │ │ │ b.w 262f10 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #776] @ (263bbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.w 262fee │ │ │ │ ldr r0, [pc, #768] @ (263bc0 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.w 262b2a │ │ │ │ ldr r1, [pc, #756] @ (263bc4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #756] @ (263bc8 ) │ │ │ │ mvn.w r5, #21 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #668 @ 0x29c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.w 262f1a │ │ │ │ ldr r1, [pc, #728] @ (263bcc ) │ │ │ │ mvn.w r5, #21 │ │ │ │ ldr r0, [pc, #724] @ (263bd0 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #668 @ 0x29c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.w 262f1a │ │ │ │ ldr r1, [pc, #700] @ (263bd4 ) │ │ │ │ mvn.w r5, #21 │ │ │ │ ldr r0, [pc, #700] @ (263bd8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #668 @ 0x29c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.w 262f1a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 26387e │ │ │ │ ldr r0, [pc, #668] @ (263bdc ) │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.w 262b2a │ │ │ │ ldr r0, [pc, #656] @ (263be0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.w 262b2a │ │ │ │ ldr r0, [pc, #644] @ (263be4 ) │ │ │ │ mvn.w r5, #33 @ 0x21 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2628ac │ │ │ │ b.w 262f10 │ │ │ │ ldr r0, [pc, #624] @ (263be8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.w 262b2a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #612] @ (263bec ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26387e │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #600] @ (263bf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26387e │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 25f170 │ │ │ │ b.n 26387e │ │ │ │ ldr r0, [pc, #580] @ (263bf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.w 262fbe │ │ │ │ ldr r0, [pc, #572] @ (263bf8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.w 262f1a │ │ │ │ ldr r0, [pc, #552] @ (263bfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.w 262f1a │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.w 262f1a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ mov r5, r8 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ b.n 26380c │ │ │ │ ldr r3, [pc, #504] @ (263c00 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -359934,30 +359926,30 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 263434 │ │ │ │ ldr r0, [pc, #480] @ (263c04 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 263434 │ │ │ │ ldr r0, [pc, #472] @ (263c08 ) │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.w 262f1a │ │ │ │ ldr r0, [pc, #448] @ (263c0c ) │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldrh.w r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.w 262f1a │ │ │ │ ldr r3, [pc, #424] @ (263c10 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -359969,40 +359961,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 26329a │ │ │ │ ldr r0, [pc, #400] @ (263c14 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26329a │ │ │ │ ldr r0, [pc, #388] @ (263c18 ) │ │ │ │ mov r1, r8 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.w 262f1a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ (263c1c ) │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.w 262f1a │ │ │ │ ldr r0, [pc, #340] @ (263c20 ) │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ movs r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262cc0 │ │ │ │ b.w 262f1a │ │ │ │ ldr r3, [pc, #320] @ (263c24 ) │ │ │ │ movw r2, #2383 @ 0x94f │ │ │ │ @@ -360037,271 +360029,270 @@ │ │ │ │ ldr r0, [pc, #284] @ (263c50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #696 @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xeb980022 │ │ │ │ + @ instruction: 0xebe80022 │ │ │ │ movs r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6, #-136]! @ 0xffffff78 │ │ │ │ - b.n 263838 │ │ │ │ + stc 0, cr0, [r6, #136] @ 0x88 │ │ │ │ + b.n 2638d8 │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r8, #136] @ 0x88 │ │ │ │ + ands.w r0, r8, r2, asr #32 │ │ │ │ asrs r4, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [ip], #-136 @ 0xffffff78 │ │ │ │ - stmia.w sl, {r1, r5} │ │ │ │ + stcl 0, cr0, [ip], {34} @ 0x22 │ │ │ │ + @ instruction: 0xe8da0022 │ │ │ │ movs r4, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9a40022 │ │ │ │ + ldrd r0, r0, [r4, #136]! @ 0x88 │ │ │ │ adds r4, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r6, r2, asr #32 │ │ │ │ + orns r0, r6, r2, asr #32 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, r4, r2, asr #32 │ │ │ │ - adc.w r0, sl, r2, asr #32 │ │ │ │ - sbcs.w r0, sl, r2, asr #32 │ │ │ │ - @ instruction: 0xeb200022 │ │ │ │ - b.n 263c08 │ │ │ │ + stc 0, cr0, [r4], {34} @ 0x22 │ │ │ │ + @ instruction: 0xeb9a0022 │ │ │ │ + rsb r0, sl, r2, asr #32 │ │ │ │ + sbcs.w r0, r0, r2, asr #32 │ │ │ │ + b.n 263ca8 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xeae40022 │ │ │ │ - @ instruction: 0xeaf80022 │ │ │ │ + @ instruction: 0xeb340022 │ │ │ │ + adc.w r0, r8, r2, asr #32 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r0, #-136] @ 0xffffff78 │ │ │ │ + stcl 0, cr0, [r0, #-136]! @ 0xffffff78 │ │ │ │ subs r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8de0022 │ │ │ │ - stmdb ip!, {r1, r5} │ │ │ │ - cbz r6, 263c24 │ │ │ │ - movs r2, r4 │ │ │ │ - orr.w r0, r4, r2, asr #32 │ │ │ │ - b.n 263ad0 │ │ │ │ + stmdb lr!, {r1, r5} │ │ │ │ + ldrd r0, r0, [ip, #-136]! @ 0x88 │ │ │ │ + push {r1, r2, r4} │ │ │ │ movs r2, r4 │ │ │ │ - b.n 263b90 │ │ │ │ + eors.w r0, r4, r2, asr #32 │ │ │ │ + b.n 263b70 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26352c │ │ │ │ + @ instruction: 0xe8380022 │ │ │ │ + b.n 2635cc │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r6, #38] @ 0x26 │ │ │ │ + ldrh r0, [r0, #42] @ 0x2a │ │ │ │ movs r5, r5 │ │ │ │ - stcl 0, cr0, [r2], #136 @ 0x88 │ │ │ │ - ldrh r6, [r1, #38] @ 0x26 │ │ │ │ + ldc 0, cr0, [r2, #-136]! @ 0xffffff78 │ │ │ │ + ldrh r6, [r3, #40] @ 0x28 │ │ │ │ movs r5, r5 │ │ │ │ - stc 0, cr0, [r0], #136 @ 0x88 │ │ │ │ - ldrh r4, [r5, #36] @ 0x24 │ │ │ │ + ldcl 0, cr0, [r0], #136 @ 0x88 │ │ │ │ + ldrh r4, [r7, #38] @ 0x26 │ │ │ │ movs r5, r5 │ │ │ │ - mrrc 0, 2, r0, lr, cr2 │ │ │ │ - b.n 263568 │ │ │ │ + stc 0, cr0, [lr], #136 @ 0x88 │ │ │ │ + b.n 263608 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 2637a0 │ │ │ │ + b.n 263840 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 2638a4 │ │ │ │ + b.n 263944 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 263564 │ │ │ │ + b.n 263604 │ │ │ │ movs r2, r4 │ │ │ │ - ldmdb r4, {r1, r5} │ │ │ │ - @ instruction: 0xe8cc0022 │ │ │ │ - @ instruction: 0xe8580022 │ │ │ │ - ldc 0, cr0, [lr], {34} @ 0x22 │ │ │ │ - @ instruction: 0xeb280022 │ │ │ │ + strd r0, r0, [r4, #-136]! @ 0x88 │ │ │ │ + ldmdb ip, {r1, r5} │ │ │ │ + stmia.w r8!, {r1, r5} │ │ │ │ + stcl 0, cr0, [lr], #-136 @ 0xffffff78 │ │ │ │ + sbcs.w r0, r8, r2, asr #32 │ │ │ │ adds r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 263a7c │ │ │ │ + b.n 263b1c │ │ │ │ movs r2, r4 │ │ │ │ - and.w r0, r4, r2, asr #32 │ │ │ │ - @ instruction: 0xe9b60022 │ │ │ │ + orrs.w r0, r4, r2, asr #32 │ │ │ │ + and.w r0, r6, r2, asr #32 │ │ │ │ cmp r6, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r0, r2, asr #32 │ │ │ │ - ldrd r0, r0, [r0, #-136]! @ 0x88 │ │ │ │ - strd r0, r0, [r8, #136]! @ 0x88 │ │ │ │ - @ instruction: 0xe99a0022 │ │ │ │ - ldrh r4, [r3, #22] │ │ │ │ + eors.w r0, r0, r2, asr #32 │ │ │ │ + strd r0, r0, [r0, #136] @ 0x88 │ │ │ │ + bics.w r0, r8, r2, asr #32 │ │ │ │ + strd r0, r0, [sl, #136]! @ 0x88 │ │ │ │ + ldrh r4, [r5, #24] │ │ │ │ movs r5, r5 │ │ │ │ - bhi.n 263b48 │ │ │ │ + bhi.n 263be8 │ │ │ │ movs r2, r4 │ │ │ │ - orns r0, r0, r2, asr #32 │ │ │ │ - ldrh r4, [r0, #22] │ │ │ │ + pkhtb r0, r0, r2, asr #32 │ │ │ │ + ldrh r4, [r2, #24] │ │ │ │ movs r5, r5 │ │ │ │ - bhi.n 263d24 │ │ │ │ + bhi.n 263bc4 │ │ │ │ movs r2, r4 │ │ │ │ - adcs.w r0, r4, r2, asr #32 │ │ │ │ - ldrh r4, [r5, #20] │ │ │ │ + sub.w r0, r4, r2, asr #32 │ │ │ │ + ldrh r4, [r7, #22] │ │ │ │ movs r5, r5 │ │ │ │ - bhi.n 263d00 │ │ │ │ + bhi.n 263ba0 │ │ │ │ movs r2, r4 │ │ │ │ - adcs.w r0, r4, r2, asr #32 │ │ │ │ - ldrh r4, [r2, #20] │ │ │ │ + sub.w r0, r4, r2, asr #32 │ │ │ │ + ldrh r4, [r4, #22] │ │ │ │ movs r5, r5 │ │ │ │ - bhi.n 263cdc │ │ │ │ + bhi.n 263b7c │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #928 @ (adr r0, 263ff4 ) │ │ │ │ + add r1, pc, #224 @ (adr r1, 263d34 ) │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ bl 251df0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [r0, #0] │ │ │ │ add.w r5, r4, #320 @ 0x140 │ │ │ │ bl 251dc8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ movs r2, #5 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 252b64 │ │ │ │ ldr r6, [pc, #312] @ (263dc0 ) │ │ │ │ add.w r0, r4, #20 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ ldr r3, [pc, #308] @ (263dc4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 263d84 │ │ │ │ - bl 440118 │ │ │ │ + bl 440168 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2fc86c │ │ │ │ + bl 2fc8bc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 26284c │ │ │ │ ldr r7, [r4, #0] │ │ │ │ mov r8, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc86c │ │ │ │ + bl 2fc8bc │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 263da2 │ │ │ │ cmp.w r8, #0 │ │ │ │ blt.n 263d20 │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 437fec │ │ │ │ + bl 43803c │ │ │ │ mov r0, r4 │ │ │ │ bl 25ec94 │ │ │ │ movs r2, #9 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #5 │ │ │ │ bl 252b64 │ │ │ │ ldr r0, [pc, #228] @ (263dc8 ) │ │ │ │ movw r1, #2161 @ 0x871 │ │ │ │ movs r5, #0 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ bl 251e50 │ │ │ │ bl 222040 │ │ │ │ - bl 4403ec │ │ │ │ + bl 44043c │ │ │ │ strb.w r5, [r4, #117] @ 0x75 │ │ │ │ movs r0, #5 │ │ │ │ bl 25f170 │ │ │ │ mov r0, sl │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 2fb8fc │ │ │ │ + bl 2fb94c │ │ │ │ bl 24b110 │ │ │ │ bl 25f15c │ │ │ │ cmp r0, #4 │ │ │ │ beq.n 263d60 │ │ │ │ ldr r1, [pc, #148] @ (263dcc ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #148] @ (263dd0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #720 @ 0x2d0 │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r5 │ │ │ │ bl 252b64 │ │ │ │ mov r0, r4 │ │ │ │ bl 25ec94 │ │ │ │ - bl 4403ec │ │ │ │ + bl 44043c │ │ │ │ movs r0, #1 │ │ │ │ blx 180408 │ │ │ │ bl 25a9e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 263d34 │ │ │ │ bl 25a878 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 263d34 │ │ │ │ ldr r1, [pc, #96] @ (263dd4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #96] @ (263dd8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #720 @ 0x2d0 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 263cca │ │ │ │ ldr r3, [pc, #84] @ (263ddc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 263c9c │ │ │ │ ldr r3, [pc, #80] @ (263de0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 263c9c │ │ │ │ ldr r0, [pc, #72] @ (263de4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 263c9c │ │ │ │ ldr r2, [pc, #68] @ (263de8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 263cc4 │ │ │ │ ldr r2, [pc, #48] @ (263de0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 263cc4 │ │ │ │ ldr r0, [pc, #52] @ (263dec ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 263cc4 │ │ │ │ ldrh r4, [r0, #16] │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 263cf0 │ │ │ │ + bvs.n 263d90 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r1, #4] │ │ │ │ + ldrh r6, [r3, #6] │ │ │ │ movs r5, r5 │ │ │ │ - orns r0, r8, r2, asr #32 │ │ │ │ - ldrh r2, [r2, #2] │ │ │ │ + pkhtb r0, r8, r2, asr #32 │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ movs r5, r5 │ │ │ │ - ldrd r0, r0, [ip, #-136]! @ 0x88 │ │ │ │ + strd r0, r0, [ip, #136] @ 0x88 │ │ │ │ adds r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb r6, {r1, r5} │ │ │ │ + strd r0, r0, [r6, #-136]! @ 0x88 │ │ │ │ movs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb ip, {r1, r5} │ │ │ │ + strd r0, r0, [ip, #-136]! @ 0x88 │ │ │ │ │ │ │ │ 00263df0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #880] @ (264174 ) │ │ │ │ @@ -360332,25 +360323,25 @@ │ │ │ │ bne.w 263f54 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 263e30 │ │ │ │ ldr.w r4, [r5, #340] @ 0x154 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 26415c │ │ │ │ - bl 44a9c0 │ │ │ │ + bl 44aa10 │ │ │ │ strb.w r4, [r5, #344] @ 0x158 │ │ │ │ str.w r0, [r5, #340] @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ movw r3, #22093 @ 0x564d │ │ │ │ movt r3, #20805 @ 0x5145 │ │ │ │ cmp r0, r3 │ │ │ │ bne.w 2640f6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ cmp r0, #2 │ │ │ │ beq.w 26414e │ │ │ │ cmp r0, #3 │ │ │ │ bne.w 264100 │ │ │ │ bl 251dc8 │ │ │ │ ldrb.w r3, [r0, #1085] @ 0x43d │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360385,25 +360376,25 @@ │ │ │ │ subs.w r9, r0, #0 │ │ │ │ blt.n 263fa6 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 263ea6 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ bl 25aa70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 263fcc │ │ │ │ bl 2219a4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 26284c │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 264060 │ │ │ │ ldrb.w r3, [r5, #117] @ 0x75 │ │ │ │ cbnz r3, 263f28 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 264026 │ │ │ │ @@ -360435,47 +360426,47 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ add r0, sp, #8 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ mvn.w r4, #21 │ │ │ │ b.n 263f28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc2f4 │ │ │ │ + bl 2fc344 │ │ │ │ cmp r0, #7 │ │ │ │ bne.w 264144 │ │ │ │ ldr r2, [pc, #524] @ (26419c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #524] @ (2641a0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fa038 │ │ │ │ + bl 2fa088 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 263e8c │ │ │ │ b.n 263f28 │ │ │ │ ldr r1, [pc, #508] @ (2641a4 ) │ │ │ │ add.w r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 43aecc │ │ │ │ + bl 43af1c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fb8fc │ │ │ │ + bl 2fb94c │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 263f7a │ │ │ │ ldr r3, [pc, #472] @ (2641a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbz r4, 263ff6 │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ cbz r3, 263ff0 │ │ │ │ @@ -360502,15 +360493,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 263ef0 │ │ │ │ ldr r0, [pc, #408] @ (2641b4 ) │ │ │ │ ldr.w r1, [r5, #736] @ 0x2e0 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 263ef0 │ │ │ │ bl 251dc8 │ │ │ │ bl 254220 │ │ │ │ cbz r0, 264084 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ mvn.w r4, #21 │ │ │ │ @@ -360523,108 +360514,108 @@ │ │ │ │ ldr r3, [pc, #356] @ (2641b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 263e9a │ │ │ │ ldr r0, [pc, #356] @ (2641bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 263e9a │ │ │ │ ldr r3, [pc, #348] @ (2641c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 263f10 │ │ │ │ ldr r3, [pc, #320] @ (2641b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 263f10 │ │ │ │ ldr r0, [pc, #328] @ (2641c4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 263f10 │ │ │ │ bl 222040 │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ - bl 44aadc │ │ │ │ + bl 44ab2c │ │ │ │ ldr r0, [pc, #308] @ (2641c8 ) │ │ │ │ movs r1, #161 @ 0xa1 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ mov r0, fp │ │ │ │ bl 254220 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 264030 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ mov.w r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 263f24 │ │ │ │ - bl 2efa7c │ │ │ │ + bl 2efacc │ │ │ │ ldr r1, [pc, #268] @ (2641cc ) │ │ │ │ ldr r2, [pc, #268] @ (2641d0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #452 @ 0x1c4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #260] @ (2641d4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldrb.w r3, [r0, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 263f24 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc2f4 │ │ │ │ + bl 2fc344 │ │ │ │ uxtb r1, r0 │ │ │ │ cmp r1, #6 │ │ │ │ beq.n 26410e │ │ │ │ ldr r0, [pc, #232] @ (2641d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 263f24 │ │ │ │ ldr r0, [pc, #228] @ (2641dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 263f7a │ │ │ │ ldr r0, [pc, #220] @ (2641e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ b.n 263f28 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 1807b8 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 26413c │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ mov r7, r5 │ │ │ │ it cs │ │ │ │ movcs.w r7, #4096 @ 0x1000 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc0f4 │ │ │ │ + bl 2fc144 │ │ │ │ subs r5, r5, r7 │ │ │ │ bne.n 264122 │ │ │ │ mov r0, r8 │ │ │ │ blx 17e524 │ │ │ │ b.n 263f24 │ │ │ │ ldr r0, [pc, #156] @ (2641e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 263f7a │ │ │ │ ldr r0, [pc, #152] @ (2641e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 264108 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #140] @ (2641ec ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ ldr r1, [pc, #140] @ (2641f0 ) │ │ │ │ ldr r0, [pc, #144] @ (2641f4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -360643,58 +360634,58 @@ │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ svc 144 @ 0x90 │ │ │ │ movs r2, r6 │ │ │ │ strh r0, [r5, #58] @ 0x3a │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + strh r0, [r7, #52] @ 0x34 │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 2640e8 │ │ │ │ + blt.n 264188 │ │ │ │ movs r2, r4 │ │ │ │ - bmi.n 2641c4 │ │ │ │ + bmi.n 264264 │ │ │ │ movs r2, r4 │ │ │ │ udf #156 @ 0x9c │ │ │ │ movs r2, r6 │ │ │ │ ldrh r6, [r1, #46] @ 0x2e │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xe8de0022 │ │ │ │ + stmdb lr!, {r1, r5} │ │ │ │ udf #98 @ 0x62 │ │ │ │ movs r2, r6 │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w r2, {r1, r5} │ │ │ │ + strd r0, r0, [r2], #136 @ 0x88 │ │ │ │ cmp r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe81c0022 │ │ │ │ + strd r0, r0, [ip], #-136 @ 0x88 │ │ │ │ movs r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r8], #-136 @ 0x88 │ │ │ │ - bcs.n 26419c │ │ │ │ + @ instruction: 0xe8c80022 │ │ │ │ + bcc.n 26423c │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r0, #40] @ 0x28 │ │ │ │ + strh r4, [r2, #42] @ 0x2a │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf756001f │ │ │ │ - stc2l 0, cr0, [ip], #124 @ 0x7c │ │ │ │ - @ instruction: 0xe8260022 │ │ │ │ - b.n 263fb0 │ │ │ │ + @ instruction: 0xf7a6001f │ │ │ │ + ldc2 0, cr0, [ip, #-124]! @ 0xffffff84 │ │ │ │ + ldrd r0, r0, [r6], #-136 @ 0x88 │ │ │ │ + b.n 264050 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 264038 │ │ │ │ + b.n 2640d8 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 264004 │ │ │ │ + b.n 2640a4 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 263f3c │ │ │ │ + b.n 263fdc │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r4, #34] @ 0x22 │ │ │ │ + strh r4, [r6, #36] @ 0x24 │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 264220 │ │ │ │ + bcs.n 2642c0 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 263eb8 │ │ │ │ + b.n 263f58 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002641f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -360713,23 +360704,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (26424c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 264068 │ │ │ │ + b.n 264108 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00264250 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -360768,29 +360759,29 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26427e │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (2642dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r2, #736] @ 0x2e0 │ │ │ │ b.n 26427e │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 264282 │ │ │ │ strh r2, [r5, #32] │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 264030 │ │ │ │ + b.n 2640d0 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002642e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -360824,15 +360815,15 @@ │ │ │ │ add.w r3, r1, #780 @ 0x30c │ │ │ │ ldr r1, [pc, #76] @ (264384 ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3252 @ 0xcb4 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -360845,27 +360836,27 @@ │ │ │ │ add.w r3, r1, #780 @ 0x30c │ │ │ │ ldr r1, [pc, #36] @ (264390 ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3245 @ 0xcad │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 264346 │ │ │ │ - strh r4, [r3, #20] │ │ │ │ + strh r4, [r5, #22] │ │ │ │ movs r5, r5 │ │ │ │ - b.n 2640c8 │ │ │ │ + b.n 264168 │ │ │ │ movs r2, r4 │ │ │ │ - beq.n 264408 │ │ │ │ + beq.n 2642a8 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r5, #18] │ │ │ │ + strh r0, [r7, #20] │ │ │ │ movs r5, r5 │ │ │ │ - b.n 263ff4 │ │ │ │ + b.n 264094 │ │ │ │ movs r2, r4 │ │ │ │ - beq.n 2643ac │ │ │ │ + beq.n 26444c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00264394 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3592] @ 0xe08 │ │ │ │ @@ -360924,55 +360915,55 @@ │ │ │ │ bl 289b50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 264582 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ - bl 37bdbc │ │ │ │ + bl 37be0c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2643f6 │ │ │ │ mov r0, sl │ │ │ │ cbz r0, 264464 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2645a0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ - bl 37bf00 │ │ │ │ + bl 37bf50 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2643f6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ - bl 37c49c │ │ │ │ + bl 37c4ec │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2643f6 │ │ │ │ bl 24f1f0 │ │ │ │ movs r0, #10 │ │ │ │ bl 2226d0 │ │ │ │ - bl 34ecf8 │ │ │ │ + bl 34ed48 │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 17fe94 │ │ │ │ mov r0, r6 │ │ │ │ blx 180568 │ │ │ │ str.w r0, [r7, #392] @ 0x188 │ │ │ │ mov r0, r6 │ │ │ │ blx 17fe5c │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ str.w r0, [r7, #396] @ 0x18c │ │ │ │ movs r0, #1 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldr r3, [pc, #624] @ (264724 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r0, r1, [r7, #400] @ 0x190 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -360982,29 +360973,29 @@ │ │ │ │ strd r0, r1, [r7, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26468e │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 24baac │ │ │ │ ldr r3, [pc, #572] @ (264728 ) │ │ │ │ ldr r2, [pc, #572] @ (26472c ) │ │ │ │ ldr r1, [pc, #576] @ (264730 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2fb6f8 │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2fb748 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2646b0 │ │ │ │ bl 251dc8 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 252888 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -361014,61 +361005,61 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 254fac │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2645d8 │ │ │ │ mov sl, r9 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fc4b4 │ │ │ │ + bl 2fc504 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ mov r9, r1 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 264574 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 264574 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 37c318 │ │ │ │ + bl 37c368 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 264576 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ - bl 37bf00 │ │ │ │ + bl 37bf50 │ │ │ │ movs r4, #0 │ │ │ │ - bl 34efd0 │ │ │ │ + bl 34f020 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 22285c │ │ │ │ b.n 2643f8 │ │ │ │ ldr r3, [pc, #432] @ (264734 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #432] @ (264738 ) │ │ │ │ ldr r1, [pc, #432] @ (26473c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #828 @ 0x33c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3279 @ 0xccf │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2643f6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, fp │ │ │ │ - bl 37c1f8 │ │ │ │ + bl 37c248 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2643f6 │ │ │ │ cmp r0, #1 │ │ │ │ bne.w 264464 │ │ │ │ ldr r3, [pc, #392] @ (264740 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #392] @ (264744 ) │ │ │ │ @@ -361076,15 +361067,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #828 @ 0x33c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movw r2, #3301 @ 0xce5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2643f6 │ │ │ │ mov r0, r9 │ │ │ │ str.w r9, [r8, #100] @ 0x64 │ │ │ │ bl 2618dc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ bl 261a5c │ │ │ │ @@ -361098,20 +361089,20 @@ │ │ │ │ b.n 264606 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 261ca8 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 264610 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2645fa │ │ │ │ mov r0, r9 │ │ │ │ mov r4, r5 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ mov r5, r6 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r6, r8 │ │ │ │ cbnz r0, 26464c │ │ │ │ mov r0, r9 │ │ │ │ bl 261784 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -361119,17 +361110,17 @@ │ │ │ │ bl 26207c │ │ │ │ mov r1, r0 │ │ │ │ cbnz r0, 264640 │ │ │ │ mov r0, r9 │ │ │ │ bl 26227c │ │ │ │ cbnz r0, 264640 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2646ca │ │ │ │ ldr r2, [pc, #252] @ (26474c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #252] @ (264750 ) │ │ │ │ add r2, pc │ │ │ │ @@ -361138,15 +361129,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add.w r3, r3, #844 @ 0x34c │ │ │ │ add r1, pc │ │ │ │ negs r2, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1820 @ 0x71c │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ bl 262564 │ │ │ │ movs r2, #10 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #616 @ 0x268 │ │ │ │ bl 252b64 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -361160,44 +361151,44 @@ │ │ │ │ add r1, pc │ │ │ │ blx 17f1a0 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r2, r0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 17e524 │ │ │ │ b.n 2644e4 │ │ │ │ ldr r2, [pc, #168] @ (26475c ) │ │ │ │ add.w r3, r8, #828 @ 0x33c │ │ │ │ ldr r1, [pc, #168] @ (264760 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3341 @ 0xd0d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 264574 │ │ │ │ bl 262564 │ │ │ │ movs r2, #9 │ │ │ │ b.n 264674 │ │ │ │ ldr r2, [pc, #144] @ (264764 ) │ │ │ │ add.w r3, r8, #844 @ 0x34c │ │ │ │ ldr r1, [pc, #140] @ (264768 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1791 @ 0x6ff │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fc4b4 │ │ │ │ + bl 2fc504 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ b.n 264574 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (26476c ) │ │ │ │ movw r2, #3272 @ 0xcc8 │ │ │ │ ldr r1, [pc, #108] @ (264770 ) │ │ │ │ ldr r0, [pc, #108] @ (264774 ) │ │ │ │ add r3, pc │ │ │ │ @@ -361211,87 +361202,87 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #22] │ │ │ │ movs r2, r6 │ │ │ │ strh r0, [r2, #20] │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #6] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ movs r5, r5 │ │ │ │ - subs r1, #178 @ 0xb2 │ │ │ │ + subs r2, #2 │ │ │ │ movs r0, r4 │ │ │ │ - subs r1, #198 @ 0xc6 │ │ │ │ + subs r2, #22 │ │ │ │ movs r0, r4 │ │ │ │ - strh r6, [r7, #0] │ │ │ │ + strh r6, [r1, #4] │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26404c │ │ │ │ + b.n 2640ec │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r5, {r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r3, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r1, #0] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ movs r5, r5 │ │ │ │ - b.n 264090 │ │ │ │ + b.n 264130 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r5, {r2, r4, r5, r7} │ │ │ │ + ldmia r6!, {r2} │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26403c │ │ │ │ + b.n 2640dc │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r6, #29] │ │ │ │ + ldrb r0, [r0, #31] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r5!, {r2, r3, r4} │ │ │ │ + ldmia r5, {r2, r3, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - b.n 263f68 │ │ │ │ + b.n 264008 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 264f3c │ │ │ │ + b.n 263fdc │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3} │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #368 @ (adr r0, 2648d8 ) │ │ │ │ + add r0, pc, #688 @ (adr r0, 264a18 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r4, {r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r0, #27] │ │ │ │ + ldrb r2, [r2, #28] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r4, {r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r6, #1 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ - bl 33193c │ │ │ │ + bl 33198c │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrd r2, ip, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 264394 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r1, [r4, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 331934 │ │ │ │ + bl 331984 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ blx 17e524 │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 3b9098 │ │ │ │ + bl 3b90e8 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4480fc │ │ │ │ + b.w 44814c │ │ │ │ nop │ │ │ │ │ │ │ │ 002647e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -361305,48 +361296,48 @@ │ │ │ │ movs r0, #10 │ │ │ │ bl 2226d0 │ │ │ │ bl 24f208 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ - bl 2fe020 │ │ │ │ + bl 2fe070 │ │ │ │ cbz r0, 264886 │ │ │ │ ldr r4, [pc, #176] @ (2648d4 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr.w r8, [pc, #176] @ 2648d8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #176] @ (2648dc ) │ │ │ │ add r4, pc │ │ │ │ add r8, pc │ │ │ │ add.w r4, r4, #592 @ 0x250 │ │ │ │ add r2, pc │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #156] @ (2648e0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2fb6f8 │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2fb748 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r4 │ │ │ │ bl 262668 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26489e │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26489e │ │ │ │ eor.w r3, r9, #1 │ │ │ │ eor.w r2, r7, #1 │ │ │ │ orr.w r3, sl, r3 │ │ │ │ tst r3, r2 │ │ │ │ bne.n 2648c8 │ │ │ │ @@ -361365,37 +361356,37 @@ │ │ │ │ ldr r1, [pc, #68] @ (2648ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3399 @ 0xd47 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 264888 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 222830 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 24b2c8 │ │ │ │ nop │ │ │ │ - ldrb r4, [r3, #22] │ │ │ │ + ldrb r4, [r5, #23] │ │ │ │ movs r5, r5 │ │ │ │ - adds r6, #142 @ 0x8e │ │ │ │ + adds r6, #222 @ 0xde │ │ │ │ movs r0, r4 │ │ │ │ - adds r6, #112 @ 0x70 │ │ │ │ + adds r6, #192 @ 0xc0 │ │ │ │ movs r0, r4 │ │ │ │ - b.n 264e30 │ │ │ │ + b.n 264ed0 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r4, #20] │ │ │ │ + ldrb r2, [r6, #21] │ │ │ │ movs r5, r5 │ │ │ │ - b.n 264da4 │ │ │ │ + b.n 264e44 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2, {r2, r3, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002648f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -361408,15 +361399,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #8 │ │ │ │ bl 2226d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2fe020 │ │ │ │ + bl 2fe070 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2649a0 │ │ │ │ ldr r5, [pc, #172] @ (2649d8 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #172] @ (2649dc ) │ │ │ │ ldr r1, [pc, #176] @ (2649e0 ) │ │ │ │ @@ -361424,33 +361415,33 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r5 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r5, #592 @ 0x250 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #156] @ (2649e4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2fb750 │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2fb7a0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r5 │ │ │ │ bl 263df0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 2649b6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 251e50 │ │ │ │ ldr r3, [pc, #96] @ (2649e8 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -361458,15 +361449,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (2649f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #892 @ 0x37c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3428 @ 0xd64 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -361475,35 +361466,35 @@ │ │ │ │ add.w r3, r8, #892 @ 0x37c │ │ │ │ ldr r1, [pc, #56] @ (2649f8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3444 @ 0xd74 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 251e50 │ │ │ │ - ldrb r0, [r3, #18] │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ movs r5, r5 │ │ │ │ - adds r5, #114 @ 0x72 │ │ │ │ + adds r5, #194 @ 0xc2 │ │ │ │ movs r0, r4 │ │ │ │ - adds r5, #134 @ 0x86 │ │ │ │ + adds r5, #214 @ 0xd6 │ │ │ │ movs r0, r4 │ │ │ │ - b.n 264e00 │ │ │ │ + b.n 264ea0 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r7, #16] │ │ │ │ + ldrb r4, [r1, #18] │ │ │ │ movs r5, r5 │ │ │ │ - b.n 264d1c │ │ │ │ + b.n 264dbc │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ - b.n 264d58 │ │ │ │ + b.n 264df8 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r1!, {r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r3} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002649fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3624] @ 0xe28 │ │ │ │ @@ -361526,15 +361517,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ blx 17fe94 │ │ │ │ bl 251df0 │ │ │ │ mov r2, r4 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 37bdbc │ │ │ │ + bl 37be0c │ │ │ │ cbnz r0, 264a76 │ │ │ │ movs r5, #0 │ │ │ │ ldr r2, [pc, #376] @ (264bc4 ) │ │ │ │ ldr r3, [pc, #368] @ (264bc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -361550,175 +361541,175 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 37c1f8 │ │ │ │ + bl 37c248 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 264a48 │ │ │ │ beq.n 264b3e │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 37c49c │ │ │ │ + bl 37c4ec │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 264a48 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 37b918 │ │ │ │ + bl 37b968 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 264b9a │ │ │ │ ldrd r3, r2, [r7, #384] @ 0x180 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 264b7c │ │ │ │ bl 28899c │ │ │ │ - bl 34ecf8 │ │ │ │ + bl 34ed48 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 37c0a0 │ │ │ │ + bl 37c0f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 264b76 │ │ │ │ ldr r5, [pc, #256] @ (264bc8 ) │ │ │ │ mov r0, r9 │ │ │ │ bl 24baac │ │ │ │ ldr r2, [pc, #252] @ (264bcc ) │ │ │ │ ldr r1, [pc, #252] @ (264bd0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #592 @ 0x250 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2fb750 │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2fb7a0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 264b5e │ │ │ │ movs r0, #10 │ │ │ │ bl 2408e4 │ │ │ │ add r0, sp, #8 │ │ │ │ str.w r6, [sl] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #2 │ │ │ │ strd r2, r3, [r0] │ │ │ │ - bl 456a04 │ │ │ │ + bl 456a54 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 264b76 │ │ │ │ mov r0, r6 │ │ │ │ bl 263df0 │ │ │ │ mov r6, r0 │ │ │ │ bl 251e50 │ │ │ │ - bl 34efd0 │ │ │ │ + bl 34f020 │ │ │ │ cmp r6, #0 │ │ │ │ bge.n 264a4a │ │ │ │ ldr r3, [pc, #180] @ (264bd4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #180] @ (264bd8 ) │ │ │ │ ldr r1, [pc, #180] @ (264bdc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #920 @ 0x398 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3521 @ 0xdc1 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 264a48 │ │ │ │ ldr r3, [pc, #160] @ (264be0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #160] @ (264be4 ) │ │ │ │ ldr r1, [pc, #160] @ (264be8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #920 @ 0x398 │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3466 @ 0xd8a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 264a48 │ │ │ │ ldr r6, [pc, #140] @ (264bec ) │ │ │ │ add.w r3, r5, #920 @ 0x398 │ │ │ │ ldr r1, [pc, #136] @ (264bf0 ) │ │ │ │ mov.w r2, #3504 @ 0xdb0 │ │ │ │ add r6, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ - bl 34efd0 │ │ │ │ + bl 43b36c │ │ │ │ + bl 34f020 │ │ │ │ b.n 264a48 │ │ │ │ ldr r3, [pc, #116] @ (264bf4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #116] @ (264bf8 ) │ │ │ │ ldr r1, [pc, #120] @ (264bfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3482 @ 0xd9a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 264a48 │ │ │ │ ldr r3, [pc, #100] @ (264c00 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #100] @ (264c04 ) │ │ │ │ ldr r1, [pc, #100] @ (264c08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3479 @ 0xd97 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 264a48 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r7, #17] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #17] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r6, #11] │ │ │ │ + ldrb r6, [r0, #13] │ │ │ │ movs r5, r5 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r4, #28 │ │ │ │ movs r0, r4 │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + adds r4, #50 @ 0x32 │ │ │ │ movs r0, r4 │ │ │ │ - ldrb r2, [r4, #10] │ │ │ │ + ldrb r2, [r6, #11] │ │ │ │ movs r5, r5 │ │ │ │ - b.n 264dd4 │ │ │ │ + b.n 264e74 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r0!, {r1, r3, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r2, #11] │ │ │ │ movs r5, r5 │ │ │ │ - b.n 264c78 │ │ │ │ + b.n 264d18 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r0!, {r1, r3, r5} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - svc 62 @ 0x3e │ │ │ │ + svc 142 @ 0x8e │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r0!, {r1, r2, r3} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r0, #9] │ │ │ │ + ldrb r4, [r2, #10] │ │ │ │ movs r5, r5 │ │ │ │ - b.n 264cb0 │ │ │ │ + b.n 264d50 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r4, #8] │ │ │ │ + ldrb r6, [r6, #9] │ │ │ │ movs r5, r5 │ │ │ │ - b.n 264c48 │ │ │ │ + b.n 264ce8 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r7!, {r4, r6, r7} │ │ │ │ + ldmia r0!, {r5} │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #140] @ (264ca8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -361726,39 +361717,39 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ bl 2404ec │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 33193c │ │ │ │ + bl 33198c │ │ │ │ movs r0, #8 │ │ │ │ bl 2226d0 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldrd r0, r1, [r4, #184] @ 0xb8 │ │ │ │ bl 2649fc │ │ │ │ strb.w r0, [r4, #204] @ 0xcc │ │ │ │ cbnz r0, 264c84 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 331934 │ │ │ │ + bl 331984 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ blx 17e524 │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ blx 17e524 │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 3b9098 │ │ │ │ + bl 3b90e8 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4480fc │ │ │ │ + b.w 44814c │ │ │ │ mov r0, r5 │ │ │ │ bl 22285c │ │ │ │ cmp r5, #9 │ │ │ │ bne.n 264c54 │ │ │ │ bl 2404ec │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 264c54 │ │ │ │ @@ -361822,20 +361813,20 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 37bdbc │ │ │ │ + bl 37be0c │ │ │ │ cbz r0, 264d40 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 37bf00 │ │ │ │ + bl 37bf50 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -361961,62 +361952,62 @@ │ │ │ │ ldr r7, [pc, #192] @ (264f24 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ ldr r1, [pc, #176] @ (264f28 ) │ │ │ │ movs r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ mov r2, r6 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ - bl 3312a0 │ │ │ │ + bl 3312f0 │ │ │ │ cbz r0, 264eec │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ blx 1805c4 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, r8 │ │ │ │ blx 1805c4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str.w r0, [r5, #188] @ 0xbc │ │ │ │ cbz r4, 264ec8 │ │ │ │ - bl 424dd4 │ │ │ │ + bl 424e24 │ │ │ │ ldr r3, [pc, #120] @ (264f2c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3b941c │ │ │ │ + bl 3b946c │ │ │ │ mov r0, r4 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [pc, #100] @ (264f30 ) │ │ │ │ ldr r3, [pc, #84] @ (264f20 ) │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r5, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 264f16 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3321b4 │ │ │ │ + b.w 332204 │ │ │ │ ldr r2, [pc, #68] @ (264f34 ) │ │ │ │ ldr r3, [pc, #48] @ (264f20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -362063,62 +362054,62 @@ │ │ │ │ ldr r7, [pc, #192] @ (26501c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ ldr r1, [pc, #176] @ (265020 ) │ │ │ │ movs r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ mov r2, r6 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ - bl 3312a0 │ │ │ │ + bl 3312f0 │ │ │ │ cbz r0, 264fe4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ blx 1805c4 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, r8 │ │ │ │ blx 1805c4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str.w r0, [r5, #188] @ 0xbc │ │ │ │ cbz r4, 264fc0 │ │ │ │ - bl 424dd4 │ │ │ │ + bl 424e24 │ │ │ │ ldr r3, [pc, #120] @ (265024 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3b941c │ │ │ │ + bl 3b946c │ │ │ │ mov r0, r4 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [pc, #100] @ (265028 ) │ │ │ │ ldr r3, [pc, #84] @ (265018 ) │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r5, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 26500e │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3321b4 │ │ │ │ + b.w 332204 │ │ │ │ ldr r2, [pc, #68] @ (26502c ) │ │ │ │ ldr r3, [pc, #48] @ (265018 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -362164,59 +362155,59 @@ │ │ │ │ mov r8, r1 │ │ │ │ ldr r7, [pc, #180] @ (265108 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ ldr r1, [pc, #168] @ (26510c ) │ │ │ │ movs r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ mov r2, r6 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ - bl 3312a0 │ │ │ │ + bl 3312f0 │ │ │ │ cbz r0, 2650d2 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ blx 1805c4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbz r4, 2650ae │ │ │ │ - bl 424dd4 │ │ │ │ + bl 424e24 │ │ │ │ ldr r3, [pc, #120] @ (265110 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3b941c │ │ │ │ + bl 3b946c │ │ │ │ mov r0, r4 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [pc, #100] @ (265114 ) │ │ │ │ ldr r3, [pc, #80] @ (265104 ) │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r5, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2650fc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3321b4 │ │ │ │ + b.w 332204 │ │ │ │ ldr r2, [pc, #68] @ (265118 ) │ │ │ │ ldr r3, [pc, #44] @ (265104 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -362257,30 +362248,30 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #260] @ (26523c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30578c │ │ │ │ + bl 3057dc │ │ │ │ ldr r3, [pc, #244] @ (265240 ) │ │ │ │ ldr r2, [pc, #248] @ (265244 ) │ │ │ │ ldr r1, [pc, #248] @ (265248 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 305734 │ │ │ │ + bl 305784 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2651e0 │ │ │ │ ldr r3, [pc, #220] @ (26524c ) │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -362288,15 +362279,15 @@ │ │ │ │ bl 25aadc │ │ │ │ cbnz r0, 2651ba │ │ │ │ ldrd r0, r2, [r6] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ bl 24b484 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r2, [pc, #188] @ (265250 ) │ │ │ │ ldr r3, [pc, #160] @ (265238 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -362308,31 +362299,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302ff4 │ │ │ │ + bl 303044 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 265180 │ │ │ │ ldr r3, [pc, #140] @ (265254 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #140] @ (265258 ) │ │ │ │ ldr r1, [pc, #140] @ (26525c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #12 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 265180 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r3, [pc, #100] @ (26524c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 265180 │ │ │ │ ldr r3, [pc, #108] @ (265260 ) │ │ │ │ @@ -362343,75 +362334,75 @@ │ │ │ │ ldr r3, [pc, #100] @ (265264 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 265180 │ │ │ │ ldr r0, [pc, #96] @ (265268 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 265180 │ │ │ │ ldr r3, [pc, #88] @ (26526c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26517a │ │ │ │ ldr r3, [pc, #72] @ (265264 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26517a │ │ │ │ ldr r0, [pc, #72] @ (265270 ) │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26517a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r4, #21] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, #21] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r4, #0] │ │ │ │ + ldrb r6, [r6, #1] │ │ │ │ movs r5, r5 │ │ │ │ - cmp r5, #84 @ 0x54 │ │ │ │ + cmp r5, #164 @ 0xa4 │ │ │ │ movs r0, r4 │ │ │ │ - cmp r5, #104 @ 0x68 │ │ │ │ + cmp r5, #184 @ 0xb8 │ │ │ │ movs r0, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, #19] │ │ │ │ movs r2, r6 │ │ │ │ - strb r6, [r4, #30] │ │ │ │ + strb r6, [r6, #31] │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 26524c │ │ │ │ + bgt.n 2652ec │ │ │ │ movs r2, r4 │ │ │ │ - blt.n 26521c │ │ │ │ + bgt.n 2652bc │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 265304 │ │ │ │ + blt.n 2651a4 │ │ │ │ movs r2, r4 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 265324 │ │ │ │ + blt.n 2651c4 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 3051ec │ │ │ │ + bl 30523c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ nop │ │ │ │ cbz r0, 2652c0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -362449,87 +362440,87 @@ │ │ │ │ ldr r4, [pc, #112] @ (26536c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #100] @ (265370 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 24b38c │ │ │ │ ldr r1, [pc, #72] @ (265374 ) │ │ │ │ ldr r0, [pc, #72] @ (265378 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43bb44 │ │ │ │ + b.w 43bb94 │ │ │ │ ldr r3, [pc, #60] @ (26537c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2652ea │ │ │ │ ldr r3, [pc, #52] @ (265380 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2652ea │ │ │ │ ldr r0, [pc, #48] @ (265384 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2652ea │ │ │ │ strb r2, [r6, #14] │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #170 @ 0xaa │ │ │ │ + cmp r3, #250 @ 0xfa │ │ │ │ movs r0, r4 │ │ │ │ - cmp r3, #192 @ 0xc0 │ │ │ │ + cmp r4, #16 │ │ │ │ movs r0, r4 │ │ │ │ - strb r4, [r6, #25] │ │ │ │ + strb r4, [r0, #27] │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 26540c │ │ │ │ + blt.n 2652ac │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r0, #25] │ │ │ │ + strb r6, [r2, #26] │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 265364 │ │ │ │ + blt.n 265404 │ │ │ │ movs r2, r4 │ │ │ │ movs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2652d8 │ │ │ │ + bge.n 265378 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00265388 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ strd r1, r0, [sp, #8] │ │ │ │ - bl 2ff264 │ │ │ │ + bl 2ff2b4 │ │ │ │ ldr.w ip, [pc, #40] @ 2653cc │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r1, [sp] │ │ │ │ add ip, pc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ ldr.w r1, [ip] │ │ │ │ - bl 2ff648 │ │ │ │ + bl 2ff698 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -362551,37 +362542,37 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r8, r4 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2ff264 │ │ │ │ + bl 2ff2b4 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 17e220 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 26542c │ │ │ │ - bl 424dd4 │ │ │ │ + bl 424e24 │ │ │ │ ldr r3, [pc, #168] @ (2654bc ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 40c738 │ │ │ │ + bl 40c788 │ │ │ │ mov r0, r8 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ ldr r7, [pc, #144] @ (2654c0 ) │ │ │ │ str.w r9, [r5] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ str.w r8, [r7] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 26544a │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r1, [pc, #120] @ (2654c4 ) │ │ │ │ @@ -362589,29 +362580,29 @@ │ │ │ │ ldr r2, [pc, #120] @ (2654c8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (2654cc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #108] @ (2654d0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [pc, #100] @ (2654d4 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #100] @ (2654d8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 2ff648 │ │ │ │ + bl 2ff698 │ │ │ │ ldr r2, [pc, #88] @ (2654dc ) │ │ │ │ ldr r3, [pc, #48] @ (2654b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -362633,21 +362624,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, #10] │ │ │ │ movs r2, r6 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #200] @ 0xc8 │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r4, #20] │ │ │ │ + strb r2, [r6, #21] │ │ │ │ movs r5, r5 │ │ │ │ - cmp r2, #76 @ 0x4c │ │ │ │ + cmp r2, #156 @ 0x9c │ │ │ │ movs r0, r4 │ │ │ │ - cmp r2, #98 @ 0x62 │ │ │ │ + cmp r2, #178 @ 0xb2 │ │ │ │ movs r0, r4 │ │ │ │ - bge.n 2654f8 │ │ │ │ + bge.n 265598 │ │ │ │ movs r2, r4 │ │ │ │ mrc2 15, 0, pc, cr15, cr15, {7} │ │ │ │ ldc2 15, cr15, [pc], {255} @ 0xff │ │ │ │ strb r0, [r2, #8] │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 002654e0 : │ │ │ │ @@ -362657,15 +362648,15 @@ │ │ │ │ cbz r0, 265516 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -362685,59 +362676,59 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 304cac │ │ │ │ + bl 304cfc │ │ │ │ mov r6, r0 │ │ │ │ bl 251df0 │ │ │ │ ldr r1, [pc, #164] @ (2655ec ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 304d00 │ │ │ │ + bl 304d50 │ │ │ │ bl 25a950 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2655ca │ │ │ │ bl 25b45c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 304e2c │ │ │ │ + bl 304e7c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2655de │ │ │ │ ldr r3, [pc, #128] @ (2655f0 ) │ │ │ │ add r3, pc │ │ │ │ strd r6, r3, [r4, #12] │ │ │ │ blx 17e964 │ │ │ │ ldr r1, [pc, #120] @ (2655f4 ) │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 304f28 │ │ │ │ + bl 304f78 │ │ │ │ ldr r3, [r6, #32] │ │ │ │ cbz r3, 2655b6 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2655a4 │ │ │ │ bl 252250 │ │ │ │ mov r0, r5 │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ ldr r3, [r6, #32] │ │ │ │ adds r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bls.n 2655b6 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 2ff244 │ │ │ │ + bl 2ff294 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 265592 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -362746,47 +362737,47 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25a9bc │ │ │ │ mov r1, r5 │ │ │ │ adds r2, r0, #1 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 304e2c │ │ │ │ + bl 304e7c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 26556e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ nop │ │ │ │ - bls.n 265678 │ │ │ │ + bls.n 265518 │ │ │ │ movs r2, r4 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ stc2l 15, cr15, [r7, #-1020] @ 0xfffffc04 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ bl 25b560 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f6358 │ │ │ │ + bl 2f63a8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f612c │ │ │ │ + bl 2f617c │ │ │ │ cbz r0, 26564a │ │ │ │ ldr r1, [pc, #116] @ (265694 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ cbz r0, 265678 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 30e1e0 │ │ │ │ + bl 30e230 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r0, 265662 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -362798,15 +362789,15 @@ │ │ │ │ ldr r3, [pc, #76] @ (26569c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #68] @ (2656a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -362817,30 +362808,30 @@ │ │ │ │ ldr r3, [pc, #40] @ (2656a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #36] @ (2656ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 265662 │ │ │ │ nop │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r2, r6 │ │ │ │ movs r0, r4 │ │ │ │ - strb r2, [r4, #3] │ │ │ │ + strb r2, [r6, #4] │ │ │ │ movs r0, r4 │ │ │ │ - strb r6, [r4, #13] │ │ │ │ + strb r6, [r6, #14] │ │ │ │ movs r5, r5 │ │ │ │ - bhi.n 265744 │ │ │ │ + bhi.n 2655e4 │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r2, #3] │ │ │ │ + strb r4, [r4, #4] │ │ │ │ movs r0, r4 │ │ │ │ - strb r0, [r7, #12] │ │ │ │ + strb r0, [r1, #14] │ │ │ │ movs r5, r5 │ │ │ │ - bhi.n 2656f4 │ │ │ │ + bhi.n 265794 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #216] @ (265798 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -362849,44 +362840,44 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #212] @ (2657a0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30578c │ │ │ │ + bl 3057dc │ │ │ │ ldr r1, [pc, #200] @ (2657a4 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #200] @ (2657a8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #196] @ (2657ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 305734 │ │ │ │ + bl 305784 │ │ │ │ cbz r0, 265746 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r3, [pc, #168] @ (2657b0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 265774 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r2, [pc, #148] @ (2657b4 ) │ │ │ │ ldr r3, [pc, #120] @ (26579c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -362915,57 +362906,57 @@ │ │ │ │ ldr r3, [pc, #88] @ (2657bc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26574e │ │ │ │ ldr r0, [pc, #84] @ (2657c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26574e │ │ │ │ ldr r3, [pc, #76] @ (2657c4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 265712 │ │ │ │ ldr r3, [pc, #60] @ (2657bc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 265712 │ │ │ │ ldr r0, [pc, #60] @ (2657c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 265712 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r1, #124] @ 0x7c │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, #124] @ 0x7c │ │ │ │ movs r2, r6 │ │ │ │ - strb r0, [r4, #11] │ │ │ │ + strb r0, [r6, #12] │ │ │ │ movs r5, r5 │ │ │ │ - movs r7, #188 @ 0xbc │ │ │ │ + cmp r0, #12 │ │ │ │ movs r0, r4 │ │ │ │ - movs r7, #210 @ 0xd2 │ │ │ │ + cmp r0, #34 @ 0x22 │ │ │ │ movs r0, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, #116] @ 0x74 │ │ │ │ movs r2, r6 │ │ │ │ lsrs r4, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2656c4 │ │ │ │ + bvc.n 265764 │ │ │ │ movs r2, r4 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 265830 │ │ │ │ + bvc.n 2656d0 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #216] @ (2658b4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -362975,47 +362966,47 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r4, [pc, #212] @ (2658bc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30578c │ │ │ │ + bl 3057dc │ │ │ │ ldr r3, [pc, #196] @ (2658c0 ) │ │ │ │ ldr r2, [pc, #200] @ (2658c4 ) │ │ │ │ ldr r1, [pc, #200] @ (2658c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 305734 │ │ │ │ + bl 305784 │ │ │ │ cbz r0, 26586a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ ldr r3, [pc, #164] @ (2658cc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 265892 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 24b484 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r2, [pc, #140] @ (2658d0 ) │ │ │ │ ldr r3, [pc, #112] @ (2658b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -363042,56 +363033,56 @@ │ │ │ │ ldr r3, [pc, #88] @ (2658d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 265830 │ │ │ │ ldr r0, [pc, #80] @ (2658dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 265830 │ │ │ │ ldr r3, [pc, #76] @ (2658e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 265830 │ │ │ │ ldr r3, [pc, #56] @ (2658d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 265830 │ │ │ │ ldr r0, [pc, #60] @ (2658e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 265830 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ movs r2, r6 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + strb r2, [r2, #8] │ │ │ │ movs r5, r5 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r6, #242 @ 0xf2 │ │ │ │ movs r0, r4 │ │ │ │ - movs r6, #184 @ 0xb8 │ │ │ │ + movs r7, #8 │ │ │ │ movs r0, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r1, #100] @ 0x64 │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 26585c │ │ │ │ + bvc.n 2658fc │ │ │ │ movs r2, r4 │ │ │ │ cmp r4, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2659c8 │ │ │ │ + bvs.n 265868 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002658e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -363107,15 +363098,15 @@ │ │ │ │ beq.n 265988 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 25b53c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 300964 │ │ │ │ + bl 3009b4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 265988 │ │ │ │ ldr r3, [pc, #152] @ (2659c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -363126,42 +363117,42 @@ │ │ │ │ ldr r1, [pc, #148] @ (2659cc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #136] @ (2659d0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ bl 25a9e0 │ │ │ │ cbnz r0, 26595a │ │ │ │ bl 25aa4c │ │ │ │ cbz r0, 265978 │ │ │ │ ldr r0, [pc, #120] @ (2659d4 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #120] @ (2659d8 ) │ │ │ │ ldr r1, [pc, #120] @ (2659dc ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #6 │ │ │ │ - bl 30300c │ │ │ │ + bl 30305c │ │ │ │ ldr r1, [pc, #100] @ (2659e0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 300b9c │ │ │ │ + bl 300bec │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -363174,41 +363165,41 @@ │ │ │ │ ldr r3, [pc, #64] @ (2659e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26592e │ │ │ │ ldr r0, [pc, #56] @ (2659ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26592e │ │ │ │ nop │ │ │ │ ldr r2, [r2, #88] @ 0x58 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #2] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ movs r5, r5 │ │ │ │ - movs r5, #108 @ 0x6c │ │ │ │ + movs r5, #188 @ 0xbc │ │ │ │ movs r0, r4 │ │ │ │ - movs r5, #128 @ 0x80 │ │ │ │ + movs r5, #208 @ 0xd0 │ │ │ │ movs r0, r4 │ │ │ │ - bvs.n 265a84 │ │ │ │ + bvs.n 265924 │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r3, #1] │ │ │ │ + strb r6, [r5, #2] │ │ │ │ movs r5, r5 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ movs r0, r4 │ │ │ │ - movs r5, #84 @ 0x54 │ │ │ │ + movs r5, #164 @ 0xa4 │ │ │ │ movs r0, r4 │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 265974 │ │ │ │ + bvs.n 265a14 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002659f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -363229,15 +363220,15 @@ │ │ │ │ it ne │ │ │ │ movne r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 300a80 │ │ │ │ + b.w 300ad0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -363267,15 +363258,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r2, r0 │ │ │ │ moveq r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 300a80 │ │ │ │ + bl 300ad0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 265afa │ │ │ │ mov r0, r8 │ │ │ │ blx 1805c4 │ │ │ │ ldr r3, [pc, #164] @ (265b40 ) │ │ │ │ str.w r0, [r5, #1188] @ 0x4a4 │ │ │ │ @@ -363289,40 +363280,40 @@ │ │ │ │ ldr r1, [pc, #156] @ (265b4c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [pc, #144] @ (265b50 ) │ │ │ │ add r1, pc │ │ │ │ - bl 303020 │ │ │ │ + bl 303070 │ │ │ │ bl 25a9e0 │ │ │ │ cbz r0, 265b10 │ │ │ │ ldr r0, [pc, #132] @ (265b54 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #132] @ (265b58 ) │ │ │ │ ldr r1, [pc, #136] @ (265b5c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r1, #6 │ │ │ │ - bl 30300c │ │ │ │ + bl 30305c │ │ │ │ ldr r1, [pc, #116] @ (265b60 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 300b9c │ │ │ │ + bl 300bec │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -363340,41 +363331,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 265aa6 │ │ │ │ ldr r0, [pc, #60] @ (265b6c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 265aa6 │ │ │ │ nop │ │ │ │ ldr r4, [r6, #64] @ 0x40 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #112] @ 0x70 │ │ │ │ + ldr r2, [r4, #116] @ 0x74 │ │ │ │ movs r5, r5 │ │ │ │ - movs r3, #244 @ 0xf4 │ │ │ │ + movs r4, #68 @ 0x44 │ │ │ │ movs r0, r4 │ │ │ │ - movs r4, #8 │ │ │ │ + movs r4, #88 @ 0x58 │ │ │ │ movs r0, r4 │ │ │ │ - bpl.n 265bac │ │ │ │ + bpl.n 265c4c │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r5, #108] @ 0x6c │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ movs r5, r5 │ │ │ │ - movs r3, #204 @ 0xcc │ │ │ │ + movs r4, #28 │ │ │ │ movs r0, r4 │ │ │ │ - movs r3, #226 @ 0xe2 │ │ │ │ + movs r4, #50 @ 0x32 │ │ │ │ movs r0, r4 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ cmp r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 265a7c │ │ │ │ + bmi.n 265b1c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00265b70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -363385,25 +363376,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (265bb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 300c4c │ │ │ │ + b.w 300c9c │ │ │ │ nop │ │ │ │ - ldr r6, [r6, #96] @ 0x60 │ │ │ │ + ldr r6, [r0, #104] @ 0x68 │ │ │ │ movs r5, r5 │ │ │ │ - bmi.n 265c9c │ │ │ │ + bmi.n 265b3c │ │ │ │ movs r2, r4 │ │ │ │ - bmi.n 265ad4 │ │ │ │ + bmi.n 265b74 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00265bb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -363413,30 +363404,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ (265bf8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f34e4 │ │ │ │ + bl 2f3534 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bmi.n 265c80 │ │ │ │ + bmi.n 265b20 │ │ │ │ movs r2, r4 │ │ │ │ ldr r1, [pc, #8] @ (265c08 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - b.n 2660f4 │ │ │ │ + b.n 266194 │ │ │ │ movs r7, r3 │ │ │ │ ldr r3, [pc, #16] @ (265c20 ) │ │ │ │ ldr r2, [pc, #20] @ (265c24 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (265c28 ) │ │ │ │ @@ -363444,15 +363435,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2660e0 │ │ │ │ + b.n 266180 │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 00265c2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -363499,15 +363490,15 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r1, #36] @ 0x24 │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2660cc │ │ │ │ + b.n 26616c │ │ │ │ movs r7, r3 │ │ │ │ str r3, [sp, #976] @ 0x3d0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00265cac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -363541,15 +363532,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.n 265bfc │ │ │ │ ldr r4, [r2, #28] │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 266054 │ │ │ │ + b.n 2660f4 │ │ │ │ movs r7, r3 │ │ │ │ str r3, [sp, #616] @ 0x268 │ │ │ │ movs r5, r7 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00265d0c : │ │ │ │ @@ -363629,15 +363620,15 @@ │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 266028 │ │ │ │ + b.n 2660c8 │ │ │ │ movs r7, r3 │ │ │ │ str r2, [sp, #944] @ 0x3b0 │ │ │ │ movs r5, r7 │ │ │ │ ldr r6, [r1, #16] │ │ │ │ movs r2, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -363647,15 +363638,15 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #80] @ (265e34 ) │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #68] @ (265e38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 265e0c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -363674,39 +363665,39 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 265dfa │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (265e44 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ ldr r6, [r5, #8] │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 265e60 │ │ │ │ + bcs.n 265f00 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (265eb8 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #96] @ (265ebc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 447c04 │ │ │ │ + bl 447c54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #2 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r3], #4 │ │ │ │ dmb ish │ │ │ │ ldrex r1, [r3] │ │ │ │ cmp r1, #1 │ │ │ │ @@ -363717,32 +363708,32 @@ │ │ │ │ cmp r1, #1 │ │ │ │ dmb ish │ │ │ │ beq.n 265eaa │ │ │ │ ldr r3, [pc, #48] @ (265ec0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (265ec4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43bb44 │ │ │ │ + b.w 43bb94 │ │ │ │ bl 265dd0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2669c8 │ │ │ │ str r2, [sp, #176] @ 0xb0 │ │ │ │ movs r5, r7 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 265e3c │ │ │ │ + bcs.n 265edc │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00265ec8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -363764,15 +363755,15 @@ │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ ldr r3, [pc, #80] @ (265f54 ) │ │ │ │ ldr r1, [pc, #80] @ (265f58 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -363782,28 +363773,28 @@ │ │ │ │ bl 265dd0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #40] @ (265f5c ) │ │ │ │ ldr r0, [pc, #40] @ (265f60 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4489d0 │ │ │ │ + bl 448a20 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 447c00 │ │ │ │ + b.w 447c50 │ │ │ │ str r1, [sp, #672] @ 0x2a0 │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 265e88 │ │ │ │ + bne.n 265f28 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r5, #44] @ 0x2c │ │ │ │ + ldr r4, [r7, #48] @ 0x30 │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 266048 │ │ │ │ + bne.n 265ee8 │ │ │ │ movs r2, r4 │ │ │ │ - bne.n 265e78 │ │ │ │ + bne.n 265f18 │ │ │ │ movs r2, r4 │ │ │ │ vmaxnm.f32 , , │ │ │ │ │ │ │ │ 00265f64 : │ │ │ │ ldr r3, [pc, #12] @ (265f74 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -363881,81 +363872,81 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (266040 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r4, #28] │ │ │ │ + ldr r0, [r6, #32] │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 265fc4 │ │ │ │ + bne.n 266064 │ │ │ │ movs r2, r4 │ │ │ │ - beq.n 266118 │ │ │ │ + beq.n 265fb8 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ bl 251dc8 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1032 @ 0x408 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ movs r0, #2 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ str.w r1, [r5, #1044] @ 0x414 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 25b290 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ adds r2, r0, r4 │ │ │ │ ldr.w r0, [r5, #1048] @ 0x418 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 44b2d4 │ │ │ │ + b.w 44b324 │ │ │ │ b.n 266044 │ │ │ │ nop │ │ │ │ b.n 266044 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #128] @ (266138 ) │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2fc5e8 │ │ │ │ + bl 2fc638 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2660f8 │ │ │ │ ldr r3, [pc, #108] @ (26613c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #100] @ (266140 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 266116 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -363972,15 +363963,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #68] @ (26614c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ add r3, pc │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 2660cc │ │ │ │ ldr r3, [pc, #56] @ (266150 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2660e4 │ │ │ │ ldr r3, [pc, #48] @ (266154 ) │ │ │ │ @@ -363988,56 +363979,56 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2660e4 │ │ │ │ ldr r0, [pc, #44] @ (266158 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 440cb4 │ │ │ │ + b.w 440d04 │ │ │ │ str r2, [r3, #92] @ 0x5c │ │ │ │ movs r2, r6 │ │ │ │ adds r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 266150 │ │ │ │ + beq.n 2661f0 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ + beq.n 2661c0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ movs r5, r5 │ │ │ │ subs r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r4, r5, r6, r7} │ │ │ │ + beq.n 2661dc │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #204] @ (266238 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 2fc6f0 │ │ │ │ + bl 2fc740 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2661e6 │ │ │ │ cmp r4, #6 │ │ │ │ bhi.n 2661b6 │ │ │ │ ldr r3, [pc, #176] @ (26623c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #168] @ (266240 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 266218 │ │ │ │ mov r0, r4 │ │ │ │ @@ -364055,15 +364046,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #359 @ 0x167 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -364076,15 +364067,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #100] @ (266258 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -364097,40 +364088,40 @@ │ │ │ │ ldr r3, [pc, #60] @ (266260 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2661a2 │ │ │ │ ldr r0, [pc, #52] @ (266264 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2661a2 │ │ │ │ nop │ │ │ │ str r2, [r3, #80] @ 0x50 │ │ │ │ movs r2, r6 │ │ │ │ adds r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r7!, {r2, r3, r5} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r7!, {r1, r2, r4, r6} │ │ │ │ + ldmia r7, {r1, r2, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ + ldr r4, [r0, #8] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r6} │ │ │ │ movs r2, r4 │ │ │ │ subs r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r6} │ │ │ │ + ldmia r7, {r1, r2, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r2 │ │ │ │ @@ -364176,31 +364167,31 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2662a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 2662a0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, #64] @ 0x40 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #60] @ 0x3c │ │ │ │ movs r2, r6 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r4, #120] @ 0x78 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r6, {r2, r3, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r6!, {r1, r2, r4} │ │ │ │ + ldmia r6, {r1, r2, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr.w r3, [pc, #1328] @ 266854 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -364213,18 +364204,18 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ add.w r5, r4, #332 @ 0x14c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 440118 │ │ │ │ + bl 440168 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 437eb4 │ │ │ │ + bl 437f04 │ │ │ │ movs r2, #11 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ bl 252b64 │ │ │ │ bl 251dc8 │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ @@ -364232,15 +364223,15 @@ │ │ │ │ bl 251df0 │ │ │ │ cbz r0, 26637a │ │ │ │ ldr.w r3, [r0, #320] @ 0x140 │ │ │ │ cmp r3, #11 │ │ │ │ beq.n 2663b4 │ │ │ │ ldr.w r0, [pc, #1252] @ 266860 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr.w r2, [pc, #1244] @ 266864 │ │ │ │ ldr.w r3, [pc, #1232] @ 26685c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -364261,70 +364252,70 @@ │ │ │ │ mov r7, r3 │ │ │ │ bl 221fd4 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 24b1cc │ │ │ │ bl 222040 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ cbz r0, 2663da │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 266384 │ │ │ │ bl 265f64 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2fb69c │ │ │ │ + bl 2fb6ec │ │ │ │ str.w r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 266510 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2fc86c │ │ │ │ - bl 2e9c64 │ │ │ │ + bl 2fc8bc │ │ │ │ + bl 2e9cb4 │ │ │ │ mov.w r0, #4194304 @ 0x400000 │ │ │ │ - bl 2fceb8 │ │ │ │ + bl 2fcf08 │ │ │ │ ldr.w r3, [pc, #1128] @ 26686c │ │ │ │ ldr.w r2, [pc, #1128] @ 266870 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r1, [pc, #1124] @ 266874 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2fb750 │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2fb7a0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ mov r0, r7 │ │ │ │ movw r1, #870 @ 0x366 │ │ │ │ bl 221fd4 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ movs r0, #1 │ │ │ │ - bl 337a70 │ │ │ │ + bl 337ac0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cbz r3, 26647a │ │ │ │ bl 222040 │ │ │ │ bl 265fd4 │ │ │ │ cmp r0, #3 │ │ │ │ iteet ne │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #1 │ │ │ │ moveq r0, #2 │ │ │ │ movne r0, r1 │ │ │ │ - bl 3f72bc │ │ │ │ + bl 3f730c │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 266468 │ │ │ │ mov r0, sl │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 437fec │ │ │ │ + bl 43803c │ │ │ │ mov r0, r5 │ │ │ │ - bl 437ec8 │ │ │ │ - bl 4403ec │ │ │ │ + bl 437f18 │ │ │ │ + bl 44043c │ │ │ │ b.n 266384 │ │ │ │ bl 222830 │ │ │ │ bl 222040 │ │ │ │ ldr r3, [pc, #1012] @ (266878 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -364351,15 +364342,15 @@ │ │ │ │ ldr r3, [pc, #968] @ (266884 ) │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 266614 │ │ │ │ bl 265fd4 │ │ │ │ cmp r0, #4 │ │ │ │ beq.w 26661e │ │ │ │ bl 265fd4 │ │ │ │ @@ -364373,27 +364364,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ bl 26615c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2664b6 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 2664d0 │ │ │ │ ldr r0, [pc, #884] @ (266888 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ bl 265fd4 │ │ │ │ cmp r0, #3 │ │ │ │ iteet ne │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #1 │ │ │ │ moveq r0, #2 │ │ │ │ movne r0, r1 │ │ │ │ - bl 3f72bc │ │ │ │ + bl 3f730c │ │ │ │ b.n 266468 │ │ │ │ ldr r0, [pc, #860] @ (26688c ) │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ movw r1, #667 @ 0x29b │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ movs r0, #15 │ │ │ │ @@ -364415,15 +364406,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #3 │ │ │ │ bl 266268 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cbz r3, 26657c │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 2664d0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movw r1, #687 @ 0x2af │ │ │ │ ldr r3, [pc, #780] @ (266890 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ @@ -364445,23 +364436,23 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r6, r3 │ │ │ │ bl 266268 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 266698 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 266572 │ │ │ │ ldr.w r1, [fp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ strd r3, r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2fc0f4 │ │ │ │ + bl 2fc144 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r3, r0 │ │ │ │ beq.w 2666fa │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ @@ -364473,33 +364464,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2664d0 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ b.n 266448 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 266448 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #24] │ │ │ │ bl 265f78 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 265ec8 │ │ │ │ b.n 266448 │ │ │ │ ldr r0, [pc, #620] @ (2668a0 ) │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 266448 │ │ │ │ ldr r3, [pc, #612] @ (2668a4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 266492 │ │ │ │ ldr r3, [pc, #604] @ (2668a8 ) │ │ │ │ @@ -364509,15 +364500,15 @@ │ │ │ │ bpl.w 266492 │ │ │ │ ldr r2, [pc, #592] @ (2668ac ) │ │ │ │ ldr r1, [pc, #596] @ (2668b0 ) │ │ │ │ ldr r0, [pc, #596] @ (2668b4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 266492 │ │ │ │ ldr r3, [pc, #568] @ (2668a4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 266550 │ │ │ │ ldr r3, [pc, #556] @ (2668a8 ) │ │ │ │ @@ -364527,22 +364518,22 @@ │ │ │ │ bpl.w 266550 │ │ │ │ ldr r2, [pc, #560] @ (2668b8 ) │ │ │ │ ldr r1, [pc, #560] @ (2668bc ) │ │ │ │ ldr r0, [pc, #564] @ (2668c0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 266550 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc730 │ │ │ │ + bl 2fc780 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 2fb8f0 │ │ │ │ + bl 2fb940 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 266780 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 266572 │ │ │ │ ldr.w r0, [fp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ @@ -364566,34 +364557,34 @@ │ │ │ │ ldr r2, [pc, #480] @ (2668c8 ) │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #693 @ 0x2b5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2664d0 │ │ │ │ ldr r3, [pc, #464] @ (2668cc ) │ │ │ │ ldr r2, [pc, #464] @ (2668d0 ) │ │ │ │ ldr r1, [pc, #468] @ (2668d4 ) │ │ │ │ add r3, pc │ │ │ │ str.w r0, [fp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r3, [sp] │ │ │ │ movs r3, #0 │ │ │ │ - bl 303acc │ │ │ │ + bl 303b1c │ │ │ │ movs r1, #5 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r2, r5 │ │ │ │ bl 2660a4 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r7, r1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -364605,72 +364596,72 @@ │ │ │ │ mov r0, r2 │ │ │ │ bl 221fd4 │ │ │ │ ldr r3, [pc, #396] @ (2668dc ) │ │ │ │ mov.w r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ strb r2, [r3, #0] │ │ │ │ - bl 2ead48 │ │ │ │ + bl 2ead98 │ │ │ │ mov r0, sl │ │ │ │ bl 2641f8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2667d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 337b84 │ │ │ │ + bl 337bd4 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ cbz r1, 2667b4 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ strb r7, [r6, #0] │ │ │ │ bl 222040 │ │ │ │ b.n 2664d0 │ │ │ │ ldr r2, [pc, #348] @ (2668e0 ) │ │ │ │ movs r1, #4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #332] @ (2668e4 ) │ │ │ │ mov r1, r7 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #328] @ (2668e8 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #399 @ 0x18f │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 2666ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 337afc │ │ │ │ + bl 337b4c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r7, r1 │ │ │ │ cbz r1, 2667f2 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r2, [r6, #0] │ │ │ │ bl 222040 │ │ │ │ b.n 2664d0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #272] @ (2668ec ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #734 @ 0x2de │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ strb r7, [r6, #0] │ │ │ │ bl 222040 │ │ │ │ b.n 2664d0 │ │ │ │ mov r1, r5 │ │ │ │ movs r0, #1 │ │ │ │ bl 279c94 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ @@ -364703,93 +364694,93 @@ │ │ │ │ bpl.n 266810 │ │ │ │ ldr r2, [pc, #172] @ (2668f0 ) │ │ │ │ ldr r1, [pc, #172] @ (2668f4 ) │ │ │ │ ldr r0, [pc, #176] @ (2668f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 266810 │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ movs r2, r6 │ │ │ │ str r6, [r3, #52] @ 0x34 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r3, r6} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ str r0, [r1, #48] @ 0x30 │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r5, {r2, r4, r5} │ │ │ │ + ldmia r5!, {r2, r7} │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ + str r0, [r5, #100] @ 0x64 │ │ │ │ movs r5, r5 │ │ │ │ - subs r2, r2, r2 │ │ │ │ + subs r2, r4, r3 │ │ │ │ movs r0, r4 │ │ │ │ - subs r6, r4, r2 │ │ │ │ + subs r6, r6, r3 │ │ │ │ movs r0, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #88] @ 0x58 │ │ │ │ + str r0, [r2, #92] @ 0x5c │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r4!, {r6} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r6!, {r4, r5} │ │ │ │ + ldmia r6!, {r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r3} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r3, {r2, r3, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ + str r0, [r0, #72] @ 0x48 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r4!, {r1, r3, r5, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r4!, {r5, r6, r7} │ │ │ │ + ldmia r5, {r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r2, #10878976 @ 0xa60000 │ │ │ │ - @ instruction: 0xf5840027 │ │ │ │ - ldmia r3!, {r1, r2, r6, r7} │ │ │ │ + orrs.w r0, r2, #10878976 @ 0xa60000 │ │ │ │ + rsbs r0, r4, #10944512 @ 0xa70000 │ │ │ │ + ldmia r4, {r1, r2, r4} │ │ │ │ movs r2, r4 │ │ │ │ - adcs.w r0, r8, #10944512 @ 0xa70000 │ │ │ │ - @ instruction: 0xf3d20026 │ │ │ │ - ldmia r3, {r3, r4, r7} │ │ │ │ + sub.w r0, r8, #10944512 @ 0xa70000 │ │ │ │ + bic.w r0, r2, #10878976 @ 0xa60000 │ │ │ │ + ldmia r3, {r3, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r0, #52] @ 0x34 │ │ │ │ + str r0, [r2, #56] @ 0x38 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r3, {r1, r3, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r5, #48] @ 0x30 │ │ │ │ + str r0, [r7, #52] @ 0x34 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r3, #30 │ │ │ │ + asrs r6, r5, #31 │ │ │ │ movs r0, r4 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + adds r4, r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ ldrh r6, [r7, #8] │ │ │ │ movs r5, r7 │ │ │ │ adds r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ + str r4, [r2, #44] @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r6} │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf2180026 │ │ │ │ - @ instruction: 0xf39a0027 │ │ │ │ - ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ + @ instruction: 0xf2680026 │ │ │ │ + @ instruction: 0xf3ea0027 │ │ │ │ + ldmia r2, {r2, r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002668fc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364901,15 +364892,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 266bd8 │ │ │ │ ldr r0, [pc, #444] @ (266bf0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 43bb44 │ │ │ │ + b.w 43bb94 │ │ │ │ ldr r3, [pc, #436] @ (266bf4 ) │ │ │ │ movs r2, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ bl 251dc8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -364918,33 +364909,33 @@ │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 252b64 │ │ │ │ bl 266044 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 266a6a │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ ldr.w r0, [r5, #624] @ 0x270 │ │ │ │ cbz r0, 266a74 │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ movs r1, #3 │ │ │ │ movs r0, #2 │ │ │ │ bl 265f78 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 266b66 │ │ │ │ ldr r3, [pc, #372] @ (266bf8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ (266bfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [pc, #356] @ (266c00 ) │ │ │ │ ldr r3, [pc, #324] @ (266be0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -364976,169 +364967,169 @@ │ │ │ │ movs r2, #9 │ │ │ │ add.w r0, r5, #320 @ 0x140 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 252b64 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 337c0c │ │ │ │ + bl 337c5c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 266b08 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #2 │ │ │ │ bl 279c94 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 266b16 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr r3, [pc, #240] @ (266c08 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 266b9e │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 266b28 │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ ldr.w r0, [r5, #132] @ 0x84 │ │ │ │ cbz r0, 266b32 │ │ │ │ - bl 2fb5f4 │ │ │ │ + bl 2fb644 │ │ │ │ movs r1, #3 │ │ │ │ movs r0, #2 │ │ │ │ bl 265f78 │ │ │ │ cmp r0, #2 │ │ │ │ bne.n 266b84 │ │ │ │ add.w r0, r5, #332 @ 0x14c │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ ldr.w r0, [r5, #328] @ 0x148 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 266a98 │ │ │ │ - bl 449068 │ │ │ │ + bl 4490b8 │ │ │ │ b.n 266a98 │ │ │ │ bl 2404fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2669f8 │ │ │ │ movs r0, #15 │ │ │ │ bl 222894 │ │ │ │ b.n 2669f8 │ │ │ │ movs r0, #1 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 337c0c │ │ │ │ + bl 337c5c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 266b7a │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add.w r0, r5, #1024 @ 0x400 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 266a98 │ │ │ │ ldr r3, [pc, #112] @ (266bf8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ (266c0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 266a98 │ │ │ │ ldr r0, [pc, #112] @ (266c10 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 266b20 │ │ │ │ movs r1, #4 │ │ │ │ movs r0, #2 │ │ │ │ bl 265f78 │ │ │ │ cmp r0, #2 │ │ │ │ beq.w 266a98 │ │ │ │ ldr r3, [pc, #56] @ (266bf8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (266c14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 266a98 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r6, r2] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, r2] │ │ │ │ movs r2, r6 │ │ │ │ strh r2, [r7, #50] @ 0x32 │ │ │ │ movs r5, r7 │ │ │ │ ldrb r6, [r6, r1] │ │ │ │ movs r2, r6 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r6} │ │ │ │ movs r2, r4 │ │ │ │ strh r4, [r1, #50] @ 0x32 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ ldrh r0, [r7, r7] │ │ │ │ movs r2, r6 │ │ │ │ strh r0, [r1, #46] @ 0x2e │ │ │ │ movs r5, r7 │ │ │ │ movs r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r0!, {r1, r2, r6} │ │ │ │ + ldmia r0!, {r1, r2, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r7!, {r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00266c18 : │ │ │ │ push {lr} │ │ │ │ tst r2, r0 │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ bne.n 266c46 │ │ │ │ cbnz r0, 266c36 │ │ │ │ ands.w r0, r2, r3 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ ite eq │ │ │ │ moveq r1, ip │ │ │ │ movne r1, #0 │ │ │ │ - b.w 337c0c │ │ │ │ + b.w 337c5c │ │ │ │ mov lr, r1 │ │ │ │ mov r1, ip │ │ │ │ eor.w r0, lr, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 337a70 │ │ │ │ + b.w 337ac0 │ │ │ │ ldr r3, [pc, #32] @ (266c68 ) │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ ldr.w lr, [pc, #32] @ 266c6c │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #28] @ (266c70 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 43b31c │ │ │ │ + b.w 43b36c │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, r7] │ │ │ │ + ldrsh r6, [r4, r0] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r0!, {r2} │ │ │ │ + ldmia r0!, {r2, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r4!, {r2, r4, r7} │ │ │ │ + stmia r4!, {r2, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00266c74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -365152,25 +365143,25 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 17e220 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sp │ │ │ │ - bl 337b84 │ │ │ │ + bl 337bd4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 266ce8 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ - bl 43b05c │ │ │ │ + bl 43b0ac │ │ │ │ blx 1805c4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 43b618 │ │ │ │ + bl 43b668 │ │ │ │ ldr r2, [pc, #52] @ (266cf8 ) │ │ │ │ ldr r3, [pc, #48] @ (266cf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -365207,19 +365198,19 @@ │ │ │ │ mov r0, sp │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 337afc │ │ │ │ + bl 337b4c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 266d5a │ │ │ │ mov r0, r4 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r2, [pc, #60] @ (266d70 ) │ │ │ │ ldr r3, [pc, #52] @ (266d6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -365310,42 +365301,42 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ bl 222040 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 437eb4 │ │ │ │ + bl 437f04 │ │ │ │ movs r0, #32 │ │ │ │ blx 17e220 │ │ │ │ ldr.w r3, [pc, #1208] @ 2672f0 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ str.w r5, [r4, #1048] @ 0x418 │ │ │ │ add.w r5, r4, #1024 @ 0x400 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 437eb4 │ │ │ │ + bl 437f04 │ │ │ │ str r7, [sp, #32] │ │ │ │ bl 251dc8 │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ beq.n 266eac │ │ │ │ bl 251df0 │ │ │ │ ldr.w r0, [pc, #1148] @ 2672f4 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr.w r2, [pc, #1144] @ 2672f8 │ │ │ │ ldr.w r3, [pc, #1128] @ 2672ec │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -365355,15 +365346,15 @@ │ │ │ │ mov.w r1, #656 @ 0x290 │ │ │ │ add r0, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 221fd4 │ │ │ │ bl 265f64 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fb69c │ │ │ │ + bl 2fb6ec │ │ │ │ str.w r0, [r4, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 266f40 │ │ │ │ ldr.w r0, [pc, #1088] @ 267300 │ │ │ │ ldr.w r3, [pc, #1088] @ 267304 │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ @@ -365373,114 +365364,114 @@ │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ add r2, sp, #32 │ │ │ │ bl 266268 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 266f50 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ bl 265fd4 │ │ │ │ cmp r0, #3 │ │ │ │ itete eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, r1 │ │ │ │ movne r1, #2 │ │ │ │ - bl 3f72bc │ │ │ │ + bl 3f730c │ │ │ │ mov r0, r5 │ │ │ │ - bl 437fec │ │ │ │ + bl 43803c │ │ │ │ mov r0, r5 │ │ │ │ - bl 437ec8 │ │ │ │ + bl 437f18 │ │ │ │ ldr r0, [pc, #1020] @ (267308 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ bl 27f31c │ │ │ │ ldr.w r5, [r4, #1048] @ 0x418 │ │ │ │ cbz r5, 266f26 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r6 │ │ │ │ - bl 437ec8 │ │ │ │ + bl 437f18 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 266e7e │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #624] @ 0x270 │ │ │ │ b.n 266e7e │ │ │ │ ldr r0, [pc, #968] @ (26730c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 266ee6 │ │ │ │ b.n 266eea │ │ │ │ mov.w r0, #4194304 @ 0x400000 │ │ │ │ - bl 2fceb8 │ │ │ │ + bl 2fcf08 │ │ │ │ ldr r3, [pc, #948] @ (267310 ) │ │ │ │ ldr r2, [pc, #952] @ (267314 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #952] @ (267318 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2fb6f8 │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2fb748 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f3cec │ │ │ │ + bl 2f3d3c │ │ │ │ ldr r0, [pc, #924] @ (26731c ) │ │ │ │ movw r1, #567 @ 0x237 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ add r1, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ - bl 337a70 │ │ │ │ + bl 337ac0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cbz r3, 266fae │ │ │ │ bl 222040 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cbz r0, 266fa2 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 266eea │ │ │ │ - bl 2fba88 │ │ │ │ + bl 2fbad8 │ │ │ │ b.n 266eea │ │ │ │ bl 222830 │ │ │ │ bl 222040 │ │ │ │ ldr r3, [pc, #872] @ (267320 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26721c │ │ │ │ movs r0, #2 │ │ │ │ ldr.w r7, [r4, #1048] @ 0x418 │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ bl 25b290 │ │ │ │ movs r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ adds.w r2, r0, sl │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 44b2d4 │ │ │ │ + bl 44b324 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 266f9a │ │ │ │ ldr r3, [pc, #800] @ (267324 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #800] @ 267328 │ │ │ │ add r3, pc │ │ │ │ @@ -365491,43 +365482,43 @@ │ │ │ │ b.n 267068 │ │ │ │ bl 25a7e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26719c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 26263c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ movs r1, #4 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 2660a4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 267154 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2671a2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ bne.w 267278 │ │ │ │ bl 265fd4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2672a8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 437fec │ │ │ │ + bl 43803c │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ bne.w 267278 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #1 │ │ │ │ @@ -365545,19 +365536,19 @@ │ │ │ │ bne.w 26729a │ │ │ │ ldr r1, [pc, #636] @ (26732c ) │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r5, [sp] │ │ │ │ - bl 303acc │ │ │ │ + bl 303b1c │ │ │ │ ldr r0, [pc, #608] @ (267330 ) │ │ │ │ movw r1, #427 @ 0x1ab │ │ │ │ str r5, [r6, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ bl 265fd4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -365572,15 +365563,15 @@ │ │ │ │ bl 265fd4 │ │ │ │ cbnz r0, 267142 │ │ │ │ ldr r0, [pc, #564] @ (267334 ) │ │ │ │ mov.w r1, #442 @ 0x1ba │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 337afc │ │ │ │ + bl 337b4c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26727e │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #3 │ │ │ │ bl 2660a4 │ │ │ │ @@ -365596,64 +365587,64 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 267018 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r6, r8 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 266f9a │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 266f9a │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, r1 │ │ │ │ - bl 2fc64c │ │ │ │ + bl 2fc69c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 267050 │ │ │ │ ldr r3, [pc, #460] @ (267338 ) │ │ │ │ movs r1, #4 │ │ │ │ negs r5, r5 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr r3, [pc, #444] @ (26733c ) │ │ │ │ ldr r2, [pc, #448] @ (267340 ) │ │ │ │ ldr r1, [pc, #448] @ (267344 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 267050 │ │ │ │ - bl 2e66dc │ │ │ │ + bl 2e672c │ │ │ │ b.n 267022 │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fbb7c │ │ │ │ + bl 2fbbcc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ cmp r0, r5 │ │ │ │ blt.n 267142 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #5 │ │ │ │ bl 266268 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 267058 │ │ │ │ mov r0, r8 │ │ │ │ - bl 437f90 │ │ │ │ + bl 437fe0 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #1 │ │ │ │ bl 27f320 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 267058 │ │ │ │ @@ -365690,15 +365681,15 @@ │ │ │ │ bpl.w 266fc6 │ │ │ │ ldr r2, [pc, #280] @ (267354 ) │ │ │ │ ldr r1, [pc, #284] @ (267358 ) │ │ │ │ ldr r0, [pc, #284] @ (26735c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 266fc6 │ │ │ │ ldr r3, [pc, #256] @ (26734c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2670f8 │ │ │ │ ldr r3, [pc, #244] @ (267350 ) │ │ │ │ @@ -365708,41 +365699,41 @@ │ │ │ │ bpl.w 2670f8 │ │ │ │ ldr r2, [pc, #248] @ (267360 ) │ │ │ │ ldr r1, [pc, #248] @ (267364 ) │ │ │ │ ldr r0, [pc, #252] @ (267368 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2670f8 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov r6, r8 │ │ │ │ b.n 266f9a │ │ │ │ ldr r5, [sp, #24] │ │ │ │ bl 222040 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r6, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26714e │ │ │ │ b.n 266f9a │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov r6, r8 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 266f9a │ │ │ │ mov r7, r5 │ │ │ │ mov r6, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 266f9a │ │ │ │ ldr r0, [pc, #192] @ (26736c ) │ │ │ │ mov r6, r8 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 266f9a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #144] @ (26734c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 267212 │ │ │ │ @@ -365753,89 +365744,88 @@ │ │ │ │ bpl.n 267212 │ │ │ │ ldr r2, [pc, #156] @ (267370 ) │ │ │ │ ldr r1, [pc, #156] @ (267374 ) │ │ │ │ ldr r0, [pc, #160] @ (267378 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 267212 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r2, r6 │ │ │ │ ldr r0, [r0, r2] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bl 4c52f2 <_IO_stdin_used@@Base+0x61bba> │ │ │ │ - stmia r6!, {r3, r4} │ │ │ │ + bl 4c52f2 <_IO_stdin_used@@Base+0x61b6a> │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ ldr r6, [r1, r0] │ │ │ │ movs r2, r6 │ │ │ │ - stmia r2!, {r4, r6} │ │ │ │ + stmia r2!, {r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ strh r2, [r1, #14] │ │ │ │ movs r5, r7 │ │ │ │ - bl 43d306 │ │ │ │ + bl 43d306 │ │ │ │ strh r4, [r0, #12] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r1, r3] │ │ │ │ + ldrh r0, [r3, r4] │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r2, r0, #29 │ │ │ │ + lsrs r2, r2, #30 │ │ │ │ movs r0, r4 │ │ │ │ - lsrs r6, r2, #29 │ │ │ │ + lsrs r6, r4, #30 │ │ │ │ movs r0, r4 │ │ │ │ - stmia r1!, {r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, r0] │ │ │ │ + ldrh r6, [r5, r1] │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r2, r2, #26 │ │ │ │ + lsrs r2, r4, #27 │ │ │ │ movs r0, r4 │ │ │ │ - lsrs r6, r0, #24 │ │ │ │ + lsrs r6, r2, #25 │ │ │ │ movs r0, r4 │ │ │ │ - stmia r0!, {r2, r3, r4} │ │ │ │ + stmia r0!, {r2, r3, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - ite al │ │ │ │ - moval r2, r4 │ │ │ │ - add r4, r0, r1 │ │ │ │ + stmia r0!, {r2, r3, r4, r5} │ │ │ │ + movs r2, r4 │ │ │ │ + adds r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, r2] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ movs r5, r5 │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ - movs r2, r4 │ │ │ │ - itt vs │ │ │ │ - movvs r2, r4 │ │ │ │ - bkpt 0x00f4 │ │ │ │ + stmia r3!, {r2, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - adds r0, r4, r1 │ │ │ │ + ite lt │ │ │ │ + movlt r2, r4 │ │ │ │ + itt mi @ unpredictable │ │ │ │ + movmi r2, r4 │ │ │ │ + addmi r0, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8220026 │ │ │ │ - @ instruction: 0xe9a40027 │ │ │ │ - itte al │ │ │ │ - moval r2, r4 │ │ │ │ - ldrdal r0, r0, [r8, #-156]! @ 0x9c │ │ │ │ - b.n 26734c │ │ │ │ - movs r6, r4 │ │ │ │ - it lt │ │ │ │ - movlt r2, r4 │ │ │ │ - stmia r0!, {r1, r2, r5, r6} │ │ │ │ + ldrd r0, r0, [r2], #-152 @ 0x98 │ │ │ │ + ldrd r0, r0, [r4, #156]! @ 0x9c │ │ │ │ + stmia r0!, {r1, r2, r4, r5} │ │ │ │ + movs r2, r4 │ │ │ │ + strd r0, r0, [r8, #156] @ 0x9c │ │ │ │ + strex r0, r0, [r2, #152] @ 0x98 │ │ │ │ + stmia r0!, {r3} │ │ │ │ movs r2, r4 │ │ │ │ - b.n 267284 │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + movs r2, r4 │ │ │ │ + b.n 267324 │ │ │ │ movs r6, r4 │ │ │ │ - stmdb sl, {r0, r1, r2, r5} │ │ │ │ - ite mi │ │ │ │ - movmi r2, r4 │ │ │ │ + ldrd r0, r0, [sl, #-156] @ 0x9c │ │ │ │ + itt ls │ │ │ │ + movls r2, r4 │ │ │ │ │ │ │ │ 0026737c : │ │ │ │ - pushpl {lr} │ │ │ │ + pushls {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 251dc8 │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #11 │ │ │ │ @@ -365851,25 +365841,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bl 251dc8 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #1032 @ 0x408 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r0, r3, #1024 @ 0x400 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 437f0c │ │ │ │ + b.w 437f5c │ │ │ │ bl 251df0 │ │ │ │ add.w r0, r0, #332 @ 0x14c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 437f0c │ │ │ │ + b.w 437f5c │ │ │ │ │ │ │ │ 002673e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ (2674b4 ) │ │ │ │ @@ -365892,27 +365882,27 @@ │ │ │ │ ldr r2, [pc, #152] @ (2674bc ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #152] @ (2674c0 ) │ │ │ │ add r0, sp, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 436360 │ │ │ │ - bl 44a060 │ │ │ │ + bl 4363b0 │ │ │ │ + bl 44a0b0 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ - bl 4490c0 │ │ │ │ + bl 449110 │ │ │ │ str.w r5, [r4, #328] @ 0x148 │ │ │ │ bl 222040 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 436698 │ │ │ │ + bl 4366e8 │ │ │ │ ldr r0, [pc, #116] @ (2674c4 ) │ │ │ │ mov.w r1, #952 @ 0x3b8 │ │ │ │ add r0, pc │ │ │ │ bl 221fd4 │ │ │ │ - bl 2e9e08 │ │ │ │ + bl 2e9e58 │ │ │ │ ldr r2, [pc, #104] @ (2674c8 ) │ │ │ │ ldr r3, [pc, #88] @ (2674b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -365946,31 +365936,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ strh r6, [r2, r2] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ mcr 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r6} │ │ │ │ movs r2, r4 │ │ │ │ - pop {r1, r2, r3, r4, r7} │ │ │ │ + pop {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ strh r4, [r6, r0] │ │ │ │ movs r2, r6 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + strb r6, [r4, r7] │ │ │ │ movs r5, r5 │ │ │ │ - pop {r2, r3, r4, r6} │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r0!, {r2, r5, r6} │ │ │ │ + stmia r0!, {r2, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r0, r6] │ │ │ │ + strb r0, [r2, r7] │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r2, r6} │ │ │ │ + pop {r1, r2, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf2320021 │ │ │ │ + @ instruction: 0xf2820021 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [r1, #52] @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2674fe │ │ │ │ ite ne │ │ │ │ @@ -366054,33 +366044,33 @@ │ │ │ │ ldr r3, [pc, #44] @ (2675ec ) │ │ │ │ ldr r1, [pc, #48] @ (2675f0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1617 @ 0x651 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 267596 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r6, r4] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, r3] │ │ │ │ movs r2, r6 │ │ │ │ - itt hi │ │ │ │ - movhi r2, r4 │ │ │ │ - strbhi r2, [r3, r5] │ │ │ │ + ite le │ │ │ │ + movle r2, r4 │ │ │ │ + strbgt r2, [r5, r6] │ │ │ │ movs r5, r5 │ │ │ │ - itet vs │ │ │ │ - movvs r2, r4 │ │ │ │ - addvc.w r0, r0, #1572864 @ 0x180000 │ │ │ │ - pushvs {r4, lr} │ │ │ │ + itte lt │ │ │ │ + movlt r2, r4 │ │ │ │ + addlt.w r0, r0, #1572864 @ 0x180000 │ │ │ │ + pushge {r4, lr} │ │ │ │ ldr.w ip, [r1, #8] │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ mla lr, r2, ip, r3 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldrb.w r4, [lr, #56] @ 0x38 │ │ │ │ @@ -366113,19 +366103,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #4] @ (26766c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ movs r1, r6 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ - b.w 2f3cec │ │ │ │ + b.w 2f3d3c │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 2676e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -366133,15 +366123,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #92] @ (2676f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r1, [pc, #76] @ (2676f4 ) │ │ │ │ ldr r2, [pc, #80] @ (2676f8 ) │ │ │ │ ldr r3, [pc, #80] @ (2676fc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [pc, #80] @ 267700 │ │ │ │ strd r1, r2, [r0, #48] @ 0x30 │ │ │ │ @@ -366163,19 +366153,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r2, [r1, r2] │ │ │ │ + strb r2, [r3, r3] │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r4, r1, #32 │ │ │ │ + lsrs r4, r3, #1 │ │ │ │ movs r0, r4 │ │ │ │ - lsrs r6, r3, #32 │ │ │ │ + lsrs r6, r5, #1 │ │ │ │ movs r0, r4 │ │ │ │ subs r2, #227 @ 0xe3 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #41 @ 0x29 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ @@ -366234,33 +366224,33 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cbz r3, 2677aa │ │ │ │ blx 17ea54 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267758 │ │ │ │ - bl 449068 │ │ │ │ + bl 4490b8 │ │ │ │ b.n 267758 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #84] @ (2677f4 ) │ │ │ │ ldr r1, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 267758 │ │ │ │ bl 251df0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr.w r3, [r3, #320] @ 0x140 │ │ │ │ cmp r3, #9 │ │ │ │ beq.n 267786 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldr r0, [pc, #56] @ (2677f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 267786 │ │ │ │ @@ -366271,17 +366261,17 @@ │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [pc, #432] @ (26799c ) │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #224] @ (2678d4 ) │ │ │ │ movs r2, r6 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ + bkpt 0x000e │ │ │ │ movs r2, r4 │ │ │ │ - pop {r1, r3, r4, r5, r7, pc} │ │ │ │ + bkpt 0x000a │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #1572864 @ 0x180000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -366332,28 +366322,28 @@ │ │ │ │ ldr r1, [pc, #188] @ (267938 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #891 @ 0x37b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 267862 │ │ │ │ ldr r3, [pc, #164] @ (26793c ) │ │ │ │ mov.w r2, #908 @ 0x38c │ │ │ │ ldr r5, [pc, #164] @ (267940 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #164] @ (267944 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 2678b6 │ │ │ │ blx 17e554 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ cbz r0, 2678be │ │ │ │ blx 17e3b4 │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ @@ -366374,69 +366364,69 @@ │ │ │ │ ldr r1, [pc, #108] @ (267950 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #898 @ 0x382 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2678ae │ │ │ │ ldr r3, [pc, #88] @ (267954 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #88] @ (267958 ) │ │ │ │ ldr r1, [pc, #92] @ (26795c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #915 @ 0x393 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2678ae │ │ │ │ ldr r3, [pc, #72] @ (267960 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #72] @ (267964 ) │ │ │ │ ldr r1, [pc, #76] @ (267968 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #922 @ 0x39a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2678ae │ │ │ │ - strh r0, [r4, r2] │ │ │ │ + strh r0, [r6, r3] │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r2, r3, r4, pc} │ │ │ │ + pop {r1, r2, r3, r5, r6, pc} │ │ │ │ movs r2, r4 │ │ │ │ - pop {r2, r3, r5, r7} │ │ │ │ + pop {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r7, r1] │ │ │ │ + strh r4, [r1, r3] │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r4, r6, pc} │ │ │ │ + pop {r1, r5, r7, pc} │ │ │ │ movs r2, r4 │ │ │ │ - pop {r1, r3, r7} │ │ │ │ + pop {r1, r3, r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r7, r0] │ │ │ │ + strh r0, [r1, r2] │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7} │ │ │ │ + pop {r1, r2, r3, r5, pc} │ │ │ │ movs r2, r4 │ │ │ │ - pop {r2, r6} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + strh r4, [r5, r1] │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r2, r3, r4, pc} │ │ │ │ + pop {r1, r2, r3, r5, r6, pc} │ │ │ │ movs r2, r4 │ │ │ │ - pop {r3, r5} │ │ │ │ + pop {r3, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r0, r0] │ │ │ │ + strh r0, [r2, r1] │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r2, r3, r5, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ movs r2, r4 │ │ │ │ - pop {r2, r3} │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #148] @ 267a10 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -366512,15 +366502,15 @@ │ │ │ │ bne.n 267ac0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ (267adc ) │ │ │ │ str.w r3, [r4, #132] @ 0x84 │ │ │ │ add r0, pc │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ - bl 2e631c │ │ │ │ + bl 2e636c │ │ │ │ cbnz r0, 267aaa │ │ │ │ ldr r3, [pc, #136] @ (267ae0 ) │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 267a86 │ │ │ │ movs r1, #32 │ │ │ │ @@ -366545,15 +366535,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 267a62 │ │ │ │ ldr r0, [pc, #80] @ (267aec ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ b.n 267a62 │ │ │ │ ldr r3, [pc, #68] @ (267af0 ) │ │ │ │ movw r2, #638 @ 0x27e │ │ │ │ ldr r1, [pc, #64] @ (267af4 ) │ │ │ │ ldr r0, [pc, #68] @ (267af8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -366577,27 +366567,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 267b6c │ │ │ │ + pop {r1, r6} │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r5, r1] │ │ │ │ + str r0, [r7, r2] │ │ │ │ movs r5, r5 │ │ │ │ - rev16 r2, r7 │ │ │ │ + revsh r2, r1 │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, r7, #2 │ │ │ │ + subs r6, r1, #4 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r2, r1] │ │ │ │ + str r2, [r4, r2] │ │ │ │ movs r5, r5 │ │ │ │ - rev16 r4, r4 │ │ │ │ + hlt 0x0034 │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r0, 267b72 │ │ │ │ + cbnz r0, 267b86 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #160] @ (267bbc ) │ │ │ │ @@ -366661,15 +366651,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 267b6a │ │ │ │ ldr r0, [pc, #44] @ (267bd8 ) │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 267b6a │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #464] @ (267d90 ) │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #408] @ (267d60 ) │ │ │ │ @@ -366678,15 +366668,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #152] @ (267c68 ) │ │ │ │ movs r2, r6 │ │ │ │ subs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 267c24 │ │ │ │ + cbnz r4, 267c38 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #408] @ (267d88 ) │ │ │ │ @@ -366808,15 +366798,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ strd r7, lr, [sp, #16] │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 267cbe │ │ │ │ ldr r3, [pc, #136] @ (267da8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 267d30 │ │ │ │ ldr r3, [pc, #120] @ (267da0 ) │ │ │ │ @@ -366836,25 +366826,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 267c78 │ │ │ │ ldr r0, [pc, #104] @ (267db0 ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 267c78 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 267c88 │ │ │ │ ldr r0, [pc, #84] @ (267db4 ) │ │ │ │ subs.w r2, r4, #4000 @ 0xfa0 │ │ │ │ sbc.w r3, r3, r3 │ │ │ │ stmia.w sp, {r4, r7, ip} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w ip, [r1, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r7, [r1, #44] @ 0x2c │ │ │ │ b.n 267c74 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ @@ -366869,23 +366859,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #32] @ (267dbc ) │ │ │ │ movs r2, r6 │ │ │ │ movs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r2, r1 │ │ │ │ + hlt 0x001a │ │ │ │ movs r2, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r0, r1 │ │ │ │ + hlt 0x0018 │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r4, 267dde │ │ │ │ + cbnz r4, 267df2 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr.w ip, [pc, #164] @ 267e6c │ │ │ │ mov r5, r0 │ │ │ │ @@ -367039,15 +367029,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #48] @ (267f68 ) │ │ │ │ mov r4, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 267ed4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ blxns lr │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ blxns sp │ │ │ │ @@ -367056,15 +367046,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ blxns r7 │ │ │ │ movs r2, r6 │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb89c │ │ │ │ + @ instruction: 0xb8ec │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w ip, [pc, #300] @ 2680a8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -367155,15 +367145,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 267fe0 │ │ │ │ ldr r0, [pc, #120] @ (2680c8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 267fe0 │ │ │ │ ldr.w ip, [pc, #112] @ 2680cc │ │ │ │ add ip, pc │ │ │ │ b.n 267fdc │ │ │ │ ldr.w ip, [pc, #108] @ 2680d0 │ │ │ │ add ip, pc │ │ │ │ b.n 267fdc │ │ │ │ @@ -367184,42 +367174,42 @@ │ │ │ │ str.w ip, [sp, #12] │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add.w r4, r2, #144 @ 0x90 │ │ │ │ add.w r3, r2, #80 @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r2, #16 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 267fe0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bx r2 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bx r0 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #130 @ 0x82 │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ movs r0, r4 │ │ │ │ mov r8, r6 │ │ │ │ movs r2, r6 │ │ │ │ adds r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7e6 │ │ │ │ + @ instruction: 0xb836 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb7c2 │ │ │ │ + @ instruction: 0xb812 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb7c6 │ │ │ │ + @ instruction: 0xb816 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7fc │ │ │ │ + @ instruction: 0xb84c │ │ │ │ movs r2, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov.w r0, #4288 @ 0x10c0 │ │ │ │ @@ -367347,15 +367337,15 @@ │ │ │ │ bpl.n 2681ea │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, sl, asr #31 │ │ │ │ ldr r0, [pc, #164] @ (2682dc ) │ │ │ │ mov r2, sl │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r6, r3, r1 │ │ │ │ b.n 2681ea │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ bl 267db8 │ │ │ │ cbnz r0, 268260 │ │ │ │ @@ -367403,29 +367393,29 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26827c │ │ │ │ ldr r0, [pc, #32] @ (2682e4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26827c │ │ │ │ cmp r2, r9 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6fc │ │ │ │ + @ instruction: 0xb74c │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + @ instruction: 0xb704 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ @@ -367512,24 +367502,24 @@ │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ blx 17e3e4 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [r5, #64] @ 0x40 │ │ │ │ - bl 43a02c │ │ │ │ + bl 43a07c │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ movs r1, #4 │ │ │ │ adds r0, #31 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 17e3e4 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ - bl 43a02c │ │ │ │ + bl 43a07c │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ movs r1, #4 │ │ │ │ blx 17e3e4 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r4, #136] @ 0x88 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ strb.w r3, [r5, #56] @ 0x38 │ │ │ │ @@ -367579,27 +367569,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [pc, #44] @ (2684cc ) │ │ │ │ ldrd r8, r9, [r5, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ strd r6, r3, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ b.n 26844a │ │ │ │ nop │ │ │ │ muls r6, r7 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + push {r2, r4, r5, r6, lr} │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ mov r8, r2 │ │ │ │ @@ -367688,15 +367678,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 26854a │ │ │ │ ldr r0, [pc, #428] @ (26876c ) │ │ │ │ mov r3, r9 │ │ │ │ strd r2, r7, [sp] │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26854a │ │ │ │ strd r4, r2, [sp, #16] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [sl, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -367716,15 +367706,15 @@ │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r2, r7, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ strd r3, r7, [sp, #76] @ 0x4c │ │ │ │ add r3, pc, #308 @ (adr r3, 268748 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 44ae74 │ │ │ │ + bl 44aec4 │ │ │ │ cbz r0, 268636 │ │ │ │ subs r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ bhi.n 2686d8 │ │ │ │ ldrh.w r3, [sp, #74] @ 0x4a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26873c │ │ │ │ @@ -367790,15 +367780,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26867e │ │ │ │ ldr r0, [pc, #172] @ (268770 ) │ │ │ │ mov r2, r8 │ │ │ │ strd r3, r7, [sp] │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26867e │ │ │ │ blx 17ea54 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cbnz r3, 268732 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl, #128] @ 0x80 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -367806,15 +367796,15 @@ │ │ │ │ b.n 26856c │ │ │ │ bl 251df0 │ │ │ │ ldr.w r3, [r0, #320] @ 0x140 │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 2685e2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 449dd8 │ │ │ │ + bl 449e28 │ │ │ │ b.n 26864c │ │ │ │ ldr.w r0, [sl, #100] @ 0x64 │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ blx 17f5ec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2686d8 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ @@ -367853,17 +367843,17 @@ │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r5, r6} │ │ │ │ + push {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - cbz r0, 2687ce │ │ │ │ + cbz r0, 2687e2 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ mov r5, r2 │ │ │ │ @@ -367989,41 +367979,41 @@ │ │ │ │ ldr r3, [pc, #140] @ (26893c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 268806 │ │ │ │ ldr r0, [pc, #132] @ (268940 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ b.n 268806 │ │ │ │ ldr r3, [pc, #124] @ (268944 ) │ │ │ │ ldr r2, [pc, #124] @ (268948 ) │ │ │ │ ldr r1, [pc, #128] @ (26894c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movw r2, #1582 @ 0x62e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 26886a │ │ │ │ ldr r3, [pc, #104] @ (268950 ) │ │ │ │ ldr r2, [pc, #104] @ (268954 ) │ │ │ │ ldr r1, [pc, #108] @ (268958 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movw r2, #1588 @ 0x634 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 2688e0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (26895c ) │ │ │ │ movw r2, #1570 @ 0x622 │ │ │ │ ldr r1, [pc, #80] @ (268960 ) │ │ │ │ ldr r0, [pc, #84] @ (268964 ) │ │ │ │ add r3, pc │ │ │ │ @@ -368039,39 +368029,39 @@ │ │ │ │ movs r2, r6 │ │ │ │ bx sp │ │ │ │ movs r1, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #38 @ 0x26 │ │ │ │ movs r2, r6 │ │ │ │ - cbz r6, 26896e │ │ │ │ + sxth r6, r5 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 268978 │ │ │ │ + sxth r0, r4 │ │ │ │ movs r2, r4 │ │ │ │ - negs r0, r2 │ │ │ │ + cmp r0, r4 │ │ │ │ movs r5, r5 │ │ │ │ - sxth r2, r5 │ │ │ │ + sxtb r2, r7 │ │ │ │ movs r2, r4 │ │ │ │ - add r4, sp, #368 @ 0x170 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ movs r2, r4 │ │ │ │ - tst r0, r6 │ │ │ │ + cmp r0, r0 │ │ │ │ movs r5, r5 │ │ │ │ - sxth r2, r6 │ │ │ │ + uxth r2, r0 │ │ │ │ movs r2, r4 │ │ │ │ - add r4, sp, #240 @ 0xf0 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ movs r2, r4 │ │ │ │ - tst r4, r1 │ │ │ │ + negs r4, r3 │ │ │ │ movs r5, r5 │ │ │ │ - add r4, sp, #120 @ 0x78 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ movs r2, r4 │ │ │ │ - cbz r2, 268992 │ │ │ │ + cbz r2, 2689a6 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ ldr.w r2, [pc, #1068] @ 268da8 │ │ │ │ @@ -368094,15 +368084,15 @@ │ │ │ │ bne.w 268cf4 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ cbz r2, 2689bc │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ ldr.w r0, [r4, #144] @ 0x90 │ │ │ │ movs r7, #9 │ │ │ │ movt r7, #6 │ │ │ │ blx 17e524 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ mov r5, r3 │ │ │ │ @@ -368343,15 +368333,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [pc, #356] @ (268dc4 ) │ │ │ │ vldr d7, [r5, #16] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 268b02 │ │ │ │ mul.w r2, r8, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ blx 17ef30 │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -368417,24 +368407,24 @@ │ │ │ │ b.n 268b98 │ │ │ │ ldr r0, [pc, #152] @ (268dc8 ) │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ bl 268774 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 268d00 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 43b0ac │ │ │ │ + bl 43b0fc │ │ │ │ b.n 268d00 │ │ │ │ blx 17e484 │ │ │ │ b.n 268b94 │ │ │ │ bl 251dc8 │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 268d00 │ │ │ │ @@ -368447,15 +368437,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (268dc0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 268d10 │ │ │ │ ldr r0, [pc, #76] @ (268dd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 268d10 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (268dd4 ) │ │ │ │ movw r2, #711 @ 0x2c7 │ │ │ │ ldr r1, [pc, #64] @ (268dd8 ) │ │ │ │ ldr r0, [pc, #64] @ (268ddc ) │ │ │ │ add r3, pc │ │ │ │ @@ -368474,27 +368464,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #236 @ 0xec │ │ │ │ movs r2, r6 │ │ │ │ adds r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #240 @ 0xf0 │ │ │ │ + add r7, sp, #560 @ 0x230 │ │ │ │ movs r2, r4 │ │ │ │ - add r6, sp, #104 @ 0x68 │ │ │ │ + add r6, sp, #424 @ 0x1a8 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #912 @ 0x390 │ │ │ │ + add r6, sp, #208 @ 0xd0 │ │ │ │ movs r2, r4 │ │ │ │ - subs r5, #130 @ 0x82 │ │ │ │ + subs r5, #210 @ 0xd2 │ │ │ │ movs r5, r5 │ │ │ │ - add r7, pc, #592 @ (adr r7, 26902c ) │ │ │ │ + add r7, pc, #912 @ (adr r7, 26916c ) │ │ │ │ movs r2, r4 │ │ │ │ - add r5, sp, #928 @ 0x3a0 │ │ │ │ + add r6, sp, #224 @ 0xe0 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -368611,15 +368601,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 268ede │ │ │ │ ldr r0, [pc, #768] @ (269224 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 268ede │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ blx 17f780 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [pc, #748] @ (269228 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -368628,15 +368618,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #744] @ (269230 ) │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #827 @ 0x33b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ blx 17e90c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ blx 17e484 │ │ │ │ movs r3, #0 │ │ │ │ @@ -368764,237 +368754,237 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #2322 @ 0x912 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 268f6a │ │ │ │ ldr r3, [pc, #388] @ (269254 ) │ │ │ │ mov.w r2, #784 @ 0x310 │ │ │ │ ldr r4, [pc, #388] @ (269258 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #388] @ (26925c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 268f6a │ │ │ │ mov r0, r3 │ │ │ │ blx 17f2cc │ │ │ │ ldr r3, [pc, #368] @ (269260 ) │ │ │ │ ldr r2, [pc, #368] @ (269264 ) │ │ │ │ ldr r1, [pc, #372] @ (269268 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #862 @ 0x35e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 17ea54 │ │ │ │ b.n 268f56 │ │ │ │ ldr r2, [pc, #344] @ (26926c ) │ │ │ │ add.w r3, fp, #216 @ 0xd8 │ │ │ │ ldr r1, [pc, #340] @ (269270 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #798 @ 0x31e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 268f60 │ │ │ │ ldr r3, [pc, #324] @ (269274 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #324] @ (269278 ) │ │ │ │ ldr r1, [pc, #328] @ (26927c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2305 @ 0x901 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 268f6a │ │ │ │ ldr r2, [r6, #0] │ │ │ │ add.w r3, fp, #216 @ 0xd8 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #300] @ (269280 ) │ │ │ │ ldr r1, [pc, #300] @ (269284 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #807 @ 0x327 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 268f56 │ │ │ │ ldr r2, [pc, #288] @ (269288 ) │ │ │ │ add.w r3, fp, #216 @ 0xd8 │ │ │ │ ldr r1, [pc, #284] @ (26928c ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #791 @ 0x317 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 268f6a │ │ │ │ mov r0, r4 │ │ │ │ blx 17f2cc │ │ │ │ ldr r3, [pc, #264] @ (269290 ) │ │ │ │ ldr r2, [pc, #264] @ (269294 ) │ │ │ │ ldr r1, [pc, #268] @ (269298 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 17ea54 │ │ │ │ b.n 268f56 │ │ │ │ ldr r3, [pc, #240] @ (26929c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #240] @ (2692a0 ) │ │ │ │ ldr r1, [pc, #240] @ (2692a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #852 @ 0x354 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 268f56 │ │ │ │ ldr r3, [pc, #224] @ (2692a8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #224] @ (2692ac ) │ │ │ │ ldr r1, [pc, #224] @ (2692b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 268f56 │ │ │ │ ldr r3, [pc, #208] @ (2692b4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #208] @ (2692b8 ) │ │ │ │ ldr r1, [pc, #208] @ (2692bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #858 @ 0x35a │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 268f56 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #90 @ 0x5a │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #216 @ 0xd8 │ │ │ │ + subs r5, #40 @ 0x28 │ │ │ │ movs r5, r5 │ │ │ │ subs r0, #32 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r7!, {r1, r7} │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #592 @ 0x250 │ │ │ │ + add r5, sp, #912 @ 0x390 │ │ │ │ movs r2, r4 │ │ │ │ - subs r3, #218 @ 0xda │ │ │ │ + subs r4, #42 @ 0x2a │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #928 @ (adr r5, 2695d0 ) │ │ │ │ + add r6, pc, #224 @ (adr r6, 269310 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r5, sp, #728 @ 0x2d8 │ │ │ │ + add r6, sp, #24 │ │ │ │ movs r2, r4 │ │ │ │ adds r7, #28 │ │ │ │ movs r2, r6 │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #576 @ 0x240 │ │ │ │ movs r2, r4 │ │ │ │ - add r6, sp, #216 @ 0xd8 │ │ │ │ + add r6, sp, #536 @ 0x218 │ │ │ │ movs r2, r4 │ │ │ │ movs r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #102 @ 0x66 │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #784 @ 0x310 │ │ │ │ + add r6, sp, #80 @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ - add r4, pc, #456 @ (adr r4, 26941c ) │ │ │ │ + add r4, pc, #776 @ (adr r4, 26955c ) │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, #68 @ 0x44 │ │ │ │ + subs r2, #148 @ 0x94 │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ + add r3, sp, #520 @ 0x208 │ │ │ │ movs r2, r4 │ │ │ │ - add r4, pc, #328 @ (adr r4, 2693a8 ) │ │ │ │ + add r4, pc, #648 @ (adr r4, 2694e8 ) │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, #40 @ 0x28 │ │ │ │ + subs r2, #120 @ 0x78 │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #0 │ │ │ │ + add r5, sp, #320 @ 0x140 │ │ │ │ movs r2, r4 │ │ │ │ - add r4, pc, #192 @ (adr r4, 26932c ) │ │ │ │ + add r4, pc, #512 @ (adr r4, 26946c ) │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + add r3, sp, #592 @ 0x250 │ │ │ │ movs r2, r4 │ │ │ │ - add r4, pc, #64 @ (adr r4, 2692b4 ) │ │ │ │ + add r4, pc, #384 @ (adr r4, 2693f4 ) │ │ │ │ movs r2, r4 │ │ │ │ - subs r1, #232 @ 0xe8 │ │ │ │ + subs r2, #56 @ 0x38 │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #72 @ 0x48 │ │ │ │ + add r5, sp, #392 @ 0x188 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, pc, #976 @ (adr r3, 269650 ) │ │ │ │ + add r4, pc, #272 @ (adr r4, 269390 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ + add r3, sp, #520 @ 0x208 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, pc, #856 @ (adr r3, 2695e0 ) │ │ │ │ + add r4, pc, #152 @ (adr r4, 269320 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r2, sp, #800 @ 0x320 │ │ │ │ + add r3, sp, #96 @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, pc, #752 @ (adr r3, 269580 ) │ │ │ │ + add r4, pc, #48 @ (adr r4, 2692c0 ) │ │ │ │ movs r2, r4 │ │ │ │ - subs r1, #144 @ 0x90 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #832 @ 0x340 │ │ │ │ + add r4, sp, #128 @ 0x80 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, pc, #608 @ (adr r3, 2694fc ) │ │ │ │ + add r3, pc, #928 @ (adr r3, 26963c ) │ │ │ │ movs r2, r4 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r1, #186 @ 0xba │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #912 @ 0x390 │ │ │ │ + add r4, sp, #208 @ 0xd0 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, pc, #472 @ (adr r3, 269480 ) │ │ │ │ + add r3, pc, #792 @ (adr r3, 2695c0 ) │ │ │ │ movs r2, r4 │ │ │ │ - subs r1, #78 @ 0x4e │ │ │ │ + subs r1, #158 @ 0x9e │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #368 @ 0x170 │ │ │ │ + add r3, sp, #688 @ 0x2b0 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, pc, #360 @ (adr r3, 26941c ) │ │ │ │ + add r3, pc, #680 @ (adr r3, 26955c ) │ │ │ │ movs r2, r4 │ │ │ │ - subs r1, #50 @ 0x32 │ │ │ │ + subs r1, #130 @ 0x82 │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #864 @ 0x360 │ │ │ │ + add r4, sp, #160 @ 0xa0 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, pc, #248 @ (adr r3, 2693b8 ) │ │ │ │ + add r3, pc, #568 @ (adr r3, 2694f8 ) │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r9, r2 │ │ │ │ @@ -369123,19 +369113,19 @@ │ │ │ │ ldr r1, [pc, #380] @ (269584 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2359 @ 0x937 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 269464 │ │ │ │ ldr r0, [pc, #360] @ (269588 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bbb0 │ │ │ │ + bl 43bc00 │ │ │ │ strb.w r5, [r4, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ b.n 26937e │ │ │ │ ldr r3, [pc, #324] @ (269574 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 26948e │ │ │ │ @@ -369152,15 +369142,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ movw r2, #2413 @ 0x96d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov r0, r8 │ │ │ │ bl 268968 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 269398 │ │ │ │ ldr r3, [pc, #292] @ (269598 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369169,29 +369159,29 @@ │ │ │ │ ldr r3, [pc, #288] @ (26959c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 269388 │ │ │ │ ldr r0, [pc, #280] @ (2695a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 269388 │ │ │ │ ldr r3, [pc, #276] @ (2695a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 269436 │ │ │ │ ldr r3, [pc, #256] @ (26959c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 269436 │ │ │ │ ldr r0, [pc, #260] @ (2695a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ rev r3, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 26931a │ │ │ │ ldr r3, [pc, #240] @ (2695ac ) │ │ │ │ @@ -369200,30 +369190,30 @@ │ │ │ │ ldr r1, [pc, #244] @ (2695b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2422 @ 0x976 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 17ea54 │ │ │ │ b.n 269464 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #212] @ (2695b8 ) │ │ │ │ ldr r2, [pc, #216] @ (2695bc ) │ │ │ │ ldr r1, [pc, #216] @ (2695c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2364 @ 0x93c │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 269464 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #192] @ (2695c4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #192] @ (2695c8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -369231,106 +369221,106 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ movw r2, #2403 @ 0x963 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 269464 │ │ │ │ ldr r3, [pc, #168] @ (2695d0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #168] @ (2695d4 ) │ │ │ │ ldr r1, [pc, #172] @ (2695d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2351 @ 0x92f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 269464 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #148] @ (2695dc ) │ │ │ │ ldr r2, [pc, #148] @ (2695e0 ) │ │ │ │ ldr r1, [pc, #152] @ (2695e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2354 @ 0x932 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 269464 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ movs r2, r6 │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #248 @ 0xf8 │ │ │ │ movs r2, r6 │ │ │ │ - adds r7, #20 │ │ │ │ + adds r7, #100 @ 0x64 │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #328 @ 0x148 │ │ │ │ + add r3, sp, #648 @ 0x288 │ │ │ │ movs r2, r4 │ │ │ │ - add r1, pc, #120 @ (adr r1, 269600 ) │ │ │ │ + add r1, pc, #440 @ (adr r1, 269740 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #544 @ 0x220 │ │ │ │ + add r3, sp, #864 @ 0x360 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #80 @ 0x50 │ │ │ │ + add r3, sp, #400 @ 0x190 │ │ │ │ movs r2, r4 │ │ │ │ - adds r6, #206 @ 0xce │ │ │ │ + adds r7, #30 │ │ │ │ movs r5, r5 │ │ │ │ - add r0, pc, #872 @ (adr r0, 269900 ) │ │ │ │ + add r1, pc, #168 @ (adr r1, 269640 ) │ │ │ │ movs r2, r4 │ │ │ │ subs r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #472 @ 0x1d8 │ │ │ │ + add r3, sp, #792 @ 0x318 │ │ │ │ movs r2, r4 │ │ │ │ movs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #80 @ 0x50 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ movs r2, r4 │ │ │ │ - adds r6, #92 @ 0x5c │ │ │ │ + adds r6, #172 @ 0xac │ │ │ │ movs r5, r5 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #440 @ 0x1b8 │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #408 @ (adr r0, 269750 ) │ │ │ │ + add r0, pc, #728 @ (adr r0, 269890 ) │ │ │ │ movs r2, r4 │ │ │ │ - adds r6, #54 @ 0x36 │ │ │ │ + adds r6, #134 @ 0x86 │ │ │ │ movs r5, r5 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r2, sp, #928 @ 0x3a0 │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #256 @ (adr r0, 2696c4 ) │ │ │ │ + add r0, pc, #576 @ (adr r0, 269804 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r1, sp, #872 @ 0x368 │ │ │ │ + add r2, sp, #168 @ 0xa8 │ │ │ │ movs r2, r4 │ │ │ │ - adds r6, #16 │ │ │ │ + adds r6, #96 @ 0x60 │ │ │ │ movs r5, r5 │ │ │ │ - add r0, pc, #112 @ (adr r0, 269640 ) │ │ │ │ + add r0, pc, #432 @ (adr r0, 269780 ) │ │ │ │ movs r2, r4 │ │ │ │ - adds r5, #240 @ 0xf0 │ │ │ │ + adds r6, #64 @ 0x40 │ │ │ │ movs r5, r5 │ │ │ │ - add r1, sp, #872 @ 0x368 │ │ │ │ + add r2, sp, #168 @ 0xa8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ + add r0, pc, #296 @ (adr r0, 269704 ) │ │ │ │ movs r2, r4 │ │ │ │ - adds r5, #208 @ 0xd0 │ │ │ │ + adds r6, #32 │ │ │ │ movs r5, r5 │ │ │ │ - add r1, sp, #888 @ 0x378 │ │ │ │ + add r2, sp, #184 @ 0xb8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [sp, #872] @ 0x368 │ │ │ │ + add r0, pc, #168 @ (adr r0, 269690 ) │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #592] @ (26984c ) │ │ │ │ @@ -369450,28 +369440,28 @@ │ │ │ │ movw r2, #1649 @ 0x671 │ │ │ │ ldr r1, [pc, #332] @ (269878 ) │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #1 │ │ │ │ itt eq │ │ │ │ addeq.w r5, r5, #1572864 @ 0x180000 │ │ │ │ strbeq.w r3, [r5, #130] @ 0x82 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2696d0 │ │ │ │ ldr r7, [pc, #300] @ (26987c ) │ │ │ │ ldr r0, [pc, #300] @ (269880 ) │ │ │ │ add r7, pc │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, r6 │ │ │ │ bne.n 269702 │ │ │ │ cmp r6, #1 │ │ │ │ bne.n 2696b0 │ │ │ │ b.n 269708 │ │ │ │ @@ -369486,15 +369476,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 269696 │ │ │ │ ldr r0, [pc, #268] @ (26988c ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 26969a │ │ │ │ b.n 26975e │ │ │ │ ldr r1, [pc, #248] @ (269890 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2696aa │ │ │ │ @@ -369507,15 +369497,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2696b0 │ │ │ │ ldr r0, [pc, #228] @ (269898 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2696b0 │ │ │ │ ldr r3, [pc, #196] @ (269884 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2696fa │ │ │ │ ldr r3, [pc, #188] @ (269888 ) │ │ │ │ @@ -369537,39 +369527,39 @@ │ │ │ │ ldr r1, [pc, #188] @ (2698a8 ) │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #1663 @ 0x67f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 269748 │ │ │ │ ldr r3, [pc, #168] @ (2698ac ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #168] @ (2698b0 ) │ │ │ │ ldr r1, [pc, #168] @ (2698b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1636 @ 0x664 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 269748 │ │ │ │ ldr r3, [pc, #148] @ (2698b8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #148] @ (2698bc ) │ │ │ │ ldr r1, [pc, #152] @ (2698c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1659 @ 0x67b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 269748 │ │ │ │ ldr r2, [pc, #128] @ (2698c4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 269712 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ @@ -369582,61 +369572,61 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #214 @ 0xd6 │ │ │ │ movs r1, r6 │ │ │ │ subs r0, #190 @ 0xbe │ │ │ │ movs r1, r6 │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ movs r2, r6 │ │ │ │ - add r3, pc, #464 @ (adr r3, 269a3c ) │ │ │ │ + add r3, pc, #784 @ (adr r3, 269b7c ) │ │ │ │ movs r2, r4 │ │ │ │ subs r0, #86 @ 0x56 │ │ │ │ movs r1, r6 │ │ │ │ - add r1, sp, #704 @ 0x2c0 │ │ │ │ + add r2, sp, #0 │ │ │ │ movs r2, r4 │ │ │ │ - adds r3, #240 @ 0xf0 │ │ │ │ + adds r4, #64 @ 0x40 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r6, [sp, #312] @ 0x138 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, pc, #136 @ (adr r3, 269908 ) │ │ │ │ + add r3, pc, #456 @ (adr r3, 269a48 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r1, sp, #304 @ 0x130 │ │ │ │ movs r2, r4 │ │ │ │ lsrs r0, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #816 @ 0x330 │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ - add r2, pc, #880 @ (adr r2, 269c04 ) │ │ │ │ + add r3, pc, #176 @ (adr r3, 269944 ) │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #872 @ 0x368 │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ movs r2, r4 │ │ │ │ - add r2, pc, #608 @ (adr r2, 269b00 ) │ │ │ │ + add r2, pc, #928 @ (adr r2, 269c40 ) │ │ │ │ movs r2, r4 │ │ │ │ - adds r3, #52 @ 0x34 │ │ │ │ + adds r3, #132 @ 0x84 │ │ │ │ movs r5, r5 │ │ │ │ - add r1, sp, #224 @ 0xe0 │ │ │ │ + add r1, sp, #544 @ 0x220 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #240] @ 0xf0 │ │ │ │ + ldr r5, [sp, #560] @ 0x230 │ │ │ │ movs r2, r4 │ │ │ │ - adds r3, #18 │ │ │ │ + adds r3, #98 @ 0x62 │ │ │ │ movs r5, r5 │ │ │ │ - add r0, sp, #96 @ 0x60 │ │ │ │ + add r0, sp, #416 @ 0x1a0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ movs r2, r4 │ │ │ │ - adds r2, #244 @ 0xf4 │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ movs r5, r5 │ │ │ │ - add r0, sp, #936 @ 0x3a8 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ movs r2, r4 │ │ │ │ - add r2, pc, #200 @ (adr r2, 269990 ) │ │ │ │ + add r2, pc, #520 @ (adr r2, 269ad0 ) │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #412] @ (269a78 ) │ │ │ │ @@ -369773,44 +369763,44 @@ │ │ │ │ ldr r3, [pc, #136] @ (269aa0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2699b0 │ │ │ │ ldr r0, [pc, #128] @ (269aa4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 2699b0 │ │ │ │ ldr r3, [pc, #124] @ (269aa8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 269972 │ │ │ │ ldr r3, [pc, #104] @ (269aa0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 269972 │ │ │ │ ldr r0, [pc, #104] @ (269aac ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ b.n 269972 │ │ │ │ ldr r3, [pc, #96] @ (269ab0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 269950 │ │ │ │ ldr r3, [pc, #64] @ (269aa0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 269950 │ │ │ │ ldr r0, [pc, #72] @ (269ab4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 269950 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #180 @ 0xb4 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #162 @ 0xa2 │ │ │ │ @@ -369819,31 +369809,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #254 @ 0xfe │ │ │ │ movs r1, r6 │ │ │ │ adds r5, #190 @ 0xbe │ │ │ │ movs r1, r6 │ │ │ │ cmp r4, #218 @ 0xda │ │ │ │ movs r2, r6 │ │ │ │ - add r0, pc, #472 @ (adr r0, 269c70 ) │ │ │ │ + add r0, pc, #792 @ (adr r0, 269db0 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #448 @ (adr r0, 269c5c ) │ │ │ │ + add r0, pc, #768 @ (adr r0, 269d9c ) │ │ │ │ movs r2, r4 │ │ │ │ cmp r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #584 @ (adr r7, 269cf0 ) │ │ │ │ + add r7, pc, #904 @ (adr r7, 269e30 ) │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #208 @ (adr r7, 269b80 ) │ │ │ │ + add r7, pc, #528 @ (adr r7, 269cc0 ) │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #896 @ (adr r6, 269e38 ) │ │ │ │ + add r7, pc, #192 @ (adr r7, 269b78 ) │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #152] @ (269b64 ) │ │ │ │ @@ -370096,15 +370086,15 @@ │ │ │ │ vldr d7, [sp, #128] @ 0x80 │ │ │ │ ldr.w r0, [pc, #1576] @ 26a36c │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 269ce6 │ │ │ │ mov r2, r9 │ │ │ │ mov r9, r1 │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ add.w r0, r0, #1048576 @ 0x100000 │ │ │ │ add r2, r1 │ │ │ │ add r1, r0 │ │ │ │ @@ -370125,15 +370115,15 @@ │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r6, [r3, r2, lsl #2] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 269f9e │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ - bl 44e6f0 │ │ │ │ + bl 44e740 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a062 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a02e │ │ │ │ @@ -370265,15 +370255,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #2036 @ 0x7f4 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 269f84 │ │ │ │ ldrd r3, r2, [r4, #24] │ │ │ │ lsrs r0, r3, #20 │ │ │ │ lsrs r6, r2, #20 │ │ │ │ orr.w r0, r0, r2, lsl #12 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ orrs.w r2, r0, r6 │ │ │ │ @@ -370312,15 +370302,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r3, [pc, #1044] @ 26a384 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1893 @ 0x765 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 269bb8 │ │ │ │ movs r6, #1 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov ip, r6 │ │ │ │ lsls r3, r3, #20 │ │ │ │ @@ -370348,15 +370338,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #1990 @ 0x7c6 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 269f84 │ │ │ │ adds.w ip, r1, #1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ adds r1, r6, r1 │ │ │ │ mov r6, ip │ │ │ │ lsls r1, r1, #20 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ @@ -370382,15 +370372,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #2002 @ 0x7d2 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 269f84 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [sp, #200] @ 0xc8 │ │ │ │ b.n 269dbc │ │ │ │ ldr r0, [pc, #872] @ (26a3a0 ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r2, r0] │ │ │ │ @@ -370402,15 +370392,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r2, r0, #16 │ │ │ │ bpl.w 269cca │ │ │ │ ldr r0, [pc, #848] @ (26a3a4 ) │ │ │ │ mov r2, ip │ │ │ │ strd r6, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b.n 269ccc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ movs r0, #24 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ @@ -370473,15 +370463,15 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #672] @ (26a3ac ) │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r4, [r1, r3] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ dmb ish │ │ │ │ ldrexd r4, r5, [r3] │ │ │ │ adds r4, r4, r6 │ │ │ │ adcs r5, r7 │ │ │ │ strexd r1, r4, r5, [r3] │ │ │ │ @@ -370509,30 +370499,30 @@ │ │ │ │ ldr r0, [pc, #592] @ (26a3b4 ) │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 269eb4 │ │ │ │ ldr r3, [pc, #576] @ (26a3b8 ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 269ed0 │ │ │ │ ldr r3, [pc, #480] @ (26a368 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 269ed0 │ │ │ │ ldr r0, [pc, #552] @ (26a3bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 269ed0 │ │ │ │ ldr r3, [pc, #548] @ (26a3c0 ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 269dcc │ │ │ │ @@ -370549,15 +370539,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 269dcc │ │ │ │ ldr r1, [pc, #500] @ (26a3c8 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 269e44 │ │ │ │ @@ -370567,15 +370557,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 269e44 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r0, r3, lsl #2] │ │ │ │ ldr r0, [pc, #472] @ (26a3cc ) │ │ │ │ strd r3, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add.w ip, r3, r2, lsl #2 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ b.n 269e44 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -370589,15 +370579,15 @@ │ │ │ │ str.w r1, [r0, sl, lsl #2] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r4, [r1, r3] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 4628e8 │ │ │ │ + bl 462938 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ dmb ish │ │ │ │ ldrexd r2, r3, [r1] │ │ │ │ adds.w r2, r2, r8 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ strexd r6, r2, r3, [r1] │ │ │ │ @@ -370612,15 +370602,15 @@ │ │ │ │ adds r6, r6, r0 │ │ │ │ adcs r7, r1 │ │ │ │ strexd r2, r6, r7, [r4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 26a262 │ │ │ │ dmb ish │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 2e6624 │ │ │ │ + bl 2e6674 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r0, #160] @ 0xa0 │ │ │ │ adds r1, #1 │ │ │ │ @@ -370636,39 +370626,39 @@ │ │ │ │ ldr r3, [pc, #192] @ (26a368 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26a136 │ │ │ │ ldr r0, [pc, #288] @ (26a3d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26a136 │ │ │ │ ldr r3, [pc, #284] @ (26a3d8 ) │ │ │ │ ldr r4, [pc, #284] @ (26a3dc ) │ │ │ │ ldr r1, [pc, #288] @ (26a3e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #2044 @ 0x7fc │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 269f84 │ │ │ │ ldr r3, [pc, #264] @ (26a3e4 ) │ │ │ │ ldr r2, [pc, #264] @ (26a3e8 ) │ │ │ │ ldr r1, [pc, #268] @ (26a3ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #1971 @ 0x7b3 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 269f84 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #240] @ (26a3f0 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -370685,15 +370675,15 @@ │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w ip, [sp, #180] @ 0xb4 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ rev r3, r3 │ │ │ │ mul.w r6, r2, ip │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -370714,83 +370704,83 @@ │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #880 @ (adr r4, 26a6e0 ) │ │ │ │ + add r5, pc, #176 @ (adr r5, 26a420 ) │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #44 @ 0x2c │ │ │ │ + cmp r4, #124 @ 0x7c │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #840 @ (adr r5, 26a6c0 ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 26a400 ) │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [sp, #224] @ 0xe0 │ │ │ │ + str r6, [sp, #544] @ 0x220 │ │ │ │ movs r2, r4 │ │ │ │ - str r5, [sp, #864] @ 0x360 │ │ │ │ + str r6, [sp, #160] @ 0xa0 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, pc, #120 @ (adr r3, 26a3fc ) │ │ │ │ + add r3, pc, #440 @ (adr r3, 26a53c ) │ │ │ │ movs r2, r4 │ │ │ │ - cmp r3, #164 @ 0xa4 │ │ │ │ + cmp r3, #244 @ 0xf4 │ │ │ │ movs r5, r5 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #170 @ 0xaa │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #464 @ (adr r4, 26a560 ) │ │ │ │ + add r4, pc, #784 @ (adr r4, 26a6a0 ) │ │ │ │ movs r2, r4 │ │ │ │ - str r5, [sp, #408] @ 0x198 │ │ │ │ + str r5, [sp, #728] @ 0x2d8 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r3, #6 │ │ │ │ + cmp r3, #86 @ 0x56 │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #128 @ (adr r4, 26a41c ) │ │ │ │ + add r4, pc, #448 @ (adr r4, 26a55c ) │ │ │ │ movs r2, r4 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + str r5, [sp, #392] @ 0x188 │ │ │ │ movs r2, r4 │ │ │ │ lsrs r0, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #592 @ (adr r1, 26a5f8 ) │ │ │ │ + add r1, pc, #912 @ (adr r1, 26a738 ) │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #912 @ (adr r2, 26a748 ) │ │ │ │ + add r3, pc, #208 @ (adr r3, 26a488 ) │ │ │ │ movs r2, r4 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #56 @ (adr r3, 26a3f8 ) │ │ │ │ + add r3, pc, #376 @ (adr r3, 26a538 ) │ │ │ │ movs r2, r4 │ │ │ │ subs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #584 @ (adr r1, 26a610 ) │ │ │ │ + add r1, pc, #904 @ (adr r1, 26a750 ) │ │ │ │ movs r2, r4 │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #864 @ (adr r1, 26a730 ) │ │ │ │ + add r2, pc, #160 @ (adr r2, 26a470 ) │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #456 @ (adr r2, 26a5a0 ) │ │ │ │ + add r2, pc, #776 @ (adr r2, 26a6e0 ) │ │ │ │ movs r2, r4 │ │ │ │ - cmp r0, #92 @ 0x5c │ │ │ │ + cmp r0, #172 @ 0xac │ │ │ │ movs r5, r5 │ │ │ │ - add r2, pc, #232 @ (adr r2, 26a4c8 ) │ │ │ │ + add r2, pc, #552 @ (adr r2, 26a608 ) │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [sp, #408] @ 0x198 │ │ │ │ + str r2, [sp, #728] @ 0x2d8 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r0, #60 @ 0x3c │ │ │ │ + cmp r0, #140 @ 0x8c │ │ │ │ movs r5, r5 │ │ │ │ - add r0, pc, #888 @ (adr r0, 26a764 ) │ │ │ │ + add r1, pc, #184 @ (adr r1, 26a4a4 ) │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r2, [sp, #608] @ 0x260 │ │ │ │ movs r2, r4 │ │ │ │ adds r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #784] @ 0x310 │ │ │ │ + add r0, pc, #80 @ (adr r0, 26a448 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 26a444 │ │ │ │ sub sp, #8 │ │ │ │ @@ -370799,31 +370789,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (26a44c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r4, [r3, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r7, #10 │ │ │ │ + movs r7, #90 @ 0x5a │ │ │ │ movs r5, r5 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ + str r1, [sp, #416] @ 0x1a0 │ │ │ │ movs r2, r4 │ │ │ │ - add r1, pc, #200 @ (adr r1, 26a518 ) │ │ │ │ + add r1, pc, #520 @ (adr r1, 26a658 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 26a4ac │ │ │ │ sub sp, #8 │ │ │ │ @@ -370832,39 +370822,39 @@ │ │ │ │ ldr r1, [pc, #72] @ (26a4b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ (26a4b8 ) │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 17f574 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ - bl 2f3bcc │ │ │ │ + bl 2f3c1c │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r6, #178 @ 0xb2 │ │ │ │ + movs r7, #2 │ │ │ │ movs r5, r5 │ │ │ │ - str r0, [sp, #768] @ 0x300 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #848 @ (adr r0, 26a808 ) │ │ │ │ + add r1, pc, #144 @ (adr r1, 26a548 ) │ │ │ │ movs r2, r4 │ │ │ │ ldrb r0, [r0, #8] │ │ │ │ movs r2, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -370874,15 +370864,15 @@ │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #84] @ (26a52c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ cbz r0, 26a4fc │ │ │ │ bl 268968 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 17e524 │ │ │ │ movs r3, #0 │ │ │ │ @@ -370899,19 +370889,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r6, #68 @ 0x44 │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ movs r5, r5 │ │ │ │ - str r0, [sp, #328] @ 0x148 │ │ │ │ + str r0, [sp, #648] @ 0x288 │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #424 @ (adr r0, 26a6d8 ) │ │ │ │ + add r0, pc, #744 @ (adr r0, 26a818 ) │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r4, r0, #1572864 @ 0x180000 │ │ │ │ ldr.w r8, [pc, #364] @ 26a6b4 │ │ │ │ @@ -370958,15 +370948,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (26a6c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ subs r6, #1 │ │ │ │ bmi.n 26a5ee │ │ │ │ movs r7, #72 @ 0x48 │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ mla r3, r7, r6, r3 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -371046,33 +371036,33 @@ │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26a65a │ │ │ │ ldr r0, [pc, #44] @ (26a6d0 ) │ │ │ │ ldr r1, [r3, r7] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ add.w ip, r3, r7 │ │ │ │ b.n 26a65a │ │ │ │ movs r1, #74 @ 0x4a │ │ │ │ movs r2, r6 │ │ │ │ - movs r5, #114 @ 0x72 │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ + add r0, pc, #16 @ (adr r0, 26a6d0 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r1, #62] @ 0x3e │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #848] @ 0x350 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #136] @ (26a76c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -371080,15 +371070,15 @@ │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #132] @ (26a774 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r6, [pc, #120] @ (26a778 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #16 │ │ │ │ blx 1807b8 │ │ │ │ ldr r3, [pc, #112] @ (26a77c ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ @@ -371105,15 +371095,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ dmb ish │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #80] @ (26a780 ) │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 43ff14 │ │ │ │ + bl 43ff64 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -371126,32 +371116,32 @@ │ │ │ │ ldr r3, [pc, #44] @ (26a788 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26a714 │ │ │ │ ldr r0, [pc, #40] @ (26a78c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26a714 │ │ │ │ - movs r4, #46 @ 0x2e │ │ │ │ + movs r4, #126 @ 0x7e │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r0, [r0, #50] @ 0x32 │ │ │ │ + ldrh r0, [r2, #52] @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [sp, #344] @ 0x158 │ │ │ │ + ldr r6, [sp, #664] @ 0x298 │ │ │ │ movs r2, r4 │ │ │ │ subs r2, r1, #6 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ b.n 26a4d6 │ │ │ │ vtbl.8 d18, {d15-d17}, d28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r3 │ │ │ │ @@ -371162,40 +371152,40 @@ │ │ │ │ ldr r2, [pc, #188] @ (26a868 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r6, r0 │ │ │ │ cbz r4, 26a812 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #1572864 @ 0x180000 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r5, r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 4328e0 │ │ │ │ + bl 432930 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, #1572864 @ 0x180000 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r1, #112] @ 0x70 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4328e0 │ │ │ │ + bl 432930 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -371206,40 +371196,40 @@ │ │ │ │ add.w r3, r3, #1572864 @ 0x180000 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 4328e0 │ │ │ │ + bl 432930 │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add.w r2, r2, #1572864 @ 0x180000 │ │ │ │ ldr r2, [r2, #112] @ 0x70 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 4328e0 │ │ │ │ + bl 432930 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - movs r3, #112 @ 0x70 │ │ │ │ + movs r3, #192 @ 0xc0 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r7, #42] @ 0x2a │ │ │ │ + ldrh r2, [r1, #46] @ 0x2e │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r1, [pc, #1216] @ 26ad40 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -371379,15 +371369,15 @@ │ │ │ │ beq.w 26ab24 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #848] @ (26ad58 ) │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ blx 17f3f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 26ad1c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -371408,15 +371398,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ beq.w 26ad08 │ │ │ │ ldr r0, [pc, #776] @ (26ad5c ) │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ bl 267b08 │ │ │ │ mov r0, r9 │ │ │ │ - bl 40b454 │ │ │ │ + bl 40b4a4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26ac76 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r7, #184] @ 0xb8 │ │ │ │ cbz r3, 26aaaa │ │ │ │ ldr r2, [pc, #744] @ (26ad60 ) │ │ │ │ @@ -371438,34 +371428,34 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #80] @ 0x50 │ │ │ │ b.n 26a954 │ │ │ │ ldr r5, [pc, #696] @ (26ad64 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #688] @ (26ad68 ) │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ ldr r2, [pc, #684] @ (26ad6c ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #668] @ (26ad70 ) │ │ │ │ ldr r1, [pc, #668] @ (26ad74 ) │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2fb750 │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2fb7a0 │ │ │ │ str.w r6, [r8, #48] @ 0x30 │ │ │ │ str.w r0, [r8, #56] @ 0x38 │ │ │ │ ldr.w r3, [r7, #180] @ 0xb4 │ │ │ │ str.w r3, [r8, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26ac9c │ │ │ │ ldr r2, [pc, #632] @ (26ad78 ) │ │ │ │ @@ -371483,15 +371473,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 252e34 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ ldr r1, [pc, #588] @ (26ad7c ) │ │ │ │ add r1, pc │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ b.n 26aa12 │ │ │ │ bl 25aa4c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26a924 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldrb.w r7, [r3, #184] @ 0xb8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -371543,41 +371533,41 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 26ad3a │ │ │ │ ldr r0, [pc, #428] @ (26ad84 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43bb44 │ │ │ │ + b.w 43bb94 │ │ │ │ ldr r0, [pc, #420] @ (26ad88 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r3, [r4, #128] @ 0x80 │ │ │ │ bl 268968 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 17e524 │ │ │ │ mov r0, r9 │ │ │ │ - bl 40b454 │ │ │ │ + bl 40b4a4 │ │ │ │ b.n 26abbe │ │ │ │ ldr r3, [pc, #388] @ (26ad8c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a8ac │ │ │ │ ldr r3, [pc, #376] @ (26ad90 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 26a8ac │ │ │ │ ldr r0, [pc, #368] @ (26ad94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26a8ac │ │ │ │ ldr r3, [pc, #360] @ (26ad98 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 26ac42 │ │ │ │ ldr r3, [pc, #344] @ (26ad90 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -371599,33 +371589,33 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26a976 │ │ │ │ ldr r0, [pc, #308] @ (26ada0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26a976 │ │ │ │ ldr r3, [pc, #300] @ (26ada4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26aa6c │ │ │ │ ldr r3, [pc, #264] @ (26ad90 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26aa6c │ │ │ │ ldr r0, [pc, #276] @ (26ada8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26aa6c │ │ │ │ ldr r0, [pc, #268] @ (26adac ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r2, [pc, #264] @ (26adb0 ) │ │ │ │ ldr r3, [pc, #156] @ (26ad44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -371634,136 +371624,136 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 268968 │ │ │ │ ldr r0, [pc, #236] @ (26adb4 ) │ │ │ │ ldrb.w r1, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r2, [r8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26a976 │ │ │ │ b.n 26ac4e │ │ │ │ ldr r0, [pc, #204] @ (26adb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 17ea54 │ │ │ │ b.n 26abec │ │ │ │ ldr r0, [pc, #192] @ (26adbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 17ea54 │ │ │ │ b.n 26abec │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 26abec │ │ │ │ ldr r0, [pc, #172] @ (26adc0 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26abec │ │ │ │ ldr r0, [pc, #164] @ (26adc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26abec │ │ │ │ ldr r0, [pc, #160] @ (26adc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26abec │ │ │ │ ldr r0, [pc, #152] @ (26adcc ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26abec │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, r1, #0 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, #0 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #888 @ 0x378 │ │ │ │ + add r5, sp, #184 @ 0xb8 │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #912 @ (adr r1, 26b0e8 ) │ │ │ │ + add r2, pc, #208 @ (adr r2, 26ae28 ) │ │ │ │ movs r7, r4 │ │ │ │ ldmia r5!, {r0, r1} │ │ │ │ - @ instruction: 0xffff9c9a │ │ │ │ + vqdmulh.s , , d26[0] │ │ │ │ movs r2, r4 │ │ │ │ adds r2, r3, #0 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [sp, #640] @ 0x280 │ │ │ │ + ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ movs r2, r4 │ │ │ │ - movs r0, #94 @ 0x5e │ │ │ │ + movs r0, #174 @ 0xae │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r4, [r5, #18] │ │ │ │ + ldrh r4, [r7, #20] │ │ │ │ movs r2, r4 │ │ │ │ - bcc.n 26ad08 │ │ │ │ + bmi.n 26ada8 │ │ │ │ movs r7, r3 │ │ │ │ - bcc.n 26ad38 │ │ │ │ + bmi.n 26add8 │ │ │ │ movs r7, r3 │ │ │ │ subs r4, r1, r6 │ │ │ │ movs r2, r6 │ │ │ │ ldc2 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ subs r2, r2, r3 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [sp, #568] @ 0x238 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ movs r2, r4 │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r1, [sp, #816] @ 0x330 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #664] @ 0x298 │ │ │ │ + ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #608] @ 0x260 │ │ │ │ + ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r5, r7 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #904] @ 0x388 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [sp, #824] @ 0x338 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #240] @ 0xf0 │ │ │ │ + ldr r1, [sp, #560] @ 0x230 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r1, [sp, #808] @ 0x328 │ │ │ │ movs r2, r4 │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ + str r1, [sp, #496] @ 0x1f0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r1, [sp, #808] @ 0x328 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #160] @ (26ae8c ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 26adfe │ │ │ │ ldr r3, [pc, #156] @ (26ae90 ) │ │ │ │ @@ -371780,15 +371770,15 @@ │ │ │ │ ldr r5, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ ands r5, r3 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 26ae74 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 26ae40 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -371806,22 +371796,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26ae2c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #60] @ (26ae94 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 26ae2c │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ b.n 26ae08 │ │ │ │ ldr r0, [pc, #48] @ (26ae98 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ b.n 26ae1e │ │ │ │ ldr r3, [pc, #36] @ (26ae9c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #36] @ (26aea0 ) │ │ │ │ ldr r0, [pc, #40] @ (26aea4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -371832,31 +371822,31 @@ │ │ │ │ nop │ │ │ │ adds r6, r4, r2 │ │ │ │ movs r2, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ movs r2, r4 │ │ │ │ - adds r0, r4, #2 │ │ │ │ + adds r0, r6, #3 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [pc, #904] @ (26b22c ) │ │ │ │ + str r2, [r6, r0] │ │ │ │ movs r0, r4 │ │ │ │ - ldr r7, [pc, #976] @ (26b278 ) │ │ │ │ + str r4, [r0, r1] │ │ │ │ movs r0, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #12 │ │ │ │ str r3, [r1, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #160] @ (26af68 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 26aedc │ │ │ │ ldr r3, [pc, #152] @ (26af6c ) │ │ │ │ @@ -371873,15 +371863,15 @@ │ │ │ │ ldr r5, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ ands r5, r3 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 26af52 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 26af1e │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -371899,22 +371889,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26af0a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #60] @ (26af70 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 26af0a │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ b.n 26aee6 │ │ │ │ ldr r0, [pc, #44] @ (26af74 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ b.n 26aefc │ │ │ │ ldr r3, [pc, #36] @ (26af78 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #36] @ (26af7c ) │ │ │ │ ldr r0, [pc, #36] @ (26af80 ) │ │ │ │ add r3, pc │ │ │ │ @@ -371924,21 +371914,21 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ asrs r0, r1, #31 │ │ │ │ movs r2, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, r0, r7 │ │ │ │ + adds r2, r2, #0 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [pc, #16] @ (26af90 ) │ │ │ │ + ldr r7, [pc, #336] @ (26b0d0 ) │ │ │ │ movs r0, r4 │ │ │ │ - ldr r7, [pc, #88] @ (26afdc ) │ │ │ │ + ldr r7, [pc, #408] @ (26b11c ) │ │ │ │ movs r0, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #204] @ 26b060 │ │ │ │ sub sp, #16 │ │ │ │ @@ -371947,17 +371937,17 @@ │ │ │ │ ldr r1, [pc, #200] @ (26b068 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #176] @ (26b06c ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 26afd0 │ │ │ │ ldr r3, [pc, #168] @ (26b070 ) │ │ │ │ @@ -371972,15 +371962,15 @@ │ │ │ │ cmp r6, #2 │ │ │ │ beq.n 26afe8 │ │ │ │ cbz r2, 26afe8 │ │ │ │ add.w r2, r2, #1572864 @ 0x180000 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r2, #128] @ 0x80 │ │ │ │ cbnz r3, 26b00c │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 26b048 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 26b018 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ @@ -372002,15 +371992,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26aff8 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #68] @ (26b074 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 26aff8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26afea │ │ │ │ add.w r2, r2, #1572864 @ 0x180000 │ │ │ │ strb.w r6, [r2, #128] @ 0x80 │ │ │ │ b.n 26afea │ │ │ │ ldr r3, [pc, #44] @ (26b078 ) │ │ │ │ @@ -372019,41 +372009,41 @@ │ │ │ │ ldr r0, [pc, #48] @ (26b080 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, r7, r5 │ │ │ │ + subs r6, r1, r7 │ │ │ │ movs r5, r5 │ │ │ │ - strh r4, [r1, #44] @ 0x2c │ │ │ │ + strh r4, [r3, #46] @ 0x2e │ │ │ │ movs r2, r4 │ │ │ │ - str r5, [sp, #648] @ 0x288 │ │ │ │ + str r5, [sp, #968] @ 0x3c8 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r2, #27 │ │ │ │ movs r2, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r3, r4 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r6, [pc, #56] @ (26b0b8 ) │ │ │ │ + ldr r6, [pc, #376] @ (26b1f8 ) │ │ │ │ movs r0, r4 │ │ │ │ - ldr r6, [pc, #128] @ (26b104 ) │ │ │ │ + ldr r6, [pc, #448] @ (26b244 ) │ │ │ │ movs r0, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #196] @ (26b168 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 26b0b8 │ │ │ │ ldr r3, [pc, #188] @ (26b16c ) │ │ │ │ @@ -372079,21 +372069,21 @@ │ │ │ │ orr.w r6, r3, #4 │ │ │ │ ldr r3, [pc, #152] @ (26b178 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ ands r1, r6 │ │ │ │ blx r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 26b152 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 26b11e │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ @@ -372111,22 +372101,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26b108 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #72] @ (26b17c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 26b108 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ b.n 26b0c2 │ │ │ │ ldr r0, [pc, #56] @ (26b180 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ b.n 26b0fa │ │ │ │ ldr r3, [pc, #48] @ (26b184 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #48] @ (26b188 ) │ │ │ │ ldr r0, [pc, #48] @ (26b18c ) │ │ │ │ add r3, pc │ │ │ │ @@ -372134,29 +372124,29 @@ │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ asrs r4, r5, #23 │ │ │ │ movs r2, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r5} │ │ │ │ movs r7, r3 │ │ │ │ - ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5} │ │ │ │ movs r7, r3 │ │ │ │ - subs r4, r7, r0 │ │ │ │ + subs r4, r1, r2 │ │ │ │ movs r5, r5 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #592] @ 0x250 │ │ │ │ + str r6, [sp, #912] @ 0x390 │ │ │ │ movs r2, r4 │ │ │ │ - adds r2, r0, r7 │ │ │ │ + subs r2, r2, r0 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r5, [pc, #16] @ (26b19c ) │ │ │ │ + ldr r5, [pc, #336] @ (26b2dc ) │ │ │ │ movs r0, r4 │ │ │ │ - ldr r5, [pc, #88] @ (26b1e8 ) │ │ │ │ + ldr r5, [pc, #408] @ (26b328 ) │ │ │ │ movs r0, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #492] @ (26b390 ) │ │ │ │ @@ -372175,17 +372165,17 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #472] @ (26b3a4 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r5, r0 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26b1f2 │ │ │ │ ldr r3, [pc, #448] @ (26b3a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -372269,15 +372259,15 @@ │ │ │ │ bl 2695e8 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 26b262 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl, #128] @ 0x80 │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26b37a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 26b318 │ │ │ │ ldr r2, [pc, #204] @ (26b3ac ) │ │ │ │ @@ -372313,85 +372303,85 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26b2de │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #128] @ (26b3b0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 26b2de │ │ │ │ ldr r3, [pc, #120] @ (26b3b4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ (26b3b8 ) │ │ │ │ ldr r1, [pc, #120] @ (26b3bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2596 @ 0xa24 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26b2ca │ │ │ │ ldr r3, [pc, #100] @ (26b3c0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #100] @ (26b3c4 ) │ │ │ │ ldr r1, [pc, #104] @ (26b3c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2591 @ 0xa1f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26b2ca │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (26b3cc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #80] @ (26b3d0 ) │ │ │ │ ldr r0, [pc, #80] @ (26b3d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - adds r6, r6, r5 │ │ │ │ + adds r6, r0, r7 │ │ │ │ movs r5, r5 │ │ │ │ asrs r2, r4, #19 │ │ │ │ movs r2, r6 │ │ │ │ asrs r6, r3, #19 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #520] @ 0x208 │ │ │ │ + str r3, [sp, #840] @ 0x348 │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r4, #26] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ movs r2, r4 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r6, #14 │ │ │ │ movs r2, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #31 │ │ │ │ + adds r2, r5, r0 │ │ │ │ movs r5, r5 │ │ │ │ - str r4, [sp, #944] @ 0x3b0 │ │ │ │ + str r5, [sp, #240] @ 0xf0 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r4, #14] │ │ │ │ + strh r4, [r6, #16] │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r7, #30 │ │ │ │ + adds r4, r1, r0 │ │ │ │ movs r5, r5 │ │ │ │ - str r4, [sp, #664] @ 0x298 │ │ │ │ + str r4, [sp, #984] @ 0x3d8 │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r0, #14] │ │ │ │ + strh r6, [r2, #16] │ │ │ │ movs r2, r4 │ │ │ │ - asrs r2, r3, #30 │ │ │ │ + asrs r2, r5, #31 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r2, [pc, #880] @ (26b744 ) │ │ │ │ + ldr r3, [pc, #176] @ (26b484 ) │ │ │ │ movs r0, r4 │ │ │ │ - ldr r2, [pc, #952] @ (26b790 ) │ │ │ │ + ldr r3, [pc, #248] @ (26b4d0 ) │ │ │ │ movs r0, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r9, r1 │ │ │ │ @@ -372412,22 +372402,22 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #572] @ (26b650 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ strd r3, r3, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26b44e │ │ │ │ ldr r3, [pc, #528] @ (26b654 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -372468,15 +372458,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ beq.w 26b5d8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbnz r3, 26b4fa │ │ │ │ cmp r7, #0 │ │ │ │ it eq │ │ │ │ mvneq.w r7, #1 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26b626 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26b564 │ │ │ │ @@ -372553,15 +372543,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26b4ce │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (26b660 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 26b4ce │ │ │ │ ldr r3, [pc, #216] @ (26b664 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26b542 │ │ │ │ ldr r3, [pc, #208] @ (26b668 ) │ │ │ │ @@ -372569,15 +372559,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 26b542 │ │ │ │ ldr r0, [pc, #200] @ (26b66c ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ b.n 26b542 │ │ │ │ ldr r2, [pc, #176] @ (26b664 ) │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26b506 │ │ │ │ @@ -372586,15 +372576,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26b506 │ │ │ │ ldr r0, [pc, #164] @ (26b670 ) │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ b.n 26b506 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #128] @ 0x80 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ b.n 26b4ba │ │ │ │ @@ -372604,83 +372594,83 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ movw r2, #2685 @ 0xa7d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26b5e0 │ │ │ │ ldr r3, [pc, #120] @ (26b680 ) │ │ │ │ ldr r2, [pc, #124] @ (26b684 ) │ │ │ │ ldr r1, [pc, #124] @ (26b688 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ movw r2, #2680 @ 0xa78 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26b5e0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (26b68c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #100] @ (26b690 ) │ │ │ │ ldr r0, [pc, #100] @ (26b694 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ asrs r0, r4, #10 │ │ │ │ movs r2, r6 │ │ │ │ - asrs r4, r4, #28 │ │ │ │ + asrs r4, r6, #29 │ │ │ │ movs r5, r5 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #10 │ │ │ │ movs r2, r6 │ │ │ │ - str r1, [sp, #224] @ 0xe0 │ │ │ │ + str r1, [sp, #544] @ 0x220 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r3, #8] │ │ │ │ + strh r0, [r5, #10] │ │ │ │ movs r2, r4 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r0, #7 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #936] @ 0x3a8 │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [sp, #776] @ 0x308 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r0, r6, #20 │ │ │ │ + asrs r0, r0, #22 │ │ │ │ movs r5, r5 │ │ │ │ - str r2, [sp, #264] @ 0x108 │ │ │ │ + str r2, [sp, #584] @ 0x248 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r7, #28] │ │ │ │ + ldrb r4, [r1, #30] │ │ │ │ movs r2, r4 │ │ │ │ - asrs r2, r2, #20 │ │ │ │ + asrs r2, r4, #21 │ │ │ │ movs r5, r5 │ │ │ │ - str r2, [sp, #368] @ 0x170 │ │ │ │ + str r2, [sp, #688] @ 0x2b0 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r3, #28] │ │ │ │ + ldrb r6, [r5, #29] │ │ │ │ movs r2, r4 │ │ │ │ - asrs r6, r5, #19 │ │ │ │ + asrs r6, r7, #20 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [pc, #192] @ (26b754 ) │ │ │ │ + ldr r0, [pc, #512] @ (26b894 ) │ │ │ │ movs r0, r4 │ │ │ │ - ldr r0, [pc, #264] @ (26b7a0 ) │ │ │ │ + ldr r0, [pc, #584] @ (26b8e0 ) │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0026b698 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -372698,54 +372688,54 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ bl 25ab5c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26b9f6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc874 │ │ │ │ + bl 2fc8c4 │ │ │ │ ldr r3, [pc, #836] @ (26ba1c ) │ │ │ │ ldr r2, [pc, #836] @ (26ba20 ) │ │ │ │ ldr r1, [pc, #840] @ (26ba24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26b70e │ │ │ │ ldr r3, [pc, #804] @ (26ba28 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldr r5, [r4, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 26b788 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26b998 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 26b766 │ │ │ │ cmn.w r4, #2000 @ 0x7d0 │ │ │ │ beq.n 26b73a │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fb8fc │ │ │ │ + bl 2fb94c │ │ │ │ ldr r2, [pc, #752] @ (26ba2c ) │ │ │ │ ldr r3, [pc, #724] @ (26ba14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -372767,22 +372757,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26b72a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #692] @ (26ba30 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 26b72a │ │ │ │ add.w r4, r5, #1572864 @ 0x180000 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26b8d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ ldr.w lr, [r4, #72] @ 0x48 │ │ │ │ adds.w r2, r8, sl │ │ │ │ mov.w r3, #0 │ │ │ │ adcs r3, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp.w lr, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -372881,24 +372871,24 @@ │ │ │ │ mov r0, r5 │ │ │ │ strd sl, fp, [sp, #40] @ 0x28 │ │ │ │ bl 267bdc │ │ │ │ adds r0, #1 │ │ │ │ bne.n 26b8aa │ │ │ │ ldr r0, [pc, #364] @ (26ba34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #128] @ 0x80 │ │ │ │ b.n 26b714 │ │ │ │ ldrb.w r3, [r4, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26b714 │ │ │ │ ldr r0, [pc, #344] @ (26ba38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26b714 │ │ │ │ b.n 26b796 │ │ │ │ ldrh.w r3, [sp, #40] @ 0x28 │ │ │ │ @@ -372909,26 +372899,26 @@ │ │ │ │ mov r0, r5 │ │ │ │ strd sl, fp, [sp, #40] @ 0x28 │ │ │ │ bl 267bdc │ │ │ │ adds r0, #1 │ │ │ │ bne.n 26b8f8 │ │ │ │ ldr r0, [pc, #296] @ (26ba3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26b8cc │ │ │ │ movw r4, #63536 @ 0xf830 │ │ │ │ movt r4, #65535 @ 0xffff │ │ │ │ b.n 26b718 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ bl 269b70 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 26b89c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 26b8cc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds.w r2, fp, r2 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -373010,61 +373000,61 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r4, #31 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r2, r6 │ │ │ │ - asrs r0, r0, #17 │ │ │ │ + asrs r0, r2, #18 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r2, #25] │ │ │ │ + ldrb r2, [r4, #26] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r5, #50] @ 0x32 │ │ │ │ + ldrh r0, [r7, #52] @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #29 │ │ │ │ movs r2, r6 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #440] @ 0x1b8 │ │ │ │ + str r0, [sp, #760] @ 0x2f8 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r2, #58] @ 0x3a │ │ │ │ + ldrh r0, [r4, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r7, #5 │ │ │ │ + asrs r4, r1, #7 │ │ │ │ movs r5, r5 │ │ │ │ - add lr, r7 │ │ │ │ + cmp r6, r1 │ │ │ │ movs r0, r4 │ │ │ │ - add r8, sl │ │ │ │ + cmp r0, r4 │ │ │ │ movs r0, r4 │ │ │ │ - asrs r4, r4, #5 │ │ │ │ + asrs r4, r6, #6 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r6, #13] │ │ │ │ + ldrb r6, [r0, #15] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r7, #56] @ 0x38 │ │ │ │ + ldrh r0, [r1, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r1, #5 │ │ │ │ + asrs r4, r3, #6 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r5, #14] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r0, #56] @ 0x38 │ │ │ │ + ldrh r0, [r2, #58] @ 0x3a │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r6, #4 │ │ │ │ + asrs r4, r0, #6 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r0, #13] │ │ │ │ + ldrb r6, [r2, #14] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r7, #6 │ │ │ │ + lsrs r0, r1, #8 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r4, r3, #4 │ │ │ │ + asrs r4, r5, #5 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r5, #12] │ │ │ │ + ldrb r6, [r7, #13] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r0, #54] @ 0x36 │ │ │ │ + ldrh r0, [r2, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026ba7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -373116,36 +373106,36 @@ │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26bb34 │ │ │ │ ldr.w r3, [pc, #1944] @ 26c2c0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc874 │ │ │ │ + bl 2fc8c4 │ │ │ │ ldr.w r3, [pc, #1928] @ 26c2c4 │ │ │ │ ldr.w r2, [pc, #1928] @ 26c2c8 │ │ │ │ ldr.w r1, [pc, #1928] @ 26c2cc │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov sl, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26bd12 │ │ │ │ add.w r5, r3, #1572864 @ 0x180000 │ │ │ │ ldrb.w r3, [r5, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -373296,19 +373286,19 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r3, lr │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [ip, r0] │ │ │ │ ldr.w r0, [pc, #1500] @ 26c2e0 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #128] @ 0x80 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26c298 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26bae8 │ │ │ │ @@ -373320,22 +373310,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26bae8 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr.w r3, [pc, #1440] @ 26c2e4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 26bae8 │ │ │ │ ldrb.w r3, [r5, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26bd12 │ │ │ │ ldr.w r0, [pc, #1416] @ 26c2e8 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldrb.w r3, [r5, #128] @ 0x80 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r5, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26bb72 │ │ │ │ b.n 26bd12 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -373401,15 +373391,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 26bd9a │ │ │ │ ldr.w r0, [pc, #1224] @ 26c2f4 │ │ │ │ mov r1, r9 │ │ │ │ strd r3, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26bd9a │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c250 │ │ │ │ @@ -373516,20 +373506,20 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ bl 268774 │ │ │ │ adds r0, #1 │ │ │ │ bne.w 26bb88 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 26bd0c │ │ │ │ ldr r0, [pc, #908] @ (26c2fc ) │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26bd0c │ │ │ │ add.w r3, sl, #524288 @ 0x80000 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [r4, #0] │ │ │ │ @@ -373562,26 +373552,26 @@ │ │ │ │ mla r1, r2, r1, r3 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r4, [r1, #16] │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r0, r0, r4 │ │ │ │ add r0, r1 │ │ │ │ - bl 2e9a1c │ │ │ │ + bl 2e9a6c │ │ │ │ b.n 26bb88 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #11 │ │ │ │ bhi.w 26c132 │ │ │ │ ldr r3, [pc, #780] @ (26c300 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #772] @ (26c304 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26bd0c │ │ │ │ ldr r2, [pc, #768] @ (26c308 ) │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26bcc4 │ │ │ │ @@ -373592,15 +373582,15 @@ │ │ │ │ bpl.w 26bcc4 │ │ │ │ strd r0, r3, [sp] │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #740] @ (26c30c ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ b.n 26bcc4 │ │ │ │ ldr r2, [pc, #724] @ (26c310 ) │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -373610,15 +373600,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 26bc6c │ │ │ │ ldr r0, [pc, #704] @ (26c314 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r0, [r3, #8] │ │ │ │ b.n 26bc6c │ │ │ │ ldr r3, [pc, #688] @ (26c318 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -373629,15 +373619,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26bdce │ │ │ │ ldr r0, [pc, #664] @ (26c31c ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26bdce │ │ │ │ ldr r3, [pc, #656] @ (26c320 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26bf3c │ │ │ │ ldr r3, [pc, #592] @ (26c2f0 ) │ │ │ │ @@ -373655,30 +373645,30 @@ │ │ │ │ ldr.w r3, [ip, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r7, [ip, #4] │ │ │ │ str r7, [sp, #8] │ │ │ │ vldr d7, [ip, #24] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26bf3c │ │ │ │ ldr r3, [pc, #580] @ (26c328 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26bb90 │ │ │ │ ldr r3, [pc, #512] @ (26c2f0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26bb90 │ │ │ │ ldr r0, [pc, #560] @ (26c32c ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26bb90 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 268774 │ │ │ │ adds r0, #1 │ │ │ │ @@ -373687,15 +373677,15 @@ │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ blx 17e884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ (26c330 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26bd0c │ │ │ │ ldr r1, [pc, #512] @ (26c334 ) │ │ │ │ add r1, pc │ │ │ │ b.n 26bffc │ │ │ │ ldrb.w r2, [r5, #80] @ 0x50 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26bf4a │ │ │ │ @@ -373715,50 +373705,50 @@ │ │ │ │ bl 268774 │ │ │ │ adds r0, #1 │ │ │ │ bne.w 26bb88 │ │ │ │ b.n 26bf62 │ │ │ │ ldr r0, [pc, #460] @ (26c33c ) │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26bd0c │ │ │ │ ldr r0, [pc, #448] @ (26c340 ) │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26bd0c │ │ │ │ ldr r0, [pc, #440] @ (26c344 ) │ │ │ │ mov r1, r3 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26bd0c │ │ │ │ ldr r1, [r0, r2] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #424] @ (26c348 ) │ │ │ │ mov r3, ip │ │ │ │ strd r7, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26bd0c │ │ │ │ ldr r3, [pc, #408] @ (26c34c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26be58 │ │ │ │ ldr r3, [pc, #300] @ (26c2f0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26be58 │ │ │ │ ldr r0, [pc, #384] @ (26c350 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26be58 │ │ │ │ ldr r3, [pc, #380] @ (26c354 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26bd80 │ │ │ │ @@ -373766,15 +373756,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 26bd80 │ │ │ │ ldr r0, [pc, #356] @ (26c358 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26bd80 │ │ │ │ ldr r0, [pc, #348] @ (26c35c ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26bfb8 │ │ │ │ @@ -373784,15 +373774,15 @@ │ │ │ │ lsls r3, r0, #16 │ │ │ │ bpl.w 26bfb8 │ │ │ │ ldr r0, [pc, #328] @ (26c360 ) │ │ │ │ mov r3, lr │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ strd ip, r7, [sp, #8] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b.n 26bfb8 │ │ │ │ ldr r3, [pc, #312] @ (26c364 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -373801,40 +373791,40 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26bbd2 │ │ │ │ ldr r0, [pc, #288] @ (26c368 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26bbd2 │ │ │ │ ldr r3, [pc, #280] @ (26c36c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26be4c │ │ │ │ ldr r3, [pc, #144] @ (26c2f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 26be4c │ │ │ │ ldr r0, [pc, #256] @ (26c370 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26be4c │ │ │ │ ldr r0, [pc, #252] @ (26c374 ) │ │ │ │ mov r1, r3 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26bd0c │ │ │ │ ldr r0, [pc, #240] @ (26c378 ) │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ b.n 26bd0c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (26c37c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #224] @ (26c380 ) │ │ │ │ ldr r0, [pc, #228] @ (26c384 ) │ │ │ │ add r3, pc │ │ │ │ @@ -373849,110 +373839,110 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #15 │ │ │ │ movs r2, r6 │ │ │ │ lsrs r4, r4, #14 │ │ │ │ movs r2, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #31 │ │ │ │ + asrs r6, r4, #32 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r4, [r4, #7] │ │ │ │ + ldrb r4, [r6, #8] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrh r4, [r1, #18] │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #186 @ 0xba │ │ │ │ movs r5, r7 │ │ │ │ adds r4, #178 @ 0xb2 │ │ │ │ movs r5, r7 │ │ │ │ adds r4, #170 @ 0xaa │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r1, #56] @ 0x38 │ │ │ │ + ldrh r2, [r3, #58] @ 0x3a │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #22] │ │ │ │ + ldrh r0, [r4, #24] │ │ │ │ movs r2, r4 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #50] @ 0x32 │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xb683 │ │ │ │ - @ instruction: 0xffff8df4 │ │ │ │ + vqrdmlah.s q12, , d4[0] │ │ │ │ movs r2, r4 │ │ │ │ lsrs r4, r5, #29 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r2, [r1, #44] @ 0x2c │ │ │ │ + ldrh r2, [r3, #46] @ 0x2e │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #24] │ │ │ │ + ldrh r2, [r2, #26] │ │ │ │ movs r2, r4 │ │ │ │ cmp r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #30] │ │ │ │ + ldrh r4, [r0, #34] @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ lsrs r4, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #36] @ 0x24 │ │ │ │ + ldrh r6, [r7, #38] @ 0x26 │ │ │ │ movs r2, r4 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #14] │ │ │ │ + ldrh r4, [r0, #18] │ │ │ │ movs r2, r4 │ │ │ │ movs r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #2] │ │ │ │ + ldrh r0, [r5, #4] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r4, #30] │ │ │ │ + ldrh r2, [r6, #32] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r0, #5] │ │ │ │ + ldrb r0, [r2, #6] │ │ │ │ movs r2, r4 │ │ │ │ cmp r7, #68 @ 0x44 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r5, #16] │ │ │ │ + ldrh r0, [r7, #18] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r7, #20] │ │ │ │ + ldrh r2, [r1, #24] │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r4, #62] @ 0x3e │ │ │ │ + ldrh r2, [r6, #0] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r4, #16] │ │ │ │ + ldrh r2, [r6, #18] │ │ │ │ movs r2, r4 │ │ │ │ movs r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #4] │ │ │ │ + ldrh r6, [r0, #8] │ │ │ │ movs r2, r4 │ │ │ │ lsrs r4, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #20] │ │ │ │ + ldrh r0, [r3, #22] │ │ │ │ movs r2, r4 │ │ │ │ adds r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + strh r0, [r4, #62] @ 0x3e │ │ │ │ movs r2, r4 │ │ │ │ cmp r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #4] │ │ │ │ + ldrh r0, [r1, #8] │ │ │ │ movs r2, r4 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #2] │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r6, #60] @ 0x3c │ │ │ │ + ldrh r6, [r0, #0] │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r7, #58] @ 0x3a │ │ │ │ + strh r4, [r1, #62] @ 0x3e │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r4, r7, #1 │ │ │ │ + lsrs r4, r1, #3 │ │ │ │ movs r5, r5 │ │ │ │ - subs r3, #190 @ 0xbe │ │ │ │ + subs r4, #14 │ │ │ │ movs r0, r4 │ │ │ │ - subs r3, #208 @ 0xd0 │ │ │ │ + subs r4, #32 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0026c388 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -373968,36 +373958,36 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26c3dc │ │ │ │ ldr r3, [pc, #272] @ (26c4e0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc874 │ │ │ │ + bl 2fc8c4 │ │ │ │ ldr r1, [pc, #256] @ (26c4e4 ) │ │ │ │ ldr r2, [pc, #256] @ (26c4e8 ) │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #364 @ 0x16c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #248] @ (26c4ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26c498 │ │ │ │ add.w r8, r3, #1572864 @ 0x180000 │ │ │ │ ldr.w r7, [r8, #132] @ 0x84 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 26c48e │ │ │ │ @@ -374024,15 +374014,15 @@ │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 26c49e │ │ │ │ ldr.w r2, [r8, #148] @ 0x94 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r8, #148] @ 0x94 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26c4c6 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -374046,21 +374036,21 @@ │ │ │ │ beq.n 26c3ac │ │ │ │ str r3, [sp, #12] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #116] @ (26c4f4 ) │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 26c3ac │ │ │ │ ldr r0, [pc, #104] @ (26c4f8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 26c450 │ │ │ │ ldr r1, [pc, #92] @ (26c4fc ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26c446 │ │ │ │ @@ -374069,15 +374059,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 26c446 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #72] @ (26c504 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 26c446 │ │ │ │ ldr r3, [pc, #64] @ (26c508 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #64] @ (26c50c ) │ │ │ │ ldr r0, [pc, #64] @ (26c510 ) │ │ │ │ add r3, pc │ │ │ │ @@ -374085,37 +374075,37 @@ │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ lsls r2, r6, #11 │ │ │ │ movs r2, r6 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #28 │ │ │ │ + lsls r2, r0, #30 │ │ │ │ movs r5, r5 │ │ │ │ - strb r4, [r7, #4] │ │ │ │ + strb r4, [r1, #6] │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r2, #10] │ │ │ │ + strh r6, [r4, #12] │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #8] │ │ │ │ + ldrh r2, [r4, #10] │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #8] │ │ │ │ + ldrh r0, [r4, #10] │ │ │ │ movs r2, r4 │ │ │ │ - lsls r6, r1, #25 │ │ │ │ + lsls r6, r3, #26 │ │ │ │ movs r5, r5 │ │ │ │ - subs r1, #144 @ 0x90 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ movs r0, r4 │ │ │ │ - subs r1, #162 @ 0xa2 │ │ │ │ + subs r1, #242 @ 0xf2 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0026c514 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -374133,27 +374123,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc874 │ │ │ │ + bl 2fc8c4 │ │ │ │ ldr r3, [pc, #252] @ (26c650 ) │ │ │ │ ldr r2, [pc, #256] @ (26c654 ) │ │ │ │ ldr r1, [pc, #256] @ (26c658 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r2, 26c586 │ │ │ │ ldr r2, [pc, #224] @ (26c65c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -374169,24 +374159,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26c614 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc64c │ │ │ │ + bl 2fc69c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ mov r3, r0 │ │ │ │ b.n 26c5bc │ │ │ │ ldrb.w r2, [r3, #129] @ 0x81 │ │ │ │ cbz r2, 26c5f8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26c636 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -374200,21 +374190,21 @@ │ │ │ │ beq.n 26c536 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #120] @ (26c664 ) │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 26c536 │ │ │ │ ldr r0, [pc, #108] @ (26c668 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r1, #1 │ │ │ │ ldrb.w r2, [r3, #128] @ 0x80 │ │ │ │ strb.w r1, [r3, #129] @ 0x81 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 26c5b8 │ │ │ │ b.n 26c594 │ │ │ │ @@ -374228,52 +374218,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26c59e │ │ │ │ ldr r0, [pc, #72] @ (26c674 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26c59e │ │ │ │ ldr r3, [pc, #64] @ (26c678 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #64] @ (26c67c ) │ │ │ │ ldr r0, [pc, #64] @ (26c680 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ lsls r2, r5, #5 │ │ │ │ movs r2, r6 │ │ │ │ - lsls r6, r0, #23 │ │ │ │ + lsls r6, r2, #24 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [r3, #124] @ 0x7c │ │ │ │ + strb r0, [r5, #0] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r5, #31] │ │ │ │ + strh r6, [r7, #0] │ │ │ │ movs r2, r4 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #16] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #62] @ 0x3e │ │ │ │ + ldrh r2, [r3, #0] │ │ │ │ movs r2, r4 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + lsls r6, r5, #20 │ │ │ │ movs r5, r5 │ │ │ │ - subs r0, #32 │ │ │ │ + subs r0, #112 @ 0x70 │ │ │ │ movs r0, r4 │ │ │ │ - subs r0, #50 @ 0x32 │ │ │ │ + subs r0, #130 @ 0x82 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0026c684 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -374313,46 +374303,46 @@ │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26c71a │ │ │ │ ldr.w r3, [pc, #1312] @ 26cc2c │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 2fc874 │ │ │ │ + bl 2fc8c4 │ │ │ │ ldr.w r3, [pc, #1292] @ 26cc30 │ │ │ │ ldr.w r2, [pc, #1292] @ 26cc34 │ │ │ │ ldr.w r1, [pc, #1292] @ 26cc38 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r6, [r0, #52] @ 0x34 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 26c906 │ │ │ │ add.w r5, r6, #1572864 @ 0x180000 │ │ │ │ ldrb.w r3, [r5, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c8fc │ │ │ │ mov r0, r8 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb98c │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [sp, #56] @ 0x38 │ │ │ │ bl 269b70 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 26c786 │ │ │ │ b.n 26cbfc │ │ │ │ @@ -374490,23 +374480,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 26c82c │ │ │ │ ldr r0, [pc, #860] @ (26cc48 ) │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 26c82c │ │ │ │ ldrb.w r3, [r5, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26ca4e │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ - bl 43fe78 │ │ │ │ + bl 43fec8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26cc04 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c6ce │ │ │ │ @@ -374518,23 +374508,23 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26c6ce │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #788] @ (26cc4c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 437f0c │ │ │ │ + bl 437f5c │ │ │ │ b.n 26c6ce │ │ │ │ ldrd sl, r4, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ blx 17e884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #764] @ (26cc50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ orrs r3, r1 │ │ │ │ it ne │ │ │ │ addne.w fp, sp, #52 @ 0x34 │ │ │ │ bne.n 26c9e6 │ │ │ │ @@ -374569,18 +374559,18 @@ │ │ │ │ ldr.w r1, [r5, #132] @ 0x84 │ │ │ │ mov.w r8, r2, lsr #5 │ │ │ │ cmp.w r1, r2, lsr #5 │ │ │ │ beq.w 26cac6 │ │ │ │ ldr r0, [pc, #664] @ (26cc58 ) │ │ │ │ lsrs r2, r2, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr r0, [pc, #656] @ (26cc5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43b75c │ │ │ │ + bl 43b7ac │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #128] @ 0x80 │ │ │ │ b.n 26c906 │ │ │ │ ldrd r6, r4, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #32] │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -374595,15 +374585,15 @@ │ │ │ │ movs r6, #9 │ │ │ │ strd r3, r3, [sp] │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ bl 2698c8 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 26c90a │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 26ca46 │ │ │ │ ldr r3, [pc, #588] @ (26cc60 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26c886 │ │ │ │ @@ -374614,26 +374604,26 @@ │ │ │ │ bpl.w 26c886 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #564] @ (26cc64 ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 26c886 │ │ │ │ ldr r0, [pc, #552] @ (26cc68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #128] @ 0x80 │ │ │ │ b.n 26c906 │ │ │ │ ldr r0, [pc, #540] @ (26cc6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldrb.w r3, [r5, #128] @ 0x80 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r5, #129] @ 0x81 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c906 │ │ │ │ b.n 26c756 │ │ │ │ ldr r2, [pc, #516] @ (26cc70 ) │ │ │ │ @@ -374647,15 +374637,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 26c7ce │ │ │ │ ldr r0, [pc, #496] @ (26cc74 ) │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 26c7ce │ │ │ │ ldr r3, [pc, #484] @ (26cc78 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -374665,15 +374655,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 26c82c │ │ │ │ ldr r0, [pc, #460] @ (26cc7c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 26c82c │ │ │ │ ldrd sl, r4, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 26c95e │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -374746,58 +374736,58 @@ │ │ │ │ beq.n 26cb02 │ │ │ │ ldr r1, [r7, r0] │ │ │ │ ldr r0, [pc, #264] @ (26cc80 ) │ │ │ │ strd lr, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd ip, r9, [sp] │ │ │ │ ldr.w sl, [sp, #32] │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #128] @ 0x80 │ │ │ │ b.n 26c906 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldrd sl, r4, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 26c95a │ │ │ │ ldr r3, [pc, #224] @ (26cc84 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26c9ec │ │ │ │ ldr r3, [pc, #148] @ (26cc44 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26c9ec │ │ │ │ ldr r0, [pc, #200] @ (26cc88 ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26c9ec │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 26c906 │ │ │ │ ldr r3, [pc, #184] @ (26cc8c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26c984 │ │ │ │ ldr r3, [pc, #96] @ (26cc44 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26c984 │ │ │ │ ldr r0, [pc, #160] @ (26cc90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26c984 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 26ca46 │ │ │ │ ldr r3, [pc, #140] @ (26cc94 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #140] @ (26cc98 ) │ │ │ │ ldr r0, [pc, #144] @ (26cc9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -374808,67 +374798,67 @@ │ │ │ │ vshr.u32 d16, d17, #16 │ │ │ │ vshr.u32 d16, d17, #26 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ vshr.u32 d0, d17, #2 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #15 │ │ │ │ + lsls r0, r0, #17 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r6, [r7, #92] @ 0x5c │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r2, #24] │ │ │ │ + ldrb r6, [r4, #25] │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #44] @ 0x2c │ │ │ │ + strh r0, [r7, #46] @ 0x2e │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + strh r4, [r5, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ blt.n 26cb9a │ │ │ │ - vsli.64 q12, q13, #63 @ 0x3f │ │ │ │ + vmlsl.u q12, d15, d10[0] │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r4, #48] @ 0x30 │ │ │ │ + strh r2, [r6, #50] @ 0x32 │ │ │ │ movs r2, r4 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #32] │ │ │ │ + strh r4, [r3, #34] @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r3, #30] │ │ │ │ + strh r0, [r5, #32] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r4, #23] │ │ │ │ + ldrb r0, [r6, #24] │ │ │ │ movs r2, r4 │ │ │ │ cmp r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #34] @ 0x22 │ │ │ │ + strh r0, [r6, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #36] @ 0x24 │ │ │ │ + strh r6, [r5, #38] @ 0x26 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r2, #38] @ 0x26 │ │ │ │ + strh r4, [r4, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ adds r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #36] @ 0x24 │ │ │ │ + strh r6, [r1, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #28] │ │ │ │ + strh r4, [r7, #30] │ │ │ │ movs r2, r4 │ │ │ │ - vhadd.u16 d0, d0, d28 │ │ │ │ - adds r2, #82 @ 0x52 │ │ │ │ + vhadd.u32 d16, d0, d28 │ │ │ │ + adds r2, #162 @ 0xa2 │ │ │ │ movs r0, r4 │ │ │ │ - adds r2, #100 @ 0x64 │ │ │ │ + adds r2, #180 @ 0xb4 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0026cca0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -375013,26 +375003,26 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #584] @ (26d06c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ add r1, pc │ │ │ │ add sp, #100 @ 0x64 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 448aac │ │ │ │ + b.w 448afc │ │ │ │ ldr r3, [pc, #568] @ (26d070 ) │ │ │ │ ldr r2, [pc, #572] @ (26d074 ) │ │ │ │ ldr r1, [pc, #572] @ (26d078 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3902 @ 0xf3e │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #552] @ (26d07c ) │ │ │ │ ldr r3, [pc, #508] @ (26d050 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3 │ │ │ │ @@ -375052,15 +375042,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ movw r2, #3921 @ 0xf51 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r5 │ │ │ │ bl 268968 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 17e524 │ │ │ │ ldr r2, [pc, #484] @ (26d08c ) │ │ │ │ ldr r3, [pc, #424] @ (26d050 ) │ │ │ │ add r2, pc │ │ │ │ @@ -375085,15 +375075,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ add r1, pc │ │ │ │ movw r2, #2520 @ 0x9d8 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 17e90c │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ blx 17e484 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r6, #100] @ 0x64 │ │ │ │ @@ -375107,15 +375097,15 @@ │ │ │ │ ldr r3, [pc, #392] @ (26d0a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 26cce0 │ │ │ │ ldr r0, [pc, #380] @ (26d0a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26cce0 │ │ │ │ ldr r3, [pc, #376] @ (26d0a8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26cdc6 │ │ │ │ ldr r3, [pc, #352] @ (26d0a0 ) │ │ │ │ @@ -375123,29 +375113,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26cdc6 │ │ │ │ ldr r0, [pc, #352] @ (26d0ac ) │ │ │ │ add r2, sp, #52 @ 0x34 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26cdc6 │ │ │ │ ldr r3, [pc, #340] @ (26d0b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26cdec │ │ │ │ ldr r3, [pc, #312] @ (26d0a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26cdec │ │ │ │ ldr r0, [pc, #316] @ (26d0b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26cdec │ │ │ │ mov r0, r4 │ │ │ │ blx 17f780 │ │ │ │ b.n 26ced4 │ │ │ │ ldr r3, [pc, #304] @ (26d0b8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -375154,147 +375144,147 @@ │ │ │ │ ldr r3, [pc, #264] @ (26d0a0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26ce00 │ │ │ │ ldr r0, [pc, #280] @ (26d0bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26ce00 │ │ │ │ ldr r3, [pc, #272] @ (26d0c0 ) │ │ │ │ ldr r2, [pc, #276] @ (26d0c4 ) │ │ │ │ ldr r1, [pc, #276] @ (26d0c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movw r2, #2469 @ 0x9a5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #128] @ 0x80 │ │ │ │ b.n 26ce9e │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #244] @ (26d0cc ) │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ ldr r2, [pc, #240] @ (26d0d0 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2493 @ 0x9bd │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26cef0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #224] @ (26d0d4 ) │ │ │ │ ldr r1, [pc, #224] @ (26d0d8 ) │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2484 @ 0x9b4 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26cef6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #204] @ (26d0dc ) │ │ │ │ ldr r1, [pc, #204] @ (26d0e0 ) │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2476 @ 0x9ac │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ strb.w sl, [r6, #128] @ 0x80 │ │ │ │ b.n 26ce9e │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #180] @ (26d0e4 ) │ │ │ │ ldr r1, [pc, #180] @ (26d0e8 ) │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26cef0 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr??.w r0, [ip, #49] @ 0x31 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r4, #49] @ 0x31 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 2, cr0, cr0, cr12, {1} │ │ │ │ - ldrh r0, [r6, #2] │ │ │ │ + cdp2 0, 7, cr0, cr0, cr12, {1} │ │ │ │ + ldrh r0, [r0, #6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r2, #22] │ │ │ │ + ldrb r0, [r4, #23] │ │ │ │ movs r7, r4 │ │ │ │ strb.w r0, [r8, #49] @ 0x31 │ │ │ │ bge.n 26d0f2 │ │ │ │ - vqdmulh.s , , d18[0] │ │ │ │ + vcvt.u16.f16 d31, d18, #1 │ │ │ │ movs r4, r5 │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + strh r4, [r2, #22] │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r5, #108] @ 0x6c │ │ │ │ + str r4, [r7, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ str.w r0, [r0, r1, lsl #3] │ │ │ │ - ldc2 0, cr0, [sl], {44} @ 0x2c │ │ │ │ - strh r2, [r2, #28] │ │ │ │ + stc2l 0, cr0, [sl], #176 @ 0xb0 │ │ │ │ + strh r2, [r4, #30] │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r5, #104] @ 0x68 │ │ │ │ + str r0, [r7, #108] @ 0x6c │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xf7ec0031 │ │ │ │ - mcrr2 0, 2, r0, r2, cr12 │ │ │ │ - strh r4, [r3, #22] │ │ │ │ + ldc2 0, cr0, [r2], {44} @ 0x2c │ │ │ │ + strh r4, [r5, #24] │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r1, #100] @ 0x64 │ │ │ │ + str r2, [r3, #104] @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ movs r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #10] │ │ │ │ + strh r2, [r1, #14] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #18] │ │ │ │ + strh r0, [r2, #20] │ │ │ │ movs r2, r4 │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #18] │ │ │ │ + strh r2, [r0, #22] │ │ │ │ movs r2, r4 │ │ │ │ movs r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r5, #22] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xfb6a002c │ │ │ │ - strh r0, [r6, #8] │ │ │ │ + @ instruction: 0xfbba002c │ │ │ │ + strh r0, [r0, #12] │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r6, #84] @ 0x54 │ │ │ │ + str r4, [r0, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r2, #84] @ 0x54 │ │ │ │ + str r0, [r4, #88] @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r4, #72] @ 0x48 │ │ │ │ + ldr r6, [r6, #76] @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r7, #8] │ │ │ │ + strh r6, [r1, #12] │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ + str r0, [r0, #88] @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r6, #6] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r2, #80] @ 0x50 │ │ │ │ + str r4, [r4, #84] @ 0x54 │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r4, #8] │ │ │ │ + strh r6, [r6, #10] │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ + str r4, [r0, #84] @ 0x54 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d0ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -375338,34 +375328,34 @@ │ │ │ │ add.w r7, r4, #1572864 @ 0x180000 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26d288 │ │ │ │ ldr r5, [pc, #332] @ (26d2b4 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f42f0 │ │ │ │ + bl 2f4340 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #324] @ (26d2b8 ) │ │ │ │ movw r3, #381 @ 0x17d │ │ │ │ ldr r2, [pc, #320] @ (26d2bc ) │ │ │ │ add r5, pc │ │ │ │ add.w r6, r5, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r2, [pc, #304] @ (26d2c0 ) │ │ │ │ ldr r1, [pc, #308] @ (26d2c4 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ - bl 2fb6f8 │ │ │ │ + bl 2f3578 │ │ │ │ + bl 2fb748 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ strd r4, r0, [r6, #52] @ 0x34 │ │ │ │ mov r2, r0 │ │ │ │ movs r4, #1 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ mov r0, r8 │ │ │ │ @@ -375415,15 +375405,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (26d2d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3950 @ 0xf6e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -375439,57 +375429,57 @@ │ │ │ │ ldr r3, [pc, #100] @ (26d2d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26d13a │ │ │ │ ldr r0, [pc, #92] @ (26d2dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26d13a │ │ │ │ ldr r3, [pc, #84] @ (26d2e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26d166 │ │ │ │ ldr r3, [pc, #64] @ (26d2d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26d166 │ │ │ │ ldr r0, [pc, #64] @ (26d2e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 26d166 │ │ │ │ nop │ │ │ │ @ instruction: 0xf58e0031 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #15] │ │ │ │ + strb r4, [r6, #16] │ │ │ │ movs r2, r4 │ │ │ │ - vld1.8 {d0[1]}, [r2], ip │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ + ldr??.w r0, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r0, #64] @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ - add r5, sp, #72 @ 0x48 │ │ │ │ + add r5, sp, #392 @ 0x188 │ │ │ │ movs r7, r3 │ │ │ │ - add r5, sp, #152 @ 0x98 │ │ │ │ + add r5, sp, #472 @ 0x1d8 │ │ │ │ movs r7, r3 │ │ │ │ - str??.w r0, [r8, #44] @ 0x2c │ │ │ │ - ldrb r2, [r1, #26] │ │ │ │ + ldrsh.w r0, [r8, ip, lsl #2] │ │ │ │ + ldrb r2, [r3, #27] │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r0, #52] @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #31] │ │ │ │ + strh r0, [r0, #2] │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #0] │ │ │ │ + strh r6, [r2, #2] │ │ │ │ movs r2, r4 │ │ │ │ ldr r1, [pc, #8] @ (26d2f4 ) │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ b.w 2578f0 │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r8], {48} @ 0x30 │ │ │ │ @@ -375528,15 +375518,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [r9, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 3042a0 │ │ │ │ + bl 3042f0 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26d34a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strd r5, r0, [r4, #12] │ │ │ │ negs r6, r3 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ @@ -375547,15 +375537,15 @@ │ │ │ │ mov fp, r0 │ │ │ │ add.w r8, r4, #8 │ │ │ │ add.w r7, r4, #20 │ │ │ │ ldr.w r3, [r9, #308] @ 0x134 │ │ │ │ ldr.w r0, [r9, #296] @ 0x128 │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ movs r3, #0 │ │ │ │ - bl 2e647c │ │ │ │ + bl 2e64cc │ │ │ │ ldr.w r3, [r9, #308] @ 0x134 │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ ldr.w r3, [r9, #300] @ 0x12c │ │ │ │ add r3, r2 │ │ │ │ strd r3, r6, [r4, #20] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ @@ -375593,15 +375583,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (26d4cc ) │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #188] @ (26d4d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd fp, r6, [sp, #8] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26d446 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r6 │ │ │ │ bcs.n 26d3dc │ │ │ │ ldr r1, [pc, #168] @ (26d4d4 ) │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ @@ -375609,15 +375599,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #160] @ (26d4d8 ) │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #160] @ (26d4dc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w sl, #4294967295 @ 0xffffffff │ │ │ │ b.n 26d34a │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r4, [r9] │ │ │ │ blx 17f148 │ │ │ │ ldr r1, [pc, #136] @ (26d4e0 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -375627,15 +375617,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ ldr r1, [pc, #128] @ (26d4e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov sl, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, sl │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -375649,52 +375639,52 @@ │ │ │ │ ldr r3, [pc, #84] @ (26d4f0 ) │ │ │ │ ldr r1, [pc, #88] @ (26d4f4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26d446 │ │ │ │ ldr r3, [pc, #72] @ (26d4f8 ) │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ ldr r1, [pc, #72] @ (26d4fc ) │ │ │ │ ldr r0, [pc, #76] @ (26d500 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf37e0031 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #140 @ 0x8c │ │ │ │ + movs r4, #220 @ 0xdc │ │ │ │ movs r2, r4 │ │ │ │ - ldr??.w r0, [lr, ip, lsl #2] │ │ │ │ - ldrb r6, [r5, #29] │ │ │ │ + vst1.8 {d16[1]}, [lr], ip │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r5, #29] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ movs r2, r4 │ │ │ │ - ldr??.w r0, [r4, ip, lsl #2] │ │ │ │ - ldrb r4, [r0, #29] │ │ │ │ + vld1.8 {d0[1]}, [r4], ip │ │ │ │ + ldrb r4, [r2, #30] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r6, #29] │ │ │ │ + ldrb r2, [r0, #31] │ │ │ │ movs r2, r4 │ │ │ │ - vld4.8 {d0-d3}, [r8 :128], ip │ │ │ │ - ldrb r6, [r2, #28] │ │ │ │ + ldr??.w r0, [r8, ip, lsl #2] │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ movs r2, r4 │ │ │ │ - movs r1, #184 @ 0xb8 │ │ │ │ + movs r2, #8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr??.w r0, [r0, #44] @ 0x2c │ │ │ │ - ldrb r2, [r4, #27] │ │ │ │ + vst4.8 {d16-d19}, [r0 :128], ip │ │ │ │ + ldrb r2, [r6, #28] │ │ │ │ movs r2, r4 │ │ │ │ - ldr.w r0, [ip, #44] @ 0x2c │ │ │ │ - ldrb r6, [r1, #27] │ │ │ │ + vld4.8 {d0-d3}, [ip :128], ip │ │ │ │ + ldrb r6, [r3, #28] │ │ │ │ movs r2, r4 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #186 @ 0xba │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r4, [r0, #324] @ 0x144 │ │ │ │ mov r5, r0 │ │ │ │ @@ -375763,15 +375753,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 26d592 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #88] @ (26d638 ) │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [pc, #84] @ (26d63c ) │ │ │ │ ldr r1, [pc, #88] @ (26d640 ) │ │ │ │ @@ -375779,15 +375769,15 @@ │ │ │ │ ldrb r5, [r5, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #159 @ 0x9f │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26d5d6 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 17fda4 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [pc, #52] @ (26d644 ) │ │ │ │ ldr r4, [pc, #56] @ (26d648 ) │ │ │ │ @@ -375796,31 +375786,31 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb r5, [r6, #0] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26d5d6 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7ce002c │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + ldrb.w r0, [lr, ip, lsl #2] │ │ │ │ + ldrb r0, [r6, #26] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r7, #22] │ │ │ │ + ldrb r0, [r1, #24] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r2, #24] │ │ │ │ + ldrb r4, [r4, #25] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf7a4002c │ │ │ │ - ldrb r6, [r2, #22] │ │ │ │ + @ instruction: 0xf7f4002c │ │ │ │ + ldrb r6, [r4, #23] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf77c002c │ │ │ │ - movs r2, #212 @ 0xd4 │ │ │ │ + @ instruction: 0xf7cc002c │ │ │ │ + movs r3, #36 @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r5, #21] │ │ │ │ + ldrb r2, [r7, #22] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r6, [pc, #344] @ (26d7bc ) │ │ │ │ @@ -375917,15 +375907,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r5, [sl] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -375943,29 +375933,29 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26d774 │ │ │ │ nop │ │ │ │ bic.w r0, sl, #49 @ 0x31 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf632002c │ │ │ │ - ldrb r0, [r6, #19] │ │ │ │ + @ instruction: 0xf682002c │ │ │ │ + ldrb r0, [r0, #21] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r3, #16] │ │ │ │ + ldrb r4, [r5, #17] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r3, #19] │ │ │ │ + ldrb r6, [r5, #20] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf5ec002c │ │ │ │ - ldrb r0, [r3, #15] │ │ │ │ + @ instruction: 0xf63c002c │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r6, [r0, #280] @ 0x118 │ │ │ │ mov r4, r0 │ │ │ │ @@ -376044,15 +376034,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 26d88a │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #84] @ (26d930 ) │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [pc, #84] @ (26d934 ) │ │ │ │ ldr r1, [pc, #84] @ (26d938 ) │ │ │ │ @@ -376060,15 +376050,15 @@ │ │ │ │ ldrb r5, [r6, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26d8d0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 17e148 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ ldr r3, [pc, #52] @ (26d93c ) │ │ │ │ ldr r4, [pc, #52] @ (26d940 ) │ │ │ │ @@ -376077,67 +376067,67 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb r5, [r6, #0] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26d8d0 │ │ │ │ - @ instruction: 0xf4d4002c │ │ │ │ - ldrb r6, [r1, #16] │ │ │ │ + @ instruction: 0xf524002c │ │ │ │ + ldrb r6, [r3, #17] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r7, #10] │ │ │ │ + ldrb r6, [r1, #12] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r0, #15] │ │ │ │ + ldrb r2, [r2, #16] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf4aa002c │ │ │ │ - ldrb r4, [r3, #10] │ │ │ │ + @ instruction: 0xf4fa002c │ │ │ │ + ldrb r4, [r5, #11] │ │ │ │ movs r2, r4 │ │ │ │ - eor.w r0, r2, #11272192 @ 0xac0000 │ │ │ │ - subs r2, r3, #7 │ │ │ │ + @ instruction: 0xf4d2002c │ │ │ │ + movs r0, #42 @ 0x2a │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r6, #9] │ │ │ │ + ldrb r0, [r0, #11] │ │ │ │ movs r2, r4 │ │ │ │ ldr r3, [pc, #16] @ (26d95c ) │ │ │ │ ldr r2, [pc, #20] @ (26d960 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (26d964 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ stcl 0, cr0, [r8, #-196] @ 0xffffff3c │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r5, #84] @ 0x54 │ │ │ │ movs r7, r3 │ │ │ │ ldr r1, [pc, #8] @ (26d974 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - str r0, [r1, #80] @ 0x50 │ │ │ │ + str r0, [r3, #84] @ 0x54 │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 0026d978 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #272] @ (26da9c ) │ │ │ │ sub sp, #24 │ │ │ │ mov r8, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 3b4e30 │ │ │ │ + bl 3b4e80 │ │ │ │ add r6, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 3a9f44 │ │ │ │ + bl 3a9f94 │ │ │ │ adds r2, r0, #1 │ │ │ │ beq.n 26da6e │ │ │ │ mov r4, r0 │ │ │ │ blx 17e490 <__ctype_b_loc@plt> │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldrh.w r3, [r3, r2, lsl #1] │ │ │ │ @@ -376177,22 +376167,22 @@ │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r1, [pc, #164] @ (26daa8 ) │ │ │ │ mov r0, r8 │ │ │ │ str r7, [r3, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ ldr r1, [pc, #152] @ (26daac ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ add r1, pc │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 17eea4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #124] @ (26dab0 ) │ │ │ │ blx 17eea8 │ │ │ │ @@ -376206,15 +376196,15 @@ │ │ │ │ ldr r1, [pc, #120] @ (26dac0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #12 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -376224,58 +376214,58 @@ │ │ │ │ ldr r3, [pc, #84] @ (26dac8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #84] @ (26dacc ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ stc 0, cr0, [r0, #-196] @ 0xffffff3c │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r1, #14] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r6, #11] │ │ │ │ + ldrb r6, [r0, #13] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r4, #11] │ │ │ │ + ldrb r2, [r6, #12] │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r7, r3 │ │ │ │ - ldrb r2, [r7, #11] │ │ │ │ + ldrb r2, [r1, #13] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r3, #12] │ │ │ │ + ldrb r4, [r5, #13] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf3bc002c │ │ │ │ - ldrb r6, [r5, #10] │ │ │ │ + and.w r0, ip, #11272192 @ 0xac0000 │ │ │ │ + ldrb r6, [r7, #11] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r2, #10] │ │ │ │ + ldrb r4, [r4, #11] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf38a002c │ │ │ │ - ldrb r6, [r7, #9] │ │ │ │ + @ instruction: 0xf3da002c │ │ │ │ + ldrb r6, [r1, #11] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026dad0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ (26db90 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ - bl 3b4e30 │ │ │ │ + bl 3b4e80 │ │ │ │ ldr r3, [pc, #164] @ (26db94 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #160] @ (26db98 ) │ │ │ │ add.w r5, r0, #52 @ 0x34 │ │ │ │ @@ -376302,58 +376292,58 @@ │ │ │ │ blx 17e524 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ ldr r1, [pc, #100] @ (26db9c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 17eea4 │ │ │ │ mov r4, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26db08 │ │ │ │ ldr r4, [pc, #76] @ (26dba0 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 435a24 │ │ │ │ + bl 435a74 │ │ │ │ ldr r3, [pc, #64] @ (26dba4 ) │ │ │ │ ldr r2, [pc, #68] @ (26dba8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r2, r7, [sp] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ sub.w r0, r6, r1, rrx │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #7] │ │ │ │ + ldrb r4, [r1, #9] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r0, #7] │ │ │ │ + ldrb r2, [r2, #8] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r4, #6] │ │ │ │ + ldrb r4, [r6, #7] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf29e002c │ │ │ │ - ldrb r2, [r7, #7] │ │ │ │ + @ instruction: 0xf2ee002c │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026dbac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -376407,34 +376397,34 @@ │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #165 @ 0xa5 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26dc00 │ │ │ │ ldr r3, [pc, #28] @ (26dc60 ) │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ ldr r1, [pc, #28] @ (26dc64 ) │ │ │ │ ldr r0, [pc, #32] @ (26dc68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ - rsbs r0, ip, #44 @ 0x2c │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + @ instruction: 0xf22c002c │ │ │ │ + ldrb r2, [r7, #6] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r1, #3] │ │ │ │ + ldrb r2, [r3, #4] │ │ │ │ movs r2, r4 │ │ │ │ - subs.w r0, ip, #44 @ 0x2c │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + addw r0, ip, #44 @ 0x2c │ │ │ │ + ldrb r2, [r0, #4] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r7, #4] │ │ │ │ + ldrb r6, [r1, #6] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026dc6c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -376489,15 +376479,15 @@ │ │ │ │ b.n 26d968 │ │ │ │ ... │ │ │ │ ands.w r0, r4, r1, rrx │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #16 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r4, #28] │ │ │ │ + str r4, [r6, #32] │ │ │ │ movs r7, r3 │ │ │ │ asrs r6, r0, #15 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0026dd04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -376565,15 +376555,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #303 @ 0x12f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [pc, #368] @ (26df2c ) │ │ │ │ add r0, pc │ │ │ │ bl 26d968 │ │ │ │ b.n 26de70 │ │ │ │ ldr.w r4, [fp, #8] │ │ │ │ mov r1, r4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -376703,29 +376693,29 @@ │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [lr, #-196] @ 0xc4 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r2, #13 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r4, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ movs r7, r3 │ │ │ │ - ldrb r4, [r7, #0] │ │ │ │ + ldrb r4, [r1, #2] │ │ │ │ movs r2, r4 │ │ │ │ - orn r0, r4, #44 @ 0x2c │ │ │ │ - strb r0, [r0, #31] │ │ │ │ + @ instruction: 0xf0b4002c │ │ │ │ + ldrb r0, [r2, #0] │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r2, #29] │ │ │ │ + strb r4, [r4, #30] │ │ │ │ movs r2, r4 │ │ │ │ asrs r2, r5, #11 │ │ │ │ movs r6, r7 │ │ │ │ asrs r2, r7, #8 │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xe8200031 │ │ │ │ - strb r4, [r5, #27] │ │ │ │ + strb r4, [r7, #28] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026df3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -376790,15 +376780,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ b.n 26de6c │ │ │ │ movs r1, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #5 │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r6, [r2, r4] │ │ │ │ + ldrsh r6, [r4, r5] │ │ │ │ movs r7, r3 │ │ │ │ asrs r6, r3, #3 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0026dff4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -376972,51 +376962,51 @@ │ │ │ │ add r0, pc │ │ │ │ add r4, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26e0bc │ │ │ │ nop │ │ │ │ b.n 26ded0 │ │ │ │ movs r1, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #2 │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r4, [r2, r1] │ │ │ │ + ldrsh r4, [r4, r2] │ │ │ │ movs r7, r3 │ │ │ │ lsrs r6, r4, #31 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r0, r0, #29 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r0, r6, #28 │ │ │ │ movs r6, r7 │ │ │ │ - stcl 0, cr0, [r8], #-176 @ 0xffffff50 │ │ │ │ - strb r4, [r1, #17] │ │ │ │ + ldc 0, cr0, [r8], #176 @ 0xb0 │ │ │ │ + strb r4, [r3, #18] │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r4, #17] │ │ │ │ + strb r0, [r6, #18] │ │ │ │ movs r2, r4 │ │ │ │ - stmia r3!, {r1, r4, r5} │ │ │ │ + stmia r3!, {r1, r7} │ │ │ │ movs r7, r3 │ │ │ │ - strb r0, [r2, #13] │ │ │ │ + strb r0, [r4, #14] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e1ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 3b4e30 │ │ │ │ - bl 3a9f44 │ │ │ │ + bl 3b4e80 │ │ │ │ + bl 3a9f94 │ │ │ │ adds r3, r0, #1 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ beq.n 26e258 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ @@ -377051,21 +377041,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (26e27c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ movs r3, #0 │ │ │ │ b.n 26e226 │ │ │ │ - sub.w r0, r4, ip, asr #32 │ │ │ │ - strb r6, [r4, #10] │ │ │ │ + @ instruction: 0xebf4002c │ │ │ │ + strb r6, [r6, #11] │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r2, #10] │ │ │ │ + strb r4, [r4, #11] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e280 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -377104,15 +377094,15 @@ │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #471 @ 0x1d7 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 26e338 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26e38a │ │ │ │ @@ -377137,23 +377127,23 @@ │ │ │ │ ldr r4, [pc, #200] @ (26e3f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #200] @ (26e3f4 ) │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 26e36c │ │ │ │ ldr r7, [r4, #0] │ │ │ │ adds r2, r7, #1 │ │ │ │ beq.n 26e38a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 430688 │ │ │ │ + bl 4306d8 │ │ │ │ mov r4, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 26e3b0 │ │ │ │ movs r0, #16 │ │ │ │ blx 17e220 │ │ │ │ str r4, [r0, #0] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -377183,58 +377173,58 @@ │ │ │ │ ldr r1, [pc, #104] @ (26e404 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26e338 │ │ │ │ ldr r3, [pc, #84] @ (26e408 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #84] @ (26e40c ) │ │ │ │ ldr r1, [pc, #88] @ (26e410 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #461 @ 0x1cd │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 26e338 │ │ │ │ nop │ │ │ │ b.n 26ebcc │ │ │ │ movs r1, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #23 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r1, r7] │ │ │ │ + ldrb r0, [r3, r0] │ │ │ │ movs r7, r3 │ │ │ │ - @ instruction: 0xeb34002c │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + @ instruction: 0xeb84002c │ │ │ │ + strb r4, [r3, #16] │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r4, #8] │ │ │ │ + strb r6, [r6, #9] │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xeade002c │ │ │ │ - strb r4, [r4, #11] │ │ │ │ + @ instruction: 0xeb2e002c │ │ │ │ + strb r4, [r6, #12] │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r1, #7] │ │ │ │ + strb r2, [r3, #8] │ │ │ │ movs r2, r4 │ │ │ │ lsrs r6, r6, #20 │ │ │ │ movs r6, r7 │ │ │ │ - orn r0, lr, ip, asr #32 │ │ │ │ - strb r2, [r4, #10] │ │ │ │ + @ instruction: 0xeabe002c │ │ │ │ + strb r2, [r6, #11] │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r3, #5] │ │ │ │ + strb r2, [r5, #6] │ │ │ │ movs r2, r4 │ │ │ │ - orr.w r0, ip, ip, asr #32 │ │ │ │ - strb r2, [r7, #10] │ │ │ │ + eors.w r0, ip, ip, asr #32 │ │ │ │ + strb r2, [r1, #12] │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r7, #4] │ │ │ │ + strb r2, [r1, #6] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e414 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -377304,15 +377294,15 @@ │ │ │ │ ... │ │ │ │ b.n 26e990 │ │ │ │ movs r1, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #17 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r7, r0] │ │ │ │ + ldrh r2, [r1, r2] │ │ │ │ movs r7, r3 │ │ │ │ lsrs r2, r6, #16 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0026e4cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -377331,15 +377321,15 @@ │ │ │ │ eor.w r3, r3, #1 │ │ │ │ cmp r5, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r3, #1 │ │ │ │ cbnz r3, 26e522 │ │ │ │ mov r0, r4 │ │ │ │ - bl 431d5c │ │ │ │ + bl 431dac │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 26e532 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -377359,28 +377349,28 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8ca002c │ │ │ │ - strb r4, [r1, #6] │ │ │ │ + ldmdb sl, {r2, r3, r5} │ │ │ │ + strb r4, [r3, #7] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r7, #120] @ 0x78 │ │ │ │ + strb r2, [r1, #0] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e570 : │ │ │ │ cbnz r1, 26e57e │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -377389,23 +377379,23 @@ │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #24] @ (26e5a8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 43b4d8 │ │ │ │ + bl 43b528 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r3, #5] │ │ │ │ + strb r4, [r5, #6] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e5ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -377462,18 +377452,18 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 26e5ce │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ b.n 26e7e4 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r0, #10420224 @ 0x9f0000 │ │ │ │ + orns r0, r0, #10420224 @ 0x9f0000 │ │ │ │ b.n 26e75c │ │ │ │ movs r1, r6 │ │ │ │ - adds r5, #68 @ 0x44 │ │ │ │ + adds r5, #148 @ 0x94 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0026e64c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -377484,58 +377474,58 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 26e678 │ │ │ │ ldr r1, [pc, #24] @ (26e684 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 3faba0 │ │ │ │ - add r4, sp, #448 @ 0x1c0 │ │ │ │ + b.w 3fabf0 │ │ │ │ + add r4, sp, #768 @ 0x300 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0026e688 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3b6c24 │ │ │ │ + bl 3b6c74 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [pc, #32] @ (26e6d4 ) │ │ │ │ vldr d7, [ip, #16] │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [ip, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3deefc │ │ │ │ - strb r6, [r7, #0] │ │ │ │ + b.w 3def4c │ │ │ │ + strb r6, [r1, #2] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e6d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 3b5750 │ │ │ │ + bl 3b57a0 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 271a04 │ │ │ │ │ │ │ │ 0026e6f4 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 271a20 │ │ │ │ @@ -377554,15 +377544,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (26e844 ) │ │ │ │ sub sp, #20 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26e804 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ bne.n 26e75c │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -377577,15 +377567,15 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 26e838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4442d8 │ │ │ │ + b.w 444328 │ │ │ │ ldr r1, [pc, #236] @ (26e84c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26e7dc │ │ │ │ ldr r1, [pc, #228] @ (26e850 ) │ │ │ │ @@ -377600,28 +377590,28 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 26e838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 444714 │ │ │ │ + b.w 444764 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, sp, #8 │ │ │ │ ldr r3, [pc, #188] @ (26e858 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r1, [pc, #188] @ (26e85c ) │ │ │ │ ldr r4, [pc, #192] @ (26e860 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbnz r0, 26e7fa │ │ │ │ ldr r2, [pc, #172] @ (26e864 ) │ │ │ │ ldr r3, [pc, #136] @ (26e840 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -377644,20 +377634,20 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 26e838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 44432c │ │ │ │ + b.w 44437c │ │ │ │ ldr r1, [pc, #112] @ (26e86c ) │ │ │ │ add r1, pc │ │ │ │ - bl 43b4d8 │ │ │ │ + bl 43b528 │ │ │ │ b.n 26e7b4 │ │ │ │ - bl 4442b8 │ │ │ │ + bl 444308 │ │ │ │ cbnz r0, 26e832 │ │ │ │ ldr r2, [pc, #100] @ (26e870 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (26e874 ) │ │ │ │ ldr r3, [pc, #44] @ (26e840 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -377667,52 +377657,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 26e838 │ │ │ │ ldr r1, [pc, #84] @ (26e878 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3b50f8 │ │ │ │ + b.w 3b5148 │ │ │ │ ldr r2, [pc, #72] @ (26e87c ) │ │ │ │ add r2, pc │ │ │ │ b.n 26e80e │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ svc 130 @ 0x82 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #5 │ │ │ │ + subs r0, r5, #6 │ │ │ │ movs r7, r4 │ │ │ │ svc 82 @ 0x52 │ │ │ │ movs r1, r6 │ │ │ │ - add r6, sp, #464 @ 0x1d0 │ │ │ │ + add r6, sp, #784 @ 0x310 │ │ │ │ movs r0, r4 │ │ │ │ - b.n 26e478 │ │ │ │ + b.n 26e518 │ │ │ │ movs r5, r4 │ │ │ │ svc 26 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 26e67c │ │ │ │ + b.n 26e71c │ │ │ │ movs r4, r5 │ │ │ │ - ldr r2, [r7, #116] @ 0x74 │ │ │ │ + ldr r2, [r1, #124] @ 0x7c │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r1, #120] @ 0x78 │ │ │ │ + ldr r4, [r3, #124] @ 0x7c │ │ │ │ movs r2, r4 │ │ │ │ udf #220 @ 0xdc │ │ │ │ movs r1, r6 │ │ │ │ udf #180 @ 0xb4 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r0, [r6, #108] @ 0x6c │ │ │ │ + ldr r0, [r0, #116] @ 0x74 │ │ │ │ movs r2, r4 │ │ │ │ - add r5, sp, #800 @ 0x320 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ movs r0, r4 │ │ │ │ udf #130 @ 0x82 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [r4, #108] @ 0x6c │ │ │ │ + ldr r2, [r6, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ - sub.w r0, ip, #10420224 @ 0x9f0000 │ │ │ │ + @ instruction: 0xf5fc001f │ │ │ │ │ │ │ │ 0026e880 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #84] @ (26e8e4 ) │ │ │ │ @@ -377727,15 +377717,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 21d0f0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 26e8b6 │ │ │ │ ldr r1, [pc, #60] @ (26e8ec ) │ │ │ │ add r1, pc │ │ │ │ - bl 43b4d8 │ │ │ │ + bl 43b528 │ │ │ │ ldr r2, [pc, #56] @ (26e8f0 ) │ │ │ │ ldr r3, [pc, #44] @ (26e8e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -377751,48 +377741,48 @@ │ │ │ │ pop {pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 26e8e4 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #96] @ 0x60 │ │ │ │ + ldr r4, [r1, #104] @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ ble.n 26e8a8 │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 0026e8f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #48] @ (26e938 ) │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2ebbf4 │ │ │ │ + bl 2ebc44 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26e92a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #16] @ (26e93c ) │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 3b50f8 │ │ │ │ - movs r2, #244 @ 0xf4 │ │ │ │ + b.w 3b5148 │ │ │ │ + movs r3, #68 @ 0x44 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r7, #96] @ 0x60 │ │ │ │ + ldr r2, [r1, #104] @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e940 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -377808,15 +377798,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 271ab4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 26e976 │ │ │ │ ldr r1, [pc, #60] @ (26e9ac ) │ │ │ │ add r1, pc │ │ │ │ - bl 43b4d8 │ │ │ │ + bl 43b528 │ │ │ │ ldr r2, [pc, #56] @ (26e9b0 ) │ │ │ │ ldr r3, [pc, #44] @ (26e9a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -377832,15 +377822,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 26ea24 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #84] @ 0x54 │ │ │ │ + ldr r4, [r1, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ ble.n 26e9e8 │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 0026e9b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -377855,36 +377845,36 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #168] @ (26ea90 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #160] @ (26ea94 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r1, [pc, #152] @ (26ea98 ) │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ ldr r1, [pc, #144] @ (26ea9c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #136] @ (26eaa0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #24] │ │ │ │ blx 17fd08 │ │ │ │ @@ -377898,15 +377888,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #8] │ │ │ │ bl 1bb89c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r0, 26ea48 │ │ │ │ ldr r1, [pc, #96] @ (26eaa4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 43b4d8 │ │ │ │ + bl 43b528 │ │ │ │ ldr r2, [pc, #92] @ (26eaa8 ) │ │ │ │ ldr r3, [pc, #60] @ (26ea88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -377927,27 +377917,27 @@ │ │ │ │ bl 219bcc │ │ │ │ b.n 26ea3c │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bgt.n 26ea18 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #160 @ (adr r5, 26eb30 ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 26ec70 ) │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r3, #16] │ │ │ │ movs r0, r4 │ │ │ │ - strh r2, [r1, #26] │ │ │ │ + strh r2, [r3, #28] │ │ │ │ movs r7, r3 │ │ │ │ - ldr r6, [r7, #84] @ 0x54 │ │ │ │ + ldr r6, [r1, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + beq.n 26eb04 │ │ │ │ movs r0, r4 │ │ │ │ - bvc.n 26eaac │ │ │ │ + bvc.n 26eb4c │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #76] @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ bgt.n 26eb3c │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 0026eaac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -377960,24 +377950,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #88] @ (26eb20 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 26d978 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 26eaec │ │ │ │ ldr r1, [pc, #60] @ (26eb24 ) │ │ │ │ add r1, pc │ │ │ │ - bl 43b4d8 │ │ │ │ + bl 43b528 │ │ │ │ ldr r2, [pc, #56] @ (26eb28 ) │ │ │ │ ldr r3, [pc, #44] @ (26eb1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -377992,17 +377982,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ blt.n 26eac0 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r2, #68] @ 0x44 │ │ │ │ movs r2, r4 │ │ │ │ blt.n 26ea74 │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 0026eb2c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378015,24 +378005,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #88] @ (26eba0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 26dad0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 26eb6c │ │ │ │ ldr r1, [pc, #60] @ (26eba4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 43b4d8 │ │ │ │ + bl 43b528 │ │ │ │ ldr r2, [pc, #56] @ (26eba8 ) │ │ │ │ ldr r3, [pc, #44] @ (26eb9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -378047,177 +378037,177 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ blt.n 26ec40 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #32] │ │ │ │ + ldr r6, [r4, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + ldr r6, [r2, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ blt.n 26ebf4 │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 0026ebac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3218ac │ │ │ │ + bl 3218fc │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 26ec2e │ │ │ │ ldr.w r9, [pc, #108] @ 26ec38 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [pc, #108] @ 26ec3c │ │ │ │ ldr r7, [pc, #108] @ (26ec40 ) │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #68] @ (26ec44 ) │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #56] @ (26ec48 ) │ │ │ │ ldrd r2, r3, [r4, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #48] @ (26ec4c ) │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 26ebda │ │ │ │ mov r0, sl │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 3fac18 │ │ │ │ - push {r2, r4, r5, r6} │ │ │ │ + b.w 3fac68 │ │ │ │ + push {r2, r6, r7} │ │ │ │ movs r7, r3 │ │ │ │ - ldr r2, [r7, #56] @ 0x38 │ │ │ │ + ldr r2, [r1, #64] @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r1, #60] @ 0x3c │ │ │ │ + ldr r4, [r3, #64] @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r6, #56] @ 0x38 │ │ │ │ + ldr r4, [r0, #64] @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r7, #56] @ 0x38 │ │ │ │ + ldr r2, [r1, #64] @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r0, #60] @ 0x3c │ │ │ │ + ldr r0, [r2, #64] @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026ec50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #20] @ (26ec78 ) │ │ │ │ add r1, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 270f94 │ │ │ │ nop │ │ │ │ - bxns sp │ │ │ │ + blxns r7 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0026ec7c : │ │ │ │ ldr r1, [pc, #4] @ (26ec84 ) │ │ │ │ add r1, pc │ │ │ │ b.w 270f94 │ │ │ │ - cmp r3, #170 @ 0xaa │ │ │ │ + cmp r3, #250 @ 0xfa │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 0026ec88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #56] @ (26ecd4 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c404 │ │ │ │ + bl 42c454 │ │ │ │ ldr r1, [pc, #48] @ (26ecd8 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #36] @ (26ecdc ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ eor.w r2, r0, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ uxtb r2, r2 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 444384 │ │ │ │ - pop {r3, r4, r5} │ │ │ │ + b.w 4443d4 │ │ │ │ + pop {r3, r7} │ │ │ │ movs r0, r4 │ │ │ │ - ldr r4, [r1, #52] @ 0x34 │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r0, #52] @ 0x34 │ │ │ │ + ldr r6, [r2, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026ece0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ cbz r0, 26ed16 │ │ │ │ ldr r6, [pc, #44] @ (26ed24 ) │ │ │ │ movs r4, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 26ed04 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 452c00 │ │ │ │ + bl 452c50 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26ecfc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r4, #52] @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026ed28 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -378230,17 +378220,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ - bl 440de8 │ │ │ │ + bl 440e38 │ │ │ │ cbz r0, 26ed8a │ │ │ │ ldr r2, [pc, #64] @ (26eda4 ) │ │ │ │ ldr r3, [pc, #52] @ (26ed9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -378252,23 +378242,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 26ed62 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 26ee44 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ movs r1, r4 │ │ │ │ bls.n 26ee04 │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 0026eda8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378282,27 +378272,27 @@ │ │ │ │ ldr r1, [pc, #120] @ (26ee3c ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ ldr r1, [pc, #104] @ (26ee40 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cbz r0, 26edec │ │ │ │ mov r0, r4 │ │ │ │ - bl 4410d0 │ │ │ │ + bl 441120 │ │ │ │ cbz r0, 26ee24 │ │ │ │ mov r1, sp │ │ │ │ - bl 440ddc │ │ │ │ + bl 440e2c │ │ │ │ cbz r0, 26ee1c │ │ │ │ ldr r2, [pc, #76] @ (26ee44 ) │ │ │ │ ldr r3, [pc, #64] @ (26ee38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -378314,48 +378304,48 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ b.n 26edf4 │ │ │ │ ldr r1, [pc, #32] @ (26ee48 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ bl 270f94 │ │ │ │ b.n 26edf4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bhi.n 26ede4 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #36] @ 0x24 │ │ │ │ + ldr r4, [r4, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - bcc.n 26ee9c │ │ │ │ + bcc.n 26ef3c │ │ │ │ movs r5, r4 │ │ │ │ bhi.n 26ed80 │ │ │ │ movs r1, r6 │ │ │ │ - add r3, sp, #752 @ 0x2f0 │ │ │ │ + add r4, sp, #48 @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026ee4c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #116] @ (26eed4 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #116] @ (26eed8 ) │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 42c504 │ │ │ │ + bl 42c554 │ │ │ │ cbz r0, 26ee9a │ │ │ │ ldr r3, [pc, #108] @ (26eedc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ bl 1d87c4 │ │ │ │ @@ -378366,15 +378356,15 @@ │ │ │ │ blx 17fd08 │ │ │ │ cbnz r0, 26eec0 │ │ │ │ ldr r1, [pc, #88] @ (26eee4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3b50f8 │ │ │ │ + b.w 3b5148 │ │ │ │ ldr r3, [pc, #64] @ (26eedc ) │ │ │ │ ldr r4, [pc, #72] @ (26eee8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -378382,56 +378372,56 @@ │ │ │ │ cbnz r0, 26eec0 │ │ │ │ ldr r1, [pc, #60] @ (26eeec ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3b50f8 │ │ │ │ + b.w 3b5148 │ │ │ │ ldr r1, [pc, #44] @ (26eef0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3b50f8 │ │ │ │ + b.w 3b5148 │ │ │ │ nop │ │ │ │ - add r0, pc, #608 @ (adr r0, 26f138 ) │ │ │ │ + add r0, pc, #928 @ (adr r0, 26f278 ) │ │ │ │ movs r1, r4 │ │ │ │ bhi.n 26ef38 │ │ │ │ movs r1, r6 │ │ │ │ adds r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 26edf0 │ │ │ │ + bcs.n 26ee90 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r7, #24] │ │ │ │ + ldr r6, [r1, #32] │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r4, #96] @ 0x60 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ + ldr r4, [r7, #24] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026eef4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #136] @ (26ef90 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r1, [pc, #128] @ (26ef94 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ mov r3, r1 │ │ │ │ sub.w r1, r6, #99 @ 0x63 │ │ │ │ cmp r1, #21 │ │ │ │ bhi.n 26ef40 │ │ │ │ tbb [pc, r1] │ │ │ │ lsrs r5, r5, #12 │ │ │ │ lsrs r3, r1, #12 │ │ │ │ @@ -378444,55 +378434,55 @@ │ │ │ │ lsrs r3, r1, #12 │ │ │ │ lsrs r7, r3, #12 │ │ │ │ adds r3, r1, r0 │ │ │ │ ldr r1, [pc, #84] @ (26ef98 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #76] @ (26ef9c ) │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 3b50f8 │ │ │ │ + b.w 3b5148 │ │ │ │ ldr r1, [pc, #68] @ (26efa0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 26ef4c │ │ │ │ ldr r1, [pc, #56] @ (26efa4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 26ef4c │ │ │ │ ldr r1, [pc, #48] @ (26efa8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 26ef4c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b5184 │ │ │ │ + bl 3b51d4 │ │ │ │ b.n 26ef4c │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r3, #23] │ │ │ │ + strb r2, [r5, #24] │ │ │ │ movs r2, r4 │ │ │ │ - adds r4, #194 @ 0xc2 │ │ │ │ + adds r5, #18 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xfa240027 │ │ │ │ - ldr r4, [r6, #16] │ │ │ │ + @ instruction: 0xfa740027 │ │ │ │ + ldr r4, [r0, #24] │ │ │ │ movs r2, r4 │ │ │ │ - push {r1, r2, r5, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ + ldr r0, [r4, #20] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026efac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -378500,20 +378490,20 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #120] @ (26f03c ) │ │ │ │ ldr r6, [pc, #124] @ (26f040 ) │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r1, [pc, #112] @ (26f044 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ add.w r8, r4, r0 │ │ │ │ cmp r4, r8 │ │ │ │ bcs.n 26f038 │ │ │ │ ldr r3, [pc, #96] @ (26f048 ) │ │ │ │ mov.w fp, #0 │ │ │ │ mov r7, fp │ │ │ │ mov.w r9, #1 │ │ │ │ @@ -378538,51 +378528,51 @@ │ │ │ │ bhi.n 26eff6 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [pc, #32] @ (26f04c ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3b50f8 │ │ │ │ + b.w 3b5148 │ │ │ │ movs r2, #0 │ │ │ │ b.n 26f028 │ │ │ │ - asrs r6, r1, #26 │ │ │ │ + asrs r6, r3, #27 │ │ │ │ movs r0, r5 │ │ │ │ bvs.n 26efd8 │ │ │ │ movs r1, r6 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + str r5, [sp, #392] @ 0x188 │ │ │ │ movs r1, r4 │ │ │ │ subs r4, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026f050 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #136] @ (26f0ec ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r1, [pc, #128] @ (26f0f0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r1, [pc, #120] @ (26f0f4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 42c188 │ │ │ │ + bl 42c1d8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 26f0da │ │ │ │ uxth r4, r4 │ │ │ │ cmp r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ beq.n 26f0d0 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -378593,15 +378583,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r1, [pc, #80] @ (26f0f8 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -378611,49 +378601,49 @@ │ │ │ │ mov r1, r0 │ │ │ │ b.n 26f0a0 │ │ │ │ bl 225dd8 │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r0 │ │ │ │ b.n 26f0a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ uxtb r1, r0 │ │ │ │ uxth r0, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 22597c │ │ │ │ b.n 26f08c │ │ │ │ - str r4, [sp, #520] @ 0x208 │ │ │ │ + str r4, [sp, #840] @ 0x348 │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + ldrh r0, [r5, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ - subs r4, r7, r5 │ │ │ │ + subs r4, r1, r7 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r7, #124] @ 0x7c │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026f0fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #72] @ (26f158 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r1, [pc, #68] @ (26f15c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ ldr r1, [pc, #60] @ (26f160 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c278 │ │ │ │ + bl 42c2c8 │ │ │ │ cmp r5, #2 │ │ │ │ mov r1, r0 │ │ │ │ uxth r0, r6 │ │ │ │ beq.n 26f14c │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 26f144 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -378661,19 +378651,19 @@ │ │ │ │ b.w 22597c │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 225b14 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ uxth r1, r1 │ │ │ │ b.w 225a30 │ │ │ │ nop │ │ │ │ - str r3, [sp, #864] @ 0x360 │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r0, [r6, #52] @ 0x34 │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r1, #15] │ │ │ │ + strb r0, [r3, #16] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026f164 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378687,21 +378677,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ bl 220d90 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 26f1d0 │ │ │ │ - bl 43b060 │ │ │ │ + bl 43b0b0 │ │ │ │ ldr r2, [pc, #68] @ (26f1f0 ) │ │ │ │ ldr r3, [pc, #60] @ (26f1e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -378715,71 +378705,71 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (26f1f4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 26f1a8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 26f218 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #112] @ 0x70 │ │ │ │ + str r0, [r1, #120] @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ bmi.n 26f1c4 │ │ │ │ movs r1, r6 │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026f1f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #68] @ (26f250 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #60] @ (26f254 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #48] @ (26f258 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ ldr r1, [pc, #40] @ (26f25c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 42c4a8 │ │ │ │ + bl 42c4f8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 22ff6c │ │ │ │ - str r4, [r3, #108] @ 0x6c │ │ │ │ + str r4, [r5, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r3, #108] @ 0x6c │ │ │ │ + str r4, [r5, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r0, #8] │ │ │ │ + strh r2, [r2, #10] │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 0026f260 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378791,27 +378781,27 @@ │ │ │ │ ldr r1, [pc, #108] @ (26f2e8 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 42c3b8 │ │ │ │ + bl 42c408 │ │ │ │ mov r1, sp │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 24219c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 26f2d0 │ │ │ │ ldr r1, [pc, #76] @ (26f2ec ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [pc, #68] @ (26f2f0 ) │ │ │ │ ldr r3, [pc, #56] @ (26f2e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -378823,29 +378813,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (26f2f4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 43b4d8 │ │ │ │ + bl 43b528 │ │ │ │ b.n 26f2a8 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 26f320 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r7} │ │ │ │ + pop {r2, r3, r4, r6, r7} │ │ │ │ movs r1, r4 │ │ │ │ - str r6, [r4, #100] @ 0x64 │ │ │ │ + str r6, [r6, #104] @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ bcc.n 26f2c4 │ │ │ │ movs r1, r6 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r5, #68] @ 0x44 │ │ │ │ movs r2, r4 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr r1, [pc, #72] @ (26f354 ) │ │ │ │ @@ -378855,15 +378845,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 3b50ac │ │ │ │ + bl 3b50fc │ │ │ │ ldr r2, [pc, #52] @ (26f35c ) │ │ │ │ ldr r3, [pc, #44] @ (26f358 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -378898,28 +378888,28 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 3b50ac │ │ │ │ + bl 3b50fc │ │ │ │ ldr r1, [pc, #24] @ (26f3ac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r0, [pc, #20] @ (26f3b0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ blx 17e7c8 <__longjmp_chk@plt> │ │ │ │ bcc.n 26f3e0 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5e40027 │ │ │ │ + @ instruction: 0xf6340027 │ │ │ │ stc2 0, cr0, [r6, #-244]! @ 0xffffff0c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (26f428 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -378937,15 +378927,15 @@ │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 26e570 │ │ │ │ cbz r0, 26f41a │ │ │ │ cbz r4, 26f3f2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3de3d0 │ │ │ │ + bl 3de420 │ │ │ │ ldr r2, [pc, #60] @ (26f430 ) │ │ │ │ ldr r3, [pc, #52] @ (26f42c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -378957,15 +378947,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b506c │ │ │ │ + bl 3b50bc │ │ │ │ b.n 26f3ec │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ bcs.n 26f3c0 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 26f370 │ │ │ │ @@ -379000,26 +378990,26 @@ │ │ │ │ cbnz r3, 26f494 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ cbz r3, 26f484 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26f532 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b4f3c │ │ │ │ + bl 3b4f8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b5750 │ │ │ │ + bl 3b57a0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (26f55c ) │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1426 @ 0x592 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ ldr r2, [pc, #168] @ (26f554 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #176] @ (26f560 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movw r2, #1407 @ 0x57f │ │ │ │ add r1, pc │ │ │ │ @@ -379029,21 +379019,21 @@ │ │ │ │ bne.n 26f526 │ │ │ │ ldr r1, [pc, #160] @ (26f564 ) │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ movw r2, #1412 @ 0x584 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ ldr r2, [pc, #144] @ (26f568 ) │ │ │ │ ldr r1, [pc, #144] @ (26f56c ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [pc, #108] @ (26f554 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #128] @ (26f570 ) │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ mov.w r2, #1432 @ 0x598 │ │ │ │ @@ -379056,60 +379046,60 @@ │ │ │ │ cbz r3, 26f518 │ │ │ │ ldr r1, [pc, #108] @ (26f574 ) │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1439 @ 0x59f │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b5750 │ │ │ │ + bl 3b57a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b5810 │ │ │ │ + bl 3b5860 │ │ │ │ b.n 26f504 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ - bl 3b5810 │ │ │ │ + bl 3b5860 │ │ │ │ b.n 26f4c0 │ │ │ │ ldr r1, [pc, #68] @ (26f578 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b4f7c │ │ │ │ + bl 3b4fcc │ │ │ │ b.n 26f48a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ bcs.n 26f5e8 │ │ │ │ movs r1, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #72] @ 0x48 │ │ │ │ + str r2, [r7, #76] @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r0, #72] @ 0x48 │ │ │ │ + str r0, [r2, #76] @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r4, #68] @ 0x44 │ │ │ │ + str r6, [r6, #72] @ 0x48 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r2, #68] @ 0x44 │ │ │ │ + str r2, [r4, #72] @ 0x48 │ │ │ │ movs r2, r4 │ │ │ │ - svc 42 @ 0x2a │ │ │ │ + svc 122 @ 0x7a │ │ │ │ movs r7, r3 │ │ │ │ - str r6, [r1, #68] @ 0x44 │ │ │ │ + str r6, [r3, #72] @ 0x48 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r4, #64] @ 0x40 │ │ │ │ + str r4, [r6, #68] @ 0x44 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r2, #64] @ 0x40 │ │ │ │ + str r0, [r4, #68] @ 0x44 │ │ │ │ movs r2, r4 │ │ │ │ - orr.w r0, r2, #10944512 @ 0xa70000 │ │ │ │ - b.w 3b4f50 │ │ │ │ + eors.w r0, r2, #10944512 @ 0xa70000 │ │ │ │ + b.w 3b4fa0 │ │ │ │ ldr r1, [pc, #112] @ (26f5f4 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r1, #392] @ 0x188 │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cbz r3, 26f5e4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -379199,15 +379189,15 @@ │ │ │ │ it cs │ │ │ │ movcs r6, r3 │ │ │ │ adds r2, r5, #1 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, r6] │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ mov r0, r4 │ │ │ │ blx 17e3c0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26f72a │ │ │ │ mov r5, sp │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ @@ -379233,36 +379223,36 @@ │ │ │ │ bne.n 26f6dc │ │ │ │ ldrb.w r3, [sl, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26f6a0 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 430e80 │ │ │ │ + bl 430ed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26f6a0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx 17ef30 │ │ │ │ rsb r1, r6, #1024 @ 0x400 │ │ │ │ add.w r0, r8, r6 │ │ │ │ mov r2, sl │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ blx 17eb0c <__stat64_time64@plt> │ │ │ │ cbnz r0, 26f718 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and.w r3, r3, #61440 @ 0xf000 │ │ │ │ cmp.w r3, #16384 @ 0x4000 │ │ │ │ beq.n 26f776 │ │ │ │ ldr.w r0, [fp, #104] @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ - bl 4522c0 │ │ │ │ + bl 452310 │ │ │ │ b.n 26f6a0 │ │ │ │ mov r0, r4 │ │ │ │ blx 17f82c │ │ │ │ ldr r2, [pc, #104] @ (26f794 ) │ │ │ │ ldr r3, [pc, #96] @ (26f790 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -379279,38 +379269,38 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r9 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, r5 │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ ldr r2, [pc, #48] @ (26f798 ) │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 430df8 │ │ │ │ + bl 430e48 │ │ │ │ b.n 26f692 │ │ │ │ ldr r2, [pc, #36] @ (26f79c ) │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ - bl 430e24 │ │ │ │ + bl 430e74 │ │ │ │ b.n 26f718 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ beq.n 26f88c │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r1, r2, r5, r6} │ │ │ │ movs r1, r6 │ │ │ │ - movs r7, #106 @ 0x6a │ │ │ │ + movs r7, #186 @ 0xba │ │ │ │ movs r0, r4 │ │ │ │ - add r2, pc, #360 @ (adr r2, 26f908 ) │ │ │ │ + add r2, pc, #680 @ (adr r2, 26fa48 ) │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r1, #0] │ │ │ │ mov r6, r1 │ │ │ │ @@ -379427,30 +379417,30 @@ │ │ │ │ it le │ │ │ │ strble.w r2, [r5], #1 │ │ │ │ b.n 26f892 │ │ │ │ mov r2, r3 │ │ │ │ b.n 26f888 │ │ │ │ mov r5, r7 │ │ │ │ b.n 26f86c │ │ │ │ - str r6, [r1, #16] │ │ │ │ + str r6, [r3, #20] │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r5, #12] │ │ │ │ + str r6, [r7, #16] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r0, r3, [r0] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cbz r1, 26f90a │ │ │ │ bl 26f3b4 │ │ │ │ - bl 44a060 │ │ │ │ + bl 44a0b0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 3b4e98 │ │ │ │ + bl 3b4ee8 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #12] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -379707,15 +379697,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w r1, [r3, #392] @ 0x188 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ec394 │ │ │ │ + bl 2ec3e4 │ │ │ │ cmp r0, #0 │ │ │ │ it ge │ │ │ │ ldrdge r4, r5, [sp, #16] │ │ │ │ bge.w 26fa72 │ │ │ │ ldr r1, [pc, #208] @ (26fc78 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ @@ -379793,29 +379783,29 @@ │ │ │ │ ldmia r4, {r1, r2, r3, r4} │ │ │ │ movs r1, r6 │ │ │ │ @ instruction: 0xf5fe003d │ │ │ │ rsbs r0, r8, #12386304 @ 0xbd0000 │ │ │ │ subs.w r0, r2, #12386304 @ 0xbd0000 │ │ │ │ sbc.w r0, ip, #12386304 @ 0xbd0000 │ │ │ │ adc.w r0, r0, #12386304 @ 0xbd0000 │ │ │ │ - ldrsh r4, [r1, r1] │ │ │ │ + ldrsh r4, [r3, r2] │ │ │ │ movs r2, r4 │ │ │ │ adds.w r0, r0, #12386304 @ 0xbd0000 │ │ │ │ @ instruction: 0xf4e0003d │ │ │ │ - ldrb r4, [r6, r6] │ │ │ │ + ldrsh r4, [r0, r0] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ movs r2, r4 │ │ │ │ - ldrsh r0, [r1, r0] │ │ │ │ + ldrsh r0, [r3, r1] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r1, r6] │ │ │ │ + ldrb r6, [r3, r7] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r5, r5] │ │ │ │ + ldrb r2, [r7, r6] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r9, [pc, #276] @ 26fdc4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -379899,31 +379889,31 @@ │ │ │ │ beq.n 26fdb8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ cmp.w sl, #47 @ 0x2f │ │ │ │ beq.n 26fdae │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ b.n 26fd3e │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ b.n 26fd3e │ │ │ │ ldr r1, [pc, #20] @ (26fdd0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ bl 26f360 │ │ │ │ nop │ │ │ │ and.w r0, ip, #12386304 @ 0xbd0000 │ │ │ │ @ instruction: 0xf3d0003d │ │ │ │ @ instruction: 0xf384003d │ │ │ │ - ldrb r0, [r4, r2] │ │ │ │ + ldrb r0, [r6, r3] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #200] @ (26feb0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -380073,15 +380063,15 @@ │ │ │ │ mov.w r2, #1024 @ 0x400 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [sp, #1068] @ 0x42c │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ movs r1, #0 │ │ │ │ blx 17fe94 │ │ │ │ - bl 42bf2c │ │ │ │ + bl 42bf7c │ │ │ │ ldr r4, [r7, #4] │ │ │ │ mov r8, r0 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ movs r1, #58 @ 0x3a │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ it eq │ │ │ │ addeq r4, #1 │ │ │ │ @@ -380177,15 +380167,15 @@ │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r6, r1, #3 │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr.w r1, [pc, #1896] @ 2707e0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 27009e │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 270872 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r8, #4] │ │ │ │ @@ -380266,15 +380256,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 270838 │ │ │ │ lsls r3, r3, #20 │ │ │ │ orr.w r3, r3, r2, lsr #12 │ │ │ │ lsls r2, r2, #20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 42c05c │ │ │ │ + bl 42c0ac │ │ │ │ b.n 2701c6 │ │ │ │ blx 17e490 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ ldrh.w r1, [r0, r2, lsl #1] │ │ │ │ lsls r6, r1, #18 │ │ │ │ @@ -380293,15 +380283,15 @@ │ │ │ │ add r1, sp, #24 │ │ │ │ bl 26f7a0 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 270782 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ mov r0, r5 │ │ │ │ blx 17e524 │ │ │ │ b.n 26ff9c │ │ │ │ add r3, sp, #32 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -380326,25 +380316,25 @@ │ │ │ │ bne.n 270214 │ │ │ │ add.w r4, sl, #3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2701c6 │ │ │ │ mov r2, r3 │ │ │ │ add r1, sp, #28 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 431ce0 │ │ │ │ + bl 431d30 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 270764 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r2, r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 270764 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 42c05c │ │ │ │ + bl 42c0ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2701c6 │ │ │ │ blx 17e490 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrb r1, [r3, #0] │ │ │ │ @@ -380367,27 +380357,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, sl, asr #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr.w r1, [pc, #1380] @ 2707ec │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 42c05c │ │ │ │ + bl 42c0ac │ │ │ │ mov r2, fp │ │ │ │ ldr.w r1, [pc, #1368] @ 2707f0 │ │ │ │ mov r0, r8 │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r1, pc │ │ │ │ - bl 42c05c │ │ │ │ + bl 42c0ac │ │ │ │ ldr.w r1, [pc, #1360] @ 2707f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 42c05c │ │ │ │ + bl 42c0ac │ │ │ │ b.n 2701c6 │ │ │ │ ldrb.w r1, [sl, #2] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 270770 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add.w r4, sl, #3 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -380437,15 +380427,15 @@ │ │ │ │ bne.n 27034a │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cmp r2, #111 @ 0x6f │ │ │ │ beq.w 27058a │ │ │ │ ldr.w r1, [pc, #1196] @ 2707f8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ blx 17e490 <__ctype_b_loc@plt> │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldrb.w r2, [fp] │ │ │ │ ldrh.w r1, [r0, r2, lsl #1] │ │ │ │ @@ -380485,19 +380475,19 @@ │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ cmp r0, #115 @ 0x73 │ │ │ │ beq.w 27053a │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldrh.w r3, [r3, r1, lsl #1] │ │ │ │ lsls r6, r3, #18 │ │ │ │ bpl.w 2706f0 │ │ │ │ - bl 42b7c0 │ │ │ │ + bl 42b810 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 42bf60 │ │ │ │ + bl 42bfb0 │ │ │ │ b.n 2701c6 │ │ │ │ blx 17e490 <__ctype_b_loc@plt> │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldrb.w r3, [fp] │ │ │ │ ldrh.w r2, [r1, r3, lsl #1] │ │ │ │ lsls r2, r2, #18 │ │ │ │ @@ -380514,20 +380504,20 @@ │ │ │ │ blx 17f72c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 270774 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ - bl 42c0b0 │ │ │ │ + bl 42c100 │ │ │ │ add.w r0, fp, sl │ │ │ │ str r0, [sp, #24] │ │ │ │ b.n 2701c6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43c5ec │ │ │ │ + bl 43c63c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 270072 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 270072 │ │ │ │ blx 17e490 <__ctype_b_loc@plt> │ │ │ │ @@ -380549,22 +380539,22 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 26f7a0 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 270082 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #1 │ │ │ │ mov r1, fp │ │ │ │ - bl 43e64c │ │ │ │ + bl 43e69c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 270082 │ │ │ │ mov r1, r8 │ │ │ │ - bl 43e8ec │ │ │ │ + bl 43e93c │ │ │ │ mov r0, sl │ │ │ │ - bl 43e3c4 │ │ │ │ + bl 43e414 │ │ │ │ b.n 2701c6 │ │ │ │ blx 17e490 <__ctype_b_loc@plt> │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrh.w r0, [r1, r3, lsl #1] │ │ │ │ lsls r4, r0, #18 │ │ │ │ @@ -380576,15 +380566,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2700a8 │ │ │ │ ldr r1, [pc, #808] @ (2707fc ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ add.w r4, sl, #3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2701c6 │ │ │ │ b.n 27041e │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cmp r2, #111 @ 0x6f │ │ │ │ @@ -380611,15 +380601,15 @@ │ │ │ │ b.n 2701c6 │ │ │ │ mov.w sl, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w sl, [sp, #12] │ │ │ │ b.n 270286 │ │ │ │ mov r0, r8 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ b.n 27009e │ │ │ │ cmp r1, #110 @ 0x6e │ │ │ │ beq.w 27074e │ │ │ │ cmp r1, #117 @ 0x75 │ │ │ │ beq.w 2706ba │ │ │ │ cmp r1, #109 @ 0x6d │ │ │ │ bne.w 2703d4 │ │ │ │ @@ -380640,15 +380630,15 @@ │ │ │ │ cmp r1, #115 @ 0x73 │ │ │ │ it ne │ │ │ │ strne r3, [sp, #24] │ │ │ │ beq.w 27071c │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 42c084 │ │ │ │ + bl 42c0d4 │ │ │ │ b.n 2701c6 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #102 @ 0x66 │ │ │ │ bne.w 27034a │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #102 @ 0x66 │ │ │ │ bne.w 27034a │ │ │ │ @@ -380660,19 +380650,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 270176 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r1, [pc, #592] @ (270800 ) │ │ │ │ ldr r2, [r7, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r1, [pc, #584] @ (270804 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ ldrb r1, [r3, #1] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrh.w r0, [r2, r1, lsl #1] │ │ │ │ lsls r6, r0, #20 │ │ │ │ it pl │ │ │ │ @@ -380784,29 +380774,29 @@ │ │ │ │ lsls r0, r0, #20 │ │ │ │ bmi.n 2706d8 │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2705da │ │ │ │ ldr r1, [pc, #292] @ (270818 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cbz r3, 270706 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrh.w r3, [r2, r1, lsl #1] │ │ │ │ lsls r3, r3, #18 │ │ │ │ bmi.n 270664 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #264] @ (27081c ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrh.w r1, [ip, r1, lsl #1] │ │ │ │ lsls r0, r1, #18 │ │ │ │ bpl.n 270736 │ │ │ │ ldrb.w r1, [r3, #1]! │ │ │ │ @@ -380830,48 +380820,48 @@ │ │ │ │ vdiv.f64 d0, d0, d7 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 270560 │ │ │ │ b.n 2703e0 │ │ │ │ ldr r1, [pc, #184] @ (270820 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ mov r3, r1 │ │ │ │ b.n 270074 │ │ │ │ ldr r1, [pc, #172] @ (270824 ) │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp.w fp, #66 @ 0x42 │ │ │ │ beq.n 2707b4 │ │ │ │ cmp.w fp, #70 @ 0x46 │ │ │ │ bne.n 2707a8 │ │ │ │ ldr r1, [pc, #148] @ (270828 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ ldr r1, [pc, #140] @ (27082c ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ ldr r1, [pc, #132] @ (270830 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ ldr r1, [pc, #124] @ (270834 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r0 │ │ │ │ lsls r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -380881,91 +380871,91 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r0, r2, r5, r6} │ │ │ │ rors r5, r1 │ │ │ │ stmia r7!, {r5} │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, r5] │ │ │ │ + ldrh r0, [r3, r6] │ │ │ │ movs r2, r4 │ │ │ │ stmia r5!, {r2, r5, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ adds r2, r6, #0 │ │ │ │ movs r2, r6 │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + cmp r0, #40 @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r5, #56] @ 0x38 │ │ │ │ + strh r4, [r7, #58] @ 0x3a │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r7, #16] │ │ │ │ + strh r6, [r1, #20] │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r4, r0] │ │ │ │ + ldr r4, [r6, r1] │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r0, r4] │ │ │ │ + ldrsb r4, [r2, r5] │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r5, r4] │ │ │ │ + strb r4, [r7, r5] │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r6, r4] │ │ │ │ + strb r6, [r0, r6] │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r2, r6 │ │ │ │ adds r4, r3, r0 │ │ │ │ movs r2, r6 │ │ │ │ adds r4, r2, r0 │ │ │ │ movs r2, r6 │ │ │ │ adds r4, r0, r0 │ │ │ │ movs r2, r6 │ │ │ │ - strb r0, [r5, r1] │ │ │ │ + strb r0, [r7, r2] │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r5, r6] │ │ │ │ + strh r4, [r7, r7] │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r0, r7] │ │ │ │ + strb r4, [r2, r0] │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r5, r4] │ │ │ │ + strh r6, [r7, r5] │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r3, r3] │ │ │ │ + strh r4, [r5, r4] │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r6, r6] │ │ │ │ + strb r0, [r0, r0] │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r7, r3] │ │ │ │ + strh r4, [r1, r5] │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r4, r4] │ │ │ │ movs r2, r4 │ │ │ │ ldr r1, [pc, #60] @ (270878 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ ldr r1, [pc, #52] @ (27087c ) │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ ldr r1, [pc, #44] @ (270880 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #32] @ (270884 ) │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270082 │ │ │ │ bl 180fe0 │ │ │ │ nop │ │ │ │ - strh r0, [r3, r3] │ │ │ │ + strh r0, [r5, r4] │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r0, r5] │ │ │ │ + strh r2, [r2, r6] │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r4, r3] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r0, r5] │ │ │ │ + strh r0, [r2, r6] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3032] @ 0xbd8 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #200] @ (270964 ) │ │ │ │ @@ -381107,19 +381097,19 @@ │ │ │ │ mov r4, r6 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ b.n 270a18 │ │ │ │ ldr.w r1, [r4, #40]! │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 270b32 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2ec344 │ │ │ │ + bl 2ec394 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270a0e │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f003c │ │ │ │ + bl 2f008c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270b16 │ │ │ │ ldr.w sl, [r4] │ │ │ │ add.w fp, fp, #4 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 270b32 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ @@ -381135,23 +381125,23 @@ │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr.w fp, [sp, #20] │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r0, r9 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [fp, #104] @ 0x68 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 270ae0 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ add.w r8, sp, #92 @ 0x5c │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f003c │ │ │ │ + bl 2f008c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 270c78 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r7, [r6, #-40] │ │ │ │ movs r5, #0 │ │ │ │ @@ -381172,15 +381162,15 @@ │ │ │ │ add r4, sp │ │ │ │ mov r0, r8 │ │ │ │ blx 17ef30 │ │ │ │ ldr.w r0, [fp, #104] @ 0x68 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ strb.w r5, [r4, #92] @ 0x5c │ │ │ │ - bl 45233c │ │ │ │ + bl 45238c │ │ │ │ ldrb.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 270a9a │ │ │ │ ldr.w r3, [r6], #40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 270a7c │ │ │ │ ldr r7, [sp, #4] │ │ │ │ @@ -381318,35 +381308,35 @@ │ │ │ │ cmp r3, #66 @ 0x42 │ │ │ │ ldr.w fp, [sp, #20] │ │ │ │ bne.n 270b34 │ │ │ │ mov r0, r4 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [fp, #104] @ 0x68 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ b.n 270c4a │ │ │ │ ldr.w r6, [fp, #104] @ 0x68 │ │ │ │ - bl 342980 │ │ │ │ + bl 3429d0 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 45233c │ │ │ │ + bl 45238c │ │ │ │ mov r0, r5 │ │ │ │ - bl 3428c8 │ │ │ │ + bl 342918 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 270c38 │ │ │ │ b.n 270b34 │ │ │ │ ldr.w fp, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ blx 17f72c │ │ │ │ mov r1, r0 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr.w r0, [fp, #104] @ 0x68 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ bl 26f5fc │ │ │ │ b.n 270b34 │ │ │ │ ldr.w r0, [r6, #-24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 270ad6 │ │ │ │ @@ -381354,15 +381344,15 @@ │ │ │ │ blx 17eaa0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 270a88 │ │ │ │ b.n 270ad6 │ │ │ │ cbnz r7, 270ccc │ │ │ │ ldr.w r0, [fp, #104] @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ - bl 452384 │ │ │ │ + bl 4523d4 │ │ │ │ ldr r3, [pc, #64] @ (270ce0 ) │ │ │ │ ldr.w r9, [pc, #76] @ 270cec │ │ │ │ add r9, pc │ │ │ │ ldr r6, [r6, r3] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 270a74 │ │ │ │ @@ -381386,29 +381376,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ adds r4, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r6, 270d50 │ │ │ │ movs r1, r6 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + str r0, [r6, r1] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r2, #27 │ │ │ │ + lsrs r2, r4, #28 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #5 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 2f003c │ │ │ │ + bl 2f008c │ │ │ │ cbnz r0, 270d20 │ │ │ │ ldr.w r0, [r9, #16] │ │ │ │ cbz r0, 270d54 │ │ │ │ movs r1, #112 @ 0x70 │ │ │ │ blx 17eaa0 │ │ │ │ cbz r0, 270d54 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -381417,36 +381407,36 @@ │ │ │ │ subs r5, #4 │ │ │ │ movs r4, #0 │ │ │ │ add r8, pc │ │ │ │ ldr.w r2, [r5, #4]! │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #1 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 270d2e │ │ │ │ ldrd r3, r1, [r9, #8] │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (270d70 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #928] @ (271110 ) │ │ │ │ + ldr r7, [pc, #224] @ (270e50 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [pc, #808] @ (27109c ) │ │ │ │ + ldr r7, [pc, #104] @ (270ddc ) │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #320] @ (270ec8 ) │ │ │ │ @@ -381511,20 +381501,20 @@ │ │ │ │ strb r2, [r3, #0] │ │ │ │ cbnz r1, 270e24 │ │ │ │ b.n 270eb4 │ │ │ │ ldr.w r1, [r5, #40]! │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 270eb4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2ec344 │ │ │ │ + bl 2ec394 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270e1c │ │ │ │ movs r0, #5 │ │ │ │ mov r6, r5 │ │ │ │ - bl 2f003c │ │ │ │ + bl 2f008c │ │ │ │ cbz r0, 270e86 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldrh.w r3, [r2, r3, lsl #1] │ │ │ │ lsls r1, r3, #18 │ │ │ │ bpl.n 270e52 │ │ │ │ ldrb.w r3, [r4, #1]! │ │ │ │ @@ -381560,40 +381550,40 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 270e38 │ │ │ │ ldr r1, [pc, #60] @ (270ed4 ) │ │ │ │ mov r3, sl │ │ │ │ subs r2, r4, r3 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ movs r6, #0 │ │ │ │ b.n 270e5c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ bl 270d74 │ │ │ │ mov r6, r0 │ │ │ │ b.n 270e5c │ │ │ │ ldr r1, [pc, #32] @ (270ed8 ) │ │ │ │ mov r3, sl │ │ │ │ subs r2, r4, r3 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 270ea2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ cbnz r0, 270ece │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb834 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r5, [pc, #672] @ (271178 ) │ │ │ │ + ldr r5, [pc, #992] @ (2712b8 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [pc, #432] @ (27108c ) │ │ │ │ + ldr r5, [pc, #752] @ (2711cc ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00270edc : │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ cbz r2, 270f2a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -381606,37 +381596,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #60] @ (270f3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 452b98 │ │ │ │ + bl 452be8 │ │ │ │ cbnz r4, 270f1e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 452270 │ │ │ │ + b.w 4522c0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #568] @ (271178 ) │ │ │ │ + ldr r5, [pc, #888] @ (2712b8 ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00270f40 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -381646,31 +381636,31 @@ │ │ │ │ beq.n 270f7e │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #44] @ (270f8c ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ - bl 452b98 │ │ │ │ + bl 452be8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #16] @ (270f90 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ mvn.w r0, #24 │ │ │ │ b.n 270f6c │ │ │ │ - ldr r5, [pc, #216] @ (271068 ) │ │ │ │ + ldr r5, [pc, #536] @ (2711a8 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [pc, #144] @ (271024 ) │ │ │ │ + ldr r5, [pc, #464] @ (271164 ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00270f94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -381723,19 +381713,19 @@ │ │ │ │ ldr.w r8, [r3, #4]! │ │ │ │ str r3, [sp, #4] │ │ │ │ b.n 271020 │ │ │ │ ldr.w r1, [r4, #40]! │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2710a4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2ec344 │ │ │ │ + bl 2ec394 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 271018 │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f003c │ │ │ │ + bl 2f008c │ │ │ │ cbnz r0, 271042 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 271018 │ │ │ │ movs r1, #112 @ 0x70 │ │ │ │ blx 17eaa0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -381784,84 +381774,84 @@ │ │ │ │ ldr r1, [pc, #248] @ (2711a0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr.w fp, [pc, #248] @ 2711a4 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r8, [pc, #248] @ 2711a8 │ │ │ │ add r1, pc │ │ │ │ add fp, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ add r8, pc │ │ │ │ b.n 2710ce │ │ │ │ mov r3, fp │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ adds r4, #1 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp r4, r6 │ │ │ │ bhi.n 2710e4 │ │ │ │ ldr.w r2, [sl, #4]! │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2710be │ │ │ │ ldr r3, [pc, #212] @ (2711ac ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (2711b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ cmp r7, #16 │ │ │ │ bgt.n 271184 │ │ │ │ add.w r7, r5, r7, lsl #2 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ blx 17e524 │ │ │ │ cmp r5, r7 │ │ │ │ bne.n 2710ec │ │ │ │ b.n 27107a │ │ │ │ ldr r1, [pc, #184] @ (2711b4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r5, [pc, #184] @ (2711b8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [pc, #180] @ (2711bc ) │ │ │ │ ldr r2, [pc, #180] @ (2711c0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r3, [pc, #168] @ (2711c4 ) │ │ │ │ ldr r4, [r4, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 271134 │ │ │ │ ldrd r2, r3, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr.w r3, [r4, #12]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 271120 │ │ │ │ ldr r1, [pc, #144] @ (2711c8 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ ldr r2, [pc, #140] @ (2711cc ) │ │ │ │ ldr r3, [pc, #72] @ (27118c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 271180 │ │ │ │ ldr r1, [pc, #124] @ (2711d0 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3b50f8 │ │ │ │ + b.w 3b5148 │ │ │ │ ldr r3, [pc, #52] @ (271198 ) │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 271056 │ │ │ │ b.n 27107a │ │ │ │ @@ -381875,45 +381865,45 @@ │ │ │ │ bl 180fb4 │ │ │ │ @ instruction: 0xb6e8 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6d6 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r2, [r1, #16] │ │ │ │ + ldrh r2, [r3, #18] │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb616 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r4, [pc, #760] @ (27149c ) │ │ │ │ + ldr r5, [pc, #56] @ (2711dc ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r6, r1] │ │ │ │ + ldr r4, [r0, r3] │ │ │ │ movs r7, r3 │ │ │ │ - ldrh r2, [r2, #46] @ 0x2e │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [pc, #1008] @ (2715a0 ) │ │ │ │ + ldr r3, [pc, #304] @ (2712e0 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + ldrh r6, [r7, #46] @ 0x2e │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [pc, #848] @ (271508 ) │ │ │ │ + ldr r4, [pc, #144] @ (271248 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [pc, #1000] @ (2715a4 ) │ │ │ │ + ldr r4, [pc, #296] @ (2712e4 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [pc, #928] @ (271560 ) │ │ │ │ + ldr r4, [pc, #224] @ (2712a0 ) │ │ │ │ movs r2, r4 │ │ │ │ - add r7, sp, #992 @ 0x3e0 │ │ │ │ + add sp, #288 @ 0x120 │ │ │ │ movs r5, r4 │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #864] @ (27152c ) │ │ │ │ + ldr r4, [pc, #160] @ (27126c ) │ │ │ │ movs r2, r4 │ │ │ │ push {r1, r4, r6, lr} │ │ │ │ movs r1, r6 │ │ │ │ - ldr r3, [pc, #904] @ (27155c ) │ │ │ │ + ldr r4, [pc, #200] @ (27129c ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002711d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -381962,40 +381952,40 @@ │ │ │ │ ldr r0, [pc, #396] @ (2713d0 ) │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ strd r6, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 448cc4 │ │ │ │ + bl 448d14 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3b4e98 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 3b4ee8 │ │ │ │ + bl 448628 │ │ │ │ mov r1, r4 │ │ │ │ - bl 448058 │ │ │ │ + bl 4480a8 │ │ │ │ ldr r3, [pc, #360] @ (2713d4 ) │ │ │ │ ldr r4, [r5, r3] │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r4] │ │ │ │ adds r3, #1 │ │ │ │ strex r2, r3, [r4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 271272 │ │ │ │ dmb ish │ │ │ │ dmb ish │ │ │ │ - bl 44810c │ │ │ │ + bl 44815c │ │ │ │ mov r5, r0 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ cmp r5, r0 │ │ │ │ beq.n 2712a2 │ │ │ │ b.n 2713a2 │ │ │ │ - bl 4485d8 │ │ │ │ + bl 448628 │ │ │ │ movs r1, #1 │ │ │ │ - bl 432c84 │ │ │ │ + bl 432cd4 │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 271298 │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r4] │ │ │ │ subs r3, #1 │ │ │ │ strex r2, r3, [r4] │ │ │ │ @@ -382005,15 +381995,15 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2713b8 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r8, #4] │ │ │ │ cbnz r3, 2712d6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 42d66c │ │ │ │ + bl 42d6bc │ │ │ │ ldr r2, [pc, #256] @ (2713d8 ) │ │ │ │ ldr r3, [pc, #228] @ (2713c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -382031,27 +382021,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27122a │ │ │ │ ldr r1, [pc, #212] @ (2713dc ) │ │ │ │ mov r3, r7 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 2712d6 │ │ │ │ - bl 44a060 │ │ │ │ + bl 44a0b0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3b4e98 │ │ │ │ + bl 3b4ee8 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ cbz r1, 271338 │ │ │ │ mov r0, r6 │ │ │ │ bl 26f3b4 │ │ │ │ - bl 44a060 │ │ │ │ + bl 44a0b0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3b4e98 │ │ │ │ + bl 3b4ee8 │ │ │ │ b.n 2712c0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 27132c │ │ │ │ ldr r3, [pc, #156] @ (2713e0 ) │ │ │ │ @@ -382064,15 +382054,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 27120c │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ (2713e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 27120e │ │ │ │ ldr r4, [sp, #4] │ │ │ │ cmp r7, r4 │ │ │ │ bcs.n 27138e │ │ │ │ blx 17e490 <__ctype_b_loc@plt> │ │ │ │ ldr r1, [r0, #0] │ │ │ │ @@ -382087,15 +382077,15 @@ │ │ │ │ bmi.n 271378 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #92] @ (2713ec ) │ │ │ │ mov r3, r7 │ │ │ │ subs r2, r4, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3b50f8 │ │ │ │ + bl 3b5148 │ │ │ │ b.n 2712d6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2713f0 ) │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ ldr r1, [pc, #72] @ (2713f4 ) │ │ │ │ ldr r0, [pc, #76] @ (2713f8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -382115,45 +382105,45 @@ │ │ │ │ adds r4, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2710d6 │ │ │ │ @ instruction: 0xffff37e8 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 27144a │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [pc, #632] @ (271658 ) │ │ │ │ + ldr r2, [pc, #952] @ (271798 ) │ │ │ │ movs r2, r4 │ │ │ │ adds r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #144] @ (27147c ) │ │ │ │ + ldr r2, [pc, #464] @ (2715bc ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [pc, #232] @ (2714d8 ) │ │ │ │ + ldr r2, [pc, #552] @ (271618 ) │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r0, 27143a │ │ │ │ + cbnz r0, 27144e │ │ │ │ movs r4, r5 │ │ │ │ - cmp r6, sp │ │ │ │ + cmp lr, r7 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r6, [r6, r4] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ movs r0, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 3b5750 │ │ │ │ + bl 3b57a0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bl 2711d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 3b5810 │ │ │ │ + b.w 3b5860 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -382162,15 +382152,15 @@ │ │ │ │ ble.n 271458 │ │ │ │ subs r4, r1, #1 │ │ │ │ adds r5, r2, r4 │ │ │ │ b.n 27144a │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ ldrb.w r1, [r4, #1]! │ │ │ │ mov r0, r3 │ │ │ │ - bl 452394 │ │ │ │ + bl 4523e4 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 271448 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -382179,19 +382169,19 @@ │ │ │ │ add r4, r2 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ cbz r3, 27147e │ │ │ │ ldr r1, [pc, #20] @ (271488 ) │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 3b50f8 │ │ │ │ + b.w 3b5148 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2711d4 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #512] @ (27168c ) │ │ │ │ + ldr r1, [pc, #832] @ (2717cc ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0027148c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -382202,22 +382192,22 @@ │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ blx 17e220 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 3aa1ec │ │ │ │ + bl 3aa23c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 271524 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 3b58d8 │ │ │ │ + bl 3b5928 │ │ │ │ strb.w r6, [r4, #100] @ 0x64 │ │ │ │ cbnz r6, 2714fa │ │ │ │ ldr r3, [pc, #100] @ (271534 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -382225,37 +382215,37 @@ │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r3, [pc, #84] @ (271538 ) │ │ │ │ ldr r2, [pc, #88] @ (27153c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 3aa544 │ │ │ │ + bl 3aa594 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3b59a4 │ │ │ │ + b.w 3b59f4 │ │ │ │ ldr r3, [pc, #68] @ (271540 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [pc, #68] @ (271544 ) │ │ │ │ ldr r0, [pc, #68] @ (271548 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 452c50 │ │ │ │ + bl 452ca0 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2714cc │ │ │ │ ldr r3, [pc, #56] @ (27154c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #56] @ (271550 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 452b98 │ │ │ │ + bl 452be8 │ │ │ │ b.n 2714cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 17e520 │ │ │ │ cbz r6, 27156c │ │ │ │ movs r1, r6 │ │ │ │ @@ -382263,15 +382253,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ svc 75 @ 0x4b │ │ │ │ vcvt.u32.f32 d31, d29, #1 │ │ │ │ vmls.i , , d27[0] │ │ │ │ vshr.u32 q15, , #1 │ │ │ │ vqrdmulh.s , , d31[0] │ │ │ │ vqrdmlah.s , , d17[0] │ │ │ │ - vqshl.u32 q10, q10, #31 │ │ │ │ + @ instruction: 0xffff47c4 │ │ │ │ movs r2, r4 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2715e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -382392,30 +382382,30 @@ │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ strd r4, r4, [r5, #20] │ │ │ │ ldmia r2!, {r0, r1} │ │ │ │ str r0, [r7, #0] │ │ │ │ str r1, [r7, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f3a80 │ │ │ │ + bl 2f3ad0 │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27192e │ │ │ │ ldr.w r8, [pc, #680] @ 27195c │ │ │ │ ldr.w r9, [pc, #680] @ 271960 │ │ │ │ add r8, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r9, pc │ │ │ │ strd r0, r9, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 2f4368 │ │ │ │ + bl 2f43b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3c4c │ │ │ │ + bl 2f3c9c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 271778 │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2716ce │ │ │ │ cbz r4, 2716fc │ │ │ │ @@ -382469,15 +382459,15 @@ │ │ │ │ str.w r0, [r9, #8] │ │ │ │ movs r0, #8 │ │ │ │ blx 1807b8 │ │ │ │ str r4, [r0, #0] │ │ │ │ str.w r9, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f3c4c │ │ │ │ + bl 2f3c9c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2716da │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -382587,15 +382577,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 271870 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r3, r0 │ │ │ │ str.w r2, [sl] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 3fadbc │ │ │ │ + bl 3fae0c │ │ │ │ ldr.w sl, [sl] │ │ │ │ ldr.w r5, [sl] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 271864 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r8 │ │ │ │ movs r0, #8 │ │ │ │ @@ -382645,15 +382635,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #112] @ (271984 ) │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #202 @ 0xca │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r6 │ │ │ │ b.n 2717e4 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #88] @ (271988 ) │ │ │ │ @@ -382668,54 +382658,54 @@ │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, r6 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 27195c │ │ │ │ + cbnz r4, 271970 │ │ │ │ movs r3, r4 │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r7, #168 @ 0xa8 │ │ │ │ movs r7, r3 │ │ │ │ - movs r7, #50 @ 0x32 │ │ │ │ + movs r7, #130 @ 0x82 │ │ │ │ movs r7, r3 │ │ │ │ - bx sp │ │ │ │ + @ instruction: 0x47be │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + ldr r1, [sp, #840] @ 0x348 │ │ │ │ movs r1, r4 │ │ │ │ - ldrb r2, [r6, #4] │ │ │ │ + ldrb r2, [r0, #6] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r5, #88] @ 0x58 │ │ │ │ + ldr r0, [r7, #92] @ 0x5c │ │ │ │ movs r1, r4 │ │ │ │ - mov lr, r2 │ │ │ │ + mov lr, ip │ │ │ │ movs r2, r4 │ │ │ │ - mov r6, lr │ │ │ │ + mov lr, r8 │ │ │ │ movs r2, r4 │ │ │ │ add r6, sp, #688 @ 0x2b0 │ │ │ │ movs r1, r6 │ │ │ │ movs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb642 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmp r4, pc │ │ │ │ movs r2, r4 │ │ │ │ - add ip, lr │ │ │ │ + cmp r4, r8 │ │ │ │ movs r2, r4 │ │ │ │ - push {r1, r3, r6, r7, lr} │ │ │ │ + @ instruction: 0xb61a │ │ │ │ movs r4, r5 │ │ │ │ - add ip, sl │ │ │ │ + cmp r4, r4 │ │ │ │ movs r2, r4 │ │ │ │ - asrs r2, r1, #20 │ │ │ │ + asrs r2, r3, #21 │ │ │ │ movs r0, r4 │ │ │ │ ldr r1, [pc, #8] @ (2719a0 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 435a24 │ │ │ │ + b.w 435a74 │ │ │ │ nop │ │ │ │ - movs r4, #220 @ 0xdc │ │ │ │ + movs r5, #44 @ 0x2c │ │ │ │ movs r7, r3 │ │ │ │ ldr r3, [pc, #16] @ (2719b8 ) │ │ │ │ ldr r2, [pc, #20] @ (2719bc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2719c0 ) │ │ │ │ @@ -382723,15 +382713,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ add r4, sp, #944 @ 0x3b0 │ │ │ │ movs r1, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #194 @ 0xc2 │ │ │ │ + movs r5, #18 │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 002719c4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -382809,33 +382799,33 @@ │ │ │ │ ldr r3, [pc, #52] @ (271aac ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #52] @ (271ab0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ add r4, sp, #384 @ 0x180 │ │ │ │ movs r1, r6 │ │ │ │ movs r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #896] @ 0x380 │ │ │ │ + str r6, [sp, #192] @ 0xc0 │ │ │ │ movs r0, r4 │ │ │ │ - push {r1, r6, r7} │ │ │ │ + push {r1, r4, lr} │ │ │ │ movs r4, r5 │ │ │ │ - mvns r4, r2 │ │ │ │ + add r4, r4 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00271ab4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -382872,40 +382862,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #252] @ (271c0c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 271b94 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 343594 │ │ │ │ + bl 3435e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3428c8 │ │ │ │ + bl 342918 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 271b20 │ │ │ │ ldr r3, [pc, #220] @ (271c10 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ ldr r3, [pc, #220] @ (271c14 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #220] @ (271c18 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ blx r4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 32f71c │ │ │ │ + bl 32f76c │ │ │ │ cbz r0, 271b5e │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 330288 │ │ │ │ + bl 3302d8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 32f71c │ │ │ │ + bl 32f76c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 271b4e │ │ │ │ mov r0, r7 │ │ │ │ bl 271994 │ │ │ │ movs r0, #1 │ │ │ │ bl 240364 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -382921,15 +382911,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #164] @ (271c28 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr r2, [pc, #148] @ (271c2c ) │ │ │ │ ldr r3, [pc, #104] @ (271c00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -382949,60 +382939,60 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (271c38 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 271b94 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 24b1cc │ │ │ │ cbz r0, 271be8 │ │ │ │ bl 222830 │ │ │ │ b.n 271b94 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 43b6c0 │ │ │ │ + bl 43b710 │ │ │ │ b.n 271b94 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #808 @ 0x328 │ │ │ │ movs r1, r6 │ │ │ │ add r3, sp, #768 @ 0x300 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r5} │ │ │ │ + push {r1, r7} │ │ │ │ movs r4, r5 │ │ │ │ - bics r0, r1 │ │ │ │ + mvns r0, r3 │ │ │ │ movs r2, r4 │ │ │ │ - muls r4, r0 │ │ │ │ + bics r4, r2 │ │ │ │ movs r2, r4 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #56 @ 0x38 │ │ │ │ + movs r3, #136 @ 0x88 │ │ │ │ movs r7, r3 │ │ │ │ movs r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 271c92 │ │ │ │ + push {r2, r3} │ │ │ │ movs r4, r5 │ │ │ │ - cmn r6, r4 │ │ │ │ + orrs r6, r6 │ │ │ │ movs r2, r4 │ │ │ │ - cmn r6, r1 │ │ │ │ + orrs r6, r3 │ │ │ │ movs r2, r4 │ │ │ │ add r2, sp, #1008 @ 0x3f0 │ │ │ │ movs r1, r6 │ │ │ │ - cbz r0, 271c92 │ │ │ │ + cbz r0, 271ca6 │ │ │ │ movs r4, r5 │ │ │ │ - str r4, [sp, #584] @ 0x248 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ movs r0, r4 │ │ │ │ - cmp r2, r1 │ │ │ │ + cmn r2, r3 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00271c3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -383010,22 +383000,22 @@ │ │ │ │ mov sl, r3 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldrb.w r7, [sp, #56] @ 0x38 │ │ │ │ ldrb.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 3b4e30 │ │ │ │ + bl 3b4e80 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ bl 26dbac │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 271cb4 │ │ │ │ mov r6, r3 │ │ │ │ - bl 44c60c │ │ │ │ + bl 44c65c │ │ │ │ cbz r0, 271cca │ │ │ │ ldr r1, [pc, #152] @ (271d14 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 17fd08 │ │ │ │ cbz r0, 271cf0 │ │ │ │ ldr r1, [pc, #144] @ (271d18 ) │ │ │ │ @@ -383041,15 +383031,15 @@ │ │ │ │ beq.n 271d0e │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 3b2bc8 │ │ │ │ + bl 3b2c18 │ │ │ │ cbz r0, 271ce2 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -383061,15 +383051,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (271d28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 17eea4 │ │ │ │ movs r0, #1 │ │ │ │ ldr r4, [pc, #56] @ (271d2c ) │ │ │ │ mov r3, r7 │ │ │ │ @@ -383083,25 +383073,25 @@ │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 271cb4 │ │ │ │ b.n 271ce2 │ │ │ │ movs r0, #2 │ │ │ │ b.n 271cf0 │ │ │ │ nop │ │ │ │ - strh r4, [r4, #4] │ │ │ │ + strh r4, [r6, #6] │ │ │ │ movs r0, r4 │ │ │ │ - add r4, pc, #608 @ (adr r4, 271f7c ) │ │ │ │ + add r4, pc, #928 @ (adr r4, 2720bc ) │ │ │ │ movs r5, r4 │ │ │ │ - negs r4, r1 │ │ │ │ + cmp r4, r3 │ │ │ │ movs r2, r4 │ │ │ │ - sxtb r4, r5 │ │ │ │ + uxth r4, r7 │ │ │ │ movs r4, r5 │ │ │ │ - rors r2, r4 │ │ │ │ + tst r2, r6 │ │ │ │ movs r2, r4 │ │ │ │ - adcs r6, r7 │ │ │ │ + rors r6, r1 │ │ │ │ movs r2, r4 │ │ │ │ ldrh r4, [r2, #50] @ 0x32 │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 00271d30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -383125,19 +383115,19 @@ │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 17fe94 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 3b58d8 │ │ │ │ + bl 3b5928 │ │ │ │ cbz r6, 271d84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 2ebbf4 │ │ │ │ + bl 2ebc44 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 271ddc │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2711d4 │ │ │ │ ldr r3, [pc, #132] @ (271e14 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -383150,15 +383140,15 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 1805c4 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ bl 271994 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 3b595c │ │ │ │ + bl 3b59ac │ │ │ │ ldr r2, [pc, #104] @ (271e1c ) │ │ │ │ ldr r3, [pc, #84] @ (271e0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -383184,38 +383174,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (271e30 ) │ │ │ │ add r5, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #173 @ 0xad │ │ │ │ movs r5, #0 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 271dac │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r1, sp, #304 @ 0x130 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #224 @ 0xe0 │ │ │ │ movs r1, r6 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #220 @ 0xdc │ │ │ │ + movs r1, #44 @ 0x2c │ │ │ │ movs r7, r3 │ │ │ │ add r0, sp, #888 @ 0x378 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [pc, #336] @ (271f74 ) │ │ │ │ + ldr r2, [pc, #656] @ (2720b4 ) │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [pc, #392] @ (271fb0 ) │ │ │ │ + ldr r2, [pc, #712] @ (2720f0 ) │ │ │ │ movs r1, r4 │ │ │ │ - cbz r2, 271e40 │ │ │ │ + cbz r2, 271e54 │ │ │ │ movs r4, r5 │ │ │ │ - strh r6, [r4, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #56] @ 0x38 │ │ │ │ movs r7, r3 │ │ │ │ - eors r0, r4 │ │ │ │ + lsls r0, r6 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #408] @ (271fe0 ) │ │ │ │ @@ -383365,38 +383355,38 @@ │ │ │ │ ldr r0, [pc, #60] @ (272008 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ b.n 271f04 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ add r0, sp, #288 @ 0x120 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ movs r1, r6 │ │ │ │ - adds r5, #18 │ │ │ │ + adds r5, #98 @ 0x62 │ │ │ │ movs r7, r3 │ │ │ │ bcc.n 271efc │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r4, r4, #26 │ │ │ │ + lsrs r4, r6, #27 │ │ │ │ movs r0, r4 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #552 @ (adr r7, 272228 ) │ │ │ │ movs r1, r6 │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #62 @ 0x3e │ │ │ │ + subs r7, #142 @ 0x8e │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0027200c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -383423,23 +383413,23 @@ │ │ │ │ cmp r0, r4 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ itt lt │ │ │ │ movlt r4, r0 │ │ │ │ movlt r5, r3 │ │ │ │ ldr r0, [r2, #56] @ 0x38 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 44b2d4 │ │ │ │ + bl 44b324 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -383454,21 +383444,21 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r5, [pc, #284] @ (2721c4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cbz r0, 2720c0 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 44afec │ │ │ │ + bl 44b03c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 17e524 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ - bl 3b9098 │ │ │ │ + bl 3b90e8 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ cbz r6, 27211c │ │ │ │ cbz r1, 27211c │ │ │ │ ldr r2, [pc, #244] @ (2721c8 ) │ │ │ │ @@ -383547,15 +383537,15 @@ │ │ │ │ movne r5, r6 │ │ │ │ beq.n 2721a4 │ │ │ │ ldr r0, [pc, #80] @ (2721d8 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 17e524 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 27212e │ │ │ │ b.n 272110 │ │ │ │ @@ -383579,21 +383569,21 @@ │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #210 @ 0xd2 │ │ │ │ + subs r6, #34 @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ - add r5, sp, #808 @ 0x328 │ │ │ │ + add r6, sp, #104 @ 0x68 │ │ │ │ movs r4, r5 │ │ │ │ - subs r5, #128 @ 0x80 │ │ │ │ + subs r5, #208 @ 0xd0 │ │ │ │ movs r2, r4 │ │ │ │ - subs r5, #142 @ 0x8e │ │ │ │ + subs r5, #222 @ 0xde │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #36] @ (272220 ) │ │ │ │ @@ -383622,15 +383612,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bl 272094 │ │ │ │ ldr.w r8, [pc, #124] @ 2722c4 │ │ │ │ - bl 424e7c │ │ │ │ + bl 424ecc │ │ │ │ mov lr, r6 │ │ │ │ mov r7, r0 │ │ │ │ add.w ip, r4, #8 │ │ │ │ ldr.w r9, [pc, #112] @ 2722c8 │ │ │ │ add r8, pc │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -383638,32 +383628,32 @@ │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr.w r2, [r8, r9] │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 400bc8 │ │ │ │ + bl 400c18 │ │ │ │ mov r0, r7 │ │ │ │ - bl 426098 │ │ │ │ + bl 4260e8 │ │ │ │ ldr r3, [r6, #16] │ │ │ │ str r3, [r4, #60] @ 0x3c │ │ │ │ movs r0, #32 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ blx 17e220 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 44af58 │ │ │ │ + bl 44afa8 │ │ │ │ str r6, [r4, #0] │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -384101,15 +384091,15 @@ │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ bne.n 27278a │ │ │ │ mov r5, r1 │ │ │ │ movs r1, #2 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r1 │ │ │ │ - bl 430a8c │ │ │ │ + bl 430adc │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2727b4 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #20 │ │ │ │ @@ -384155,15 +384145,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 1803d0 <__setsockopt64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 272874 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4347f8 │ │ │ │ + bl 434848 │ │ │ │ ldr r2, [pc, #328] @ (2728a4 ) │ │ │ │ ldr r3, [pc, #320] @ (2728a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -384189,15 +384179,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #272] @ (2728b0 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 27275a │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #248] @ (2728b4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #248] @ (2728b8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -384205,30 +384195,30 @@ │ │ │ │ ldr r1, [pc, #248] @ (2728bc ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 2727ae │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #228] @ (2728c0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #228] @ (2728c4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ ldr r1, [pc, #220] @ (2728c8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov r0, r4 │ │ │ │ blx 17eea8 │ │ │ │ b.n 2727ae │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ @@ -384240,15 +384230,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #188] @ (2728d4 ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 2727f6 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ blx 180438 │ │ │ │ ldr r3, [pc, #160] @ (2728d8 ) │ │ │ │ @@ -384258,95 +384248,95 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #156] @ (2728e0 ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 2727f6 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #140] @ (2728e4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #140] @ (2728e8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ ldr r1, [pc, #132] @ (2728ec ) │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 2727f6 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #116] @ (2728f0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #116] @ (2728f4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ ldr r1, [pc, #108] @ (2728f8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #223 @ 0xdf │ │ │ │ add r1, pc │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 2727f6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #216] @ 0xd8 │ │ │ │ movs r1, r6 │ │ │ │ - subs r0, #16 │ │ │ │ + subs r0, #96 @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #1008 @ (adr r7, 272ca0 ) │ │ │ │ + add r0, sp, #304 @ 0x130 │ │ │ │ movs r4, r5 │ │ │ │ - adds r7, #250 @ 0xfa │ │ │ │ + subs r0, #74 @ 0x4a │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #54 @ 0x36 │ │ │ │ + subs r0, #134 @ 0x86 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #864 @ (adr r7, 272c1c ) │ │ │ │ + add r0, sp, #160 @ 0xa0 │ │ │ │ movs r4, r5 │ │ │ │ - adds r7, #214 @ 0xd6 │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #52 @ 0x34 │ │ │ │ + subs r0, #132 @ 0x84 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #736 @ (adr r7, 272ba8 ) │ │ │ │ + add r0, sp, #32 │ │ │ │ movs r4, r5 │ │ │ │ - adds r7, #176 @ 0xb0 │ │ │ │ + subs r0, #0 │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #70 @ 0x46 │ │ │ │ + subs r0, #150 @ 0x96 │ │ │ │ movs r2, r4 │ │ │ │ - adds r7, #136 @ 0x88 │ │ │ │ + adds r7, #216 @ 0xd8 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #504 @ (adr r7, 272ad0 ) │ │ │ │ + add r7, pc, #824 @ (adr r7, 272c10 ) │ │ │ │ movs r4, r5 │ │ │ │ - subs r0, #0 │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ - adds r7, #94 @ 0x5e │ │ │ │ + adds r7, #174 @ 0xae │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #336 @ (adr r7, 272a34 ) │ │ │ │ + add r7, pc, #656 @ (adr r7, 272b74 ) │ │ │ │ movs r4, r5 │ │ │ │ - subs r0, #36 @ 0x24 │ │ │ │ + subs r0, #116 @ 0x74 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #240 @ (adr r7, 2729dc ) │ │ │ │ + add r7, pc, #560 @ (adr r7, 272b1c ) │ │ │ │ movs r4, r5 │ │ │ │ - adds r7, #52 @ 0x34 │ │ │ │ + adds r7, #132 @ 0x84 │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #46 @ 0x2e │ │ │ │ + subs r0, #126 @ 0x7e │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #104 @ (adr r7, 272960 ) │ │ │ │ + add r7, pc, #424 @ (adr r7, 272aa0 ) │ │ │ │ movs r4, r5 │ │ │ │ - adds r7, #18 │ │ │ │ + adds r7, #98 @ 0x62 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -384356,15 +384346,15 @@ │ │ │ │ strb.w r0, [r2, #353] @ 0x161 │ │ │ │ ldr.w r0, [r3, #324] @ 0x144 │ │ │ │ cbz r1, 272926 │ │ │ │ ldr r1, [pc, #24] @ (27293c ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 278c08 │ │ │ │ nop │ │ │ │ lsls r1, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -384384,15 +384374,15 @@ │ │ │ │ cbz r2, 27296c │ │ │ │ ldr r2, [pc, #12] @ (272978 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #12] @ (27297c ) │ │ │ │ mov r3, r0 │ │ │ │ mov r0, ip │ │ │ │ add r1, pc │ │ │ │ - b.w 448aac │ │ │ │ + b.w 448afc │ │ │ │ @ instruction: 0xff8fffff │ │ │ │ lsls r3, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -384416,25 +384406,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #352] @ 0x160 │ │ │ │ cbz r2, 2729cc │ │ │ │ ldr r2, [pc, #56] @ (272a04 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ ldrb.w r1, [r4, #352] @ 0x160 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #353] @ 0x161 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ cbz r1, 2729e8 │ │ │ │ ldr r1, [pc, #32] @ (272a08 ) │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ blx 17eea8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r5, #324] @ 0x144 │ │ │ │ b.n 27299c │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -384466,15 +384456,15 @@ │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ cbz r2, 272a5a │ │ │ │ ldr r2, [pc, #20] @ (272a6c ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 448aac │ │ │ │ + b.w 448afc │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ mcr2 15, 5, pc, cr1, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -384523,15 +384513,15 @@ │ │ │ │ cbz r1, 272af6 │ │ │ │ ldr r1, [pc, #36] @ (272b18 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #36] @ (272b1c ) │ │ │ │ mov r3, r8 │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -384575,37 +384565,37 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ cbz r3, 272b88 │ │ │ │ ldr r2, [pc, #84] @ (272bdc ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ ldrb.w r1, [r5, #352] @ 0x160 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #353] @ 0x161 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ cbnz r1, 272bd2 │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 448aac │ │ │ │ + b.w 448afc │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ ldrb.w r2, [r3, #353] @ 0x161 │ │ │ │ strb.w r0, [r3, #352] @ 0x160 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ cbz r2, 272bc4 │ │ │ │ ldr r2, [pc, #28] @ (272be0 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 448aac │ │ │ │ + b.w 448afc │ │ │ │ ldr r1, [pc, #16] @ (272be4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 272ba0 │ │ │ │ stc2l 15, cr15, [fp, #1020]! @ 0x3fc │ │ │ │ ldc2l 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ ldc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ vmaxnm.f32 , , │ │ │ │ @@ -384678,28 +384668,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 277f28 │ │ │ │ cmp r0, r9 │ │ │ │ blt.w 272dd2 │ │ │ │ movs r1, #2 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r1 │ │ │ │ - bl 430a8c │ │ │ │ + bl 430adc │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.w 27339c │ │ │ │ - bl 43484c │ │ │ │ + bl 43489c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2732e6 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ blx 17dea0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 273368 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4347f8 │ │ │ │ + bl 434848 │ │ │ │ movs r0, #16 │ │ │ │ blx 1807b8 │ │ │ │ mov ip, r5 │ │ │ │ mov r6, r0 │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ str r0, [r6, #0] │ │ │ │ str r2, [r6, #8] │ │ │ │ @@ -384726,15 +384716,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27301a │ │ │ │ ldr.w r2, [pc, #1984] @ 273500 │ │ │ │ mov r3, fp │ │ │ │ ldr.w r1, [pc, #1984] @ 273504 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ b.n 273028 │ │ │ │ strd r3, r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ strd r3, r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, sl │ │ │ │ ldrd r1, r2, [r6, #4] │ │ │ │ bl 277f28 │ │ │ │ @@ -384772,15 +384762,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #1852] @ 273514 │ │ │ │ ldr.w r3, [pc, #1804] @ 2734e8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #308] @ 0x134 │ │ │ │ @@ -384823,24 +384813,24 @@ │ │ │ │ strh.w ip, [sp, #196] @ 0xc4 │ │ │ │ blx 17fba0 │ │ │ │ cmp r0, #107 @ 0x6b │ │ │ │ bhi.w 273060 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #2 │ │ │ │ movs r0, #1 │ │ │ │ - bl 430a8c │ │ │ │ + bl 430adc │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.w 273342 │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ movs r2, #110 @ 0x6e │ │ │ │ blx 17dea0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 273312 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4347f8 │ │ │ │ + bl 434848 │ │ │ │ movs r0, #110 @ 0x6e │ │ │ │ blx 1807b8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r2, #110 @ 0x6e │ │ │ │ mov r6, r0 │ │ │ │ blx 17ef30 │ │ │ │ ldr.w r2, [pc, #1668] @ 273520 │ │ │ │ @@ -384864,29 +384854,29 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 272ffc │ │ │ │ ldr.w r2, [pc, #1612] @ 27352c │ │ │ │ mov r3, fp │ │ │ │ ldr.w r1, [pc, #1612] @ 273530 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ b.n 273008 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2732ae │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 273278 │ │ │ │ - bl 3b4e30 │ │ │ │ + bl 3b4e80 │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, sl │ │ │ │ bl 26e4cc │ │ │ │ mov r8, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 272dd2 │ │ │ │ - bl 4347b4 │ │ │ │ + bl 434804 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2733c2 │ │ │ │ ldr.w r2, [pc, #1556] @ 273534 │ │ │ │ ldr.w r0, [pc, #1556] @ 273538 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ @@ -384904,15 +384894,15 @@ │ │ │ │ ldrb.w r2, [r3, #353] @ 0x161 │ │ │ │ ldr.w r0, [fp, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 272fce │ │ │ │ ldr.w r1, [pc, #1504] @ 273540 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 272fe6 │ │ │ │ cmp r3, #3 │ │ │ │ beq.w 273094 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2733ee │ │ │ │ @@ -384942,100 +384932,100 @@ │ │ │ │ ldr.w r1, [pc, #1432] @ 273550 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #575 @ 0x23f │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 272dd2 │ │ │ │ ldr.w r2, [pc, #1412] @ 273554 │ │ │ │ mov r3, fp │ │ │ │ ldr.w r1, [pc, #1408] @ 273558 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 272f70 │ │ │ │ ldr.w r1, [pc, #1396] @ 27355c │ │ │ │ add.w r3, sp, #198 @ 0xc6 │ │ │ │ add.w r2, sp, #86 @ 0x56 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ bl 278128 │ │ │ │ b.n 272fa8 │ │ │ │ ldr.w r1, [pc, #1376] @ 273560 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ movs r2, #110 @ 0x6e │ │ │ │ ldr.w r3, [r9, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 273420 │ │ │ │ strd r6, r2, [r9, #356] @ 0x164 │ │ │ │ b.n 272f6a │ │ │ │ ldr.w r1, [pc, #1352] @ 273564 │ │ │ │ mov r3, fp │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ movs r2, #16 │ │ │ │ b.n 27300a │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [pc, #1332] @ 273568 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r1, [pc, #1332] @ 27356c │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [pc, #1328] @ 273570 │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #525 @ 0x20d │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr.w r1, [pc, #1312] @ 273574 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ b.n 272e44 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r3, [pc, #1296] @ 273578 │ │ │ │ ldr.w r2, [pc, #1296] @ 27357c │ │ │ │ ldr.w r1, [pc, #1296] @ 273580 │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #535 @ 0x217 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ ldr.w r1, [pc, #1276] @ 273584 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 43af34 │ │ │ │ + bl 43af84 │ │ │ │ b.n 272e64 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 44dc74 │ │ │ │ + bl 44dcc4 │ │ │ │ cbz r0, 2730c8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 40b670 │ │ │ │ + bl 40b6c0 │ │ │ │ ldr.w r3, [pc, #1248] @ 273588 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 425acc │ │ │ │ + bl 425b1c │ │ │ │ ldr.w r1, [pc, #1236] @ 27358c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ bl 278128 │ │ │ │ b.n 272fa8 │ │ │ │ @@ -385053,15 +385043,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #516 @ 0x204 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 272dd2 │ │ │ │ mov r0, r4 │ │ │ │ bl 272694 │ │ │ │ mov r6, r0 │ │ │ │ adds r1, r0, #1 │ │ │ │ beq.w 27343a │ │ │ │ ldr.w r2, [pc, #1164] @ 2735a0 │ │ │ │ @@ -385084,15 +385074,15 @@ │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ cbz r2, 273154 │ │ │ │ ldr.w r2, [pc, #1116] @ 2735ac │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1112] @ 2735b0 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 448aac │ │ │ │ + bl 448afc │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 27347e │ │ │ │ movs r3, #16 │ │ │ │ str.w r4, [r8, #356] @ 0x164 │ │ │ │ str.w r3, [r8, #360] @ 0x168 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -385120,35 +385110,35 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #1036] @ 2735c0 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 272dd2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 180438 │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ ldr r1, [pc, #1012] @ (2735c4 ) │ │ │ │ mov r2, r0 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ uxth r3, r3 │ │ │ │ bl 278128 │ │ │ │ b.n 272fa8 │ │ │ │ - bl 3b4e30 │ │ │ │ + bl 3b4e80 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r7, #4] │ │ │ │ bl 26e4cc │ │ │ │ mov r6, r0 │ │ │ │ adds r2, r0, #1 │ │ │ │ beq.w 27343a │ │ │ │ - bl 4347b4 │ │ │ │ + bl 434804 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 2734a6 │ │ │ │ movs r0, #16 │ │ │ │ blx 1807b8 │ │ │ │ mov r3, sl │ │ │ │ ldrd r1, r2, [r7, #4] │ │ │ │ mov r4, r0 │ │ │ │ @@ -385187,27 +385177,27 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r7, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #315 @ 0x13b │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 272dd2 │ │ │ │ ldr r3, [pc, #856] @ (2735d4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #856] @ (2735d8 ) │ │ │ │ ldr r1, [pc, #860] @ (2735dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 272dd2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 180438 │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ ldr r1, [pc, #832] @ (2735e0 ) │ │ │ │ mov r2, r0 │ │ │ │ rev16 r3, r3 │ │ │ │ @@ -385222,27 +385212,27 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #816] @ (2735ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 272dd2 │ │ │ │ ldr r3, [pc, #804] @ (2735f0 ) │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ ldr r4, [pc, #800] @ (2735f4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #800] @ (2735f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 272dd2 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #784] @ (2735fc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #784] @ (273600 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -385250,15 +385240,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov r0, r8 │ │ │ │ blx 17eea8 │ │ │ │ b.n 272dd2 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #752] @ (273608 ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ @@ -385269,15 +385259,15 @@ │ │ │ │ ldr r1, [pc, #744] @ (273610 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov r0, r8 │ │ │ │ blx 17eea8 │ │ │ │ b.n 272dd2 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #716] @ (273614 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #716] @ (273618 ) │ │ │ │ @@ -385287,15 +385277,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ movw r2, #543 @ 0x21f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 272dd2 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ blx 180438 │ │ │ │ ldr r3, [pc, #680] @ (273620 ) │ │ │ │ @@ -385306,15 +385296,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r0, sl │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #502 @ 0x1f6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov r0, r8 │ │ │ │ blx 17eea8 │ │ │ │ b.n 272dd2 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #648] @ (27362c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #648] @ (273630 ) │ │ │ │ @@ -385324,15 +385314,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ movw r2, #489 @ 0x1e9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 272dd2 │ │ │ │ ldr r1, [pc, #628] @ (273638 ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #624] @ (27363c ) │ │ │ │ add r1, pc │ │ │ │ @@ -385340,15 +385330,15 @@ │ │ │ │ ldr r1, [pc, #620] @ (273640 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movw r2, #567 @ 0x237 │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 272dd2 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #596] @ (273644 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #596] @ (273648 ) │ │ │ │ movw r2, #619 @ 0x26b │ │ │ │ add r3, pc │ │ │ │ @@ -385362,15 +385352,15 @@ │ │ │ │ ldr r1, [pc, #584] @ (273654 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #291 @ 0x123 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 272dd2 │ │ │ │ ldr r3, [pc, #564] @ (273658 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #564] @ (27365c ) │ │ │ │ ldr r1, [pc, #568] @ (273660 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -385388,15 +385378,15 @@ │ │ │ │ ldr r1, [pc, #544] @ (27366c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #361 @ 0x169 │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ mov r0, r4 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r6 │ │ │ │ blx 17eea8 │ │ │ │ b.n 272dd2 │ │ │ │ ldr r3, [pc, #516] @ (273670 ) │ │ │ │ mov.w r2, #412 @ 0x19c │ │ │ │ @@ -385434,15 +385424,15 @@ │ │ │ │ mov.w r2, #338 @ 0x152 │ │ │ │ ldr r1, [pc, #456] @ (27368c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r6, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 272dd2 │ │ │ │ ldr r3, [pc, #444] @ (273690 ) │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ ldr r1, [pc, #440] @ (273694 ) │ │ │ │ ldr r0, [pc, #444] @ (273698 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -385452,209 +385442,209 @@ │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #512] @ 0x200 │ │ │ │ movs r1, r6 │ │ │ │ ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ movs r1, r6 │ │ │ │ sub.w r0, r4, #49 @ 0x31 │ │ │ │ - adds r5, #134 @ 0x86 │ │ │ │ + adds r5, #214 @ 0xd6 │ │ │ │ movs r2, r4 │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ udiv pc, r3, pc │ │ │ │ ldc2l 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ - adds r3, #230 @ 0xe6 │ │ │ │ + adds r4, #54 @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ - add r1, pc, #880 @ (adr r1, 273880 ) │ │ │ │ + add r2, pc, #176 @ (adr r2, 2735c0 ) │ │ │ │ movs r4, r5 │ │ │ │ - adds r1, #218 @ 0xda │ │ │ │ + adds r2, #42 @ 0x2a │ │ │ │ movs r2, r4 │ │ │ │ ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ movs r1, r6 │ │ │ │ - cbz r2, 27351e │ │ │ │ + cbz r2, 273532 │ │ │ │ movs r3, r4 │ │ │ │ - sub sp, #416 @ 0x1a0 │ │ │ │ + cbz r0, 27352e │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + adds r4, #50 @ 0x32 │ │ │ │ movs r2, r4 │ │ │ │ vshr.s32 d16, d17, #4 │ │ │ │ @ instruction: 0xfb47ffff │ │ │ │ @ instruction: 0xfa13ffff │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ - adds r3, #94 @ 0x5e │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ movs r2, r4 │ │ │ │ vqadd.s64 d16, d8, d17 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ udiv pc, r9, pc │ │ │ │ - adds r3, #116 @ 0x74 │ │ │ │ + adds r3, #196 @ 0xc4 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [sp, #904] @ 0x388 │ │ │ │ + add r0, pc, #200 @ (adr r0, 273614 ) │ │ │ │ movs r4, r5 │ │ │ │ - adds r1, #232 @ 0xe8 │ │ │ │ + adds r2, #56 @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r7, #222 @ 0xde │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xf921ffff │ │ │ │ @ instruction: 0xfb43ffff │ │ │ │ - adds r3, #48 @ 0x30 │ │ │ │ + adds r3, #128 @ 0x80 │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xfb1bffff │ │ │ │ @ instruction: 0xfafbffff │ │ │ │ - ldr r7, [sp, #392] @ 0x188 │ │ │ │ + ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r7, #94 @ 0x5e │ │ │ │ + cmp r7, #174 @ 0xae │ │ │ │ movs r2, r4 │ │ │ │ - adds r2, #104 @ 0x68 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ movs r2, r4 │ │ │ │ - adds r2, #120 @ 0x78 │ │ │ │ + adds r2, #200 @ 0xc8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [sp, #168] @ 0xa8 │ │ │ │ + ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ movs r4, r5 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r2, #134 @ 0x86 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ + cmp r7, #120 @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ - adds r2, #68 @ 0x44 │ │ │ │ + adds r2, #148 @ 0x94 │ │ │ │ movs r2, r4 │ │ │ │ movs r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #110 @ 0x6e │ │ │ │ + subs r7, #190 @ 0xbe │ │ │ │ movs r2, r4 │ │ │ │ - subs r7, #40 @ 0x28 │ │ │ │ + subs r7, #120 @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ movs r4, r5 │ │ │ │ - adds r1, #168 @ 0xa8 │ │ │ │ + adds r1, #248 @ 0xf8 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r6, #178 @ 0xb2 │ │ │ │ + cmp r7, #2 │ │ │ │ movs r2, r4 │ │ │ │ - adds r0, #176 @ 0xb0 │ │ │ │ + adds r1, #0 │ │ │ │ movs r2, r4 │ │ │ │ stc 0, cr0, [r6, #196] @ 0xc4 │ │ │ │ ldr.w pc, [r1, #4095] @ 0xfff │ │ │ │ bl 21b5ae │ │ │ │ vst4. {d31[0],d33[0],d35[0],d37[0]}, [r3 :256] │ │ │ │ - subs r6, #114 @ 0x72 │ │ │ │ + subs r6, #194 @ 0xc2 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #920] @ 0x398 │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ movs r4, r5 │ │ │ │ - adds r0, #116 @ 0x74 │ │ │ │ + adds r0, #196 @ 0xc4 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r5, #228 @ 0xe4 │ │ │ │ + cmp r6, #52 @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ - subs r7, #210 @ 0xd2 │ │ │ │ + ands r2, r4 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #240] @ 0xf0 │ │ │ │ + ldr r5, [sp, #560] @ 0x230 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r6, #196 @ 0xc4 │ │ │ │ + cmp r7, #20 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r5, #58 @ 0x3a │ │ │ │ + cmp r5, #138 @ 0x8a │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r7, #210 @ 0xd2 │ │ │ │ + adds r0, #34 @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r5, #24 │ │ │ │ + cmp r5, #104 @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ - subs r7, #4 │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #904] @ 0x388 │ │ │ │ + ldr r5, [sp, #200] @ 0xc8 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r7, #48 @ 0x30 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #224 @ 0xe0 │ │ │ │ + cmp r5, #48 @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #792] @ 0x318 │ │ │ │ + ldr r5, [sp, #88] @ 0x58 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r7, #132 @ 0x84 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #196 @ 0xc4 │ │ │ │ + cmp r5, #20 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r5, #36 @ 0x24 │ │ │ │ + cmp r5, #116 @ 0x74 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #664] @ 0x298 │ │ │ │ + ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r4, #164 @ 0xa4 │ │ │ │ + cmp r4, #244 @ 0xf4 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + adds r0, #38 @ 0x26 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r4, [sp, #776] @ 0x308 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + cmp r4, #192 @ 0xc0 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #168 @ 0xa8 │ │ │ │ + cmp r4, #248 @ 0xf8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #296] @ 0x128 │ │ │ │ + ldr r4, [sp, #616] @ 0x268 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r4, #72 @ 0x48 │ │ │ │ + cmp r4, #152 @ 0x98 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #128] @ 0x80 │ │ │ │ + ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r4, #188 @ 0xbc │ │ │ │ + cmp r5, #12 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #24 │ │ │ │ + cmp r4, #104 @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #78 @ 0x4e │ │ │ │ + cmp r4, #158 @ 0x9e │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r4, [sp, #256] @ 0x100 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r3, #238 @ 0xee │ │ │ │ + cmp r4, #62 @ 0x3e │ │ │ │ movs r2, r4 │ │ │ │ - cmp r5, #136 @ 0x88 │ │ │ │ + cmp r5, #216 @ 0xd8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #800] @ 0x320 │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r4, #22 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #656] @ 0x290 │ │ │ │ + ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r3, #164 @ 0xa4 │ │ │ │ + cmp r3, #244 @ 0xf4 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #576] @ 0x240 │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r4, #246 @ 0xf6 │ │ │ │ + cmp r5, #70 @ 0x46 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r3, #140 @ 0x8c │ │ │ │ + cmp r3, #220 @ 0xdc │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r3, [sp, #784] @ 0x310 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #170 @ 0xaa │ │ │ │ + cmp r5, #250 @ 0xfa │ │ │ │ movs r2, r4 │ │ │ │ - cmp r3, #112 @ 0x70 │ │ │ │ + cmp r3, #192 @ 0xc0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ + ldr r3, [sp, #648] @ 0x288 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #42 @ 0x2a │ │ │ │ + cmp r5, #122 @ 0x7a │ │ │ │ movs r2, r4 │ │ │ │ - cmp r3, #80 @ 0x50 │ │ │ │ + cmp r3, #160 @ 0xa0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r3, #42 @ 0x2a │ │ │ │ + cmp r3, #122 @ 0x7a │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #408] @ 0x198 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #76 @ 0x4c │ │ │ │ + cmp r5, #156 @ 0x9c │ │ │ │ movs r2, r4 │ │ │ │ - cmp r3, #18 │ │ │ │ + cmp r3, #98 @ 0x62 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #158 @ 0x9e │ │ │ │ + cmp r4, #238 @ 0xee │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [sp, #872] @ 0x368 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r2, #216 @ 0xd8 │ │ │ │ + cmp r3, #40 @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [sp, #768] @ 0x300 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r2, #194 @ 0xc2 │ │ │ │ + cmp r3, #18 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r3, #250 @ 0xfa │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ movs r2, r4 │ │ │ │ ldr r0, [pc, #4] @ (2736a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ ldr r1, [sp, #248] @ 0xf8 │ │ │ │ movs r0, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -385663,37 +385653,37 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #112] @ (273730 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f364c │ │ │ │ + bl 2f369c │ │ │ │ ldr r2, [pc, #100] @ (273734 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #100] @ (273738 ) │ │ │ │ strd r1, r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #96] @ (27373c ) │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #92] @ (273740 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 2f4474 │ │ │ │ + bl 2f44c4 │ │ │ │ ldr r3, [pc, #84] @ (273744 ) │ │ │ │ ldr r2, [pc, #84] @ (273748 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (27374c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f6a00 │ │ │ │ + bl 2f6a50 │ │ │ │ ldr r1, [pc, #76] @ (273750 ) │ │ │ │ ldr r2, [pc, #80] @ (273754 ) │ │ │ │ ldr r3, [pc, #80] @ (273758 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ @@ -385703,33 +385693,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r4, #110 @ 0x6e │ │ │ │ + cmp r4, #190 @ 0xbe │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #130 @ 0x82 │ │ │ │ + cmp r4, #210 @ 0xd2 │ │ │ │ movs r2, r4 │ │ │ │ lsls r1, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + cmp r4, #192 @ 0xc0 │ │ │ │ movs r2, r4 │ │ │ │ - subs r4, #232 @ 0xe8 │ │ │ │ + subs r5, #56 @ 0x38 │ │ │ │ movs r7, r3 │ │ │ │ lsls r3, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, lr, #10682368 @ 0xa30000 │ │ │ │ + rsb r0, lr, #10682368 @ 0xa30000 │ │ │ │ lsls r7, r5, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -385752,52 +385742,52 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #276] @ (2738a4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ add r2, pc │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ lsls r3, r4, #31 │ │ │ │ mov r8, r0 │ │ │ │ it mi │ │ │ │ movmi.w r9, #0 │ │ │ │ bpl.n 273884 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ - bl 450dbc │ │ │ │ + bl 450e0c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #8 │ │ │ │ add r5, sp, #16 │ │ │ │ adds r0, r3, #1 │ │ │ │ blx 17e7d4 │ │ │ │ ldr.w r3, [r8, #64] @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 27383a │ │ │ │ movs r0, #1 │ │ │ │ sub.w r3, r4, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 44b3a8 │ │ │ │ + bl 44b3f8 │ │ │ │ ldr.w r4, [r8, #68] @ 0x44 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r4, r3 │ │ │ │ it cs │ │ │ │ movcs r4, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 4633a0 │ │ │ │ + bl 4633f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr.w r3, [r8, #56] @ 0x38 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, r6 │ │ │ │ add r3, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -385805,15 +385795,15 @@ │ │ │ │ str r3, [r7, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add.w r0, r7, #8 │ │ │ │ str r5, [r7, #0] │ │ │ │ mov r1, r3 │ │ │ │ strd r9, r4, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 450e50 │ │ │ │ + bl 450ea0 │ │ │ │ adds r4, #16 │ │ │ │ adds r2, r0, #1 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r8, #64] @ 0x40 │ │ │ │ blx 180508 │ │ │ │ cmp r0, r4 │ │ │ │ bne.n 27386a │ │ │ │ @@ -385834,15 +385824,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #64] @ (2738ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 43bb44 │ │ │ │ + bl 43bb94 │ │ │ │ ldr.w r0, [r8, #64] @ 0x40 │ │ │ │ blx 17eea8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #64] @ 0x40 │ │ │ │ b.n 27383a │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl 2789ac │ │ │ │ @@ -385850,23 +385840,23 @@ │ │ │ │ b.n 2737a6 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r4, #56] @ 0x38 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r0, [r7, #0] │ │ │ │ + ldrh r0, [r1, #4] │ │ │ │ movs r0, r4 │ │ │ │ - cmp r3, #200 @ 0xc8 │ │ │ │ + cmp r4, #24 │ │ │ │ movs r2, r4 │ │ │ │ ldrh r0, [r2, #50] @ 0x32 │ │ │ │ movs r1, r6 │ │ │ │ - cmp r2, #252 @ 0xfc │ │ │ │ + cmp r3, #76 @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2738f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385874,31 +385864,31 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #52] @ (273900 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov.w r3, #65536 @ 0x10000 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #136] @ 0x88 │ │ │ │ + str r7, [sp, #456] @ 0x1c8 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r2, #140 @ 0x8c │ │ │ │ + cmp r2, #220 @ 0xdc │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r6, #54] @ 0x36 │ │ │ │ + strh r6, [r0, #58] @ 0x3a │ │ │ │ movs r0, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 27393c │ │ │ │ sub sp, #12 │ │ │ │ @@ -385906,24 +385896,24 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #36] @ (273944 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 17e520 │ │ │ │ - str r6, [sp, #824] @ 0x338 │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r2, #56 @ 0x38 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r4, #52] @ 0x34 │ │ │ │ + strh r2, [r6, #54] @ 0x36 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 273994 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385931,33 +385921,33 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #56] @ (27399c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ blx 17eea8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #64] @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r6, [sp, #552] @ 0x228 │ │ │ │ + str r6, [sp, #872] @ 0x368 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r1, #244 @ 0xf4 │ │ │ │ + cmp r2, #68 @ 0x44 │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r3, #50] @ 0x32 │ │ │ │ + strh r6, [r5, #52] @ 0x34 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #120] @ 273a28 │ │ │ │ sub sp, #16 │ │ │ │ @@ -385975,23 +385965,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #76] @ 0x4c │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 426b84 │ │ │ │ + bl 426bd4 │ │ │ │ ldr r2, [pc, #56] @ (273a3c ) │ │ │ │ ldr r3, [pc, #44] @ (273a30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -386001,23 +385991,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #520] @ 0x208 │ │ │ │ movs r4, r5 │ │ │ │ ldrh r2, [r1, #38] @ 0x26 │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #50] @ 0x32 │ │ │ │ movs r0, r4 │ │ │ │ - cmp r1, #130 @ 0x82 │ │ │ │ + cmp r1, #210 @ 0xd2 │ │ │ │ movs r2, r4 │ │ │ │ ldrh r0, [r2, #36] @ 0x24 │ │ │ │ movs r1, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386027,24 +386017,24 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #36] @ (273a80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1805c0 │ │ │ │ - str r5, [sp, #584] @ 0x248 │ │ │ │ + str r5, [sp, #904] @ 0x388 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r0, #252 @ 0xfc │ │ │ │ + cmp r1, #76 @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r4, #42] @ 0x2a │ │ │ │ + strh r6, [r6, #44] @ 0x2c │ │ │ │ movs r0, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #168] @ (273b40 ) │ │ │ │ @@ -386064,23 +386054,23 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add r1, pc │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ str.w ip, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 426b84 │ │ │ │ + bl 426bd4 │ │ │ │ cbz r0, 273aea │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 273b14 │ │ │ │ str.w r3, [r9, #76] @ 0x4c │ │ │ │ ldr r2, [pc, #104] @ (273b54 ) │ │ │ │ ldr r3, [pc, #84] @ (273b44 ) │ │ │ │ add r2, pc │ │ │ │ @@ -386095,43 +386085,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r2, [pc, #60] @ (273b58 ) │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #28 │ │ │ │ strd r2, ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 273aea │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r7, #30] │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + cmp r1, #6 │ │ │ │ movs r2, r4 │ │ │ │ - str r5, [sp, #264] @ 0x108 │ │ │ │ + str r5, [sp, #584] @ 0x248 │ │ │ │ movs r4, r5 │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + strh r6, [r3, #42] @ 0x2a │ │ │ │ movs r0, r4 │ │ │ │ ldrh r6, [r4, #28] │ │ │ │ movs r1, r6 │ │ │ │ - ldr r6, [r3, #84] @ 0x54 │ │ │ │ + ldr r6, [r5, #88] @ 0x58 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 273bac │ │ │ │ sub sp, #12 │ │ │ │ @@ -386140,34 +386130,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (273bb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ blx 17e524 │ │ │ │ mov r0, r5 │ │ │ │ blx 1805c4 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r4, [sp, #472] @ 0x1d8 │ │ │ │ + str r4, [sp, #792] @ 0x318 │ │ │ │ movs r4, r5 │ │ │ │ - movs r7, #224 @ 0xe0 │ │ │ │ + cmp r0, #48 @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r1, #34] @ 0x22 │ │ │ │ + strh r2, [r3, #36] @ 0x24 │ │ │ │ movs r0, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #308] @ (273d00 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -386184,15 +386174,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r9, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ ldr r6, [r0, #72] @ 0x48 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 273c9e │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ @@ -386253,63 +386243,63 @@ │ │ │ │ ldr r4, [pc, #120] @ (273d18 ) │ │ │ │ add.w r3, r9, #52 @ 0x34 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #175 @ 0xaf │ │ │ │ add r4, pc │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43b31c │ │ │ │ + bl 43b36c │ │ │ │ b.n 273c74 │ │ │ │ ldr r4, [pc, #100] @ (273d1c ) │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ mov r0, fp │ │ │ │ blx 17eea8 │ │ │ │ b.n 273c74 │ │ │ │ blx 17eae8 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #64] @ (273d20 ) │ │ │ │ str r6, [sp, #8] │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r8 │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 43b398 │ │ │ │ + bl 43b3e8 │ │ │ │ b.n 273c74 │ │ │ │ blx 17e774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r0, #22] │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #130 @ 0x82 │ │ │ │ + movs r7, #210 @ 0xd2 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ movs r4, r5 │ │ │ │ - strh r0, [r3, #30] │ │ │ │ + strh r0, [r5, #32] │ │ │ │ movs r0, r4 │ │ │ │ ldrh r4, [r3, #16] │ │ │ │ movs r1, r6 │ │ │ │ - movs r6, #236 @ 0xec │ │ │ │ + movs r7, #60 @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ - movs r7, #20 │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ movs r2, r4 │ │ │ │ - movs r6, #216 @ 0xd8 │ │ │ │ + movs r7, #40 @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00273d24 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -386400,31 +386390,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (273e38 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (273e3c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 440cb4 │ │ │ │ + bl 440d04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r0, [r3, #8] │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #224] @ 0xe0 │ │ │ │ + str r2, [sp, #544] @ 0x220 │ │ │ │ movs r4, r5 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00273e40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -386436,15 +386426,15 @@ │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ - bl 450dbc │ │ │ │ + bl 450e0c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ subs r2, #2 │ │ │ │ cmp r0, r2 │ │ │ │ bcc.n 273ea2 │ │ │ │ cbz r1, 273e8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -386453,15 +386443,15 @@ │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 273ed6 │ │ │ │ mov.w ip, #2 │ │ │ │ add.w r3, sp, #18 │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 273ecc │ │ │ │ movw r0, #65535 @ 0xffff │ │ │ │ ldr r2, [pc, #64] @ (273ee8 ) │ │ │ │ ldr r3, [pc, #56] @ (273ee4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -386521,15 +386511,15 @@ │ │ │ │ bhi.n 273f76 │ │ │ │ movs r3, #14 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #13 │ │ │ │ bls.n 273f50 │ │ │ │ ldrh r3, [r5, #12] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r3, #129 @ 0x81 │ │ │ │ beq.n 273fa2 │ │ │ │ movw r2, #43144 @ 0xa888 │ │ │ │ @@ -386578,15 +386568,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 27401c │ │ │ │ movs r3, #4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #16 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #3 │ │ │ │ bls.n 273f50 │ │ │ │ ldrh.w r3, [sp, #16] │ │ │ │ adds r4, #18 │ │ │ │ ldrh.w r2, [sp, #18] │ │ │ │ strh r2, [r5, #12] │ │ │ │ rev16 r3, r3 │ │ │ │ @@ -386612,15 +386602,15 @@ │ │ │ │ movs r0, #18 │ │ │ │ adds r3, #4 │ │ │ │ strh r3, [r7, #0] │ │ │ │ b.n 273f52 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #3 │ │ │ │ bls.n 273f50 │ │ │ │ b.n 273ffe │ │ │ │ movs r0, #14 │ │ │ │ b.n 273f52 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ adds r4, #18 │ │ │ │ @@ -386697,15 +386687,15 @@ │ │ │ │ bhi.n 274166 │ │ │ │ movs r3, #18 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ ldrh r3, [r6, #12] │ │ │ │ rev16 r3, r3 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r8, r3 │ │ │ │ bne.n 274092 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r6, #18 │ │ │ │ @@ -386720,15 +386710,15 @@ │ │ │ │ bhi.n 2741a4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ movs r6, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r6, r0 │ │ │ │ bhi.n 274092 │ │ │ │ ldrh.w r3, [fp] │ │ │ │ rev16 r3, r3 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r3, r7 │ │ │ │ @@ -386745,15 +386735,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 27414a │ │ │ │ movs r3, #4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #16 │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #3 │ │ │ │ bls.n 274092 │ │ │ │ ldrh.w r3, [sp, #16] │ │ │ │ adds r4, #4 │ │ │ │ ldrh.w r2, [sp, #18] │ │ │ │ add r4, r6 │ │ │ │ strh.w r2, [fp] │ │ │ │ @@ -386962,15 +386952,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ strh.w r4, [sp, #20] │ │ │ │ - bl 450dbc │ │ │ │ + bl 450e0c │ │ │ │ strb.w r4, [r7, #66] @ 0x42 │ │ │ │ cmp r0, r8 │ │ │ │ strb.w r4, [r7, #49] @ 0x31 │ │ │ │ strb.w r4, [r7, #83] @ 0x53 │ │ │ │ bcs.n 274398 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #836] @ (2746b8 ) │ │ │ │ @@ -386998,15 +386988,15 @@ │ │ │ │ cmp r2, #39 @ 0x27 │ │ │ │ bhi.n 274472 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r8 │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls.n 274370 │ │ │ │ ldrb r4, [r7, #14] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ str r3, [r7, #4] │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ bhi.w 274610 │ │ │ │ @@ -387033,15 +387023,15 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bhi.w 27457a │ │ │ │ movs r3, #2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #1 │ │ │ │ bls.n 274370 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ cmp r4, #43 @ 0x2b │ │ │ │ beq.n 2744b2 │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ @@ -387103,15 +387093,15 @@ │ │ │ │ add.w r9, sp, #28 │ │ │ │ add.w r4, r8, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str.w r2, [r9, #4] │ │ │ │ - bl 450dbc │ │ │ │ + bl 450e0c │ │ │ │ add.w r3, r4, #24 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 274564 │ │ │ │ cbz r5, 27452e │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 27452e │ │ │ │ @@ -387138,26 +387128,26 @@ │ │ │ │ cmp r1, #15 │ │ │ │ bhi.w 27466a │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #16 │ │ │ │ bne.w 27469a │ │ │ │ movs r3, #1 │ │ │ │ b.n 274566 │ │ │ │ movs r2, #8 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #8 │ │ │ │ bne.w 274684 │ │ │ │ ldrb.w r3, [sp, #30] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 274564 │ │ │ │ ldrb.w r3, [sp, #31] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -387199,15 +387189,15 @@ │ │ │ │ beq.n 274618 │ │ │ │ subs r4, r4, r3 │ │ │ │ add r7, r3 │ │ │ │ cmp r4, #2 │ │ │ │ bls.n 274600 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 450dbc │ │ │ │ + bl 450e0c │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, r7 │ │ │ │ bcc.n 274600 │ │ │ │ cbz r5, 2745d6 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r7, r3 │ │ │ │ bhi.n 2745d6 │ │ │ │ @@ -387216,15 +387206,15 @@ │ │ │ │ bhi.n 2745f6 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #2 │ │ │ │ bne.n 274600 │ │ │ │ ldrb.w r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2745a4 │ │ │ │ movs r3, #1 │ │ │ │ b.n 2745b2 │ │ │ │ @@ -387253,15 +387243,15 @@ │ │ │ │ subs r1, r1, r2 │ │ │ │ cmp r1, #15 │ │ │ │ bhi.n 27464a │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ sub.w r1, r0, #16 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ b.n 274604 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ movs r1, #1 │ │ │ │ adds r0, r4, r2 │ │ │ │ @@ -387306,25 +387296,25 @@ │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ strh r0, [r2, #26] │ │ │ │ movs r1, r6 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, #24] │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r2, [r7, #12] │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ movs r4, r5 │ │ │ │ - adds r0, r3, #6 │ │ │ │ + adds r0, r5, #7 │ │ │ │ movs r2, r4 │ │ │ │ - adds r0, r4, #6 │ │ │ │ + adds r0, r6, #7 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r4, #12] │ │ │ │ + ldrh r4, [r6, #14] │ │ │ │ movs r4, r5 │ │ │ │ - adds r2, r0, #6 │ │ │ │ + adds r2, r2, #7 │ │ │ │ movs r2, r4 │ │ │ │ - adds r2, r5, #6 │ │ │ │ + adds r2, r7, #7 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002746d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -387346,15 +387336,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldrd r8, r7, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r9, [sp, #112] @ 0x70 │ │ │ │ - bl 450dbc │ │ │ │ + bl 450e0c │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ mov fp, r0 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb.w r2, [r8] │ │ │ │ strd r2, r2, [r3, #4] │ │ │ │ strb.w r2, [sl] │ │ │ │ @@ -387368,15 +387358,15 @@ │ │ │ │ cmp r2, #17 │ │ │ │ bhi.w 2748dc │ │ │ │ movs r2, #18 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 274778 │ │ │ │ ldrh.w r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #129 @ 0x81 │ │ │ │ it eq │ │ │ │ moveq r0, #18 │ │ │ │ beq.n 274778 │ │ │ │ @@ -387457,15 +387447,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.w 274982 │ │ │ │ movs r3, #20 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 27479c │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r9, #20] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r4, #2048 @ 0x800 │ │ │ │ ldrb.w r2, [r9, #12] │ │ │ │ @@ -387502,15 +387492,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 274900 │ │ │ │ movs r3, #20 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #19 │ │ │ │ bls.w 27479c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 27479c │ │ │ │ @@ -387573,15 +387563,15 @@ │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2749a6 │ │ │ │ movs r3, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 450c9c │ │ │ │ + bl 450cec │ │ │ │ cmp r0, #7 │ │ │ │ bls.w 27479c │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r9, #20] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -387666,23 +387656,23 @@ │ │ │ │ ldr r0, [pc, #20] @ (274a38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 17e744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r4, #48] @ 0x30 │ │ │ │ + strh r6, [r6, #50] @ 0x32 │ │ │ │ movs r4, r5 │ │ │ │ - subs r4, r0, r0 │ │ │ │ + subs r4, r2, r1 │ │ │ │ movs r2, r4 │ │ │ │ - subs r4, r1, r1 │ │ │ │ + subs r4, r3, r2 │ │ │ │ movs r2, r4 │ │ │ │ ldr r0, [pc, #4] @ (274a44 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f30e8 │ │ │ │ + b.w 2f3138 │ │ │ │ strh r2, [r2, #46] @ 0x2e │ │ │ │ movs r0, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -387702,23 +387692,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #21 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f3528 │ │ │ │ + bl 2f3578 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 426b84 │ │ │ │ + bl 426bd4 │ │ │ │ cbz r0, 274aa8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 274ad2 │ │ │ │ str.w r3, [r9, #56] @ 0x38 │ │ │ │ ldr r2, [pc, #96] @ (274b0c ) │ │ │ │ ldr r3, [pc, #80] @ (274afc ) │ │ │ │ add r2, pc │ │ │ │ @@ -387733,40 +387723,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 2f3780 │ │ │ │ + bl 2f37d0 │ │ │ │ ldr r2, [pc, #52] @ (274b10 ) │ │ │ │ mov ip, r0 │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r2, pc │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes